--- /srv/rebuilderd/tmp/rebuilderdbZuw3N/inputs/qemu-system-arm_10.2.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbZuw3N/out/qemu-system-arm_10.2.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-19 20:33:29.000000 debian-binary │ -rw-r--r-- 0 0 0 1400 2026-03-19 20:33:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4129932 2026-03-19 20:33:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4129468 2026-03-19 20:33:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x2953e1 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xa905bc 0x00a905bc 0x00a905bc 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xa90424 0x00a90424 0x00a90424 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xa905e8 0xa905e8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xa90450 0xa90450 R E 0x10000 │ │ │ │ LOAD 0xa99958 0x00aa9958 0x00aa9958 0x8227a8 0x86a53c RW 0x10000 │ │ │ │ DYNAMIC 0x11c8a78 0x011d8a78 0x011d8a78 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xa905c8 0x00a905c8 0x00a905c8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xa90430 0x00a90430 0x00a90430 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xa99958 0x00aa9958 0x00aa9958 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xa99958 0x00aa9958 0x00aa9958 0x7366a8 0x7366a8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0009a2dc 09a2dc 0b9f97 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00154274 154274 00d198 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0016140c 16140c 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 0016180c 16180c 127d10 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0028951c 28951c 001e28 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0028b344 28b344 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0028b350 28b350 002f28 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0028e278 28e278 61ab54 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 008a8dcc 8a8dcc 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 008a8dd8 8a8dd8 1e77e4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00a905bc a905bc 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00a905c4 a905c4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00a905c8 a905c8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0028e278 28e278 61a9c0 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 008a8c38 8a8c38 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 008a8c40 8a8c40 1e77e4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00a90424 a90424 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00a9042c a9042c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00a90430 a90430 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00aa9958 a99958 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00aa9958 a99958 000d64 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00aaa6bc a9a6bc 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00aaa6c0 a9a6c0 72e3b8 00 WA 0 0 64 │ │ │ │ [22] .dynamic DYNAMIC 011d8a78 11c8a78 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 011d8c40 11c8c40 0073a4 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 011e0000 11d0000 0ec100 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -985,141 +985,141 @@ │ │ │ │ 981: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 982: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 983: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 984: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 985: 0131283a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 986: 00553855 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 987: 012bd17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 988: 00784fd9 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 988: 00784e49 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 989: 011ea714 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 990: 0076725d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 990: 007670cd 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 991: 01312d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 992: 012c6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 993: 012cc1e8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 994: 012c2198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 995: 011f1cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 996: 01311254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 997: 0080e681 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 998: 00760b2d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 999: 0085f6a9 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 997: 0080e4f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 998: 0076099d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 999: 0085f519 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1000: 01311f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1001: 013132b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1002: 01311d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1003: 012baa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1004: 01188f18 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1005: 013126e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1006: 00810c8d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1006: 00810afd 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1007: 002b9889 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1008: 013134f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1009: 013121b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1010: 012c6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1011: 0084e365 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1012: 0082954d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1011: 0084e1d5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1012: 008293bd 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1013: 01312a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1014: 012b71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1015: 00847e99 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1015: 00847d09 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1016: 0060fb45 30 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1017: 01311b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1018: 00444389 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1019: 0081747d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1019: 008172ed 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1020: 002c9b0d 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1021: 012bd6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1022: 0087e945 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1022: 0087e7b5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1023: 01311a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1024: 01313090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1025: 012c7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1026: 013113a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1027: 0086a4a5 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1027: 0086a315 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1028: 012c3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1029: 01223680 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1030: 012cac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1031: 0080ab05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1031: 0080a975 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1032: 01186330 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1033: 012c9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1034: 01311f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1035: 013125bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1036: 012b67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1037: 00482319 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1038: 01311546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1039: 0078b829 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1040: 00719491 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1039: 0078b699 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1040: 00719301 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1041: 013129a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1042: 012c1658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1043: 01312178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1044: 0120b9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1045: 012b747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1046: 013119ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1047: 012c2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1048: 011fe480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1049: 0051e995 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1050: 012bd22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1051: 013127de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1052: 00800a25 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1052: 00800895 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1053: 0120b974 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1054: 00846109 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1054: 00845f79 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1055: 01312c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1056: 0055fc69 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1057: 01311a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1058: 012b7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1059: 011fe3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1060: 012bd44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1061: 0052348d 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1062: 0080d509 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1062: 0080d379 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1063: 01311762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1064: 01313286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1065: 002ff84d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1066: 00859269 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1066: 008590d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1067: 01313240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1068: 01312130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1069: 012b6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1070: 005ed739 876 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ 1071: 005cf531 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1072: 0044b8c5 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1073: 005cdd4d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1074: 008331bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1075: 0071fc29 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1074: 0083302d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1075: 0071fa99 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1076: 0059e279 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1077: 007f3809 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1077: 007f3679 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1078: 012be628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1079: 0079d4dd 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1079: 0079d34d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1080: 012b8800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1081: 0061389d 36 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ 1082: 005aedf1 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1083: 002cd665 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1084: 01312f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1085: 012efcf8 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1086: 005300c5 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1087: 008522a1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1087: 00852111 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1088: 012b2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1089: 01311d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1090: 0084af29 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1090: 0084ad99 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1091: 012c1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1092: 005e16dd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1093: 01312bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1094: 01313810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1095: 01313224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1096: 0082ae7d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1097: 0085a09d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1096: 0082aced 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1097: 00859f0d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1098: 01312388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1099: 007f2509 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1099: 007f2379 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1100: 0131311c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1101: 00570fe9 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1102: 003baed1 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1103: 0131137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1104: 012c8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1105: 01311628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1106: 005232a1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1107: 003f0299 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1108: 012b9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1109: 012b72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1110: 008a12f9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1110: 008a1169 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1111: 0032fef5 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1112: 00787019 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1112: 00786e89 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1113: 00561e4d 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1114: 0087c7e5 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1114: 0087c655 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1115: 012b4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1116: 01312590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1117: 01312c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1118: 012c4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1119: 00536c29 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1120: 01311c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1121: 00ab4984 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1127,443 +1127,443 @@ │ │ │ │ 1123: 002e6c61 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1124: 0131371c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1125: 011fe8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1126: 012bb42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1127: 012c65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1128: 00296c01 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1129: 0131161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1130: 00841799 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1131: 006cc605 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1130: 00841609 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1131: 006cc475 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1132: 01312686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1133: 012b916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1134: 012bd94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1135: 011fe81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1136: 01312610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1137: 01312f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1138: 012ca8c0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1139: 0131297a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1140: 011f399c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1141: 01311b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1142: 0050fec1 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1143: 01311150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1144: 00845351 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1144: 008451c1 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1145: 012b8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1146: 006e746d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1146: 006e72dd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1147: 0059d571 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1148: 0086eebd 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1148: 0086ed2d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ 1149: 01210e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1b │ │ │ │ - 1150: 008387fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1150: 0083866d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1151: 012b74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1152: 003b2741 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1153: 00873a3d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1154: 00a64eb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1153: 008738ad 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1154: 00a64d20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1155: 01312104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1156: 01210d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1h │ │ │ │ 1157: 01312c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1158: 007656c9 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1158: 00765539 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1159: 01222f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1160: 0131313c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1161: 012caff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1162: 0080c1b1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1162: 0080c021 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1163: 0032b83d 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1164: 006e7665 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1165: 00846b6d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1166: 00804551 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1164: 006e74d5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1165: 008469dd 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1166: 008043c1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1167: 012c5028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1168: 012c9cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1169: 00538685 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1170: 01311824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1171: 01313338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1172: 005c9cd5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1173: 00610e95 348 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1174: 013110c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1175: 01210cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1s │ │ │ │ - 1176: 0085029d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1176: 0085010d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1177: 0059dae5 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1178: 0050f3cd 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1179: 002bd615 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1180: 002bc911 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1181: 003b0735 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1182: 01203154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ 1183: 005de499 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1184: 01311612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ 1185: 0060ffc5 50 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1186: 00838075 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1186: 00837ee5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1187: 011f0798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1188: 012030d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ 1189: 01210c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2b │ │ │ │ - 1190: 00749375 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1190: 007491e5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1191: 0131124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1192: 007bd011 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1192: 007bce81 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1193: 013131f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1194: 00329b65 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1195: 004c2245 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1196: 01311eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1197: 012c8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1198: 0036c569 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1199: 01210bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2h │ │ │ │ 1200: 012b8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1201: 012b92ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1202: 005e4519 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1203: 013111a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1204: 007fdb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1205: 0072c42d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1206: 008553cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1204: 007fd9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1205: 0072c29d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1206: 0085523d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1207: 003387bd 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1208: 007fc5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1208: 007fc411 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1209: 0120304c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1210: 00596c95 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1211: 01210b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2s │ │ │ │ 1212: 012bd11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1213: 012cba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1214: 00745bad 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1214: 00745a1d 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1215: 00613c99 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1216: 0054479d 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1217: 0131170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1218: 0088b94d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1218: 0088b7bd 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1219: 013133ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1220: 012badfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1221: 0043f321 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1222: 00866489 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1222: 008662f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1223: 012c4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1224: 005b9759 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1225: 00613c6d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ - 1226: 008320e1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1226: 00831f51 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1227: 012b3050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1228: 00837ea5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1228: 00837d15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1229: 012c6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1230: 0131145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1231: 012c1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1232: 0078bc05 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1233: 00717755 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1232: 0078ba75 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1233: 007175c5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1234: 012bd2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1235: 002f8601 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1236: 002c3dd9 68 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1237: 0131172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1238: 012cb610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1239: 007d243d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1239: 007d22ad 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1240: 012b8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1241: 00613c95 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1242: 012c075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1243: 01312ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1244: 011f9308 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1245: 00825901 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1245: 00825771 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1246: 004442e1 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1247: 012b5ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1248: 002d64fd 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1249: 01311a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1250: 012c90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1251: 013127c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1252: 0076fa55 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1252: 0076f8c5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1253: 01222fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1254: 012c72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1255: 012b97ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1256: 0083b119 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1256: 0083af89 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1257: 01311aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1258: 0045bb51 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1259: 01187fd8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1260: 01311a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1261: 012bffac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1262: 00849c2d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1262: 00849a9d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1263: 012b5bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1264: 012b91ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1265: 0071efc5 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1265: 0071ee35 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1266: 01311df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1267: 002c5af5 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1268: 012b38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1269: 01312c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1270: 012ba8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1271: 01188660 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1272: 012cb73c 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1273: 0032f5c5 108 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1274: 011ee8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1275: 006e9e11 96 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1275: 006e9c81 96 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1276: 011f0714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1277: 012f07e0 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1278: 013117d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1279: 01313e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1280: 002c83dd 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1281: 01312770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1282: 01210aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4b │ │ │ │ 1283: 01311bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1284: 004e7181 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1285: 005e42c1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1286: 003f0255 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1287: 004da5bd 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1288: 0076ae31 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1288: 0076aca1 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1289: 002fce0d 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1290: 0089f9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1291: 007825a5 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1292: 0082001d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1290: 0089f861 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1291: 00782415 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1292: 0081fe8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1293: 01210a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4h │ │ │ │ 1294: 011887e4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1295: 00682059 80 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1296: 01311084 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1297: 01313468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1298: 005ca0bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1299: 0053a799 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1300: 00861d11 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1300: 00861b81 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1301: 0131157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1302: 006fb5b5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1302: 006fb425 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1303: 012bb44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1304: 005e8ea9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ 1305: 012109e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4s │ │ │ │ - 1306: 0087f06d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1306: 0087eedd 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1307: 011f63e8 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1308: 01313152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1309: 005c646d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1310: 007852c1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1310: 00785131 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1311: 002c58f9 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1312: 013130c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1313: 0043c5cd 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1314: 01313e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1315: 0081b381 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1315: 0081b1f1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1316: 0131168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1317: 0066fdcd 136 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1318: 00833325 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1318: 00833195 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1319: 01311f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1320: 007137a9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1321: 00821291 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1320: 00713619 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1321: 00821101 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1322: 011fb384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1323: 011fb300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1324: 005e4ffd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1325: 0059b979 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1326: 00827d11 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1326: 00827b81 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1327: 0055ab15 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1328: 012c111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1329: 012c3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1330: 013129aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1331: 00308851 580 FUNC GLOBAL DEFAULT 12 build_append_pci_bus_devices │ │ │ │ 1332: 004822c5 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1333: 012c5dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1334: 012c1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1335: 0060fb65 74 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1336: 006ea029 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1336: 006e9e99 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ 1337: 005309d1 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1338: 012ca030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1339: 0039a0e9 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1340: 012b63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1341: 012cc060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1342: 0131289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1343: 00558559 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1344: 008148dd 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1344: 0081474d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1345: 012bb00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1346: 012cbd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1347: 012b4180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1348: 012c4570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1349: 013120c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1350: 01312c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1351: 007690b5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1352: 008439e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1351: 00768f25 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1352: 00843851 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1353: 012b76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1354: 00536345 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ 1355: 012b54f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ - 1356: 00a64f18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1356: 00a64d80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1357: 012bb7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1358: 011ee824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1359: 005b9695 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1360: 00576079 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1361: 01313abc 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1362: 004e1f3d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1363: 011f9518 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1364: 00843505 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1365: 0073cdb1 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1364: 00843375 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1365: 0073cc21 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1366: 012b4ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1367: 00784225 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1368: 00897e99 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1369: 00893ead 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1367: 00784095 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1368: 00897d09 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1369: 00893d1d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1370: 01312c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1371: 012c0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1372: 01312ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1373: 013136d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1374: 0080b04d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1374: 0080aebd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1375: 002c97c5 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1376: 00730839 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1376: 007306a9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1377: 01311b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1378: 012c5c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1379: 0036bc21 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1380: 0085d799 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1380: 0085d609 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1381: 013137ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1382: 012bea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1383: 01311b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1384: 01312d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1385: 01311fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1386: 01311f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1387: 0084a1d9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1387: 0084a049 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1388: 01312cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1389: 012ba9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1390: 013133e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1391: 0121807c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ 1392: 005b5855 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1393: 0088d279 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1393: 0088d0e9 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1394: 01313758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1395: 006d5afd 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1396: 007441c5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1397: 00873bc9 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1395: 006d596d 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1396: 00744035 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1397: 00873a39 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1398: 012b2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1399: 011eccd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1400: 01218184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1401: 0131319a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1402: 00771021 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1402: 00770e91 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1403: 012b72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1404: 005e8181 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1405: 0073ffbd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1405: 0073fe2d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1406: 0031daa9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1407: 003ab7e9 212 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1408: 01313350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1409: 00681b55 68 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1410: 01313738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1411: 012b7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1412: 01312384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1413: 012b4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1414: 011fb594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1415: 01218100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1416: 011f0690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1417: 011fb510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1418: 01311fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1419: 00749591 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1419: 00749401 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1420: 012bc86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1421: 013114a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1422: 007867d5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1423: 008a4375 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1424: 0081e3cd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1422: 00786645 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1423: 008a41e5 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1424: 0081e23d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1425: 012c6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1426: 012c1b08 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1427: 01311554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1428: 01311aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1429: 00895bc9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1430: 00874351 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1431: 0078b73d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1429: 00895a39 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1430: 008741c1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1431: 0078b5ad 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1432: 00393461 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1433: 011e06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1434: 012c46b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1435: 012b53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1436: 011781b8 12 OBJECT GLOBAL DEFAULT 21 arm_aarch64_machine_interfaces │ │ │ │ 1437: 012132a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1438: 006d339d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1438: 006d320d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1439: 01213114 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1440: 00824b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1440: 00824985 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1441: 005d8bc1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ - 1442: 006d33f1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1442: 006d3261 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1443: 0121321c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1444: 012b8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1445: 0051e885 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1446: 00523a01 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1447: 012be698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1448: 0131312c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1449: 012b7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1450: 00308291 448 FUNC GLOBAL DEFAULT 12 build_append_notification_callback │ │ │ │ 1451: 004b4ab5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1452: 0083ba75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1453: 00850591 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1452: 0083b8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1453: 00850401 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1454: 012c3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1455: 012b4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1456: 0084e929 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1456: 0084e799 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1457: 012ef62c 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1458: 01213198 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1459: 0131127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1460: 0131228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1461: 006d3459 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1461: 006d32c9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ 1462: 005e1601 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1463: 0057e0a5 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1464: 01313380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1465: 012eee98 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1466: 0050d79d 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1467: 01312196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1468: 0044d50d 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1469: 005e8341 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1470: 007bb74d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1471: 0081dffd 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1470: 007bb5bd 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1471: 0081de6d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1472: 012bf52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1473: 005e8775 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1474: 011884c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1475: 013129ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1476: 012c6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1477: 012c45c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1478: 01313032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1479: 012bd83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1480: 0083dcb9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1480: 0083db29 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1481: 01216f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1482: 012cb250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1483: 0078b305 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1483: 0078b175 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1484: 00524851 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1485: 01216dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1486: 00877429 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1486: 00877299 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1487: 012c3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1488: 0077950d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1489: 008152ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1488: 0077937d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1489: 0081515d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1490: 01313806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1491: 005e02d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1492: 013134da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1493: 01216ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1494: 012c5ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1495: 00525941 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1496: 002b9939 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1497: 0074f8f5 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1498: 0080c849 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1497: 0074f765 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1498: 0080c6b9 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1499: 012b2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1500: 0059c4b9 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1501: 008471b5 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1501: 00847025 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1502: 013127bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1503: 01312cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1504: 00543621 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1505: 013136ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1506: 011ffc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1507: 01216e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1508: 011ee7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1509: 003f0215 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1510: 0080699d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1510: 0080680d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1511: 003313fd 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1512: 006f47d9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1512: 006f4649 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1513: 00311081 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1514: 00557315 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1515: 012c016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1516: 0131383e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1517: 013110b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1518: 006f4de1 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1518: 006f4c51 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1519: 011ffbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1520: 0080f7fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1521: 0085b2b5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1520: 0080f66d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1521: 0085b125 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1522: 002c84c9 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1523: 013125f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1524: 0131143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1525: 006f4861 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1525: 006f46d1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1526: 012bae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1527: 0131365a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1528: 00552851 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1529: 01313686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1530: 01313248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1531: 007fab15 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1531: 007fa985 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1532: 013111ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1533: 0055a889 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1534: 013121c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1535: 012b918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1536: 012b4130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1537: 01311882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1538: 01160460 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1539: 00817241 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1540: 006f48ed 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1539: 008170b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1540: 006f475d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1541: 011ffb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1542: 012bad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1543: 005cb799 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1544: 008344c9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1544: 00834339 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1545: 0131321c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1546: 004da11d 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1547: 0076048d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1547: 007602fd 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1548: 011d8760 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1549: 007e3011 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1549: 007e2e81 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1550: 00383ea9 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1551: 0038ad11 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1552: 005b903d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1553: 008690a9 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1553: 00868f19 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1554: 012c0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1555: 012b919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1556: 00859ae5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1556: 00859955 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1557: 01312762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1558: 0086f0dd 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1558: 0086ef4d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1559: 012b96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1560: 012b702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1561: 002b97d9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1562: 00439e1d 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1563: 004dd52d 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1564: 012b3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1565: 005e8ab5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1581,69 +1581,69 @@ │ │ │ │ 1577: 013132b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1578: 0044afb9 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1579: 00341839 36 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1580: 0032b11d 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1581: 002bdfd1 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1582: 01312dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1583: 0121f378 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1584: 006fa925 508 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1585: 0087019d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1584: 006fa795 508 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1585: 0087000d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1586: 00436d71 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1587: 006d9921 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1587: 006d9791 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1588: 01312c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1589: 013136e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1590: 012b73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1591: 003ef6bd 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1592: 012c4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1593: 00387479 124 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ 1594: 012bda1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1595: 012b941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1596: 00610a4d 42 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1597: 005d1ca9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1598: 01311e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1599: 01313526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1600: 006d9995 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1600: 006d9805 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ 1601: 0056e6fd 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 005240c1 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1603: 006dc20d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1603: 006dc07d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1604: 01312204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1605: 01311c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1606: 008a2a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1606: 008a28b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1607: 012c99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1608: 01311f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1609: 00737a31 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1609: 007378a1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ 1610: 013115ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1611: 00824c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1611: 00824a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1612: 011ffaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1613: 012ca6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1614: 005d2545 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1615: 00867ff5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1615: 00867e65 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1616: 011f9f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1617: 0089c985 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1617: 0089c7f5 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1618: 012c1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1619: 012c6f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1620: 006d9a31 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1620: 006d98a1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1621: 011ffa28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1622: 012bf42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1623: 008513ad 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1623: 0085121d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1624: 003f17f5 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1625: 012149d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1626: 012b917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1627: 0081accd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1627: 0081ab3d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1628: 013134b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1629: 01214848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1630: 003cdf01 92 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1631: 01312e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1632: 0131247c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1633: 0078c2f9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1633: 0078c169 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1634: 01214950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1635: 012c118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1636: 0084aac1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1637: 00746665 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1638: 0087e5cd 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1636: 0084a931 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1637: 007464d5 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1638: 0087e43d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1639: 01311ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1640: 00524749 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1641: 01312cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1642: 0131270c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1643: 0121eb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1644: 0131360c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1645: 012c3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ @@ -1655,310 +1655,310 @@ │ │ │ │ 1651: 012148cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1652: 00601371 4 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1653: 002b7d05 192 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1654: 012b6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ 1655: 0053a1d9 532 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1656: 01200cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1657: 012bc9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1658: 006e2bb1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1658: 006e2a21 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1659: 01200c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1660: 01312b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1661: 012c49a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1662: 012c06dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1663: 0131325a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1664: 012b7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1665: 013121ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1666: 0122215c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ - 1667: 00851131 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1667: 00850fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1668: 01312fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1669: 011ed06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1670: 012c762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1671: 006e2c25 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1671: 006e2a95 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1672: 012c3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1673: 007339cd 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1673: 0073383d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1674: 012c6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1675: 006142e9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1676: 01311c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1677: 005193d5 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1678: 0084f79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1678: 0084f60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1679: 0131173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1680: 006e4729 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1680: 006e4599 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1681: 004dd191 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1682: 013114e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1683: 013118a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1684: 008422fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1684: 0084216d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1685: 012c25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1686: 00897289 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1686: 008970f9 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1687: 0061423d 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1688: 002ba969 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1689: 012b79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1690: 01312a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1691: 011e78c8 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1692: 00296bc1 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1693: 008616bd 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1693: 0086152d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1694: 013123ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1695: 0115bbac 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1696: 00785695 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1696: 00785505 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1697: 01311b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1698: 012b32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1699: 00826855 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1700: 00745dfd 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ - 1701: 006e4891 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1699: 008266c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1700: 00745c6d 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1701: 006e4701 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1702: 01311aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1703: 01311b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1704: 006e2c99 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1704: 006e2b09 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1705: 012b53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1706: 00614289 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1707: 012cb094 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1708: 004f88d9 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1709: 01312486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1710: 007e9db5 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1710: 007e9c25 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1711: 005b1cd9 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1712: 01312662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1713: 006dc341 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1713: 006dc1b1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1714: 01311ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1715: 007fbd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1715: 007fbba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1716: 01311450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1717: 01311a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1718: 0083766d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1718: 008374dd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1719: 006820a9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1720: 00697801 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1720: 006976f5 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1721: 005426bd 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1722: 012b9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1723: 013113e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1724: 0083bc81 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1724: 0083baf1 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1725: 01312ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1726: 012ca0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1727: 012bb27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1728: 0032cf4d 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1729: 00884d89 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1730: 008501c5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1729: 00884bf9 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1730: 00850035 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1731: 01311d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1732: 008789ad 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1732: 0087881d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1733: 00681d7d 82 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1734: 008080dd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1735: 00834965 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1736: 00766935 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1734: 00807f4d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1735: 008347d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1736: 007667a5 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1737: 004ddd69 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1738: 013119dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1739: 012c8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1740: 003300bd 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1741: 0131181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1742: 0131185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1743: 012c5018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1744: 00442d65 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1745: 002bd065 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1746: 003f1605 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1747: 0121eab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1748: 01207144 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1749: 0121639c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1750: 00329ed9 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1751: 0073c831 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1751: 0073c6a1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1752: 01311dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1753: 012bd88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1754: 01313366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1755: 012070c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1756: 002b7dc5 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1757: 008419e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1758: 0083bef1 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1757: 00841859 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1758: 0083bd61 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1759: 012b4dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1760: 002f9c29 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1761: 012b27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1762: 012ba18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1763: 01222054 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1764: 007fbcf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1765: 0074468d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1766: 006f9f75 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1764: 007fbb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1765: 007444fd 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1766: 006f9de5 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1767: 01313274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1768: 0089e4cd 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1768: 0089e33d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1769: 004b235d 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1770: 01311a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1771: 01204eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1772: 006fa0c1 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1772: 006f9f31 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1773: 012164a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1774: 01311d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1775: 012c041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1776: 007d4fc9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1777: 006f9fe9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1776: 007d4e39 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 006f9e59 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1778: 002cd319 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 0120703c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1780: 00ab4934 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1781: 01313082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1782: 01311c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1783: 012cb310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1784: 011fa6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1785: 012b87c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1786: 008959ad 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1787: 007ac9ed 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1786: 0089581d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1787: 007ac85d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1788: 012c1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1789: 0084d67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1789: 0084d4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1790: 00511929 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1791: 013133e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1792: 01312e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1793: 01185e64 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1794: 0077c5a1 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1794: 0077c411 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1795: 00599cb9 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1796: 007343c1 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1797: 0085ec85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1798: 00820c7d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1796: 00734231 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1797: 0085eaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1798: 00820aed 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1799: 01204e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1800: 012ca9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1801: 012ba97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1802: 012c710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1803: 008a7ed9 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1804: 006dd5e1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1805: 006fa059 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1803: 008a7d49 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1804: 006dd451 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1805: 006f9ec9 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ 1806: 00531535 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1807: 012b54e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1808: 012b8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1809: 00895ee5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1810: 007fdbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1809: 00895d55 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1810: 007fda55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1811: 012bfeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1812: 00296c31 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1813: 012c8f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_OFF_EVENT │ │ │ │ 1814: 012c21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1815: 01312e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1816: 006dd699 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1816: 006dd509 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1817: 0050d83d 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1818: 00828851 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1818: 008286c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1819: 002b593d 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1820: 01311754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1821: 0081736d 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1822: 00770161 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1821: 008171dd 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1822: 0076ffd1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1823: 0041f76d 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1824: 005e4c7d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1825: 005f47c9 300 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1826: 013137f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1827: 012baeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1828: 00845701 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1828: 00845571 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1829: 005d50fd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1830: 012c748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1831: 005c7375 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1832: 012b5bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1833: 01312458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1834: 00587e19 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1835: 00336345 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1836: 012c4910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1837: 002fff49 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1838: 012bd40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1839: 0082b731 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1839: 0082b5a1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1840: 012ec844 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1841: 006dd761 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1841: 006dd5d1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1842: 004b49f1 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1843: 0045c025 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1844: 013111b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1845: 01313888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1846: 002c86ad 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1847: 012cb3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1848: 004dd541 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1849: 012bf4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1850: 01312d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1851: 012c3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1852: 003002a9 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1853: 00810435 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1853: 008102a5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1854: 012baeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1855: 012c26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1856: 01312812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1857: 01193678 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1858: 0044dc91 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1859: 002b5439 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1860: 01312796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1861: 012b2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1862: 0085fd7d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1862: 0085fbed 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1863: 012c5f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1864: 012b84c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1865: 003839a5 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1866: 0081bfe5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1867: 0072f959 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1866: 0081be55 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1867: 0072f7c9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1868: 005884a9 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1869: 012b2fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1870: 005dc0e1 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1871: 012b5d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1872: 004b1ebd 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1873: 0078c649 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1873: 0078c4b9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1874: 012b3590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1875: 012063dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1876: 0131323c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1877: 005e8349 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1878: 012c2108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1879: 0084c179 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1880: 00847d51 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1881: 00770805 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1882: 0076d29d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1879: 0084bfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1880: 00847bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1881: 00770675 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1882: 0076d10d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1883: 01313306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1884: 002d3405 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1885: 012c546c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1886: 011f0168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1887: 012ba17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1888: 01206358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1889: 008a4515 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1889: 008a4385 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1890: 01311e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1891: 00296c41 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1892: 0131325e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1893: 007f1289 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1893: 007f10f9 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1894: 01313752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1895: 00541ad1 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1896: 012bd08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1897: 01313496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1898: 012be1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1899: 00a64e40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1900: 006dd3b1 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1901: 007856e1 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1899: 00a64ca8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1900: 006dd221 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1901: 00785551 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1902: 012b975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1903: 01313716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1904: 006ef06d 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1904: 006eeedd 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1905: 012c93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1906: 0086f1f9 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1906: 0086f069 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1907: 012c1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1908: 006dd45d 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1908: 006dd2cd 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1909: 012062d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1910: 013117b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1911: 012c97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1912: 002c300d 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1913: 005c1849 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1914: 0056e095 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1915: 01313188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1916: 0131218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1917: 005d5179 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1918: 002b7e7d 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1919: 005f7fb5 202 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1920: 01311480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1921: 0131201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1922: 0083bbcd 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1923: 0087e941 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1922: 0083ba3d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1923: 0087e7b1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1924: 01311cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1925: 01221f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1926: 012ca710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1927: 008068dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1927: 0080674d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1928: 012b42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1929: 011fab44 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1930: 00763451 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1931: 006dd51d 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1930: 007632c1 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1931: 006dd38d 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1932: 01312cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1933: 013127f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1934: 007fd11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1935: 0080dbbd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1934: 007fcf8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1935: 0080da2d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1936: 012b8750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1937: 00333fc5 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1938: 005b4ee1 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1939: 00833855 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1939: 008336c5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1940: 01313460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1941: 012c14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1942: 01311fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1943: 008011ed 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1943: 0080105d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1944: 012c24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1945: 008a70f5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1945: 008a6f65 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1946: 013115d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1947: 012c00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1948: 013110d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1949: 01312f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1950: 013131c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1951: 01189280 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1952: 012b971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1953: 00895799 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1953: 00895609 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1954: 01312928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1955: 0059de79 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1956: 01313546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1957: 0058f01d 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1958: 00562ec9 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1959: 012b84d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1960: 013128b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1973,175 +1973,175 @@ │ │ │ │ 1969: 011fb48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 1970: 01313264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1971: 002c3d9d 30 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 1972: 01311df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1973: 011fb69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 1974: 012c4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1975: 005c828d 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1976: 007fa2a5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1976: 007fa115 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1977: 00682179 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 1978: 012b9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1979: 011f00e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1980: 012cb888 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1981: 005e3519 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1982: 012c670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1983: 01311b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1984: 013133da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1985: 0072c471 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1985: 0072c2e1 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 1986: 013115c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 1987: 0076634d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1987: 007661bd 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1988: 013110ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1989: 01311122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1990: 01311778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1991: 012beb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1992: 013129a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1993: 00731b15 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1993: 00731985 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1994: 005c8581 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1995: 0131114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1996: 012c02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1997: 005e0859 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1998: 0046b839 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1999: 00735d85 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2000: 0080eb61 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1999: 00735bf5 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2000: 0080e9d1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2001: 012ca720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2002: 01311b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2003: 008a60e5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2003: 008a5f55 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2004: 013124ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2005: 012b4820 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2006: 00840725 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2007: 0085d889 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2006: 00840595 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2007: 0085d6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2008: 012c4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 2009: 0050a1ed 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 2010: 01312a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2011: 003b3781 108 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2012: 002b5529 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2013: 013134d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2014: 007bb9c5 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2014: 007bb835 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 2015: 01312574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ - 2016: 006e2f55 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2016: 006e2dc5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ 2017: 005c8b09 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2018: 012c48b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2019: 013110bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2020: 012bab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2021: 0083231d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2021: 0083218d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2022: 01312e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2023: 0121f924 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2024: 012cbeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2025: 0078b46d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2025: 0078b2dd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 2026: 00611c2d 120 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2027: 0088f999 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2027: 0088f809 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2028: 012c1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2029: 01312bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2030: 012ca550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2031: 01189380 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2032: 012c42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2033: 004e69f5 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2034: 012c3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2035: 007b3ead 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2036: 007c0ab9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2035: 007b3d1d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2036: 007c0929 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2037: 01312b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2038: 005d7911 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2039: 005e818d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2040: 00806931 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2041: 00783379 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2040: 008067a1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2041: 007831e9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2042: 00599081 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2043: 00889475 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2044: 007fecc9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2043: 008892e5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2044: 007feb39 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2045: 003840b5 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2046: 005f3595 130 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2047: 00889365 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2047: 008891d5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2048: 012b9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2049: 01313536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2050: 0039a25d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2051: 0078247d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2051: 007822ed 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2052: 01313736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2053: 01311ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2054: 01311bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2055: 005d51f9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2056: 005e3399 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2057: 0052f7ed 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2058: 011fb408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2059: 00570d81 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2060: 007368b1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2060: 00736721 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2061: 011fb618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2062: 01312ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2063: 005c9099 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2064: 00300541 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2065: 0131221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2066: 012b3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2067: 0044be95 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2068: 012c7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2069: 012b926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 2070: 012b35b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2071: 0131257e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2072: 006d0829 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2072: 006d0699 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2073: 006595f1 192 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2074: 002c8979 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2075: 003eee45 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2076: 012bce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2077: 01313714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2078: 012c5058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2079: 012b7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2080: 0053a465 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2081: 00394a3d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2082: 0073596d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2082: 007357dd 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2083: 012c9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2084: 01312f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2085: 01312ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2086: 012b88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2087: 002c979d 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2088: 005b81b5 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2089: 00859425 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2090: 00784959 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2089: 00859295 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2090: 007847c9 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2091: 00304671 324 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2092: 00899c25 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2093: 00783ff1 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2092: 00899a95 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2093: 00783e61 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2094: 005fc7c5 36 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2095: 012c46c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2096: 00857fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2097: 0087ec61 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2096: 00857e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2097: 0087ead1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2098: 012c756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2099: 013134fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2100: 00836185 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2100: 00835ff5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2101: 012b6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2102: 01311942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2103: 0044b171 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2104: 0088de05 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2105: 0078fd55 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2104: 0088dc75 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2105: 0078fbc5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2106: 0131342c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2107: 008554f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2107: 00855369 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2108: 002c8081 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2109: 01222dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2110: 01313644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2111: 012c772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2112: 00743f2d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2112: 00743d9d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2113: 002da1bd 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2114: 012cc64c 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2115: 012b5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2116: 012b6c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2117: 013124c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2118: 01311a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2119: 01311ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2120: 0078dc39 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2120: 0078daa9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2121: 012bd55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2122: 01313e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2123: 0121f798 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2124: 013119c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2125: 00890cf5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2125: 00890b65 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2126: 01229fa4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2127: 012b9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2128: 012bfe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2129: 011f0060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2130: 006c8f71 7300 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2130: 006c8de1 7304 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2131: 002c8555 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2132: 00827aa1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2133: 00892389 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2132: 00827911 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2133: 008921f9 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2134: 013119c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ 2135: 005af195 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2136: 0076fa95 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2136: 0076f905 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2137: 005d0d39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2138: 005e3bc5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2139: 01313768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2140: 01193718 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2141: 013122b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2142: 012c2fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2143: 00339399 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ @@ -2149,112 +2149,112 @@ │ │ │ │ 2145: 00611d2d 388 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2146: 012c2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2147: 0120157c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2148: 012b5ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2149: 013110b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2150: 00447e75 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2151: 002fc92d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2152: 008242b5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2153: 00809911 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2152: 00824125 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2153: 00809781 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2154: 01312fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2155: 012bd57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2156: 012014f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2157: 0081c355 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2157: 0081c1c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2158: 002f6cd9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2159: 012c2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2160: 01311a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2161: 01312248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2162: 012cb064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2163: 00552d41 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2164: 002fb295 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2165: 01311836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2166: 0055aded 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2167: 01188b8c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2168: 0131163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2169: 01310e19 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2170: 00834729 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2170: 00834599 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2171: 012c39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2172: 012f061c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2173: 002f713d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2174: 01311996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2175: 01311336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2176: 0032fced 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2177: 012093d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2178: 012b3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2179: 01313e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2180: 0131359a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2181: 00806b95 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2181: 00806a05 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2182: 013120da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2183: 01201474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2184: 0118848c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2185: 01313e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2186: 00733035 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2186: 00732ea5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2187: 013111ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2188: 01313804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2189: 007fd0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2189: 007fcf51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2190: 01311fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2191: 0087c131 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2192: 009d9664 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2191: 0087bfa1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2192: 009d94cc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2193: 01313e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2194: 00383e61 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2195: 013129f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2196: 01311a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2197: 012c9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2198: 007f8931 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2199: 00862da9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2200: 00877bdd 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2201: 0089d8d1 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2198: 007f87a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2199: 00862c19 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2200: 00877a4d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2201: 0089d741 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2202: 012092c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2203: 012bd74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2204: 0076635d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2205: 00895225 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2204: 007661cd 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2205: 00895095 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2206: 002be5a9 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2207: 012c75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2208: 0131350c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_EMULATE_FIRMWARE_RESET_DSTATE │ │ │ │ 2209: 012b8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2210: 00563945 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2211: 011f081c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2212: 012c3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2213: 0085c889 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2213: 0085c6f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2214: 012c571c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2215: 0131138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2216: 0087edbd 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2216: 0087ec2d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2217: 01312202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2218: 012b9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2219: 012be2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2220: 0131301e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2221: 005e8085 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2222: 0082de79 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2223: 00784209 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2222: 0082dce9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2223: 00784079 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2224: 0060dda9 240 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2225: 012bc0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2226: 002ae395 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2227: 01312030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2228: 01311fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2229: 012b5c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2230: 012c766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2231: 0060e3b9 298 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ 2232: 0041bf99 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2233: 0086bcfd 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2233: 0086bb6d 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2234: 012bfb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2235: 01220608 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2236: 0078ba61 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2236: 0078b8d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2237: 01312b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2238: 00341aa9 992 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2239: 005d0db9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2240: 003004e5 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2241: 0075e845 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2241: 0075e6b5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2242: 0060dff5 236 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2243: 002f91c1 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2244: 00602685 214 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2245: 0078537d 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2245: 007851ed 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2246: 00550e09 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2247: 012c703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2248: 01313734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2249: 008804ed 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2249: 0088035d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2250: 0131204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2251: 00541b3d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2252: 00340b65 48 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2253: 002ecb15 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2254: 012bab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2255: 002fb8b9 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2256: 012bf018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ @@ -2265,77 +2265,77 @@ │ │ │ │ 2261: 012013f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ 2262: 0060e195 236 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2263: 00581535 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2264: 005e1f19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2265: 0060c3c1 230 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2266: 012c54ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2267: 012c06bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2268: 008a70f9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2268: 008a6f69 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2269: 003a461d 138 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ 2270: 005e1c95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2271: 0120136c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2272: 012cb670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2273: 002b9e01 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2274: 0083e2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2274: 0083e155 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2275: 005ea335 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2276: 013125c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2277: 0131145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2278: 00863245 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2278: 008630b5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2279: 013130a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2280: 012c3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2281: 008817b1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2282: 00836601 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2283: 0082c695 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2281: 00881621 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2282: 00836471 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2283: 0082c505 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2284: 012bea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2285: 013112ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2286: 013114fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2287: 012c72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2288: 0086f2b1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2288: 0086f121 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2289: 012c0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2290: 00765739 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2291: 00784cf1 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2292: 00765079 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2293: 006e27bd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2290: 007655a9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2291: 00784b61 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2292: 00764ee9 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2293: 006e262d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2294: 01311f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2295: 0083b4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2295: 0083b33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2296: 012b63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2297: 00569611 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2298: 00610949 78 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ - 2299: 006ee429 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ + 2299: 006ee299 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ 2300: 012012e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2301: 012bb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2302: 01313360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2303: 006e282d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2303: 006e269d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2304: 012c8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2305: 01311e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2306: 0059c5a1 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2307: 01311f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2308: 0045d191 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2309: 01312828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2310: 00783b31 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2310: 007839a1 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2311: 004d01c5 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2312: 0085ff7d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2312: 0085fded 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2313: 013133fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2314: 00820e35 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2314: 00820ca5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2315: 012c1618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2316: 008780f5 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2317: 0084e165 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2318: 007fda41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2319: 0089f72d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2316: 00877f65 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2317: 0084dfd5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2318: 007fd8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2319: 0089f59d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2320: 0121dbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2321: 012bda0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2322: 006e289d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2323: 00849915 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2322: 006e270d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2323: 00849785 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2324: 00397cf1 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2325: 0131335c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2326: 00335ae5 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2327: 01311ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2328: 005ca48d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2329: 01313584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2330: 0082d345 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2330: 0082d1b5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2331: 01310e58 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2332: 01313474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2333: 005e092d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2334: 012cb954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2335: 004e75dd 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2336: 012bab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2337: 002bb2e9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2344,984 +2344,984 @@ │ │ │ │ 2340: 012bb79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2341: 00543081 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2342: 013127ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2343: 005b5e7d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2344: 01311d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2345: 012bc76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2346: 004e76c5 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2347: 00744165 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2347: 00743fd5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2348: 012ec904 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2349: 012b97fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2350: 012b6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2351: 011e0f50 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2352: 013126a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2353: 00859b75 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2353: 008599e5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2354: 005c08b5 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2355: 0083f775 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2356: 00a7f22c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2355: 0083f5e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2356: 00a7f094 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2357: 006157bd 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ 2358: 005dfa1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2359: 002fc281 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2360: 012ca7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2361: 005e8589 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2362: 01312336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2363: 0052332d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2364: 004e1b21 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2365: 01312d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2366: 01312934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2367: 01311500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2368: 0077a271 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2368: 0077a0e1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2369: 0060caa5 242 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ 2370: 004e7651 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2371: 013114a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2372: 01312714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2373: 007373ed 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2373: 0073725d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2374: 01311f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2375: 00895cc5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2376: 0081b65d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2375: 00895b35 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2376: 0081b4cd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2377: 012bdfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2378: 012c6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2379: 0084d5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2379: 0084d439 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2380: 012bd47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2381: 01313180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2382: 0044b2bd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2383: 012b6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2384: 008289f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2384: 00828865 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2385: 0051a175 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2386: 012b6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2387: 012c9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2388: 0085d0c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2388: 0085cf31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2389: 006109bd 30 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2390: 01311504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2391: 00749091 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2391: 00748f01 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2392: 012cb008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2393: 00614691 98 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2394: 01312adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2395: 005d0e31 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2396: 012c67bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2397: 00614e31 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2398: 00792b01 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2399: 0087e38d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2398: 00792971 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2399: 0087e1fd 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2400: 012c3088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2401: 01311cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2402: 006dbf25 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2402: 006dbd95 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2403: 01312d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2404: 013125da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2405: 00836611 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2405: 00836481 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2406: 013114fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2407: 0087d7e9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2408: 0082b4ed 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2409: 006dbfa1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2410: 00835c2d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2407: 0087d659 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2408: 0082b35d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2409: 006dbe11 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2410: 00835a9d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2411: 013136fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2412: 012c6ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2413: 012c6f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2414: 01311404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2415: 012c9c9c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2416: 00614a75 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2417: 01311fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2418: 0131246c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2419: 0131346e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2420: 012cb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2421: 013121b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2422: 0084f725 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2423: 00845c69 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2424: 00803dbd 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2425: 0087610d 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2426: 0081fdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2422: 0084f595 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2423: 00845ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2424: 00803c2d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2425: 00875f7d 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2426: 0081fc35 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2427: 0131260a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2428: 004776f5 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2429: 01312348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2430: 006e2661 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2430: 006e24d1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2431: 0131384e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2432: 006dc01d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2432: 006dbe8d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2433: 00681ca1 144 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2434: 002fd8d1 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2435: 005af08d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2436: 0038c779 118 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2437: 004f5c99 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2438: 00563a45 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2439: 006e26d5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2439: 006e2545 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ 2440: 002ea591 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2441: 00781d79 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2441: 00781be9 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2442: 006142b1 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2443: 00ab38f8 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2444: 012bb77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2445: 012c8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2446: 00614219 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2447: 00875419 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2447: 00875289 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2448: 011fa304 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2449: 01313dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2450: 004b5619 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2451: 012b939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2452: 00333f35 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2453: 013120a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2454: 01311576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2455: 013126a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2456: 0077aaa1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2456: 0077a911 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2457: 012b78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2458: 01313756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2459: 012b6c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2460: 01220794 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2461: 006e2749 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2461: 006e25b9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ 2462: 002c2a1d 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2463: 007f8e7d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2463: 007f8ced 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2464: 00614265 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2465: 005d2c35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2466: 00864a49 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2466: 008648b9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2467: 012b5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2468: 01313e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2469: 013137fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2470: 005259b9 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2471: 01311970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2472: 0077cd51 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2472: 0077cbc1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2473: 00444bdd 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2474: 01313df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2475: 005c7649 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2476: 012c2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2477: 0055a401 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2478: 006e842d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2478: 006e829d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2479: 013138e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2480: 012cbf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2481: 013129a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2482: 013131fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2483: 012c3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2484: 005e2869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2485: 01313192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2486: 002e9c65 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2487: 0072dd8d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2488: 0078285d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2487: 0072dbfd 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2488: 007826cd 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2489: 013119fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2490: 012caaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2491: 005702b9 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2492: 005760d9 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2493: 0089ef5d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2494: 006e8625 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2493: 0089edcd 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2494: 006e8495 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ 2495: 005ba271 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2496: 0059ec8d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2497: 013124ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2498: 012be068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2499: 012b796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2500: 01312ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2501: 0082ae79 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2501: 0082ace9 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2502: 00526b79 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2503: 003994a1 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2504: 012cad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2505: 01312af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2506: 012c1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2507: 00530dfd 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2508: 004f5041 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2509: 007fef0d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2509: 007fed7d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2510: 0121e1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2511: 012c05bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2512: 012c69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2513: 012bf368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2514: 0088203d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2514: 00881ead 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2515: 012bb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2516: 012be518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2517: 013123e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2518: 013124c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2519: 01311730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2520: 007e737d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2521: 0081b035 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2520: 007e71ed 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2521: 0081aea5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2522: 01225fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ 2523: 005e8e09 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2524: 0074a221 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2524: 0074a091 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2525: 012b8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2526: 011fcb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ - 2527: 006ee865 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ + 2527: 006ee6d5 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ 2528: 0030424d 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2529: 01312466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2530: 012b3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2531: 01313db1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2532: 0082c6a5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2532: 0082c515 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2533: 011fcab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2534: 012c8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2535: 0082e065 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2536: 006e226d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2537: 0083a585 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2535: 0082ded5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2536: 006e20dd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2537: 0083a3f5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2538: 01312b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ 2539: 00610a21 44 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2540: 0075e8e1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2540: 0075e751 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2541: 003300c5 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2542: 0131344c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2543: 01311e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2544: 0080b7c5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2545: 0082db25 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2544: 0080b635 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2545: 0082d995 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2546: 005cc10d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2547: 00474265 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2548: 002c170d 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2549: 006e22dd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2549: 006e214d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ 2550: 002c39f5 52 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2551: 005f7e85 302 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2552: 00424f21 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2553: 0131118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2554: 01311152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2555: 005dbe55 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2556: 011e0ea0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2557: 011fca34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2558: 0088a259 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2558: 0088a0c9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2559: 013132c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2560: 011e0ec0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2561: 002e9125 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2562: 00860f0d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2562: 00860d7d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2563: 011e0f00 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2564: 0055fbc5 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2565: 012c3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2566: 00892451 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2566: 008922c1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2567: 012bfd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2568: 006d2f0d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2568: 006d2d7d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2569: 005232bd 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2570: 012be028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2571: 00806f01 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2572: 006e234d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2571: 00806d71 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2572: 006e21bd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2573: 012c74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2574: 005e9705 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2575: 012cb3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2576: 0089b369 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2576: 0089b1d9 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2577: 005e2629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2578: 00542a91 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2579: 012bca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2580: 0084d821 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2580: 0084d691 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2581: 013114e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2582: 012c5e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2583: 01313060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2584: 00399b91 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2585: 00770d89 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2586: 00892631 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2585: 00770bf9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2586: 008924a1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2587: 012bd01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2588: 007aa901 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2588: 007aa771 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2589: 003b2419 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2590: 005b6771 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2591: 0053a429 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2592: 00723b39 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2593: 0080a10d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2592: 007239a9 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2593: 00809f7d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2594: 003835a9 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ 2595: 00614791 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2596: 0082c771 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2596: 0082c5e1 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2597: 013110d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2598: 00a632a0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2598: 00a63108 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2599: 013114e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2600: 012bc0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2601: 013132c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2602: 00802b85 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2603: 00735681 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2602: 008029f5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2603: 007354f1 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2604: 012c3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2605: 012103b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ 2606: 00614f01 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ 2607: 005deb3d 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2608: 013128ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2609: 006e11c1 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2609: 006e1031 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2610: 01312f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2611: 0052dd39 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2612: 01310dc0 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2613: 012ca050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2614: 012c4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2615: 005ce139 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2616: 01210330 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2617: 01311c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2618: 011f105c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2619: 012b5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2620: 013133fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2621: 012c8ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2622: 008432e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2622: 00843159 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2623: 00614b25 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2624: 00541521 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ - 2625: 006ee171 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ + 2625: 006edfe1 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ 2626: 012cada8 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2627: 004b544d 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2628: 005704b5 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2629: 01311b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2630: 00861fed 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2631: 0085696d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2630: 00861e5d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2631: 008567dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2632: 002c2345 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2633: 0050e879 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2634: 0087f875 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2634: 0087f6e5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2635: 012b4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2636: 012be998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2637: 00857159 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2637: 00856fc9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2638: 012c10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2639: 0131330c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2640: 012be588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2641: 012b5d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ - 2642: 006ee515 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ + 2642: 006ee385 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ 2643: 01312320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2644: 012c8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2645: 012102ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2646: 01311c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2647: 012c8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2648: 005c76c9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2649: 013128da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2650: 01311c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2651: 00848069 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2651: 00847ed9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2652: 01312cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2653: 00522905 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2654: 0085b7dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2655: 0084c961 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2654: 0085b64d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2655: 0084c7d1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2656: 011f5154 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2657: 0131174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2658: 006d5ab5 72 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2658: 006d5925 72 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ 2659: 0060fb0d 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2660: 008619bd 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2660: 0086182d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2661: 01312162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2662: 0080dd9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2662: 0080dc0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2663: 011f8d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2664: 01312dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2665: 0077ca0d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2666: 00750b2d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2665: 0077c87d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2666: 0075099d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2667: 01312f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2668: 01313330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2669: 0077a7a5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2670: 006dd825 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2671: 0072e149 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2669: 0077a615 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2670: 006dd695 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2671: 0072dfb9 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2672: 0118844c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2673: 002cb841 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2674: 013115b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2675: 012cc090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2676: 005c00a9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2677: 00766ae9 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2677: 00766959 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2678: 002da5d5 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2679: 01206880 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2680: 01188cbc 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2681: 00445829 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2682: 00842ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2683: 00743d25 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2684: 006dd8d9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2685: 00a7077c 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2682: 00842925 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2683: 00743b95 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2684: 006dd749 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2685: 00a705e4 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2686: 012c0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2687: 012c85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2688: 0078fd69 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2688: 0078fbd9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2689: 012067fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2690: 0044beed 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2691: 013134b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2692: 01193600 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2693: 012c0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2694: 012b6bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2695: 0085a6c5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2696: 0087fdcd 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2695: 0085a535 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2696: 0087fc3d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2697: 012b86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2698: 012050c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2699: 01311c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2700: 012ef3ec 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2701: 01189080 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2702: 0044b9d9 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2703: 012c45f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2704: 011f1d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2705: 013131c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2706: 01313426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2707: 008511c1 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2708: 006dd9a9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2709: 0077aff1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2707: 00851031 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2708: 006dd819 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2709: 0077ae61 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2710: 013122e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2711: 00294a69 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2712: 01311fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2713: 012ba220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2714: 0083709d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2714: 00836f0d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2715: 01206778 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2716: 012c790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2717: 01205044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2718: 012b73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2719: 01311c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2720: 01312f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2721: 012bcc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2722: 011937e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2723: 00542a7d 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2724: 011894c8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2725: 01222810 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2726: 012b2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2727: 0131385a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2728: 007846c1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2728: 00784531 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2729: 01312f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2730: 0131308e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2731: 002c7bf9 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2732: 002fcebd 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2733: 01311ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2734: 002bace9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2735: 002fd105 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2736: 003a5ffd 220 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2737: 002fb9f9 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2738: 012c9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2739: 012bfe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2740: 012ca540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2741: 01312376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2742: 002be611 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2743: 00a64e10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2743: 00a64c78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2744: 005e1bad 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2745: 012c5c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2746: 00717c05 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2747: 00842f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2746: 00717a75 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2747: 00842dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2748: 0131232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2749: 00681f59 48 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ 2750: 005bb29d 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2751: 012c0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2752: 012b3060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2753: 013127b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2754: 01312b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2755: 013133b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2756: 004f5dd1 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2757: 012bfebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2758: 00681ef9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ 2759: 005c99a9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2760: 011f9ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2761: 012b9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2762: 007bd5f1 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2762: 007bd461 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2763: 012b7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2764: 012c96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2765: 013120b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2766: 01225b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2767: 0039c52d 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2768: 01312f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2769: 01312d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2770: 0047f539 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2771: 0131158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2772: 012bc20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2773: 0081c7a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2773: 0081c611 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2774: 003879d5 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2775: 01311328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2776: 00338635 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2777: 01312d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2778: 005e1201 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2779: 007b51d1 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2780: 0086bc1d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2779: 007b5041 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2780: 0086ba8d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2781: 01313836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2782: 005eaed1 14 FUNC GLOBAL DEFAULT 12 arm_cpu_mmu_index │ │ │ │ 2783: 01312f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2784: 012b68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2785: 0089efc5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2785: 0089ee35 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2786: 011f4788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2787: 007e4e7d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2787: 007e4ced 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2788: 012c8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2789: 01311678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2790: 0056a1bd 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2791: 0131159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2792: 0131279a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2793: 0116c078 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2794: 003073e5 276 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2795: 00a7f1e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2795: 00a7f050 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2796: 01311d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2797: 012b6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2798: 00530015 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2799: 004e64d9 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2800: 00830ca9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2800: 00830b19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2801: 002be529 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2802: 007346fd 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2802: 0073456d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2803: 012c6e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2804: 012bad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2805: 00803b71 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2805: 008039e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2806: 01312efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2807: 0050ec35 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2808: 0044b249 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2809: 012cc0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2810: 0087eacd 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2811: 0085f081 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2810: 0087e93d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2811: 0085eef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2812: 012b4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2813: 007e3e75 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2814: 0079c129 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2813: 007e3ce5 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2814: 0079bf99 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2815: 004b463d 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2816: 012b42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2817: 012be358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2818: 008198b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2818: 00819725 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2819: 011884a4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2820: 008a1189 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2820: 008a0ff9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2821: 012c66dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2822: 0089be39 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2822: 0089bca9 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2823: 01222894 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ 2824: 002e7c81 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2825: 005f82dd 196 FUNC GLOBAL DEFAULT 12 aarch64_set_svcr │ │ │ │ 2826: 013131ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2827: 013131d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2828: 01224364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ 2829: 005de815 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2830: 012c3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2831: 012bcbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2832: 008a0b95 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2832: 008a0a05 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2833: 012bcd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2834: 0066ec11 188 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2835: 0070cc01 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2835: 0070ca71 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2836: 00518e3d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2837: 0053c409 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2838: 0076eec5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2838: 0076ed35 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2839: 013119d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2840: 011f2604 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2841: 0041cb4d 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2842: 011f3a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2843: 0120d024 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2844: 0084e7b5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2844: 0084e625 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2845: 01188894 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2846: 012be898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2847: 01312f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2848: 008a2be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2849: 007e6639 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2848: 008a2a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2849: 007e64a9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2850: 002e91c5 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2851: 01312dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2852: 0118930c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2853: 0060e635 418 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2854: 012b9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2855: 0121fed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2856: 013116ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2857: 01311880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2858: 006147fd 88 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2859: 012c6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2860: 0083c0b9 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2860: 0083bf29 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2861: 01312266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2862: 012c9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2863: 013105d8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2864: 00369bb1 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2865: 00614f55 46 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2866: 012c2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2867: 0083fb65 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2867: 0083f9d5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2868: 012c8530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2869: 012bf318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2870: 01312694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2871: 01312818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2872: 012c690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2873: 012cb054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ 2874: 0120f4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2875: 00863df9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2876: 00846245 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2875: 00863c69 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2876: 008460b5 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2877: 00614b59 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2878: 01312a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2879: 012c0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2880: 0089e8d5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2881: 0081eff5 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2880: 0089e745 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2881: 0081ee65 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2882: 0051e93d 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2883: 0078ba79 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2884: 0078bee1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2885: 00855391 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2883: 0078b8e9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2884: 0078bd51 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2885: 00855201 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2886: 01313122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2887: 004baf59 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2888: 01313278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2889: 008555e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2889: 00855459 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2890: 004b304d 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2891: 004f6ddd 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2892: 012b4470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2893: 012b9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2894: 012b73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2895: 006fb629 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2895: 006fb499 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2896: 0131215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2897: 006ea171 62 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2897: 006e9fe1 62 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2898: 012021dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2899: 0087fbe9 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2899: 0087fa59 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2900: 012c5e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2901: 008a6281 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2902: 00857d19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2903: 00897179 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2901: 008a60f1 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2902: 00857b89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2903: 00896fe9 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2904: 005694ad 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2905: 01312c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2906: 012bc41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2907: 012c2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2908: 01202158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2909: 007f8715 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2909: 007f8585 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2910: 005c2cbd 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2911: 005de951 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2912: 013116ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2913: 012b3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2914: 011887cc 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2915: 002bd375 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2916: 012b2850 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2917: 0131211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2918: 012c12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2919: 013128c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2920: 012cc0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2921: 012bf4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2922: 00828f75 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2922: 00828de5 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2923: 0060bc39 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2924: 012cb144 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2925: 00544fe1 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2926: 012c2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2927: 00866095 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2927: 00865f05 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2928: 0031daf9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2929: 013133b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2930: 00833415 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2930: 00833285 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2931: 012020d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2932: 00541739 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2933: 007f428d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2933: 007f40fd 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2934: 012c780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2935: 00333989 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2936: 0038c801 16 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2937: 0078bd25 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2938: 008841ed 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2937: 0078bb95 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2938: 0088405d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2939: 012c67fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2940: 011898e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2941: 00424f7d 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2942: 0058b9f1 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2943: 012b99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2944: 005240ed 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2945: 012b914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2946: 0070f8b1 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2946: 0070f721 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2947: 012b6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2948: 012c69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2949: 005cfee1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2950: 012200e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2951: 0121fcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2952: 01311eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2953: 0120f43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2954: 002f9ead 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2955: 012b2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2956: 012b2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2957: 0086f515 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2957: 0086f385 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2958: 012c19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2959: 00689061 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2960: 0072c4a9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2959: 00688fa9 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 2960: 0072c319 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2961: 0059f39d 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2962: 01312ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2963: 012cad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2964: 01312870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2965: 012b8bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2966: 012bccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2967: 0131210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2968: 012b44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2969: 007f8b1d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2969: 007f898d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2970: 00614ea1 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2971: 01311192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2972: 01312e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2973: 01312b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2974: 005238ad 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2975: 006e32d1 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2975: 006e3141 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2976: 0120f3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2977: 012c9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2978: 012bc82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2979: 00869255 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2979: 008690c5 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2980: 012bfeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2981: 012c4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2982: 012b48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2983: 012c47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2984: 01311c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2985: 0078b365 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2986: 007fc2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2985: 0078b1d5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2986: 007fc141 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2987: 01311af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2988: 0131164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2989: 00571295 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2990: 013125e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2991: 008459dd 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2992: 006e3335 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 2993: 0084c2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2991: 0084584d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2992: 006e31a5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 2993: 0084c115 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2994: 01311e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2995: 0131298a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2996: 002be701 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2997: 01311304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2998: 0078df8d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2999: 006d093d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 2998: 0078ddfd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2999: 006d07ad 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3000: 012b59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ 3001: 012c5e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3002: 008265bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3002: 0082642d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3003: 0121a8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3004: 012c3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3005: 00874319 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3005: 00874189 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3006: 012b9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3007: 0131261c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 3008: 002c8531 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3009: 00338de5 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3010: 0121a9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3011: 012c2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 3012: 005ded41 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3013: 012b78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3014: 0084528d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3014: 008450fd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3015: 012c69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3016: 00766185 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3016: 00765ff5 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3017: 012b95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3018: 006e33a5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3019: 006db9f1 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3018: 006e3215 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3019: 006db861 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3020: 01311794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3021: 0084a939 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3022: 0088ed41 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3021: 0084a7a9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3022: 0088ebb1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3023: 0059da81 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3024: 0131372a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3025: 012c3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3026: 006d09d5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3026: 006d0845 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ 3027: 0052bf85 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3028: 012b48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3029: 00a7f240 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3029: 00a7f0a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3030: 011f917c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3031: 0121a938 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3032: 011ed69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3033: 01311ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 3034: 011f3bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 3035: 007e66f1 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3035: 007e6561 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3036: 002d613d 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3037: 002fb4a1 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3038: 0121bcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3039: 00703845 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3039: 007036b5 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3040: 002cc2c9 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3041: 007823a5 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3042: 006dbafd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3041: 00782215 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3042: 006db96d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ 3043: 005c9519 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 3044: 005dfddd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3045: 0057ea2d 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 3046: 00569279 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3047: 006ec41d 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3048: 0076dd05 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3047: 006ec28d 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3048: 0076db75 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3049: 013133f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3050: 012c8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3051: 006eda0d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3051: 006ed87d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3052: 011ece5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3053: 012bcf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 3054: 005cd539 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3055: 00879ab9 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3055: 00879929 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3056: 004b4b79 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3057: 01312d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3058: 00835701 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3059: 006ecc0d 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3058: 00835571 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3059: 006eca7d 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3060: 01312640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 3061: 002a7fad 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 3062: 0082dcf5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 3062: 0082db65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 3063: 0044451d 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3064: 013112c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 3065: 00745bdd 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 3065: 00745a4d 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 3066: 002b6979 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3067: 01312102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3068: 0131249a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3069: 00763231 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3069: 007630a1 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3070: 012c8cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3071: 013133d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3072: 01311956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3073: 005fc8b1 162 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3074: 00766469 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3075: 006ed57d 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3074: 007662d9 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3075: 006ed3ed 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3076: 012b8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3077: 006ec385 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3077: 006ec1f5 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3078: 012ca820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3079: 0082a1a1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3080: 006ed7b5 288 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3079: 0082a011 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3080: 006ed625 288 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3081: 004b3311 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3082: 00422091 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3083: 0085aa41 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3083: 0085a8b1 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3084: 0048fb25 3112 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3085: 013126c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3086: 012baaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3087: 006ec535 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3087: 006ec3a5 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3088: 01313832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3089: 01312ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3090: 012c069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3091: 008821d9 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3091: 00882049 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3092: 013137b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3093: 01311e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3094: 012c9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3095: 00592d09 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3096: 01312dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3097: 013131ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3098: 012b9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3099: 0077c781 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3099: 0077c5f1 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3100: 013117fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3101: 01312d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3102: 012ca310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3103: 002defed 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3104: 006ece1d 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3105: 00851915 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3104: 006ecc8d 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3105: 00851785 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3106: 01311a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3107: 012bfc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3108: 012cc100 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3109: 012b56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3110: 01312ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3111: 00744a91 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3111: 00744901 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3112: 012bc64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3113: 011935b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3114: 01312036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 3115: 002cd53d 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3116: 01311798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3117: 013117d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3118: 012c2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3119: 01311dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3120: 0131214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3121: 011eac14 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3122: 0120934c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3123: 012c6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3124: 01311f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3125: 00881af9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3125: 00881969 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3126: 005bbab1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3127: 00837575 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3127: 008373e5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3128: 0131303c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3129: 012c4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3130: 012bfecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 3131: 004422e1 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3132: 0121d0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3133: 012b34b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3134: 00852305 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3134: 00852175 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3135: 012b4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3136: 011e06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3137: 012c1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3138: 013110ed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3139: 012c3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3140: 006fb00d 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3140: 006fae7d 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3141: 01227a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ 3142: 011f10e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3143: 008a1d19 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3144: 0089e4c9 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3143: 008a1b89 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3144: 0089e339 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3145: 01227b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3146: 005f4961 188 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3147: 007187dd 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3147: 0071864d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3148: 012c4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3149: 012be6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3150: 01209244 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3151: 012bb74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3152: 00830891 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3152: 00830701 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3153: 01312690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3154: 01169808 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3155: 012c1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ 3156: 0056b78d 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3157: 012bd5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3158: 0085d4d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3159: 00802fdd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3160: 007e2761 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3158: 0085d349 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3159: 00802e4d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3160: 007e25d1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3161: 012b3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3162: 0051a7d1 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ 3163: 00610425 110 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3164: 01227a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3165: 0085ba15 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3166: 006f2d21 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ - 3167: 0086f47d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3165: 0085b885 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3166: 006f2b91 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3167: 0086f2ed 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3168: 00442b75 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3169: 00856185 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3169: 00855ff5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3170: 012be878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3171: 007f9e31 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3172: 006f2bc5 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3173: 006e6629 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3174: 0072e2ed 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3175: 007f5e29 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3171: 007f9ca1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3172: 006f2a35 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3173: 006e6499 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3174: 0072e15d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3175: 007f5c99 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3176: 012be098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3177: 012cad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3178: 0083eb69 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3178: 0083e9d9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3179: 005e5425 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3180: 012b35c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3181: 012c0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3182: 013124b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3183: 012bf56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3184: 0081992d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3184: 0081979d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3185: 01311926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3186: 013134ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3187: 006e671d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3187: 006e658d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3188: 012ca7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3189: 012c38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3190: 006f2c71 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3191: 0084d201 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3192: 0073c9f1 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3190: 006f2ae1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3191: 0084d071 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3192: 0073c861 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3193: 012b4190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3194: 00873e51 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3194: 00873cc1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3195: 01212640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3196: 012c13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3197: 013121e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3198: 01312e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3199: 012cbcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3200: 012c5068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3201: 005677d1 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3202: 008771f9 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3203: 0088b90d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3202: 00877069 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3203: 0088b77d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3204: 012c025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3205: 012b5c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3206: 013110d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3207: 012b4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3208: 0089fd19 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3208: 0089fb89 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3209: 01311fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3210: 0054b9e9 316 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3211: 008556d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3211: 00855549 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3212: 01312050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3213: 00736f09 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3213: 00736d79 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3214: 01313054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3215: 012ca870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3216: 0032b369 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3217: 01311b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3218: 005dfe89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3219: 00863011 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3220: 0087fd75 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3219: 00862e81 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3220: 0087fbe5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3221: 01311c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3222: 012c736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3223: 0044333d 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3224: 0076fb35 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3224: 0076f9a5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3225: 011f1dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3226: 0071fb4d 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3226: 0071f9bd 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3227: 012bcabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3228: 013123f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3229: 012b29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3230: 012c4980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3231: 00297c91 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3232: 013134a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3233: 00802e89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3234: 00878929 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3233: 00802cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3234: 00878799 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3235: 00682339 88 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3236: 0076d8a9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3236: 0076d719 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3237: 01311c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3238: 01311a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3239: 00881435 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3239: 008812a5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3240: 01211e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ 3241: 00614bad 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ 3242: 013134c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3243: 005d88c1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3244: 01313000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3245: 008a0c25 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3245: 008a0a95 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3246: 012c6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3247: 0033b231 32 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3248: 01211f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3249: 0120be18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3250: 007f53f1 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3250: 007f5261 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ 3251: 00682391 92 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3252: 0074a3bd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3252: 0074a22d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3253: 01313e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3254: 013127c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3255: 00743a0d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3255: 0074387d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3256: 012bd6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3257: 008955b1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3257: 00895421 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3258: 0120bd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3259: 006f16f9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3259: 006f1569 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3260: 0059cd75 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3261: 01310e08 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3262: 01311a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3263: 00767211 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3263: 00767081 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3264: 01312a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3265: 005d2bb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3266: 012c002c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3267: 006f15e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3267: 006f1459 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3268: 002e520d 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3269: 01211e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ 3270: 005b91b5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3271: 012c771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3272: 002ca25d 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3273: 01311348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3274: 00843451 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3274: 008432c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3275: 012b9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3276: 012b54d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3277: 013127ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3278: 008679a1 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3279: 0080c785 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3278: 00867811 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3279: 0080c5f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3280: 01214be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ 3281: 005c09c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3282: 012bd84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3283: 01214a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3284: 006f1671 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3284: 006f14e1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3285: 01311572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3286: 0083be61 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3287: 0078431d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3288: 00863769 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3286: 0083bcd1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3287: 0078418d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3288: 008635d9 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3289: 01214b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3290: 01221a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3291: 006ea5a1 36 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3292: 00825d7d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3291: 006ea411 36 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3292: 00825bed 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3293: 002c82a1 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3294: 01221898 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3295: 005745d9 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3296: 012be968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3297: 012b7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3298: 005e9fc5 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3299: 0131250c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3300: 01311898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3301: 0080a415 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3302: 0085b15d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3301: 0080a285 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3302: 0085afcd 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3303: 012219a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3304: 00828149 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3304: 00827fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3305: 010c1924 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3306: 01214adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3307: 01312e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3308: 003971ad 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3309: 012b6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3310: 007e2b95 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3310: 007e2a05 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3311: 013118b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3312: 00852ef1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3313: 007fc871 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3314: 00737bed 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3312: 00852d61 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3313: 007fc6e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3314: 00737a5d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3315: 012c905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3316: 00785149 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3316: 00784fb9 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3317: 011862b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3318: 012c094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3319: 0131358e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3320: 0122191c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3321: 0029772d 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3322: 0057e779 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3323: 012b792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3331,130 +3331,130 @@ │ │ │ │ 3327: 002db4e5 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3328: 012b8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3329: 012b713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3330: 01313e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3331: 011f4704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3332: 01311416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3333: 0131124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3334: 007fc001 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3334: 007fbe71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3335: 004fdded 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3336: 0120b4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3337: 012c3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3338: 01313550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3339: 005f574d 2 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3340: 006895ad 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3340: 006894f5 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3341: 012b3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3342: 01312f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3343: 012b4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3344: 01313600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3345: 0078bd79 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3345: 0078bbe9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3346: 005372ad 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3347: 00803c35 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3347: 00803aa5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3348: 006823ed 100 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3349: 0079cfb5 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3349: 0079ce25 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3350: 012b4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3351: 013125fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3352: 012bc85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3353: 0060de99 168 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3354: 012cb748 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3355: 012bc4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ 3356: 0121c1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_2h │ │ │ │ - 3357: 00851005 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3357: 00850e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3358: 00547f0d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3359: 01312cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3360: 01311f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3361: 0131225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3362: 013138ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3363: 012283ec 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3364: 00848d61 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3364: 00848bd1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3365: 012c93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3366: 00743cbd 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3367: 0083c839 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3368: 0083e44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3366: 00743b2d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3367: 0083c6a9 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3368: 0083e2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3369: 012c5c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3370: 012bc21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3371: 0078232d 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3371: 0078219d 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3372: 013115d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3373: 0131334a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3374: 01188560 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3375: 012b95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3376: 0131275e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3377: 002b2db1 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3378: 0083e7f9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3378: 0083e669 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3379: 012b8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3380: 0087ba51 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3380: 0087b8c1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3381: 002c90a5 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3382: 0085d7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3382: 0085d645 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3383: 011f2688 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3384: 006f1549 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3385: 008552a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3384: 006f13b9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3385: 00855111 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3386: 011f3aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3387: 00589585 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3388: 0055ba15 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3389: 01312674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3390: 01312f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3391: 007f9fcd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3392: 0074a6f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3391: 007f9e3d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3392: 0074a561 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3393: 0131307e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3394: 006f1429 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3394: 006f1299 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3395: 012ca170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3396: 01313492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3397: 012bfbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3398: 004eb4c1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3399: 005f4949 22 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3400: 010b9c50 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3401: 012bf178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3402: 0087dee9 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3402: 0087dd59 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3403: 01311b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3404: 012bd07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3405: 008535a1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3405: 00853411 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3406: 012ef3fc 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3407: 00557305 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3408: 006eb7d5 154 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3409: 006f14b9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3408: 006eb645 154 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3409: 006f1329 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3410: 00445ac9 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3411: 01311e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3412: 007eb809 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3412: 007eb679 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3413: 00563921 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3414: 012b949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3415: 01311d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3416: 0131360a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3417: 0052ef55 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3418: 0115d9b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3419: 0050fb75 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3420: 008443f9 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3421: 0084c1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3420: 00844269 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3421: 0084c061 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3422: 002f6be9 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3423: 00885695 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3423: 00885505 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3424: 0043fb45 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3425: 01313852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3426: 005b912d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3427: 012b8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3428: 0050fe21 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3429: 0082c5b9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3430: 00802a7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3431: 006f0b51 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3432: 007e8235 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3433: 006f0a15 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3429: 0082c429 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3430: 008028ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3431: 006f09c1 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3432: 007e80a5 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3433: 006f0885 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ 3434: 005e2f0d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3435: 0053b491 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3436: 005b595d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3437: 01311b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3438: 007f0875 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3438: 007f06e5 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3439: 0060e4e5 98 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3440: 0121c510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4b │ │ │ │ 3441: 012cbf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3442: 0080d341 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3443: 00827eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3444: 0088c739 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3445: 007451f1 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3446: 006f0ab5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3442: 0080d1b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3443: 00827d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3444: 0088c5a9 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3445: 00745061 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3446: 006f0925 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ 3447: 005bb7b9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3448: 0059a8c9 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3449: 008706e1 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3449: 00870551 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3450: 002bc8d9 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3451: 0121c408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4h │ │ │ │ 3452: 012c4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3453: 01206040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ 3454: 01313e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3455: 0131193a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3456: 01188130 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ @@ -3466,517 +3466,517 @@ │ │ │ │ 3462: 013113cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3463: 005b43f5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3464: 0131378e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3465: 0131116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3466: 01205fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3467: 012bacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3468: 012c7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3469: 0075f25d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3469: 0075f0cd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3470: 011e0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3471: 01218730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_s │ │ │ │ 3472: 00570a2d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3473: 012b57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3474: 00874059 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3474: 00873ec9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3475: 004b510d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3476: 0120cd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3477: 002b7221 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3478: 0089054d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3478: 008903bd 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3479: 0131187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3480: 0089edb1 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3480: 0089ec21 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3481: 012ca280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3482: 01311e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3483: 0120cc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ 3484: 00613d29 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3485: 00300655 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3486: 01313220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3487: 0044b315 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3488: 0131137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3489: 0078d661 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3489: 0078d4d1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3490: 0131358c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3491: 005e7c75 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3492: 0131220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3493: 01205800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ 3494: 00613cfd 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3495: 0120b2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3496: 01311c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3497: 013125a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3498: 012caa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3499: 012b2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3500: 0120b23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3501: 01312834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3502: 00860799 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3503: 007f1309 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3504: 007b05d5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3502: 00860609 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3503: 007f1179 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3504: 007b0445 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3505: 004e68e1 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3506: 0120cc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3507: 0120577c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3508: 005431bd 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3509: 00613d25 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3510: 01311091 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3511: 00782081 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3512: 0083e53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3513: 0087e23d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3514: 00841e41 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3511: 00781ef1 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3512: 0083e3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3513: 0087e0ad 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3514: 00841cb1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3515: 01312798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3516: 008336cd 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3516: 0083353d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3517: 012b6cd4 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3518: 00323651 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3519: 01311422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3520: 004a9135 30 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3521: 0087de99 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3521: 0087dd09 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3522: 0120b1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3523: 007765f5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3524: 0085116d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3523: 00776465 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3524: 00850fdd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3525: 01312fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3526: 012c2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3527: 012bd78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3528: 0056e42d 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3529: 013124ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3530: 0131360e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3531: 00852c61 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3531: 00852ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3532: 005d7765 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3533: 0084f905 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3534: 0082b80d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3533: 0084f775 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3534: 0082b67d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3535: 00596e21 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3536: 01311d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3537: 012b77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3538: 007fc169 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3538: 007fbfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3539: 00336729 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3540: 012b929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3541: 012b4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3542: 0131296a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3543: 0087efe1 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3543: 0087ee51 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3544: 012beb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3545: 01312452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3546: 013124c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3547: 00881d69 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3547: 00881bd9 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3548: 0053893d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3549: 011f3c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3550: 0044a365 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3551: 012b69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3552: 0070d415 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3552: 0070d285 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3553: 013127c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3554: 012ca300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3555: 0053802d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3556: 005df071 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3557: 006cfeb1 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3557: 006cfd21 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3558: 012cbc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ 3559: 006103f1 34 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3560: 007f5025 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3560: 007f4e95 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3561: 012bed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3562: 01311a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3563: 003b7dcd 44 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3564: 0116c668 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3565: 012bd9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3566: 011e04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3567: 005ccb91 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3568: 0131201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3569: 005c0be9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3570: 007f1731 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3570: 007f15a1 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3571: 004b1f59 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3572: 011f78bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3573: 012b5b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3574: 012b6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3575: 01313e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3576: 0131206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3577: 01312d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3578: 0086efa9 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3578: 0086ee19 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3579: 00532fd1 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3580: 01311e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3581: 012c2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3582: 01311bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3583: 0082510d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3583: 00824f7d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3584: 005b909d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3585: 012c8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3586: 012c84d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3587: 013125e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3588: 00446fed 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3589: 005881f9 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3590: 0033fae1 186 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ 3591: 0060e549 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3592: 01312a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3593: 0073cdb5 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3593: 0073cc25 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3594: 01311fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3595: 0075e1fd 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3595: 0075e06d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3596: 01311f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3597: 003838c9 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3598: 0055b145 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3599: 01311382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3600: 0088a8c1 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3600: 0088a731 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3601: 012bc3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3602: 0088f545 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3603: 00855c51 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3602: 0088f3b5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3603: 00855ac1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3604: 01312bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3605: 0058960d 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3606: 007f88f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3606: 007f8765 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3607: 01311b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3608: 007e2ea5 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3608: 007e2d15 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3609: 012b6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3610: 013129b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3611: 012bc95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3612: 012cb734 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3613: 01313384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3614: 01311c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3615: 0082bbbd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3616: 0071e791 1356 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3615: 0082ba2d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3616: 0071e601 1356 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3617: 00445779 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3618: 00860c65 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3618: 00860ad5 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3619: 002985d5 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3620: 012c3138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3621: 005b7c25 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3622: 01311538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3623: 01313e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3624: 01312b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3625: 00855ec1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3625: 00855d31 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3626: 012b3430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3627: 0121f9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3628: 01311a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3629: 0041fadd 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3630: 01312958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3631: 012c33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3632: 01312a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3633: 011fa9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3634: 008407e9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3634: 00840659 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3635: 00298689 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3636: 00514c75 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3637: 00338bd9 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3638: 012b5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3639: 005efed1 308 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3640: 00553845 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3641: 0081d519 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3642: 006d00bd 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3643: 00745b79 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3644: 00807339 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3641: 0081d389 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3642: 006cff2d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3643: 007459e9 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3644: 008071a9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3645: 01312e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3646: 011ef58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3647: 012c0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3648: 012b6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3649: 013118c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3650: 01189ba0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3651: 00875285 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3651: 008750f5 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3652: 00593f99 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3653: 00296dc1 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3654: 004d8831 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3655: 00874985 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3656: 0081511d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3655: 008747f5 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3656: 00814f8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3657: 011ef16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3658: 00438a51 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3659: 005d8a65 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3660: 007fbc41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3660: 007fbab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3661: 00567a21 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3662: 01313208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3663: 00892359 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3663: 008921c9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3664: 013132b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3665: 00562e6d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3666: 012c4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ - 3667: 006f223d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ + 3667: 006f20ad 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ 3668: 00297629 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3669: 0074c27d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3670: 006d0141 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3669: 0074c0ed 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3670: 006cffb1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3671: 00444ac5 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3672: 007fca8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3672: 007fc8fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3673: 003a4d61 72 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ 3674: 006103d1 30 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3675: 01220fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3676: 012b4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3677: 01220e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ 3678: 005e17a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3679: 00718a7d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3680: 00746525 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3681: 009fb1f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3679: 007188ed 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3680: 00746395 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3681: 009fb060 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3682: 01312a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3683: 006f22c5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ + 3683: 006f2135 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ 3684: 01220f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3685: 007fa789 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3685: 007fa5f9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3686: 01313034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3687: 01313e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3688: 013118c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3689: 007363fd 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3690: 007315c1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3689: 0073626d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3690: 00731431 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3691: 003ab6cd 148 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3692: 009fb1f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3692: 009fb058 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3693: 012c1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3694: 00717201 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3694: 00717071 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3695: 013130a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3696: 00659905 288 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3697: 012c54bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3698: 012b6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3699: 007459d5 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3699: 00745845 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3700: 012bc7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3701: 002bc7a9 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3702: 0082f411 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3702: 0082f281 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3703: 00541dfd 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3704: 005d4231 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3705: 006db4b5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3705: 006db325 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3706: 01220ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3707: 004de2cd 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3708: 012c07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3709: 01311d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3710: 00871679 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3710: 008714e9 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3711: 004f6e1d 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3712: 002efaa1 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3713: 006db549 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3713: 006db3b9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3714: 013130f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3715: 012c71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3716: 00808509 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3716: 00808379 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3717: 004b1971 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3718: 005459f9 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3719: 00845919 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3719: 00845789 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3720: 00588119 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3721: 00564499 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3722: 00735a59 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3722: 007358c9 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3723: 0031d9d9 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3724: 01311128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3725: 01301214 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3726: 0131189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3727: 0085a5f9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3728: 007572b1 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3727: 0085a469 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3728: 00757121 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3729: 012c05ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3730: 0121f81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3731: 0032a299 524 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ 3732: 005dea31 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3733: 0084d4a9 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3734: 006db631 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3733: 0084d319 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3734: 006db4a1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3735: 0122f3ac 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3736: 008851b5 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3736: 00885025 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3737: 0131136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3738: 01312cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3739: 0087f79d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3739: 0087f60d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3740: 012b5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3741: 011f9ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3742: 013133c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3743: 012c8390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3744: 002fd611 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3745: 01312592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3746: 002c29b9 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3747: 00886371 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3747: 008861e1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3748: 01311cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3749: 012b60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3750: 01311216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3751: 0131278c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3752: 005ac665 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3753: 01312aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3754: 01313118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3755: 013124fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_CHECKSUM_CHANGE_DSTATE │ │ │ │ 3756: 0131162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3757: 0131280a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3758: 013134fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3759: 012c8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3760: 00530fed 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3761: 005dfb89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3762: 007aa935 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3763: 0086fd19 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3762: 007aa7a5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3763: 0086fb89 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3764: 0122a548 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3765: 01312d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3766: 011890c8 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3767: 012c58fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3768: 01311478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3769: 012c7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3770: 012c8a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3771: 01311472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3772: 00873c69 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3772: 00873ad9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3773: 00314cc9 78 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ 3774: 005c6891 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3775: 01312ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3776: 0131208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3777: 012c8540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3778: 012c3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3779: 01312e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3780: 0121afec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3781: 00339ac1 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3782: 012b3790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3783: 0041fcd5 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3784: 00a627c0 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3785: 0088bad9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3786: 006d23e9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3784: 00a62628 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3785: 0088b949 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3786: 006d2259 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3787: 012c0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3788: 0052886d 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3789: 0076422d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3789: 0076409d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3790: 01311320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3791: 007d30ad 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3791: 007d2f1d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3792: 002ea8b5 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3793: 012c4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3794: 012b50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3795: 012b732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3796: 012be9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3797: 0121af68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3798: 005d42b5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3799: 00875ef5 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3800: 0082c781 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3799: 00875d65 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3800: 0082c5f1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3801: 0131148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3802: 005585e1 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3803: 0074a66d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3803: 0074a4dd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3804: 012b6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3805: 01313786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3806: 00730da5 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3806: 00730c15 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3807: 0121f1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ 3808: 005deba1 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3809: 01312d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3810: 006ebb3d 580 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3810: 006eb9ad 580 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ 3811: 005cd1e5 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3812: 01312966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3813: 00896475 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3813: 008962e5 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3814: 002c810d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3815: 012c5c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3816: 00533f91 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3817: 01312d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3818: 00814b35 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3818: 008149a5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3819: 01311470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3820: 00334a7d 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3821: 00507311 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3822: 01312072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3823: 00812f8d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3823: 00812dfd 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3824: 004597ed 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3825: 00887f85 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3825: 00887df5 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3826: 012b969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3827: 00833451 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3827: 008332c1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3828: 0055870d 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3829: 012ca660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3830: 008a05d1 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3830: 008a0441 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3831: 01311d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3832: 00560c1d 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3833: 00298725 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3834: 0131338c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3835: 0086fd59 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3835: 0086fbc9 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3836: 005ea2a1 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3837: 0086022d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3837: 0086009d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3838: 00571c95 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3839: 01312a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3840: 01313dac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3841: 01313e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3842: 00858339 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3842: 008581a9 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3843: 011862dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3844: 012c9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3845: 01188168 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3846: 01188018 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3847: 01312aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3848: 002a89ad 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3849: 00825311 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3849: 00825181 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3850: 012b5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3851: 012b68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3852: 005f48f5 84 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3853: 012b7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3854: 01311ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3855: 007e4b39 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3856: 008139bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3855: 007e49a9 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3856: 0081382d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3857: 012cb580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3858: 012c4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3859: 0060931d 196 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3860: 01312c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3861: 00842c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3861: 00842ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3862: 013114ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3863: 0038314d 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3864: 0088e7f5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3864: 0088e665 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3865: 005ca9bd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3866: 01312b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3867: 006ef1b9 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3867: 006ef029 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3868: 012ca974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3869: 012c5b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3870: 007fe069 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3870: 007fded9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3871: 0051a2f5 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3872: 012b38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3873: 006eecd9 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3874: 0084d6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3873: 006eeb49 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3874: 0084d529 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3875: 005cddb1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3876: 013121a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3877: 005ca961 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3878: 01188194 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3879: 01222ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3880: 01311fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3881: 012be238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3882: 012ca5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3883: 0083c6c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3883: 0083c531 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3884: 002fcd25 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3885: 012b6c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3886: 012c3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3887: 013116b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3888: 0061568d 68 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3889: 012c2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3890: 013136c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3891: 006eef49 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3892: 00760f39 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3891: 006eedb9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3892: 00760da9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3893: 005d9201 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3894: 012bd71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3895: 0054e45d 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3896: 011881fc 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3897: 006acf6d 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3897: 006acddd 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3898: 01313e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3899: 013134c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3900: 012c4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3901: 00895589 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3901: 008953f9 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3902: 012b36e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3903: 00615115 364 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3904: 0057dbc5 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3905: 0131268c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3906: 007186f5 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3907: 00843909 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3906: 00718565 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3907: 00843779 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3908: 013131ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3909: 01312e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3910: 005dff7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3911: 0048fa19 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3912: 013137a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3913: 0121bdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ 3914: 012c2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3915: 0089e77d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3915: 0089e5ed 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3916: 012b749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3917: 0050cfd1 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3918: 01312bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3919: 0121bfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3920: 012230d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3921: 01312a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3922: 01312c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3923: 0131316a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3924: 006d445d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3924: 006d42cd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3925: 012c776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3926: 0131381a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3927: 013116f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3928: 01311a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3929: 00809ac9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3929: 00809939 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3930: 005ea76d 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3931: 0043d4c1 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3932: 01312ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3933: 012b7e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3934: 006d44b5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3934: 006d4325 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3935: 01311770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3936: 003e29f9 48 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3937: 012c9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3938: 012c75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3939: 011f1164 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3940: 012c9d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3941: 0121bee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3942: 01312a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3943: 012242e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3944: 0085f9b5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3944: 0085f825 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3945: 0051b385 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ 3946: 0060bdb5 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3947: 00827ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3947: 00827d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3948: 01311d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3949: 012b9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3950: 0120c8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3951: 0080173d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3951: 008015ad 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3952: 012b92ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3953: 007f92d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3953: 007f9149 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3954: 01312066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3955: 01311b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3956: 005d433d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3957: 0120c868 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3958: 006d4525 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3958: 006d4395 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ 3959: 0053022d 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3960: 012bc24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3961: 003ee3ed 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3962: 006da3cd 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3962: 006da23d 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3963: 012caf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3964: 012b966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3965: 011efd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3966: 013130e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3967: 01313680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3968: 006da475 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3968: 006da2e5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3969: 012bb12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3970: 012c96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3971: 00832f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3971: 00832dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3972: 0131295e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3973: 012c1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3974: 002c5849 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3975: 01312006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3976: 0120c7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3977: 012b76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3978: 00424471 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ @@ -3986,82 +3986,82 @@ │ │ │ │ 3982: 012babbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3983: 012b3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3984: 01311d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3985: 0120f6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3986: 002cd03d 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3987: 013135a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3988: 004478cd 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3989: 0078505d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3989: 00784ecd 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3990: 01312cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3991: 01203808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3992: 012c4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3993: 006da541 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3994: 0072c41d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3993: 006da3b1 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3994: 0072c28d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3995: 012b5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3996: 012bcd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3997: 012be148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3998: 00615281 6 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3999: 01311578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 4000: 012283e4 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 4001: 007e9319 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 4001: 007e9189 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 4002: 012bfbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 4003: 012bacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 4004: 005c15a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 4005: 0120f64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 4006: 012cc10c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 4007: 00610db5 150 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 4008: 00670265 208 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 4009: 01312bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 4010: 012c043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 4011: 00734bad 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 4011: 00734a1d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4012: 01203784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4013: 0078c381 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4014: 0088ed25 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4013: 0078c1f1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4014: 0088eb95 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 4015: 00615aa1 128 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4016: 0059abb9 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4017: 003a4c45 76 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4018: 006d4595 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4018: 006d4405 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ 4019: 005de9c1 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4020: 007f8805 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4020: 007f8675 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4021: 012b7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4022: 012c6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 4023: 005e0ea5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 4024: 002eb531 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4025: 003980bd 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4026: 0084180d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4026: 0084167d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4027: 003f1649 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4028: 006d45ed 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4028: 006d445d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4029: 012c7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4030: 012b9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4031: 012c74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4032: 002bc8ed 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4033: 012bfccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4034: 012bcfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4035: 011891dc 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 4036: 0061458d 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4037: 01313194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4038: 005e5c51 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 4039: 00592b7d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4040: 00837841 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4040: 008376b1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4041: 002c72d5 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4042: 01312b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 4043: 00614d31 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4044: 01312e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4045: 006f1a19 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4045: 006f1889 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4046: 01313024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4047: 0059da65 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4048: 01312098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4049: 012c03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4050: 012c4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4051: 012b9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4052: 012b62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4053: 006f1919 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4053: 006f1789 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4054: 013127f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4055: 00830eb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4056: 006d465d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4055: 00830d25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4056: 006d44cd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4057: 01312fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 4058: 01313394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4059: 005fafc1 638 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4060: 012bfdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4061: 012c59bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4062: 011efcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4063: 012b5b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ @@ -4070,81 +4070,81 @@ │ │ │ │ 4066: 012c4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4067: 011e1020 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4068: 01311eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4069: 011e10a0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4070: 012b955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4071: 011e10b0 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4072: 012b80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4073: 007a9115 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4073: 007a8f85 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4074: 004cfbb1 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4075: 006fb045 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ - 4076: 006f1999 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4077: 00809629 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4075: 006faeb5 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ + 4076: 006f1809 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4077: 00809499 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4078: 012ca020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4079: 00823a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4080: 0074a7d5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4081: 006df25d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4082: 008246d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 4083: 0070f995 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 4079: 008238a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4080: 0074a645 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4081: 006df0cd 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4082: 00824541 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4083: 0070f805 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4084: 00569385 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4085: 0131247e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4086: 01311588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4087: 012b7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4088: 00558665 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4089: 011eeb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4090: 0077ccf5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4090: 0077cb65 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4091: 0059ba05 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4092: 01312e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4093: 006df3ad 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4093: 006df21d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4094: 004b2779 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 4095: 0074f899 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 4095: 0074f709 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 4096: 004dea39 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4097: 012bab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4098: 002c8b25 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 4099: 0058bfad 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ - 4100: 006dc719 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4100: 006dc589 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4101: 012c3128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4102: 007e7a15 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4102: 007e7885 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4103: 013113ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4104: 01218d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4105: 012bc04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4106: 0077aae9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4106: 0077a959 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4107: 005f0111 272 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4108: 012c8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4109: 012b29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4110: 012bc07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4111: 008a6095 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4111: 008a5f05 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4112: 012b45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4113: 0080c30d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4114: 006dc775 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4113: 0080c17d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4114: 006dc5e5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4115: 00561665 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4116: 0043f815 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4117: 01218e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4118: 0086fb49 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4118: 0086f9b9 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4119: 00562d05 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4120: 012c0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4121: 0131178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4122: 012b7f50 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4123: 011f4890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4124: 0059aae9 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4125: 00852775 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4125: 008525e5 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 4126: 005cc3a1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4127: 012c23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 4128: 012c735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4129: 005591fd 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4130: 013112d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4131: 012125bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl │ │ │ │ 4132: 013110c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4133: 01218de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4134: 0131368e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4135: 0041fdb1 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4136: 01189244 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4137: 01312a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4138: 0072bf21 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4139: 006dc7d1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4138: 0072bd91 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4139: 006dc641 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4140: 012bf158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 4141: 012ba01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4142: 013131a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4143: 01311d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4144: 0044a785 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4145: 002b6b99 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4146: 0131153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ @@ -4154,29 +4154,29 @@ │ │ │ │ 4150: 012c20c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4151: 012117d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ 4152: 004f86e9 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4153: 004eb539 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4154: 01312d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4155: 01313114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4156: 011880b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4157: 0087e935 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4157: 0087e7a5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4158: 012118d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4159: 012c58dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4160: 006f5e4d 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4160: 006f5cbd 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4161: 012efd20 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4162: 00615291 428 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4163: 00296a3d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4164: 006f6095 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4164: 006f5f05 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4165: 0131192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4166: 0120ef98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4167: 0088f24d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4167: 0088f0bd 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4168: 012c1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4169: 011f270c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4170: 005dbce1 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4171: 006f5f11 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4171: 006f5d81 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4172: 003efedd 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4173: 01215424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4174: 01312dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4175: 005d2eb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4176: 01215298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4177: 012c0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4178: 01211854 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_s │ │ │ │ @@ -4184,147 +4184,147 @@ │ │ │ │ 4180: 0120bd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovuntb │ │ │ │ 4181: 01312d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4182: 002c578d 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4183: 005e69d5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4184: 0131119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4185: 012153a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4186: 01313626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4187: 0085d949 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4188: 00895e2d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4189: 006f5fd5 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4187: 0085d7b9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4188: 00895c9d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4189: 006f5e45 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4190: 0120bc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4191: 012c7c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 4192: 002ad261 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4193: 01312898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ - 4194: 006df54d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4194: 006df3bd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4195: 012091c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4196: 0131271e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4197: 01227f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4198: 0121ea30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4199: 00810d15 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4199: 00810b85 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4200: 012c4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4201: 006df625 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4201: 006df495 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4202: 0121531c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4203: 0120913c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4204: 012c065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4205: 0031736d 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4206: 006dc831 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4206: 006dc6a1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4207: 01312278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4208: 00807035 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4208: 00806ea5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4209: 002be559 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4210: 006d0d3d 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4210: 006d0bad 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4211: 004dd1fd 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4212: 0088c531 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4212: 0088c3a1 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4213: 012bd8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4214: 006dc889 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4214: 006dc6f9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4215: 0131125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4216: 01312774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4217: 012ba73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4218: 00295b19 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4219: 01313728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4220: 012ba0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4221: 011f7f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4222: 012090b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4223: 0081cd3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4223: 0081cbad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4224: 00515a15 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4225: 006f6de9 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4225: 006f6c59 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4226: 0041c4dd 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4227: 00536ea1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4228: 003f1c09 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4229: 0060ff85 14 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4230: 006f6f25 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4230: 006f6d95 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4231: 011efc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4232: 006ec4d9 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4232: 006ec349 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4233: 012c572c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4234: 005679d5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4235: 0089e4e1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4236: 0075b595 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4237: 006edb61 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4235: 0089e351 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4236: 0075b405 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4237: 006ed9d1 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4238: 013127c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4239: 01312e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4240: 002b8e05 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4241: 006f6e55 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4242: 00819ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4241: 006f6cc5 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4242: 00819c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4243: 01311586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4244: 012c024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4245: 012c3278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4246: 0131144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4247: 012bc72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4248: 006dc8e5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4249: 006eccc9 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4248: 006dc755 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4249: 006ecb39 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4250: 01312e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4251: 0131150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4252: 0078186d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4253: 00893be5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4254: 0078ab3d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4252: 007816dd 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4253: 00893a55 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4254: 0078a9ad 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4255: 01313782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4256: 00547f4d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4257: 012b4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4258: 012be3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4259: 012c062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4260: 003ef671 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4261: 005e1851 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4262: 012c7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4263: 01311e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4264: 006f6ebd 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4264: 006f6d2d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4265: 011ebcd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4266: 01312172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4267: 0085a3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4268: 006ed659 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4267: 0085a221 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4268: 006ed4c9 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4269: 013117de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4270: 002975c1 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4271: 012c093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4272: 0082c4dd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4272: 0082c34d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4273: 012c9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4274: 00850cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4274: 00850b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4275: 012c9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4276: 002cdf19 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4277: 012bcdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4278: 012cbc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4279: 005d31b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4280: 008170d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4280: 00816f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4281: 012c8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4282: 00843541 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4282: 008433b1 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4283: 012145b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4284: 012c3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4285: 01214428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ 4286: 006142ad 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4287: 012b5d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4288: 01311e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4289: 012bcb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4290: 01214530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ 4291: 006141f9 32 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4292: 00383f9d 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4293: 006e8721 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4294: 00806a79 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4293: 006e8591 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4294: 008068e9 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4295: 013128c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4296: 00883bb9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4296: 00883a29 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4297: 01311b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4298: 012c7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4299: 00836eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4299: 00836d29 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4300: 012c580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4301: 005d2f35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4302: 00588179 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4303: 0071f969 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4303: 0071f7d9 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4304: 012c0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4305: 005d5eb5 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4306: 00817a3d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4306: 008178ad 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4307: 012c9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4308: 002ffe85 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4309: 0086de71 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4310: 008261d5 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4311: 007516f5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4309: 0086dce1 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4310: 00826045 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4311: 00751565 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4312: 012144ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4313: 01312318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4314: 00614261 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ 4315: 012bf358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ - 4316: 006e8919 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4316: 006e8789 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4317: 012c3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4318: 00523941 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4319: 00730e19 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4319: 00730c89 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4320: 002b8c25 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4321: 012cba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4322: 013120c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4323: 0053a4a1 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4324: 013110e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4325: 01311a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4326: 005529a5 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4332,23 +4332,23 @@ │ │ │ │ 4328: 012b86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4329: 01313510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4330: 013136ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4331: 012c8220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4332: 00561879 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4333: 0053a3ed 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4334: 01312ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4335: 00881849 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4336: 0083bda1 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4337: 00889835 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4335: 008816b9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4336: 0083bc11 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4337: 008896a5 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4338: 0053a759 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4339: 00849951 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4339: 008497c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4340: 0058ee8d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4341: 012b3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4342: 00843879 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4343: 0081e5dd 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4342: 008436e9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4343: 0081e44d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4344: 013116cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4345: 01312d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4346: 0131194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4347: 01188608 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4348: 0131114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4349: 01312b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4350: 01311a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4356,430 +4356,430 @@ │ │ │ │ 4352: 005e16c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4353: 0053a699 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4354: 0131277a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4355: 0052d059 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4356: 006826a1 92 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4357: 012b70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4358: 011ebc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4359: 0078f935 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4360: 008a06bd 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4359: 0078f7a5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4360: 008a052d 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4361: 012ca2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4362: 0131161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4363: 01311596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4364: 0070f585 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4364: 0070f3f5 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4365: 012c93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4366: 012c2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4367: 0083e4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4367: 0083e335 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4368: 011f3cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4369: 0053a719 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4370: 01311294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4371: 01207f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4372: 00397d2d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4373: 011882c8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4374: 012c008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4375: 008090a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4375: 00808f11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4376: 00553611 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4377: 01207eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4378: 012c82e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4379: 002ca095 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4380: 0082413d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4381: 00837c99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4380: 00823fad 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4381: 00837b09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4382: 012b4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4383: 01311902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4384: 007fd375 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4384: 007fd1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4385: 012c9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4386: 012c9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4387: 0076df29 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4387: 0076dd99 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4388: 01312d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4389: 01313818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4390: 01311868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4391: 012c15e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4392: 012c7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4393: 01312db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4394: 005d323d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4395: 0085ecc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4395: 0085eb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4396: 012c87a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4397: 01312460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4398: 007fea8d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4399: 0080d0fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4400: 006e9f69 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4398: 007fe8fd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4399: 0080cf6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4400: 006e9dd9 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4401: 012c3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4402: 01207e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4403: 007f9351 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4403: 007f91c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4404: 012c9d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4405: 0131225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4406: 012c6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4407: 0131222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4408: 012bb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4409: 007fe5cd 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4409: 007fe43d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4410: 01227e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4411: 011888fc 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4412: 004b5031 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4413: 012c4580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4414: 013133b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4415: 005f5759 2 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4416: 01311668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ 4417: 0049074d 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4418: 007f17c1 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4418: 007f1631 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4419: 01312c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4420: 008310c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4420: 00830f31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4421: 012c542c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4422: 00820059 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4423: 00838459 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4424: 009d93d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4422: 0081fec9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4423: 008382c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4424: 009d923c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4425: 00440d71 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4426: 004e6ea1 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4427: 012c786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4428: 00819789 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4428: 008195f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4429: 012cb210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4430: 008822a1 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4430: 00882111 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4431: 00523435 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4432: 00832dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4432: 00832c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4433: 012bb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4434: 011ec598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4435: 012ba19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4436: 00555f8d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4437: 00860dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4437: 00860c35 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4438: 012b51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4439: 0131369c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4440: 005d34e5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4441: 0055a4dd 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4442: 012056f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4443: 0071f4b1 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4444: 0087f701 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4443: 0071f321 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4444: 0087f571 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4445: 012c0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4446: 00818ff9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4446: 00818e69 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4447: 0131236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4448: 012bb34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4449: 00527b0d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4450: 0121153c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4451: 01312864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4452: 006cf6c5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4453: 0084d76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4452: 006cf535 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4453: 0084d5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4454: 013127ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4455: 012ef6c0 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4456: 01313566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4457: 013118be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4458: 006eedf5 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4458: 006eec65 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4459: 00519b45 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4460: 006cf739 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4460: 006cf5a9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4461: 012114b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4462: 008979a9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4462: 00897819 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4463: 01205674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4464: 012c000c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4465: 01311984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4466: 012bd67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4467: 01311218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4468: 002fcb3d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4469: 012c9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4470: 00331395 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4471: 012cbe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4472: 011f11e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4473: 00842ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4474: 008795a9 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4473: 00842a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4474: 00879419 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4475: 01311eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4476: 0131162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4477: 005e45fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4478: 012bfcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4479: 01313ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4480: 007f8c3d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4480: 007f8aad 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4481: 0053e8c9 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4482: 01211434 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4483: 005421ad 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4484: 01207da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4485: 012bc40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4486: 006704c1 156 FUNC GLOBAL DEFAULT 12 aspeed_load_vbootrom │ │ │ │ 4487: 01312a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4488: 012bac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4489: 01312dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4490: 006cf7b1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4491: 0084bec9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4490: 006cf621 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4491: 0084bd39 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4492: 012b6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4493: 012b8760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4494: 00864409 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4495: 009fb1d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4494: 00864279 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4495: 009fb038 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4496: 012b39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4497: 012c0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4498: 01207d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4499: 002c8709 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4500: 0088cfa9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4500: 0088ce19 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4501: 002eafad 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4502: 012b5c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4503: 01216b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4504: 0088b659 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4504: 0088b4c9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4505: 012169cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4506: 007e57a1 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4507: 00736135 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4506: 007e5611 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4507: 00735fa5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4508: 00444be1 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4509: 006890d1 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ - 4510: 008100ad 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4511: 00790b55 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4512: 0076e8dd 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4509: 00689019 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ + 4510: 0080ff1d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4511: 007909c5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4512: 0076e74d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4513: 01313134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4514: 0089231d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4515: 00781ec9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4514: 0089218d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4515: 00781d39 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4516: 01216ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4517: 005fb54d 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4518: 008482a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4519: 008625b1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4518: 00848111 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4519: 00862421 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4520: 002fa321 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4521: 0087ea01 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4521: 0087e871 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4522: 012caad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4523: 01207c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4524: 00584185 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4525: 00849e7d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4525: 00849ced 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4526: 012c58ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4527: 00841fb9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4527: 00841e29 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4528: 013110ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4529: 012ec7d4 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4530: 0044a499 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4531: 013138a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4532: 012bc9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4533: 005ac661 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4534: 01310e0c 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4535: 0051b421 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4536: 0086e771 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4536: 0086e5e1 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4537: 011ebbcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4538: 01312eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4539: 01216a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4540: 01312342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4541: 01311330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4542: 0131191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4543: 012cb9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4544: 002bf169 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4545: 0082e485 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4546: 0089b3fd 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4545: 0082e2f5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4546: 0089b26d 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4547: 012ca2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4548: 008a6259 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4548: 008a60c9 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4549: 0121cd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4550: 012be948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4551: 0121ca38 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4552: 0081727d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4552: 008170ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4553: 012bd0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4554: 012b9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4555: 01312eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4556: 00782125 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4556: 00781f95 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4557: 0050ca6d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4558: 00518da1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4559: 00899585 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4559: 008993f5 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4560: 005cc351 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4561: 0121cc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4562: 0131275a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4563: 00541f95 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4564: 013115ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4565: 006ef879 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4565: 006ef6e9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4566: 013122ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4567: 013112a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4568: 01312860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4569: 005e85e5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4570: 002c3dbd 28 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4571: 0066fc75 72 FUNC GLOBAL DEFAULT 12 aspeed_machine_ast2600_class_emmc_init │ │ │ │ 4572: 01188a00 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4573: 004ac5d5 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4574: 012c9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4575: 0131340c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4576: 013138c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4577: 0078adb1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4577: 0078ac21 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4578: 012bc15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4579: 006eace1 1880 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4580: 00855481 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4579: 006eab51 1880 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4580: 008552f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4581: 012c4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4582: 006f2af9 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4582: 006f2969 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4583: 0121cb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4584: 012b2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4585: 004dab2d 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4586: 005d3569 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4587: 00733051 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4587: 00732ec1 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4588: 012b7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4589: 006f29b1 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4590: 00784139 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4589: 006f2821 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4590: 00783fa9 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4591: 013121fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4592: 01312bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4593: 007930c5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4594: 0084d7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4593: 00792f35 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4594: 0084d655 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4595: 012133a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4596: 012ca5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4597: 006ef631 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ - 4598: 0083f215 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4597: 006ef4a1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4598: 0083f085 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4599: 012c9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4600: 006ef4d5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4601: 0081718d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4602: 008208d5 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4603: 0087f5ad 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4604: 006f2a55 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4600: 006ef345 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4601: 00816ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4602: 00820745 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4603: 0087f41d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4604: 006f28c5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4605: 005e7dd9 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4606: 00681a41 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4607: 012266f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4608: 01213324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4609: 012b8850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4610: 01311e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4611: 00829359 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4612: 0078ae99 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4611: 008291c9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4612: 0078ad09 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4613: 01226800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4614: 0121bac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4615: 005637a1 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4616: 005cceb9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4617: 006ef549 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4617: 006ef3b9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4618: 0044aec9 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4619: 008a0ad9 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4619: 008a0949 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4620: 004eb519 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4621: 00a7f1cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4621: 00a7f034 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4622: 00681921 80 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ 4623: 002c3d31 76 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4624: 01311854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4625: 002f805d 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4626: 0131316c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4627: 0052fc09 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4628: 00530541 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4629: 012bc34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4630: 012b33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4631: 007e5471 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4631: 007e52e1 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4632: 012b950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4633: 007e55f9 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4633: 007e5469 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4634: 006814e5 92 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4635: 012bc46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4636: 012b56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4637: 0122677c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4638: 013120ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4639: 012b77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4640: 013126f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4641: 012b3760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4642: 0088c145 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4642: 0088bfb5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4643: 012c5e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4644: 01313850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4645: 0051a275 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4646: 01311cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4647: 0131128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4648: 0088ec31 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4649: 00781b11 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4650: 0084c22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4648: 0088eaa1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4649: 00781981 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4650: 0084c09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4651: 012b3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4652: 006fcdf5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4652: 006fcc65 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4653: 01311cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4654: 01312b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4655: 0131203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4656: 012bb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4657: 007f15d1 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4657: 007f1441 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4658: 01312eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4659: 01311528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4660: 012caa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4661: 005488b9 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4662: 012ef810 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4663: 00869869 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4664: 0082be15 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4663: 008696d9 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4664: 0082bc85 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4665: 005ccdf9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4666: 005ac6ad 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4667: 012b8820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4668: 012ba0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4669: 013138b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4670: 01312214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4671: 007e44f5 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4671: 007e4365 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4672: 012b748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4673: 007b1ee9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4673: 007b1d59 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4674: 011f480c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4675: 01301194 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4676: 012ca6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4677: 01312270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4678: 012b9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4679: 01312aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4680: 012cb5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4681: 011f7eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4682: 01311ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4683: 007fcf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4683: 007fcd71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4684: 012b2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4685: 012b87b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4686: 012bc54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4687: 00888541 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4687: 008883b1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4688: 012c018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4689: 012b3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4690: 0081bff5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4690: 0081be65 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4691: 012bd80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4692: 012ba87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4693: 00a7f20c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4694: 007fd3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4693: 00a7f074 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4694: 007fd25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4695: 012c9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4696: 00761519 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4696: 00761389 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4697: 012c9d70 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4698: 0071ffb9 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4698: 0071fe29 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4699: 01311498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4700: 008580d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4700: 00857f45 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4701: 0044998d 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4702: 012cbfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4703: 0082d48d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4703: 0082d2fd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4704: 012c8950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4705: 0059dec9 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4706: 00870f99 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4706: 00870e09 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4707: 004e5725 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4708: 0033160d 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4709: 00809845 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4710: 007413d1 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4711: 0085b3b1 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4709: 008096b5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4710: 00741241 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4711: 0085b221 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4712: 005deeb1 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4713: 005eebf5 44 FUNC GLOBAL DEFAULT 12 kvm_arm_add_vcpu_properties │ │ │ │ 4714: 01312c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4715: 012b7eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ 4716: 011f2790 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4717: 012c023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4718: 012b8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4719: 0131156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4720: 01313e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4721: 002bac31 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 4722: 005bbad9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ - 4723: 006f3065 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ + 4723: 006f2ed5 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ 4724: 012bc7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4725: 00681971 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4726: 012051d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4727: 006f9875 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4727: 006f96e5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4728: 013111c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4729: 01311d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4730: 006f98f1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4730: 006f9761 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4731: 012b3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4732: 0115bd14 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4733: 0131316e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4734: 012be908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4735: 01312446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4736: 013123de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4737: 012c671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4738: 0085e125 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4738: 0085df95 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4739: 012c4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4740: 011f504c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4741: 0055a589 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4742: 008294c1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4742: 00829331 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4743: 0120514c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4744: 0131266a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4745: 013110b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4746: 012c549c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4747: 012c9d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4748: 003eeee5 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4749: 01313196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4750: 012be0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4751: 003b2479 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4752: 008790c1 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4752: 00878f31 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4753: 010ba690 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4754: 013131b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4755: 00822519 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4755: 00822389 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4756: 01311ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4757: 01311240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4758: 01312ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4759: 008118d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4759: 00811741 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4760: 01312032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4761: 007459a1 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4761: 00745811 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4762: 0052f61d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4763: 01311d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4764: 005cfb95 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4765: 012c570c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4766: 005c0da9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4767: 0053e965 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4768: 012ef400 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4769: 01312f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4770: 01313696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4771: 013125a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4772: 012c8ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4773: 00877fe1 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4774: 007eb6d1 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4773: 00877e51 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4774: 007eb541 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4775: 012cb1c0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4776: 013131b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4777: 01313400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4778: 012003f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4779: 011eb140 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4780: 01311b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4781: 011fa0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ @@ -4791,1392 +4791,1392 @@ │ │ │ │ 4787: 002f7645 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4788: 011ff920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4789: 012be138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4790: 012c3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4791: 012c1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4792: 002c673d 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4793: 002c7e89 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4794: 00843bd9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4795: 008645e1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4794: 00843a49 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4795: 00864451 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4796: 012b740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4797: 012c8380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4798: 013115ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4799: 008562a9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4799: 00856119 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4800: 011fbdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4801: 00828e51 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4801: 00828cc1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4802: 011fa388 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ 4803: 005b6e8d 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4804: 01311d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4805: 01223b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4806: 008a0261 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4806: 008a00d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4807: 011ff89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4808: 012c017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4809: 01312f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4810: 00786d8d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4810: 00786bfd 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4811: 002f8161 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4812: 005dfc49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4813: 00605b31 56 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4814: 0077ac0d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4814: 0077aa7d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4815: 002a85c9 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4816: 0131379c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4817: 002f7341 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4818: 012c0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4819: 007fdba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4819: 007fda19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4820: 01313346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4821: 013112c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4822: 012002ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4823: 011fbd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ 4824: 0052f10d 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4825: 012cb240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4826: 00770c15 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4826: 00770a85 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4827: 002cc13d 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4828: 005e35ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4829: 0081feb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4829: 0081fd25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4830: 012c2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4831: 006f996d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4831: 006f97dd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4832: 0058efd1 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4833: 012c3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4834: 007e9de1 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ - 4835: 006f99e9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4834: 007e9c51 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4835: 006f9859 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4836: 00574b21 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4837: 002ccf2d 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4838: 0057d281 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4839: 0084d0b9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4840: 00895bfd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4839: 0084cf29 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4840: 00895a6d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4841: 012c721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4842: 005d0ec1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4843: 003f029d 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4844: 00793a45 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4845: 00763db9 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4846: 00868b29 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4844: 007938b5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4845: 00763c29 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4846: 00868999 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4847: 006816a9 312 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4848: 00845575 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4848: 008453e5 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4849: 002af571 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4850: 012bb33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4851: 00541c7d 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4852: 002d4d59 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4853: 01313482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4854: 0072c419 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4854: 0072c289 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4855: 011863cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4856: 012c65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4857: 0059bced 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4858: 012bb0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4859: 0078b799 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4859: 0078b609 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4860: 012c87f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4861: 0084c31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4862: 00828941 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4861: 0084c18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4862: 008287b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4863: 012c3198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4864: 0039a745 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4865: 00302965 168 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4866: 00511ded 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4867: 00734ff5 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4867: 00734e65 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4868: 0121d7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4869: 013137d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4870: 00858669 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4870: 008584d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4871: 012b3680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4872: 007338f1 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4872: 00733761 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4873: 0059bcc5 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4874: 005a7935 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4875: 0072c4b1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4875: 0072c321 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4876: 012bb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4877: 002ff095 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4878: 007fd3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4878: 007fd221 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4879: 0060bb1d 284 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4880: 01312f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4881: 012c700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4882: 002c928d 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4883: 012bd04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4884: 007fbed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4885: 00854a35 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4884: 007fbd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4885: 008548a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4886: 006701a9 188 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4887: 013135bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4888: 01312392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4889: 012ca130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4890: 011f0c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4891: 002a83b9 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4892: 00615545 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ 4893: 004e5a2d 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4894: 005e0919 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4895: 01200268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ - 4896: 009b5d70 544 OBJECT GLOBAL DEFAULT 14 arm_mmuidx_table │ │ │ │ + 4896: 009b5bd8 544 OBJECT GLOBAL DEFAULT 14 arm_mmuidx_table │ │ │ │ 4897: 012b797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4898: 008172b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4898: 00817129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4899: 011f4f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4900: 012c076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4901: 012001e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4902: 00329f09 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4903: 012b48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4904: 011f3d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4905: 0053a6d9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4906: 011ff818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4907: 004b1fd5 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4908: 0082b351 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4908: 0082b1c1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4909: 012b999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4910: 01311e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4911: 007e2f79 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4912: 00880861 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4911: 007e2de9 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4912: 008806d1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4913: 005e4a8d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4914: 011ff794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4915: 0131179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4916: 012c534c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4917: 002b5be9 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4918: 012b26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4919: 005739c5 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4920: 010b6244 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4921: 013118d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4922: 01311d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4923: 00817331 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4923: 008171a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4924: 012be288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4925: 0083ba95 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4926: 0082c37d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4925: 0083b905 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4926: 0082c1ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4927: 01200160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4928: 012b85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4929: 004e1159 216 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_device │ │ │ │ 4930: 01312ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4931: 01209a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4932: 0051197d 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4933: 005638d9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4934: 012b26e4 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4935: 005cfc91 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4936: 01188a94 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4937: 01311dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4938: 01313514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4939: 006f9a65 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4939: 006f98d5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4940: 00340375 176 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4941: 013130e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4942: 006f9ae1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4942: 006f9951 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4943: 0120997c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4944: 012b2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4945: 00828b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4945: 008289cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4946: 01313226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4947: 012c59dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4948: 004e66d1 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4949: 012b6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4950: 0082b691 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4950: 0082b501 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4951: 003ef5d5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4952: 012bcd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4953: 013114f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4954: 005b4679 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4955: 01311188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4956: 00879cb5 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4956: 00879b25 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4957: 012b3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4958: 007fe50d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4959: 00809d29 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4958: 007fe37d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4959: 00809b99 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4960: 012c42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4961: 0075fa0d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4961: 0075f87d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4962: 012098f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4963: 013115ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ 4964: 005b8eed 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4965: 0084da09 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4966: 00766ed5 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4967: 0078b24d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4968: 00895195 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4969: 00801ac1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4965: 0084d879 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4966: 00766d45 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4967: 0078b0bd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4968: 00895005 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4969: 00801931 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4970: 012053e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4971: 01312976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4972: 012c17e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4973: 00295c11 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4974: 011f8624 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4975: 008640f9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4975: 00863f69 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4976: 012c040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4977: 003a30f9 48 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ 4978: 0131261a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4979: 007383d1 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4980: 00811ebd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4981: 0071f451 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4979: 00738241 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4980: 00811d2d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4981: 0071f2c1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4982: 0120535c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4983: 00444331 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4984: 01311260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4985: 00339505 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4986: 012cbd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4987: 00790bad 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4987: 00790a1d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4988: 0131126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4989: 012189c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4990: 009b8168 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4991: 00838ef1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4992: 0084d539 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4993: 00717181 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4990: 009b7fd0 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4991: 00838d61 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4992: 0084d3a9 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4993: 00716ff1 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4994: 012b946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4995: 0085146d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4995: 008512dd 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4996: 012b67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4997: 01311c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4998: 005245b5 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ 4999: 00610b11 46 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 5000: 0086a42d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 5000: 0086a29d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 5001: 0045abf9 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 5002: 0086417d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 5003: 008862e9 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 5002: 00863fed 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 5003: 00886159 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 5004: 01218940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 5005: 00523df5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 5006: 0131119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 5007: 01311dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 5008: 00565d75 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 5009: 00547f39 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 5010: 00835d69 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 5010: 00835bd9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 5011: 01313554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 5012: 012bfedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 5013: 01312dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 5014: 0047f6bd 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 5015: 012ef6cc 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 5016: 012c738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 5017: 01209874 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 5018: 012c35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 5019: 012c20e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 5020: 005262dd 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 5021: 012b6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 5022: 003ab761 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ 5023: 004de0c1 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 5024: 0085913d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 5024: 00858fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 5025: 005528dd 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 5026: 012b3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 5027: 012097f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 5028: 01312dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 5029: 013117b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 5030: 012b5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 5031: 013119b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 5032: 012bb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 5033: 012c8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 5034: 007703d5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 5035: 00842b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 5036: 00844b41 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 5034: 00770245 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 5035: 008429d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 5036: 008449b1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 5037: 00295a2d 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 5038: 012b785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 5039: 01311a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 5040: 0088a85d 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 5041: 007f8f9d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 5040: 0088a6cd 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 5041: 007f8e0d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 5042: 012b52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5043: 01311b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5044: 007a173d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5044: 007a15ad 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5045: 004b6499 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5046: 01312198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5047: 0120ef14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5048: 011fb9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5049: 00811431 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5049: 008112a1 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5050: 01311f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5051: 00897689 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5051: 008974f9 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5052: 0120976c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5053: 012b60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5054: 0078f111 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5054: 0078ef81 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5055: 002fb579 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5056: 01312364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5057: 004477f1 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5058: 003a583d 1984 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5059: 00873b21 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5060: 00760f29 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5059: 00873991 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5060: 00760d99 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 5061: 012bc79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5062: 012c1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5063: 012badac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5064: 005435c1 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5065: 011fb930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5066: 01312cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5067: 012c4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5068: 012bd3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5069: 00888e29 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5069: 00888c99 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5070: 01312494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5071: 01312b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5072: 0086fee9 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5072: 0086fd59 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5073: 002fece5 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5074: 013123fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5075: 002a7e71 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5076: 01311c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5077: 01300fb0 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5078: 005e8785 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5079: 012eeecc 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5080: 013118a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5081: 0078b849 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5082: 006e7f41 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5083: 007e30a9 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5084: 007f89fd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5081: 0078b6b9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5082: 006e7db1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5083: 007e2f19 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5084: 007f886d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 5085: 00527b49 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 5086: 005de7c1 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5087: 012c13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5088: 013130c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5089: 0053eef1 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5090: 01311fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5091: 01312fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5092: 004de2f5 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 5093: 005b7dd9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5094: 0081fe01 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5095: 00870055 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5094: 0081fc71 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5095: 0086fec5 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5096: 012be828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5097: 012b6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5098: 01311944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 5099: 011f7e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5100: 006e8139 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5100: 006e7fa9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5101: 0131301c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5102: 007833ed 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5102: 0078325d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5103: 012ba91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5104: 01312734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5105: 008282ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 5106: 00831ccd 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 5105: 0082815d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5106: 00831b3d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 5107: 00681541 36 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5108: 0122a340 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 5109: 0044c44d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ 5110: 00668189 1080 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5111: 006e1bc1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5112: 0078afcd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5113: 00766281 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5111: 006e1a31 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5112: 0078ae3d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5113: 007660f1 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5114: 0131175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5115: 006e1c35 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5115: 006e1aa5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5116: 004401a5 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 5117: 013117d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5118: 003391fd 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5119: 002db1e1 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5120: 007467b1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5120: 00746621 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5121: 002ca635 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5122: 0048f8c5 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5123: 00822099 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5123: 00821f09 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5124: 01312176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5125: 01311492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5126: 00765b11 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5126: 00765981 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5127: 0045bee9 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5128: 004744fd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5129: 01311394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5130: 00563675 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5131: 012bcacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5132: 008285f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5132: 00828469 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5133: 012b98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5134: 01312212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5135: 012b3080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5136: 00750aa5 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5136: 00750915 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5137: 01209d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5138: 012c1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5139: 00681565 324 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5140: 012c044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5141: 006e1ca9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5142: 00828491 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5141: 006e1b19 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5142: 00828301 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 5143: 0053cf99 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5144: 013126f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5145: 007b1651 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5145: 007b14c1 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 5146: 005cba49 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5147: 005ef5dd 428 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5148: 01209c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ - 5149: 00719501 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 5149: 00719371 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 5150: 01312dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5151: 0084ac89 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5151: 0084aaf9 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5152: 012be488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 5153: 0052f695 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5154: 01311f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5155: 012c3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5156: 01311154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5157: 01311fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5158: 012b5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5159: 012b36c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 5160: 00610b81 56 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ 5161: 012c8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_EVENT │ │ │ │ - 5162: 006e00c5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5162: 006dff35 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5163: 012c2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5164: 012b9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5165: 01313374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5166: 01311b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5167: 0057e35d 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5168: 00440f61 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5169: 012c08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5170: 01312064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5171: 0057e165 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5172: 01209c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5173: 006e0295 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5174: 00730905 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5173: 006e0105 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5174: 00730775 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5175: 012c699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5176: 0088d93d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5176: 0088d7ad 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 5177: 005ca3fd 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5178: 00843091 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5178: 00842f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5179: 012c054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5180: 01311808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5181: 012b8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5182: 012b5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5183: 0047f3b9 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5184: 01211098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5185: 01312230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5186: 00440e71 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5187: 011f4b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5188: 0037f39d 10 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5189: 0084d85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5189: 0084d6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5190: 01211014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5191: 00893b21 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5192: 0069785d 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5193: 00703769 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5191: 00893991 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5192: 00697751 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5193: 007035d9 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5194: 012b4060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5195: 01313244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5196: 012ba09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5197: 00736a71 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5198: 007fd735 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5197: 007368e1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5198: 007fd5a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5199: 0054a549 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5200: 00892d69 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5200: 00892bd9 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5201: 01189018 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5202: 0131384c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5203: 01311790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5204: 0066cc35 58 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5205: 007aa801 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5205: 007aa671 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5206: 0059c979 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5207: 01313376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5208: 01312cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5209: 002bf219 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5210: 006d3311 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5210: 006d3181 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5211: 00ab49ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5212: 00808e8d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5212: 00808cfd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5213: 01210f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5214: 012c59cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5215: 01313800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5216: 012b8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5217: 012bf44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 5218: 011ec7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5219: 012bfdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5220: 006fb16d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5220: 006fafdd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5221: 0131324e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5222: 01312faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5223: 00769361 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5224: 008470f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5223: 007691d1 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5224: 00846f61 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 5225: 005dfadd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5226: 00800981 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5227: 006fb2e1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5226: 008007f1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5227: 006fb151 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5228: 01313dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5229: 003edffd 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5230: 003ee609 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5231: 012c98e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 5232: 004f8859 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5233: 01311040 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5234: 0073fc29 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5235: 00a7f1e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5234: 0073fa99 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5235: 00a7f048 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5236: 005426d1 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5237: 0131343e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5238: 012bb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5239: 006fb1e5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5239: 006fb055 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5240: 012bf328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 5241: 002dc179 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5242: 006f4061 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ - 5243: 00819369 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5242: 006f3ed1 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ + 5243: 008191d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5244: 013134c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5245: 0073cc99 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5245: 0073cb09 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5246: 012c27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5247: 005e3a0d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5248: 008778fd 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5248: 0087776d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5249: 01311510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5250: 012c87b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5251: 0085eb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5251: 0085e98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5252: 01209b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5253: 0084c1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5253: 0084c025 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5254: 011f4260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5255: 007437f1 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5256: 006fb261 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5255: 00743661 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5256: 006fb0d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5257: 01209b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5258: 012bb73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5259: 012c42c8 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5260: 012c576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5261: 00a64f78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5261: 00a64de0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5262: 012bfb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5263: 005eef99 6 FUNC GLOBAL DEFAULT 12 is_64bit_semihosting │ │ │ │ 5264: 012c66fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5265: 0031dad1 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5266: 012be0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5267: 01312f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5268: 012c5d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5269: 00846f39 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5269: 00846da9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5270: 00383941 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5271: 002c7825 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5272: 0131249c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5273: 0088f2b9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5273: 0088f129 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5274: 01312d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5275: 013110d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5276: 011892f8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5277: 0033b835 244 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5278: 01311e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5279: 012c88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5280: 01311570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5281: 012b3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5282: 01311d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5283: 01313266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5284: 01189068 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5285: 003402b9 36 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5286: 0080bf1d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5287: 00734121 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5286: 0080bd8d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5287: 00733f91 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5288: 0131130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5289: 012bfbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5290: 01311c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5291: 00829d31 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5291: 00829ba1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5292: 01209a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5293: 012c0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5294: 003a12cd 1420 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5295: 012b96dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5296: 0121e79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5297: 00300555 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5298: 012c1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5299: 009b8948 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5300: 00721bc9 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5301: 0082febd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5299: 009b87b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5300: 00721a39 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5301: 0082fd2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5302: 01212748 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_bfvdot_idx │ │ │ │ 5303: 005301f1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5304: 007fcd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5304: 007fcb91 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5305: 013113ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5306: 0071f0e5 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5306: 0071ef55 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5307: 006597a1 356 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5308: 013114e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5309: 00295e91 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5310: 012b781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5311: 0074f54d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5311: 0074f3bd 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5312: 012c5038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5313: 0041f5d5 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5314: 00844189 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5314: 00843ff9 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5315: 012c27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5316: 012bc39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5317: 01312a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5318: 01311134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5319: 0072b1f5 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5319: 0072b065 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5320: 01311758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5321: 0071fb11 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5321: 0071f981 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5322: 00522fd5 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5323: 01312464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5324: 0078ba99 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5324: 0078b909 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5325: 012b6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5326: 013110e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5327: 0071fbf1 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5328: 0081e775 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5327: 0071fa61 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5328: 0081e5e5 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5329: 012b5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5330: 00854c79 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5330: 00854ae9 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5331: 004bbd35 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5332: 01311ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5333: 0131249e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5334: 002fbb85 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5335: 012b92fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5336: 012b6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5337: 012b5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5338: 007fcf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5339: 00790959 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5338: 007fcde9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5339: 007907c9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5340: 0131222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5341: 011effdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5342: 00302ab1 4336 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5343: 013117b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5344: 007fc3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5345: 00a7f248 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5346: 0082113d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5344: 007fc231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5345: 00a7f0b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5346: 00820fad 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5347: 01311de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5348: 01311ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5349: 012b6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5350: 0053c449 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5351: 005c00ad 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5352: 005e4d85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 5353: 006629b1 2080 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5354: 0087c1a5 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5355: 00801919 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5354: 0087c015 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5355: 00801789 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5356: 01311aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5357: 01313582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5358: 01313530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5359: 01313784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5360: 01188a68 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5361: 00697925 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5361: 00697819 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5362: 013112f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5363: 012c5df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5364: 007fbd6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5365: 00689151 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5364: 007fbbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5365: 00689099 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5366: 002c8fc9 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5367: 00745df9 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5368: 0085ebd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5367: 00745c69 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5368: 0085ea41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5369: 002c63a1 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5370: 002af701 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5371: 003386e9 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5372: 00678e39 102 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5373: 007f9c79 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5374: 0089fa75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5373: 007f9ae9 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5374: 0089f8e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5375: 004b52a1 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5376: 00790b31 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5376: 007909a1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5377: 002d9b59 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5378: 0061448d 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ 5379: 0121e718 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5380: 0131385e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5381: 002cec51 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5382: 012cb2bc 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5383: 00536e89 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5384: 012b5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5385: 004e5115 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5386: 00614c7d 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ 5387: 012bf238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 5388: 0084563d 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5388: 008454ad 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5389: 002c8ddd 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5390: 007fe1b5 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5390: 007fe025 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5391: 012bcf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5392: 012c32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5393: 0053ed99 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5394: 012c2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5395: 012bb3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5396: 01311698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5397: 01312d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5398: 012b4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5399: 0131223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5400: 01312f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5401: 013130e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5402: 012c02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5403: 012b5c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5404: 011fddcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5405: 0082b871 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5405: 0082b6e1 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5406: 01312b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5407: 01311f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5408: 0082bd51 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5408: 0082bbc1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5409: 012b81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5410: 00a8bd68 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5411: 0087acc9 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5410: 00a8bbd0 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5411: 0087ab39 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5412: 00614925 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5413: 002be641 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5414: 012c731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5415: 011fdd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5416: 005f350d 134 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5417: 008017c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5417: 00801635 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5418: 012b5cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5419: 013111a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5420: 00329de9 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5421: 008045e9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5421: 00804459 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5422: 012c55cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5423: 00846d29 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5423: 00846b99 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5424: 005b4dcd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5425: 012b3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5426: 00888eb1 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5426: 00888d21 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5427: 012c0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5428: 00393579 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5429: 00888f29 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5429: 00888d99 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5430: 012b6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5431: 004f6419 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5432: 0083603d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5432: 00835ead 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5433: 004fe1a1 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5434: 01312e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5435: 011fdcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5436: 006fad5d 688 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5437: 00828725 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5436: 006fabcd 688 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5437: 00828595 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5438: 012bc61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5439: 01313e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5440: 002ad22d 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5441: 012be738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5442: 002cc729 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5443: 01200790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5444: 008706e9 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5444: 00870559 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5445: 012c1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5446: 012bd98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5447: 00782bbd 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5447: 00782a2d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5448: 01313d68 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5449: 0083a949 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5449: 0083a7b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5450: 01220500 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5451: 012c2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5452: 002c5bb1 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5453: 00730bad 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5454: 0080afe9 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5453: 00730a1d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5454: 0080ae59 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5455: 004db2b5 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5456: 0087e125 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5457: 007f4421 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5456: 0087df95 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5457: 007f4291 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5458: 012273dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5459: 012bf47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5460: 0076e049 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5460: 0076deb9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5461: 012eee74 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5462: 012bed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5463: 01311c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5464: 012b4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5465: 012b777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5466: 012274e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5467: 012c4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5468: 0052c7e1 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5469: 01311d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5470: 00860401 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5470: 00860271 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5471: 013119f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5472: 0118636c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5473: 00881875 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5473: 008816e5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5474: 0121d824 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5475: 013127e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5476: 012bfc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5477: 012c2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5478: 005b6f3d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5479: 012c52fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5480: 011fbbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5481: 012126c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ 5482: 01313316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5483: 008606f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5483: 00860561 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5484: 01227460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5485: 012b957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5486: 012c770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5487: 00440c81 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5488: 011e0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5489: 013115f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5490: 012b8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5491: 0081b721 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5491: 0081b591 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5492: 013137ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5493: 01311248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5494: 012c89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5495: 00444599 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5496: 011fbb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5497: 00541d39 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5498: 013116e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5499: 012bc6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5500: 0078f231 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5501: 00878075 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5500: 0078f0a1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5501: 00877ee5 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5502: 012c0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5503: 01312dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5504: 0131252e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5505: 0032ef31 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5506: 012c77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5507: 01312480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5508: 012c037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5509: 012c0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5510: 0131356a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5511: 0131332a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5512: 008286ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5512: 0082851d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5513: 012c3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5514: 013122d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5515: 012be0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5516: 005c9f91 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5517: 002d5171 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5518: 002f7ef9 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5519: 002bb839 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5520: 01311230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5521: 00421e7d 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5522: 012cb5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5523: 005b6e95 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5524: 01312a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5525: 00835b1d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5526: 00829899 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5527: 007fcfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5525: 0083598d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5526: 00829709 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5527: 007fce25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5528: 002fc83d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5529: 007e6879 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5529: 007e66e9 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5530: 01311386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5531: 01312e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5532: 012b3600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5533: 01312c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5534: 0078e2f9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5534: 0078e169 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5535: 012c9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5536: 012bad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5537: 01311a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5538: 00681ead 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5539: 00894c81 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5540: 0072f2f9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5539: 00894af1 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5540: 0072f169 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5541: 01313136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5542: 008010b9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5542: 00800f29 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5543: 01312144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5544: 0131255a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5545: 012b5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5546: 0121e694 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5547: 005eede5 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_pre_save │ │ │ │ 5548: 012b5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5549: 012bc8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5550: 01311e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5551: 0122047c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5552: 013136a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5553: 0088c02d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5554: 00a72908 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5553: 0088be9d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5554: 00a72770 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5555: 00371491 224 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5556: 012bb0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5557: 01311b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5558: 002bfc79 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5559: 01313100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5560: 012bc65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5561: 006fb0f5 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ - 5562: 00825461 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5561: 006faf65 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ + 5562: 008252d1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5563: 012bb06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5564: 003f81a1 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5565: 0052b621 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5566: 0131376c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5567: 0084e0a5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5567: 0084df15 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5568: 01186360 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5569: 011f97ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5570: 011f3054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5571: 007658a9 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5571: 00765719 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5572: 012b7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5573: 006eb781 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5573: 006eb5f1 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5574: 005f4ac1 70 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5575: 00782459 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5575: 007822c9 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5576: 005b8041 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5577: 0052dd55 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5578: 002bc1e5 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5579: 012baffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5580: 01217398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5581: 012c71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5582: 012b710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5583: 00659031 40 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5584: 013123f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5585: 003f17b1 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5586: 0121720c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5587: 00808051 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5588: 008a2ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5587: 00807ec1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5588: 008a2a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5589: 003aa5b1 2136 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5590: 0131378a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5591: 012bec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5592: 013117d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5593: 01217314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5594: 01312732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5595: 01313814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5596: 007fc4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5596: 007fc35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5597: 012c0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5598: 01311a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5599: 012c6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5600: 0086dc85 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5601: 0071e33d 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5600: 0086daf5 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5601: 0071e1ad 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5602: 011f7d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5603: 0081fbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5603: 0081fa55 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5604: 002ffcf9 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5605: 002c15ed 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5606: 0131207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5607: 01217290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5608: 011f7cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5609: 01312428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5610: 007fd4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5610: 007fd34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5611: 012bda3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5612: 008935e9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5612: 00893459 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5613: 002bbd6d 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5614: 0121b304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5615: 012c8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5616: 01312122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5617: 0082f741 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5617: 0082f5b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5618: 005c1491 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5619: 00883445 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5620: 007fb275 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5619: 008832b5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5620: 007fb0e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5621: 0121b0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5622: 00877625 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5623: 007fe9b1 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5624: 00828aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5625: 007af2f9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5622: 00877495 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5623: 007fe821 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5624: 00828919 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5625: 007af169 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5626: 01312c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5627: 004f5461 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5628: 00512d4d 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5629: 01311822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5630: 005bb651 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5631: 01313630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5632: 012c719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5633: 012b786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5634: 011862c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5635: 0055e0c9 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5636: 0121b1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5637: 012b81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5638: 007febed 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5638: 007fea5d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5639: 01312606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5640: 012bdf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5641: 006efadd 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5642: 00892731 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5643: 0087c0d1 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5641: 006ef94d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5642: 008925a1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5643: 0087bf41 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5644: 0033656d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5645: 01189830 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5646: 01312fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5647: 012c569c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5648: 003cdeb9 4 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5649: 013117bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5650: 0076fff5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5650: 0076fe65 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5651: 012b961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5652: 01311afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5653: 0083ab55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5653: 0083a9c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5654: 012c564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5655: 006ec6dd 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5655: 006ec54d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5656: 012ca370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5657: 013115a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5658: 012c697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5659: 012c110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5660: 002f0ca5 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5661: 0078238d 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5661: 007821fd 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5662: 012bd82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5663: 012c83f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5664: 012c659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5665: 002a8351 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5666: 012b7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5667: 003ee835 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5668: 00818859 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5668: 008186c9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5669: 00567a31 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5670: 012b7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5671: 012bffdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5672: 005bb5e1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5673: 00836101 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5673: 00835f71 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5674: 01223db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5675: 012233ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5676: 013113e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5677: 0052f955 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5678: 005d1dc1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5679: 0084ced5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5679: 0084cd45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5680: 0059aec9 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5681: 004d8ab5 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5682: 012234f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5683: 01223cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5684: 012bc96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5685: 0089e505 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5685: 0089e375 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5686: 005b534d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5687: 012c6f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5688: 00296a21 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5689: 0083fc25 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5689: 0083fa95 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5690: 00529e31 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5691: 012c3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5692: 0121ba3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5693: 013110a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5694: 00825d6d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5694: 00825bdd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5695: 005d2669 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5696: 00769459 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5696: 007692c9 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5697: 01223470 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5698: 005e867d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5699: 002cd469 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5700: 01223d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5701: 012c20d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5702: 0077b1d1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5702: 0077b041 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5703: 012c5a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5704: 00297089 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5705: 01312022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5706: 007fc079 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5706: 007fbee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5707: 01312692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5708: 012c530c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5709: 0084679d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5709: 0084660d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5710: 01312fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5711: 01311494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5712: 0131186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5713: 012b73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5714: 0121b280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5715: 011fb7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5716: 003efe71 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5717: 00536e0d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5718: 01311620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5719: 012c116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5720: 01186348 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5721: 01312fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5722: 005e4e6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ 5723: 0121b070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ - 5724: 0086a321 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5724: 0086a191 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5725: 012caf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5726: 0131348c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5727: 006f0705 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5727: 006f0575 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5728: 01311bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5729: 01311ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5730: 004dafa1 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5731: 0075e159 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5731: 0075dfc9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5732: 012c562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5733: 006f0605 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5734: 00805255 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5733: 006f0475 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5734: 008050c5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5735: 012bf1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5736: 00587981 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5737: 012b3890 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5738: 012caa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5739: 00856695 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5739: 00856505 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5740: 00506089 248 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5741: 0032cfb9 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5742: 012be2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5743: 011fb720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5744: 0080473d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5744: 008045ad 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5745: 0121b178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5746: 00659729 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5747: 00873d69 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5747: 00873bd9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5748: 01311db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5749: 0055d5c1 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5750: 005e0569 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5751: 009fb224 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5752: 006f0685 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5753: 006ecfa9 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5754: 00859c35 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5755: 008081c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5751: 009fb08c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5752: 006f04f5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5753: 006ece19 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5754: 00859aa5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5755: 00808031 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5756: 012bd00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5757: 0088a491 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5757: 0088a301 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5758: 003178b5 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5759: 009fb21c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5760: 008794c1 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5759: 009fb084 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5760: 00879331 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5761: 012ca5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5762: 012bef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5763: 012c3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5764: 008012d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5765: 009fb214 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5764: 00801145 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5765: 009fb07c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5766: 01313146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5767: 003072cd 280 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5768: 00749f01 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5768: 00749d71 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5769: 013123ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5770: 002bc465 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5771: 01313382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5772: 007c09f9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5772: 007c0869 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5773: 0057d41d 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5774: 0059adf5 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5775: 012bb40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5776: 012b5b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5777: 0131129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5778: 00824d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5779: 008602ed 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5780: 0085e379 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5778: 00824ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5779: 0086015d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5780: 0085e1e9 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5781: 01312f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5782: 01219de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5783: 01224a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ 5784: 002e7a71 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5785: 00743e11 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5785: 00743c81 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5786: 012c4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5787: 012b395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5788: 012c19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5789: 00333f2d 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5790: 006104a9 104 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5791: 012b2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5792: 01219ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5793: 01313298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5794: 0044c59d 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5795: 002bf2a9 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5796: 01224700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5797: 0082ba8d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5797: 0082b8fd 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5798: 011fabc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5799: 01313440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5800: 007b6c8d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5800: 007b6afd 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5801: 005dbca5 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5802: 00308b75 508 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5803: 011e1170 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5804: 00844a01 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5804: 00844871 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5805: 011e11e0 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5806: 01219e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5807: 0131108b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5808: 011e1270 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5809: 012c085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5810: 01224d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ - 5811: 0074c661 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5811: 0074c4d1 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5812: 012bd29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5813: 0060ffb9 12 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5814: 0120daf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5815: 0075c611 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5815: 0075c481 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5816: 01312682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5817: 013131d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5818: 012b8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5819: 01313284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5820: 007fc8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5821: 00832795 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5820: 007fc759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5821: 00832605 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5822: 012b50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5823: 012c77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5824: 0120da74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5825: 0121d068 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ 5826: 00536e99 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5827: 01312bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5828: 002ffed5 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5829: 01311083 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5830: 012c6e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5831: 0051a0dd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5832: 00763241 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5832: 007630b1 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5833: 01312076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5834: 008a1b45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5834: 008a19b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5835: 01202704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ 5836: 00530ad1 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5837: 012c01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5838: 012cb944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5839: 012b8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5840: 005e0135 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5841: 0041bfb1 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ 5842: 0120d9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5843: 007baac1 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5843: 007ba931 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5844: 012be648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5845: 01222474 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5846: 012c9890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5847: 005b8739 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5848: 008979d5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5848: 00897845 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5849: 012b8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5850: 00893f5d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5850: 00893dcd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5851: 013131e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5852: 005d4af1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5853: 012c5cc8 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5854: 012bc3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5855: 012c2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5856: 0122a34c 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5857: 00845bb9 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5858: 007e907d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5859: 00737c99 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5857: 00845a29 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5858: 007e8eed 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5859: 00737b09 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5860: 012cbd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5861: 002977d5 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5862: 007fd645 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5863: 007bd2cd 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5862: 007fd4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5863: 007bd13d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5864: 012c9ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5865: 012bcc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5866: 0082d53d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5867: 0078f629 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5866: 0082d3ad 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5867: 0078f499 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5868: 0131322a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5869: 0131312a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5870: 0122f398 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5871: 0070f80d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5871: 0070f67d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5872: 012ef41c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5873: 01312fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5874: 0131169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5875: 012b6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5876: 012c1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5877: 012b727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5878: 012b2ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5879: 012bdbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5880: 012c4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5881: 0080dc59 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5881: 0080dac9 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5882: 012bdb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5883: 0121ecc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ 5884: 00537d61 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5885: 013112bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5886: 013113e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5887: 01311e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5888: 0087e865 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5889: 006d3f85 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5888: 0087e6d5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5889: 006d3df5 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5890: 01312608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5891: 0072e2b1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5892: 008585d9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5891: 0072e121 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5892: 00858449 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5893: 0059e01d 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5894: 012bee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5895: 008611c9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5895: 00861039 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5896: 01313638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5897: 0088d60d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5897: 0088d47d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5898: 011ef0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5899: 006d3fe1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5899: 006d3e51 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5900: 005cddf1 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5901: 012c0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5902: 00808811 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5902: 00808681 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5903: 012be938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5904: 012c9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5905: 0076fc9d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5905: 0076fb0d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5906: 010ba7a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5907: 0054b1a9 204 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5908: 006e9e71 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5909: 0088edb5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5908: 006e9ce1 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5909: 0088ec25 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5910: 012bd5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5911: 005d2b35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5912: 01311f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5913: 012bd4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5914: 01311bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5915: 0122404c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5916: 013125ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5917: 012c080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5918: 0054ab2d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5919: 002c7ff5 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5920: 005a732d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5921: 012cb124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5922: 013115e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5923: 00563699 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5924: 0084c269 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5925: 0082810d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5924: 0084c0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5925: 00827f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5926: 01311e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5927: 013122bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5928: 006d4049 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5928: 006d3eb9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ 5929: 013129d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5930: 008974fd 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5930: 0089736d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5931: 012b6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5932: 01312584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5933: 002f73e1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5934: 00877c11 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5935: 008442f5 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5934: 00877a81 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5935: 00844165 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5936: 01188fec 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5937: 0120bb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5938: 01311f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5939: 0074afa1 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5940: 007677ad 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5939: 0074ae11 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5940: 0076761d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5941: 01311b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5942: 01312b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5943: 012c1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5944: 00610511 64 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5945: 012b3570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5946: 012c9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5947: 013115e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5948: 0055a411 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5949: 0131339c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5950: 0120ba7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5951: 005e697d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5952: 01312a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5953: 007fd8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5953: 007fd749 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5954: 012bedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5955: 0044c4e1 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5956: 005d4b6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5957: 0055a019 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5958: 01313934 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5959: 01311544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5960: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5961: 007467c5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5962: 006e98a9 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5961: 00746635 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5962: 006e9719 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5963: 01313706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5964: 012b62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5965: 00825c05 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5965: 00825a75 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5966: 012b2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5967: 006cf0f9 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5967: 006cef69 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5968: 011f0588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5969: 0089e4f9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5969: 0089e369 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5970: 005e47c1 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5971: 01312f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5972: 00786f9d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5972: 00786e0d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5973: 01312b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5974: 008a45bd 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5974: 008a442d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5975: 01311326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5976: 007e9cf9 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5977: 0086f5bd 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5976: 007e9b69 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5977: 0086f42d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5978: 013129b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5979: 004da109 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5980: 012b8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5981: 0078bbe5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5981: 0078ba55 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5982: 005876fd 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5983: 012cb9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5984: 011e7834 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5985: 012c545c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5986: 012b6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5987: 00890c49 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5988: 00899525 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5987: 00890ab9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5988: 00899395 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5989: 0131265c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5990: 0131296e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5991: 01313838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5992: 0081103d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5993: 006f7e0d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5992: 00810ead 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5993: 006f7c7d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5994: 012b3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5995: 012b35d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5996: 00757b15 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5996: 00757985 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5997: 0121ed48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5998: 0115bd44 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5999: 002cced1 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 6000: 006f7bed 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 6001: 007f3ce1 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 6000: 006f7a5d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 6001: 007f3b51 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 6002: 013118cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 6003: 0131202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 6004: 012c2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 6005: 01312530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ - 6006: 006d40b9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 6006: 006d3f29 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 6007: 011ef064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 6008: 01311a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 6009: 01313dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 6010: 0036c921 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 6011: 00858051 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 6011: 00857ec1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 6012: 002b5365 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 6013: 012b2f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 6014: 0089c6f9 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 6014: 0089c569 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 6015: 013128e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 6016: 006d4111 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 6016: 006d3f81 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ 6017: 005d790d 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 6018: 0131195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 6019: 006f7cfd 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 6019: 006f7b6d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 6020: 011fefd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 6021: 012c04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 6022: 012be6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 6023: 012c663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 6024: 012c31c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 6025: 00855095 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 6026: 00817ed5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 6027: 006e98b1 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 6025: 00854f05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 6026: 00817d45 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 6027: 006e9721 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 6028: 011fef54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ - 6029: 00722ef5 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ + 6029: 00722d65 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ 6030: 004e6295 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 6031: 0059b1a5 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 6032: 013135d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 6033: 012c57ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 6034: 00438b81 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 6035: 0083b979 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 6035: 0083b7e9 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 6036: 0058c1a5 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 6037: 00860e89 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 6037: 00860cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 6038: 011edfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 6039: 006d4179 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 6039: 006d3fe9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 6040: 012c4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 6041: 01312ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 6042: 012bceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 6043: 00329c85 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 6044: 008091e9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 6044: 00809059 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 6045: 012bce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 6046: 0120b8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 6047: 006e9995 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 6047: 006e9805 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 6048: 01313e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 6049: 0039c315 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 6050: 0032a699 220 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 6051: 012bc81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 6052: 0131262a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 6053: 01311ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 6054: 0120b86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 6055: 002e6b8d 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 6056: 013119a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 6057: 00896255 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 6057: 008960c5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 6058: 0131300a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 6059: 013132f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 6060: 01313094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6061: 013135e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 6062: 0082b81d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 6063: 00846c65 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 6062: 0082b68d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 6063: 00846ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 6064: 0050f271 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 6065: 005536a9 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 6066: 012b4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 6067: 0081aef5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 6067: 0081ad65 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 6068: 003f1561 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 6069: 0085dfa5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 6069: 0085de15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 6070: 012c1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 6071: 012bcadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 6072: 01312eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 6073: 012bb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6074: 0131203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 6075: 0131270a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6076: 00843ff1 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6076: 00843e61 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6077: 012c004c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6078: 01312c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6079: 011f0504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6080: 00878a41 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6080: 008788b1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6081: 0131282c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6082: 00a7f204 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6082: 00a7f06c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6083: 0131227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6084: 011f9494 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6085: 012b774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 6086: 012b47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 6087: 0076d02d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6087: 0076ce9d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6088: 012c5a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6089: 0073be75 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6089: 0073bce5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6090: 01313276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6091: 002b6761 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6092: 00819f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6092: 00819db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6093: 00445185 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6094: 012b989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6095: 006da031 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6095: 006d9ea1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6096: 012c1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6097: 0120b65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6098: 01312fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6099: 01311398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6100: 012c3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6101: 006e01ad 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6101: 006e001d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6102: 01312978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6103: 0120b6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6104: 0084fe65 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6104: 0084fcd5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6105: 012c8520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6106: 013128e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6107: 01313272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6108: 012b6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6109: 006da0a9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6109: 006d9f19 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6110: 003b86c1 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6111: 0083b8b9 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6112: 0073543d 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6111: 0083b729 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6112: 007352ad 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6113: 005fbcc5 276 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6114: 0059da35 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6115: 01311d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6116: 012c2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6117: 006e039d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6118: 006e7091 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6117: 006e020d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6118: 006e6f01 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6119: 004bb359 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6120: 005e4535 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 6121: 012ca360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6122: 012c19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6123: 006fb0bd 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6123: 006faf2d 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6124: 005d4bed 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6125: 004e6c89 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6126: 0085262d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6126: 0085249d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 6127: 005ccaa5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6128: 012c7e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 6129: 00610ad9 54 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6130: 0073707d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6131: 0082cc65 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6130: 00736eed 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6131: 0082cad5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6132: 01311e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6133: 00849ccd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6134: 0084c455 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6135: 0089e409 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6133: 00849b3d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6134: 0084c2c5 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6135: 0089e279 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6136: 012b9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6137: 0055280d 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6138: 006e7149 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6139: 006da145 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6138: 006e6fb9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6139: 006d9fb5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6140: 0131294e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6141: 012b755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6142: 0089da71 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6143: 006db03d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6144: 00784571 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6142: 0089d8e1 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6143: 006daead 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6144: 007843e1 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6145: 0059c449 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6146: 00833a31 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6146: 008338a1 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6147: 005e88d9 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6148: 0074f3b1 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6148: 0074f221 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6149: 011f9b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6150: 0131307c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 6151: 01312da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6152: 013127d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6153: 0131159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6154: 0050f1cd 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6155: 0121f270 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6156: 006db0e5 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6156: 006daf55 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6157: 012c1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6158: 008716d5 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6159: 0080efc5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6158: 00871545 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6159: 0080ee35 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6160: 005a17e1 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 6161: 0082d6ad 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 6161: 0082d51d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 6162: 011eefe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6163: 00879ab5 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 6164: 008a0ca9 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 6163: 00879925 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6164: 008a0b19 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 6165: 01312d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6166: 00763e49 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6167: 008451d9 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6166: 00763cb9 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6167: 00845049 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6168: 00589a09 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6169: 012be468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 6170: 00826785 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6171: 0071f3a1 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6170: 008265f5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6171: 0071f211 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 6172: 005cad79 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6173: 01312f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6174: 012c4900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6175: 012b729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6176: 01313650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6177: 013112da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6178: 013116b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -6187,142 +6187,142 @@ │ │ │ │ 6183: 0050c921 76 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6184: 012c8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6185: 0056175d 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6186: 012b79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 6187: 005af0f5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6188: 0131364a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6189: 011eb150 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6190: 0068a3c9 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6190: 0068a311 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6191: 01313636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6192: 0072c2d9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6192: 0072c149 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 6193: 00569661 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6194: 00570681 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 6195: 005caf25 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6196: 012ba77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6197: 01313590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6198: 01312722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6199: 007336d9 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6199: 00733549 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 6200: 005cb0f9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6201: 006fa765 448 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6201: 006fa5d5 448 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6202: 002bf2cd 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6203: 012ba250 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6204: 00444d95 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6205: 0085c0cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6205: 0085bf3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6206: 00589ab1 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6207: 0078e2fd 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6207: 0078e16d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6208: 01312880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6209: 012c5da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 6210: 005370bd 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6211: 0131297e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6212: 0085b621 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6212: 0085b491 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6213: 012c1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6214: 002cc7a9 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6215: 00339a45 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6216: 002d1265 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6217: 00313aed 488 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6218: 0131291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6219: 007bd4e5 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6219: 007bd355 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6220: 00575349 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6221: 0131247a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6222: 013122a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6223: 0084a4c5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6223: 0084a335 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6224: 011f126c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6225: 012b5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6226: 008509b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6226: 00850829 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6227: 012bd3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6228: 011f0480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6229: 0081b33d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6230: 0075f47d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6229: 0081b1ad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6230: 0075f2ed 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6231: 01312c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6232: 01312442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6233: 0060d015 246 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_d │ │ │ │ 6234: 012c8a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6235: 012c9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6236: 0058c039 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 6237: 0078e1fd 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6238: 00873fe5 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6237: 0078e06d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6238: 00873e55 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6239: 01312c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6240: 002ceab1 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6241: 01301008 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6242: 0060cd39 156 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_h │ │ │ │ 6243: 012c3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6244: 012c5a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6245: 012b3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6246: 00734239 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6246: 007340a9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6247: 013110e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6248: 0085c67d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 6249: 0087f611 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6248: 0085c4ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 6249: 0087f481 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6250: 002fb1d9 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6251: 01216d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6252: 0075bae9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6252: 0075b959 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6253: 01216bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6254: 002c74d9 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6255: 0083ba85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6255: 0083b8f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6256: 012ca190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6257: 01311e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6258: 013123e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6259: 0131333c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6260: 01216ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6261: 013110a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6262: 00514549 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6263: 00a5a7bc 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6263: 00a5a624 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ 6264: 0060ce75 158 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_s │ │ │ │ 6265: 01212538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl │ │ │ │ - 6266: 00714269 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6266: 007140d9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6267: 005d1605 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6268: 0032b7fd 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6269: 012c8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6270: 01311360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6271: 012c8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6272: 012b69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6273: 01312742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6274: 0089809d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6275: 00879045 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6276: 006ea63d 40 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6277: 0087f1ad 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6274: 00897f0d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6275: 00878eb5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6276: 006ea4ad 40 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6277: 0087f01d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6278: 01311124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6279: 012b74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ 6280: 00610b41 64 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6281: 008101c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6281: 00810035 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 6282: 0059e395 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6283: 01313112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6284: 01216c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6285: 012c3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6286: 008a1519 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6287: 00781b09 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6288: 0085ec0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6286: 008a1389 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6287: 00781979 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6288: 0085ea7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6289: 013120e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6290: 012c744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6291: 012bb53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6292: 01312e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6293: 01311624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6294: 005cfafd 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6295: 0086fba1 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6295: 0086fa11 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6296: 01310fb4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6297: 01312304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6298: 01186600 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6299: 007c08f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6300: 0071f471 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6301: 007c3b59 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6299: 007c0769 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6300: 0071f2e1 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6301: 007c39c9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6302: 01312620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 6303: 0059c8e5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6304: 01312302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6305: 00596f5d 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6306: 013112c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6307: 004f67e9 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6308: 013122b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6309: 002cd04d 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6310: 00825c15 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6310: 00825a85 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6311: 005e3785 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6312: 004b62b9 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6313: 01312f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6314: 011ff1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6315: 0041cc75 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6316: 012be7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6317: 007f387d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6317: 007f36ed 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6318: 0118830c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6319: 01313dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6320: 013128c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6321: 012c8ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6322: 00370afd 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6323: 003ef345 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6324: 011ff164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ @@ -6330,318 +6330,318 @@ │ │ │ │ 6326: 01222708 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6327: 013111e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6328: 004daaad 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6329: 005cfec5 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6330: 01310e05 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6331: 00562aa9 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6332: 012b6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6333: 0086de0d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6333: 0086dc7d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6334: 012be608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6335: 0072162d 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6335: 0072149d 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6336: 002aad51 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6337: 01313124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6338: 005964fd 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6339: 0131380c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6340: 0131364e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6341: 013114c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6342: 005e8eb1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6343: 00821f71 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6343: 00821de1 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6344: 002ef92d 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6345: 01313500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6346: 0077c51d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6346: 0077c38d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6347: 013135c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6348: 00445605 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6349: 002fd1fd 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6350: 01312572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 6351: 012c16d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6352: 012c8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6353: 004b4479 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6354: 005de119 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6355: 0078b105 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6356: 007e97cd 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 6357: 007fc709 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6358: 00784749 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6355: 0078af75 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6356: 007e963d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6357: 007fc579 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6358: 007845b9 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 6359: 0131263a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 6360: 0077ab65 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ - 6361: 006f078d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ + 6360: 0077a9d5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6361: 006f05fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ 6362: 013126d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6363: 012ec840 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6364: 012b9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6365: 0086f279 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6365: 0086f0e9 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6366: 012c679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6367: 011f8bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6368: 01313634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6369: 0039ca2d 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6370: 012c14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6371: 012c09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6372: 01313098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6373: 005429e1 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6374: 0131279e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6375: 00a64e28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6375: 00a64c90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6376: 013113a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6377: 003edec9 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6378: 012c55ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6379: 01311804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6380: 005cc575 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6381: 013129b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6382: 0048f8d9 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6383: 00737e29 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6383: 00737c99 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6384: 0131173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6385: 012c3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6386: 005de82d 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6387: 0131326c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6388: 012b791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6389: 00295a55 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6390: 012ca060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6391: 0078f5e5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6391: 0078f455 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6392: 013110b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6393: 0050f479 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6394: 012c7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6395: 011f4998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6396: 006025ad 214 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6397: 00562d71 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6398: 0081ad8d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6398: 0081abfd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6399: 01217e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6400: 012c56fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6401: 0050d051 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6402: 00889fd5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6402: 00889e45 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6403: 01312d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6404: 012bb4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6405: 011f1ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ - 6406: 006ef6a9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6406: 006ef519 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6407: 01217f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ 6408: 0061041d 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6409: 002bb725 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6410: 0131306a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6411: 012b7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6412: 0084f1e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6412: 0084f059 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6413: 005cbccd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6414: 013135dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6415: 01311fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6416: 012b8890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6417: 012c4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6418: 012c587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6419: 005948f9 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6420: 012c070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6421: 008600e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6421: 0085ff51 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6422: 012efd08 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6423: 013115cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6424: 01222600 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6425: 012cad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6426: 0072e129 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6426: 0072df99 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6427: 0055d301 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6428: 005fb595 52 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6429: 00823ae5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6429: 00823955 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6430: 004744e1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6431: 01217ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6432: 0131268a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6433: 00340359 26 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6434: 006ef71d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6435: 0083e795 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6434: 006ef58d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6435: 0083e605 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6436: 013132ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6437: 00449875 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6438: 01311750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6439: 007fc529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6439: 007fc399 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6440: 00581c15 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6441: 0088c721 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6441: 0088c591 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6442: 005eed85 48 FUNC GLOBAL DEFAULT 12 kvm_arm_reset_vcpu │ │ │ │ 6443: 005b0c09 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6444: 006809b1 70 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6445: 01313690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6446: 0131382c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6447: 005e352d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6448: 0057171d 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6449: 0081c0d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6449: 0081bf41 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6450: 012baadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6451: 005ac80d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6452: 01184a94 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6453: 008920d9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6453: 00891f49 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6454: 013118c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6455: 012c9b58 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6456: 005e85dd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6457: 012c58cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6458: 011f2814 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6459: 012bcb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6460: 0088cfcd 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6460: 0088ce3d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6461: 012c1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6462: 0073739d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6463: 007feb21 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6462: 0073720d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6463: 007fe991 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6464: 012b7b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6465: 01185684 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6466: 01311e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6467: 0072cea5 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6467: 0072cd15 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6468: 012ba08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6469: 013116f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6470: 007308a9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6471: 0073ac71 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6470: 00730719 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6471: 0073aae1 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6472: 01312fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6473: 0131134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6474: 0084db95 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6474: 0084da05 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6475: 0131202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6476: 00371445 76 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6477: 002bf069 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6478: 0088ebd5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6479: 007f95b9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6478: 0088ea45 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6479: 007f9429 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6480: 002bcbfd 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6481: 00297dd1 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6482: 01313790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6483: 01313844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6484: 0131324c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6485: 005cadd9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6486: 012c5be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6487: 012b62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6488: 01312a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6489: 00523071 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6490: 012c4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6491: 01312ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6492: 01312f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6493: 008a7249 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6493: 008a70b9 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6494: 012b3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6495: 012ef318 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6496: 0050be81 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6497: 01311306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6498: 0060f609 188 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6499: 012bdabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6500: 007ac0d9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6500: 007abf49 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6501: 01311282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6502: 008166fd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6502: 0081656d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6503: 012cb550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6504: 005caf69 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6505: 01312390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6506: 007a1de5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6506: 007a1c55 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6507: 00397ba9 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6508: 005cb15d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6509: 013129cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6510: 01311cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6511: 005b5c69 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6512: 012b3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6513: 01312c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6514: 012b780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6515: 0120cb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ 6516: 0131205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ - 6517: 006e9899 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6517: 006e9709 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ 6518: 005e2d5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6519: 012c0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6520: 00832e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6521: 007fcdd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6520: 00832ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6521: 007fcc45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6522: 012c9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6523: 01312fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6524: 007f4cf9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6524: 007f4b69 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6525: 013129c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6526: 0082e329 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6527: 00817205 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6526: 0082e199 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6527: 00817075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6528: 01311d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6529: 013134d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6530: 0085dd1d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6530: 0085db8d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6531: 01313e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6532: 006ef961 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6532: 006ef7d1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ 6533: 0120cafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6534: 005d13e5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6535: 01206148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6536: 005d1045 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6537: 01313e8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6538: 012c1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6539: 012c8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6540: 012beef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6541: 013120fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6542: 0085d6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6543: 008202ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6544: 007b55f9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6542: 0085d519 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6543: 0082015d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6544: 007b5469 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6545: 0121195c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ 6546: 012be258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6547: 00340aa9 140 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6548: 005cf571 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6549: 0131378c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6550: 012060c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6551: 0121f3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6552: 01313320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6553: 012bd8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6554: 01211a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6555: 012c1e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6556: 012cb46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6557: 0080a4d9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6557: 0080a349 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6558: 01311099 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6559: 013135a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6560: 011f33f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6561: 00833611 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6561: 00833481 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6562: 00589a81 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6563: 01311922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6564: 007fe2cd 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6564: 007fe13d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6565: 012c105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6566: 01311106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6567: 0131240e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6568: 002e9d61 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6569: 013112de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6570: 0059b8e9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6571: 012b70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6572: 012119e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6573: 0047f4b9 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6574: 012baf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6575: 00a7f220 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6576: 0089e501 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6575: 00a7f088 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6576: 0089e371 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6577: 012c9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6578: 012c535c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6579: 005990a5 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6580: 012224f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6581: 0118831c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6582: 0059db41 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6583: 00442969 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6584: 0053b2d9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6585: 0081b25d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6585: 0081b0cd 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6586: 013120e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6587: 0085a4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6587: 0085a34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6588: 0060f999 96 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6589: 01312aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6590: 012b43a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6591: 012c96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6592: 0033990d 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6593: 00784ca1 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6593: 00784b11 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6594: 012c15f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6595: 0050f305 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6596: 0057e031 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6597: 012b5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6598: 01311f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6599: 006f6841 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6599: 006f66b1 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6600: 005e819d 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6601: 00746401 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6601: 00746271 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6602: 00297891 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6603: 01312a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6604: 00563051 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6605: 012c73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6606: 01311dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ - 6607: 0068cd9d 140 FUNC GLOBAL DEFAULT 12 delay_exception_el │ │ │ │ + 6607: 0068cce5 140 FUNC GLOBAL DEFAULT 12 delay_exception_el │ │ │ │ 6608: 0131361c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6609: 00895665 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6610: 0076fdad 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6609: 008954d5 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6610: 0076fc1d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6611: 0052323d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6612: 00314ae1 84 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6613: 0080dbad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6614: 007670cd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6613: 0080da1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6614: 00766f3d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6615: 011fecc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6616: 012be748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6617: 01223158 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6618: 01311cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6619: 0074f959 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6620: 00838cfd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6619: 0074f7c9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6620: 00838b6d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6621: 012b6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6622: 01312a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6623: 0044a7fd 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6624: 012c2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6625: 005537ad 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ 6626: 011fec3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6627: 00744bb1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6628: 007573a9 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6627: 00744a21 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6628: 00757219 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6629: 005e1f2d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6630: 0059b749 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6631: 008a8dd8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6631: 008a8c40 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6632: 01311014 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6633: 007f8625 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6633: 007f8495 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6634: 01311bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6635: 013117a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6636: 0087d901 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6636: 0087d771 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6637: 01311afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6638: 011f959c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6639: 01312b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6640: 011f3dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6641: 01313ac8 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6642: 00589889 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6643: 0131166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ @@ -6650,20 +6650,20 @@ │ │ │ │ 6646: 012c5b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6647: 002ba809 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6648: 01312912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6649: 012c02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6650: 010b910c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6651: 012c753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6652: 0121f480 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6653: 0075d4bd 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6653: 0075d32d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6654: 01311742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6655: 012b775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6656: 002c3959 44 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6657: 00298415 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6658: 006db1b5 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6658: 006db025 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6659: 011ecc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6660: 012b970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6661: 01312f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6662: 01311c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6663: 01312118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 6664: 005c71a5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6665: 012c08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ @@ -6671,15 +6671,15 @@ │ │ │ │ 6667: 003978c9 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6668: 012b72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6669: 012c13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6670: 005ba0cd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6671: 004b46c5 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6672: 0059d71d 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6673: 003369a9 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6674: 00810a71 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6674: 008108e1 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6675: 012c067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6676: 002fa6c9 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6677: 012c4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6678: 012b4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6679: 002fa721 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6680: 012b37c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6681: 002fa781 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6688,24 +6688,24 @@ │ │ │ │ 6684: 002fa865 128 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6685: 00529365 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6686: 0131117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6687: 01311d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6688: 002fa8e5 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6689: 002fa96d 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6690: 013119f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6691: 006db25d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6691: 006db0cd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6692: 0131248c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6693: 00875a51 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6693: 008758c1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6694: 01313324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6695: 0076ec4d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6695: 0076eabd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6696: 0044d1c9 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6697: 00554915 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6698: 012cab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6699: 012c84f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6700: 0080021d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6700: 0080008d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6701: 01200814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6702: 01312892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6703: 0121db3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6704: 01311484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6705: 012bb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6706: 012b87a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6707: 0122a000 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ @@ -6714,52 +6714,52 @@ │ │ │ │ 6710: 005a7181 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6711: 01310e18 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6712: 012c9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6713: 012b5dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6714: 00311145 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6715: 012b70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6716: 002be229 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6717: 008a029d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6717: 008a010d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6718: 012bc12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6719: 012c9aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6720: 0087fab9 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6721: 00845115 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6720: 0087f929 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6721: 00844f85 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6722: 012b86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6723: 00827ba9 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6723: 00827a19 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6724: 012c6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6725: 012c3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6726: 00863d29 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6727: 007513dd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6728: 006dbb81 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6729: 00800609 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6726: 00863b99 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6727: 0075124d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6728: 006db9f1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6729: 00800479 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6730: 012bfcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6731: 01313e8f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6732: 005ac731 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6733: 012bfd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6734: 007f2489 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6734: 007f22f9 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6735: 01313130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6736: 0080c925 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6737: 006dbbe1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6736: 0080c795 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6737: 006dba51 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6738: 012231dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6739: 011feab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6740: 012b98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6741: 0131260e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6742: 003934a9 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6743: 008099ed 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6743: 0080985d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6744: 0038ca59 228 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6745: 011fea2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6746: 012bd99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6747: 012bca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6748: 012c3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6749: 00827db1 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6749: 00827c21 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6750: 013120f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6751: 012bdfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6752: 011f12f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6753: 012c6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6754: 006dbc41 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6754: 006dbab1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6755: 0131248e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6756: 012c4a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 6757: 0060f9f9 248 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6758: 01311d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6759: 012b3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6760: 012c9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6761: 012bc22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ @@ -6768,15 +6768,15 @@ │ │ │ │ 6764: 01311b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6765: 012bcd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6766: 002fcb49 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6767: 013137ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6768: 01311256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6769: 01311b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6770: 012b8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6771: 0081d12d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6771: 0081cf9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6772: 01312092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6773: 011f08a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6774: 0060d3d1 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ 6775: 0060d975 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6776: 012b63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6777: 0131195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6778: 01311ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ @@ -6788,1076 +6788,1076 @@ │ │ │ │ 6784: 012c91b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6785: 0057d0f5 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6786: 0052ff79 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6787: 0060d5d9 202 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6788: 012c779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6789: 0059d689 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6790: 012cb290 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6791: 007e963d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6792: 00828635 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6793: 00826a75 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6794: 0088d83d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6791: 007e94ad 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6792: 008284a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6793: 008268e5 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6794: 0088d6ad 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6795: 0060d491 152 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6796: 012c12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6797: 012be6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6798: 00519c9d 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6799: 0086ddcd 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6799: 0086dc3d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6800: 00553b55 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6801: 005ea265 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6802: 01311648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ 6803: 0060d769 232 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6804: 01227eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6805: 00843325 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6805: 00843195 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6806: 01312024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6807: 01312fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6808: 012bfd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6809: 012c8a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6810: 00784199 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6810: 00784009 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6811: 0053c349 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6812: 012c9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6813: 0076daa9 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6813: 0076d919 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6814: 012b4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6815: 012b7e48 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ 6816: 00443349 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6817: 0057d129 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6818: 00805245 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6819: 0073ca7d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6818: 008050b5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6819: 0073c8ed 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6820: 012c7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6821: 0076c7d1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6821: 0076c641 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6822: 01313dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6823: 012bacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 6824: 00610aad 42 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6825: 012136c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6826: 012b5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6827: 0071cf2d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6827: 0071cd9d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6828: 004420e9 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6829: 006dbca1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6829: 006dbb11 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6830: 002d6095 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6831: 013127a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6832: 012c1688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6833: 00a72aa8 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6833: 00a72910 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6834: 01312bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6835: 012bec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6836: 0073cd25 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6836: 0073cb95 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6837: 012c37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6838: 005622a5 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6839: 0059c615 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6840: 005caca9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6841: 012c8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6842: 013132be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6843: 006dbd01 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6843: 006dbb71 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ 6844: 012c7c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6845: 005cc35d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6846: 00614cd5 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6847: 012ba05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6848: 01311958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6849: 0121363c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6850: 00894cd5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6850: 00894b45 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6851: 0131167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6852: 00842dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6852: 00842c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6853: 012c0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6854: 00760959 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6854: 007607c9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6855: 012c71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6856: 01311796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6857: 012b734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6858: 012c560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6859: 0070a625 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6859: 0070a495 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6860: 002f118d 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6861: 0131208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6862: 0122a048 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6863: 005882b9 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6864: 00300135 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6865: 012b2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6866: 012b3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6867: 006dbd61 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6867: 006dbbd1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6868: 012c726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6869: 013123b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6870: 00638b5d 192 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6871: 01312ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6872: 002ce8d9 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6873: 012b2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6874: 012b8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6875: 01312806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6876: 0081c5f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6876: 0081c469 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6877: 006146fd 56 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6878: 013127aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6879: 002bf0c1 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6880: 003a5171 1740 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6881: 01312e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6882: 0085931d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6883: 0089d9c5 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6882: 0085918d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6883: 0089d835 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6884: 004b23c1 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6885: 013122ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6886: 0083481d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6886: 0083468d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6887: 002fa4b9 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6888: 012bd59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6889: 012c9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6890: 005639d5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6891: 00852ce5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6892: 00879a31 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6891: 00852b55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6892: 008798a1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6893: 0060da89 68 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6894: 012bb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6895: 011f80fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6896: 013119ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6897: 002cd245 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6898: 0060e87d 190 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6899: 00878405 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6899: 00878275 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6900: 0131115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6901: 00518f11 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6902: 013121f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6903: 0074f541 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6903: 0074f3b1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6904: 012c556c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6905: 012c3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6906: 012b35a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6907: 012c3118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6908: 01311812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6909: 012b778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6910: 01311918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6911: 01312b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6912: 008424d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6912: 00842345 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6913: 011868d4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6914: 01312604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6915: 00842af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6915: 00842961 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6916: 002f8315 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6917: 01311f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6918: 0073cb25 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6918: 0073c995 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6919: 01312920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6920: 005e971d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6921: 006d5111 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6922: 0086c4fd 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6921: 006d4f81 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6922: 0086c36d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6923: 012c3018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6924: 0077b83d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6924: 0077b6ad 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6925: 012c3008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6926: 002d4fb5 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6927: 005b1c51 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6928: 00749635 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6928: 007494a5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6929: 0030c7fd 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6930: 011f4914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6931: 013134f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6932: 006d5189 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6932: 006d4ff9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6933: 01188880 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6934: 0050d135 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6935: 011f1f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6936: 0089310d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6936: 00892f7d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6937: 00562b9d 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6938: 0131285a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6939: 01312126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6940: 0079c065 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6940: 0079bed5 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6941: 011d8958 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6942: 012bfdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6943: 0085de05 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6943: 0085dc75 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6944: 01312938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6945: 0038c7f1 16 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6946: 006d5219 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6946: 006d5089 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ 6947: 002f77fd 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6948: 00734f09 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6948: 00734d79 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6949: 011feed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6950: 007ff231 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6951: 0076fdfd 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6952: 00802e35 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6953: 0070fbe1 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6954: 0072ba3d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6950: 007ff0a1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6951: 0076fc6d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6952: 00802ca5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6953: 0070fa51 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6954: 0072b8ad 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6955: 0059c231 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6956: 00a7f230 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6956: 00a7f098 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6957: 013112ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6958: 0121cfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6959: 011fee4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ 6960: 00533a45 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6961: 00592c59 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6962: 004fdf0d 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6963: 00814f45 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6964: 00782a0d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6963: 00814db5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6964: 0078287d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6965: 0131253c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6966: 012bac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6967: 011f2898 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6968: 0121a728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6969: 012ba210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6970: 012bd5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6971: 012cb744 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6972: 01312156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6973: 012c16f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6974: 012c34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6975: 0121a830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6976: 00854099 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6976: 00853f09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6977: 002c7241 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6978: 011f90f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6979: 013115f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ 6980: 005c671d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ 6981: 00610845 156 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6982: 007e6f11 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6982: 007e6d81 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6983: 01310e14 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6984: 0060e9e1 108 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6985: 012c27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6986: 005d43dd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6987: 005e5c35 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6988: 0080cbdd 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6989: 0073bde9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6988: 0080ca4d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6989: 0073bc59 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6990: 012b91dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6991: 01312eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6992: 0059ddf9 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6993: 0068a469 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6994: 0082238d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6995: 008a104d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6993: 0068a3b1 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 6994: 008221fd 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6995: 008a0ebd 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6996: 00536bc5 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6997: 0121a7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6998: 013123b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6999: 0083e669 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6999: 0083e4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 7000: 012b3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 7001: 00523c9d 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 7002: 01188eb8 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 7003: 003796a1 156 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 7004: 005e3f1d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 7005: 013117ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 7006: 0059e9bd 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 7007: 012c0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 7008: 01313392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 7009: 012b984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 7010: 012bca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 7011: 0075d5bd 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 7011: 0075d42d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 7012: 002c87f5 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 7013: 004e685d 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 7014: 0120f8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 7015: 01311376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 7016: 0059d3c9 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 7017: 00541341 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 7018: 006d52a5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 7018: 006d5115 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ 7019: 0052f631 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 7020: 007f0565 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 7020: 007f03d5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 7021: 012c724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 7022: 005cad19 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 7023: 012cbfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 7024: 013125be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 7025: 012b7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 7026: 00542d8d 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 7027: 012b9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 7028: 013137cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 7029: 002b7519 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 7030: 006da835 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 7030: 006da6a5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 7031: 0131196c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 7032: 006d531d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 7033: 00824065 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 7032: 006d518d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 7033: 00823ed5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 7034: 013116e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 7035: 002c1ba5 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 7036: 012c6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 7037: 011881b0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 7038: 012be9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 7039: 012c4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 7040: 007a8445 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 7040: 007a82b5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 7041: 00564fc5 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 7042: 012b3650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 7043: 00338d81 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 7044: 006da8d5 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 7044: 006da745 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 7045: 012b4ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 7046: 005caee1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 7047: 0131283c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 7048: 011ef79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 7049: 005cb095 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 7050: 0060dacd 204 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 7051: 012c54ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 7052: 00810b5d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 7052: 008109cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 7053: 013134f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 7054: 00614961 42 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 7055: 012b66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 7056: 006d53b1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 7057: 0081b7a5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 7056: 006d5221 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 7057: 0081b615 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 7058: 0044462d 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 7059: 012c901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 7060: 01312fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 7061: 00790871 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 7061: 007906e1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 7062: 012b5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 7063: 00766331 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 7064: 006da991 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 7063: 007661a1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 7064: 006da801 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ 7065: 005a6f69 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 7066: 00341671 44 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 7067: 0085ee65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 7067: 0085ecd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 7068: 01311224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 7069: 012b4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 7070: 00482ead 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 7071: 0131138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 7072: 01311df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 7073: 0073cb89 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 7073: 0073c9f9 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 7074: 0066c5e5 452 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 7075: 01312cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 7076: 0122467c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ 7077: 00537e4d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 7078: 01311c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 7079: 0131293e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 7080: 012c5a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 7081: 012c7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 7082: 002fa43d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 7083: 0080b955 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 7083: 0080b7c5 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 7084: 01313458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 7085: 00804c8d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 7085: 00804afd 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 7086: 013126ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 7087: 012c4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 7088: 006e1659 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 7088: 006e14c9 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 7089: 01312ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 7090: 012b7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 7091: 0087a251 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 7091: 0087a0c1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 7092: 012b2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 7093: 01313dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7094: 012b46b4 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7095: 005ff7e1 164 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7096: 0083c24d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7096: 0083c0bd 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 7097: 006105b1 112 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7098: 012b7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7099: 012b47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7100: 013120ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7101: 0081bd51 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7101: 0081bbc1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7102: 01217ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7103: 006e16b9 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7104: 0087546d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7103: 006e1529 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7104: 008752dd 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7105: 01224a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7106: 012b37a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7107: 00556b39 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7108: 011891c4 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 7109: 01224808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7110: 013131ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7111: 00856de1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7111: 00856c51 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 7112: 0061108d 150 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7113: 012bed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7114: 002cbdb5 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7115: 012b2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7116: 01312936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7117: 004b3a69 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7118: 00339b31 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7119: 01217a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7120: 012c10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7121: 0131325c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7122: 00841b59 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7122: 008419c9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 7123: 00614391 58 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7124: 012ca2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7125: 0058eab1 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7126: 0059bfb5 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7127: 0032fa3d 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7128: 006e1739 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7128: 006e15a9 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7129: 013135f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 7130: 012c68dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7131: 01224db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7132: 0084c0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7132: 0084bf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7133: 01313140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7134: 012bff3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7135: 003fff31 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7136: 013127ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7137: 012b98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7138: 012c13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7139: 011f8e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7140: 007e93d5 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7140: 007e9245 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7141: 01312350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7142: 002ff591 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7143: 00557d71 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 7144: 005b47fd 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7145: 008172f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 7146: 008544b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 7145: 00817165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7146: 00854321 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 7147: 012c1648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7148: 007e1e89 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7148: 007e1cf9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 7149: 005e5a29 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 7150: 002c42a1 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7151: 005227bd 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7152: 0076fe59 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7152: 0076fcc9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7153: 002c1a65 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7154: 007fbfc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7155: 0088b0e5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7154: 007fbe35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7155: 0088af55 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7156: 012b4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7157: 002a8269 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7158: 002ef6dd 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7159: 007e89f1 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7159: 007e8861 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7160: 013129ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7161: 01311c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 7162: 005b7141 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7163: 012bb07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7164: 006d7add 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7164: 006d794d 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ 7165: 0060ea4d 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7166: 012c6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7167: 013136e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7168: 013117a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7169: 013131aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7170: 00379891 420 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ 7171: 012bc5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 7172: 00743c65 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7172: 00743ad5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7173: 0052577d 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7174: 006d7bb1 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7174: 006d7a21 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7175: 0040c2b9 132 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7176: 013137b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7177: 00890525 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7177: 00890395 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7178: 00383f35 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7179: 011f3e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7180: 01200dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7181: 012c9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7182: 005fb5c9 284 FUNC GLOBAL DEFAULT 12 aarch64_sve_narrow_vq │ │ │ │ 7183: 012c8260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7184: 013122da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7185: 0050f12d 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7186: 012caaf4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7187: 00889ba9 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7187: 00889a19 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7188: 012c015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7189: 002cea39 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7190: 003f8965 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 7191: 0084348d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 7191: 008432fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 7192: 01311b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 7193: 0058822d 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7194: 01200d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7195: 009fb1d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7195: 009fb040 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7196: 012c39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7197: 006d7ca9 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7197: 006d7b19 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7198: 01206a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7199: 012b753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7200: 01311c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7201: 012b5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ 7202: 005eed55 48 FUNC GLOBAL DEFAULT 12 kvm_arm_enable_mte │ │ │ │ - 7203: 0085decd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7203: 0085dd3d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7204: 012ca600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 7205: 00610645 40 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7206: 013121d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7207: 0131161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7208: 0131256e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 7209: 012bd2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7210: 0083cba1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7210: 0083ca11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7211: 0120f2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7212: 01311b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7213: 00544819 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7214: 00335ea9 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7215: 00512fe5 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 7216: 0053c389 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7217: 0041fab5 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7218: 012c9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 7219: 002c43c5 188 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7220: 01312ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7221: 00884aa1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7221: 00884911 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7222: 0057e81d 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7223: 00336539 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7224: 012bdafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7225: 012c784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7226: 00823d3d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7226: 00823bad 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7227: 01311a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 7228: 002c45f9 124 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7229: 013125f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7230: 008620d5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7231: 0078a965 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7232: 007f420d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7233: 0087ca35 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7234: 008753d1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7230: 00861f45 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7231: 0078a7d5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7232: 007f407d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7233: 0087c8a5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7234: 00875241 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7235: 012bac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7236: 012b2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 7237: 002c4539 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7238: 012211e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7239: 01311ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7240: 013130a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7241: 012b3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7242: 013113c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7243: 01221058 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7244: 0082b39d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7244: 0082b20d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7245: 01311888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7246: 013129ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 7247: 002c4481 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7248: 00897661 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7249: 007827bd 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7248: 008974d1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7249: 0078262d 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7250: 01221160 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7251: 005ea239 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7252: 0131134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7253: 011f8a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7254: 012bd77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7255: 012cab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7256: 002a8181 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7257: 01311a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7258: 013125ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7259: 0085ef55 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7259: 0085edc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7260: 01189340 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7261: 002ce355 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7262: 006d0add 144 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7262: 006d094d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7263: 012b37b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7264: 008613dd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7264: 0086124d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7265: 005158fd 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7266: 012c5c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7267: 012c9854 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7268: 012210dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7269: 012c9af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7270: 01313918 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7271: 01311ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7272: 011ff0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7273: 00580df9 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7274: 012b742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7275: 01311448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 7276: 012cb170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7277: 0074aeed 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7278: 00882759 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7277: 0074ad5d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7278: 008825c9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7279: 012c47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 7280: 005b5251 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7281: 00893b15 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7281: 00893985 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7282: 00329499 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7283: 011ff05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7284: 012c655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7285: 01311c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7286: 012c75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7287: 006f668d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7287: 006f64fd 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ 7288: 011f52e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7289: 012ef408 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7290: 0073e4f9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7291: 0074ef45 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7290: 0073e369 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7291: 0074edb5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7292: 012c1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7293: 006f672d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7293: 006f659d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7294: 0131349a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7295: 012cb440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7296: 012be818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7297: 0131294c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7298: 013125ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7299: 013124fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 7300: 012c91c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7301: 01312c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7302: 012c1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7303: 00852aa1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7303: 00852911 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 7304: 0131230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7305: 0131163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 7306: 005b7a3d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7307: 012c1a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7308: 012bd79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7309: 00899191 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7309: 00899001 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7310: 01311e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7311: 01213954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7312: 012baf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7313: 002c727d 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7314: 002af939 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7315: 0131271a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7316: 01313e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7317: 005d1029 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7318: 006e2d0d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7318: 006e2b7d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7319: 002c7c81 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7320: 0089dc99 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7320: 0089db09 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7321: 013131dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7322: 01213a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7323: 01311ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 7324: 005b7585 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7325: 01313174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7326: 006e2d7d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7327: 0088eca5 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7326: 006e2bed 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7327: 0088eb15 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7328: 01311ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7329: 0086f765 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7330: 0081f0cd 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7329: 0086f5d5 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7330: 0081ef3d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7331: 00575709 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7332: 012b3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7333: 012139d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7334: 00368151 280 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7335: 012ba79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7336: 0055df15 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7337: 01311ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7338: 002b5ffd 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 7339: 005aeadd 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7340: 013123d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7341: 01313780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7342: 007febfd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7342: 007fea6d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7343: 01185dc4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7344: 01311bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7345: 01311300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ - 7346: 006e2ded 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7346: 006e2c5d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7347: 01311e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7348: 00515911 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7349: 00879aa1 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7349: 00879911 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7350: 01311462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7351: 00834375 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7352: 00813d8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7351: 008341e5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7352: 00813bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7353: 012c2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7354: 005e30bd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7355: 002fcba1 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7356: 00610681 44 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7357: 01313176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7358: 007f1ec5 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7358: 007f1d35 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7359: 013111f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7360: 00823829 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7360: 00823699 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7361: 0038e345 192 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7362: 0131375a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7363: 0059a981 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7364: 012b30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7365: 010b79e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7366: 012c010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7367: 01220aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_d │ │ │ │ 7368: 005f2541 114 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7369: 01220bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_h │ │ │ │ 7370: 013110ef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7371: 004da621 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7372: 0131354a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7373: 012b3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7374: 01312ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7375: 0080cce9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7375: 0080cb59 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7376: 012c8ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7377: 012c3208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7378: 00557325 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7379: 012bc0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7380: 012b5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7381: 0131310c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7382: 00638eed 64 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ 7383: 002972cd 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7384: 007fc4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7385: 00781c31 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7384: 007fc321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7385: 00781aa1 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7386: 002df069 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 7387: 01220b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_s │ │ │ │ - 7388: 0088df1d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7388: 0088dd8d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7389: 005e9f65 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7390: 007fd2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7390: 007fd131 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7391: 012b5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7392: 013115b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7393: 0083ea01 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7393: 0083e871 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7394: 005d0b39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7395: 005d0fbd 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7396: 008432ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7396: 0084311d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7397: 012bf0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 7398: 012ca700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7399: 012b5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7400: 011ede58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7401: 00828eb5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7401: 00828d25 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7402: 0055b0d1 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7403: 008216a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7403: 00821519 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7404: 0054dc09 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7405: 013119ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7406: 0083bcf1 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7407: 00899d69 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7408: 007666dd 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7409: 0078e92d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7406: 0083bb61 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7407: 00899bd9 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7408: 0076654d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7409: 0078e79d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7410: 01312b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7411: 012b53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7412: 006977ed 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7412: 006976e1 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7413: 01311de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7414: 013119d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ 7415: 005b7b51 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7416: 011efbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7417: 013126e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7418: 012c0c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7419: 012bdb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7420: 0054234d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7421: 006d9689 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7421: 006d94f9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7422: 011ed618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7423: 00760f4d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7423: 00760dbd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7424: 0052f8e9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7425: 012b27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7426: 005425b9 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7427: 007681e9 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7428: 006d96e1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7427: 00768059 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7428: 006d9551 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7429: 012be2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7430: 0075f985 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7430: 0075f7f5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7431: 004b4dd1 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7432: 006d93f1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7432: 006d9261 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7433: 004235ed 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7434: 0116b3b4 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7435: 01312698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7436: 01312622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 7437: 00586949 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7438: 0080cea9 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7439: 006d9449 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7438: 0080cd19 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7439: 006d92b9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7440: 01312772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7441: 0131376e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7442: 0038e405 188 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7443: 01313150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7444: 012b4170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7445: 012bce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7446: 011f5700 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7447: 006d975d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7447: 006d95cd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7448: 01312caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7449: 0076ffc1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7449: 0076fe31 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7450: 012c793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7451: 013133a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7452: 01311f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7453: 002df1b1 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7454: 012c4930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7455: 0041c2ed 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7456: 012b4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7457: 0131244a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7458: 0051b2b1 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7459: 0120745c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ 7460: 012c3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7461: 012eefd4 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7462: 006d94c1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7462: 006d9331 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7463: 01312eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7464: 00749705 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7464: 00749575 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7465: 012c2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7466: 0082c0f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7466: 0082bf61 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7467: 012073d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7468: 01312db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7469: 0066c801 104 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7470: 00552aa1 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7471: 004b3cd1 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7472: 0087ee3d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7473: 00806be9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7472: 0087ecad 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7473: 00806a59 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7474: 01311bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7475: 013110e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7476: 00522355 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7477: 0089e959 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7477: 0089e7c9 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7478: 005aeba1 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7479: 0078336d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7479: 007831dd 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7480: 01313de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7481: 013133a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7482: 0084cb71 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7483: 00733089 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7482: 0084c9e1 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7483: 00732ef9 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7484: 01311892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7485: 012bd4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7486: 012f0798 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7487: 013114d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7488: 0044bfa5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7489: 005d0bb9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7490: 01311adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7491: 013125ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7492: 013125b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7493: 00515921 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7494: 01207354 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ 7495: 005b93c5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7496: 006e7c4d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7496: 006e7abd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7497: 012bf46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7498: 0131302c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7499: 012cae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7500: 00801365 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7500: 008011d5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7501: 01188180 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7502: 004b5721 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7503: 01311590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7504: 0131348e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7505: 012c3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7506: 005e4d69 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7507: 002c8a61 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7508: 011e12c0 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7509: 01311a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7510: 011e1320 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7511: 012c9cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7512: 00558ef1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7513: 006daa3d 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7513: 006da8ad 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7514: 011e1340 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7515: 006e7e45 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7515: 006e7cb5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7516: 01311fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7517: 007437dd 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7517: 0074364d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7518: 004dd4fd 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7519: 0131287a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7520: 012c70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7521: 007bd005 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7521: 007bce75 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7522: 012b6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7523: 006daae5 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7523: 006da955 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ 7524: 00536e85 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7525: 0080f681 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7525: 0080f4f1 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7526: 012b9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7527: 007ba441 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7527: 007ba2b1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7528: 0038bdad 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7529: 0131365c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7530: 00546c95 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7531: 012bcedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7532: 01312de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7533: 012c99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7534: 012c4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7535: 012bc63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7536: 00525b41 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7537: 0072f8ad 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7537: 0072f71d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7538: 012c36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7539: 012b37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7540: 012cb974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7541: 01312d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7542: 0131114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7543: 012cb034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7544: 01312e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7545: 012b7ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7546: 011fce54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7547: 006daba9 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7548: 007fb63d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7547: 006daa19 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7548: 007fb4ad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7549: 012b45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7550: 002ffd1d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7551: 003e6dad 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7552: 012bf4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7553: 0041c4d1 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7554: 005d0f39 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7555: 00883c55 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7555: 00883ac5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7556: 01302d38 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7557: 011fcdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7558: 01312e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7559: 0089dc81 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7559: 0089daf1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7560: 01312ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7561: 0121df5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7562: 01313128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7563: 00538a95 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7564: 01216738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7565: 0045b555 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7566: 0089e4fd 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7566: 0089e36d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7567: 012c4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7568: 013113d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7569: 00a8ec48 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7569: 00a8eab0 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7570: 012c0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7571: 012bf298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 7572: 012baa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7573: 012b59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7574: 00875949 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7574: 008757b9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7575: 011fcd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7576: 012c1d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7577: 011fe168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7578: 013111d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7579: 012c5bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7580: 01311d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7581: 005c1271 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7582: 007fa449 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7582: 007fa2b9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7583: 005e2ad5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7584: 00514e65 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7585: 01311316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7586: 0131304c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7587: 01312d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7588: 00663c29 84 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7589: 00781e79 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7590: 006db331 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7589: 00781ce9 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7590: 006db1a1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7591: 005e710d 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7592: 011f4680 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7593: 006cfd3d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7593: 006cfbad 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7594: 0131357e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7595: 0030a939 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7596: 0086e76d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7597: 00810559 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7596: 0086e5dd 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7597: 008103c9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7598: 0036c115 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7599: 00562e49 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7600: 01311cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7601: 012c34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7602: 01313730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7603: 0038e4c1 176 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7604: 012c0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7605: 0085d2cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7605: 0085d13d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7606: 0043f421 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7607: 008199a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7607: 00819815 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7608: 013118a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7609: 012138d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7610: 0077b499 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7610: 0077b309 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7611: 012bff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7612: 012b9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7613: 01312344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7614: 011f54f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7615: 002c7cd9 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7616: 005e4fe1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7617: 0131276c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7618: 012bd9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7619: 006db3dd 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7619: 006db24d 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7620: 013128ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7621: 005d3775 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7622: 01311cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7623: 0044486d 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7624: 00828365 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7624: 008281d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7625: 012b8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7626: 0078447d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7626: 007842ed 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7627: 012b4e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7628: 012bb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7629: 005de7fd 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7630: 012b58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7631: 00820d3d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7631: 00820bad 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7632: 0121384c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7633: 002c6435 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7634: 00818519 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7634: 00818389 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7635: 00342395 292 FUNC GLOBAL DEFAULT 12 cxl_create_dc_event_records_for_extents │ │ │ │ 7636: 013112ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7637: 012b7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7638: 01311196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7639: 006d804d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7639: 006d7ebd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7640: 012be388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7641: 012c3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7642: 013124e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7643: 0131141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7644: 003a9d6d 1992 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7645: 007352a9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7645: 00735119 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7646: 01311344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7647: 01188000 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7648: 013111f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7649: 006d8121 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7649: 006d7f91 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7650: 012c4610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7651: 00807275 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7651: 008070e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7652: 002f5fb1 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7653: 005d0c2d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7654: 0075f9a9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7654: 0075f819 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7655: 012c94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7656: 012bc4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7657: 00546af1 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7658: 005b956d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7659: 012b8840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7660: 01312970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7661: 00735cbd 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7661: 00735b2d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7662: 01311490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7663: 013128a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7664: 008938a5 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7664: 00893715 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7665: 0033138d 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7666: 005a705d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7667: 0083c645 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7667: 0083c4b5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7668: 011fc824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ 7669: 002e77fd 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7670: 011f4a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7671: 0078a9dd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7672: 00882695 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7671: 0078a84d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7672: 00882505 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7673: 0059d939 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7674: 01312ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7675: 006d821d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7676: 006f6921 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7675: 006d808d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7676: 006f6791 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7677: 012b9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7678: 0082888d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7678: 008286fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7679: 01313182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7680: 00596611 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7681: 012c74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7682: 011fc7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7683: 008032bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7683: 0080312d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7684: 012c3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7685: 01312484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7686: 002c005d 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7687: 0087e7e5 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7687: 0087e655 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7688: 01311c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7689: 00330f69 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7690: 002c9cc1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7691: 0081c909 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7691: 0081c779 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7692: 012b72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7693: 011ec304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7694: 003f7ca9 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7695: 0087583d 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7695: 008756ad 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7696: 012b89d0 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7697: 008a1ce5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7697: 008a1b55 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7698: 012b720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7699: 012b2ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7700: 012c2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7701: 01311b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7702: 00532fb5 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7703: 0120b7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7704: 007e8b99 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7704: 007e8a09 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7705: 005b5c29 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7706: 00873b15 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7706: 00873985 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7707: 012f0558 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7708: 012b5b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7709: 0044d519 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7710: 002be5c9 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7711: 012c782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7712: 0081df85 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7712: 0081ddf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7713: 002c26b9 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7714: 007e9789 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7714: 007e95f9 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7715: 013117dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7716: 002df02d 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7717: 012caecc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7718: 0075e6b5 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7719: 00879081 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7718: 0075e525 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7719: 00878ef1 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7720: 012166b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7721: 005d2cb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7722: 0072caf9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7722: 0072c969 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7723: 005e287d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7724: 011f1fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7725: 0081bf19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7726: 0074a291 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7725: 0081bd89 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7726: 0074a101 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7727: 012b6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7728: 01188c58 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7729: 006e7761 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7729: 006e75d1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ 7730: 005a7411 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7731: 00804249 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7731: 008040b9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7732: 003ffe11 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7733: 013131b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7734: 005d37f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7735: 007eaaf5 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7735: 007ea965 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7736: 005eee15 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_post_load │ │ │ │ 7737: 01313410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7738: 004dc36d 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7739: 013135aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7740: 002fa241 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7741: 0044d6bd 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7742: 007fcca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7742: 007fcb19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7743: 0121d404 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7744: 012b73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7745: 0121d380 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7746: 006e7959 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7746: 006e77c9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7747: 012c05fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7748: 004d88e5 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7749: 012c3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7750: 007f93c9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7751: 007feda5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7750: 007f9239 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7751: 007fec15 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7752: 01312074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7753: 005c9311 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7754: 012b7ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ 7755: 00614635 92 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7756: 005f281d 1440 FUNC GLOBAL DEFAULT 12 define_pm_cpregs │ │ │ │ 7757: 01311d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7758: 005809c1 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ 7759: 0060faf1 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7760: 0083e759 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7761: 006f5b19 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7760: 0083e5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7761: 006f5989 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7762: 012c1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7763: 006f5d29 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7763: 006f5b99 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7764: 002c1b39 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7765: 0088ae59 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7766: 00a62f08 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7767: 007fdc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7768: 006f5bd1 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7765: 0088acc9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7766: 00a62d70 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7767: 007fdb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7768: 006f5a41 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7769: 013123d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7770: 013117e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7771: 013135fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7772: 012b47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7773: 012ca320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7774: 0121dcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7775: 00735e41 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7775: 00735cb1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7776: 0131192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7777: 012b6c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7778: 0121dd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7779: 002fe57d 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7780: 01312028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7781: 007339bd 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7781: 0073382d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7782: 002be179 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7783: 0084b3d9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7783: 0084b249 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7784: 003835ad 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7785: 006f5c7d 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7785: 006f5aed 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7786: 012b4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7787: 0131363a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7788: 011ec280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7789: 0053c6e9 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7790: 013126b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7791: 012c4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7792: 0087f6ed 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7792: 0087f55d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7793: 0121d2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7794: 0084a2e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7794: 0084a151 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7795: 0121d278 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7796: 013114d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7797: 012b6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7798: 013125d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7799: 013131bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7800: 002b6a8d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7801: 0122089c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7802: 006f098d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7803: 006f1891 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7802: 006f07fd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7803: 006f1701 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7804: 013114d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7805: 01312e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7806: 012cb134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7807: 01312d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7808: 005101a1 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7809: 00733599 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7809: 00733409 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7810: 01221814 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7811: 004bbcd5 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7812: 00382f19 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7813: 006f088d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7814: 0080bfcd 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7815: 006f1791 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7813: 006f06fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7814: 0080be3d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7815: 006f1601 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7816: 01221688 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7817: 012b6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7818: 0084f30d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7819: 008605dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7818: 0084f17d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7819: 0086044d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7820: 01311bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7821: 00826865 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7821: 008266d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7822: 005f06e1 44 FUNC GLOBAL DEFAULT 12 define_gcs_cpregs │ │ │ │ 7823: 004e5259 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7824: 012c3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7825: 00750c5d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7826: 0084f7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7825: 00750acd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7826: 0084f649 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7827: 01221790 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7828: 002d6a5d 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7829: 0078c781 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7829: 0078c5f1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7830: 012b717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7831: 0131322e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7832: 00865ad9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7832: 00865949 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7833: 013132fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7834: 012c657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7835: 006f090d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7835: 006f077d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7836: 012c1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7837: 006f1811 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7837: 006f1681 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7838: 003b41bd 408 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7839: 005d2d35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7840: 01313282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7841: 012bff4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7842: 01312034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7843: 004ef00d 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7844: 005e020d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7845: 0122170c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7846: 0078258d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7846: 007823fd 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7847: 012c64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7848: 012b4ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7849: 0080511d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7850: 0080e225 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7849: 00804f8d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7850: 0080e095 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7851: 013110bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7852: 007c3bc5 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7852: 007c3a35 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7853: 01312882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7854: 012cac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7855: 005ba0bd 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7856: 012c49f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7857: 012ba88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7858: 012c8b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7859: 012b6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ @@ -7865,277 +7865,277 @@ │ │ │ │ 7861: 012c7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7862: 002c7249 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7863: 01219b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7864: 002be761 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7865: 01218eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7866: 012b4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7867: 011ec9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7868: 0077d4ad 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7868: 0077d31d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7869: 012b83b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7870: 01219c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7871: 00ab4a4c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7872: 01218ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7873: 007e67c1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7874: 00782afd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7873: 007e6631 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7874: 0078296d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7875: 012c2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7876: 0131383a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7877: 013113d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7878: 0060291d 150 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7879: 00873c2d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7879: 00873a9d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7880: 0131368c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 7881: 006138e5 228 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7882: 007fca15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7882: 007fc885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7883: 0055d515 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7884: 012b4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7885: 012c9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7886: 0081aeb1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7887: 007c0a39 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7886: 0081ad21 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7887: 007c08a9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7888: 00342039 110 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7889: 012c1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7890: 005f0239 16 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7891: 01219bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7892: 0084ea85 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7892: 0084e8f5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7893: 01218f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7894: 012b9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7895: 012c50a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7896: 00571ea5 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7897: 0068220d 100 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7898: 0131165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7899: 013117cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7900: 01202ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7901: 0074f031 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7901: 0074eea1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7902: 01312e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7903: 0078700d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7904: 0079c06d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7903: 00786e7d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7904: 0079bedd 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7905: 002fc02d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7906: 00575079 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7907: 00530c89 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7908: 01311ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7909: 012bf54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7910: 00575775 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7911: 006e13ed 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7911: 006e125d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7912: 0131130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7913: 0032b179 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7914: 00743825 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7914: 00743695 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7915: 0052c825 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7916: 005e1215 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7917: 01204db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7918: 008273bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7918: 0082722d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7919: 0059ac21 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7920: 0087561d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7920: 0087548d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7921: 00515035 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7922: 01312660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7923: 0036aa05 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7924: 008699d1 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7924: 00869841 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7925: 01312f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7926: 012ba9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7927: 012b2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7928: 003ef385 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7929: 013117a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7930: 00841861 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7930: 008416d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7931: 01202b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7932: 00767f2d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7932: 00767d9d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7933: 0131226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7934: 0059b93d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7935: 01204d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7936: 005ed6e1 86 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7937: 01312408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7938: 004e6bed 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7939: 012b2ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7940: 0085ed39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7941: 0073498d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7940: 0085eba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7941: 007347fd 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7942: 00610a79 50 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7943: 012be958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7944: 013114d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7945: 01311ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7946: 012b4a68 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7947: 0047f439 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7948: 0044c2dd 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7949: 002bf411 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7950: 01313486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7951: 0032b9b5 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7952: 00828329 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7952: 00828199 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7953: 012cbe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7954: 013132c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7955: 007f06e1 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7956: 007572f1 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7957: 00843181 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7955: 007f0551 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7956: 00757161 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7957: 00842ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7958: 012c8a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7959: 007f5fad 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7959: 007f5e1d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7960: 012c7c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7961: 003420bd 122 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7962: 012c9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7963: 01204ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7964: 0080c201 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7965: 007e1de9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7964: 0080c071 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7965: 007e1c59 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7966: 00525955 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7967: 011ec1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7968: 01313512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7969: 00784521 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7970: 0084a761 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7969: 00784391 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7970: 0084a5d1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7971: 01311582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7972: 008652c1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7972: 00865131 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7973: 012c4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7974: 01311fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7975: 012bb4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7976: 0121e400 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7977: 005f2771 82 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7978: 013117ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7979: 01310e0d 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7980: 012bc11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7981: 00542a55 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7982: 002efa19 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7983: 0077c705 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7984: 008a7bf5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7983: 0077c575 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7984: 008a7a65 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7985: 013136d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7986: 01311b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7987: 006e10dd 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ - 7988: 006fc2d5 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ + 7987: 006e0f4d 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7988: 006fc145 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ 7989: 002c9949 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7990: 0044d56d 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7991: 002ea701 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7992: 012c72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ - 7993: 006fc419 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ + 7993: 006fc289 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ 7994: 00563759 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7995: 005839a1 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7996: 0032b2d5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7997: 0055cef9 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7998: 005e7095 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7999: 00523f39 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 8000: 01311706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 8001: 012bd0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 8002: 012c568c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 8003: 0082d409 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 8004: 0078d95d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 8003: 0082d279 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 8004: 0078d7cd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 8005: 012ba89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 8006: 002cd291 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 8007: 0131312e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ - 8008: 006fc55d 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ + 8008: 006fc3cd 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ 8009: 013121ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 8010: 0131314c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 8011: 008218a9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 8011: 00821719 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 8012: 00329cfd 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 8013: 00835a99 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 8014: 008968a1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 8013: 00835909 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 8014: 00896711 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 8015: 012c3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 8016: 01312044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 8017: 00ab49d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 8018: 01312396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 8019: 005d0349 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 8020: 0081be3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 8020: 0081bcad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 8021: 0041f7fd 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 8022: 0076d5e1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 8022: 0076d451 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 8023: 01187fa0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 8024: 013138ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 8025: 0072f9bd 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 8025: 0072f82d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 8026: 0051a47d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 8027: 006fa4b1 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 8028: 00783ab9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 8027: 006fa321 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 8028: 00783929 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 8029: 012baa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 8030: 01312930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ - 8031: 006fc68d 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ + 8031: 006fc4fd 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ 8032: 012bae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 8033: 012b3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 8034: 0131250e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 8035: 012c2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 8036: 0084e035 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 8036: 0084dea5 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 8037: 00309f69 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 8038: 0081fcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 8038: 0081fb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 8039: 01200bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 8040: 004d8589 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 8041: 004b4931 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ - 8042: 006fc815 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ + 8042: 006fc685 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ 8043: 01312eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 8044: 012bb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 8045: 00734859 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 8045: 007346c9 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 8046: 01214df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 8047: 01313db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 8048: 00843361 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 8048: 008431d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 8049: 01200b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 8050: 01214c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 8051: 012c590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 8052: 01311ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 8053: 012b8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 8054: 005d84c5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 8055: 007e5921 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 8055: 007e5791 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 8056: 01214d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 8057: 00330e09 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 8058: 00530955 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 8059: 012bc77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 8060: 01311744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ - 8061: 006fc9a5 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ + 8061: 006fc815 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ 8062: 0050f8c1 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 8063: 00882035 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 8063: 00881ea5 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 8064: 012b96cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 8065: 011fb27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 8066: 0120f124 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 8067: 012be6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 8068: 01311710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 8069: 012ba80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 8070: 012bac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 8071: 00297369 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 8072: 01200aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 8073: 005fc241 1032 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 8074: 01214cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 8075: 00736e99 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 8075: 00736d09 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 8076: 012c35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 8077: 005c1161 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 8078: 005e29fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 8079: 011fb1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 8080: 007f1189 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 8081: 00874b11 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 8080: 007f0ff9 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 8081: 00874981 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 8082: 003ffa81 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 8083: 007b1e19 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 8084: 008500fd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 8083: 007b1c89 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 8084: 0084ff6d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 8085: 012c21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 8086: 00819c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 8086: 00819aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 8087: 01311fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 8088: 005572e9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 8089: 00765541 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 8090: 008171c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 8091: 0071fab9 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 8089: 007653b1 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 8090: 00817039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 8091: 0071f929 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 8092: 0051442d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 8093: 012b5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 8094: 004450ad 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 8095: 01312d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 8096: 012c8cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 8097: 01312bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 8098: 01312a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 8099: 012b712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 8100: 01312ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 8101: 00524f7d 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 8102: 0078bb6d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 8103: 00879409 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 8104: 007fcd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 8102: 0078b9dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 8103: 00879279 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 8104: 007fcbcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 8105: 00523745 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 8106: 012b61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 8107: 012bd42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 8108: 012bcccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 8109: 01311792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 8110: 01312d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 8111: 012c32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 8112: 012ca6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 8113: 012c05dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 8114: 00807fcd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8115: 00736bd9 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 8114: 00807e3d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8115: 00736a49 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8116: 01313866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8117: 005d03c1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8118: 005883d5 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 8119: 005b5ffd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8120: 004eb5c5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8121: 012c4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8122: 007fdc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8122: 007fda91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8123: 012bfdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8124: 0071e319 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8124: 0071e189 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8125: 0059b385 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8126: 0121762c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls_idx │ │ │ │ 8127: 013119f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8128: 0045afc1 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8129: 00334bc5 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8130: 007ad305 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8130: 007ad175 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8131: 01312696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8132: 01312276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8133: 01311980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8134: 0121e2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8135: 0032b611 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 8136: 005ca685 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 8137: 0056934d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ @@ -8143,46 +8143,46 @@ │ │ │ │ 8139: 0044b25d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8140: 0053e701 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8141: 00514cc9 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8142: 006818a1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8143: 0050db61 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8144: 012ca434 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8145: 013128d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8146: 0086f709 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8146: 0086f579 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8147: 00524d71 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8148: 01200a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8149: 012c46a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8150: 00534425 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 8151: 005e4069 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ - 8152: 006fcb15 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ + 8152: 006fc985 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ 8153: 012c2fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8154: 00681329 40 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8155: 012009a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ 8156: 012bc88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 8157: 005426e5 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 8158: 00300f35 160 FUNC GLOBAL DEFAULT 12 acpi_memory_plug_cb │ │ │ │ 8159: 012c7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 8160: 012052d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270h │ │ │ │ 8161: 012c4630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_EVENT │ │ │ │ 8162: 012baf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ 8163: 0131145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_PRE_SAVE_DSTATE │ │ │ │ 8164: 012bea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_CB_EVENT │ │ │ │ 8165: 012bc09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_UNREALIZE_EVENT │ │ │ │ - 8166: 006fcc91 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ + 8166: 006fcb01 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ 8167: 012c86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 8168: 01312942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_RESET_DSTATE │ │ │ │ 8169: 01312df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8170: 013127fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8171: 003314b9 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8172: 00297541 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8173: 012bb7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8174: 012c3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8175: 002be569 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8176: 00829fe1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8177: 0082dd49 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8176: 00829e51 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8177: 0082dbb9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8178: 012b47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8179: 01205254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8180: 0120091c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8181: 012c575c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8182: 00596589 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8183: 0131252c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 8184: 01311095 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -8194,94 +8194,94 @@ │ │ │ │ 8190: 012c8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 8191: 012b8560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8192: 012c0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8193: 012245f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8194: 00552951 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8195: 012bebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8196: 002ef731 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8197: 0072b201 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8198: 0084f08d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8197: 0072b071 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8198: 0084eefd 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8199: 01212328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8200: 012c552c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8201: 0084d641 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8202: 0082c1b5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8201: 0084d4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8202: 0082c025 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8203: 0121219c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8204: 01311518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8205: 0032c70d 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8206: 01311aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8207: 01313744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8208: 012122a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8209: 01311830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ 8210: 0121c300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_4b │ │ │ │ - 8211: 007b1cc1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8211: 007b1b31 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8212: 012c050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8213: 0063c245 152 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8214: 0054357d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8215: 00809efd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8216: 0072f20d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8215: 00809d6d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8216: 0072f07d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8217: 002fffb1 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8218: 011ebac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8219: 01212220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8220: 00808fa1 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8220: 00808e11 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ 8221: 002c4c2d 148 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8222: 002c4cc1 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8223: 0089f049 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8224: 00851b9d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8223: 0089eeb9 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8224: 00851a0d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 8225: 00614495 56 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8226: 012b8224 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8227: 0059ca29 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8228: 012bd03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8229: 00512a9d 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8230: 01311d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8231: 01312150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 8232: 0071a54d 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 8232: 0071a3bd 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 8233: 002fa191 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8234: 005eed29 44 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_get_vls │ │ │ │ 8235: 002cbe31 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8236: 0084fa31 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8236: 0084f8a1 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8237: 0131179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8238: 0081ff2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8238: 0081fd9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8239: 0131132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8240: 00788f0d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8240: 00788d7d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8241: 0131304e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8242: 00581441 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8243: 012c013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8244: 00862711 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8244: 00862581 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8245: 013110a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8246: 00515a31 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8247: 01312ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8248: 012be218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8249: 013119c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8250: 00737029 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8250: 00736e99 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8251: 005718b9 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8252: 0088eaad 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8252: 0088e91d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8253: 012c4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8254: 011f2058 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8255: 00526e7d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8256: 012bfc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8257: 002be6d1 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8258: 012b6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 8259: 00530bdd 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8260: 0072c451 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8261: 0072cad1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8260: 0072c2c1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8261: 0072c941 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8262: 004b2095 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8263: 012b5b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8264: 01311d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8265: 0131220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8266: 01313250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8267: 0082991d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8267: 0082978d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8268: 012b45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8269: 007694e1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8270: 007f9b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8269: 00769351 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8270: 007f99ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8271: 00511d0d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8272: 01311734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8273: 0031dae5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8274: 012b5c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8275: 012c6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8276: 00871635 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8276: 008714a5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8277: 012bfc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8278: 011f87b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8279: 012b5d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8280: 012ba7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 8281: 005c08b1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8282: 002bebb1 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8283: 01313834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -8291,720 +8291,720 @@ │ │ │ │ 8287: 0131250a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8288: 013137fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8289: 005d043d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8290: 004f5001 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 8291: 005ba439 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8292: 0032bb15 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8293: 012076f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8294: 00857c89 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8294: 00857af9 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8295: 012beb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 8296: 004db5e5 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 8297: 008592e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8297: 00859151 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8298: 012ca070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8299: 012b3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8300: 012b3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8301: 005e60e9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 8302: 01312078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8303: 013131ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8304: 0088ba95 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8304: 0088b905 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8305: 01311df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8306: 01312d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8307: 01312872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8308: 01312e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8309: 00522c11 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8310: 0072c371 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8310: 0072c1e1 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8311: 0120766c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8312: 008752e9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8313: 008a0a71 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8314: 008770ed 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8312: 00875159 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8313: 008a08e1 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8314: 00876f5d 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8315: 011f96a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8316: 012c56cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8317: 002c9b99 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8318: 0073313d 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8318: 00732fad 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8319: 01311e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8320: 00444825 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8321: 012c4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 8322: 0121c720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_4b │ │ │ │ 8323: 005e3c91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8324: 012c35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8325: 012c1668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8326: 002be549 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8327: 00511b71 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8328: 012bb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8329: 0073c0d5 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8329: 0073bf45 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8330: 011eba40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8331: 006ff101 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8331: 006fef71 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8332: 01185e14 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8333: 012b5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8334: 007446bd 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8334: 0074452d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 8335: 0052fe85 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8336: 01311d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8337: 00336811 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8338: 00770a0d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8338: 0077087d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8339: 0055a041 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8340: 012c1a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8341: 012b88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 8342: 002eb8c5 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8343: 012cbe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8344: 01313e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8345: 0075f975 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8345: 0075f7e5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8346: 01313e90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8347: 007842e1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8347: 00784151 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8348: 012c4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8349: 013133d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8350: 0078fbf5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8351: 0087f78d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8350: 0078fa65 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8351: 0087f5fd 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8352: 012c9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8353: 0081bd61 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8354: 0089f419 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8353: 0081bbd1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8354: 0089f289 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8355: 002f906d 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8356: 008692c5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 8357: 0082d611 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 8356: 00869135 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8357: 0082d481 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 8358: 01311432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8359: 007312ed 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8360: 0079313d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8359: 0073115d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8360: 00792fad 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8361: 0057d35d 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8362: 0131337c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8363: 012bf078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 8364: 012b4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8365: 01313dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8366: 012bcaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8367: 002ba6d1 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8368: 004eb7a9 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8369: 012c6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8370: 00855355 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8371: 0083e5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8370: 008551c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8371: 0083e425 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8372: 002c70b1 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 8373: 005b6ae5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8374: 01311160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8375: 013110f2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8376: 01203cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8377: 012b2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8378: 011893b4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8379: 0078b34d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8379: 0078b1bd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8380: 005d12d5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 8381: 0085ca95 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 8381: 0085c905 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 8382: 012cbdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8383: 01203c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8384: 01313070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8385: 012b5b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8386: 00744069 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8386: 00743ed9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8387: 012b7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8388: 006f958d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8389: 008992bd 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8390: 006f9685 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8391: 007f05c1 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8388: 006f93fd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8389: 0089912d 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8390: 006f94f5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8391: 007f0431 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8392: 002ba759 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8393: 012b2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8394: 012c9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8395: 006f977d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8395: 006f95ed 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8396: 013118d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8397: 012c8230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8398: 012ca760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8399: 01312c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8400: 0039c615 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8401: 0120e4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8402: 002c198d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8403: 01312c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8404: 005edb21 260 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8405: 007ad0f1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8405: 007acf61 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8406: 012b6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8407: 0121de54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8408: 01311ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8409: 005469ad 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 8410: 00534069 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8411: 005d1689 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 8412: 0060fe09 90 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8413: 0120e440 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8414: 01203ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8415: 012c49e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8416: 01312850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8417: 00510231 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8418: 012b4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8419: 00873c35 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8419: 00873aa5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8420: 005e4b95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8421: 012c061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8422: 007c0939 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8422: 007c07a9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8423: 002fccdd 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8424: 008a711d 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8424: 008a6f8d 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8425: 012b2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8426: 01311d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8427: 012b4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8428: 012bd5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8429: 012c0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8430: 01186a24 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8431: 00873bd5 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8431: 00873a45 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8432: 01312a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8433: 0059bd45 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8434: 013125a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8435: 008197c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8435: 00819635 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8436: 0120e3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8437: 012c0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8438: 012b9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8439: 00810d99 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8439: 00810c09 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8440: 00553cc9 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8441: 004ad589 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8442: 01312506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8443: 0131327a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8444: 0084fa35 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8445: 00846e75 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8444: 0084f8a5 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8445: 00846ce5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8446: 01311efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8447: 007f3b5d 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8447: 007f39cd 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8448: 01313398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8449: 0131352e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8450: 007463a9 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8450: 00746219 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8451: 01313210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8452: 0120e338 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8453: 0131370c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8454: 0070d371 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8454: 0070d1e1 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8455: 013128d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8456: 01312832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8457: 012b6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8458: 0120e2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8459: 0080a5e1 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8460: 006891b9 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8459: 0080a451 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8460: 00689101 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8461: 002c5f75 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8462: 008283dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8462: 0082824d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8463: 00585ff9 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8464: 002bf531 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8465: 011eb9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8466: 01312a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8467: 012c6e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8468: 01311a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8469: 012c85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8470: 0044a255 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8471: 0131298e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8472: 01312d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8473: 013126f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8474: 0081eab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8474: 0081e921 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8475: 0131294a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8476: 007ffd05 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8476: 007ffb75 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8477: 010ba650 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8478: 0077095d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8478: 007707cd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8479: 011ee170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8480: 013110d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8481: 0120e230 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8482: 013110aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8483: 004b24f9 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8484: 00861579 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8484: 008613e9 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8485: 011ee50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8486: 006ea6b5 280 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8487: 006f9609 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8488: 007d7c19 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8489: 006f9701 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8486: 006ea525 280 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8487: 006f9479 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8488: 007d7a89 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8489: 006f9571 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8490: 012b930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8491: 012b8bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8492: 006f97f9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8493: 00874439 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8494: 0087099d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8492: 006f9669 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8493: 008742a9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8494: 0087080d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8495: 0057d7a5 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8496: 0131381c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8497: 012bda6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8498: 013130da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8499: 0121ddd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8500: 013115a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8501: 0060fed5 40 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8502: 01312cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8503: 012be788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8504: 0081f1e1 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8505: 0075eb59 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8504: 0081f051 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8505: 0075e9c9 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8506: 013115e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8507: 012c0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8508: 0082363d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8508: 008234ad 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8509: 01311b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8510: 01312a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8511: 01205e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8512: 005741b1 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8513: 00852595 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8513: 00852405 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8514: 002a8115 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8515: 012ca424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8516: 005f24f5 76 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8517: 00750bb9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8517: 00750a29 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8518: 01311bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8519: 01203fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8520: 00871681 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8520: 008714f1 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8521: 012c676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8522: 012b285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8523: 00611ca5 136 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8524: 012c2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8525: 011883ec 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8526: 01205dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8527: 0074a85d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8528: 00880849 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8527: 0074a6cd 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8528: 008806b9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8529: 002bdfdd 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8530: 01203f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ 8531: 005ba421 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8532: 012be4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8533: 002bf2f1 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8534: 0080358d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8534: 008033fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8535: 012042dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8536: 012c1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8537: 01205c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8538: 0045afc9 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8539: 013115f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8540: 012c53ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8541: 012c91e8 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8542: 0072f525 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8542: 0072f395 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8543: 0044d195 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8544: 01311786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8545: 01204258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8546: 0131184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8547: 00a65020 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8547: 00a64e88 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8548: 002b64c1 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8549: 00844249 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8550: 0086eba1 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8551: 0089f24d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8549: 008440b9 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8550: 0086ea11 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8551: 0089f0bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8552: 01312e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8553: 01205b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ 8554: 005e04a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8555: 012b58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8556: 012c3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8557: 01203ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8558: 0081ed15 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8558: 0081eb85 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8559: 01313898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8560: 0088b811 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8560: 0088b681 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8561: 00526b4d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8562: 0131123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8563: 01311516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8564: 012c006c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8565: 002b60ed 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8566: 012ca080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8567: 01312b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8568: 012041d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8569: 0121fc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8570: 005e66bd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8571: 008343f9 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8571: 00834269 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8572: 012c9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8573: 01218bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8574: 00813571 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8575: 008808bd 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8576: 008a0e61 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8574: 008133e1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8575: 0088072d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8576: 008a0cd1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8577: 013117e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8578: 00543521 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8579: 00848f3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8579: 00848dad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8580: 01205b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8581: 011889e4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8582: 01218cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8583: 012b5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8584: 01312f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8585: 012cab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8586: 0063d72d 200 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8587: 004b45e9 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8588: 01311ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8589: 00760dad 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8589: 00760c1d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8590: 01312c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8591: 012c19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8592: 012c7c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ 8593: 01205a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8594: 0088e745 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8594: 0088e5b5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8595: 01218c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8596: 00766d75 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8596: 00766be5 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8597: 012c4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8598: 008615f9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8598: 00861469 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8599: 012b99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8600: 013135be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8601: 002f6f5d 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8602: 007fd429 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8603: 007bad85 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8604: 0081412d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8602: 007fd299 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8603: 007babf5 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8604: 00813f9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8605: 012b3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8606: 00855d11 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8607: 00892251 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8606: 00855b81 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8607: 008920c1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8608: 012c8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8609: 01312ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8610: 01311dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8611: 0131117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8612: 007b7ac1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8612: 007b7931 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8613: 00562c99 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8614: 0131245a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8615: 012c38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8616: 01313296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8617: 00681391 80 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8618: 012f04e4 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8619: 002c9fc9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8620: 013120e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8621: 012b5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8622: 00576119 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8623: 00440179 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8624: 01311774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8625: 0084d6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8625: 0084d565 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8626: 005cfa31 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8627: 002be989 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8628: 00874241 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8628: 008740b1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8629: 012b6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8630: 005c7379 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8631: 00a7f238 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8631: 00a7f0a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8632: 012b75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8633: 002f7889 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8634: 01311ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8635: 012c37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8636: 012ca9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8637: 003ffe49 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8638: 012c667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8639: 002be5a1 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8640: 007eab09 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8640: 007ea979 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8641: 011fd484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8642: 011f85a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8643: 011f9284 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8644: 00573f55 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8645: 01311fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8646: 005a71fd 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8647: 006edd45 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8647: 006edbb5 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ 8648: 011fd400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8649: 0057dead 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8650: 01312684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8651: 012beee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8652: 006ecd9d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8653: 00850b89 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8652: 006ecc0d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8653: 008509f9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8654: 01313418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8655: 012ef3f8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8656: 008021d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8656: 00802049 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8657: 0055d96d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8658: 00448321 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8659: 01311332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8660: 013110ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8661: 013127e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8662: 005c0761 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8663: 01312a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8664: 012b76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8665: 007e6925 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8666: 008028e5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8665: 007e6795 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8666: 00802755 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8667: 005e970d 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8668: 012ca984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8669: 005232d9 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8670: 005e8241 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8671: 006ed731 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8671: 006ed5a1 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8672: 004db351 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8673: 012b5d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8674: 011fd37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8675: 00599fdd 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8676: 012b45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8677: 01312c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8678: 005e50d5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8679: 01312dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8680: 013130ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8681: 0087ef55 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8681: 0087edc5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8682: 012b4090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8683: 00554341 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ - 8684: 006f69a1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8684: 006f6811 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8685: 005ce095 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8686: 012b9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8687: 01312d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8688: 00873b19 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8688: 00873989 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8689: 01313dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8690: 012b5d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8691: 006f6bc9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8691: 006f6a39 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8692: 012c9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8693: 0074a8c1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8693: 0074a731 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8694: 012bd33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8695: 012c902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8696: 0072ce89 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8696: 0072ccf9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8697: 011f2580 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8698: 00383809 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8699: 00570e41 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8700: 004e5bb1 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8701: 011fe0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8702: 005223ad 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8703: 012eee78 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8704: 012be688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8705: 002def7d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8706: 002b6251 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8707: 011fe060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8708: 0083e579 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8709: 0085578d 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8710: 0081c7b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8708: 0083e3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8709: 008555fd 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8710: 0081c621 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8711: 012b43c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8712: 0086e8c1 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8712: 0086e731 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8713: 0131215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8714: 00573b09 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8715: 0084998d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8715: 008497fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8716: 002c1b05 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8717: 012ec8fc 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8718: 012baa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8719: 01313660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8720: 0131377e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8721: 011641ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8722: 006d08ad 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8722: 006d071d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8723: 01313808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8724: 012c1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8725: 01216318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8726: 0081fe3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8726: 0081fcad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8727: 012ba1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8728: 006d5b31 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8728: 006d59a1 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8729: 011fdfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8730: 006e9091 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8730: 006e8f01 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8731: 012bd9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8732: 006e9179 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8733: 00791ec5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8732: 006e8fe9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8733: 00791d35 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8734: 012b5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8735: 01216294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8736: 0131264a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8737: 0072244d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8737: 007222bd 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8738: 005e8361 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8739: 005710c9 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8740: 0077a27d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8740: 0077a0ed 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8741: 012b60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8742: 00857499 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8742: 00857309 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8743: 01311d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8744: 002c81c1 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8745: 012c3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8746: 0083447d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8746: 008342ed 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8747: 0131368a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8748: 0073f901 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8748: 0073f771 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8749: 00599b4d 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8750: 013124e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8751: 012cbcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8752: 006ef5bd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8752: 006ef42d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8753: 012c0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8754: 012c09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8755: 004db511 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8756: 004744d5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8757: 005d0531 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8758: 0131349c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8759: 01312aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8760: 01311964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8761: 004da05d 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8762: 01311d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8763: 00893ba9 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8763: 00893a19 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8764: 01311d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8765: 012b3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8766: 00770fad 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8766: 00770e1d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8767: 002c9e05 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8768: 01311082 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8769: 002c9e45 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8770: 0078ad61 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8770: 0078abd1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8771: 012c9d44 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8772: 013114a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8773: 008949d9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8773: 00894849 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8774: 01311b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8775: 012b5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8776: 0078297d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8776: 007827ed 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8777: 00523f61 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8778: 00574b69 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8779: 012c6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8780: 012b6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8781: 00855535 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8782: 0072e351 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8783: 00861b65 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8781: 008553a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8782: 0072e1c1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8783: 008619d5 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8784: 00523a8d 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8785: 01311910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8786: 007a9b01 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8787: 00816c8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8788: 00776661 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8786: 007a9971 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8787: 00816afd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8788: 007764d1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8789: 004ef455 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8790: 007fc835 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8790: 007fc6a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8791: 01312984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8792: 00aadd44 64 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ 8793: 005e2fd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8794: 00884b21 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8794: 00884991 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8795: 01313052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8796: 013112e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8797: 0070fbb1 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8797: 0070fa21 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8798: 012bac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8799: 013133ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8800: 012b9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8801: 00786bc5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8802: 007a8c55 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8801: 00786a35 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8802: 007a8ac5 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8803: 0053930d 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8804: 002ea621 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8805: 013111b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8806: 0131362c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8807: 012c34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8808: 00861075 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8808: 00860ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8809: 011eff58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8810: 012c0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8811: 008772cd 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8812: 0088d2bd 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8811: 0087713d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8812: 0088d12d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8813: 0034185d 228 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8814: 007f1961 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8814: 007f17d1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8815: 013127b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8816: 004f6e9d 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8817: 012c9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8818: 0118913c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8819: 002be539 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8820: 00a8ebc8 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8820: 00a8ea30 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8821: 002fad29 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8822: 01311444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8823: 01313df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8824: 0072c465 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8824: 0072c2d5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8825: 012bb36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8826: 013136b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8827: 00786bbd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8828: 006e8ce9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8827: 00786a2d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8828: 006e8b59 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ 8829: 00531279 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8830: 012c084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8831: 006e8dd5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8831: 006e8c45 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8832: 012b9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8833: 013113a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8834: 013124fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8835: 0085827d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8835: 008580ed 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8836: 013114ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8837: 013111e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8838: 002fc7e5 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8839: 0131272a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8840: 012be448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8841: 012bcf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8842: 012c734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8843: 01312b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8844: 012c3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8845: 0072cc75 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8845: 0072cae5 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8846: 012cb9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8847: 013130fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8848: 01311ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8849: 008627ed 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8850: 00730b69 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8849: 0086265d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8850: 007309d9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8851: 005d05b9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8852: 01311abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8853: 00767201 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8853: 00767071 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8854: 005b6cfd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8855: 012bf4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8856: 002a9f91 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8857: 01311c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8858: 01312cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8859: 004fda09 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8860: 00854979 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8860: 008547e9 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8861: 013126d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8862: 008372c9 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8862: 00837139 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8863: 0131231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8864: 0085f009 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8864: 0085ee79 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8865: 012bcc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8866: 01313656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8867: 005df89d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8868: 0032b875 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8869: 013134a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8870: 00714875 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8870: 007146e5 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8871: 012bc59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8872: 007f4d7d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8872: 007f4bed 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8873: 005e85cd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8874: 012ca560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8875: 005d1e49 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8876: 01311d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8877: 0131182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8878: 012cacf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8879: 012c21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8880: 00297901 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8881: 0075d531 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8881: 0075d3a1 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8882: 01188708 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8883: 01206da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8884: 012c45a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8885: 0044bfc1 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8886: 013121f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8887: 01312234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8888: 012c5bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8889: 012bc28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8890: 01311d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8891: 01312636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8892: 005d26f1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8893: 01206d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8894: 01311d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8895: 009d98f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8896: 00846045 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8897: 007b2759 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8898: 0081fb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8895: 009d975c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8896: 00845eb5 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8897: 007b25c9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8898: 0081f9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8899: 012b96fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8900: 002c5671 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8901: 005e3219 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8902: 011efed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8903: 008748ad 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8903: 0087471d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8904: 0055ee91 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8905: 007e69d5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8905: 007e6845 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8906: 012c8b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8907: 00394151 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8908: 01312f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8909: 01312b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8910: 00836815 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8910: 00836685 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8911: 012c9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8912: 00842d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8912: 00842b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8913: 01206ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8914: 0131266e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8915: 007b13d9 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8915: 007b1249 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8916: 012b62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8917: 012b8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8918: 01312272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8919: 011f525c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8920: 01312c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8921: 013137d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8922: 005de26d 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8923: 01312186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8924: 008178f5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8924: 00817765 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8925: 01311d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8926: 00874045 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8926: 00873eb5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8927: 012bb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8928: 012c8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8929: 0081b869 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8929: 0081b6d9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8930: 012cbf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8931: 012bf2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8932: 012c6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8933: 01312086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8934: 00898161 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8934: 00897fd1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8935: 012c3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8936: 006eebb9 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8936: 006eea29 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8937: 01311598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8938: 003f8195 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8939: 00823f79 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8939: 00823de9 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8940: 0053b13d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8941: 005eeb5d 44 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8942: 01311768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8943: 01312b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8944: 006ee9fd 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8944: 006ee86d 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8945: 00ab49fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8946: 006dc3bd 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8946: 006dc22d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8947: 012c6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8948: 0121fbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8949: 008636e5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8950: 0088aa41 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8949: 00863555 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8950: 0088a8b1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8951: 012c2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8952: 0131254c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8953: 012ba12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8954: 012ba8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8955: 00566441 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8956: 00825221 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8956: 00825091 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8957: 005e65e9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8958: 01223788 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ 8959: 012c664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8960: 007707f5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8961: 006eeadd 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8960: 00770665 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8961: 006ee94d 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ 8962: 0052f701 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8963: 012c8770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8964: 012c5e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8965: 002f93e9 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8966: 0041fd31 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8967: 005df7e1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8968: 00565ca5 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8969: 012b6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8970: 0080e789 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8970: 0080e5f9 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8971: 00440f59 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8972: 002c67bd 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8973: 013131fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8974: 002cd5e1 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8975: 01206c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8976: 00825a75 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8976: 008258e5 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8977: 01311442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8978: 012b42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8979: 01223a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ 8980: 01312db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8981: 012bc2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8982: 0054b275 196 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8983: 012b3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8984: 013120b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8985: 01206b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8986: 006828c9 100 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8987: 009d951c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8987: 009d9384 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8988: 01313322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8989: 0121c06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8990: 00581ad1 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8991: 012bafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8992: 012ca590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8993: 013136b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8994: 012c7ccc 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8995: 008567ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8995: 0085665d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8996: 0121c174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8997: 005d0641 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8998: 011f8498 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8999: 007aa80d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8999: 007aa67d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 9000: 012bac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 9001: 005b8dd5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 9002: 005672f5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 9003: 012c9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 9004: 00334a35 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 9005: 01311748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 9006: 002be5c1 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -9016,177 +9016,177 @@ │ │ │ │ 9012: 00295cc9 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 9013: 012c086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 9014: 0054dcbd 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 9015: 012b5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 9016: 0131133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 9017: 002be5b1 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 9018: 005a7101 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 9019: 00735751 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 9019: 007355c1 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 9020: 012bf198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 9021: 012ba96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 9022: 013127ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 9023: 0131215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 9024: 012bcdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 9025: 00786f8d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 9026: 006d9cad 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 9025: 00786dfd 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 9026: 006d9b1d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 9027: 0131286a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 9028: 0057ddfd 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 9029: 002c9f05 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 9030: 01200ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 9031: 01312f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 9032: 013122ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 9033: 012c3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 9034: 012b2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 9035: 012b9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 9036: 011fbabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 9037: 00738729 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 9038: 006d9d19 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 9037: 00738599 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 9038: 006d9b89 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 9039: 0121e484 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ 9040: 0059e051 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 9041: 013127ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 9042: 00851df9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 9043: 0081bb99 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 9042: 00851c69 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 9043: 0081ba09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 9044: 012c68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 9045: 013132a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 9046: 005c0f41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 9047: 01200e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 9048: 01311202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 9049: 00556bf1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 9050: 012b399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 9051: 011efe50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 9052: 0045ba4d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 9053: 006f67c5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 9053: 006f6635 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 9054: 011fba38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 9055: 012c073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 9056: 01312414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 9057: 013110e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 9058: 0051450d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 9059: 00611165 384 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 9060: 006d9da9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 9060: 006d9c19 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 9061: 01311c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 9062: 009fb1e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 9063: 007462b9 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 9062: 009fb048 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 9063: 00746129 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 9064: 01313628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 9065: 012c73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 9066: 002a7f65 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 9067: 0074a57d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 9067: 0074a3ed 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 9068: 01311752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 9069: 012b937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 9070: 013128a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 9071: 01311b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 9072: 0052561d 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 9073: 0131176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 9074: 00556955 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 9075: 013128ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 9076: 013124e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 9077: 005ccf19 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 9078: 0131189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 9079: 007f42c5 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 9079: 007f4135 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 9080: 01312ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 9081: 01223998 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 9082: 0085d6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 9082: 0085d555 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 9083: 0131333a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 9084: 011f1e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 9085: 007e4cd5 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 9085: 007e4b45 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 9086: 01311096 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 9087: 0044a78d 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 9088: 00869dfd 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 9088: 00869c6d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 9089: 00513059 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 9090: 002ef28d 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 9091: 0053c081 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 9092: 012bee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 9093: 01311418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 9094: 00855fa9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 9095: 007b2cc5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 9096: 0077ccb5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 9094: 00855e19 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 9095: 007b2b35 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 9096: 0077cb25 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 9097: 004fd45d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 9098: 00686281 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 9098: 006861c9 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 9099: 012b52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 9100: 012157c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 9101: 013116f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 9102: 00334a79 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 9103: 003ee591 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 9104: 01311c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 9105: 00524d25 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 9106: 00530f8d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 9107: 012b4eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 9108: 007f12f1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 9109: 00765261 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 9110: 0086dbad 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 9108: 007f1161 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 9109: 007650d1 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 9110: 0086da1d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 9111: 013135a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 9112: 012c30e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 9113: 0120b764 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 9114: 0131130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 9115: 01312cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9116: 01186934 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 9117: 0085f53d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 9117: 0085f3ad 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 9118: 002985c9 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 9119: 01312314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 9120: 013132dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 9121: 005cce59 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 9122: 012b46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 9123: 007f9675 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 9123: 007f94e5 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 9124: 002f83e9 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 9125: 002bdb69 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 9126: 012b5ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 9127: 01312556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 9128: 00523541 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 9129: 005436a9 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 9130: 013119e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 9131: 00750569 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 9131: 007503d9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 9132: 012c7f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9133: 012b97bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9134: 00819ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9134: 00819d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9135: 012b92dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9136: 0072bc79 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9137: 00818139 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9136: 0072bae9 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9137: 00817fa9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9138: 012c565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9139: 012c6fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9140: 012bfe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9141: 006ef791 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9142: 00824de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9143: 007756b5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9141: 006ef601 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9142: 00824c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9143: 00775525 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9144: 0058ae3d 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9145: 013085b0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9146: 01312a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9147: 00810f05 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9148: 0078ba69 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9147: 00810d75 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9148: 0078b8d9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9149: 013136d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9150: 012b4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9151: 01311c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9152: 01311dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 9153: 002e9d31 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9154: 01313108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 9155: 012b4370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9156: 002ba349 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9157: 0084ac05 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9158: 00792a59 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9157: 0084aa75 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9158: 007928c9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9159: 012c7c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 9160: 013131a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9161: 011eda38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9162: 012cc0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9163: 01312f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9164: 0032941d 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9165: 00703619 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9165: 00703489 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9166: 01313260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9167: 00804909 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9167: 00804779 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9168: 013128f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 9169: 0054d9c1 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9170: 00803a6d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9170: 008038dd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9171: 013118e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9172: 012c2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9173: 00745a7d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9173: 007458ed 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9174: 01311c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9175: 01313414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9176: 002cd0a5 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9177: 012be8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9178: 003396bd 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9179: 012bfd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9180: 008a2c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 9181: 0089dd45 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9180: 008a2acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 9181: 0089dbb5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9182: 0120a030 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9183: 0032ae65 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9184: 01312324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 9185: 0056cee1 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9186: 012bb3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9187: 013113b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9188: 012b9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ @@ -9197,266 +9197,266 @@ │ │ │ │ 9193: 011f98b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9194: 01209fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9195: 01311dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9196: 012c595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9197: 01312d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9198: 012b70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9199: 01186390 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9200: 00869ef5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9200: 00869d65 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9201: 011e1350 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9202: 00824075 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9202: 00823ee5 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9203: 013113f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9204: 01215004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9205: 011e1370 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9206: 0036c0fd 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9207: 011e13b0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9208: 0044b0bd 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9209: 01214e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ 9210: 01312586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 9211: 007e6d99 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9211: 007e6c09 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9212: 012caae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9213: 0087ae7d 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9213: 0087aced 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9214: 0121e37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9215: 01214f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9216: 0081cb6d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9216: 0081c9dd 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9217: 012b2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9218: 013111c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9219: 00397581 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9220: 012c1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9221: 0086eeb9 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9221: 0086ed29 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 9222: 005bba1d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9223: 01209f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9224: 012c713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9225: 005fb841 28 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9226: 00329bbd 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9227: 002b8a11 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9228: 0081e189 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9228: 0081dff9 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9229: 01214efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9230: 013114ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9231: 012cad04 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9232: 0076e639 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9232: 0076e4a9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9233: 01226a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ 9234: 005b55ed 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9235: 01313e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9236: 0044c385 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9237: 0076fdb5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9238: 0089dcad 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9237: 0076fc25 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9238: 0089db1d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9239: 012bebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9240: 007fba61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9240: 007fb8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9241: 01311850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9242: 00562be5 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 9243: 012bff9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 9244: 007463a1 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9244: 00746211 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9245: 012c2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9246: 012c052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9247: 006d41e9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9247: 006d4059 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9248: 0044b53d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9249: 007fc7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9249: 007fc62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9250: 0039a215 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9251: 012c3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9252: 013132ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9253: 013137e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9254: 0089dc01 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9254: 0089da71 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9255: 01223890 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9256: 008960e1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9256: 00895f51 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9257: 012b9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9258: 00863af5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9259: 006d4245 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9258: 00863965 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9259: 006d40b5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9260: 0131243a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9261: 0131349e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9262: 012babec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9263: 012c9d18 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9264: 012c0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9265: 01311766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9266: 0121c618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_2h │ │ │ │ 9267: 005d28d9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9268: 002ba3f9 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9269: 00828419 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9270: 00819fbd 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9269: 00828289 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9270: 00819e2d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9271: 0059d335 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9272: 0086debd 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9272: 0086dd2d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9273: 002c8f09 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9274: 0086ede1 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9275: 0076e67d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9274: 0086ec51 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9275: 0076e4ed 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9276: 013138dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9277: 013112d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9278: 01311e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9279: 01311b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9280: 012b948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9281: 002bccd9 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9282: 00342a59 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9283: 01312c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9284: 002cc895 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9285: 01312f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9286: 00843eb9 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9286: 00843d29 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9287: 002fa031 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9288: 012b3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9289: 012ef868 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9290: 012c3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9291: 006d42b1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9292: 00856edd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9291: 006d4121 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9292: 00856d4d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9293: 0039435d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9294: 01311e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9295: 012c1848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9296: 01209ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9297: 012c94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9298: 00820161 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9299: 007e7f01 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9298: 0081ffd1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9299: 007e7d71 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9300: 00526d8d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9301: 0131268e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9302: 01209e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ 9303: 005c93a5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9304: 00711efd 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9304: 00711d6d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9305: 013115d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9306: 00393b71 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9307: 0088d095 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9307: 0088cf05 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9308: 00523345 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 9309: 002e8745 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9310: 013115f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9311: 003e6e0d 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9312: 0088180d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9313: 0083e6a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9314: 007f944d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9312: 0088167d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9313: 0083e515 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9314: 007f92bd 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 9315: 012c5048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 9316: 00809c65 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9316: 00809ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9317: 012ca750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9318: 011894dc 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 9319: 005c0b61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9320: 012b8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9321: 012c9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9322: 012c1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 9323: 012c763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 9324: 005b4309 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9325: 01209d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9326: 012bd9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9327: 007d2d05 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9327: 007d2b75 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9328: 012b8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9329: 007f4c31 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9329: 007f4aa1 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9330: 013111a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9331: 012baefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9332: 0041fcd1 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9333: 011f21e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9334: 008554bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9334: 0085532d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 9335: 00614dad 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9336: 00383755 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9337: 013134b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 9338: 005a77d1 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9339: 01312016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9340: 012b3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9341: 00330775 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9342: 006979c1 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9342: 006978b5 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9343: 013117c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 9344: 0060fced 50 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ 9345: 002c386d 46 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9346: 0121aee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9347: 01312c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9348: 006d4325 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9348: 006d4195 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ 9349: 006811c1 72 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9350: 013131f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9351: 01312628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 9352: 012bd69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9353: 0121c8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4b │ │ │ │ 9354: 00523ae1 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9355: 01201ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9356: 00869fe5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9357: 00836b09 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9356: 00869e55 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9357: 00836979 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9358: 002cca65 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9359: 00864331 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9360: 006d437d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9359: 008641a1 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9360: 006d41ed 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ 9361: 002c377d 94 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9362: 012bc8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9363: 00764565 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9363: 007643d5 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9364: 0121c7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4h │ │ │ │ 9365: 013123c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9366: 004244bd 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9367: 012cae24 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9368: 01201e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9369: 007ff419 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9369: 007ff289 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9370: 0121ae60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9371: 01189c04 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 9372: 013122ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9373: 012cb280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9374: 012c47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9375: 011f03fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9376: 00300189 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 9377: 005e5e6d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 9378: 00790269 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9379: 006e8ec1 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9378: 007900d9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9379: 006e8d31 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9380: 011f1aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9381: 01313050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9382: 0083ea11 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9382: 0083e881 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9383: 005e6d21 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9384: 01311214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9385: 0084cc59 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9386: 006e8b11 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9385: 0084cac9 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9386: 006e8981 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9387: 01312678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9388: 012ba6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9389: 006d43e9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9389: 006d4259 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9390: 00333875 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9391: 009fc324 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9391: 009fc18c 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9392: 01201dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ 9393: 005b89fd 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9394: 012b84f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9395: 002fb7d5 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9396: 01313138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9397: 008a1841 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 9398: 00848b29 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9397: 008a16b1 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 9398: 00848999 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9399: 0055c515 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9400: 013117c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9401: 012beab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9402: 011f060c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9403: 00a7f208 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9403: 00a7f070 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9404: 012be408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9405: 01313e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9406: 012188bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9407: 012bc38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9408: 0131369a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9409: 0131108c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9410: 0131197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9411: 012caf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9412: 0083ad61 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9413: 0071f36d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9412: 0083abd1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9413: 0071f1dd 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9414: 012b44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9415: 012b93dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9416: 004ef371 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9417: 0081e349 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9417: 0081e1b9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9418: 012c6ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9419: 0076fadd 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9419: 0076f94d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9420: 012c661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9421: 0131191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9422: 0087f669 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9422: 0087f4d9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9423: 012b7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9424: 00837139 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9425: 008137b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9426: 0082e5fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9424: 00836fa9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9425: 00813621 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9426: 0082e46d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9427: 012bd38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9428: 012b6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9429: 01218838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9430: 012c6f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9431: 0054b611 312 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_file_dma │ │ │ │ 9432: 01311b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9433: 012bfd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 9434: 008a2c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 9434: 008a2a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 9435: 002ba4a5 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9436: 01313030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 9437: 005e23e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9438: 008a5f4d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9438: 008a5dbd 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9439: 01311e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9440: 012c0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9441: 01216420 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9442: 0077901d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9442: 00778e8d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 9443: 005bbcb5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9444: 01312fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9445: 013127cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 9446: 0056d189 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9447: 00764545 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9447: 007643b5 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9448: 013113fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9449: 013113ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 9450: 005cc011 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9451: 00828b99 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9451: 00828a09 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9452: 012c1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9453: 012c3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9454: 011f7838 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9455: 01311cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9456: 012b32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9457: 013134ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9458: 013124a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9468,134 +9468,134 @@ │ │ │ │ 9464: 01311c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9465: 00563841 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9466: 012c3228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9467: 01216528 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9468: 013135c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9469: 002cf289 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9470: 012c8330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9471: 0076f149 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9471: 0076efb9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9472: 013114ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9473: 012c1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9474: 0075721d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9474: 0075708d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9475: 012bb1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9476: 005cc6b5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9477: 012b3440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9478: 01313450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9479: 00682645 92 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9480: 0131182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9481: 013132b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9482: 012c5c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9483: 01204150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9484: 004ac635 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9485: 007a9f21 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9486: 006e8fa9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9487: 00766c35 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9488: 0082575d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9485: 007a9d91 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9486: 006e8e19 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9487: 00766aa5 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9488: 008255cd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9489: 005b72a9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 9490: 0081e7f9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9490: 0081e669 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9491: 0131144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9492: 006e8bfd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9493: 0085a4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9494: 00897c29 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9492: 006e8a6d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9493: 0085a311 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9494: 00897a99 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9495: 00588271 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9496: 0062fa75 232 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9497: 012040cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9498: 0082a9c1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9499: 00855931 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9498: 0082a831 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9499: 008557a1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9500: 012c65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9501: 0088a855 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9501: 0088a6c5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9502: 012cadf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9503: 01313e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9504: 01311f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9505: 01312106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9506: 008539bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9506: 0085382d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9507: 01311a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9508: 006d6841 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9509: 00722305 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9510: 00697a5d 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9508: 006d66b1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9509: 00722175 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9510: 00697951 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9511: 011f9830 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9512: 01312f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 9513: 005cc339 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9514: 012c4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9515: 0131223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9516: 00395ddd 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9517: 006d68d9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9517: 006d6749 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9518: 012cb0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9519: 01204048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9520: 00587f4d 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9521: 002c9c3d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9522: 005878fd 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9523: 012b7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9524: 012b31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9525: 00a7f210 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9525: 00a7f078 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9526: 012beeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9527: 012ba95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9528: 012c8ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9529: 013136ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9530: 012c5db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9531: 01313006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9532: 0131220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9533: 01311d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9534: 012b9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9535: 0056158d 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9536: 012c2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9537: 00537cc9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9538: 0074ef35 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9538: 0074eda5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9539: 012b6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9540: 00853fd9 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ - 9541: 006d6991 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9540: 00853e49 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 9541: 006d6801 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9542: 0131190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9543: 012b53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9544: 012bc50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 9545: 002c0345 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9546: 002ef8a9 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9547: 01312dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9548: 005cbd41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9549: 01188510 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9550: 01313740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9551: 0076dee5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9551: 0076dd55 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9552: 012bb13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9553: 01311906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9554: 00833019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9555: 00850455 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9554: 00832e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9555: 008502c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9556: 002ce1b1 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9557: 00809b35 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9557: 008099a5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9558: 005f0005 268 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9559: 002c8e51 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9560: 00824e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9561: 008494f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9562: 0085ee29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9560: 00824ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9561: 00849361 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9562: 0085ec99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9563: 0120d33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9564: 006e3909 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9564: 006e3779 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9565: 012c9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9566: 012b8540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9567: 00329ee1 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9568: 012c6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9569: 0089f2a1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9569: 0089f111 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9570: 002e46fd 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9571: 012bf388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ - 9572: 006895b9 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9572: 00689501 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9573: 012c2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9574: 0044288d 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9575: 002dc075 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9576: 00859179 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9576: 00858fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9577: 002ca4d1 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9578: 005b6b2d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9579: 006dc949 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9579: 006dc7b9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ 9580: 012bf218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 9581: 0089d799 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9581: 0089d609 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9582: 01312a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9583: 006e39f9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9584: 00888c21 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9583: 006e3869 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9584: 00888a91 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9585: 005d4cf5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9586: 0089e159 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9586: 0089dfc9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9587: 0052c589 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9588: 006dc9a5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9589: 0077c8a1 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 9590: 00853f21 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 9588: 006dc815 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9589: 0077c711 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9590: 00853d91 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 9591: 0131359c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9592: 012c1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9593: 002b51b1 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9594: 00526e69 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 9595: 011f8b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9596: 003b24f1 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9597: 002bd215 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ @@ -9603,698 +9603,698 @@ │ │ │ │ 9599: 011f7acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9600: 012010d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9601: 013135a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9602: 0059d5d5 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9603: 005e6119 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9604: 01206fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9605: 01312874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9606: 006dca01 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9606: 006dc871 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9607: 011ef2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9608: 012c6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9609: 007818e5 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9609: 00781755 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9610: 012b6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9611: 0077cd4d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9611: 0077cbbd 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9612: 0131352c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9613: 01313586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9614: 012b3360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9615: 01311dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9616: 01219834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9617: 012b4080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9618: 012c8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 9619: 01201054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9620: 00859755 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9620: 008595c5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9621: 0121993c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9622: 01313014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9623: 0082cb29 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9624: 00817115 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9623: 0082c999 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9624: 00816f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9625: 012c7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9626: 01311142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9627: 004499fd 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9628: 01206f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9629: 006f289d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9630: 0077c85d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9629: 006f270d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9630: 0077c6cd 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9631: 012c4620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9632: 012b8880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9633: 011eeed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9634: 00818495 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9634: 00818305 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9635: 012ba11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9636: 006f2795 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9636: 006f2605 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9637: 012b95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9638: 007ff0dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 9638: 007fef4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 9639: 012b8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9640: 0131177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9641: 00329911 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9642: 012198b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9643: 0131299c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9644: 0074abcd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9644: 0074aa3d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9645: 005ba431 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9646: 0086a079 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9647: 0086f82d 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9646: 00869ee9 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9647: 0086f69d 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9648: 013125f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9649: 004445b5 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9650: 005bbc69 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9651: 008446cd 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9651: 0084453d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9652: 0044c9e5 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9653: 00a7f1d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9654: 0088e979 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9655: 006eb439 80 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9653: 00a7f03c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9654: 0088e7e9 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9655: 006eb2a9 80 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9656: 012b4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9657: 01200fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9658: 002a9491 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9659: 006f2819 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9659: 006f2689 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9660: 01311bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9661: 01311cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9662: 012b3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9663: 002b8889 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9664: 002b9199 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9665: 01188b28 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9666: 00703699 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9666: 00703509 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9667: 013128ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9668: 0082fcb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9669: 0084fd8d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9668: 0082fb21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9669: 0084fbfd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9670: 0131311e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9671: 012ca5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9672: 012c039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9673: 011e9950 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9674: 012b7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9675: 00512e71 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9676: 00522fe1 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9677: 0082afe9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9677: 0082ae59 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9678: 01200f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9679: 01311bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9680: 0075798d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9681: 006ec47d 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9680: 007577fd 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9681: 006ec2ed 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9682: 01311bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9683: 005e1489 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9684: 00862c51 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9685: 006eda8d 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9684: 00862ac1 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9685: 006ed8fd 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9686: 010be4f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9687: 005d4d71 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9688: 008559ed 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9689: 006dca61 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9688: 0085585d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9689: 006dc8d1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9690: 00ab45b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9691: 002f9309 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9692: 006ecc71 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9692: 006ecae1 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ 9693: 005e1d75 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9694: 0086ef2d 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9694: 0086ed9d 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9695: 0057056d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9696: 012c060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9697: 006dcab1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9698: 008808c9 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9697: 006dc921 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9698: 00880739 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9699: 0131202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9700: 012c4640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9701: 0043b815 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9702: 0131234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9703: 01311ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9704: 01312d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9705: 005591e5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9706: 002fa2bd 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9707: 004d8679 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9708: 005ccb35 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9709: 012b6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9710: 006e144d 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9711: 008584b5 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9710: 006e12bd 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9711: 00858325 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9712: 002bd7ed 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9713: 006ed5fd 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9713: 006ed46d 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9714: 0058ec01 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9715: 0072c449 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9715: 0072c2b9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9716: 01311e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9717: 01311826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9718: 012c22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9719: 013132e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9720: 00782aad 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9720: 0078291d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9721: 011ef274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9722: 012b5d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9723: 012cba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9724: 0072b235 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9724: 0072b0a5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9725: 012bc3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9726: 0074a419 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9727: 006dcb01 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9726: 0074a289 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9727: 006dc971 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9728: 005148cd 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9729: 002fd4ad 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9730: 012c0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9731: 013113aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9732: 012b85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9733: 01213f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9734: 013110eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9735: 012c3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9736: 01213df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9737: 00512831 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9738: 01228df0 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9739: 01311a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9740: 0084baed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9741: 006fb391 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9740: 0084b95d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9741: 006fb201 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9742: 0033660d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9743: 01213f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9744: 006fb505 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9744: 006fb375 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9745: 012bfc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9746: 012c8b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9747: 012cb740 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9748: 0072ccf9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9749: 00840e09 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9748: 0072cb69 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9749: 00840c79 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9750: 002f7585 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9751: 011eee54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9752: 006fb409 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9752: 006fb279 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9753: 0122278c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9754: 012b78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9755: 01312e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9756: 005ba429 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9757: 00447605 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9758: 00862a31 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9758: 008628a1 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9759: 012c4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9760: 0118633c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9761: 0052fbb5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9762: 01312498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9763: 01213e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9764: 012c6f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9765: 0131246e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9766: 00306919 152 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9767: 00838995 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9768: 006eb6c9 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9769: 0072b1ad 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9770: 006ddffd 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9771: 006fb485 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9772: 007367e9 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9767: 00838805 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9768: 006eb539 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9769: 0072b01d 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9770: 006dde6d 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9771: 006fb2f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9772: 00736659 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9773: 011885f0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9774: 00863309 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9774: 00863179 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9775: 00383ef5 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9776: 0083b491 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9777: 00873da5 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9776: 0083b301 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9777: 00873c15 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9778: 0131342e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9779: 005cde21 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9780: 006de0c1 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9780: 006ddf31 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9781: 013133be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9782: 01312de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9783: 00846821 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9783: 00846691 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9784: 002c9bfd 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9785: 007bb469 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9785: 007bb2d9 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9786: 01312040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ 9787: 005fb85d 74 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_nvx_eff │ │ │ │ - 9788: 007824cd 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9788: 0078233d 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9789: 002a8051 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9790: 003bad09 6 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9791: 002cc715 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9792: 0044bf71 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9793: 01312908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9794: 013133a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9795: 00442ebd 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9796: 012c1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9797: 00840b31 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9797: 008409a1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9798: 0131174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9799: 005cc205 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9800: 00808b91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9801: 007e9c39 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9800: 00808a01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9801: 007e9aa9 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9802: 012caf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9803: 008330cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9803: 00832f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9804: 00538815 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9805: 0032c981 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9806: 0131246a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9807: 012c1db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9808: 008a446d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9808: 008a42dd 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9809: 005d4a75 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ - 9810: 006971f9 6 FUNC GLOBAL DEFAULT 12 delay_exception │ │ │ │ + 9810: 006970ed 6 FUNC GLOBAL DEFAULT 12 delay_exception │ │ │ │ 9811: 013131ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9812: 012b7b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9813: 012c101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9814: 012b4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9815: 01311d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9816: 0060c365 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9817: 006f047d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9817: 006f02ed 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9818: 013115ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9819: 012c64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9820: 006de195 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9820: 006de005 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9821: 013124dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9822: 012bd48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9823: 00731399 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9823: 00731209 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9824: 0050c96d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9825: 0036ca99 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9826: 002c820d 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9827: 01311fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9828: 006f037d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9828: 006f01ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ 9829: 00614329 32 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9830: 011ff710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9831: 0131238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9832: 0043b951 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9833: 01312eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9834: 012bc74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9835: 01311684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9836: 01311a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9837: 0088d36d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9837: 0088d1dd 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9838: 01311058 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9839: 0039a461 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9840: 011ff68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9841: 012baf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9842: 0071f461 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9842: 0071f2d1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9843: 012c16c8 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9844: 006f03fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9844: 006f026d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9845: 0036bdd9 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9846: 00711e11 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9846: 00711c81 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9847: 01312ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9848: 01312c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9849: 012c1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9850: 00510269 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9851: 00835c81 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9852: 0084fc31 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9851: 00835af1 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9852: 0084faa1 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9853: 011643b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9854: 00828905 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9855: 0081ffe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9854: 00828775 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9855: 0081fe51 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9856: 005cccb9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9857: 01311644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9858: 0071cf41 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9859: 007e516d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9858: 0071cdb1 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9859: 007e4fdd 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9860: 013117c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9861: 013117fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9862: 00610415 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9863: 01311438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9864: 012c85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9865: 0057096d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9866: 012c3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9867: 00749385 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9868: 0087f729 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9867: 007491f5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9868: 0087f599 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9869: 012c58bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9870: 0088ac89 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9870: 0088aaf9 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9871: 01222684 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9872: 008431f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9872: 00843069 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9873: 012b921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9874: 0121a074 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9875: 00891a89 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9875: 008918f9 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9876: 012bd1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9877: 012cb270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9878: 005d4df1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9879: 01312804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9880: 007330f1 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9880: 00732f61 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9881: 0121a17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9882: 005745ad 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9883: 013119d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9884: 0081ddb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9885: 007aa135 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9884: 0081dc25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9885: 007a9fa5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9886: 0131219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9887: 002c8715 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9888: 008a1529 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9888: 008a1399 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9889: 01312306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9890: 01313222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9891: 012ef6b8 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9892: 012c6edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9893: 00821a29 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9893: 00821899 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9894: 012bb31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9895: 012beb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9896: 005cfe59 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9897: 006dddb5 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9898: 00815a2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9897: 006ddc25 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9898: 0081589d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9899: 0131288e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9900: 007d2b2d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9900: 007d299d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9901: 012b771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9902: 0120c448 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9903: 012b784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9904: 00810251 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9904: 008100c1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9905: 0121a0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ 9906: 0059eeb1 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9907: 002cc725 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9908: 009fb1c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9908: 009fb02c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9909: 002bdd4d 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9910: 0089f101 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9910: 0089ef71 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9911: 00437705 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9912: 0085f1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9913: 0089f4fd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9914: 006dde65 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9912: 0085f01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9913: 0089f36d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9914: 006ddcd5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9915: 003b3629 48 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9916: 00734569 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9916: 007343d9 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9917: 0044a4a1 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9918: 008069ed 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9918: 0080685d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9919: 01311496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9920: 002e4151 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9921: 0078bd59 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9922: 00828545 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9921: 0078bbc9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9922: 008283b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9923: 011ef1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9924: 00392b09 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9925: 003b7df9 544 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9926: 007f878d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9926: 007f85fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9927: 0052bf55 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9928: 012b6c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9929: 0120c340 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9930: 01189368 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9931: 00738351 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9931: 007381c1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9932: 01312baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9933: 00309f5d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9934: 012c0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9935: 0085af79 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9935: 0085ade9 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9936: 0041ea9d 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9937: 012b4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9938: 006ddf31 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9938: 006ddda1 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9939: 01312f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9940: 0060fb29 28 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9941: 011eedd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9942: 0060fdad 66 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9943: 011ff608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9944: 004b3d81 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9945: 012b3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9946: 0078c861 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9947: 0076ff51 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9946: 0078c6d1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9947: 0076fdc1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9948: 012b3510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9949: 013113ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9950: 005dbe61 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9951: 004f84c9 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9952: 012bcc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9953: 011ff584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9954: 012c768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ 9955: 0060ef3d 166 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9956: 0073e3bd 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9956: 0073e22d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9957: 005894b1 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9958: 013124a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9959: 0059c8fd 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9960: 012cb690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9961: 0131377c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9962: 00846381 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9963: 00808445 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9964: 00869135 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9965: 00824ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9962: 008461f1 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9963: 008082b5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9964: 00868fa5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9965: 00824d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9966: 012113b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9967: 012bb78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9968: 012b91cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9969: 00783201 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9969: 00783071 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9970: 005eee9d 124 FUNC GLOBAL DEFAULT 12 common_semi_arg │ │ │ │ 9971: 0120c130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9972: 006e9d09 52 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9973: 007e41b1 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9974: 007f1099 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9972: 006e9b79 52 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9973: 007e4021 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9974: 007f0f09 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9975: 013126ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9976: 012c52ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9977: 012096e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9978: 012ca850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9979: 0083fe71 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9979: 0083fce1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9980: 01313dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9981: 0121132c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9982: 008975d9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9982: 00897449 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9983: 01209664 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9984: 0131238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9985: 013118da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9986: 006ea351 592 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9986: 006ea1c1 592 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9987: 0059c359 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9988: 013118dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9989: 0087f691 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9990: 008a7115 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9991: 008710cd 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9989: 0087f501 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9990: 008a6f85 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9991: 00870f3d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9992: 005968e5 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9993: 00892279 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9993: 008920e9 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9994: 005e8b3d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9995: 0085f5c1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9995: 0085f431 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9996: 0039c9a1 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9997: 012b49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9998: 01312e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9999: 012112a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 10000: 012b7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 10001: 00336235 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 10002: 01312a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 10003: 0131147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 10004: 00894dd5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 10004: 00894c45 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 10005: 0059da55 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 10006: 01311fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 10007: 01312148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 10008: 013131c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 10009: 012ca3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 10010: 005e4215 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 10011: 00821cb5 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 10012: 00765991 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 10011: 00821b25 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 10012: 00765801 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 10013: 012095e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 10014: 0043ba8d 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 10015: 00586801 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 10016: 00827b25 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 10017: 0085ea69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 10016: 00827995 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 10017: 0085e8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 10018: 012cab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 10019: 01189408 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 10020: 012b4dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 10021: 012cbe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 10022: 012bb28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 10023: 0120c3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 10024: 013138d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 10025: 01313472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 10026: 012bb43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 10027: 00833181 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 10027: 00832ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 10028: 01312e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 10029: 00737dc5 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 10029: 00737c35 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 10030: 005b6f91 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 10031: 012bf308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 10032: 01313de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 10033: 013133de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 10034: 00801b85 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 10034: 008019f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 10035: 01202fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 10036: 0131333e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 10037: 005b7219 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 10038: 0120c2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 10039: 01312914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 10040: 011f20dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 10041: 012eeeac 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 10042: 0088c735 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 10042: 0088c5a5 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 10043: 01202f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 10044: 004ac639 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 10045: 013127d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 10046: 0053e9f1 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 10047: 005d10c5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 10048: 0060fdf1 22 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 10049: 0122257c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 10050: 00824e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 10051: 0082581d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 10050: 00824c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 10051: 0082568d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 10052: 01311da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 10053: 00a7f1c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 10053: 00a7f030 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 10054: 00536419 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 10055: 01312192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 10056: 01312c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 10057: 002c9ab9 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 10058: 011935d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 10059: 0050e7d9 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 10060: 0060f295 82 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 10061: 012c11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 10062: 01312b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 10063: 012b58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 10064: 00424be5 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 10065: 008a0919 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 10065: 008a0789 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 10066: 01202ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 10067: 012bd50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 10068: 01311b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 10069: 00589b5d 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 10070: 011890b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 10071: 012bc71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 10072: 005cfe65 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 10073: 012232e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 10074: 013137d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 10075: 00678275 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 10076: 013138e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 10077: 005a188d 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 10078: 011f9a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 10079: 00802899 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 10079: 00802709 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 10080: 005b6ee9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 10081: 0131383c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 10082: 009d9284 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 10082: 009d90ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 10083: 012bed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 10084: 0060cb99 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 10085: 011f4db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 10086: 0120955c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ 10087: 0060cf15 254 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 10088: 00893601 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 10089: 0074c459 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 10088: 00893471 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 10089: 0074c2c9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 10090: 012b3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 10091: 00544445 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 10092: 0060cc9d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 10093: 012b8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 10094: 00681dd1 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 10095: 0073733d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 10096: 007707fd 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 10095: 007371ad 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 10096: 0077066d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 10097: 012094d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 10098: 012c765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 10099: 012b8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 10100: 01312b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 10101: 0073589d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 10101: 0073570d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 10102: 01313e94 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 10103: 0058ecad 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 10104: 0080fde5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 10104: 0080fc55 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 10105: 002b8ba5 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 10106: 013132aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 10107: 008077cd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 10107: 0080763d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 10108: 012c8820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 10109: 00812611 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 10109: 00812481 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 10110: 0060cdd5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 10111: 01311a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 10112: 012b9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 10113: 0080c621 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 10114: 0077c571 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 10113: 0080c491 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 10114: 0077c3e1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 10115: 005e851d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 10116: 012c83b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 10117: 012b47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 10118: 01209454 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 10119: 01312a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 10120: 0089db95 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 10120: 0089da05 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 10121: 012c777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 10122: 013122e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 10123: 01313876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10124: 006e315d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 10125: 007f5771 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 10124: 006e2fcd 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 10125: 007f55e1 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 10126: 01311696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 10127: 0080f261 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 10127: 0080f0d1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 10128: 005e414d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 10129: 01313e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 10130: 006e31c1 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 10130: 006e3031 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 10131: 0131227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 10132: 0082cdd1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 10132: 0082cc41 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 10133: 01311932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 10134: 0072f969 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 10134: 0072f7d9 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 10135: 005d0735 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 10136: 012bcdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 10137: 01312c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 10138: 005cc281 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 10139: 002ca051 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 10140: 012b9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 10141: 01207c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 10142: 008a1261 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ - 10143: 006e3249 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 10142: 008a10d1 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 10143: 006e30b9 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 10144: 00445441 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 10145: 0131259c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 10146: 012b8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 10147: 012b4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 10148: 01207b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 10149: 008798ed 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 10149: 0087975d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 10150: 01313e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10151: 005f3695 58 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10152: 0071f95d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10153: 007fb0a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10152: 0071f7cd 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10153: 007faf15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 10154: 0131228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10155: 012c5ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10156: 006d63ad 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10156: 006d621d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10157: 005990dd 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10158: 01312be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10159: 012c115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10160: 012c4a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10161: 0059a18d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10162: 012c3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10163: 013130ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10164: 012b3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10165: 0089f92d 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10165: 0089f79d 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10166: 0131182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10167: 013110fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10168: 006d6481 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10168: 006d62f1 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10169: 01311db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10170: 01312124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10171: 00741465 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10171: 007412d5 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10172: 01312a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10173: 012b49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10174: 01311182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10175: 01311ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10176: 01207b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10177: 0041bfe5 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 10178: 0131211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10179: 00861f15 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10179: 00861d85 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 10180: 005bb685 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10181: 00447589 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10182: 00682865 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10183: 006e803d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10183: 006e7ead 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10184: 0054268d 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10185: 0131109b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10186: 01311e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 10187: 005b777d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10188: 012072d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10189: 012b977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10190: 007f41a5 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10190: 007f4015 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10191: 012c93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10192: 006d6579 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10192: 006d63e9 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ 10193: 0056afed 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10194: 002fa4ad 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10195: 0072dec5 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10195: 0072dd35 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10196: 00340679 520 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10197: 00738411 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10197: 00738281 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10198: 0120724c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10199: 003f1769 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10200: 012b5df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10201: 006e8235 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10201: 006e80a5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10202: 01311ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10203: 012b8580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10204: 005839d9 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 10205: 0131351a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10206: 01311862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10207: 0080f8bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10207: 0080f72d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 10208: 0060f2e9 230 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10209: 009fc31c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10209: 009fc184 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10210: 002c650d 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10211: 012b705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10212: 013117aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10213: 006eb995 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10213: 006eb805 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ 10214: 0053d119 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10215: 0080229d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10215: 0080210d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10216: 012071c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10217: 012c660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10218: 003cdd7d 28 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10219: 0131281a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 10220: 005bb619 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10221: 012c00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10222: 011f4d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10223: 005d07ad 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10224: 008834a1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10224: 00883311 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10225: 012b7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10226: 011fccc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10227: 012bc33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10228: 012c27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10229: 003026bd 592 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10230: 012cb74c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10231: 012b9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10232: 013121e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10233: 01313e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10234: 012b54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10235: 012c8880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10236: 007fe129 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10236: 007fdf99 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10237: 011fcc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10238: 00447f59 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10239: 012bf058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 10240: 012b4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10241: 01311a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10242: 012b8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10243: 012c1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10244: 00682271 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10245: 00599051 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10246: 012b788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10247: 01311c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10248: 0072c429 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10248: 0072c299 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 10249: 005e54d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 10250: 008639b1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10250: 00863821 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10251: 005d5081 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10252: 002b7ae9 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10253: 0086fdb9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10253: 0086fc29 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10254: 012baebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10255: 002b2c69 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10256: 006ef45d 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10256: 006ef2cd 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10257: 012b6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10258: 012c8b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10259: 0080a75d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10259: 0080a5cd 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10260: 005eecfd 44 FUNC GLOBAL DEFAULT 12 kvm_arm_steal_time_finalize │ │ │ │ 10261: 012b6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10262: 0089654d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10262: 008963bd 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10263: 013136ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10264: 011fcbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ 10265: 006131d9 336 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10266: 006ef301 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10266: 006ef171 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10267: 003b91e1 128 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10268: 012c75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10269: 003efea1 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10270: 012c3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10271: 01225db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10272: 01311a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10273: 002bf211 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10274: 007854b1 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10274: 00785321 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10275: 012c2fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10276: 0089e11d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10276: 0089df8d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10277: 013126ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10278: 013136ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10279: 006ef375 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10279: 006ef1e5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10280: 0054de3d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10281: 002db0cd 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10282: 01311fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10283: 0041eb35 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10284: 0131353c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10285: 012bdf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10286: 01312a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10287: 00335185 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10288: 00589ba5 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10289: 00835969 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10289: 008357d9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 10290: 012035f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10291: 012b953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10292: 01311cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10293: 00662619 220 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10294: 013128b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10295: 012bea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10296: 01313478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ @@ -10312,19 +10312,19 @@ │ │ │ │ 10308: 013120f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10309: 01313e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10310: 0131122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10311: 005eaee1 180 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10312: 012c33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10313: 004b533d 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10314: 012c716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10315: 007b0019 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10316: 00769645 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10317: 00892145 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10315: 007afe89 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10316: 007694b5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10317: 00891fb5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 10318: 005ae9cd 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10319: 0080dff9 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10319: 0080de69 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10320: 01312258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10321: 002b2a79 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10322: 012c3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 10323: 002e7995 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10324: 00523405 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 10325: 01212430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl_idx │ │ │ │ 10326: 005e6081 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ @@ -10336,44 +10336,44 @@ │ │ │ │ 10332: 012034f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10333: 0118920c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10334: 012ba7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10335: 0131155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10336: 012cb380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 10337: 00536edd 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ 10338: 005fb439 56 FUNC GLOBAL DEFAULT 12 arm_do_plugin_vcpu_discon_cb │ │ │ │ - 10339: 007460f9 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10340: 0072c45d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10339: 00745f69 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10340: 0072c2cd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10341: 012c8350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10342: 01217188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10343: 0052497d 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10344: 002b7ba1 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10345: 00845f99 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10346: 0074a301 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10345: 00845e09 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10346: 0074a171 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10347: 0131338a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 10348: 0066c349 208 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10349: 011ee278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10350: 01216ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10351: 008552dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10351: 0085514d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10352: 01311e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10353: 01217104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10354: 01313826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10355: 007b65bd 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10356: 00805635 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10355: 007b642d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10356: 008054a5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 10357: 005b4721 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10358: 00319935 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10359: 012cad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10360: 01311c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10361: 00855661 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10361: 008554d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10362: 01311616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10363: 0131379e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 10364: 0085107d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 10364: 00850eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 10365: 012bec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10366: 0086eb39 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10366: 0086e9a9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10367: 0131154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10368: 0086069d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10368: 0086050d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10369: 012bc2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10370: 002d9b19 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10371: 01311396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10372: 0131164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10373: 01311534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10374: 01217080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10375: 011ededc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10381,108 +10381,108 @@ │ │ │ │ 10377: 0131315e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 10378: 01189a90 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10379: 01311aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10380: 012c6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10381: 005d0829 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10382: 0131305c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10383: 01312d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10384: 0089eb29 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10384: 0089e999 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10385: 013130b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 10386: 005dc105 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10387: 012bce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10388: 00860f91 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 10389: 008a0d81 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 10388: 00860e01 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10389: 008a0bf1 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 10390: 0131140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10391: 01312e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10392: 0059af2d 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10393: 00784249 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10393: 007840b9 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10394: 012c6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 10395: 005e5269 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 10396: 00793b39 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10396: 007939a9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10397: 01312e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10398: 00526d15 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10399: 002fb231 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10400: 01312efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 10401: 002c392d 44 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10402: 012b5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10403: 006ef3e9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10403: 006ef259 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10404: 01312962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10405: 007136e1 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10405: 00713551 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10406: 012b33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10407: 012bae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10408: 0072c4a5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 10408: 0072c315 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 10409: 00614735 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10410: 005d39f9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10411: 01186300 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10412: 004e6dc5 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10413: 0084640d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10413: 0084627d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 10414: 0066be0d 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10415: 0082ec55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10415: 0082eac5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10416: 012b58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10417: 012b6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10418: 00733a9d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10418: 0073390d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10419: 012b49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10420: 012bb71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10421: 012c78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10422: 00734b45 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10423: 007223ed 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10422: 007349b5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10423: 0072225d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10424: 012b6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 10425: 005b4849 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10426: 00734aa9 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10426: 00734919 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10427: 01312904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10428: 01311e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10429: 013112e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10430: 01311c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10431: 00556609 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10432: 002df215 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10433: 012bb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10434: 012c1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10435: 0085922d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10436: 00841179 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10435: 0085909d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10436: 00840fe9 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10437: 0131299a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10438: 013110de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ 10439: 01312a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10440: 0089de75 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10440: 0089dce5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 10441: 005e322d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10442: 007607d1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10442: 00760641 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10443: 012c6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10444: 0088a379 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10444: 0088a1e9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 10445: 002c3ea5 30 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10446: 012c3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10447: 0085e2b9 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10448: 007fcff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10449: 00864f1d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10447: 0085e129 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10448: 007fce61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10449: 00864d8d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10450: 012c7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10451: 012ca810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10452: 0053e755 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 10453: 012bf038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 10454: 00892725 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10454: 00892595 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10455: 011f88b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10456: 01311e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10457: 0131299e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10458: 013119ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10459: 00851f0d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10459: 00851d7d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10460: 004b66bd 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10461: 013133d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10462: 002beeed 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10463: 0045cb5d 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10464: 011f7a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10465: 007fff9d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10466: 00840679 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10467: 008963e9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10465: 007ffe0d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10466: 008404e9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10467: 00896259 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10468: 013121be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 10469: 0059f8d5 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 10470: 0131146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10471: 008751fd 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10471: 0087506d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10472: 012b28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10473: 0131341c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10474: 012c8810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 10475: 005290a9 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10476: 011fcfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10477: 007879bd 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10477: 0078782d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10478: 01311866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10479: 011fc614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10480: 012c39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10481: 012baf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10482: 012b4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10483: 011fcf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10484: 01312052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ @@ -10495,98 +10495,98 @@ │ │ │ │ 10491: 013114b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10492: 012bb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10493: 005e9e19 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 10494: 011fc590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10495: 01185ff4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10496: 012b911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10497: 01313dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10498: 0083d899 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10498: 0083d709 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 10499: 012bff6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 10500: 0056ca45 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10501: 009b8588 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10501: 009b83f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10502: 012b69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10503: 0120c238 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10504: 0082e809 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10504: 0082e679 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 10505: 005b79cd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10506: 00566329 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10507: 01311914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10508: 002c9205 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 10509: 005ca2ad 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10510: 013120fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10511: 00449889 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10512: 008971f5 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10512: 00897065 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10513: 011fced8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10514: 012b3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10515: 005d1359 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10516: 013129dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10517: 0131151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10518: 0122803c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10519: 00834191 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10520: 00824c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10519: 00834001 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10520: 00824aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10521: 01311874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10522: 009fb1fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10522: 009fb064 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10523: 01311da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10524: 004230a1 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10525: 012c40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10526: 011f2160 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 10527: 00610551 94 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10528: 012c19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10529: 0131350a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_ON_DSTATE │ │ │ │ 10530: 01311aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10531: 012c3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10532: 00543c61 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10533: 01311cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10534: 013112ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 10535: 004f8789 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10536: 00897959 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10536: 008977c9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10537: 01201d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ 10538: 00396629 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 10539: 007fbe21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10539: 007fbc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10540: 01313386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10541: 01312e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10542: 01311cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10543: 002c55e9 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10544: 0059c391 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10545: 01201c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10546: 013135b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10547: 0071e309 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10547: 0071e179 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10548: 01313762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10549: 012bc3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10550: 0085f0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10551: 00855571 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10550: 0085ef2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10551: 008553e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10552: 0045c2a9 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10553: 00336789 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10554: 0131157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10555: 005e89d5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10556: 00757461 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10556: 007572d1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10557: 0050ff59 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10558: 0131212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10559: 01313562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10560: 005e9d51 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10561: 0071dcd5 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10561: 0071db45 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10562: 012c4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10563: 012b3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10564: 01206eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10565: 00850dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10565: 00850c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10566: 012c33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10567: 005b7e91 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10568: 012b7ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10569: 012c1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10570: 01201b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10571: 00858b65 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10571: 008589d5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10572: 01312824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10573: 0088dae5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10573: 0088d955 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10574: 012cc0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10575: 013129a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10576: 0081e5ed 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10576: 0081e45d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10577: 0131231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10578: 01312888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10579: 007bb39d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10580: 008a6001 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10581: 008624ed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10579: 007bb20d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10580: 008a5e71 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10581: 0086235d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10582: 002c5231 416 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10583: 01202cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10584: 002bb239 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10585: 002ef661 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10586: 013117a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10587: 0122a450 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10588: 011e78a8 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ @@ -10594,299 +10594,299 @@ │ │ │ │ 10590: 005e1ff5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10591: 013110ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10592: 0131274a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10593: 012c76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10594: 013118fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10595: 01206e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ 10596: 00537e19 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10597: 006cc865 688 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10597: 006cc6d5 688 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10598: 013124a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10599: 0071e6e1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10600: 006c4d1d 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10599: 0071e551 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10600: 006c4b69 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10601: 013123c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10602: 01311840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10603: 012c10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10604: 01202c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10605: 0034221d 284 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10606: 01312784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10607: 005cf865 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10608: 002f5f01 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10609: 013124e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10610: 004e71bd 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10611: 007f4ced 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10611: 007f4b5d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10612: 0057e4d9 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10613: 00880881 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10613: 008806f1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10614: 002c7d7d 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10615: 012cac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10616: 007a9d95 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10616: 007a9c05 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10617: 01311090 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10618: 012c3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10619: 012b7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10620: 0088ca5d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10620: 0088c8cd 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10621: 01311a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10622: 01212b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10623: 010c171c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10624: 01312dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10625: 008a1451 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10625: 008a12c1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ 10626: 00610621 34 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10627: 007d323d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10627: 007d30ad 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10628: 004e72a1 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10629: 0084dc19 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10629: 0084da89 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10630: 005443a9 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10631: 01311cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10632: 012b5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10633: 006f498d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10633: 006f47fd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10634: 004de7f9 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10635: 012c3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10636: 0083dea1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10637: 006f4ec1 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10638: 0075eb01 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10636: 0083dd11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10637: 006f4d31 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10638: 0075e971 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10639: 012c7c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 10640: 00445015 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10641: 012bea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10642: 00856fa1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10642: 00856e11 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10643: 004e7229 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10644: 006f4a0d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ - 10645: 006f292d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ + 10644: 006f487d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10645: 006f279d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ 10646: 012b50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10647: 01201cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10648: 011ec724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10649: 0059a6f1 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10650: 005d3f29 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10651: 005d78a9 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10652: 006de265 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10652: 006de0d5 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10653: 012b932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 10654: 01312218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10655: 012c4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10656: 00562c51 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10657: 01201bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10658: 004744cd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10659: 005306bd 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10660: 006de3b1 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ - 10661: 006f4a8d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10660: 006de221 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10661: 006f48fd 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10662: 005534b1 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10663: 005b58e9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10664: 013133c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10665: 00786d95 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10665: 00786c05 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10666: 013116ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10667: 01312ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10668: 012c3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10669: 01312f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10670: 008751b9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10670: 00875029 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10671: 002fcda1 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10672: 01312706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10673: 01312986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10674: 004da01d 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10675: 01201aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10676: 01311212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10677: 013111e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10678: 0089dbf9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10678: 0089da69 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10679: 0029769d 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10680: 005306cd 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10681: 006de521 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10681: 006de391 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10682: 01202aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10683: 002d9b3d 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10684: 0071ff89 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10685: 0085ddf5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10684: 0071fdf9 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10685: 0085dc65 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10686: 0041ff2d 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10687: 0121e16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10688: 0131142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10689: 005c9da5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10690: 012c6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10691: 0059d4e9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10692: 012cae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10693: 00715c29 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10693: 00715a99 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10694: 012b3670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10695: 012bf53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10696: 013136b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 10697: 002c3541 190 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ - 10698: 0087b1d9 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10699: 00781f21 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10698: 0087b049 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10699: 00781d91 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10700: 012cbcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10701: 002a8bad 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10702: 0086eaad 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10702: 0086e91d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10703: 012cb700 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10704: 012bec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10705: 012bc4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 10706: 01202a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10707: 01313e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10708: 0043ca09 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10709: 0085a7cd 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10709: 0085a63d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10710: 002a8749 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10711: 01193628 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10712: 012c4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10713: 01313842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10714: 00877c15 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10714: 00877a85 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10715: 002c5cbd 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10716: 005b6fe5 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10717: 0043f38d 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10718: 005ca1e9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10719: 006158c9 72 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10720: 0087e2f5 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10721: 00805e15 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10720: 0087e165 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10721: 00805c85 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10722: 01313de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10723: 007818f5 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10723: 00781765 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10724: 00506619 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10725: 006ea865 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10725: 006ea6d5 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10726: 01300fb8 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10727: 012c7fb4 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10728: 0088bad1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10728: 0088b941 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10729: 012bd72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10730: 0131362e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10731: 01229ef8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10732: 01313760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10733: 013115fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10734: 012bc69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10735: 012c3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10736: 0044dec9 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10737: 004fe1d9 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10738: 011ec6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10739: 00806df9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10739: 00806c69 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10740: 00542565 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10741: 012cbfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10742: 012bf118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 10743: 005e46a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10744: 0131109f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10745: 0075e189 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10746: 0080e279 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10745: 0075dff9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10746: 0080e0e9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10747: 013120f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10748: 01313534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10749: 0121ffd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ 10750: 00610749 14 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10751: 01313154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10752: 005c6fb9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10753: 00765615 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10753: 00765485 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10754: 0031103d 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10755: 01311978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10756: 008733e5 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10757: 0085f0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10756: 00873255 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10757: 0085ef69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10758: 01313ce0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10759: 011886f0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10760: 008864d1 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10761: 00686485 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10760: 00886341 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10761: 006863cd 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10762: 002afa71 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10763: 012b397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10764: 00856be5 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10764: 00856a55 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10765: 011ec514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10766: 00860a3d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10766: 008608ad 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10767: 013110e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10768: 005dc229 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10769: 0120070c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10770: 00884201 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10771: 00746e0d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10770: 00884071 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10771: 00746c7d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10772: 011e0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10773: 01311816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10774: 012c2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10775: 01313544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10776: 0061066d 20 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10777: 00714211 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10778: 007fe79d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10777: 00714081 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10778: 007fe60d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10779: 01200688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10780: 002a83c1 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10781: 0083b545 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10781: 0083b3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10782: 012b3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10783: 005e1acd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10784: 0088b029 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10784: 0088ae99 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10785: 002cd411 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10786: 0050f4a9 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10787: 012c03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10788: 00836c11 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10788: 00836a81 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10789: 01312418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10790: 0072efad 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10790: 0072ee1d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10791: 012ca010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10792: 012bfb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10793: 012c5b0c 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10794: 01313824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10795: 012b8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10796: 002cc591 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10797: 0044a7a9 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10798: 011891a4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10799: 0072f885 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10799: 0072f6f5 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10800: 012c8fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10801: 01311cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10802: 01311d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10803: 006da1e1 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10803: 006da051 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ 10804: 0059f525 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10805: 01311dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10806: 01200604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10807: 0131198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10808: 006f8cb1 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10808: 006f8b21 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ 10809: 00569579 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10810: 0084f009 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10810: 0084ee79 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10811: 013129bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10812: 00444341 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10813: 006da271 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10813: 006da0e1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ 10814: 00614de5 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10815: 013124f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10816: 0078ad51 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10817: 006f8dad 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10818: 00862645 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10816: 0078abc1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10817: 006f8c1d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10818: 008624b5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10819: 012b4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10820: 013135d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10821: 012c0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10822: 012b56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10823: 0081e451 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10823: 0081e2c1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10824: 012b789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10825: 01312df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10826: 005b906d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10827: 008069dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10828: 00719275 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 10829: 0075f3a9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10827: 0080684d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10828: 007190e5 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10829: 0075f219 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10830: 01312f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10831: 007ffed9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10831: 007ffd49 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10832: 013129e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10833: 006f8ea9 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10834: 006da329 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10833: 006f8d19 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10834: 006da199 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10835: 005469e9 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10836: 01312110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10837: 012bce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10838: 00421fbd 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10839: 0084a009 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10839: 00849e79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10840: 01312e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10841: 012cace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10842: 01312e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10843: 004d0059 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10844: 007f6185 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10844: 007f5ff5 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10845: 005d66f9 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10846: 005cfa99 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10847: 01311d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10848: 0121fdc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10849: 006e9bbd 132 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10849: 006e9a2d 132 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10850: 0041f821 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10851: 00830685 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10851: 008304f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10852: 012c4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10853: 01311120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10854: 0045cd61 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10855: 00681d31 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10856: 011fa724 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10857: 007e86f9 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10857: 007e8569 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10858: 0043bbe1 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10859: 011fa7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10860: 008401c1 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10860: 00840031 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10861: 011ec490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10862: 01311a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10863: 013113da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10864: 0078b5d5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10865: 00879405 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10864: 0078b445 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10865: 00879275 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10866: 01311e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10867: 005dff69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10868: 005d2851 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10869: 005bb6b9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10870: 003aae09 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10871: 0087615d 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10871: 00875fcd 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10872: 01200580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10873: 008265f9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10873: 00826469 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10874: 01312afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10875: 0078b961 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10875: 0078b7d1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10876: 012004fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10877: 005e82a1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10878: 00a8d268 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10878: 00a8d0d0 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10879: 01312ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10880: 00317695 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10881: 00872625 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10881: 00872495 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10882: 011fc1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10883: 012c96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10884: 01311dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10885: 004bf1ed 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10886: 0131269c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10887: 002c3811 90 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10888: 012c1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ @@ -10897,261 +10897,261 @@ │ │ │ │ 10893: 002fa4a1 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10894: 0131295c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10895: 01312cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10896: 011ec61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10897: 012b84a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10898: 0057badd 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10899: 002c9655 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10900: 0081d339 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10901: 008292d5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10902: 0074a411 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10903: 007fedb5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10900: 0081d1a9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10901: 00829145 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10902: 0074a281 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10903: 007fec25 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10904: 012c055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10905: 01200478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10906: 011fc170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10907: 00681bdd 120 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10908: 0072c1f5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10908: 0072c065 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10909: 004459ad 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10910: 012cbd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10911: 0082aa29 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10911: 0082a899 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10912: 012bac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10913: 01313e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10914: 0076c9bd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10914: 0076c82d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10915: 0041bfad 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10916: 013133c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10917: 0086174d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10917: 008615bd 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10918: 01311f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10919: 0043cbed 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10920: 01311ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10921: 012b41d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10922: 01313066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10923: 00581b31 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10924: 0121ff54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10925: 007f42b1 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10925: 007f4121 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10926: 005e1865 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10927: 0053708d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10928: 013126dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10929: 012ba70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10930: 011ecdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10931: 013116e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10932: 0052339d 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10933: 012bc80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10934: 012be4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10935: 012b4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10936: 0121f504 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10937: 0082a391 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10937: 0082a201 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10938: 004b315d 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10939: 0120f22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10940: 012bb3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10941: 013111da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10942: 012c3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10943: 012c5d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10944: 012c10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10945: 012c531c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10946: 00864c2d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10946: 00864a9d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10947: 012c009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10948: 012b3780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10949: 01310f0c 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10950: 00764299 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10950: 00764109 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10951: 012ca0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10952: 012b9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10953: 012b5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10954: 012bd6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10955: 01210960 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1b │ │ │ │ 10956: 011e13f0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10957: 011e1410 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10958: 011e1480 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10959: 01311acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10960: 0120f1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10961: 01311548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10962: 005892e9 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ 10963: 012108dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1h │ │ │ │ - 10964: 007b1441 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10965: 007fbf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10966: 00822225 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10964: 007b12b1 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10965: 007fbdf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10966: 00822095 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10967: 013131de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10968: 00861865 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10968: 008616d5 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10969: 01225a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ 10970: 01312510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ 10971: 002c3c79 48 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10972: 00765d71 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10972: 00765be1 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10973: 0131176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10974: 012c18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10975: 00534395 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10976: 01313892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10977: 012178c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10978: 00546b65 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10979: 013126fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10980: 00840ecd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10980: 00840d3d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10981: 01311a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10982: 01210858 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1s │ │ │ │ 10983: 013117f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10984: 01312444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10985: 012179c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10986: 012ba0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10987: 00867e5d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10988: 008371a1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10987: 00867ccd 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10988: 00837011 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10989: 01312468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10990: 012c85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10991: 00295af5 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10992: 003057e9 780 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10993: 0081a815 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10993: 0081a685 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10994: 012bfe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10995: 005e0631 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10996: 007c2571 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10996: 007c23e1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10997: 005b47ad 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10998: 002ca1d9 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10999: 00444fd1 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 11000: 01312582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 11001: 00782705 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 11001: 00782575 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 11002: 002c7c91 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 11003: 012b3000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 11004: 0060c8f1 242 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_d │ │ │ │ 11005: 01217944 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ 11006: 005e105d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 11007: 0089e5e1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 11007: 0089e451 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 11008: 01312c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 11009: 012107d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2b │ │ │ │ 11010: 013110a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 11011: 0031da29 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 11012: 0060c641 150 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_h │ │ │ │ 11013: 002c8b69 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 11014: 0078680d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 11014: 0078667d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 11015: 01312a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 11016: 011884f8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 11017: 005ce2bd 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 11018: 01312450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 11019: 01210750 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2h │ │ │ │ 11020: 01311308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 11021: 012bd4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 11022: 00769731 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 11022: 007695a1 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 11023: 013121c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 11024: 013113a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 11025: 012bdff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 11026: 012b4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 11027: 007fdd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 11027: 007fdbbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 11028: 012b958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 11029: 012c764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 11030: 0060c769 142 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_s │ │ │ │ - 11031: 00898a4d 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 11031: 008988bd 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 11032: 012c022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 11033: 005f3489 130 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 11034: 013132f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 11035: 0121fd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 11036: 01311efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 11037: 012ef6d0 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 11038: 0131115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 11039: 012ef6ac 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 11040: 012106cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2s │ │ │ │ 11041: 011ec40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 11042: 0084e1ad 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 11042: 0084e01d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 11043: 01311c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 11044: 011f2d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 11045: 005bb939 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 11046: 013137c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 11047: 00862721 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 11047: 00862591 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 11048: 013114f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 11049: 012b32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 11050: 00614a2d 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 11051: 01193790 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 11052: 0082775d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 11052: 008275cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 11053: 0044bed5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 11054: 012c727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 11055: 00589db1 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 11056: 013120e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 11057: 0067fcb9 90 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ 11058: 005ca721 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 11059: 0088083d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 11059: 008806ad 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 11060: 005c9951 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 11061: 007a9d81 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 11061: 007a9bf1 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 11062: 005b6515 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 11063: 008a2915 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 11063: 008a2785 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 11064: 003ee769 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 11065: 005e0f85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 11066: 01312346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 11067: 0080f459 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 11067: 0080f2c9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 11068: 002d61c9 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 11069: 0086a1ad 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 11069: 0086a01d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 11070: 012b6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 11071: 002e86cd 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 11072: 00527c5d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 11073: 005cfdf1 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 11074: 0131273a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 11075: 013119d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 11076: 0086e6b9 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 11076: 0086e529 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 11077: 005ae769 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 11078: 013132e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 11079: 00527ca5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 11080: 012cb5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ 11081: 0060bfb9 332 FUNC GLOBAL DEFAULT 12 arm_get_tb_cpu_state │ │ │ │ - 11082: 00827e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 11083: 00a66c14 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 11082: 00827ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 11083: 00a66a7c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 11084: 012cb260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 11085: 0075d6e9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 11085: 0075d559 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 11086: 013132a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 11087: 0075dbad 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 11087: 0075da1d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 11088: 004e3139 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 11089: 011f3474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 11090: 01210228 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 11091: 012c8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 11092: 01312d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 11093: 00720081 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 11093: 0071fef1 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 11094: 01312d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 11095: 013110be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 11096: 0131122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 11097: 0131292c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 11098: 01312886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 11099: 007fbb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 11099: 007fb9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 11100: 01313dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 11101: 005d4615 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 11102: 012c14b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 11103: 00826581 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 11104: 006f3be5 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 11105: 0080ff5d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 11106: 00a7f200 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 11103: 008263f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 11104: 006f3a55 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 11105: 0080fdcd 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 11106: 00a7f068 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 11107: 013130cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 11108: 012b48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 11109: 012101a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 11110: 007fc925 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 11110: 007fc795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 11111: 0131131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 11112: 00851855 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 11113: 006f3a2d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 11112: 008516c5 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 11113: 006f389d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ 11114: 005b4e49 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 11115: 0115aaec 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 11116: 005e12e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 11117: 012bd3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 11118: 00828185 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 11118: 00827ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 11119: 003357c9 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ 11120: 01210648 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4h │ │ │ │ - 11121: 00770d91 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 11121: 00770c01 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 11122: 003f8309 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 11123: 0071d38d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 11124: 00879db1 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 11123: 0071d1fd 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 11124: 00879c21 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 11125: 012c717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 11126: 012bc98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 11127: 005ca121 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 11128: 012be308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 11129: 012b981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 11130: 0084b799 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 11131: 006f3b09 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 11130: 0084b609 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 11131: 006f3979 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ 11132: 011892cc 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 11133: 00846299 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 11134: 0085ef91 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 11135: 00876af1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 11133: 00846109 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 11134: 0085ee01 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 11135: 00876961 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 11136: 012105c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4s │ │ │ │ 11137: 012c1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 11138: 012b94ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 11139: 006c868d 1616 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 11140: 0081c6d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 11139: 006c84d9 1652 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 11140: 0081c545 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ 11141: 0121741c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls_idx │ │ │ │ - 11142: 00829e81 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 11143: 0078af51 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 11142: 00829cf1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 11143: 0078adc1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 11144: 01311f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 11145: 00869421 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 11146: 0080262d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 11145: 00869291 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 11146: 0080249d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 11147: 012c09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 11148: 011eb938 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 11149: 012b4aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 11150: 013132bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 11151: 01226c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 11152: 01312518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 11153: 0131371a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ @@ -11159,220 +11159,220 @@ │ │ │ │ 11155: 012b3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 11156: 01226d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 11157: 004b0525 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 11158: 012bb7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 11159: 005b9011 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 11160: 01188430 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 11161: 012c94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 11162: 0081568d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 11163: 008108cd 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 11162: 008154fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 11163: 0081073d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 11164: 012c5c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 11165: 01312470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 11166: 01313860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 11167: 004b4539 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 11168: 01313754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 11169: 01226ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ - 11170: 0089e6e9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 11170: 0089e559 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 11171: 005cfbb5 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 11172: 012bd28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 11173: 012b394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 11174: 00873ecd 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 11175: 007e4989 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 11174: 00873d3d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 11175: 007e47f9 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 11176: 002fc081 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 11177: 0131139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 11178: 0076c745 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 11178: 0076c5b5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 11179: 01312352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 11180: 0086fe25 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 11180: 0086fc95 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 11181: 005af4cd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 11182: 009fb200 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 11182: 009fb068 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 11183: 012c3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11184: 012bc35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11185: 002ca6dd 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11186: 013130a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11187: 00803c79 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11187: 00803ae9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11188: 012c3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 11189: 004f8781 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11190: 00443a79 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11191: 01210120 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11192: 012b5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11193: 0055ccbd 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11194: 012ba10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11195: 012c566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11196: 013129e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11197: 00784329 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11197: 00784199 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11198: 0050f069 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11199: 0045ae1d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11200: 0041ff55 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11201: 002cbf45 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11202: 012c6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11203: 01313262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 11204: 007448bd 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11204: 0074472d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11205: 01312d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 11206: 0082a731 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11207: 006fa529 196 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11206: 0082a5a1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11207: 006fa399 196 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11208: 0121009c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11209: 0045cef1 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11210: 012baa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11211: 008591b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11211: 00859025 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 11212: 005bb01d 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11213: 006f6ae9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11214: 008111b9 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11213: 006f6959 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11214: 00811029 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11215: 012bcbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11216: 005e1539 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11217: 0078dc01 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11217: 0078da71 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 11218: 005c16b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11219: 00442b35 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 11220: 005de1ad 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11221: 013119ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11222: 006f6d11 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11222: 006f6b81 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11223: 005cfe29 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11224: 0071b05d 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11225: 008708d5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11226: 007c1499 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11227: 006e0e4d 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11224: 0071aecd 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11225: 00870745 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11226: 007c1309 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11227: 006e0cbd 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11228: 012b84b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11229: 007fd2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11229: 007fd16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11230: 002b5ccd 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11231: 011887a4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11232: 01311666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11233: 002b84c1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11234: 012c6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11235: 0131306c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11236: 007ffa7d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11236: 007ff8ed 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11237: 0131233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11238: 00770b41 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11238: 007709b1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11239: 01312f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11240: 01312cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11241: 01312a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11242: 00826c7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11243: 007f9d51 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11242: 00826aed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11243: 007f9bc1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11244: 0131146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ - 11245: 006dfa25 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11245: 006df895 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11246: 01311fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11247: 012c011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11248: 01311818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11249: 01313854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 11250: 013131e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11251: 012beba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11252: 006dfbfd 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11252: 006dfa6d 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11253: 011fc404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11254: 012bb37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11255: 0086003d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11256: 00787001 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11255: 0085fead 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11256: 00786e71 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11257: 003f0081 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11258: 01216000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11259: 012c652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11260: 013124d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11261: 012b3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 11262: 005b8109 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 11263: 005e19e5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11264: 01215f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11265: 00761121 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11265: 00760f91 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11266: 01311e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11267: 00888bbd 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11267: 00888a2d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11268: 011fc380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11269: 0121a284 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11270: 013110a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11271: 002cd955 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11272: 0131110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 11273: 0131190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11274: 008405b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11274: 00840425 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11275: 012b8870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 11276: 0060d311 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11277: 013131b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11278: 01311054 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11279: 01311d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11280: 0121a38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ 11281: 0060d851 292 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ 11282: 005deda9 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11283: 012be088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11284: 0081ea75 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11284: 0081e8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11285: 011893dc 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 11286: 0053c2c9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11287: 013122d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11288: 007b7b0d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11288: 007b797d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11289: 013123c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11290: 012c18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11291: 012c57fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11292: 01312af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 11293: 0060d529 176 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11294: 01189488 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11295: 00865eb5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11295: 00865d25 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11296: 01313542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11297: 00317ae9 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11298: 012b66f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11299: 012be658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11300: 00806e7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11301: 0081d9a9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11300: 00806ced 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11301: 0081d819 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11302: 012c01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11303: 01311aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11304: 012b2ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11305: 0121a308 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11306: 01312b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11307: 01312e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11308: 012be128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11309: 01312bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11310: 012ca2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11311: 007fa4ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11311: 007fa31d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11312: 0050c529 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11313: 002c19e5 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11314: 0131322c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 11315: 002c3f39 54 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11316: 0057e25d 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 11317: 005e01f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 11318: 0060d6a5 196 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11319: 012c99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11320: 00786f31 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11320: 00786da1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11321: 012c3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11322: 006e1fc5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11322: 006e1e35 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11323: 012bc1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11324: 01311b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 11325: 0053cf15 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11326: 00573989 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11327: 012c082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11328: 013126d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11329: 005cfcb1 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11330: 012b39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11331: 007faed5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11332: 00809f89 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11331: 007fad45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11332: 00809df9 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11333: 013119b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11334: 008711ad 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11335: 007fdf69 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11336: 006e2035 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11334: 0087101d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11335: 007fddd9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11336: 006e1ea5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11337: 002eedd5 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11338: 008796bd 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11338: 0087952d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 11339: 005af579 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11340: 012bd3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11341: 00561955 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 11342: 005235a5 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 11343: 005af829 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11344: 0039c395 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11345: 0131121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11346: 0039c3fd 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11347: 00858159 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11347: 00857fc9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11348: 012b924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11349: 0039c485 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 11350: 005cbdc9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11351: 002ce101 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11352: 011f893c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11353: 01312eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11354: 006e20a5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11355: 0085edb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11354: 006e1f15 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11355: 0085ec21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11356: 00523365 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11357: 00a8d368 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11358: 006dfe11 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11359: 0081c19d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11357: 00a8d1d0 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11358: 006dfc81 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11359: 0081c00d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11360: 00571ab9 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11361: 007825b1 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11361: 00782421 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11362: 01189294 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11363: 012cb47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11364: 01312fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11365: 01313ab0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11366: 012c4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11367: 006dff49 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11367: 006dfdb9 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11368: 0032bab5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11369: 012bf3a8 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11370: 01312146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11371: 012bf378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_EVENT │ │ │ │ 11372: 01313816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11373: 00544ac5 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11374: 012b4200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ @@ -11380,593 +11380,593 @@ │ │ │ │ 11376: 005af15d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11377: 011f42e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 11378: 002cc109 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11379: 0057d99d 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11380: 013118d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11381: 00524b51 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11382: 013116a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11383: 0084f941 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11384: 007822c1 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11383: 0084f7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11384: 00782131 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11385: 012b4ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11386: 012c4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11387: 00a67560 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11387: 00a673c8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11388: 012ba8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11389: 012c3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11390: 002baf19 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11391: 01313b00 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11392: 0086fe31 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11392: 0086fca1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11393: 0041f5d9 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 11394: 0072c485 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 11395: 00828059 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 11394: 0072c2f5 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 11395: 00827ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 11396: 013131c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11397: 0080ca69 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11397: 0080c8d9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 11398: 0059e615 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11399: 0120b554 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11400: 002b5df1 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11401: 012c4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11402: 01311b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11403: 012b4e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11404: 013119ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ - 11405: 008329a1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 11405: 00832811 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 11406: 012c83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11407: 00868add 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11408: 008364b9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11407: 0086894d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11408: 00836329 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 11409: 012bf2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 11410: 007e9109 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11411: 00744b41 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11410: 007e8f79 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11411: 007449b1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 11412: 01312626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 11413: 00a8be68 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11413: 00a8bcd0 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11414: 011fa598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11415: 0058ef8d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11416: 013116d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11417: 0055ce61 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 11418: 005fb241 502 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11419: 012ef6e0 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11420: 00518f09 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11421: 013113c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11422: 002ffdbd 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11423: 012bacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11424: 0080ac9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11424: 0080ab0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11425: 012c37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11426: 0120ee0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11427: 01311108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 11428: 012beaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11429: 0050f7f1 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11430: 002fa2a5 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11431: 007bd149 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11431: 007bcfb9 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11432: 0059b129 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11433: 0120ed88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11434: 0036d5f5 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11435: 011e0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11436: 0088f6f9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11436: 0088f569 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11437: 012c2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11438: 01311c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11439: 0131149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11440: 006f85b9 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11441: 00810a19 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11440: 006f8429 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11441: 00810889 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11442: 012b5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11443: 012cb108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11444: 006f8895 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11444: 006f8705 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11445: 01311346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11446: 005d1791 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11447: 012c6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11448: 007f8d5d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11448: 007f8bcd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11449: 01311292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11450: 006f86ad 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11450: 006f851d 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11451: 01189b3c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11452: 00844d7d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11452: 00844bed 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11453: 0131132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11454: 012ca040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 11455: 0059a0ad 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11456: 01311378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11457: 0120ed04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11458: 012c4660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11459: 0118630c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11460: 01311b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11461: 01312e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11462: 005d04bd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ - 11463: 006f0585 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ + 11463: 006f03f5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ 11464: 005d2021 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11465: 006f87a1 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11465: 006f8611 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11466: 012c681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11467: 005744ed 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11468: 007f0769 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11468: 007f05d9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 11469: 012bf1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 11470: 0081ee01 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11470: 0081ec71 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11471: 0131373a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 11472: 00613cf9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11473: 004de1d9 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11474: 0120ec80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11475: 0083f2d5 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11475: 0083f145 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11476: 011e9994 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11477: 011fadd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ 11478: 00613ccd 38 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11479: 012bf4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11480: 0054defd 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11481: 005cfd5d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11482: 0120ebfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11483: 012c769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 11484: 004fdfc9 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 11485: 00718ea5 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 11485: 00718d15 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 11486: 013118ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11487: 008369cd 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11487: 0083683d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11488: 0121174c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11489: 012c5098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 11490: 0032ed21 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11491: 00731721 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11492: 00863c65 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11491: 00731591 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11492: 00863ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11493: 01311602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11494: 012115c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11495: 0131280c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11496: 013129da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11497: 01208560 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ 11498: 00613cf5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11499: 011eddd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11500: 012c4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11501: 012b2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11502: 012116c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11503: 008041c5 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11503: 00804035 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11504: 012c1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11505: 004da0a5 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 11506: 012bec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11507: 012b3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11508: 0131357a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11509: 004e5f85 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 11510: 012b2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 11511: 007e1cad 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11512: 008774c9 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11511: 007e1b1d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11512: 00877339 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11513: 012084dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11514: 005e8359 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11515: 00818699 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11515: 00818509 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11516: 0120eb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11517: 0082b721 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11518: 0083e71d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11519: 00770cf5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11517: 0082b591 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11518: 0083e58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11519: 00770b65 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11520: 012b44e0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11521: 00510355 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11522: 011ed594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11523: 01211644 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11524: 012c2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11525: 00557ded 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11526: 012b43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11527: 01312764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11528: 012c6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11529: 01208458 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11530: 01313402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11531: 01204c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11532: 012bb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11533: 0079c0b1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11533: 0079bf21 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11534: 00600835 198 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11535: 011fdab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11536: 012b6c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11537: 00383335 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11538: 01204ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11539: 012b4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11540: 005610f1 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11541: 0131347a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11542: 011fda30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11543: 0084c2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11543: 0084c151 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11544: 01312b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 11545: 01312618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 11546: 007e96c1 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11547: 00735d4d 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11548: 0075bd3d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11546: 007e9531 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11547: 00735bbd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11548: 0075bbad 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11549: 012c24c0 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11550: 013131f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11551: 00526cd9 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11552: 00a7f214 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11552: 00a7f07c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 11553: 011f2dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 11554: 005e3699 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11555: 012c0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11556: 012c4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11557: 012b998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11558: 00333f41 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11559: 0059c125 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11560: 008417a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11560: 00841619 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 11561: 0131204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 11562: 00860815 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11562: 00860685 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11563: 002ce949 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11564: 01204b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11565: 0081eaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11566: 007fdcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11565: 0081e95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11566: 007fdb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11567: 011fd9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11568: 00766d31 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11568: 00766ba1 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11569: 012cb6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11570: 00440411 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11571: 0088d861 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11571: 0088d6d1 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11572: 01312b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11573: 007fecd9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11573: 007feb49 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11574: 01186a64 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11575: 012b2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11576: 0086f0e5 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11576: 0086ef55 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11577: 012c787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11578: 00872abd 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11578: 0087292d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11579: 012c2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11580: 012c058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11581: 01312b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11582: 0080f049 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11582: 0080eeb9 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11583: 012bfddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11584: 01312bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11585: 0122f688 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11586: 012bcf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 11587: 005c9ed9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11588: 0071df09 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11588: 0071dd79 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11589: 0058a0e9 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 11590: 005301dd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11591: 0076640d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11591: 0076627d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11592: 012083d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ 11593: 011f34f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 11594: 002e9349 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11595: 01311e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11596: 002f90dd 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11597: 00541505 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11598: 0081cc85 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11599: 007fc475 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11598: 0081caf5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11599: 007fc2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11600: 012bcd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 11601: 005c9ea9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11602: 008648d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11602: 00864741 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11603: 01208350 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11604: 012baf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11605: 007e19d1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11605: 007e1841 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 11606: 00614385 10 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11607: 00580781 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11608: 00340c4d 64 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11609: 00534321 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 11610: 013125b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11611: 00562d95 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11612: 012c5dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11613: 012ca0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11614: 007f43e1 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11614: 007f4251 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11615: 012260c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11616: 004f71b5 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11617: 01312fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 11618: 00614b85 38 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11619: 012c723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11620: 012261d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11621: 006f5155 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11622: 006f5299 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11621: 006f4fc5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11622: 006f5109 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11623: 013114a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11624: 002eeee5 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11625: 0089f1bd 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 11626: 0070fa85 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11627: 00876a89 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11628: 0071f971 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11625: 0089f02d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11626: 0070f8f5 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 11627: 008768f9 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11628: 0071f7e1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11629: 002c6775 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11630: 013110ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11631: 006f51c1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11632: 006eff71 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11631: 006f5031 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11632: 006efde1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11633: 012082cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ 11634: 00614855 8 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11635: 0080db0d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11635: 0080d97d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11636: 003963f9 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11637: 0122614c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11638: 005f27d1 76 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ 11639: 005afd21 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11640: 012c53dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11641: 002f9f15 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11642: 01188058 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11643: 006efe71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11643: 006efce1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ 11644: 004fdecd 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11645: 0086230d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11645: 0086217d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11646: 0122a024 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11647: 00720881 1368 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11647: 007206f1 1368 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11648: 01311d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 11649: 005e604d 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11650: 013136c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11651: 008203f5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11651: 00820265 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11652: 012bef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11653: 006f5229 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11653: 006f5099 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11654: 013129e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11655: 0077c719 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11655: 0077c589 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11656: 01312132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11657: 012bf51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11658: 008284cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11658: 0082833d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11659: 013130ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11660: 008392b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11661: 0073617d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11660: 00839121 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11661: 00735fed 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11662: 013134f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11663: 0052f86d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11664: 012ba93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11665: 0131292e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11666: 006efef1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11666: 006efd61 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11667: 0131323a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11668: 0041c4d9 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11669: 011ec0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11670: 002be0c9 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11671: 004f6e35 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11672: 012bd4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11673: 013113ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11674: 00790a85 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11675: 0071e669 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11676: 00875ebd 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11674: 007908f5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11675: 0071e4d9 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11676: 00875d2d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11677: 00331155 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11678: 006593b5 292 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11679: 01311646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11680: 00546c99 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11681: 012c78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11682: 0131341e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11683: 012c8860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11684: 012bb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11685: 0087fcf5 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11685: 0087fb65 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11686: 012c8ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11687: 0082973d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11687: 008295ad 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11688: 01311f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11689: 012b5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11690: 0120fd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11691: 0075e64d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11692: 00879331 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11691: 0075e4bd 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11692: 008791a1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11693: 005cf9dd 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11694: 00528bfd 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11695: 012b2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11696: 005702f1 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11697: 007495e1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11697: 00749451 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11698: 003f0295 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11699: 0121d71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11700: 01311350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11701: 01311852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11702: 012c683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11703: 0121d698 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11704: 0071f391 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11704: 0071f201 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11705: 0131153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11706: 00339701 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11707: 012b5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11708: 00440231 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11709: 013125e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11710: 00748b05 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11710: 00748975 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11711: 012b8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11712: 00870025 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11712: 0086fe95 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11713: 012c8fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11714: 0081c441 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11714: 0081c2b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11715: 0120fd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ 11716: 005e3459 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11717: 008a298d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11717: 008a27fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11718: 01312140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11719: 00562b55 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11720: 004fdeed 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11721: 012cad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11722: 013120ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11723: 00562d29 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11724: 012c40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11725: 01312286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11726: 01312b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11727: 013110c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11728: 011fb06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ - 11729: 008521e1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11729: 00852051 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11730: 003300cd 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11731: 00813b95 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11731: 00813a05 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11732: 005e24bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11733: 0131157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11734: 0072305d 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ - 11735: 006f212d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ + 11734: 00722ecd 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11735: 006f1f9d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ 11736: 00465891 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11737: 013123b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11738: 012b2fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11739: 00522c85 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11740: 0131230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11741: 00828b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11742: 0071e395 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11741: 00828991 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11742: 0071e205 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11743: 012c6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11744: 012c4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11745: 002f6a3d 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11746: 0074a1e9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11747: 008623d1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11746: 0074a059 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11747: 00862241 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11748: 012bd8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11749: 005e06d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11750: 01312bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11751: 0131332e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11752: 012c672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ - 11753: 006f21b5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ + 11753: 006f2025 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ 11754: 01312e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11755: 00609695 6 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11756: 013115de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11757: 013113fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11758: 008a077d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11758: 008a05ed 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11759: 003a1e75 128 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11760: 013113a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11761: 0081585d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11761: 008156cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11762: 013135b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11763: 012c78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11764: 006cc701 356 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11765: 008895ad 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11764: 006cc571 356 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11765: 0088941d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11766: 002f7275 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11767: 008893f1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11768: 007ff641 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11769: 008286e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11767: 00889261 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11768: 007ff4b1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11769: 00828559 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11770: 011ec070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11771: 012b396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11772: 0032ef01 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11773: 013121ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11774: 01311cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11775: 013115be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11776: 0089e595 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11776: 0089e405 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11777: 0131170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11778: 005b7069 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11779: 00810af5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11779: 00810965 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11780: 013130c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11781: 0120fbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11782: 012c3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11783: 012c1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11784: 00a7f1d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11785: 0088c025 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11784: 00a7f040 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11785: 0088be95 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11786: 013111ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11787: 012cb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 11788: 002d5075 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11789: 0120fb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11790: 01311cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11791: 012b7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11792: 00764475 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11792: 007642e5 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11793: 012c712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11794: 012b2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11795: 01215be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11796: 0082a415 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11796: 0082a285 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11797: 01215a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11798: 003ebd35 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11799: 012bad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11800: 00820ef5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11800: 00820d65 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11801: 0052fed1 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11802: 013130ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11803: 0088b38d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11803: 0088b1fd 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11804: 0131277e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11805: 00844ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11805: 00844d15 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11806: 013125fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11807: 01215b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11808: 00749261 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11808: 007490d1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11809: 01228144 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11810: 01311832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11811: 00743c71 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11812: 00858875 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11811: 00743ae1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11812: 008586e5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11813: 01312538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 11814: 01311d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11815: 0043d3fd 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11816: 012b9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11817: 0120faf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11818: 011863c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11819: 005306ad 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11820: 003b4cb9 636 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11821: 01312e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11822: 01185f7c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11823: 00444011 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11824: 01215ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11825: 012c8280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11826: 00861931 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11826: 008617a1 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11827: 01311bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11828: 0073f83d 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11828: 0073f6ad 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11829: 01312f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11830: 012bda4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11831: 012bebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11832: 012cae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11833: 00300659 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11834: 00768f8d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11834: 00768dfd 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11835: 00329d6d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11836: 0059efe9 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11837: 00296d35 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11838: 0081e2c5 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11838: 0081e135 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11839: 01310fb8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11840: 012bc01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11841: 0131261e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11842: 00810375 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11842: 008101e5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11843: 005444e9 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11844: 012c532c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11845: 012cb320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11846: 004002d1 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11847: 0120e1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11848: 00851715 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11849: 007f5e59 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11848: 00851585 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11849: 007f5cc9 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11850: 0131290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11851: 0131302a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11852: 00711ef5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11853: 008a5ecd 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11852: 00711d65 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11853: 008a5d3d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11854: 012b35e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11855: 013119b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11856: 005232f5 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11857: 006625f9 30 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11858: 00820ae9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11858: 00820959 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11859: 0120e128 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11860: 01311044 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11861: 00894e19 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11861: 00894c89 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11862: 01311a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11863: 01311366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11864: 003431a5 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 11865: 0060bd31 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11866: 0078398d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11866: 007837fd 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11867: 0047ed5d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11868: 012c715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11869: 005e70d9 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11870: 013120d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11871: 0131372e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11872: 012b5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11873: 012b4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11874: 00835ba9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11874: 00835a19 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11875: 012bfd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11876: 012bacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11877: 01311c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11878: 01311be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11879: 00378595 308 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11880: 008941d9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11880: 00894049 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11881: 005760a9 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11882: 002f7aed 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11883: 0120e0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11884: 00588ff9 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11885: 012c567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11886: 00439e15 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11887: 01312acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11888: 00ab48e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11889: 012bcefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11890: 011eb4e4 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11891: 012bae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11892: 0084db11 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11892: 0084d981 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11893: 002ce729 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11894: 002e9949 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11895: 007463fd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11895: 0074626d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11896: 005eba91 124 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11897: 00736989 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11897: 007367f9 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11898: 012b7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11899: 0086218d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11899: 00861ffd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11900: 005e5d65 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11901: 00586ad9 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11902: 00810021 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11902: 0080fe91 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11903: 0120e020 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11904: 002efb45 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11905: 012c559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11906: 013121bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11907: 013126cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11908: 012c9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11909: 011f4368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11910: 007bd1d5 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11911: 0071e615 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11910: 007bd045 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11911: 0071e485 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11912: 012cb984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11913: 0120df9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ 11914: 005b529d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11915: 007656d1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11915: 00765541 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11916: 0053f86d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11917: 01311f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11918: 00782879 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11919: 0072c475 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11918: 007826e9 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11919: 0072c2e5 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11920: 012c68ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11921: 00295b29 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11922: 0087e02d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11923: 0088e901 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11922: 0087de9d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11923: 0088e771 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11924: 011ebfec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11925: 012bd1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11926: 01313e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11927: 013116dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11928: 012c3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11929: 01312a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11930: 002e92c9 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11931: 00396771 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11932: 00723a11 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11932: 00723881 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11933: 012b751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11934: 007af105 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11934: 007aef75 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11935: 0120df18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11936: 012b93fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11937: 013132e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11938: 01311ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11939: 012c48d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11940: 00757b09 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11940: 00757979 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11941: 005b7439 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11942: 01311364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11943: 007f9705 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11943: 007f9575 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11944: 012c0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11945: 00330fc1 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11946: 012bc47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11947: 012c3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11948: 004dd1a5 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11949: 00731319 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11950: 006e14fd 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11949: 00731189 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11950: 006e136d 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11951: 0120de94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11952: 0131184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11953: 007f2001 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11953: 007f1e71 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11954: 005c19e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11955: 012bdb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11956: 0131321e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11957: 01223260 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11958: 01312394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11959: 00638a95 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ 11960: 00567a3d 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ - 11961: 006e155d 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11961: 006e13cd 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11962: 012b7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11963: 0120d7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11964: 0120de10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11965: 00525a2d 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11966: 0115a768 64 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11967: 012b7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11968: 012b7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ @@ -11977,85 +11977,85 @@ │ │ │ │ 11973: 013110cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11974: 01312f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11975: 013125b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11976: 002bf889 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11977: 011ee488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11978: 01185f2c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11979: 01311ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11980: 007ba501 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11980: 007ba371 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11981: 012ec82c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11982: 01185f04 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11983: 006e15d9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11983: 006e1449 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11984: 01313592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11985: 012bfc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11986: 012ba6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11987: 0120dd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11988: 01313008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11989: 0078e2d5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11989: 0078e145 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11990: 013120bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11991: 013129ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11992: 012c750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11993: 0043f581 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11994: 012c14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11995: 0085f441 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11995: 0085f2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11996: 012b36d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11997: 0120d6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11998: 01311222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11999: 0131308a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 12000: 007baa29 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 12000: 007ba899 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 12001: 012b4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 12002: 0120dd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 12003: 0051e8b1 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 12004: 01313802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 12005: 00574c79 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 12006: 00711ef9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 12006: 00711d69 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 12007: 00598c19 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 12008: 01312668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 12009: 01313624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 12010: 012c23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 12011: 01312210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 12012: 012c33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 12013: 0120dc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 12014: 01312a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 12015: 0082259d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 12016: 0080d9ad 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 12015: 0082240d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 12016: 0080d81d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 12017: 01313604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 12018: 007fc99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 12018: 007fc80d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 12019: 01312e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 12020: 012bb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 12021: 002f0bc5 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 12022: 0086e729 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 12022: 0086e599 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 12023: 012cb9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 12024: 012bda7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 12025: 013110df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 12026: 0131302e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 12027: 0071814d 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 12028: 008a2a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 12027: 00717fbd 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 12028: 008a28ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 12029: 012c1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 12030: 006ea011 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 12031: 00828ca1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 12030: 006e9e81 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 12031: 00828b11 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 12032: 01312cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 12033: 012c722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 12034: 004f5e45 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 12035: 01311cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 12036: 0120dc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 12037: 012c36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 12038: 00843b75 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 12039: 00805ad1 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 12038: 008439e5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 12039: 00805941 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 12040: 002db2d1 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 12041: 012b3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 12042: 0043f661 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 12043: 00863805 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 12043: 00863675 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 12044: 002cca6d 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 12045: 00307859 516 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 12046: 012b4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 12047: 01311584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 12048: 003f007d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 12049: 005237bd 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 12050: 0076fdd5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 12050: 0076fc45 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 12051: 012b60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 12052: 013128aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 12053: 012b3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 12054: 012bd7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 12055: 012c651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 12056: 01312a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 12057: 013123f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -12065,72 +12065,72 @@ │ │ │ │ 12061: 01312708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 12062: 012c586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 12063: 002eb6d5 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 12064: 00587f11 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 12065: 005b85c1 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 12066: 012b5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 12067: 013124c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 12068: 007344ad 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 12068: 0073431d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 12069: 01312dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 12070: 0059ed51 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 12071: 00397975 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 12072: 0077159d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 12072: 0077140d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 12073: 005e0dcd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 12074: 012ba1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 12075: 005e29e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 12076: 005ef789 292 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 12077: 012b2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 12078: 012bedd8 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 12079: 00588099 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 12080: 00819e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 12080: 00819cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ 12081: 00610495 18 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 12082: 007fd6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 12082: 007fd52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 12083: 0131305a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 12084: 00829f5d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 12084: 00829dcd 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 12085: 01312710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 12086: 0084b0a9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 12086: 0084af19 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 12087: 0059bb41 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 12088: 004b50bd 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 12089: 012c3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 12090: 0086146d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 12090: 008612dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 12091: 01312082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 12092: 012c005c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 12093: 00542481 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 12094: 01313654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 12095: 008181bd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 12095: 0081802d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 12096: 01311670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 12097: 0131346a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 12098: 01188840 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 12099: 013133c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 12100: 012bd3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 12101: 0041ea4d 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 12102: 00875625 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 12102: 00875495 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 12103: 005cff59 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 12104: 012b6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 12105: 0084cf61 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 12105: 0084cdd1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 12106: 00295b79 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 12107: 00891bb5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 12107: 00891a25 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 12108: 013111b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 12109: 01206988 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ 12110: 002c371d 94 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 12111: 01311ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 12112: 012bdbec 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 12113: 012b2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 12114: 00782401 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 12115: 00870905 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 12114: 00782271 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 12115: 00870775 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 12116: 0131380e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 12117: 0081e559 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 12118: 0081fe79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 12117: 0081e3c9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 12118: 0081fce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 12119: 002c9735 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 12120: 0084c9b5 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 12120: 0084c825 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 12121: 012bc5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 12122: 013120f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 12123: 013128d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 12124: 007336cd 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 12125: 0077b9a5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 12124: 0073353d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 12125: 0077b815 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 12126: 012bf068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 12127: 0043f01d 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 12128: 012bb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 12129: 012c6eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 12130: 01312544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 12131: 012eeedc 20 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 12132: 012eeef4 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -12139,33 +12139,33 @@ │ │ │ │ 12135: 00ab4b4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 12136: 012bb32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 12137: 012bd2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 12138: 0120ee90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 12139: 013136cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 12140: 012b8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 12141: 01229f70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 12142: 00855625 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 12142: 00855495 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 12143: 012be498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 12144: 012c4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 12145: 0059c71d 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 12146: 006e58ed 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 12146: 006e575d 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 12147: 00567309 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 12148: 013126c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 12149: 007f1f95 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 12149: 007f1e05 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 12150: 01312a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 12151: 0044c8b9 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 12152: 0089e861 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 12152: 0089e6d1 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 12153: 01311454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 12154: 012b53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 12155: 012b9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 12156: 013130d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 12157: 012b739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 12158: 00809eb1 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 12158: 00809d21 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 12159: 012b9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 12160: 006e5a65 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 12160: 006e58d5 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 12161: 002f6e4d 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 12162: 012bd32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 12163: 01311116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 12164: 005636e1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 12165: 005d1581 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 12166: 012caa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 12167: 01188e50 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ @@ -12173,195 +12173,195 @@ │ │ │ │ 12169: 01312058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 12170: 012eeea0 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 12171: 013132a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 12172: 00547ee1 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 12173: 002be551 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 12174: 0059a4ad 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 12175: 00ab48bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 12176: 00896625 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 12176: 00896495 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 12177: 01312d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 12178: 012b4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 12179: 0086fc95 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 12179: 0086fb05 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 12180: 002c3d7d 30 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ 12181: 00539715 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 12182: 005101fd 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 12183: 01311b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 12184: 01312bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 12185: 0070fb8d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 12185: 0070f9fd 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 12186: 01312b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 12187: 002fae89 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 12188: 002c7365 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 12189: 0078bd71 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 12189: 0078bbe1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 12190: 012ca340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 12191: 01311c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 12192: 00588181 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 12193: 008200dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 12193: 0081ff4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 12194: 01311089 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 12195: 00681251 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 12196: 012b5cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 12197: 008797a1 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 12197: 00879611 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 12198: 012b7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 12199: 01311408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 12200: 008039a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 12200: 00803819 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 12201: 013135f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12202: 004fc35d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 12203: 005cffd1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 12204: 01313de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 12205: 012c4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 12206: 012b6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 12207: 0088d9c9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 12207: 0088d839 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 12208: 0054a66d 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 12209: 005e0b6d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 12210: 0053827d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 12211: 013125a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 12212: 0056362d 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 12213: 0036c9ad 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 12214: 0072f2c1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 12214: 0072f131 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 12215: 004b652d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 12216: 00755471 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 12216: 007552e1 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12217: 012b80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12218: 013123ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12219: 012b990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12220: 012c86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12221: 01188154 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12222: 012c9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12223: 004b3699 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12224: 0074aa8d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12224: 0074a8fd 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12225: 01311270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12226: 00801c15 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12227: 006ea041 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12226: 00801a85 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12227: 006e9eb1 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12228: 012b77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12229: 012be4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12230: 0072f40d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12230: 0072f27d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12231: 01311756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12232: 012c696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 12233: 005e26e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12234: 0131121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12235: 007b611d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12236: 00899181 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12235: 007b5f8d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12236: 00898ff1 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12237: 01313772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12238: 0080abc9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12238: 0080aa39 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12239: 012b2ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12240: 003364f9 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12241: 002f67d9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12242: 012b52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12243: 0078d8fd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12244: 006e9d3d 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12243: 0078d76d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12244: 006e9bad 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12245: 0131188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12246: 00749689 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12246: 007494f9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12247: 013113c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12248: 01313726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12249: 012c063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12250: 012bd12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12251: 012c0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12252: 0072c1a5 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12252: 0072c015 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12253: 0131188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12254: 01313416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12255: 012bb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12256: 00571d3d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 12257: 0060c209 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ 12258: 005d6009 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12259: 011e0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 12260: 005d6065 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12261: 01311126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12262: 003312fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12263: 00543d21 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12264: 003cdebd 68 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12265: 01311b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12266: 00423079 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12267: 00823a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12268: 008293e9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12267: 008238dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12268: 00829259 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12269: 01312d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12270: 0055d40d 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12271: 0131190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12272: 012b75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12273: 012cb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12274: 0080e705 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12274: 0080e575 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12275: 012bc68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12276: 01311fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12277: 002e5909 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12278: 01311718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12279: 013129de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12280: 007f99cd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12281: 00a64f60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12280: 007f983d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12281: 00a64dc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12282: 01312ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12283: 013138d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12284: 00743b6d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12284: 007439dd 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 12285: 0053b62d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12286: 00771875 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12286: 007716e5 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12287: 01311664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12288: 007b572d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12288: 007b559d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12289: 012b61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12290: 012c1dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12291: 00745e15 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 12292: 0083339d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 12293: 0076e705 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12291: 00745c85 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 12292: 0083320d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12293: 0076e575 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12294: 0131207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12295: 007fd519 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12296: 0082346d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12295: 007fd389 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12296: 008232dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12297: 002c1c69 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 12298: 0088eaf9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12299: 0084bcf9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12298: 0088e969 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12299: 0084bb69 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12300: 00562e25 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12301: 008013fd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12301: 0080126d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12302: 002bd2c5 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12303: 0038338d 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12304: 00a632a8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12305: 007354d5 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12304: 00a63110 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12305: 00735345 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12306: 012b4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12307: 00575181 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12308: 012c1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12309: 0073f81d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12310: 0084093d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12309: 0073f68d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12310: 008407ad 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12311: 003b0741 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12312: 012cae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12313: 01311081 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12314: 007fd555 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12315: 00826845 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12314: 007fd3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12315: 008266b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12316: 012b9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12317: 012cafb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12318: 011fd79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12319: 007662e1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12319: 00766151 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12320: 012cbac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12321: 013110a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12322: 012b5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12323: 0057e42d 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12324: 00560b09 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12325: 007f990d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12326: 008825c9 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12327: 0070ec99 2100 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 12328: 008047cd 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12325: 007f977d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12326: 00882439 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12327: 0070eb09 2100 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 12328: 0080463d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12329: 011fd718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12330: 012c2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12331: 012bcb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12332: 012c9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12333: 00331399 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12334: 01312754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12335: 012bee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12336: 00895f49 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12336: 00895db9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12337: 011936a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12338: 002def99 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12339: 002e4119 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12340: 01311976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12341: 012c22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12342: 0076d3a9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12342: 0076d219 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12343: 003f8489 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12344: 008816c9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12344: 00881539 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12345: 01312712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12346: 002c2f5d 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12347: 00826701 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12347: 00826571 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12348: 012ca7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12349: 012b7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12350: 005539b1 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12351: 01312bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12352: 011fd694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12353: 0088c035 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12353: 0088bea5 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12354: 012c30a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12355: 0120346c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12356: 0087b1c9 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12356: 0087b039 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 12357: 005834e1 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12358: 011f2e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12359: 01312dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12360: 01217c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12361: 01313e92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 12362: 012c84b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 12363: 0060c25d 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ @@ -12375,156 +12375,156 @@ │ │ │ │ 12371: 01311d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12372: 01311614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12373: 012c72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12374: 013110ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12375: 0030065d 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12376: 0040a80d 132 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12377: 013133b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12378: 006d35f9 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12378: 006d3469 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12379: 002b686d 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12380: 012b79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12381: 01313e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12382: 01311f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12383: 0131230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12384: 01217ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12385: 006d3651 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12385: 006d34c1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12386: 01203364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12387: 0083e5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12387: 0083e461 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 12388: 004db631 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 12389: 00765aa5 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12390: 008199e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12389: 00765915 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12390: 00819851 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12391: 011f0924 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 12392: 005c9afd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 12393: 013135f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12394: 0038ae19 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12395: 01188ae8 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12396: 0086fcd9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12397: 0078bc59 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12396: 0086fb49 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12397: 0078bac9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12398: 005d7525 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 12399: 004dccb1 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12400: 01311838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12401: 011f357c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12402: 012b59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12403: 002bd8ad 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12404: 01313ac0 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12405: 01313692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12406: 007b25a9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12407: 006d36bd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12406: 007b2419 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12407: 006d352d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12408: 005debdd 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12409: 0070a69d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12410: 008614d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12409: 0070a50d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12410: 00861341 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12411: 01221e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ 12412: 00536755 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12413: 00771801 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12413: 00771671 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12414: 01311658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12415: 01221cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12416: 012b93bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12417: 012bc6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12418: 01221dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12419: 01312e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12420: 006592c1 104 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12421: 012c23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12422: 007339c5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12422: 00733835 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 12423: 004e7315 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 12424: 0053c3c9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12425: 00449129 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12426: 0063acb1 148 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12427: 011887b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12428: 01311d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 12429: 005b9ce1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12430: 00736e41 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12430: 00736cb1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12431: 012b3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12432: 003b3659 40 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12433: 011688fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 12434: 01312e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12435: 01221d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12436: 01312744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12437: 01312956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12438: 012bc29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 12439: 004e7415 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 12440: 0053be51 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 12441: 008a157d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 12441: 008a13ed 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 12442: 012b765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 12443: 002c4b41 236 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12444: 01312536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 12445: 012caebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12446: 012c9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 12447: 00711e81 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 12447: 00711cf1 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 12448: 0131315a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12449: 0131340a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12450: 0131185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12451: 011fbedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12452: 013131be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12453: 00563735 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 12454: 01312542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 12455: 004e7389 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12456: 0054236d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12457: 002cdd19 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 12458: 005dbd95 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12459: 012cae78 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 12460: 005e0aad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12461: 00454fbd 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12462: 0088ea1d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12462: 0088e88d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12463: 012b793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12464: 01312cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12465: 01313e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12466: 0089ce71 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12466: 0089cce1 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12467: 012be558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 12468: 0052eebd 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12469: 011fbe58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ 12470: 002c3a29 116 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12471: 008818a1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12472: 007e9569 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12471: 00881711 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12472: 007e93d9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12473: 01312dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12474: 005e728d 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12475: 012ca090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12476: 0072c48d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 12477: 0083c39d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12476: 0072c2fd 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 12477: 0083c20d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12478: 012bffec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12479: 00898819 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12479: 00898689 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12480: 01311a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12481: 0131142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12482: 012b66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12483: 011885dc 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12484: 00542da1 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12485: 012c3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12486: 01312ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12487: 0082b235 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12487: 0082b0a5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12488: 012c3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12489: 01313270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12490: 005efc95 572 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12491: 012cadd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12492: 0081bf09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12492: 0081bd79 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12493: 01312492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12494: 012be808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12495: 012c95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12496: 00891ecd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12496: 00891d3d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12497: 012b91fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12498: 00620361 508 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12499: 01209034 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12500: 00823aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12501: 008185dd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12500: 00823919 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12501: 0081844d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12502: 011e1fac 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12503: 01208fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12504: 005540ad 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 12505: 0131263c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 12506: 013110db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12507: 0085eedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12507: 0085ed4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12508: 0054b0ad 252 FUNC GLOBAL DEFAULT 12 iommufd_change_process │ │ │ │ 12509: 012b67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12510: 002c7661 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12511: 005d2961 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12512: 00588ae9 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12513: 012b94cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12514: 012b5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12515: 013133f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12516: 012b6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12517: 00523fd5 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 12518: 005d678d 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12519: 007347e9 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12519: 00734659 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12520: 01201708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12521: 013134e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 12522: 012bca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12523: 01208f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12524: 012b4d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12525: 00384061 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12526: 01201684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ @@ -12533,402 +12533,402 @@ │ │ │ │ 12529: 0131205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12530: 012b5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 12531: 012b4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12532: 002ba551 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12533: 012c9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 12534: 005e0ced 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12535: 012b6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12536: 0089f3c5 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12536: 0089f235 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12537: 012c2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12538: 01311400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12539: 009d908c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12539: 009d8ef4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12540: 005f4c95 70 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12541: 0054bfd1 108 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_detach_hwpt │ │ │ │ 12542: 012b934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12543: 002bde15 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12544: 006fb131 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ + 12544: 006fafa1 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ 12545: 005ca909 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12546: 012b2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12547: 012b4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12548: 012bf58c 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12549: 0073190d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12549: 0073177d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12550: 01201600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12551: 01312274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12552: 008899ad 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12552: 0088981d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12553: 012beaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12554: 01312b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12555: 002c1769 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12556: 01189454 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12557: 006d4e71 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12557: 006d4ce1 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12558: 012bd81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12559: 00609645 80 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12560: 01313308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12561: 012c41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12562: 009fb228 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12562: 009fb090 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12563: 01313558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12564: 012c903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12565: 0044bff1 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12566: 006d4ecd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12566: 006d4d3d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ 12567: 005bbbc1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12568: 0084d605 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12568: 0084d475 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12569: 01312e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12570: 009fb220 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 12571: 00846579 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12570: 009fb088 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12571: 008463e9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 12572: 005b9dc5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12573: 012bd87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12574: 00583531 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12575: 00681f89 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12576: 005441b5 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12577: 00506c85 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12578: 013113b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 12579: 00782599 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12579: 00782409 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12580: 01312f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12581: 012c3058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12582: 0131278e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12583: 012bc1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12584: 00587f31 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12585: 01310e10 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12586: 00808c55 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12586: 00808ac5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12587: 0066cbb9 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12588: 0032d4c9 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12589: 012cbea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12590: 00681f29 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12591: 01312d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12592: 006d4f49 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12592: 006d4db9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12593: 01312bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12594: 0074a36d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12594: 0074a1dd 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 12595: 005302e1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12596: 008697e1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12597: 006f4485 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12598: 0089cc45 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12596: 00869651 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12597: 006f42f5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12598: 0089cab5 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12599: 012c5afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12600: 012b997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12601: 0076da3d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12602: 00829e91 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12601: 0076d8ad 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12602: 00829d01 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12603: 013124d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12604: 01311ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12605: 006f4bc1 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12605: 006f4a31 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12606: 012b750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12607: 00788e21 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12607: 00788c91 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12608: 013123c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12609: 01311682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12610: 012c4890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12611: 01311ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12612: 0080506d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12613: 006f4509 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12612: 00804edd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12613: 006f4379 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12614: 002c7f41 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12615: 012c18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12616: 0078b4c1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12616: 0078b331 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12617: 013114fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 12618: 005d63fd 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12619: 0131127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12620: 012c3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 12621: 002976ed 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12622: 01312910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12623: 0079cb25 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12623: 0079c995 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12624: 012b721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12625: 012cafa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12626: 00804465 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12627: 006f458d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12626: 008042d5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12627: 006f43fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12628: 012c68cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12629: 012c5d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12630: 012bd7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12631: 012b6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12632: 00828095 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12632: 00827f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12633: 0121849c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12634: 0080b419 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12634: 0080b289 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12635: 01310611 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12636: 013128f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12637: 012c7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12638: 006d2dc5 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12639: 00723d79 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12638: 006d2c35 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12639: 00723be9 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12640: 013130b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 12641: 012185a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ - 12642: 0089e735 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 12642: 0089e5a5 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 12643: 012c669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12644: 012c20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12645: 01311eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12646: 003cdd99 96 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12647: 011f3f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 12648: 00422ab1 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12649: 00814d69 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12649: 00814bd9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12650: 011c7978 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ 12651: 00630cb9 8 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12652: 008034bd 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12652: 0080332d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12653: 013125d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12654: 006d2e69 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12654: 006d2cd9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12655: 01218520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12656: 006e372d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12656: 006e359d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12657: 0131251a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 12658: 011e14c0 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12659: 011e1520 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12660: 0032a775 288 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12661: 011e1530 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12662: 005d6239 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 12663: 005e7225 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12664: 00745df1 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12664: 00745c61 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12665: 0131160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12666: 006d4fc5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12667: 006e1d1d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12666: 006d4e35 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12667: 006e1b8d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12668: 012bb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12669: 0121acd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12670: 01311c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12671: 01312992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12672: 006e381d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12672: 006e368d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12673: 012c6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12674: 006d5021 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12674: 006d4e91 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12675: 012c70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12676: 006e1d8d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12676: 006e1bfd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12677: 012bc91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12678: 00553b9d 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 12679: 013119bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12680: 012bec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12681: 011f43ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12682: 008a081d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 12683: 0089e4dd 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12684: 007fc439 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12685: 0071e32d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12686: 0086627d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12687: 00805ed9 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12682: 008a068d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 12683: 0089e34d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12684: 007fc2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12685: 0071e19d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12686: 008660ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12687: 00805d49 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12688: 011facd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12689: 012b5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12690: 013125dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12691: 006e0dc9 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12692: 00782729 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12691: 006e0c39 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12692: 00782599 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12693: 012c18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12694: 0131166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12695: 00807501 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12696: 007d2c71 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12695: 00807371 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12696: 007d2ae1 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12697: 01221604 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12698: 008259e5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12698: 00825855 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12699: 012b51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12700: 012b93ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12701: 0088d361 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12701: 0088d1d1 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12702: 002ba611 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12703: 012b4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12704: 002c3d11 30 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12705: 01221478 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12706: 006d5099 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12707: 006e1dfd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12706: 006d4f09 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12707: 006e1c6d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12708: 013119fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12709: 002c8461 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12710: 01221580 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12711: 0043fc7d 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12712: 013133e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12713: 0116c100 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12714: 00333f39 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12715: 0131129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12716: 003261d9 220 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12717: 01313048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12718: 01311168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12719: 012b63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12720: 01212118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12721: 00872a5d 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12721: 008728cd 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12722: 012c8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12723: 013137d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12724: 012b4160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12725: 00439f1d 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 12726: 0131183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12727: 01211f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12728: 0089d861 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12728: 0089d6d1 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12729: 013128be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12730: 008a70fd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12730: 008a6f6d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12731: 012c53bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12732: 011edf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12733: 012214fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12734: 01212094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12735: 012b74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12736: 012c3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12737: 01188338 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12738: 00601379 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12739: 0083c3f1 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12740: 007e9189 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12739: 0083c261 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12740: 007e8ff9 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12741: 012b7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12742: 0120cfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12743: 01311a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12744: 009b7c08 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12744: 009b7a70 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12745: 01212010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12746: 0074a4b5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12746: 0074a325 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12747: 0120cf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12748: 0053611d 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 12749: 01312fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12750: 00a7f234 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12751: 008201e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12750: 00a7f09c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12751: 00820055 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12752: 01311a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12753: 012cbf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12754: 0073be99 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12754: 0073bd09 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12755: 012c5e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12756: 006e9e89 120 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12756: 006e9cf9 120 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12757: 013112e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12758: 012c1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12759: 00342a1d 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12760: 0083c029 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12760: 0083be99 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12761: 00442ff5 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12762: 005d84fd 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12763: 012cac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12764: 00824b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12764: 008249fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12765: 00565cbd 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12766: 012bab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12767: 0072ff2d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12767: 0072fd9d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12768: 013122d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12769: 01312cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12770: 008433d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12770: 00843249 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12771: 0055cf35 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12772: 013085a8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12773: 0120ce98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12774: 013112ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12775: 012b5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ 12776: 005cc369 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12777: 01312fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12778: 0050633d 344 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12779: 006fa475 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12779: 006fa2e5 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12780: 01312e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12781: 01313424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12782: 012c8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12783: 006dcff5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12784: 0076e775 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12783: 006dce65 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12784: 0076e5e5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12785: 013120d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12786: 006dd04d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12786: 006dcebd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12787: 0067ceb5 66 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12788: 012b8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12789: 013128f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12790: 00819b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12790: 0081997d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12791: 012c2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12792: 012cb620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12793: 005c98c1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12794: 007845f9 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12794: 00784469 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12795: 012c9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12796: 00297821 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 12797: 0041f4a1 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12798: 00817c15 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12798: 00817a85 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12799: 005bbb19 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12800: 0131103d 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12801: 0054b4f1 288 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12802: 008a0929 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12802: 008a0799 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12803: 012b5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12804: 012caef8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12805: 012be188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12806: 01312246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12807: 00864759 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12807: 008645c9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12808: 013120a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12809: 0120d2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12810: 01186378 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12811: 012bd02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12812: 012be548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12813: 005880e9 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12814: 006e1e69 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12814: 006e1cd9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12815: 0065b45d 3028 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12816: 006cc665 156 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12817: 0087e581 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12816: 006cc4d5 156 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12817: 0087e3f1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12818: 0120d234 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12819: 00397cd1 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12820: 0081fb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12820: 0081f9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12821: 01311788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12822: 012c32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12823: 0131345a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12824: 0083b669 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12824: 0083b4d9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12825: 005aefbd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12826: 013121cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12827: 005b1ba1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12828: 006e1edd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12828: 006e1d4d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12829: 0131198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12830: 012c747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12831: 01311cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12832: 00558f5d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12833: 013129ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12834: 003ede15 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12835: 007fcac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12835: 007fc939 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12836: 0054dc59 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12837: 012c0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12838: 007e5f3d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12838: 007e5dad 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12839: 013111ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12840: 005e8bc5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12841: 012b9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12842: 00544c19 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12843: 01312de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12844: 012c20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12845: 0054a35d 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12846: 013132d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12847: 006896b1 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12847: 006895f9 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12848: 012bac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12849: 0053e791 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12850: 01202788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12851: 013110e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12852: 006e1f51 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12853: 007e4011 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12852: 006e1dc1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12853: 007e3e81 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12854: 01312bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12855: 0131214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12856: 0041f765 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12857: 01312c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12858: 012c4a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12859: 012c8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12860: 0087ec09 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12860: 0087ea79 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12861: 01312b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12862: 011f2ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12863: 0088200d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12863: 00881e7d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12864: 002ff051 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12865: 002ba151 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12866: 012caf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12867: 01312d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12868: 013131d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12869: 013110cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12870: 01311352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12871: 0033944d 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12872: 00442a39 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12873: 012be7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12874: 00534349 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 12875: 01312ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12876: 00840f51 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12877: 0087e62d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12878: 006ea079 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12879: 008230b5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12876: 00840dc1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12877: 0087e49d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12878: 006e9ee9 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12879: 00822f25 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12880: 012c1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12881: 013119aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12882: 0038c811 120 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12883: 004ef0f1 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12884: 013112f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12885: 01311dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12886: 005bb785 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12887: 0085dab9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12887: 0085d929 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12888: 012c2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12889: 005ca5dd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12890: 0050eb9d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12891: 002c56f9 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12892: 012b6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12893: 0072c44d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12894: 00821aed 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12893: 0072c2bd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12894: 0082195d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12895: 01312946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12896: 01311638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12897: 0071f161 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12897: 0071efd1 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12898: 0059be61 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12899: 012c581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12900: 012c08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12901: 011f09a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12902: 012c0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12903: 005caa61 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12904: 006ea7cd 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12904: 006ea63d 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12905: 00561605 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12906: 0077cb99 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12907: 0081eb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12906: 0077ca09 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12907: 0081e999 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12908: 012b8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12909: 002c5ff5 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12910: 007848f1 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12910: 00784761 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12911: 013135ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12912: 012c767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12913: 0084c359 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12913: 0084c1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12914: 01312d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12915: 011f3600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12916: 002d51f5 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12917: 00859815 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12917: 00859685 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12918: 012c2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12919: 012bb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12920: 012c9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12921: 005caa05 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12922: 0055d501 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12923: 0080f5fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12923: 0080f46d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12924: 0131296c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12925: 012bc73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12926: 0032b301 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12927: 0055d2f1 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12928: 01312222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12929: 0131297c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12930: 012252dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12936,19 +12936,19 @@ │ │ │ │ 12932: 012bd05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12933: 012b8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12934: 013126bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12935: 012b4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12936: 0131219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12937: 01312c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12938: 005638b5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12939: 00843639 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12939: 008434a9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12940: 01225888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12941: 00881bcd 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12941: 00881a3d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12942: 01313e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12943: 00819bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12943: 00819a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12944: 012c8870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12945: 002def89 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12946: 005bb9a1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12947: 012ba72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12948: 0131338e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12949: 0039a789 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12950: 012c692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -12956,128 +12956,128 @@ │ │ │ │ 12952: 012255f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12953: 012b5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12954: 0059b659 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12955: 01312b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12956: 01313e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12957: 00442265 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12958: 01311bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12959: 00738971 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12959: 007387e1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12960: 01202680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12961: 012c8af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12962: 012c3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12963: 0089f7b1 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12963: 0089f621 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12964: 004fdf6d 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12965: 007634f1 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12965: 00763361 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12966: 002ba1f9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12967: 00560f5d 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12968: 007385dd 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12968: 0073844d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12969: 01311164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12970: 00536ead 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12971: 006812e1 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12972: 002f6d99 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12973: 01226254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12974: 0088d159 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12975: 007fc21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12974: 0088cfc9 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12975: 007fc08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12976: 012b8c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12977: 012b4460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12978: 012bab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12979: 002c1a95 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12980: 012c4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12981: 00840bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12981: 00840a31 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12982: 012ba02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12983: 0122635c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12984: 012bd61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12985: 012beae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12986: 005af025 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12987: 012c4840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12988: 00879279 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12988: 008790e9 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12989: 01312b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12990: 002a7e09 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12991: 01311132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12992: 012b6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12993: 01312b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12994: 012262d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12995: 012b9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12996: 005affc5 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12997: 003f00c1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12998: 01188478 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12999: 012cb370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 13000: 01313126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 13001: 0088bad5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 13001: 0088b945 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 13002: 012c9910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 13003: 012bb39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 13004: 003f8d99 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 13005: 013110c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 13006: 002ceb09 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 13007: 00826e4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 13007: 00826cbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 13008: 01312292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 13009: 01311b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 13010: 013126c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 13011: 0057d0a1 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 13012: 008248dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 13013: 008712bd 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 13012: 0082474d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 13013: 0087112d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 13014: 0047f149 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 13015: 01312cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 13016: 012b50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 13017: 00824cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 13017: 00824b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 13018: 0131153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 13019: 006e0ff5 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 13020: 007fe6dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 13021: 00735859 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 13019: 006e0e65 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 13020: 007fe54d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 13021: 007356c9 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 13022: 012b7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 13023: 005102f1 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 13024: 012b995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 13025: 0088026d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 13026: 0078231d 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 13025: 008800dd 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 13026: 0078218d 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 13027: 0059f475 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 13028: 01312964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 13029: 006e785d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 13029: 006e76cd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ 13030: 005b5e01 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 13031: 013121d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 13032: 01311782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 13033: 01312b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 13034: 0088fa5d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 13034: 0088f8cd 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 13035: 00ab4b94 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 13036: 012c113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 13037: 005b9399 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 13038: 004744f1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 13039: 012c70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 13040: 00832bb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 13040: 00832a25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 13041: 013113be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 13042: 006e7a55 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 13042: 006e78c5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 13043: 012c031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 13044: 007139d9 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 13044: 00713849 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 13045: 0131237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 13046: 012cb3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 13047: 012b40b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 13048: 012bd19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 13049: 0081be2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 13049: 0081bc9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 13050: 002be561 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 13051: 005ae1f5 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 13052: 00849689 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 13053: 0080a049 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 13054: 0081fc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 13052: 008494f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 13053: 00809eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 13054: 0081facd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 13055: 0131224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 13056: 0084f9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 13056: 0084f865 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 13057: 00569b21 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 13058: 012c3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 13059: 01311f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 13060: 00613c69 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 13061: 01311356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 13062: 00300fd5 112 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 13063: 00809705 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 13063: 00809575 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 13064: 0039c92d 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 13065: 00613c3d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 13066: 012bc26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 13067: 012c3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 13068: 01313776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 13069: 006e69e1 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 13069: 006e6851 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 13070: 012b9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 13071: 0044b9b9 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 13072: 0073318d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 13072: 00732ffd 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 13073: 01312f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 13074: 00530269 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 13075: 002f8245 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 13076: 012b5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 13077: 00539985 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 13078: 003110f5 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 13079: 01312014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -13089,140 +13089,140 @@ │ │ │ │ 13085: 01312bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ 13086: 0056d18d 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 13087: 011f55f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 13088: 0032b469 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 13089: 0131300e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 13090: 00613de9 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ 13091: 00615705 48 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 13092: 006e6ad9 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 13092: 006e6949 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 13093: 012c554c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 13094: 01311940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 13095: 002ba2a1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 13096: 002bf991 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 13097: 0121d614 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 13098: 007f8661 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 13099: 008444d9 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 13098: 007f84d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 13099: 00844349 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 13100: 012ca690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 13101: 012bca9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 13102: 01311e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 13103: 0089dde9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 13103: 0089dc59 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 13104: 01225258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ 13105: 011ca738 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 13106: 007e95c1 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 13106: 007e9431 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 13107: 00613ee1 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ 13108: 00615735 42 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 13109: 013134ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 13110: 0080de61 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 13110: 0080dcd1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 13111: 00561eb5 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 13112: 007a8fad 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 13112: 007a8e1d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 13113: 002b73a1 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 13114: 01225780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 13115: 012bdb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 13116: 012c66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 13117: 006f02fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ - 13118: 0087f5f9 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 13117: 006f016d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ + 13118: 0087f469 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 13119: 013124d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 13120: 0086e879 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 13121: 00845d2d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 13120: 0086e6e9 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 13121: 00845b9d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 13122: 0058bd1d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 13123: 01312e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 13124: 002c3e89 28 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 13125: 01313484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 13126: 01311eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 13127: 004f68b5 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 13128: 007437c5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 13129: 00869599 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 13128: 00743635 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 13129: 00869409 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 13130: 01225570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 13131: 007fd249 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13131: 007fd0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 13132: 00368e91 92 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 13133: 007662b5 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 13133: 00766125 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 13134: 00682811 84 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ 13135: 005e3ca5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 13136: 012b6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13137: 005301b1 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 13138: 005bbc8d 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 13139: 00847e15 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 13139: 00847c85 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 13140: 005e4085 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 13141: 01312386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 13142: 01310e0a 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 13143: 012b6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 13144: 011f3fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 13145: 01312d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 13146: 012c7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 13147: 01312bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 13148: 012cb450 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 13149: 01312c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 13150: 00844bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 13150: 00844a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 13151: 01311f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 13152: 011fa514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 13153: 0057dc7d 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 13154: 007ff82d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 13154: 007ff69d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ 13155: 012b7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 13156: 00746775 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 13156: 007465e5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 13157: 002c3ba1 52 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 13158: 007832e5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 13158: 00783155 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 13159: 002b8401 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 13160: 00397bf9 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 13161: 0088eb51 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 13161: 0088e9c1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 13162: 013135de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 13163: 01312eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 13164: 013120d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 13165: 0044b179 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 13166: 00853c7d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 13166: 00853aed 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 13167: 01312514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 13168: 007631f9 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 13169: 00808959 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 13168: 00763069 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 13169: 008087c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 13170: 012c4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 13171: 012c9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 13172: 01224574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 13173: 012c2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 13174: 00734889 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 13175: 00877f15 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 13174: 007346f9 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 13175: 00877d85 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 13176: 012baf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 13177: 002fa615 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 13178: 005c9a2d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 13179: 013110c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 13180: 00526e71 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 13181: 013124d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 13182: 01313198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 13183: 011f4470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 13184: 0034024d 106 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ 13185: 005ba8c5 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 13186: 013111bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 13187: 005f3619 124 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 13188: 0120ca78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 13189: 007e6c21 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 13189: 007e6a91 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 13190: 01312f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 13191: 012c3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 13192: 0030c85d 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 13193: 01313e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 13194: 00786f41 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 13194: 00786db1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 13195: 00341e89 30 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 13196: 012c79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 13197: 012bc4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 13198: 005b94a1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 13199: 013111d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 13200: 005b6671 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 13201: 00296a2d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 13202: 003b8019 620 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 13203: 0056840d 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 13204: 0120c9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ 13205: 005cd295 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 13206: 004d9051 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 13207: 012bae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 13208: 008555ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 13209: 00770ae5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 13208: 0085541d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 13209: 00770955 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 13210: 013111f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 13211: 012c88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 13212: 01313326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 13213: 0051ae6d 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 13214: 0045ac7d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 13215: 0131133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 13216: 00898685 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 13217: 00787005 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 13216: 008984f5 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 13217: 00786e75 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 13218: 012c3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 13219: 0060c309 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 13220: 0120db7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 13221: 012c78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 13222: 006145f9 58 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 13223: 003b8415 136 FUNC GLOBAL DEFAULT 12 cxl_assign_event_header │ │ │ │ 13224: 0120c970 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ @@ -13231,78 +13231,78 @@ │ │ │ │ 13227: 012bcc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 13228: 002f9cc9 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 13229: 0045aad9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 13230: 005c9ff5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 13231: 004e10e1 120 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_device │ │ │ │ 13232: 01312434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 13233: 003839a9 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 13234: 0087eeb9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 13234: 0087ed29 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 13235: 01313792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 13236: 01313404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 13237: 00681149 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 13238: 0089c245 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 13238: 0089c0b5 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 13239: 002b8701 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 13240: 013138f0 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 13241: 0131234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 13242: 012cac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 13243: 0118871c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 13244: 002a8a9d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 13245: 0078b9dd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 13245: 0078b84d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 13246: 012c7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 13247: 01313666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 13248: 012c4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 13249: 01311093 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 13250: 0074a335 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13251: 007fc30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 13250: 0074a1a5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13251: 007fc17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13252: 01313622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13253: 012bfbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13254: 01189bdc 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13255: 011f53e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 13256: 005c1519 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13257: 00817ad1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13257: 00817941 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 13258: 012bf208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ 13259: 004e0ec9 148 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_iommufd │ │ │ │ - 13260: 0077cc61 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13260: 0077cad1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13261: 013134ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13262: 002be591 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13263: 01312ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13264: 00319789 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13265: 006f6479 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13265: 006f62e9 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13266: 005638fd 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13267: 006eca09 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13267: 006ec879 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13268: 012bc16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13269: 00749c7d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13269: 00749aed 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13270: 012c87c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 13271: 012c67ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13272: 013127f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13273: 0081f78d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13273: 0081f5fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13274: 002bbd61 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13275: 013138aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13276: 004da739 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 13277: 0047747d 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13278: 00444541 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13279: 0080e361 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13279: 0080e1d1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13280: 00575659 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13281: 01312a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13282: 0083e7e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13282: 0083e659 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13283: 012b8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13284: 00830a9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13285: 00824f11 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13286: 006ed329 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13284: 0083090d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13285: 00824d81 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13286: 006ed199 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13287: 011f7c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13288: 0054a649 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13289: 012ca680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13290: 003eb939 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13291: 0088f215 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13291: 0088f085 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13292: 01311c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13293: 013120b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13294: 006d3d55 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13294: 006d3bc5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13295: 0131140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13296: 0038e571 590 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13297: 0089691d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13297: 0089678d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13298: 012c8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13299: 012bcfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13300: 012b5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13301: 0131104c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13302: 012c9a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13303: 002982e5 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13304: 012bd65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13310,181 +13310,181 @@ │ │ │ │ 13306: 012c4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13307: 01311f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13308: 012bc9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13309: 01224b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13310: 01311728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13311: 012c82d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13312: 013127d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13313: 007fa60d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13313: 007fa47d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13314: 01224910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13315: 00878b41 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13315: 008789b1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13316: 012c6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13317: 0072c455 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13317: 0072c2c5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13318: 01311e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13319: 013110ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13320: 006d3e6d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13320: 006d3cdd 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13321: 012b99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13322: 012baa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13323: 005d63b5 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 13324: 012b4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13325: 013120cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13326: 01312a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13327: 002c662d 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13328: 004de421 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13329: 01224e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13330: 00890bb5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13331: 0081fba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13330: 00890a25 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13331: 0081fa19 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13332: 012bcf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13333: 012bece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13334: 013135e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13335: 013119a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13336: 012bd41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13337: 003f8d8d 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13338: 01313882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13339: 01312bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 13340: 01313ab4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13341: 01313520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ 13342: 005c2cf1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13343: 00781f89 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13343: 00781df9 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 13344: 013122fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 13345: 0060fbb1 28 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13346: 007fdaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13347: 0080663d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13346: 007fd965 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13347: 008064ad 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13348: 01312e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13349: 0131235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13350: 007661c5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13350: 00766035 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13351: 012b9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13352: 007aa8cd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13352: 007aa73d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13353: 012cb0ec 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13354: 007495a1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13354: 00749411 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 13355: 012c540c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 13356: 005bb181 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13357: 013125ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13358: 013112fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 13359: 005b75f1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13360: 004b05f1 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13361: 006acfc5 23148 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13361: 006ace35 23156 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13362: 01312f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13363: 013118bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13364: 0043a78d 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13365: 01313788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13366: 012ca120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13367: 0041fd1d 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13368: 0131265e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13369: 01312836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13370: 008020ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13370: 00801f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13371: 012251d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13372: 01313166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13373: 00760e49 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13374: 00885269 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13373: 00760cb9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13374: 008850d9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13375: 01313640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13376: 01225678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ 13377: 004f8801 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13378: 0131177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 13379: 002e85d1 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13380: 012b8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13381: 01312788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13382: 0088d001 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13382: 0088ce71 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 13383: 005dfb9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13384: 01312e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13385: 00859d31 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13386: 00730135 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13385: 00859ba1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13386: 0072ffa5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13387: 012bb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13388: 0131137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13389: 0089826d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13389: 008980dd 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13390: 0033c22d 90 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13391: 01312474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13392: 01311e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13393: 00541621 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13394: 007e9431 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13394: 007e92a1 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13395: 013129fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13396: 012254ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13397: 0088f685 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13397: 0088f4f5 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13398: 012276f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13399: 012c25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13400: 008142fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13400: 0081416d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13401: 012277fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13402: 002ac0f5 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13403: 012c3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13404: 012b32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13405: 01313724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13406: 0131344e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 13407: 012bcdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13408: 0082df31 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13409: 00890f65 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13408: 0082dda1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13409: 00890dd5 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13410: 012b3450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13411: 00757425 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13411: 00757295 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13412: 012c585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13413: 013129c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13414: 01227778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13415: 002cb995 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13416: 00811bc1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13417: 00887fa5 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13416: 00811a31 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13417: 00887e15 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 13418: 005b42dd 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 13419: 00538205 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13420: 006fa63d 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13421: 0086a289 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13420: 006fa4ad 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13421: 0086a0f9 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13422: 012c5f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13423: 0131356c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13424: 007fcb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13424: 007fc975 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13425: 003b5031 252 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13426: 007fd98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13426: 007fd7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13427: 002c66a9 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13428: 012b4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13429: 011fdc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13430: 00449755 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 13431: 01311114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13432: 00857835 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13432: 008576a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13433: 012b74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13434: 005e92fd 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13435: 00836c95 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13435: 00836b05 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13436: 01311560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13437: 01312916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13438: 012b956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13439: 012c4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13440: 0087b8b9 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13441: 0070cfd9 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13440: 0087b729 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13441: 0070ce49 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13442: 011fdbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ 13443: 002c37dd 50 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13444: 01313e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13445: 0073bc39 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13445: 0073baa9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13446: 01313430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13447: 013121f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 13448: 0053a819 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13449: 008546bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13449: 0085452d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13450: 004b2bc1 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13451: 0088c501 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13451: 0088c371 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13452: 012bce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13453: 0081ac0d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13453: 0081aa7d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13454: 0131330e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13455: 01229f40 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13456: 012c9d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13457: 00824e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13457: 00824d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13458: 002be581 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13459: 0086ea49 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13459: 0086e8b9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13460: 01312afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13461: 01311434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13462: 01311c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13463: 0041f745 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13464: 01312088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13465: 0071f9d1 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13465: 0071f841 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13466: 011fdb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13467: 0118946c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13468: 012c8a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13469: 012b56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 13470: 005c71f9 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 13471: 0056ae35 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13472: 00852125 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13472: 00851f95 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13473: 01312f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13474: 004b25c5 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 13475: 0088ed51 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13476: 00852bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13475: 0088ebc1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13476: 00852a4d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13477: 00588101 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13478: 012b8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13479: 007ea605 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13479: 007ea475 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13480: 012babac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13481: 004638e5 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13482: 012b3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13483: 012c906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ 13484: 01312232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13485: 0131108a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 13486: 005d63ed 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ @@ -13497,746 +13497,746 @@ │ │ │ │ 13493: 01311c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13494: 012b8830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13495: 013136d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13496: 013123f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13497: 012c088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 13498: 01311d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13499: 01313104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13500: 009d928c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13500: 009d90f4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13501: 012ef420 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13502: 01188800 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13503: 012b5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13504: 01312a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13505: 01313822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13506: 005d170d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13507: 012bcbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13508: 013129b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13509: 0131171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13510: 0074c5f1 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 13511: 0086a119 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13510: 0074c461 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 13511: 00869f89 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13512: 012b93cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13513: 0059b681 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13514: 00852179 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13514: 00851fe9 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13515: 004f6695 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13516: 005d08b9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13517: 0080a971 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13518: 0087f2d5 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13517: 0080a7e1 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13518: 0087f145 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13519: 012ba9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13520: 01311fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13521: 003ef8c5 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13522: 005d1f95 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13523: 0131179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13524: 0085a339 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13524: 0085a1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13525: 01311362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13526: 00817659 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13526: 008174c9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13527: 012ca6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13528: 012c98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13529: 0088f27d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13529: 0088f0ed 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13530: 011891f0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13531: 012bcd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 13532: 0053d065 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 13533: 005e293d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13534: 0038ad8d 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13535: 012ca650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13536: 012be178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 13537: 004dad69 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 13538: 00895b95 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13538: 00895a05 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13539: 01313e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13540: 012bdfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13541: 01311e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13542: 0085f351 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13542: 0085f1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13543: 01225a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13544: 011e0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13545: 0078f2f9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13545: 0078f169 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13546: 012c1a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13547: 003876e1 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13548: 012b92bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13549: 00883639 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13549: 008834a9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13550: 005cfbfd 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13551: 004b6c05 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13552: 01313e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13553: 0082c009 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13554: 009d8e90 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13555: 00881c9d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13553: 0082be79 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13554: 009d8cf8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13555: 00881b0d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13556: 01217ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls │ │ │ │ 13557: 012c84a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13558: 01188108 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13559: 01312f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13560: 01311e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13561: 012b34f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13562: 01189b84 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13563: 00868a15 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13563: 00868885 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13564: 012be3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13565: 00735f0d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13565: 00735d7d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13566: 012bd95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13567: 00817539 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13567: 008173a9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13568: 01312838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13569: 01312fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13570: 0131160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13571: 0082c84d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13572: 0074a705 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13571: 0082c6bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13572: 0074a575 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13573: 005f2411 228 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13574: 0077b779 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13574: 0077b5e9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13575: 01313038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 13576: 005b5db9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13577: 005812b9 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13578: 00882049 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13578: 00881eb9 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13579: 00610e4d 72 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13580: 002be589 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 13581: 005caad9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13582: 011f0fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 13583: 012cbce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13584: 012c9cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13585: 013115b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13586: 01311e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13587: 01313bc0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13588: 00849f01 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13588: 00849d71 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13589: 012b8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13590: 002e5451 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13591: 01312be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13592: 0131119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13593: 012bd7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13594: 007fc3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13594: 007fc26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13595: 01312be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13596: 01311660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13597: 012c1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13598: 0085eb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13598: 0085ea05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13599: 00522fa1 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13600: 012b9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13601: 012b4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13602: 0085ecfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 13603: 008a0d2d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 13602: 0085eb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13603: 008a0b9d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 13604: 01313658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13605: 0084efcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13605: 0084ee3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13606: 01312b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13607: 0131221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 13608: 00614fdd 86 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13609: 0076f339 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13610: 00853bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13611: 00877335 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13609: 0076f1a9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13610: 00853a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13611: 008771a5 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13612: 013133ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 13613: 00615a39 102 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13614: 012cba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13615: 01313184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13616: 00784da1 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13616: 00784c11 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13617: 012c77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13618: 013125b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13619: 012bfc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 13620: 005dfac9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13621: 0033fab1 46 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ 13622: 005bb8d1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13623: 012c73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13624: 01229f10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13625: 006ec5e1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13625: 006ec451 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ 13626: 00611125 64 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13627: 012c82c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13628: 00850e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13628: 00850cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13629: 012c87e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13630: 011f0a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 13631: 013124ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13632: 0131266c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13633: 0038f45d 12 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13634: 006863b5 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13635: 0087827d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13634: 006862fd 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13635: 008780ed 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13636: 0057e0f1 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13637: 003ab7a5 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ 13638: 0053874d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13639: 012c9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 13640: 00615971 96 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13641: 0085da35 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13641: 0085d8a5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13642: 012cac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13643: 007fba25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13643: 007fb895 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13644: 011f8834 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13645: 007ba5e9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13645: 007ba459 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13646: 012bf41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 13647: 00569449 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13648: 012c0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13649: 007833f9 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13649: 00783269 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13650: 012c21b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13651: 012b8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13652: 011ef508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13653: 002bd425 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13654: 01313890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13655: 012b5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13656: 0087d9cd 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13656: 0087d83d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13657: 012b3660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 13658: 002c470d 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ 13659: 005d8535 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13660: 0121ebbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ 13661: 005d6159 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13662: 002b72e1 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 13663: 00aaa774 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ 13664: 0060ff95 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13665: 008608d5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13665: 00860745 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13666: 013122de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13667: 013136fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13668: 0074c575 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13668: 0074c3e5 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13669: 012be668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13670: 012bb38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13671: 013121d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13672: 00819f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13672: 00819df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13673: 0057c3f9 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 13674: 012bb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13675: 006deee5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13675: 006ded55 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13676: 012bec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13677: 002bedd9 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13678: 012c39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13679: 005efbe5 176 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13680: 01312238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13681: 0072dda9 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13682: 006def3d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13681: 0072dc19 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13682: 006dedad 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13683: 00562db9 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13684: 00855445 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13684: 008552b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13685: 01311b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 13686: 012caf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13687: 013129d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13688: 0077a46d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13688: 0077a2dd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13689: 005549a1 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13690: 005587bd 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13691: 00296ed1 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13692: 013134c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13693: 00863129 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13693: 00862f99 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13694: 006627c1 496 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13695: 012cacc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13696: 012c8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13697: 0083cdad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13698: 007226c9 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13697: 0083cc1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13698: 00722539 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13699: 01312e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13700: 01312bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13701: 00589b09 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 13702: 0131285e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13703: 008a3c91 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13703: 008a3b01 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13704: 0055d50d 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13705: 006eb9e9 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13706: 008a00ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13705: 006eb859 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13706: 0089ff5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13707: 01312d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13708: 013122aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13709: 00817b91 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13710: 00765915 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13711: 006eceb5 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13709: 00817a01 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13710: 00765785 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13711: 006ecd25 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13712: 0121c27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_2h │ │ │ │ 13713: 01311946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13714: 008314d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13714: 00831349 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13715: 005cfb71 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13716: 005e6771 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13717: 0131155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13718: 012c3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13719: 00786edd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13719: 00786d4d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13720: 0131165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13721: 0084989d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13721: 0084970d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13722: 012b8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 13723: 008a0f39 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 13723: 008a0da9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 13724: 013131da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13725: 006d5b69 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13725: 006d59d9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13726: 01312262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13727: 005ba25d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13728: 00760489 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13728: 007602f9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13729: 005ea735 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13730: 003b7bb5 236 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ 13731: 004adc91 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 13732: 008981d9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13732: 00898049 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13733: 005c6839 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13734: 008281c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13735: 006d5c39 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13736: 00844c81 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13737: 00849ad1 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13734: 00828031 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13735: 006d5aa9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13736: 00844af1 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13737: 00849941 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13738: 011ef484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13739: 0131387a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 13740: 012bfb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13741: 00490751 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13742: 012b761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13743: 00843235 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13744: 006e5bbd 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13743: 008430a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13744: 006e5a2d 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ 13745: 005e19d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13746: 00300661 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13747: 01312abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13748: 005d2fb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13749: 00893c69 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13749: 00893ad9 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13750: 00440e1d 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13751: 01312f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13752: 012c9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13753: 012b2b90 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13754: 013137c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 13755: 01312524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 13756: 00807f09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13756: 00807d79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13757: 01313874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13758: 00819ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13758: 00819b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13759: 00336279 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13760: 002fca15 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13761: 0080a699 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13761: 0080a509 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13762: 01313e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13763: 002bc325 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13764: 005d61b5 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13765: 006d5d25 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13766: 0084b97d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13765: 006d5b95 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13766: 0084b7ed 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13767: 012ca520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13768: 006e5d39 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13768: 006e5ba9 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13769: 01313332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13770: 012cb0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13771: 012b3a4c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13772: 007fbe5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13772: 007fbccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13773: 01311680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 13774: 00718c11 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 13774: 00718a81 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 13775: 012b27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13776: 0060db99 344 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13777: 013136dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13778: 0131358a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13779: 012b708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13780: 008282b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13780: 00828121 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13781: 0120d654 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13782: 012c074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13783: 01311c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13784: 0131214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13785: 008952b5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13786: 0087f1f1 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13785: 00895125 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13786: 0087f061 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13787: 012c1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13788: 0120d5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13789: 012ba8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13790: 012c0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13791: 01311dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13792: 002bf659 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13793: 012c2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13794: 013138ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13795: 005639f9 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13796: 01313156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13797: 00599bdd 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13798: 0131168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13799: 011fa61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13800: 0071fb49 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13801: 0081e4d5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13800: 0071f9b9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13801: 0081e345 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13802: 00331349 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13803: 012c9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13804: 0121c594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4b │ │ │ │ 13805: 005d06bd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13806: 013135ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13807: 0120d54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13808: 002ff00d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13809: 00862ce1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13809: 00862b51 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13810: 002fa385 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13811: 0121c48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4h │ │ │ │ 13812: 012bad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13813: 0131194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13814: 013124ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 13815: 0131254a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 13816: 0085e615 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13817: 0085ec49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13818: 0089e62d 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13816: 0085e485 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13817: 0085eab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13818: 0089e49d 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13819: 01312fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13820: 0131328c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13821: 0072b165 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13821: 0072afd5 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13822: 012c6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13823: 002d614d 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13824: 012b5bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13825: 006f139d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13825: 006f120d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13826: 012cbe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13827: 01312f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13828: 005ca30d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13829: 006f129d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13829: 006f110d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ 13830: 002c3ac9 44 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13831: 008760c5 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13831: 00875f35 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13832: 0043eedd 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13833: 005d32c1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13834: 002bab79 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13835: 007f1049 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13836: 008368e9 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13837: 0085d84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13835: 007f0eb9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13836: 00836759 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13837: 0085d6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13838: 012b8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13839: 00757845 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13839: 007576b5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13840: 01313120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13841: 012c1e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13842: 00744225 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13842: 00744095 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13843: 012c04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13844: 01188038 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13845: 012bd2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13846: 003392b1 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13847: 01312bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13848: 01312548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ - 13849: 006f131d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13849: 006f118d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13850: 003eeddd 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13851: 007fc0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13851: 007fbf25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13852: 00530cc5 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13853: 012b5c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13854: 01311db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13855: 01301218 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13856: 007c0979 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13856: 007c07e9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13857: 012b5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13858: 01312a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13859: 01312c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13860: 0088dfe1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13860: 0088de51 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13861: 0051a9b1 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13862: 01313268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13863: 00682009 80 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13864: 008279a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13864: 00827815 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13865: 00553825 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13866: 01311b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13867: 0085ad2d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13868: 008168d9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13867: 0085ab9d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13868: 00816749 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13869: 01311908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13870: 011f45fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13871: 0081a245 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13871: 0081a0b5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13872: 002fc151 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13873: 0060d1d1 318 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13874: 005cfc6d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13875: 005878b5 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13876: 013118ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13877: 01311b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13878: 00822455 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13878: 008222c5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13879: 004b4c49 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13880: 0051e9f9 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13881: 01219390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13882: 0131244e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13883: 01312438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13884: 002bc905 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13885: 0084a549 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13885: 0084a3b9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13886: 004e5771 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13887: 011f4050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13888: 005e5f59 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13889: 012c677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13890: 01219498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13891: 008253d1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13891: 00825241 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13892: 005e1791 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13893: 012b53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13894: 011ef400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13895: 012b33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13896: 01313664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13897: 012c69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13898: 012b3500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13899: 01207a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13900: 013126b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13901: 0072f401 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13901: 0072f271 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13902: 012c20f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13903: 00583e91 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13904: 01215214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13905: 0072c445 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13905: 0072c2b5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13906: 01219414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13907: 01312488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13908: 01215088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13909: 01207a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13910: 006d01c1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13910: 006d0031 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13911: 012b6ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13912: 0045d05d 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13913: 00866829 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13914: 008a0171 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13913: 00866699 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13914: 0089ffe1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13915: 00422731 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13916: 0059b9b9 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13917: 01215190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ 13918: 0041ea8d 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13919: 01312eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13920: 005c9b39 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13921: 0089da31 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13921: 0089d8a1 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13922: 0059bcfd 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13923: 012bc60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13924: 00895dad 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13925: 0073bb35 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13926: 0087ec59 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13927: 0074ac19 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13928: 006e5e99 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13924: 00895c1d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13925: 0073b9a5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13926: 0087eac9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13927: 0074aa89 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13928: 006e5d09 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13929: 012b4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13930: 002c8149 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13931: 01205d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13932: 009fb1dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13933: 006ea161 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13932: 009fb044 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13933: 006e9fd1 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13934: 004ac791 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13935: 00894f51 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13935: 00894dc1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13936: 00496ea5 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13937: 004df241 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13938: 0081797d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13938: 008177ed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13939: 012b78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13940: 00525705 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13941: 0121510c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13942: 01207984 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13943: 01311606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13944: 011886ac 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13945: 01225f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13946: 0088275d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13946: 008825cd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13947: 00563d0d 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13948: 012bc2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13949: 006e6015 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13949: 006e5e85 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13950: 0131267e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13951: 01205ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13952: 01312114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13953: 00832e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13953: 00832ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13954: 002ca0d9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13955: 0086f77d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13955: 0086f5ed 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13956: 0054a3fd 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13957: 003b9199 72 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13958: 0050ffad 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13959: 0078f0dd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13959: 0078ef4d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13960: 011863b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13961: 00560d6d 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13962: 011faa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13963: 006f1209 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13963: 006f1079 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13964: 01312de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13965: 013138de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13966: 01311d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13967: 012c56ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13968: 005ea155 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13969: 006dbdc1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13969: 006dbc31 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13970: 011893a0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13971: 006f10f9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13971: 006f0f69 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13972: 01313e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13973: 0078b419 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13973: 0078b289 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13974: 0056032d 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13975: 0032b93d 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13976: 012bf2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 13977: 013121aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13978: 0089c0c5 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13979: 00862635 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13978: 0089bf35 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13979: 008624a5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13980: 005ddf75 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13981: 006dbe39 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13982: 00827da1 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13981: 006dbca9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13982: 00827c11 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13983: 011f50d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13984: 0121c69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_2h │ │ │ │ 13985: 002a83c9 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13986: 01208b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13987: 0089400d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13987: 00893e7d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13988: 013120e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13989: 0121bc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13990: 01311b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13991: 012b938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13992: 012be118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13993: 011f8078 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13994: 006f1181 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13994: 006f0ff1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13995: 012c8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13996: 012baddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13997: 01313796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13998: 0131162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13999: 01208b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 14000: 01312f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 14001: 0082d7d1 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 14001: 0082d641 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 14002: 013122fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 14003: 01313dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 14004: 012c3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 14005: 007f3649 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 14005: 007f34b9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 14006: 00314b35 132 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 14007: 0055d251 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 14008: 007e4669 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 14008: 007e44d9 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 14009: 012c90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 14010: 0082d0b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 14011: 006dbeb1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 14010: 0082cf21 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 14011: 006dbd21 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 14012: 01188144 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 14013: 00844921 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 14014: 00689949 148 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 14013: 00844791 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 14014: 00689891 148 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ 14015: 002c53d1 400 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 14016: 012cb5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 14017: 0085a749 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 14018: 00734dad 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 14017: 0085a5b9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 14018: 00734c1d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 14019: 01311c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 14020: 012b5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 14021: 012b392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 14022: 0044aca5 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 14023: 0084c13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 14024: 00896851 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 14023: 0084bfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 14024: 008966c1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 14025: 005d35ed 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 14026: 011ebd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 14027: 01208a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 14028: 002b5291 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 14029: 01312578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 14030: 013123fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 14031: 0121951c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 14032: 0075bb65 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 14032: 0075b9d5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 14033: 002eb95d 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 14034: 01219624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 14035: 01311cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 14036: 002a97d9 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 14037: 0083c561 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 14038: 00782a11 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 14039: 007e9415 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 14037: 0083c3d1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 14038: 00782881 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 14039: 007e9285 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 14040: 004da991 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 14041: 012c729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 14042: 002fc0dd 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 14043: 003f8121 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 14044: 013135da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14045: 00843e19 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 14045: 00843c89 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 14046: 0058be89 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 14047: 012c79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 14048: 012bd37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 14049: 0084f9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 14049: 0084f829 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 14050: 012be598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 14051: 012b35f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 14052: 00782035 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 14052: 00781ea5 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 14053: 012195a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ 14054: 00533a95 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 14055: 013122e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 14056: 0043f89d 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 14057: 005d0141 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 14058: 01313294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 14059: 012be5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 14060: 012bcddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 14061: 0131313e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 14062: 0053d9b1 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 14063: 0085a3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 14063: 0085a25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 14064: 012bce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 14065: 005d2e35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 14066: 0131307a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 14067: 00559171 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 14068: 011863a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 14069: 01311f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 14070: 002d6919 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 14071: 006efc61 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 14071: 006efad1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ 14072: 002eafc1 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 14073: 0086ee79 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 14074: 0085cc7d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 14075: 0082cd05 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 14073: 0086ece9 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 14074: 0085caed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 14075: 0082cb75 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 14076: 012b9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 14077: 00815bfd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 14078: 0074ab5d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 14079: 006efb71 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 14077: 00815a6d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 14078: 0074a9cd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 14079: 006ef9e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 14080: 012b973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 14081: 004744dd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ 14082: 0121c930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4b │ │ │ │ - 14083: 0071fa39 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 14083: 0071f8a9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 14084: 01311488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 14085: 01312220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 14086: 0087b981 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 14086: 0087b7f1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 14087: 012b6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 14088: 00844e41 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 14089: 00744db1 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 14088: 00844cb1 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 14089: 00744c21 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 14090: 0121c828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4h │ │ │ │ 14091: 011897b8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 14092: 0087d94d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 14092: 0087d7bd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 14093: 01312ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 14094: 0121be5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 14095: 01208a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 14096: 0076fac1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 14096: 0076f931 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 14097: 00541e15 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 14098: 0074116d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 14099: 00744841 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 14098: 00740fdd 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 14099: 007446b1 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 14100: 00304a0d 988 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 14101: 006efbe9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 14101: 006efa59 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 14102: 0059a761 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 14103: 007fe961 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 14103: 007fe7d1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 14104: 005d1ec5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 14105: 01208980 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 14106: 002c7319 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 14107: 008357c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 14107: 00835635 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 14108: 012be638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 14109: 012c3238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 14110: 002be5d1 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 14111: 00392395 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 14112: 012b915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 14113: 011f0378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 14114: 0085569d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 14114: 0085550d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 14115: 012bf0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 14116: 00854d09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 14116: 00854b79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 14117: 01311a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 14118: 01311f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 14119: 00884881 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 14119: 008846f1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 14120: 002c8d1d 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 14121: 005d276d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 14122: 003393a9 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 14123: 0032c301 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 14124: 007f91dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 14124: 007f904d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 14125: 00331059 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 14126: 00515935 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 14127: 00709c35 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 14127: 00709aa5 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 14128: 011ec388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 14129: 012088fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 14130: 012ca110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 14131: 011f567c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 14132: 013110b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 14133: 00610731 24 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 14134: 006554d5 1044 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 14135: 013137c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 14136: 012bfcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 14137: 0032f631 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 14138: 007f46c5 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 14138: 007f4535 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 14139: 013132d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 14140: 0052f449 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 14141: 0073824d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 14141: 007380bd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 14142: 012b2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 14143: 005262d9 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 14144: 012c1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 14145: 00451729 8 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 14146: 0032cce1 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 14147: 002c193d 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 14148: 0072e211 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 14148: 0072e081 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 14149: 012b66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 14150: 011ebb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 14151: 011f4fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 14152: 00563969 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 14153: 00682149 48 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 14154: 0131135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 14155: 0131125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 14156: 011f0cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 14157: 004d89e9 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 14158: 012bfd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 14159: 0081cf21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 14159: 0081cd91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 14160: 01312534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 14161: 0085f2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 14162: 00782c85 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 14161: 0085f149 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 14162: 00782af5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 14163: 005d01c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 14164: 011f0ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 14165: 01311988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 14166: 012c1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 14167: 0131354c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14168: 0120d4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 14169: 012b963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 14170: 005d3139 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 14171: 01311652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 14172: 012b9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 14173: 012b3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 14174: 0120d444 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 14175: 0068a351 58 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 14175: 0068a299 58 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 14176: 012b393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 14177: 0041fce1 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 14178: 01225d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 14179: 012bc10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 14180: 0131242a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 14181: 00899be1 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 14181: 00899a51 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 14182: 012bd13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 14183: 01313688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 14184: 013112a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 14185: 0030c8c5 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 14186: 00530379 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 14187: 00836d25 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 14187: 00836b95 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 14188: 012bd91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 14189: 012bd34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 14190: 0057d4b5 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 14191: 01312f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 14192: 0042381d 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 14193: 0059c849 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 14194: 00a64e88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 14194: 00a64cf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 14195: 002bd96d 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 14196: 01188748 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 14197: 006d3de1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 14197: 006d3c51 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 14198: 0050ff21 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 14199: 002c1849 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 14200: 01311520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 14201: 0120d3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 14202: 012c036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 14203: 00599a69 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 14204: 012b6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 14205: 01312720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 14206: 0081e9b9 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 14206: 0081e829 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 14207: 012b3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 14208: 0131320e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 14209: 012c4690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 14210: 012b98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 14211: 013110ee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 14212: 01313e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 14213: 012be3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 14214: 0081c87d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 14214: 0081c6ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 14215: 01311802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 14216: 012c85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 14217: 012b2fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 14218: 011f02f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 14219: 00868fed 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 14219: 00868e5d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 14220: 013124a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 14221: 01312e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 14222: 006d3ef9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 14222: 006d3d69 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 14223: 013138bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 14224: 012b790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 14225: 005429c5 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 14226: 012bcdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 14227: 008a5c4d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 14227: 008a5abd 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 14228: 0131350e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_CPU_RESET_DSTATE │ │ │ │ 14229: 012bd66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 14230: 013126c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 14231: 0085f135 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 14231: 0085efa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 14232: 012bce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 14233: 012c2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 14234: 012c47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 14235: 0131176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 14236: 012b57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 14237: 012bed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 14238: 012b976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ @@ -14246,539 +14246,539 @@ │ │ │ │ 14242: 012ca640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 14243: 0054d8d1 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 14244: 011ff374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ 14245: 005a45b5 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 14246: 002b6d9d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 14247: 00438119 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 14248: 00596ac1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 14249: 008935fd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 14249: 0089346d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 14250: 00295dd1 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 14251: 011ff2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 14252: 012c79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 14253: 012b57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 14254: 01311bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 14255: 01312216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 14256: 012244f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 14257: 011ec178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 14258: 012cade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 14259: 008280d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 14259: 00827f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 14260: 012bdb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14261: 007f0559 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14261: 007f03c9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14262: 012c3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14263: 013138c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14264: 002bce95 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14265: 007f914d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14265: 007f8fbd 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 14266: 01312522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 14267: 0053b7cd 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14268: 013126f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14269: 01311650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14270: 0086f0b1 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14270: 0086ef21 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14271: 012b8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ - 14272: 007460ed 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ + 14272: 00745f5d 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ 14273: 012bc8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14274: 01311cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14275: 012be8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14276: 011fa82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14277: 011ff26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14278: 01312b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14279: 012cc070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14280: 0043da89 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14281: 0131273e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14282: 0076c701 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14282: 0076c571 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14283: 012cb1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14284: 0032d505 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14285: 002c9729 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14286: 00891e5d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14286: 00891ccd 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14287: 00447b49 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14288: 0120f5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14289: 012b60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14290: 005191e5 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14291: 00506571 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 14292: 005e0cd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14293: 0032b4ed 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14294: 012b31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14295: 005d3a7d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14296: 0088f22d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14296: 0088f09d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14297: 01311cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14298: 0081f2ed 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14298: 0081f15d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14299: 011f546c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14300: 008340d9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14300: 00833f49 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14301: 011f9d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14302: 00843ca9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14302: 00843b19 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14303: 012ba1fc 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14304: 0082e129 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14304: 0082df99 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14305: 012bb20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14306: 006f7785 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14307: 00817f95 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14306: 006f75f5 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14307: 00817e05 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14308: 0044b535 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14309: 0032f341 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14310: 006ef8ed 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14311: 0081a5b1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14312: 007fcb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14310: 006ef75d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14311: 0081a421 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14312: 007fc9ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14313: 012c1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14314: 0087fb59 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14315: 006f7565 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14314: 0087f9c9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14315: 006f73d5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14316: 003b7ca1 240 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14317: 011f9cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14318: 012bb72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14319: 0131373e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14320: 00444b69 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14321: 0131141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14322: 00857f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14322: 00857e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 14323: 005afa59 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14324: 0086f431 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14324: 0086f2a1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14325: 00529121 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14326: 005d0251 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14327: 012b4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14328: 012c3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14329: 012b2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14330: 00863dad 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14330: 00863c1d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14331: 01311250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14332: 01312c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14333: 005d3459 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14334: 006f7675 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14335: 0080ad61 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14334: 006f74e5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14335: 0080abd1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14336: 00338b41 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14337: 011ef718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 14338: 002c5561 136 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14339: 012bfc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14340: 012c30d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14341: 006f5919 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14342: 006f5a69 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14341: 006f5789 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14342: 006f58d9 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14343: 01312138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14344: 0082897d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14345: 00846aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14344: 008287ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14345: 00846919 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14346: 004ad3e9 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 14347: 0076e5dd 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14347: 0076e44d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14348: 01313200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14349: 006f598d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14349: 006f57fd 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14350: 0045bb15 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14351: 011eac38 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14352: 012b4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14353: 007fd591 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14353: 007fd401 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14354: 0057549d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14355: 012c785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14356: 01311c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14357: 012c718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14358: 008070b9 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14358: 00806f29 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14359: 0121b9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14360: 00588559 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14361: 006f59fd 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14361: 006f586d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ 14362: 006108e1 102 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14363: 0088d1f9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14363: 0088d069 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14364: 012b98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14365: 01219f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_b16 │ │ │ │ 14366: 011f0270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14367: 005257b5 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14368: 012c6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14369: 003b4509 100 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14370: 008215e5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14370: 00821455 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14371: 012cbe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14372: 00340c8d 132 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14373: 01312df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 14374: 012c2ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14375: 00465691 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 14376: 002c4d6d 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14377: 012b2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14378: 0131287c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 14379: 002c4e3d 168 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14380: 013113d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14381: 00766115 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14381: 00765f85 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14382: 002c7455 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14383: 00808595 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14383: 00808405 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14384: 01311a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14385: 01311800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14386: 01311476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 14387: 005e2fe5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14388: 005d3d09 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14389: 004500f5 208 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14390: 0086bc85 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14390: 0086baf5 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14391: 002ca6a1 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14392: 0084d731 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14392: 0084d5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14393: 01313aac 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14394: 00768151 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14394: 00767fc1 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14395: 012c9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14396: 00832f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14396: 00832d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14397: 00307b0d 172 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14398: 005e83a1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14399: 012c86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14400: 012bd8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14401: 01313620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14402: 00842eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14402: 00842d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 14403: 005de60d 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14404: 004b228d 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14405: 00448379 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14406: 01312a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14407: 0050fe7d 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 14408: 008003b9 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14409: 0084d7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14408: 00800229 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14409: 0084d619 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14410: 0043d3f9 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14411: 002cea0d 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14412: 0050a1c1 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 14413: 012b57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14414: 013134ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 14415: 012c725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14416: 00441099 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14417: 0041fd81 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14418: 002fdc01 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14419: 013119e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14420: 00566a11 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14421: 007e809d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 14422: 00842eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14421: 007e7f0d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14422: 00842d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14423: 00596d89 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 14424: 0077adc9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 14424: 0077ac39 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 14425: 012bb50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14426: 011f40d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 14427: 002e93b1 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14428: 011ef694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 14429: 005e4451 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 14430: 005e09d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14431: 0058ecd9 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 14432: 0080838d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14432: 008081fd 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14433: 005edac9 10 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14434: 007e4ff1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 14435: 0084a6d9 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 14434: 007e4e61 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14435: 0084a549 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 14436: 0044b1a5 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14437: 012c680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14438: 01311e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14439: 012c4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14440: 012c1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14441: 00341ea9 58 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14442: 0055a969 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14443: 0081a16d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14444: 0085fc69 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14445: 008499c9 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14443: 00819fdd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14444: 0085fad9 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14445: 00849839 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14446: 012b9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14447: 0131262e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 14448: 012c8840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 14449: 013115aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14450: 0131389a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14451: 00803d59 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14451: 00803bc9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14452: 013121a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14453: 012b7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14454: 007933c5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14454: 00793235 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14455: 00296735 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14456: 002bf011 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14457: 0032b0a9 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14458: 006fb081 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ - 14459: 00801679 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14458: 006faef1 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ + 14459: 008014e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14460: 012c27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14461: 01312516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 14462: 00383e6d 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14463: 01312d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14464: 01311fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 14465: 00610999 36 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ 14466: 005ca36d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14467: 00737909 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14467: 00737779 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14468: 0131256a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 14469: 0131258e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 14470: 0066bd0d 236 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14471: 013133ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14472: 008694b9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14473: 006d2041 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14472: 00869329 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14473: 006d1eb1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14474: 012b947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14475: 01311c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14476: 01313e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14477: 01312166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14478: 0088489d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14478: 0088470d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14479: 012ca000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14480: 006d2199 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14480: 006d2009 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14481: 01313356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14482: 00822959 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14483: 008369ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14484: 0076e7c5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14482: 008227c9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14483: 0083681d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14484: 0076e635 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14485: 0131288a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14486: 00514cfd 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14487: 007fc619 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14487: 007fc489 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14488: 01185a80 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14489: 012c6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14490: 00858d9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14491: 0073180d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14490: 00858c0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14491: 0073167d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14492: 012ca6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14493: 01313880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14494: 006cf829 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14494: 006cf699 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14495: 002be531 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14496: 012baa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14497: 00763d3d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14497: 00763bad 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14498: 011881d8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14499: 0131231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14500: 01187fec 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14501: 012c1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14502: 00733b69 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14502: 007339d9 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14503: 012b7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14504: 012cb9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14505: 01312fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14506: 006cf899 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14507: 006d22c9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14506: 006cf709 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14507: 006d2139 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14508: 012b37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14509: 00749f3d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14510: 0074e669 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14509: 00749dad 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14510: 0074e4d9 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14511: 012c596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14512: 00790b7d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14513: 0086fe19 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14512: 007909ed 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14513: 0086fc89 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14514: 012cba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 14515: 01313436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 14516: 0085a12d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14516: 00859f9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14517: 01311b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14518: 012b5da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14519: 012c9644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14520: 013138e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14521: 00339301 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14522: 006d20ed 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14523: 00879ddd 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14522: 006d1f5d 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14523: 00879c4d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 14524: 005380a1 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14525: 006e9ac9 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14526: 006cf909 102 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14525: 006e9939 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14526: 006cf779 102 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14527: 01313556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14528: 012c91d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14529: 01312406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14530: 01186324 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14531: 006d2231 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14531: 006d20a1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ 14532: 005c00a5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14533: 0039daa5 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14534: 012cb994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14535: 011fa070 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14536: 0076febd 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14536: 0076fd2d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14537: 012b7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14538: 013135cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14539: 00313cd5 78 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14540: 013116c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 14541: 0053c95d 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14542: 012c7f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14543: 01313432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14544: 005d3fc9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14545: 008a18c5 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 14546: 0088226d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14547: 0086f569 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14545: 008a1735 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 14546: 008820dd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14547: 0086f3d9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14548: 01312cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14549: 01312a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14550: 007b619d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14550: 007b600d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14551: 012c3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14552: 01311ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 14553: 0072f801 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 14553: 0072f671 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 14554: 01312e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14555: 0088c075 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14556: 0089e315 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14557: 008075e9 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14558: 00869ab5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14559: 006d2359 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14560: 0078bd61 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14555: 0088bee5 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14556: 0089e185 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14557: 00807459 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14558: 00869925 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14559: 006d21c9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14560: 0078bbd1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14561: 01312eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 14562: 012c45e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14563: 011f2f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14564: 012b3410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14565: 012be1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14566: 002c84d5 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14567: 0131110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14568: 0030433d 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14569: 006988ad 1512 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14569: 006987a5 1504 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14570: 013112a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14571: 00802975 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14571: 008027e5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14572: 00538b81 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 14573: 011f99bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14574: 008a00dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14574: 0089ff4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14575: 0057e6c1 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14576: 002c8399 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ 14577: 0121783c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla_idx │ │ │ │ - 14578: 00824da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14578: 00824c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14579: 012bc37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14580: 01311ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14581: 006d92c9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14582: 007f99dd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14581: 006d9139 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14582: 007f984d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14583: 012c2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14584: 012ca100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14585: 0120b5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14586: 00836595 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14586: 00836405 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14587: 012bfe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14588: 0077cc79 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14588: 0077cae9 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14589: 01187fb0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14590: 01312356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14591: 011ef610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14592: 0084e215 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14593: 00824d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14594: 006d9319 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14592: 0084e085 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14593: 00824bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14594: 006d9189 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14595: 01312600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14596: 005619bd 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14597: 008628d9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14597: 00862749 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14598: 005236a9 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 14599: 012b6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 14600: 009d93d0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14600: 009d9238 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14601: 012b5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14602: 012b4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14603: 012b4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14604: 00749459 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14604: 007492c9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14605: 012bd8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 14606: 007171bd 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 14606: 0071702d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 14607: 002c8609 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14608: 012c3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14609: 012054e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14610: 005d1811 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14611: 012c3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14612: 011f3684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14613: 013135c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14614: 00833f95 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14614: 00833e05 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14615: 012bad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14616: 012b9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 14617: 005c9c21 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14618: 006d9385 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14619: 0076618d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14620: 0081add1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14618: 006d91f5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14619: 00765ffd 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14620: 0081ac41 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14621: 00307729 304 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14622: 00543fe9 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 14623: 006109dd 66 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14624: 01311268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14625: 01205464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14626: 0039d875 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14627: 013123aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14628: 01311900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14629: 006defb5 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14629: 006dee25 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14630: 01311536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14631: 005d209d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 14632: 00610d0d 118 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14633: 0086e6ed 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14633: 0086e55d 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14634: 01312d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14635: 006df011 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14635: 006dee81 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14636: 004442d5 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14637: 01210018 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14638: 004ac601 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14639: 00801199 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14639: 00801009 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14640: 011fa280 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14641: 012b7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14642: 007b4c4d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14642: 007b4abd 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14643: 0054217d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14644: 01311b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14645: 007c187d 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14646: 006cf971 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14645: 007c16ed 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14646: 006cf7e1 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14647: 01311994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14648: 012bc83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14649: 012b980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14650: 012b8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 14651: 00610305 66 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14652: 01311ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14653: 01313e94 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14654: 0084adc1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14655: 00869b95 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14654: 0084ac31 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14655: 00869a05 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14656: 012c0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14657: 012c3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14658: 012c3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14659: 011edd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14660: 008575c1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14660: 00857431 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14661: 012bd53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14662: 007f45a5 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14662: 007f4415 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14663: 012cbc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14664: 00a5a588 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14664: 00a5a3f0 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14665: 012c3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14666: 012b759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14667: 012b6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14668: 00588909 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14669: 01311e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14670: 012b7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14671: 012ca890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14672: 006cf9ed 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14672: 006cf85d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ 14673: 005b426d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14674: 011f0d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 14675: 0044b2d9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14676: 01312cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14677: 00681841 48 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14678: 011ed510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14679: 012b3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14680: 0075f121 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14680: 0075ef91 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14681: 012b58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14682: 012b3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14683: 00888be1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14683: 00888a51 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14684: 01312512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 14685: 012c6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14686: 01311b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 14687: 012bea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14688: 00784581 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14688: 007843f1 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14689: 012b993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14690: 0044d3f5 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14691: 01311af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14692: 012bdadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14693: 012c3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14694: 012b4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14695: 0086fa99 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14696: 007f88b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14695: 0086f909 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14696: 007f8729 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14697: 004db73d 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 14698: 012b3090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14699: 01312328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14700: 0131200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14701: 0088b6e9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14701: 0088b559 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14702: 0032b8ed 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14703: 008818cd 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14704: 00811281 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14703: 0088173d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14704: 008110f1 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14705: 0032c819 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14706: 012b2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14707: 012cb3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14708: 00831f11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 14709: 007f9aa5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14708: 00831d81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 14709: 007f9915 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14710: 01313480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14711: 01313164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14712: 01311252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14713: 012b9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14714: 01313766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14715: 00782661 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14715: 007824d1 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14716: 01312e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14717: 011fae5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14718: 0073c6e1 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14719: 0088def9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 14720: 0078f745 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 14718: 0073c551 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14719: 0088dd69 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14720: 0078f5b5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 14721: 005e94c9 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14722: 012c099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14723: 00422151 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14724: 004c2139 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 14725: 00610d85 48 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14726: 013128ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14727: 0057347d 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14728: 01189844 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14729: 0078b641 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14729: 0078b4b1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14730: 01311ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14731: 01313e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14732: 012beb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14733: 012c7e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14734: 007fd681 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14734: 007fd4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14735: 0066c869 848 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14736: 01312448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14737: 0120ff94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14738: 007654e1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14738: 00765351 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 14739: 0060c4a9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14740: 012c31b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 14741: 0060c7f9 248 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14742: 012b4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ 14743: 006103a5 42 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14744: 008a79c5 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14745: 0089feb9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14744: 008a7835 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14745: 0089fd29 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ 14746: 0060c5a9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14747: 006cfa69 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14748: 00a64f90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14747: 006cf8d9 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14748: 00a64df8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 14749: 01313e91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 14750: 0088496d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14750: 008847dd 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14751: 012c0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14752: 012c4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14753: 01311b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14754: 012c728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14755: 012ca250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14756: 013128de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14757: 00850d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14757: 00850be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14758: 0051a73d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14759: 01311c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14760: 0073c099 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14760: 0073bf09 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14761: 0044c321 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14762: 00581209 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14763: 003835b1 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ 14764: 0060c6d9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14765: 01226f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14766: 00730b4d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14766: 007309bd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14767: 0050fcd9 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14768: 006cfae5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14768: 006cf955 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14769: 013137ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14770: 013126c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14771: 01227040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14772: 012b57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14773: 00828d95 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14773: 00828c05 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14774: 012b4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14775: 0131108e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14776: 01189188 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14777: 012b5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14778: 01312116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14779: 012bcc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14780: 0120eaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ @@ -14786,19 +14786,19 @@ │ │ │ │ 14782: 005cc0b9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14783: 01226fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14784: 013123e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14785: 00443009 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14786: 01312d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14787: 0131144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14788: 012cb934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14789: 0083623d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14789: 008360ad 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14790: 013116e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14791: 0120ea70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14792: 0088a589 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14793: 00830479 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14792: 0088a3f9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14793: 008302e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14794: 012c8b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14795: 012b6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14796: 012b34c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14797: 013123bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14798: 013125aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14799: 012bf228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 14800: 01311ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ @@ -14806,338 +14806,338 @@ │ │ │ │ 14802: 012c97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14803: 01312294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14804: 0067f991 164 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ 14805: 0044c5c5 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14806: 005c1409 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14807: 013119d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14808: 0131242c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14809: 006cc2cd 824 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14809: 006cc13d 824 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14810: 012b8bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14811: 00869c75 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14811: 00869ae5 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14812: 01313ac5 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14813: 0077b09d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14813: 0077af0d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14814: 005e8605 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14815: 013123ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14816: 012b2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14817: 012c001c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14818: 006df305 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14818: 006df175 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ 14819: 0057de89 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14820: 012c39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14821: 0120e9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14822: 01312fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14823: 01312c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14824: 008a5909 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14824: 008a5779 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14825: 002c7279 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14826: 007c07f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14827: 006df47d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14826: 007c0669 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14827: 006df2ed 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14828: 012b5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14829: 01312a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14830: 004fd8d5 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14831: 012143a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14832: 01311358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14833: 00738bbd 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14833: 00738a2d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14834: 01214218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14835: 012bc02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14836: 012c538c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14837: 0088871d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14837: 0088858d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14838: 012c49d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14839: 005747c9 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14840: 0120e968 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14841: 01214320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14842: 0131251e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 14843: 012b5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14844: 0089ff3d 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14845: 0086f221 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14844: 0089fdad 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14845: 0086f091 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14846: 005e154d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14847: 012bc58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14848: 00424751 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14849: 0120e8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14850: 01311b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14851: 0055a801 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14852: 01311704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14853: 01312568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 14854: 01311dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14855: 0131317e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14856: 008591f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14856: 00859061 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14857: 01312cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14858: 012bc56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 14859: 012c789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14860: 01311962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14861: 012bd62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14862: 0121429c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14863: 006f1d29 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14863: 006f1b99 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14864: 01312d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14865: 0076df81 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14866: 006f1c29 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14865: 0076ddf1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14866: 006f1a99 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14867: 01312502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14868: 01311990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14869: 00730c55 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14869: 00730ac5 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14870: 01311fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14871: 012bb6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14872: 01312b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14873: 005886a1 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14874: 00852af5 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14874: 00852965 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14875: 005390b1 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14876: 00737795 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14876: 00737605 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14877: 011f4ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14878: 011d8788 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14879: 0120e860 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14880: 0078b2a1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14881: 007ff969 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ - 14882: 006bc9b9 23508 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14880: 0078b111 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14881: 007ff7d9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14882: 006bc801 23500 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14883: 013110c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14884: 012bb2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14885: 012c77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14886: 006820f9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14887: 01313160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14888: 012c91a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14889: 00589f0d 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14890: 006f1ca9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14891: 007660a5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14892: 0083e411 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14893: 008a2b6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14890: 006f1b19 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14891: 00765f15 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14892: 0083e281 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14893: 008a29dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14894: 01313044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14895: 006671c9 512 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14896: 012be2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14897: 008a16f1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14897: 008a1561 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14898: 002c4379 76 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14899: 0120e7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ 14900: 002c4675 152 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14901: 00856425 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14902: 00803651 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14901: 00856295 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14902: 008034c1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14903: 011f44f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14904: 007442ad 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14904: 0074411d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14905: 0120e758 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14906: 012bb69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14907: 012c046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14908: 00682759 92 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14909: 012b4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14910: 005ce321 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 14911: 012c06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14912: 00819e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14913: 007440dd 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14914: 00839a41 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 14915: 00853db1 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 14912: 00819c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14913: 00743f4d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14914: 008398b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14915: 00853c21 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 14916: 012b4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14917: 00314c41 136 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14918: 01313368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14919: 007840f9 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14919: 00783f69 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14920: 0048f8f1 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14921: 010b6274 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14922: 00818279 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14922: 008180e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14923: 01311272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14924: 007357dd 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14924: 0073564d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14925: 012c2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14926: 005c00c5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14927: 006df5bd 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14927: 006df42d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ 14928: 00615b25 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14929: 0072c421 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14929: 0072c291 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14930: 01312e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14931: 00740261 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14931: 007400d1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14932: 01205f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14933: 01312868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14934: 00782d45 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14935: 00868ca5 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14934: 00782bb5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14935: 00868b15 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14936: 0120e6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14937: 006df6b9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14938: 00893de5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14937: 006df529 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14938: 00893c55 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 14939: 0056e721 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14940: 012b8780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14941: 0087e86d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14941: 0087e6dd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14942: 013129d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 14943: 00588659 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14944: 01311e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14945: 00297669 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14946: 00336a49 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14947: 0039d851 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14948: 013133d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14949: 01205eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14950: 00560be1 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14951: 0120e650 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14952: 00a7f1f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14952: 00a7f058 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14953: 01311732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14954: 0055a2f5 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14955: 012beda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 14956: 00443b39 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14957: 008033d5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14958: 0076eab5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14957: 00803245 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14958: 0076e925 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14959: 005629a1 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14960: 012c0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14961: 003063f9 104 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14962: 0086f6ad 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14962: 0086f51d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14963: 0120e5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14964: 01311a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14965: 013113f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14966: 0131158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14967: 0075b801 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14967: 0075b671 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14968: 0053ac9d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14969: 013118b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14970: 0085241d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14970: 0085228d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14971: 012bb05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14972: 013126b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14973: 012bc1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14974: 005c17c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14975: 012c758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14976: 012c9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14977: 00845af5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14977: 00845965 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14978: 012b97ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14979: 00771075 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14979: 00770ee5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14980: 012b98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14981: 0067fa35 168 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14982: 012c012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14983: 0122a598 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14984: 0131367e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14985: 0131123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14986: 0084f12d 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14986: 0084ef9d 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14987: 004e52e5 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14988: 012cb964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14989: 012b9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14990: 005d19a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14991: 00856369 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14991: 008561d9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14992: 012b4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14993: 0085a555 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14994: 0085087d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14995: 0071e055 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14996: 007aa1a9 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14993: 0085a3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14994: 008506ed 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14995: 0071dec5 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14996: 007aa019 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14997: 00400501 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14998: 01227b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14999: 01311d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 15000: 00877ea5 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 15000: 00877d15 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 15001: 012b286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 15002: 007e8f19 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 15002: 007e8d89 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 15003: 002c7bad 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 15004: 0120e548 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 15005: 0074480d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 15006: 00839de5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 15005: 0074467d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 15006: 00839c55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 15007: 012c4820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 15008: 0071e361 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 15008: 0071e1d1 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 15009: 01313e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 15010: 01227ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 15011: 007643e9 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 15012: 006f6565 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 15011: 00764259 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 15012: 006f63d5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 15013: 005d2239 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 15014: 00808285 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 15015: 007843e9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 15014: 008080f5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 15015: 00784259 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 15016: 01312954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 15017: 012be678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 15018: 0059d7e9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 15019: 0078165d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 15020: 006d0b6d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 15021: 006f65f9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 15019: 007814cd 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 15020: 006d09dd 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 15021: 006f6469 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 15022: 012bfb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 15023: 012be888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 15024: 013115a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 15025: 003420a9 18 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 15026: 0131337e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 15027: 01312afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 15028: 012c04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 15029: 01227c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 15030: 012b9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 15031: 00523791 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 15032: 01226dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 15033: 0032f9b1 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 15034: 01226eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 15035: 012cafe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 15036: 00713a49 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 15036: 007138b9 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 15037: 005f8181 8 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 15038: 012b59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 15039: 00804da5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 15039: 00804c15 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 15040: 011f938c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 15041: 011edbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 15042: 012c578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 15043: 01226e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 15044: 01311118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 15045: 002bea9d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 15046: 012c5a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 15047: 00553835 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 15048: 0080c251 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 15048: 0080c0c1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 15049: 011eb728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 15050: 01312d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 15051: 005431f9 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 15052: 012cb390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 15053: 008269b9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 15053: 00826829 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 15054: 012c7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 15055: 00384155 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 15056: 01312dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 15057: 012cb9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 15058: 00743909 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 15058: 00743779 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 15059: 012b5cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 15060: 01313236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 15061: 012b967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 15062: 012159d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 15063: 0131290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 15064: 01311c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 15065: 012c94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 15066: 011ed384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 15067: 00713ac1 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 15067: 00713931 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 15068: 01193650 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 15069: 013135a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 15070: 0131275c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 15071: 00541e85 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 15072: 0121594c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 15073: 0089e155 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 15073: 0089dfc5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 15074: 012c70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 15075: 013137b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 15076: 012b737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 15077: 012bc36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 15078: 00392509 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 15079: 006daec5 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 15079: 006dad35 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 15080: 012c3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 15081: 012cbc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 15082: 01313610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 15083: 00891cfd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 15084: 008a7795 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 15083: 00891b6d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 15084: 008a7605 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 15085: 012b4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 15086: 002c6985 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 15087: 01312b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 15088: 0067fc5d 92 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 15089: 012c26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 15090: 0085d811 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 15090: 0085d681 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 15091: 01310e1b 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 15092: 01311d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 15093: 005cbfbd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 15094: 006e4459 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 15094: 006e42c9 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 15095: 002cc4bd 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 15096: 012c4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 15097: 00570b51 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 15098: 0066ff61 156 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 15099: 012c4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 15100: 0053db31 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 15101: 00534055 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 15102: 011f2fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 15103: 002fc735 88 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 15104: 006daf69 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 15104: 006dadd9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 15105: 00547eb9 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 15106: 0120f0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 15107: 006e45c1 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 15107: 006e4431 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 15108: 01312c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 15109: 01301190 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 15110: 01312fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 15111: 012b4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 15112: 01313db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 15113: 012ca5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 15114: 012c117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 15115: 012c21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 15116: 008761d9 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 15117: 006e881d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 15118: 006f6b59 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 15116: 00876049 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 15117: 006e868d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 15118: 006f69c9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 15119: 012c103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 15120: 012c00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 15121: 01312c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 15122: 013111ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 15123: 00852a11 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 15123: 00852881 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 15124: 013125f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 15125: 00883599 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 15125: 00883409 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 15126: 002f1149 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 15127: 01313798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 15128: 01311a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 15129: 006f6d81 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 15129: 006f6bf1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 15130: 012c9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 15131: 01313e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 15132: 006e8a15 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 15132: 006e8885 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 15133: 012bfbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 15134: 013130ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 15135: 01312084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 15136: 01312c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 15137: 0131150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ 15138: 005caaa9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 15139: 0059b54d 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ @@ -15146,552 +15146,552 @@ │ │ │ │ 15142: 005634a1 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 15143: 012b50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 15144: 011f3708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 15145: 012b85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 15146: 0066fb8d 48 FUNC GLOBAL DEFAULT 12 aspeed_create_pca9552 │ │ │ │ 15147: 012b987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 15148: 01313e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 15149: 00885661 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 15149: 008854d1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 15150: 01312382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 15151: 013113c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 15152: 0053aa9d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 15153: 002c2925 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 15154: 0066fbbd 48 FUNC GLOBAL DEFAULT 12 aspeed_create_pca9554 │ │ │ │ 15155: 00681aa9 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 15156: 01311276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 15157: 012c7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 15158: 005868cd 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 15159: 0056181d 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 15160: 007d307d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 15160: 007d2eed 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 15161: 0131135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 15162: 0066e835 124 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 15163: 012c53fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 15164: 012b2eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 15165: 012c34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 15166: 0081fc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 15166: 0081fa91 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 15167: 012ca150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 15168: 002c3e3d 76 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 15169: 002b6c99 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 15170: 00810e01 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 15170: 00810c71 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 15171: 011fc9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 15172: 00342139 228 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 15173: 008a1199 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 15173: 008a1009 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 15174: 002c41ad 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 15175: 01215ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 15176: 00512ae1 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 15177: 01312f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 15178: 002b8641 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 15179: 013110fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 15180: 002c40b9 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 15181: 01311b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 15182: 0131276a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 15183: 00893ac1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 15183: 00893931 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 15184: 011fc92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 15185: 0045b0a1 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 15186: 012c5bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 15187: 011880e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 15188: 002fa9fd 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 15189: 01311412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 15190: 013127fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 15191: 01215e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 15192: 01312924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 15193: 00302a0d 164 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 15194: 01311f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 15195: 012bb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 15196: 008546f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 15197: 0089e7c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 15198: 007e8871 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 15199: 0075e151 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 15196: 00854569 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 15197: 0089e639 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 15198: 007e86e1 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 15199: 0075dfc1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 15200: 01311a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 15201: 01312c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 15202: 0121a410 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 15203: 01313002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 15204: 012baacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 15205: 00883809 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 15205: 00883679 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 15206: 002b9eb1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 15207: 007769dd 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 15207: 0077684d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 15208: 013137be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 15209: 012c0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 15210: 0121a518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 15211: 01312952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 15212: 00596a61 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 15213: 012b704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 15214: 011fc8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 15215: 012c4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 15216: 00731891 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 15216: 00731701 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 15217: 012cadc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 15218: 012c4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 15219: 00888f91 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 15219: 00888e01 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 15220: 01312e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 15221: 01312c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 15222: 01313314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 15223: 01312f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 15224: 01312ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 15225: 005af985 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 15226: 0131345c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 15227: 012bf288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 15228: 004370b5 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 15229: 0084c815 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 15229: 0084c685 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 15230: 01311ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 15231: 0121a494 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 15232: 0070d4c9 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 15232: 0070d339 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 15233: 0043cb45 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 15234: 012bfbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 15235: 002977b5 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 15236: 01312e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15237: 01211c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 15238: 0052569d 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 15239: 013128d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ 15240: 00615079 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 15241: 0088dd19 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 15242: 006e2f15 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 15241: 0088db89 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 15242: 006e2d85 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 15243: 012bf138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 15244: 01188c2c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 15245: 01211d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 15246: 011f7ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 15247: 0085ff19 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 15247: 0085fd89 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 15248: 00542d9d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 15249: 0057543d 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 15250: 00893d09 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 15250: 00893b79 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 15251: 012cba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 15252: 00605f69 768 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 15253: 0116d958 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 15254: 00882575 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 15254: 008823e5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 15255: 012b6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 15256: 0059da91 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 15257: 007bcf29 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 15257: 007bcd99 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 15258: 01312dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 15259: 012ca240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 15260: 005b42d1 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 15261: 01202890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 15262: 002c767d 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 15263: 01211cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 15264: 01313642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 15265: 012c4650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 15266: 005e861d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 15267: 005e3f09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 15268: 012cbe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 15269: 013135d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 15270: 012c8f24 72 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 15271: 008434c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 15271: 00843339 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 15272: 005cfc21 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 15273: 013137dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 15274: 0085b74d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 15274: 0085b5bd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 15275: 012b9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 15276: 012c087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 15277: 0120280c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 15278: 011862d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 15279: 004f8415 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 15280: 0078379d 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 15280: 0078360d 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 15281: 005af059 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 15282: 012b6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 15283: 0131116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 15284: 0121cccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 15285: 0081a939 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 15285: 0081a7a9 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 15286: 0131326e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 15287: 01313476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 15288: 0121c9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 15289: 006d6685 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 15289: 006d64f5 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ 15290: 00610781 194 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 15291: 0121cbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 15292: 01161e4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 15293: 013137b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 15294: 00822815 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 15294: 00822685 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 15295: 01313694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 15296: 01313d58 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 15297: 00802b01 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 15297: 00802971 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 15298: 013133d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 15299: 0081ef11 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 15300: 006d6701 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 15299: 0081ed81 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 15300: 006d6571 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 15301: 012b85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 15302: 00871411 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 15302: 00871281 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 15303: 01312180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15304: 00552c5d 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15305: 005d1b31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15306: 012c781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15307: 012c56dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15308: 00297795 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 15309: 0056082d 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15310: 012045f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15311: 01218418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla │ │ │ │ 15312: 01312c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15313: 0121cabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15314: 01313358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15315: 012ca944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15316: 008a0e71 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 15316: 008a0ce1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 15317: 012bd86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15318: 012c99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 15319: 005c67fd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15320: 007fbbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15320: 007fba39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15321: 01311968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15322: 01311c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15323: 01312780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15324: 01204570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15325: 00440911 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15326: 012b5b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15327: 002da269 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15328: 0131239a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15329: 01311630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15330: 0120490c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15331: 00596bf9 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15332: 006d67a1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15332: 006d6611 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15333: 01311960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15334: 008601a1 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15335: 00861da1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15334: 00860011 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15335: 00861c11 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15336: 012c68bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15337: 01312730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15338: 01312740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15339: 0043f5d9 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15340: 00543149 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15341: 01206a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15342: 005d23c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15343: 01312634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 15344: 010b8370 64 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15345: 012c1708 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15346: 002c9d45 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15347: 006c258d 1596 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15348: 00741565 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15347: 006c23cd 1604 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15348: 007413d5 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15349: 01204888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15350: 0040c42d 308 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15351: 012b59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15352: 012c53ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15353: 0081dbe5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15354: 00730a85 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15353: 0081da55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15354: 007308f5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15355: 01311236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15356: 013114b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ 15357: 01218208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls │ │ │ │ - 15358: 008804b9 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15359: 00829ad1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15358: 00880329 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15359: 00829941 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15360: 013122e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15361: 0041c4cd 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15362: 01311374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15363: 002bdedd 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15364: 002ff849 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15365: 012044ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15366: 01312cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15367: 0039a0fd 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15368: 012c3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 15369: 005c0cc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15370: 007817ed 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15371: 00859f65 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15370: 0078165d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15371: 00859dd5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15372: 012c01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15373: 00556495 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15374: 01310f34 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15375: 008a2951 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15376: 00875325 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15375: 008a27c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15376: 00875195 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15377: 01204804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15378: 013130f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15379: 012ef3e8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15380: 006d8dd1 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15380: 006d8c41 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15381: 005764c5 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15382: 01312f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15383: 01311284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15384: 005e57f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 15385: 012bd7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15386: 0131136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15387: 0082329d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15387: 0082310d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15388: 00681c55 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15389: 012c8a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ 15390: 013115e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15391: 00786851 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15391: 007866c1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15392: 01311458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15393: 008299a9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15393: 00829819 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15394: 013134a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15395: 012c6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15396: 0120b44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15397: 006d8ea5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15397: 006d8d15 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15398: 0058bd85 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 15399: 012c3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15400: 00806cb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15401: 0087b149 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15402: 008030b1 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15400: 00806b21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15401: 0087afb9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15402: 00802f21 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15403: 0131317c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15404: 005e6679 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15405: 0086ecc1 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15405: 0086eb31 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15406: 00383fe9 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15407: 0120b3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15408: 01312c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15409: 002fc78d 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15410: 005eaa1d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15411: 00826875 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15411: 008266e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 15412: 005af9b9 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 15413: 0052fdf9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15414: 013132b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15415: 012b718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 15416: 008542a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 15416: 00854115 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 15417: 0044039d 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15418: 005e9501 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 15419: 006662a1 500 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ 15420: 005c6901 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15421: 006d2ca9 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15422: 006d8f91 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15421: 006d2b19 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15422: 006d8e01 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15423: 01312bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15424: 012ba8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15425: 005fb505 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15426: 008374e5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15427: 007fd861 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15426: 00837355 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15427: 007fd6d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15428: 005cfa1d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15429: 012c5a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15430: 012b84e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 15431: 005df0e1 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15432: 006d2cf5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15432: 006d2b65 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15433: 0120b344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15434: 01311e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 15435: 005544fd 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 15436: 00825cdd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15436: 00825b4d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15437: 012c1678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15438: 012c0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15439: 012b59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15440: 012c6f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15441: 005e55e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 15442: 01312aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 15443: 011f2268 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ - 15444: 006e49f9 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15444: 006e4869 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15445: 013137e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15446: 006d34c5 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15446: 006d3335 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15447: 012c799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15448: 01312a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15449: 007e4351 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15450: 0074afb5 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15451: 006d351d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15449: 007e41c1 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15450: 0074ae25 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15451: 006d338d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15452: 00543e09 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 15453: 005dbd49 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15454: 012b7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15455: 01312dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15456: 006d2d5d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15456: 006d2bcd 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ 15457: 0066c125 548 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15458: 0055d205 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15459: 006e4af1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15459: 006e4961 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15460: 012c84c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15461: 011936f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15462: 0115bca4 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15463: 010bb344 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 15464: 012cb0c0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ - 15465: 0088ea79 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15466: 008948c5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15465: 0088e8e9 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15466: 00894735 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15467: 012b910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 15468: 005c1af1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15469: 006dcd9d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15469: 006dcc0d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15470: 01312ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15471: 008a13b9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 15472: 00856069 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15473: 0075d449 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15471: 008a1229 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 15472: 00855ed9 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15473: 0075d2b9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15474: 012c67dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15475: 01312a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15476: 012c3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15477: 01202998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15478: 006d3589 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15479: 0070f765 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 15478: 006d33f9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15479: 0070f5d5 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 15480: 005a7875 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15481: 013128c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15482: 012c4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ 15483: 0060e7d9 164 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15484: 006dce01 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15484: 006dcc71 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ 15485: 0060ebf9 294 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15486: 008095a5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15486: 00809415 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 15487: 005c7415 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15488: 007bbb45 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15488: 007bb9b5 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ 15489: 0060e93d 164 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15490: 00843109 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15490: 00842f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15491: 0131139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 15492: 005cc345 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15493: 011f4578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15494: 00833271 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15495: 00792a1d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15494: 008330e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15495: 0079288d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 15496: 01311972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15497: 013117fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 15498: 005deb5d 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15499: 002d6a91 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15500: 012bb01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15501: 013129f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15502: 0072cf41 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15503: 00809521 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15502: 0072cdb1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15503: 00809391 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15504: 0057123d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15505: 011fa490 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15506: 006d7601 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15506: 006d7471 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15507: 0041fd7d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15508: 01311c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15509: 01202914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15510: 0131319c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15511: 0131329a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15512: 0085a9a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15512: 0085a811 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15513: 0118886c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15514: 006dce65 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15514: 006dccd5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ 15515: 012c4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 15516: 007e2ed5 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15516: 007e2d45 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ 15517: 0060eb39 192 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15518: 006d76c5 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15519: 00865ca9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15518: 006d7535 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15519: 00865b19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15520: 012bad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15521: 012b3160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15522: 004744d1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15523: 012c745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15524: 011e9b88 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15525: 0074ff6d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15525: 0074fddd 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15526: 01311f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15527: 012c7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15528: 00444d01 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15529: 01311974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15530: 0089606d 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15530: 00895edd 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15531: 012b757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15532: 004744e5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15533: 011893f0 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15534: 00571201 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 15535: 00533ac5 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15536: 012b4e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15537: 003417c9 112 FUNC GLOBAL DEFAULT 12 cxl_fmws_get_all_sorted │ │ │ │ 15538: 011fad54 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15539: 012be3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15540: 012c098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15541: 012b3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15542: 013131e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15543: 007ffbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15543: 007ffa21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15544: 002f94a1 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15545: 006d77a5 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15545: 006d7615 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15546: 00562eed 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 15547: 00530869 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15548: 011f0dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15549: 006ebaa9 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15549: 006eb919 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15550: 012b6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15551: 00879411 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15552: 007f1201 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15553: 0072f55d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15551: 00879281 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15552: 007f1071 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15553: 0072f3cd 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15554: 012ca3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15555: 0088d0f9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15556: 0078bd41 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15555: 0088cf69 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15556: 0078bbb1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15557: 005d00cd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15558: 008574fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15559: 00a7f228 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15560: 0084b621 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15558: 0085736d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15559: 00a7f090 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15560: 0084b491 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15561: 01311fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15562: 013130f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15563: 01313442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15564: 012bed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15565: 002ea6b5 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15566: 006f2f75 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15566: 006f2de5 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15567: 011f29a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 15568: 0131284a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15569: 012c3028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15570: 013116bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15571: 006f2e11 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15571: 006f2c81 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15572: 002fcac1 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15573: 00735225 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15574: 00a64e70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15573: 00735095 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15574: 00a64cd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15575: 013125c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15576: 00575301 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15577: 0072e02d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15577: 0072de9d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15578: 012bfb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15579: 006f89bd 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15579: 006f882d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15580: 013128c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15581: 0083f835 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15581: 0083f6a5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15582: 005549b1 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15583: 012b3560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15584: 011fac4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15585: 006dcec9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15585: 006dcd39 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15586: 011890dc 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15587: 00833a41 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15587: 008338b1 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15588: 012ca3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15589: 005e6735 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15590: 012c2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15591: 01312982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15592: 0073c555 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15592: 0073c3c5 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15593: 00514d29 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15594: 006f8ab9 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15595: 006f2ec1 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15596: 0085ea2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15597: 006dcf2d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15594: 006f8929 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15595: 006f2d31 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15596: 0085e89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15597: 006dcd9d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15598: 01311ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15599: 011e9984 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15600: 01312718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15601: 0077902d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15601: 00778e9d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15602: 01311ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15603: 012c3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15604: 01313e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15605: 0131109e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15606: 012c27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15607: 007f1329 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15607: 007f1199 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15608: 01311f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15609: 004552d9 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15610: 012bcbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15611: 006f8bb5 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15612: 00885639 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15611: 006f8a25 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15612: 008854a9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15613: 00309be9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15614: 0131375e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15615: 0131387e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15616: 006d787d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15616: 006d76ed 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15617: 00525639 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15618: 00897611 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15618: 00897481 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15619: 003ab4f9 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15620: 01312358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15621: 011f30d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 15622: 01311eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15623: 006dcf91 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15623: 006dce01 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15624: 01312e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15625: 012c8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15626: 006d7939 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15627: 008971e1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15626: 006d77a9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15627: 00897051 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15628: 0036906d 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15629: 0043c8d5 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15630: 00897359 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15631: 0073cbb1 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15630: 008971c9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15631: 0073ca21 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15632: 012b5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15633: 0077ae3d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15633: 0077acad 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15634: 012bd0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15635: 01311fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15636: 012c3048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15637: 00523a5d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15638: 012cbc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15639: 012b3480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15640: 0083d151 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15640: 0083cfc1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 15641: 00611bb1 124 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15642: 002ca185 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15643: 012bfb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15644: 012b68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15645: 0059c771 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15646: 006d7a09 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15646: 006d7879 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15647: 01311ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15648: 0088b7ed 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15649: 00827a1d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15650: 00808dfd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15648: 0088b65d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15649: 0082788d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15650: 00808c6d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15651: 012c9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15652: 004da79d 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 15653: 005420a9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15654: 00870781 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15655: 007ff9f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15654: 008705f1 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15655: 007ff869 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15656: 012c45d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15657: 00394cd9 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 15658: 00717185 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 15658: 00716ff5 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 15659: 012c67ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15660: 01312e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15661: 01312282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15662: 00523b1d 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15663: 012bf2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 15664: 012c9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15665: 00541fad 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15666: 012c22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 15667: 00718465 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 15667: 007182d5 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 15668: 005238b1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15669: 012bb41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15670: 0131224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15671: 012b73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15672: 008742bd 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15673: 009b8a5c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15672: 0087412d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15673: 009b88c4 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15674: 012c584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 15675: 005cc895 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15676: 01189af8 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15677: 01311674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15678: 01313540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15679: 00588439 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15680: 013127e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15681: 01311de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 15682: 0046545d 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15683: 01311936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15684: 012cbdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15685: 01311246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15686: 0072e06d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15686: 0072dedd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15687: 002d4e79 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15688: 002be571 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15689: 005eadd1 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15690: 01311b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15691: 005e8f15 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15692: 0131240c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15693: 013118e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ @@ -15699,274 +15699,274 @@ │ │ │ │ 15695: 005b56e1 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15696: 013132a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15697: 00444651 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15698: 01311148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15699: 01312370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15700: 012c720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 15701: 0053b95d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15702: 008a00cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15702: 0089ff3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15703: 012ca570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15704: 004b5451 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15705: 0118875c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15706: 0055498d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15707: 012b979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15708: 01313608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15709: 012c40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15710: 002e691d 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15711: 01312960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15712: 008512a1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15712: 00851111 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15713: 002be5d9 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15714: 0089e4e9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15714: 0089e359 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15715: 01312f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15716: 0131366e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15717: 01312508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15718: 00542ea9 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15719: 008285bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15719: 0082842d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15720: 013110d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15721: 0131120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15722: 008802ed 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15722: 0088015d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15723: 01313e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15724: 012c83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15725: 01312280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15726: 012ef3dc 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15727: 002bf009 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15728: 012c3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15729: 0081a42d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15729: 0081a29d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15730: 011f7b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15731: 011781d0 64 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15732: 008565d1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15732: 00856441 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15733: 012bfc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15734: 013131f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15735: 0073cc2d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15735: 0073ca9d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15736: 0054b339 240 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15737: 007e2db1 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15737: 007e2c21 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 15738: 01311b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 15739: 007657e9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15739: 00765659 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15740: 01313dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15741: 012c40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15742: 0120ff10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15743: 013127be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15744: 01312d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15745: 002b5f1d 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15746: 00816175 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15747: 006d8891 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15746: 00815fe5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15747: 006d8701 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15748: 012c8370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15749: 0131183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15750: 00874bbd 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15750: 00874a2d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15751: 013130b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 15752: 013105dc 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15753: 0085f815 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15753: 0085f685 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15754: 00369d35 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15755: 009b8a58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15755: 009b88c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 15756: 005b5a45 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15757: 012c1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15758: 006d895d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15758: 006d87cd 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15759: 012b87d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15760: 012ca530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15761: 0032b2b9 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15762: 013127a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15763: 0036c28d 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15764: 013136f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15765: 002cb895 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15766: 0120fe8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15767: 005a19c5 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15768: 00556f4d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15769: 012c3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15770: 0038bdb9 76 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15771: 0084c395 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15771: 0084c205 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15772: 012b714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15773: 01220710 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15774: 0089e4f5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15775: 007abd51 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15776: 008375f1 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15777: 006d8a41 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15774: 0089e365 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15775: 007abbc1 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15776: 00837461 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15777: 006d88b1 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15778: 012bc75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15779: 0041fae1 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15780: 00850fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15781: 00869529 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15780: 00850e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15781: 00869399 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15782: 01312264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15783: 012c65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15784: 013121f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 15785: 005cd4f1 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15786: 0082bc81 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15786: 0082baf1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15787: 005e9f31 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15788: 0120ce14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15789: 012c4a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15790: 012c2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15791: 0089db31 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15791: 0089d9a1 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15792: 01312598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15793: 01311b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 15794: 003704a9 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15795: 012bf268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 15796: 0059b145 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15797: 012ba86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15798: 0120cd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15799: 0131234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15800: 01312fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15801: 00514115 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15802: 007336f1 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15802: 00733561 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15803: 01312aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15804: 012b2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 15805: 006150e1 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15806: 0067fec1 162 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15807: 012c7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15808: 012beb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15809: 01313428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15810: 012c98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15811: 008073e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15811: 00807259 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15812: 01311e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15813: 012b95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15814: 0088b2e5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15815: 00722fe9 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15814: 0088b155 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15815: 00722e59 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15816: 002bc8c1 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15817: 00575765 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 15818: 005e27a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15819: 01313462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15820: 012b3470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15821: 0084f851 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15821: 0084f6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15822: 013120c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15823: 01311fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15824: 0058976d 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15825: 002cc0d1 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15826: 006f61d5 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15827: 0072e0ed 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15826: 006f6045 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15827: 0072df5d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15828: 0120fc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15829: 013121a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15830: 007337a5 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15831: 0080eccd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15830: 00733615 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15831: 0080eb3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15832: 002da4c5 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15833: 002d5081 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15834: 012bcaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15835: 003402dd 124 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ 15836: 005b8af5 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15837: 013131ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15838: 0085b6e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15838: 0085b551 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15839: 0131324a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15840: 012bbffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_EVENT │ │ │ │ 15841: 013124f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15842: 013112fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15843: 0072c411 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15843: 0072c281 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15844: 012b9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15845: 007facf5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15846: 00746789 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15845: 007fab65 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15846: 007465f9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15847: 012b44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 15848: 0052c6c9 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 15849: 004db091 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 15850: 00610ff1 112 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15851: 0032ff65 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 15852: 0032a0b5 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15853: 013112be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15854: 006fcdf9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15855: 00884ab9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15854: 006fcc69 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15855: 00884929 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15856: 0120a348 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15857: 013134ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15858: 012c5acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15859: 00764111 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15859: 00763f81 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15860: 012b8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15861: 012c3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15862: 012c7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15863: 012c3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15864: 00745c65 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15864: 00745ad5 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15865: 01312a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15866: 012c4850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15867: 0073c789 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15867: 0073c5f9 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15868: 012176b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15869: 0120a2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15870: 012c6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15871: 002d5e31 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15872: 01310f70 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15873: 00490755 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15874: 012177b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15875: 0073cc6d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15876: 006ec76d 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15875: 0073cadd 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15876: 006ec5dd 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ 15877: 00596b5d 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15878: 012c07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15879: 01313302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15880: 0087df55 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15880: 0087ddc5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15881: 0040c561 220 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15882: 011f8204 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15883: 007fbda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15883: 007fbc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 15884: 0060c2b1 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15885: 00525e69 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15886: 013119f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15887: 0032b3d5 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15888: 01311dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15889: 01217734 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15890: 006d97dd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15891: 007a8ecd 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15890: 006d964d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15891: 007a8d3d 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15892: 0120a240 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15893: 007659fd 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15894: 006ed055 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15893: 0076586d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15894: 006ecec5 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15895: 01313058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15896: 005b90fd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15897: 00449985 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15898: 0041fcd9 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15899: 005639b1 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15900: 00819a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15901: 006d9835 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15900: 0081988d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15901: 006d96a5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15902: 01311828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15903: 012bd39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15904: 006d953d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15904: 006d93ad 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15905: 012b398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15906: 006dea1d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ - 15907: 00853c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 15906: 006de88d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15907: 00853ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 15908: 012b5b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15909: 01312d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15910: 00531821 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15911: 0120fa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15912: 00760649 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15913: 006d9595 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15912: 007604b9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15913: 006d9405 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ 15914: 005e4989 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 15915: 006deb55 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15916: 00749f15 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15915: 006de9c5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15916: 00749d85 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15917: 012ca800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15918: 012bb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15919: 00826835 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15920: 0074a605 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15919: 008266a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15920: 0074a475 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15921: 00596a91 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15922: 0131186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15923: 004f8861 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15924: 006d98a9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15924: 006d9719 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15925: 012c1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15926: 0078ad55 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15927: 00884e5d 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15926: 0078abc5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15927: 00884ccd 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15928: 0060c1b1 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15929: 01188644 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15930: 01189930 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15931: 012bb11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15932: 0120f9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15933: 012b63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15934: 009fb1e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15934: 009fb050 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15935: 011f89c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15936: 006d960d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15936: 006d947d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15937: 012b7ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15938: 012c0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15939: 007b01a9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15939: 007b0019 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15940: 013127e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15941: 0083b329 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15942: 00a7f1c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15943: 009fb1e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15941: 0083b199 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15942: 00a7f02c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15943: 009fb04c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15944: 012bee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15945: 0072cc71 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15946: 00882ee5 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15947: 007fbf4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15945: 0072cae1 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15946: 00882d55 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15947: 007fbdbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15948: 01312042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ 15949: 00611061 44 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15950: 0078530d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15950: 0078517d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15951: 0131382e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15952: 01311426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15953: 00873b1d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15953: 0087398d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15954: 01311130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15955: 011ee404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15956: 012cb4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15957: 01301170 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15958: 006e3cc9 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15958: 006e3b39 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15959: 013124f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15960: 00523d19 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15961: 0075ee49 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15961: 0075ecb9 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15962: 01312b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15963: 005e47a5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15964: 00510001 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15965: 012b5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15966: 01313572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15967: 0120a1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15968: 011f22ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ @@ -15974,156 +15974,156 @@ │ │ │ │ 15970: 012b2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15971: 00615041 54 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15972: 012bad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15973: 012bd06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15974: 005b63a9 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15975: 00670175 52 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15976: 012b2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15977: 0073bbdd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15977: 0073ba4d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15978: 0120a138 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15979: 005e7d91 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15980: 013118d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15981: 012b983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15982: 006e3db9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15982: 006e3c29 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15983: 013118ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15984: 00538391 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15985: 0066e8b1 864 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15986: 01311f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15987: 012be1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15988: 0082879d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15988: 0082860d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15989: 012bcc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15990: 008506b9 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15990: 00850529 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15991: 011f0b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15992: 012b7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15993: 012c58ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15994: 012be3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15995: 0087f255 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15995: 0087f0c5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15996: 013127f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15997: 01311556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15998: 0131218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15999: 013136da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 16000: 006f6239 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 16000: 006f60a9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 16001: 0039a66d 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 16002: 01313348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 16003: 005df889 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 16004: 012c8310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 16005: 0120a0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 16006: 009d9288 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 16006: 009d90f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 16007: 0034169d 152 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 16008: 01311262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 16009: 005fb93d 284 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 16010: 005969ad 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 16011: 008589ed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 16011: 0085885d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 16012: 012c034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 16013: 0084e2d5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 16013: 0084e145 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 16014: 0059af95 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 16015: 0122c47c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 16016: 012c95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 16017: 0131151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 16018: 01312638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 16019: 006deab9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 16019: 006de929 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 16020: 012c6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 16021: 012be9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 16022: 01312a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 16023: 002c4ee5 204 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 16024: 005b462d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 16025: 002c4fb1 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 16026: 011fe798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 16027: 01312944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 16028: 007f938d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 16029: 006debf1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 16028: 007f91fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 16029: 006dea61 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 16030: 00296de5 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 16031: 002be731 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 16032: 0082b45d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 16032: 0082b2cd 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 16033: 011fe714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 16034: 003aaf7d 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 16035: 0084c755 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 16036: 0088b9e1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 16037: 0073cda9 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 16035: 0084c5c5 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 16036: 0088b851 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 16037: 0073cc19 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 16038: 012c30f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 16039: 005544f1 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 16040: 005c1ca1 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ - 16041: 006d372d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 16041: 006d359d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 16042: 005e8591 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 16043: 013125ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 16044: 012c8c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 16045: 005b02c1 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 16046: 012cc080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 16047: 0044b1f1 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 16048: 002ca00d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 16049: 006fa5ed 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 16049: 006fa45d 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 16050: 013113ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 16051: 006d37a5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 16051: 006d3615 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 16052: 01312f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 16053: 00442c09 80 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 16054: 0120c028 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 16055: 012c55ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 16056: 012c081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 16057: 012c033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 16058: 012055f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 16059: 011f0e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 16060: 012cc100 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 16061: 01312e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 16062: 0120bfa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ 16063: 012c66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ 16064: 002c5085 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 16065: 00850755 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 16065: 008505c5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 16066: 00421f6d 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ 16067: 002c5159 216 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 16068: 007c09b9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 16069: 00728125 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 16070: 0073e491 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 16071: 006d381d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 16072: 00743ad5 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 16068: 007c0829 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 16069: 00727f95 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 16070: 0073e301 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 16071: 006d368d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 16072: 00743945 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 16073: 012bb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 16074: 0120556c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 16075: 012b5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 16076: 0036c86d 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 16077: 010b8608 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 16078: 0043c769 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 16079: 01312554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 16080: 002c7671 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 16081: 01169328 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 16082: 0044b2f5 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 16083: 011f2a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 16084: 0118811c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 16085: 005b6129 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 16086: 013126fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 16087: 00881729 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 16087: 00881599 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 16088: 01188688 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 16089: 00829815 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 16089: 00829685 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 16090: 004e0f91 108 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_container │ │ │ │ 16091: 01312da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 16092: 013126ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 16093: 012c1998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 16094: 01311672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 16095: 013126e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 16096: 0131320a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 16097: 007719b5 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 16097: 00771825 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 16098: 005f5751 6 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 16099: 01311f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 16100: 013114ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 16101: 0082cb7d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 16102: 0071cf09 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 16101: 0082c9ed 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 16102: 0071cd79 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 16103: 005c1051 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 16104: 01311702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 16105: 012bf57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 16106: 0088196d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 16106: 008817dd 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 16107: 01311482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 16108: 01313e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 16109: 0059a239 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 16110: 008883e5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 16110: 00888255 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 16111: 002e9915 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 16112: 012b763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 16113: 0050f519 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 16114: 00838665 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 16114: 008384d5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 16115: 012c2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 16116: 007bd4b5 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 16116: 007bd325 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 16117: 012ba04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 16118: 0072f5c1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 16118: 0072f431 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 16119: 012c8270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 16120: 012ca964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 16121: 00444a5d 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 16122: 004e3285 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 16123: 011f1794 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 16124: 012b4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 16125: 013134d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ @@ -16131,231 +16131,231 @@ │ │ │ │ 16127: 005e2295 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 16128: 0054bf55 124 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_attach_hwpt │ │ │ │ 16129: 01311a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 16130: 012c077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 16131: 01223914 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 16132: 012c9634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 16133: 005e9eb5 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 16134: 0089dc69 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 16134: 0089dad9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 16135: 006150ad 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 16136: 012b34e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 16137: 0074a515 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 16138: 0078dc35 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 16137: 0074a385 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 16138: 0078daa5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 16139: 011fe504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 16140: 005bad15 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 16141: 01311846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 16142: 011f315c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 16143: 003f8895 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 16144: 01311c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 16145: 00872af5 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 16145: 00872965 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 16146: 01313072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 16147: 012bc1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 16148: 012bead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 16149: 0052f76d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 16150: 012c2118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 16151: 012bf348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 16152: 0084a25d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 16153: 008971d1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 16154: 008628c9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 16152: 0084a0cd 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 16153: 00897041 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 16154: 00862739 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 16155: 0052f175 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 16156: 0072cef9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 16157: 006d38bd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 16156: 0072cd69 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 16157: 006d372d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 16158: 012b6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 16159: 010b9c10 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 16160: 006d3935 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 16160: 006d37a5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 16161: 01313420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 16162: 012bd1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 16163: 012beed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 16164: 012b8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 16165: 002b48b5 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 16166: 012b4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 16167: 00806579 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 16167: 008063e9 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 16168: 013131b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 16169: 00823e11 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 16169: 00823c81 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 16170: 0055cf89 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 16171: 013124ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 16172: 006e1919 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 16172: 006e1789 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 16173: 0131206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 16174: 012b69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 16175: 00809bf9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 16175: 00809a69 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 16176: 00442ff9 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 16177: 0059acb1 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 16178: 012b31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 16179: 002b7f35 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 16180: 0115ada8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 16181: 012b5de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 16182: 012b3010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 16183: 00761059 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 16183: 00760ec9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 16184: 013130d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 16185: 012b768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 16186: 006e198d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 16186: 006e17fd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ 16187: 00613d59 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ 16188: 002c9c7d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 16189: 005b795d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 16190: 006d39ad 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 16190: 006d381d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 16191: 002c930d 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 16192: 012c84e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 16193: 00613d2d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 16194: 002c77c9 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 16195: 013138be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 16196: 005e75f9 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 16197: 012badec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 16198: 012c89f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 16199: 0131228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 16200: 013134a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 16201: 00834669 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 16202: 007bafc5 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 16201: 008344d9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 16202: 007bae35 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 16203: 003069b1 332 FUNC GLOBAL DEFAULT 12 build_pci_bridge_edsm │ │ │ │ 16204: 012bab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 16205: 0066fffd 376 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ 16206: 005e0491 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 16207: 005c076d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 16208: 00613d55 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 16209: 007e1bfd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 16210: 006e1a01 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 16209: 007e1a6d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 16210: 006e1871 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 16211: 0055d7d1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 16212: 0077a90d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 16212: 0077a77d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 16213: 00339251 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 16214: 00442e0d 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 16215: 01312478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 16216: 004497cd 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 16217: 0054bb25 380 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ 16218: 005e07ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 16219: 012b4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 16220: 006fcdfd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 16220: 006fcc6d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 16221: 011893c8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 16222: 012c4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 16223: 007ffe75 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 16223: 007ffce5 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 16224: 00638c1d 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ 16225: 005b6241 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 16226: 013125fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 16227: 01311e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 16228: 013138c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 16229: 004bbf91 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 16230: 012cbff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 16231: 0078dc79 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 16232: 007d2b5d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 16233: 0082d9c5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 16231: 0078dae9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 16232: 007d29cd 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 16233: 0082d835 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 16234: 0122a364 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 16235: 013128e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 16236: 012bafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 16237: 01312372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 16238: 01312b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 16239: 004f5b7d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 16240: 012c6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 16241: 00749f29 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 16241: 00749d99 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 16242: 012b2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 16243: 00542ef5 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 16244: 013116b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 16245: 012b3740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 16246: 00689619 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 16246: 00689561 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 16247: 00333929 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 16248: 00819969 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 16248: 008197d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 16249: 012c732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 16250: 01311390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 16251: 012c37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 16252: 0044a94d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 16253: 005ba7a9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 16254: 008627fd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 16254: 0086266d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 16255: 012b78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 16256: 012b76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 16257: 005e3aed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 16258: 01313646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 16259: 011f4158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 16260: 0073017d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 16260: 0072ffed 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 16261: 012b4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 16262: 0057644d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 16263: 003365bd 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 16264: 00784575 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 16264: 007843e5 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 16265: 01313dae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 16266: 003f896d 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 16267: 0131251c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 16268: 0076d941 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 16268: 0076d7b1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 16269: 01311286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 16270: 012b3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 16271: 01311f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 16272: 012c9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 16273: 003303a1 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 16274: 00445a49 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 16275: 0131309c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16276: 013131fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 16277: 0084ce09 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 16277: 0084cc79 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 16278: 012b9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 16279: 0082801d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 16279: 00827e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 16280: 013110ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 16281: 005e9a65 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 16282: 012b5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 16283: 002d1201 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 16284: 00730679 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 16284: 007304e9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 16285: 01313616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 16286: 01313578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 16287: 012c668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 16288: 0131213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 16289: 013117d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 16290: 012b2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 16291: 0131281e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 16292: 007e9889 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 16292: 007e96f9 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 16293: 01312d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 16294: 012cb6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 16295: 012bc9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 16296: 012ca2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 16297: 012b5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 16298: 00638da5 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 16299: 006f9299 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 16299: 006f9109 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 16300: 013120de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 16301: 00610199 170 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 16302: 0131387c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 16303: 012ba1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 16304: 012c3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 16305: 012be038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 16306: 006f9395 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 16306: 006f9205 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 16307: 0044bebd 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 16308: 006e9681 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 16308: 006e94f1 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 16309: 002b93d9 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 16310: 0085f3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 16310: 0085f239 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 16311: 013127d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 16312: 01313722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 16313: 002e5b89 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 16314: 002b8001 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 16315: 0131355a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 16316: 01312ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 16317: 005424c9 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 16318: 013118b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 16319: 006e0611 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 16320: 006f9491 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 16321: 006e9789 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 16319: 006e0481 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 16320: 006f9301 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 16321: 006e95f9 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 16322: 0131240a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 16323: 011eef5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 16324: 003edf3d 192 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ 16325: 005c1c25 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 16326: 012c07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 16327: 012c4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 16328: 006e0705 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 16328: 006e0575 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 16329: 012b5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 16330: 012c0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 16331: 01312890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 16332: 0131111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 16333: 002ca165 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 16334: 008528a5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 16334: 00852715 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 16335: 011f4ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 16336: 013112d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16337: 01312570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 16338: 012b9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 16339: 0051a521 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 16340: 0080c3d1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 16340: 0080c241 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 16341: 012bd10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 16342: 005eeb31 44 FUNC GLOBAL DEFAULT 12 arm_cpu_lpa2_finalize │ │ │ │ 16343: 013116a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 16344: 012cbec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 16345: 003ef0b1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 16346: 002ea6a1 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 16347: 012bc0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 16348: 0033002d 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 16349: 007fa501 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 16350: 0088dca5 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 16349: 007fa371 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 16350: 0088db15 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 16351: 005b4b05 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 16352: 0131255e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 16353: 003eee75 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16354: 01312208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16355: 01225150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16356: 00609289 148 FUNC GLOBAL DEFAULT 12 get_phys_addr_for_at │ │ │ │ 16357: 012bc67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ @@ -16363,191 +16363,191 @@ │ │ │ │ 16359: 012b6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16360: 013116d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16361: 012c55dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16362: 01311f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16363: 0122590c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16364: 002cc3a9 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16365: 013121f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16366: 0080c535 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16366: 0080c3a5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16367: 0121e610 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16368: 01312f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16369: 008629a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16370: 0073fd0d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16369: 00862815 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16370: 0073fb7d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16371: 012c8aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16372: 006e4be1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16372: 006e4a51 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16373: 005e9e4d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 16374: 0061586d 92 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ - 16375: 006f3cdd 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ + 16375: 006f3b4d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ 16376: 012c39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16377: 007fce4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16377: 007fccbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16378: 012bd93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16379: 01312378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16380: 012bb7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 16381: 0072f745 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16382: 00845639 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16381: 0072f5b5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16382: 008454a9 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16383: 012b8500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16384: 01225468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16385: 01312d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16386: 012ef624 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16387: 012c539c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16388: 0087fa11 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16389: 007f5091 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16390: 0078bcd1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16388: 0087f881 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16389: 007f4f01 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16390: 0078bb41 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 16391: 0052c0f5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16392: 00821099 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16392: 00820f09 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16393: 002baac9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16394: 006e4cdd 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16394: 006e4b4d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16395: 013085c9 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16396: 012b7e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16397: 01312940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16398: 0089342d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 16399: 00853e35 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 16398: 0089329d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16399: 00853ca5 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 16400: 012c88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 16401: 012c67cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 16402: 00610109 142 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16403: 004f647d 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16404: 005d2db5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 16405: 00878161 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 16405: 00877fd1 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 16406: 013136a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16407: 01311e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16408: 002fde7d 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16409: 0122656c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16410: 010b92f4 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16411: 012b5508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16412: 01226674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16413: 00874035 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16413: 00873ea5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16414: 013110f1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16415: 00581899 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16416: 0043f061 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16417: 012c4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16418: 008443b5 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16418: 00844225 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16419: 012b3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16420: 006e0855 92 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16420: 006e06c5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16421: 005676ad 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16422: 00368a89 210 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16423: 0050f58d 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16424: 012c52cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16425: 01313168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16426: 012c5c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16427: 012c09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16428: 00874291 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16428: 00874101 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16429: 01311102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16430: 01311ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16431: 007fd465 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16431: 007fd2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16432: 012265f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16433: 0057e5fd 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16434: 006e0911 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16435: 007f94d1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16434: 006e0781 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16435: 007f9341 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16436: 0043b8c5 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 16437: 005bb7ed 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16438: 00760895 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16438: 00760705 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16439: 013136f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16440: 002b78cd 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16441: 0131113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16442: 00721605 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16443: 0073bfc5 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16442: 00721475 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16443: 0073be35 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16444: 004b5565 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16445: 004b5409 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16446: 008331f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16447: 0076eb59 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16448: 0087da19 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16446: 00833069 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16447: 0076e9c9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16448: 0087d889 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16449: 012b5c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16450: 012bc4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 16451: 007578a1 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16452: 00823ecd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16453: 00784b4d 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16451: 00757711 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16452: 00823d3d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16453: 007849bd 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16454: 012ca3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16455: 0051ac59 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16456: 004f50b1 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16457: 012c6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16458: 0074afa9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16458: 0074ae19 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16459: 0057b1d1 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16460: 011f5784 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16461: 01312184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16462: 012ba71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16463: 01312b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16464: 01311e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16465: 00895931 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16465: 008957a1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16466: 002bcb1d 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16467: 011888dc 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16468: 013133f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16469: 012c0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16470: 01312d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16471: 008a1ab5 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 16471: 008a1925 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 16472: 005b5f31 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16473: 0078b8b9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16473: 0078b729 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16474: 012ef3e0 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16475: 012c791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16476: 012c7c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 16477: 01213090 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16478: 01312100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16479: 0081a0dd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16480: 0079ceb9 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16479: 00819f4d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16480: 0079cd29 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16481: 002c3cc5 74 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16482: 0088f5f1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16482: 0088f461 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16483: 01212f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16484: 012c6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16485: 012b30c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16486: 008349f5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16487: 0085ef19 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16486: 00834865 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16487: 0085ed89 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16488: 011f0bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16489: 01312aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16490: 0078e31d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16490: 0078e18d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16491: 0121300c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16492: 0087e919 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16492: 0087e789 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16493: 012c0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16494: 005ee9f9 180 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16495: 012cbef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16496: 00543839 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16497: 013123a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16498: 011f4e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16499: 01312738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16500: 005d30b5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16501: 008598b5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 16502: 00836621 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16501: 00859725 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16502: 00836491 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16503: 0032cbe9 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16504: 013125d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 16505: 00307bb9 232 FUNC GLOBAL DEFAULT 12 build_append_pci_dsm_func0_common │ │ │ │ - 16506: 0084da8d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16506: 0084d8fd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16507: 01212f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16508: 011eecc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16509: 012b9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16510: 00523419 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 16511: 00614185 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16512: 002fc195 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 16513: 005b7f71 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16514: 0083d6c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16514: 0083d539 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 16515: 006140d1 32 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ 16516: 002eb599 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16517: 01313132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16518: 0085e409 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16518: 0085e279 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16519: 0131210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16520: 006e9e81 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16520: 006e9cf1 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16521: 01312dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16522: 003ffca9 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16523: 0086f609 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16524: 00781d29 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16525: 007f4b71 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16523: 0086f479 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16524: 00781b99 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16525: 007f49e1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16526: 005238d5 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16527: 013114b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16528: 002f9d21 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16529: 01311dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16530: 012be078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16531: 003940a5 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16532: 013113b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16533: 008293f9 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16533: 00829269 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16534: 0043ba01 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16535: 013110cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16536: 01215df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16537: 012bdbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16538: 012c59ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 16539: 00614139 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16540: 012b8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16541: 00782931 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16542: 007142a9 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16541: 007827a1 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16542: 00714119 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16543: 0037973d 340 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16544: 013111e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16545: 005e84b5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16546: 01215c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16547: 01200898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16548: 002fb73d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 16549: 005b435d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ @@ -16561,63 +16561,63 @@ │ │ │ │ 16557: 01311d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16558: 01311f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16559: 012c798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16560: 012b9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16561: 012caa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16562: 0115d848 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 16563: 002eb445 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16564: 008743b9 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16564: 00874229 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 16565: 0060fc31 54 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16566: 0084c4a9 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16567: 0080ae5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16566: 0084c319 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16567: 0080accd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16568: 01312c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16569: 012c4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16570: 012ca954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16571: 002fbdf1 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16572: 01215ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ 16573: 00536c11 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16574: 01311bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16575: 012250cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16576: 012c0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16577: 01225804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16578: 005c0d51 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 16579: 012b48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16580: 006827b5 92 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16581: 00877be5 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16581: 00877a55 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16582: 013112f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16583: 0131367a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16584: 012c761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16585: 012c3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16586: 0071376d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16586: 007135dd 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16587: 01312998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16588: 006f1f61 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16588: 006f1dd1 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16589: 00638f2d 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16590: 01312b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16591: 005103c9 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16592: 0080431d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16592: 0080418d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16593: 012253e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16594: 012b743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16595: 01312500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 16596: 013130aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16597: 00570c59 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16598: 008650f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16598: 00864f61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16599: 0043d9c1 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16600: 0115b5e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16601: 012b8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16602: 006f2045 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16603: 0081e739 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16604: 008a289d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16605: 0085fbdd 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16606: 0080cde5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16602: 006f1eb5 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16603: 0081e5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16604: 008a270d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16605: 0085fa4d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16606: 0080cc55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16607: 01313676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16608: 012c8a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16609: 012c57cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16610: 007e1d81 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16610: 007e1bf1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16611: 011eec44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16612: 007fce89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16612: 007fccf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16613: 011e0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16614: 01312526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 16615: 012c1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16616: 01312ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16617: 002a8c39 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16618: 0118639c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16619: 013124f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -16625,851 +16625,851 @@ │ │ │ │ 16621: 012c9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16622: 00530ab1 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16623: 011f5574 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16624: 01312d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16625: 012b7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 16626: 00531901 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 16627: 011f1818 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 16628: 0085a591 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16628: 0085a401 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16629: 013138ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 16630: 0052c531 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16631: 0057e931 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16632: 013125b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16633: 0058f07d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16634: 01311288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16635: 00766e31 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16635: 00766ca1 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 16636: 002c3a9d 44 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16637: 005e8a41 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 16638: 01312090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16639: 012cb48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16640: 00771995 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16640: 00771805 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16641: 012bcbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16642: 01311e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16643: 00855aa9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16643: 00855919 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16644: 0131167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 16645: 005b7da9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16646: 009b8388 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16646: 009b81f0 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16647: 011862f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16648: 002b50b5 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16649: 0071f3bd 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16649: 0071f22d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16650: 012c0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 16651: 012bb46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 16652: 0083a14d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16653: 006d4bc9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16652: 00839fbd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16653: 006d4a39 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16654: 0053eb89 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16655: 012c7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16656: 0074c46d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16656: 0074c2dd 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16657: 013118f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16658: 00525f21 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 16659: 00533d81 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ 16660: 0060fc69 14 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16661: 0081b139 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16662: 00829cb5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16661: 0081afa9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16662: 00829b25 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16663: 012c9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16664: 006d4c25 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16664: 006d4a95 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16665: 004f5f61 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16666: 0076d17d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16666: 0076cfed 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16667: 01313df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16668: 005d33c9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16669: 01313570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16670: 01312b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16671: 0080002d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16671: 007ffe9d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16672: 011f9074 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16673: 0083a349 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16673: 0083a1b9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16674: 01313318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 16675: 012cac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16676: 00496e05 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16677: 01313828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16678: 0081f005 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16679: 00824bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16678: 0081ee75 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16679: 00824a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16680: 00581de9 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 16681: 01310e1a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 16682: 004dabad 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 16683: 00884ab1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16684: 007d3299 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16683: 00884921 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16684: 007d3109 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16685: 012b3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16686: 007bced9 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16687: 007719c5 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16686: 007bcd49 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16687: 00771835 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16688: 00471e39 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16689: 012be718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16690: 0085a465 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16691: 00845401 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16690: 0085a2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16691: 00845271 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16692: 01188ca0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16693: 013131e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16694: 006d4ca1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16694: 006d4b11 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16695: 005866a1 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16696: 0087af81 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16697: 00890f01 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16696: 0087adf1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16697: 00890d71 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16698: 00681b11 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16699: 008271ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16700: 006f4139 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16699: 0082705d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16700: 006f3fa9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16701: 01312a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16702: 013133aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16703: 006f4b21 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16703: 006f4991 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16704: 004b215d 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16705: 0131334c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16706: 007413cd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16707: 0087fcc1 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16706: 0074123d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16707: 0087fb31 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16708: 012bcf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16709: 0043bb4d 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16710: 012b64b0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16711: 005237d5 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 16712: 01311878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16713: 013128a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16714: 006f41b9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16714: 006f4029 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16715: 0121bf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ 16716: 005b73c1 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16717: 01311834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16718: 01313212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16719: 002b7a39 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16720: 00744341 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16720: 007441b1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 16721: 005e3921 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16722: 012c4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16723: 0057e2dd 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16724: 012b3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16725: 0121bbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16726: 0081c365 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16726: 0081c1d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16727: 012c577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16728: 012c045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16729: 004b2425 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16730: 007f5afd 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16731: 009fb1c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16732: 00763c25 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16730: 007f596d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16731: 009fb030 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16732: 00763a95 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16733: 01311608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16734: 0073bd69 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16734: 0073bbd9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16735: 012b28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16736: 006f4239 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16737: 00870f5d 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16738: 0087557d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16739: 00836301 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16736: 006f40a9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16737: 00870dcd 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16738: 008753ed 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16739: 00836171 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16740: 01312332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16741: 002fb0fd 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16742: 00808655 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16743: 007fc295 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16742: 008084c5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16743: 007fc105 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16744: 01311fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16745: 0073f9fd 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16746: 0073c0b9 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16745: 0073f86d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16746: 0073bf29 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16747: 012c1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16748: 013123f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16749: 00776aed 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16749: 0077695d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16750: 00338aad 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16751: 00737a91 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16751: 00737901 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16752: 012bd43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16753: 0131209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16754: 012c71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16755: 01311280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 16756: 01312ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16757: 01312b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16758: 012b925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16759: 0131269a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16760: 01313614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16761: 0058eee9 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16762: 012b9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16763: 00770075 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16763: 0076fee5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16764: 01313396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16765: 012c5f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16766: 012b770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16767: 0088fac1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16767: 0088f931 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 16768: 005e3771 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16769: 01312cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16770: 0131298c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16771: 012c1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 16772: 00605811 124 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16773: 011f2370 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16774: 01313596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16775: 006d4d1d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16775: 006d4b8d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16776: 01312aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16777: 012c8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 16778: 005cdf99 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 16779: 007b17b9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16779: 007b1629 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16780: 012c650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16781: 012cbfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16782: 006d4d79 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16782: 006d4be9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16783: 0057dd21 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16784: 00a64ea0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16784: 00a64d08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16785: 011f41dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16786: 005f474d 124 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16787: 013129be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16788: 00562d4d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16789: 011eebc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16790: 0088f5dd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16790: 0088f44d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16791: 01313186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 16792: 005e1925 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16793: 012bc31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16794: 01311a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16795: 01313e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16796: 012b4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16797: 0059dc65 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16798: 012b6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16799: 012c701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16800: 0055d261 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16801: 012c79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16802: 0087f10d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16802: 0087ef7d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 16803: 002c3ca9 28 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16804: 006d4df5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16804: 006d4c65 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16805: 01311c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16806: 0088a735 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16807: 00828c1d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16806: 0088a5a5 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16807: 00828a8d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16808: 00524c91 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16809: 0081e87d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16809: 0081e6ed 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16810: 004e6731 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16811: 012c9b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16812: 0081f999 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16812: 0081f809 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16813: 0041fc6d 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16814: 012c9e8c 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16815: 011caae8 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16816: 01312224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16817: 011e04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16818: 012b9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16819: 01312bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16820: 012b68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16821: 012c714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16822: 01313e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16823: 0076de51 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16823: 0076dcc1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16824: 013125de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16825: 012bb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 16826: 00782605 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16826: 00782475 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16827: 01313794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 16828: 002c283d 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16829: 006dc47d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16829: 006dc2ed 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16830: 012be5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16831: 012c8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16832: 01311d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16833: 00296b81 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16834: 0088f965 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16835: 0087940d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16834: 0088f7d5 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16835: 0087927d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16836: 01311a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16837: 00804d51 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16837: 00804bc1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16838: 012b40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16839: 006818d1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16840: 012bdb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16841: 012b3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 16842: 0060ff59 44 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16843: 01225048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16844: 01313778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16845: 008008bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16845: 0080072d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16846: 002969f9 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16847: 0086147d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16847: 008612ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16848: 012256fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16849: 00681431 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16850: 006f1ba1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16850: 006f1a11 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16851: 013114e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16852: 0081c5e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16853: 006f1aa1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16852: 0081c459 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16853: 006f1911 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16854: 004559bd 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16855: 00588161 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16856: 01311502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16857: 01163c00 64 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 16858: 005c11e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16859: 00436b25 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16860: 00842e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16860: 00842ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16861: 00422b31 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16862: 004744ed 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16863: 005226a1 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16864: 01313504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_RESET_CPU_DSTATE │ │ │ │ 16865: 01225360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16866: 01311b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16867: 003b914d 74 FUNC GLOBAL DEFAULT 12 cxl_extent_groups_overlaps_dpa_range │ │ │ │ 16868: 0041fb21 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16869: 011faac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ 16870: 0053bcb1 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16871: 013111f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16872: 01311166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16873: 006f1b21 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16873: 006f1991 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16874: 012c695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16875: 012b8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16876: 0057e559 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16877: 00588a69 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16878: 00849319 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16878: 00849189 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16879: 012bb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16880: 012b920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16881: 002d65ad 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16882: 005eecd1 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pvtime_init │ │ │ │ 16883: 01313e8e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 16884: 012ca414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16885: 012b994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16886: 00877571 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16886: 008773e1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16887: 0131351e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16888: 012bb35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16889: 012bc14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 16890: 011f2aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16891: 012ef3f0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16892: 007280d9 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16892: 00727f49 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16893: 012b3730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16894: 01185eb4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16895: 0080d8b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16895: 0080d721 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16896: 012c3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16897: 01225990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ 16898: 005ce1b9 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 16899: 00530ab9 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16900: 012b88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16901: 007fbc05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16902: 008347b9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16903: 007f9261 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16904: 007fa221 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16901: 007fba75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16902: 00834629 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16903: 007f90d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16904: 007fa091 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16905: 0131222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16906: 00819ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16906: 00819941 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 16907: 0052f4ad 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16908: 01311938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16909: 005ea755 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16910: 01311264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16911: 008369bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16911: 0083682d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16912: 012c9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16913: 0071e2b9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16913: 0071e129 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16914: 002bb935 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16915: 00523619 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 16916: 005ac8b1 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16917: 011e99f4 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16918: 0131180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16919: 0121cedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16920: 00839485 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16920: 008392f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16921: 005f4cdd 124 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16922: 0041c559 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16923: 013118e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16924: 01312a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16925: 00853129 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16925: 00852f99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ 16926: 011781b0 8 OBJECT GLOBAL DEFAULT 21 aarch64_machine_interfaces │ │ │ │ - 16927: 0085aeb9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16928: 0074a3cd 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16927: 0085ad29 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16928: 0074a23d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16929: 013124c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16930: 01311c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16931: 013110c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16932: 012b6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16933: 012c8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16934: 004403bd 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16935: 002fce79 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16936: 0078af45 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16937: 007d3101 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16938: 00866659 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16936: 0078adb5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16937: 007d2f71 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16938: 008664c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16939: 003b27d9 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16940: 00525bb5 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16941: 011f31e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16942: 00826145 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16942: 00825fb5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16943: 012be418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16944: 0078bbc1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16944: 0078ba31 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16945: 012ca350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16946: 0131286c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16947: 00336a89 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16948: 01312cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16949: 01311856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16950: 003310e5 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16951: 012c9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16952: 006f6395 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16952: 006f6205 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16953: 013120c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16954: 00841871 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16954: 008416e1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16955: 01312e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16956: 00843145 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16956: 00842fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16957: 0037908d 464 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16958: 005e9de5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 16959: 01311486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16960: 0087e779 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16961: 00744ac5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16960: 0087e5e9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16961: 00744935 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16962: 005d0ac1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16963: 005fbdd9 126 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16964: 003f1699 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 16965: 005e03b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16966: 0032ec2d 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16967: 012cafc4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 16968: 005cbc65 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16969: 013124bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16970: 01312d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16971: 013133f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16972: 0084b295 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16972: 0084b105 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16973: 013121b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16974: 00536e8d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16975: 00560885 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16976: 0071f389 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16976: 0071f1f9 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 16977: 0056c861 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16978: 0121b40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16979: 013130dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16980: 0058a001 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16981: 0121b388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16982: 005d02d1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16983: 00832dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16984: 0075b799 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16985: 00850f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16983: 00832c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16984: 0075b609 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16985: 00850dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16986: 012b3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16987: 005d2ab5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16988: 01313292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16989: 0087a141 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16990: 00895e75 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16989: 00879fb1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16990: 00895ce5 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16991: 01311ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16992: 011ee1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16993: 012be5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16994: 012b8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16995: 012c2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16996: 00812db9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16996: 00812c29 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16997: 006631d1 2648 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16998: 012c82a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16999: 0078bb55 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16999: 0078b9c5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 17000: 01311948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 17001: 007842b1 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 17002: 0071dc15 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 17003: 0083a76d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 17004: 00800ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 17001: 00784121 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 17002: 0071da85 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 17003: 0083a5dd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 17004: 00800e65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 17005: 0120bf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 17006: 012b3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 17007: 01203e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 17008: 0131255c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 17009: 002bbe85 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 17010: 01311c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 17011: 00541fc9 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 17012: 0120be9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 17013: 0121cdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 17014: 002e497d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 17015: 01203db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ 17016: 005d905d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 17017: 007493cd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 17018: 00a64f00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 17017: 0074923d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 17018: 00a64d68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 17019: 012b2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 17020: 00526241 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 17021: 005de6f1 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 17022: 012c25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 17023: 01312588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 17024: 0122a334 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 17025: 01311ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 17026: 007b052d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 17027: 007c0839 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 17028: 006ddc11 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 17026: 007b039d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 17027: 007c06a9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 17028: 006dda81 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 17029: 0059c205 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 17030: 007fd1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 17030: 007fd041 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 17031: 006106ed 68 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 17032: 0131364c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 17033: 012ec848 4 OBJECT GLOBAL DEFAULT 25 acpi_generic_error_notifiers │ │ │ │ - 17034: 0074ffd9 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 17034: 0074fe49 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 17035: 012c078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 17036: 013110da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 17037: 012b2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 17038: 006ddc91 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 17038: 006ddb01 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 17039: 01313612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 17040: 00572089 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 17041: 0085fa6d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 17042: 0077b469 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 17041: 0085f8dd 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 17042: 0077b2d9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 17043: 01203d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 17044: 012b4ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 17045: 005303b9 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 17046: 0055e015 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 17047: 012b9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 17048: 01312426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 17049: 012c1838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 17050: 006d26ad 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 17050: 006d251d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 17051: 01311d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 17052: 01312ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 17053: 00879bd9 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 17054: 008436f5 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 17055: 0078e051 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 17056: 007180c9 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 17053: 00879a49 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 17054: 00843565 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 17055: 0078dec1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 17056: 00717f39 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 17057: 012eeea8 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 17058: 00447035 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 17059: 00730bf1 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 17060: 007632e1 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 17059: 00730a61 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 17060: 00763151 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 17061: 012c7e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 17062: 012c3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 17063: 006ddd25 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 17063: 006ddb95 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 17064: 0054df95 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 17065: 01222c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 17066: 01312ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 17067: 013111ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 17068: 0131178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 17069: 01312a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 17070: 012c2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 17071: 012b3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 17072: 013118e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 17073: 002bb449 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 17074: 00847f51 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 17074: 00847dc1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 17075: 012c4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 17076: 002e5371 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 17077: 004470a5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 17078: 01227fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 17079: 0072f85d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 17079: 0072f6cd 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 17080: 00574cc1 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 17081: 0121b82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 17082: 012c2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 17083: 00855715 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 17084: 008428dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 17083: 00855585 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 17084: 0084274d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 17085: 0121b7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 17086: 01312988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 17087: 01313674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 17088: 00871069 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 17088: 00870ed9 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 17089: 005d1471 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 17090: 012b5c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 17091: 0084ddad 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 17091: 0084dc1d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 17092: 011e9974 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 17093: 012b39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 17094: 012bfe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 17095: 013129fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 17096: 0072250d 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 17097: 0073cea1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 17096: 0072237d 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 17097: 0073cd11 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 17098: 012c8510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 17099: 0032b329 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 17100: 0041fc45 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 17101: 012c6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 17102: 00862f85 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 17103: 00765f8d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 17102: 00862df5 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 17103: 00765dfd 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 17104: 012b5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 17105: 005e67c1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 17106: 012c9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 17107: 00892fb9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 17107: 00892e29 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 17108: 012c46e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 17109: 013126aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 17110: 006f63f9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 17110: 006f6269 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 17111: 012c6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 17112: 012bb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 17113: 01312c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 17114: 00585f71 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 17115: 0078a8ed 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 17115: 0078a75d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 17116: 01313e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 17117: 0080d975 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 17118: 008302a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 17119: 007fba9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 17120: 008254d9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 17121: 008226a5 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 17117: 0080d7e5 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 17118: 00830111 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 17119: 007fb90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 17120: 00825349 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 17121: 00822515 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 17122: 006138c1 36 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 17123: 00601f25 172 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 17124: 012b6c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 17125: 0131177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 17126: 013119a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 17127: 012b8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 17128: 005303c9 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 17129: 003074f9 560 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 17130: 012c2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 17131: 012c707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 17132: 004473fd 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 17133: 0078182d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 17134: 007f9bf5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 17133: 0078169d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 17134: 007f9a65 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 17135: 012b52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 17136: 0083b419 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 17137: 006dda6d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 17136: 0083b289 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 17137: 006dd8dd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ 17138: 006106ad 64 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 17139: 01311b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 17140: 012c5ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 17141: 008743e5 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 17141: 00874255 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 17142: 012b3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 17143: 007317a1 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 17143: 00731611 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 17144: 012bef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 17145: 006ddaed 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 17145: 006dd95d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 17146: 012b7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 17147: 012cb044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 17148: 0076d599 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 17148: 0076d409 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 17149: 004db691 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 17150: 003177c1 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 17151: 01188928 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 17152: 01312d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 17153: 0060bead 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 17154: 013125cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 17155: 0131109c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 17156: 007f8a8d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 17156: 007f88fd 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 17157: 012c1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 17158: 013115b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 17159: 00317d49 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 17160: 0050eb95 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 17161: 01311e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 17162: 0087134d 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 17162: 008711bd 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 17163: 01312816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 17164: 012bdf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 17165: 012c3158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 17166: 006df085 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 17166: 006deef5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 17167: 002e4189 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 17168: 008228a1 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 17168: 00822711 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 17169: 01311452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 17170: 0081e081 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 17170: 0081def1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 17171: 012b28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 17172: 012c691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 17173: 01312948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 17174: 00334039 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 17175: 0054dd39 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 17176: 006ddb7d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 17176: 006dd9ed 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 17177: 012c5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 17178: 006df0e9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 17179: 00843055 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 17178: 006def59 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 17179: 00842ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 17180: 013114aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 17181: 00711f5d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 17181: 00711dcd 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 17182: 01222cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 17183: 01313e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 17184: 01311cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 17185: 012bcb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 17186: 012c594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 17187: 002bc581 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 17188: 012c3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 17189: 012bd20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 17190: 0029746d 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 17191: 007fe839 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 17191: 007fe6a9 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 17192: 01311cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 17193: 012c89e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 17194: 01311844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 17195: 01312366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 17196: 011f3b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 17197: 0078487d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 17197: 007846ed 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 17198: 002c17d1 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 17199: 01310e25 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 17200: 01311622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 17201: 01229fb0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 17202: 0121ec40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 17203: 0121b61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 17204: 013135fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 17205: 0131254e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 17206: 00896975 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 17206: 008967e5 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 17207: 0131200c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 17208: 0072c40d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 17208: 0072c27d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 17209: 01312400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 17210: 0060fd21 140 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 17211: 004b2491 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 17212: 0121b598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 17213: 012b4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 17214: 01312760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 17215: 005c6349 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 17216: 012bffbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 17217: 012c3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 17218: 01313218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 17219: 013113c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 17220: 00807851 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 17220: 008076c1 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 17221: 012024f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 17222: 0038359d 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 17223: 0076f249 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 17223: 0076f0b9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 17224: 0041ebed 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 17225: 00859505 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 17225: 00859375 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 17226: 012b81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 17227: 0086e951 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 17227: 0086e7c1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 17228: 0131122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 17229: 006f7375 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 17229: 006f71e5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 17230: 0054dd81 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 17231: 006f74d1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 17232: 007fbad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 17231: 006f7341 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 17232: 007fb949 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 17233: 013120a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 17234: 0058eac9 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 17235: 0131109a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 17236: 01202470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 17237: 00819c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 17237: 00819ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 17238: 012c56bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 17239: 0131166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 17240: 01312990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 17241: 006f73ed 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 17241: 006f725d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 17242: 01188ed0 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 17243: 007f472d 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 17244: 008a046d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 17243: 007f459d 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 17244: 008a02dd 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 17245: 01312496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 17246: 012b5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 17247: 013116ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 17248: 0082b5cd 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 17248: 0082b43d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 17249: 0118854c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 17250: 012c007c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 17251: 00877df9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 17251: 00877c69 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 17252: 0118897c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 17253: 00863419 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 17254: 00765491 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 17253: 00863289 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 17254: 00765301 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 17255: 012b8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 17256: 006e6175 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 17257: 0085eae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 17258: 0089f611 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 17256: 006e5fe5 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 17257: 0085e951 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 17258: 0089f481 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 17259: 01312d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 17260: 006f7461 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 17261: 0088da15 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 17260: 006f72d1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 17261: 0088d885 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 17262: 012023ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 17263: 003cde05 60 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 17264: 012c095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 17265: 012c4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 17266: 01313102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 17267: 00843f0d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 17267: 00843d7d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 17268: 0131123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 17269: 01210e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ 17270: 0053cae9 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 17271: 006e62ed 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 17271: 006e615d 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 17272: 012202f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 17273: 013135ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 17274: 01311e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 17275: 013110d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 17276: 00614ac5 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ 17277: 005e2c71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 17278: 012b5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 17279: 003924b9 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 17280: 005c75a1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 17281: 00820ba9 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 17282: 0074b659 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 17283: 00766605 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 17281: 00820a19 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 17282: 0074b4c9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 17283: 00766475 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 17284: 013136ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 17285: 012213f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 17286: 012c9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 17287: 01312624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 17288: 01221268 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 17289: 012ca610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 17290: 013113f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 17291: 012c9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 17292: 012bc44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 17293: 007fcc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 17293: 007fcaa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 17294: 0053ce15 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 17295: 01221370 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ - 17296: 0082dca1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 17296: 0082db11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 17297: 00587f95 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 17298: 01189818 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 17299: 0044a8c1 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 17300: 002fb449 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 17301: 01311726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 17302: 0088a255 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 17302: 0088a0c5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 17303: 005673ad 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 17304: 013111a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 17305: 012bc92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 17306: 0078bb65 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 17306: 0078b9d5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 17307: 012b49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 17308: 0041f91d 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 17309: 013110b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 17310: 012ca730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 17311: 0038c8f5 108 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 17312: 013114bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 17313: 01185dec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 17314: 012bd18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 17315: 012212ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 17316: 005e8195 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 17317: 008698f5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 17317: 00869765 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 17318: 002fbab1 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 17319: 003aafe9 186 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 17320: 012bed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 17321: 0072ded1 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 17321: 0072dd41 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 17322: 004445f1 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 17323: 012ba98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 17324: 005d3875 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 17325: 007ada5d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 17326: 00886105 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 17325: 007ad8cd 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 17326: 00885f75 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 17327: 012b54c4 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 17328: 012b32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 17329: 002c3af5 46 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 17330: 0081eba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 17331: 0076ae01 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 17332: 0078b6fd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 17330: 0081ea11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 17331: 0076ac71 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 17332: 0078b56d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 17333: 005e2ac1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 17334: 011f23f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 17335: 011fbfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ 17336: 012b5c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 17337: 012c50b8 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 17338: 00850de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 17338: 00850c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 17339: 0051a689 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 17340: 00821e91 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 17340: 00821d01 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 17341: 01202368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 17342: 012bfdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 17343: 0131320c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 17344: 01311df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 17345: 0082f06d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 17345: 0082eedd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 17346: 012c8360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 17347: 0060bf31 136 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 17348: 012b2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 17349: 0118841c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 17350: 012b3490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 17351: 0056788d 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 17352: 01312932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 17353: 012022e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 17354: 007bb0a5 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 17354: 007baf15 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 17355: 01312b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 17356: 00562389 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 17357: 0059ea11 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 17358: 011fbf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 17359: 01313678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 17360: 006edc45 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 17360: 006edab5 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 17361: 00463991 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 17362: 012bc32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 17363: 0084caa9 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 17363: 0084c919 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 17364: 01312672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 17365: 006ecd25 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 17366: 0071f945 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 17365: 006ecb95 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 17366: 0071f7b5 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 17367: 012bcafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 17368: 004b43f1 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 17369: 01312ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 17370: 005b5ad9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 17371: 012c8b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 17372: 012c551c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 17373: 01202260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 17374: 00828455 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 17375: 0088c9a1 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17376: 006ed6bd 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 17374: 008282c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 17375: 0088c811 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17376: 006ed52d 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17377: 0131131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17378: 01311afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17379: 012bb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17380: 012ca8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17381: 011eed4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17382: 012b8570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17383: 01311562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 17384: 005c10d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17385: 012b913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17386: 00681495 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17387: 013137e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17388: 00a64fd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17388: 00a64e40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17389: 01313142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17390: 00542209 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17391: 0131317a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17392: 0131206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17393: 01226b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17394: 0075e7a9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17394: 0075e619 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17395: 003b4f35 252 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17396: 01311998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17397: 0118420c 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17398: 00556d45 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17399: 005cdc9d 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 17400: 0051a3ed 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17401: 004dd181 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 17402: 0131127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17403: 008123d1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17403: 00812241 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17404: 013128b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17405: 00744dfd 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17405: 00744c6d 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17406: 012baf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17407: 01311f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17408: 012c8760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17409: 01311354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17410: 00522831 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17411: 0038c961 108 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17412: 012bf4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17413: 01313506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_OFF_DSTATE │ │ │ │ 17414: 013135fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17415: 0131300c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17416: 003a42bd 272 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ 17417: 0052f3e5 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17418: 006d3039 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17418: 006d2ea9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17419: 012b8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17420: 003afc71 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17421: 00784345 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17421: 007841b5 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 17422: 005399a9 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17423: 006f460d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17424: 0076ff19 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17423: 006f447d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17424: 0076fd89 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17425: 012cbc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17426: 006f4d25 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17426: 006f4b95 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17427: 012c066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17428: 00576b39 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17429: 01312f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17430: 00802455 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17430: 008022c5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 17431: 00539bd9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17432: 0083b581 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17432: 0083b3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17433: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 17434: 004e604d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ - 17435: 006f469d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17435: 006f450d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17436: 012b7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17437: 0085be8d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17437: 0085bcfd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17438: 01313710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17439: 002e4875 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17440: 00730ced 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17440: 00730b5d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17441: 002cd9d5 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17442: 01312c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17443: 0055ad29 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17444: 005863f1 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17445: 01312f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17446: 012bca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17447: 006f4735 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17448: 00825081 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17449: 0080ee7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17450: 008a5a15 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17447: 006f45a5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17448: 00824ef1 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17449: 0080eced 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17450: 008a5885 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 17451: 011f2b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17452: 0121e9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ 17453: 00531595 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 17454: 0088d14d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17454: 0088cfbd 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17455: 012bf028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 17456: 0032d5c1 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17457: 01311380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17458: 012bebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17459: 013128f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17460: 012b61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17461: 01311712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17462: 0131185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 17463: 0053c0f9 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 17464: 0084732d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 17464: 0084719d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 17465: 012c23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ 17466: 0056aba1 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17467: 005e86f5 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17468: 013116d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17469: 012c52dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17470: 013131a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17471: 013132e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ @@ -17478,15 +17478,15 @@ │ │ │ │ 17474: 01312c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17475: 0051e89d 20 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17476: 012c4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17477: 011e019c 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17478: 012c2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17479: 01184974 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17480: 01311232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17481: 006f9e75 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17481: 006f9ce5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17482: 00556365 12 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17483: 01184944 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17484: 013116b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17485: 011f189c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17486: 012ca780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17487: 002b4ecd 240 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17488: 01311bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ @@ -17494,196 +17494,196 @@ │ │ │ │ 17490: 01220818 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17491: 012b6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17492: 002fbd1d 120 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17493: 01185e3c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17494: 011f3264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17495: 01311708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 17496: 01312046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_DSTATE │ │ │ │ - 17497: 006f9ef5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17497: 006f9d65 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17498: 005e7109 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17499: 012b92cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17500: 012c2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17501: 004b3d89 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17502: 012be278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17503: 006eba71 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17503: 006eb8e1 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17504: 012b81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17505: 013126da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17506: 0082215d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17506: 00821fcd 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17507: 01312f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17508: 0084a619 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17508: 0084a489 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17509: 005678b5 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17510: 008772d1 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17510: 00877141 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17511: 01313042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17512: 011880cc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17513: 01311530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17514: 0043d519 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17515: 0081c1ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17516: 007fc259 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17517: 00749c4d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17515: 0081c01d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17516: 007fc0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17517: 00749abd 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17518: 01311526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17519: 00813f5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17519: 00813dcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17520: 01312e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 17521: 005b1d89 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17522: 01313594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17523: 012bd76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 17524: 005b9f2d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17525: 0076ed61 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17525: 0076ebd1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17526: 012c87d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17527: 0077acd9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17527: 0077ab49 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17528: 002d69f1 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17529: 013120ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17530: 01312e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 17531: 0061485d 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17532: 012cbf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17533: 007f60f5 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17533: 007f5f65 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17534: 002c9a01 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17535: 01312260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17536: 00750109 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17536: 0074ff79 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17537: 013137d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17538: 00a64df8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17538: 00a64c60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17539: 012b70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17540: 013110ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17541: 007ff4dd 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17542: 0074a501 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17541: 007ff34d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17542: 0074a371 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17543: 01312d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17544: 012babdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17545: 005426f5 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17546: 00595d3d 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17547: 01312b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17548: 0131277c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17549: 012c689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 17550: 0044b761 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17551: 012c0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17552: 0121e928 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17553: 01311724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17554: 00589001 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17555: 00818a59 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17555: 008188c9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17556: 012cb5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17557: 013118fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17558: 01312168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17559: 012c8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17560: 01312fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17561: 008279e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17561: 00827851 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17562: 0131342a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17563: 012c9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17564: 01311a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17565: 012c9b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17566: 012b4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17567: 005291ad 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17568: 00807709 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17568: 00807579 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17569: 01311b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17570: 013138c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17571: 01311156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17572: 007e9cb9 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17572: 007e9b29 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17573: 0038c9cd 140 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17574: 01312ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17575: 006ec66d 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17575: 006ec4dd 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17576: 013136e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17577: 012b7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17578: 012c032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17579: 012c3108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17580: 007aa011 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17580: 007a9e81 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 17581: 005e2e35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17582: 012be618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17583: 013136f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17584: 012b8790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17585: 012b45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17586: 00836751 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17586: 008365c1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17587: 0131152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17588: 00880d8d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17589: 00810f59 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17588: 00880bfd 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17589: 00810dc9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17590: 013118aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17591: 003175b1 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17592: 01311ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17593: 01312546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 17594: 0072c47d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17595: 006e6805 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17594: 0072c2ed 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17595: 006e6675 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17596: 013118a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17597: 006d1541 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17598: 008751f1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17599: 00689709 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17597: 006d13b1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17598: 00875061 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17599: 00689651 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17600: 0121efdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17601: 0073a289 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17601: 0073a0f9 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17602: 01312be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17603: 0044d4e5 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17604: 0032ecdd 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17605: 012bc52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 17606: 01311080 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17607: 006d1681 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17607: 006d14f1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17608: 01311f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17609: 012b6914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17610: 00784be9 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17611: 006e68f9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17610: 00784a59 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17611: 006e6769 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17612: 012cb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 17613: 004b2c45 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17614: 0073423d 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17615: 00770915 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17614: 007340ad 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17615: 00770785 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17616: 01312f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17617: 0081b219 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17617: 0081b089 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17618: 012c38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17619: 004f6795 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 17620: 005e2281 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17621: 005230c1 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17622: 005e8185 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17623: 002d6985 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17624: 0059c3ed 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 17625: 0059e1b5 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17626: 00336ac1 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17627: 002c87ad 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17628: 012f07e4 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17629: 007fc5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17630: 006d17b9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17631: 009d8e8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17629: 007fc44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17630: 006d1629 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17631: 009d8cf4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17632: 005175b1 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17633: 0131148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17634: 013110bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17635: 0054dbc9 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17636: 01311738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17637: 011862ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17638: 013134bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17639: 012c107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17640: 0075bc01 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17640: 0075ba71 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17641: 012c1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17642: 012cbc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17643: 003f01c1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17644: 006d15e1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17644: 006d1451 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17645: 0041c00d 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17646: 012cb1ec 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17647: 01312d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17648: 012c7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17649: 00882041 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17649: 00881eb1 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17650: 01311190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17651: 012b96ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17652: 012bf50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17653: 013121e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17654: 006d171d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17654: 006d158d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17655: 012c73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17656: 002bf265 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17657: 00a7f1d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17657: 00a7f038 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17658: 0131126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17659: 01313580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17660: 006ecf5d 74 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17661: 008905d1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17660: 006ecdcd 74 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17661: 00890441 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17662: 012c4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17663: 012c5d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17664: 013133a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17665: 00802b95 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17665: 00802a05 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17666: 0131272c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17667: 00298795 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ 17668: 0066bdf9 10 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17669: 00881021 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17669: 00880e91 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17670: 0131226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17671: 013129ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17672: 0053ea61 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17673: 01313010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17674: 013120d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17675: 012c759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17676: 01312eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ - 17677: 006d184d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17678: 006d070d 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17677: 006d16bd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17678: 006d057d 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ 17679: 0066c419 460 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17680: 0057e8c9 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17681: 00330f95 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 17682: 005e2009 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17683: 004e6df5 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17684: 0121eed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17685: 01312ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ @@ -17692,80 +17692,80 @@ │ │ │ │ 17688: 012c1eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17689: 011ef37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17690: 0121e8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17691: 0131241e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17692: 013124ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17693: 0131282e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 17694: 00538125 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17695: 007e7521 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 17696: 006d07a5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17695: 007e7391 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17696: 006d0615 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ 17697: 00539931 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17698: 0121e0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17699: 01312c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17700: 00855409 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17700: 00855279 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17701: 01311274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 17702: 01312e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 17703: 00530dc1 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17704: 00a7f1f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17704: 00a7f05c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 17705: 005ae7cd 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17706: 013137aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17707: 013132d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17708: 0080cae1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17708: 0080c951 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17709: 0121828c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17710: 012c7e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17711: 012cacd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17712: 012b2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17713: 00853cd1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17714: 00837265 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17713: 00853b41 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17714: 008370d5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17715: 012b4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17716: 00566b1d 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17717: 01218394 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17718: 013131e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17719: 01311be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17720: 00719375 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 17721: 007e708d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17720: 007191e5 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 17721: 007e6efd 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17722: 012b2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 17723: 002ce5e9 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17724: 0084f8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17724: 0084f739 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17725: 01311f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17726: 0131155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17727: 00529241 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17728: 0131328e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17729: 012c8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 17730: 002e9741 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17731: 012c4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17732: 007e9511 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17733: 0087f809 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17732: 007e9381 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17733: 0087f679 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17734: 012c4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17735: 01218310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17736: 0077c949 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17736: 0077c7b9 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17737: 005fb6e5 104 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17738: 01313116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17739: 00821e4d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17740: 007674dd 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 17739: 00821cbd 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17740: 0076734d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 17741: 005deb09 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17742: 006897e9 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17742: 00689731 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17743: 0051914d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17744: 00782f79 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17744: 00782de9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 17745: 006147f5 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17746: 012b76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17747: 011edc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 17748: 0066f579 228 FUNC GLOBAL DEFAULT 12 aspeed_connect_serial_hds_to_uarts │ │ │ │ 17749: 00614f31 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17750: 00393531 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17751: 01164a40 64 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17752: 01311d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17753: 00546a29 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17754: 012bc94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17755: 012c1e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 17756: 005dfc5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17757: 0080db9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17757: 0080da0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17758: 0055d21d 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17759: 008713b5 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17760: 008439f1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17759: 00871225 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17760: 00843861 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17761: 011ed408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 17762: 00614b51 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17763: 005e8475 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17764: 012b31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17765: 01311c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 17766: 006141c1 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ 17767: 0060c109 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ @@ -17789,68 +17789,68 @@ │ │ │ │ 17785: 012c40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17786: 012c900c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17787: 012b5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17788: 0121e064 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ 17789: 002c3ec5 116 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17790: 0043d105 72 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17791: 012b3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17792: 0083b5bd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17793: 006eba39 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17792: 0083b42d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17793: 006eb8a9 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17794: 0044525d 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 17795: 00842b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 17795: 0084299d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 17796: 012b87f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17797: 008466b5 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17797: 00846525 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17798: 012beb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 17799: 00614161 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17800: 012c3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17801: 00850025 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17801: 0084fe95 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17802: 012bb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17803: 01312700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17804: 01311552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 17805: 00760595 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17805: 00760405 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17806: 00560229 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17807: 002fc675 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17808: 012b5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17809: 0044993d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17810: 002cc23d 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17811: 012b50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17812: 005d29d9 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17813: 0081e6b5 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17814: 0078b9ed 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17813: 0081e525 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17814: 0078b85d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17815: 005d3035 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17816: 012c89d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17817: 012bc05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 17818: 00828a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 17818: 008288dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 17819: 0131345e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 17820: 012b7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17821: 008312cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17821: 0083113d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17822: 004e6a75 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17823: 003966e9 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17824: 012bcd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17825: 00556ac1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17826: 013119e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17827: 012b4480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17828: 005864d5 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17829: 0121edcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17830: 011f0ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17831: 012cab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 17832: 0074e931 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17832: 0074e7a1 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17833: 012c9970 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17834: 00526a7d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17835: 013117b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17836: 00827f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17837: 00733289 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17836: 00827d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17837: 007330f9 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17838: 012c1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17839: 0076358d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17839: 007633fd 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17840: 012c36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17841: 005ef18d 1104 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17842: 013110d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 17843: 002df169 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17844: 00678ea1 1096 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17845: 007fd069 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17845: 007fced9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 17846: 005b4329 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17847: 012b744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17848: 012cafd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 17849: 005ca535 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17850: 004744f9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17851: 012b75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17852: 0043c591 58 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ @@ -17861,15 +17861,15 @@ │ │ │ │ 17857: 0060c15d 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17858: 013122dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17859: 012c54dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17860: 0122380c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17861: 012b4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 17862: 005b4f85 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17863: 01312826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17864: 0086f341 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17864: 0086f1b1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17865: 00528f65 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17866: 012cb400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17867: 012b6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17868: 012bb49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 17869: 002c3601 90 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17870: 0040c6e1 128 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17871: 013138ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ @@ -17878,733 +17878,733 @@ │ │ │ │ 17874: 00615035 12 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17875: 0131331c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 17876: 01220584 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ 17877: 005ca865 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17878: 012c4870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17879: 0044d51d 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17880: 01313e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17881: 0073cfa1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17881: 0073ce11 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17882: 012b764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 17883: 005c0fc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17884: 012b3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17885: 0041cb65 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17886: 01223c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17887: 01312154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17888: 00743a71 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 17889: 00711df5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17890: 007feb11 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17888: 007438e1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17889: 00711c65 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 17890: 007fe981 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17891: 012ca880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17892: 005ce041 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 17893: 0032d545 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17894: 0057d6ed 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17895: 00871145 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17895: 00870fb5 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17896: 005d3345 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 17897: 0070fa21 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17898: 00809771 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17897: 0070f891 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 17898: 008095e1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17899: 003eb9c1 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17900: 012bcf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17901: 01313488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17902: 012b9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17903: 012b5d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 17904: 01312614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 17905: 00744c21 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17905: 00744a91 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17906: 01311cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17907: 012ef6bc 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17908: 0037925d 10 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17909: 01312950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17910: 006f0ea9 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17910: 006f0d19 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17911: 01312810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17912: 00444af5 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17913: 012bac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17914: 012c13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17915: 01311aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17916: 0131303a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17917: 006f0d91 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17918: 008527e1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17917: 006f0c01 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17918: 00852651 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17919: 004447dd 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 17920: 0059c891 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17921: 00735cb5 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17921: 00735b25 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17922: 00296f0d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17923: 012b27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17924: 012c5cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17925: 002f7c51 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17926: 006f0e1d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17926: 006f0c8d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ 17927: 005cb1c1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17928: 00542001 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17929: 012c3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17930: 012c1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17931: 013120ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17932: 006d85ed 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17932: 006d845d 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17933: 01311904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17934: 013121fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17935: 01312822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 17936: 005cc935 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17937: 00609555 42 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ 17938: 0052c755 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17939: 0072ba89 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17940: 006d86bd 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17939: 0072b8f9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17940: 006d852d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17941: 011f51d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17942: 013124be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 17943: 006157c1 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17944: 012b9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17945: 004d9fa5 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 17946: 01312814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17947: 011f1920 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 17948: 012c4560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 17949: 0088e485 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17949: 0088e2f5 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17950: 01311f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17951: 01311384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17952: 00793a99 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17952: 00793909 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17953: 012bcb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17954: 012b26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17955: 01313698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17956: 0031da39 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17957: 005f4b09 212 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17958: 00681871 48 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17959: 003bab9d 180 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17960: 005ccf79 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17961: 01223ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17962: 006d87ad 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17963: 007f9ab5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17964: 006d18e1 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17962: 006d861d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17963: 007f9925 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17964: 006d1751 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17965: 005c87ad 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 17966: 013134e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 17967: 0059dfa5 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17968: 00681351 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17969: 007f5209 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17969: 007f5079 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17970: 004f518d 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17971: 0068929d 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17971: 006891e5 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17972: 012b703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17973: 0058872d 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17974: 0131128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17975: 012b4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 17976: 0052dd65 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17977: 013115fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ 17978: 005e60b5 50 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17979: 006d1b71 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17980: 006dc539 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17979: 006d19e1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17980: 006dc3a9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17981: 0059d8d1 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 17982: 0059e149 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17983: 013121fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17984: 013131cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17985: 00445d31 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17986: 003ffd99 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17987: 005b72f1 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17988: 01312094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17989: 012bab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17990: 00808d39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17991: 006dc589 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17990: 00808ba9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17991: 006dc3f9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17992: 012ba230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17993: 007e9421 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17994: 00894061 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17993: 007e9291 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17994: 00893ed1 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17995: 012b62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17996: 012b83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17997: 009fb20c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17997: 009fb074 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17998: 012bb19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 17999: 005eeca5 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_init │ │ │ │ - 18000: 008131c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 18000: 00813031 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 18001: 01223578 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ - 18002: 006ee931 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ + 18002: 006ee7a1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ 18003: 0131146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 18004: 0050dbf9 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 18005: 005fad85 348 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 18006: 007e6aa5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 18007: 009fb204 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 18008: 006d1e11 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 18006: 007e6915 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 18007: 009fb06c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 18008: 006d1c81 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 18009: 004b05e5 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 18010: 01312c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 18011: 0122a030 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 18012: 0065a3bd 124 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 18013: 008416d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 18013: 00841545 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 18014: 0033bfa9 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 18015: 01224ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 18016: 012c702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 18017: 012b745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 18018: 012b3690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 18019: 013132ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 18020: 005b8275 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 18021: 006dc5d9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 18022: 00804135 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 18021: 006dc449 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 18022: 00803fa5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 18023: 0031da4d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 18024: 01224784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 18025: 013129d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 18026: 01312896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 18027: 00803381 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 18028: 0086992d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 18029: 006d1985 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 18027: 008031f1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 18028: 0086979d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 18029: 006d17f5 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 18030: 012c3218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 18031: 01312562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 18032: 00802171 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 18032: 00801fe1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 18033: 01312338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 18034: 01312a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 18035: 01201264 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 18036: 012c4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 18037: 01311b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 18038: 01311c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 18039: 005145b9 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 18040: 01219078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 18041: 006d1c19 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 18041: 006d1a89 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 18042: 01313daf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 18043: 01311982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 18044: 01224ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ - 18045: 008a1781 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 18045: 008a15f1 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 18046: 013133e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 18047: 012011e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 18048: 00510075 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 18049: 01219180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 18050: 012ca8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 18051: 01313598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 18052: 012b2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 18053: 0122a03c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 18054: 00536ed1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 18055: 01313dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 18056: 012cb420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 18057: 005d3671 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 18058: 013110b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 18059: 00849b71 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 18060: 008a0225 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 18061: 0084a405 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 18059: 008499e1 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 18060: 008a0095 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 18061: 0084a275 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 18062: 01312f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 18063: 012cac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 18064: 01313096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 18065: 01311ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 18066: 012190fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 18067: 012b5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 18068: 006d1e9d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 18068: 006d1d0d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 18069: 0131369e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 18070: 0082da59 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 18070: 0082d8c9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 18071: 00341735 148 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 18072: 0120115c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ 18073: 0059f169 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 18074: 005e0c2d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 18075: 013132cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 18076: 012c537c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 18077: 012b8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 18078: 012b912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 18079: 005879e1 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 18080: 013113e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 18081: 013115e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 18082: 004df161 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 18083: 00855265 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 18084: 0078e161 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 18083: 008550d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 18084: 0078dfd1 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 18085: 011f5364 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 18086: 006df16d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 18086: 006defdd 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 18087: 012c1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 18088: 006d1a29 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 18089: 006d0459 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 18088: 006d1899 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 18089: 006d02c9 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 18090: 012b5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 18091: 0131131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18092: 002baf99 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 18093: 0120d1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 18094: 006df1d9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 18094: 006df049 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 18095: 012c8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 18096: 006d1cc1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 18096: 006d1b31 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 18097: 01312b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 18098: 006dc629 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 18098: 006dc499 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 18099: 01311eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 18100: 012c2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 18101: 0120d12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 18102: 0131109d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 18103: 01311428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 18104: 013110d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 18105: 005e0a99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 18106: 00735cb9 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 18107: 0072bbf9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 18106: 00735b29 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 18107: 0072ba69 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 18108: 0118808c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ - 18109: 006ee25d 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ + 18109: 006ee0cd 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ 18110: 002efb19 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 18111: 006dc679 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 18111: 006dc4e9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 18112: 005eec4d 44 FUNC GLOBAL DEFAULT 12 kvm_arm_vgic_probe │ │ │ │ 18113: 012c7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 18114: 0083b365 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 18115: 00a7f244 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 18114: 0083b1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 18115: 00a7f0ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 18116: 01217de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_b16 │ │ │ │ - 18117: 00689fd1 148 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 18117: 00689f19 148 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 18118: 01226b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 18119: 0088b24d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 18120: 006efde5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 18119: 0088b0bd 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 18120: 006efc55 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 18121: 012ba1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 18122: 00842129 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 18122: 00841f99 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 18123: 012bef30 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 18124: 0074a41d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 18124: 0074a28d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 18125: 01311e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 18126: 012c4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ - 18127: 006ee645 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ + 18127: 006ee4b5 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ 18128: 01311916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 18129: 012bb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 18130: 01311a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 18131: 006efce5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 18131: 006efb55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 18132: 01205a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 18133: 0081757d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 18133: 008173ed 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 18134: 012c3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 18135: 006f3f69 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 18136: 006d1f29 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 18137: 0079d141 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 18135: 006f3dd9 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 18136: 006d1d99 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 18137: 0079cfb1 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 18138: 013115da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 18139: 0065a2ed 160 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 18140: 012c003c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 18141: 0120d0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ 18142: 00562f19 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ - 18143: 006f3db9 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 18143: 006f3c29 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 18144: 01311912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 18145: 00447045 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 18146: 008a080d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 18147: 006dc6c9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ - 18148: 00855751 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 18146: 008a067d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 18147: 006dc539 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 18148: 008555c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 18149: 01227568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 18150: 013110f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 18151: 006efd65 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 18151: 006efbd5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 18152: 0120598c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 18153: 0084f97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 18154: 00850379 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 18155: 008099fd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 18153: 0084f7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 18154: 008501e9 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 18155: 0080986d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 18156: 012b8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 18157: 006d1acd 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 18157: 006d193d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 18158: 012b37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 18159: 01227670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 18160: 00581cad 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 18161: 01223aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 18162: 01313206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 18163: 012c751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 18164: 006f3e91 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 18164: 006f3d01 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 18165: 012c9ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 18166: 0041f801 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 18167: 0056986d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 18168: 012b2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 18169: 006d1d69 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 18169: 006d1bd9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 18170: 013128f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 18171: 01208ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 18172: 00544245 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 18173: 00862ec1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 18173: 00862d31 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 18174: 013113f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 18175: 006e9261 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 18175: 006e90d1 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 18176: 013123e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 18177: 013116ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 18178: 012275ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 18179: 0131352a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18180: 01219204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 18181: 01208e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ 18182: 005cbf11 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 18183: 00881d11 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 18184: 0088cc05 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 18183: 00881b81 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 18184: 0088ca75 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ 18185: 006102c1 68 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 18186: 007e655d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 18186: 007e63cd 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 18187: 005541cd 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 18188: 01313238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 18189: 012c042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 18190: 0085e1e5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 18190: 0085e055 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 18191: 00563891 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 18192: 00300645 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 18193: 00a64ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 18193: 00a64e58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 18194: 0121930c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 18195: 011892ac 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 18196: 012c2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 18197: 006d1fb5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 18198: 006e9471 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 18199: 00836391 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 18197: 006d1e25 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 18198: 006e92e1 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 18199: 00836201 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 18200: 012c0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 18201: 012b86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 18202: 012c1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 18203: 00539135 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 18204: 01312b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 18205: 00689779 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 18206: 00867db5 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 18205: 006896c1 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 18206: 00867c25 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 18207: 012babfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 18208: 006ec3bd 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 18208: 006ec22d 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ 18209: 005b6981 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 18210: 01312164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 18211: 012badcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 18212: 013120aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 18213: 006ed8d5 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ - 18214: 009b858c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 18213: 006ed745 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 18214: 009b83f4 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 18215: 01208da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 18216: 00850ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 18216: 00850d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 18217: 01219288 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 18218: 002c9f89 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 18219: 007200cd 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 18219: 0071ff3d 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 18220: 012b28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 18221: 0059d345 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 18222: 006ecba9 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 18222: 006eca19 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 18223: 00574061 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 18224: 013134aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 18225: 002c9d85 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 18226: 005e43a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 18227: 0131284e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 18228: 012bcfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 18229: 012c03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 18230: 006ec7f1 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 18230: 006ec661 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 18231: 01311456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 18232: 011f291c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 18233: 012c22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 18234: 012c9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 18235: 008029f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 18236: 008402cd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 18235: 00802869 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 18236: 0084013d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 18237: 01312846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 18238: 006f336d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 18239: 006ed505 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 18238: 006f31dd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 18239: 006ed375 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 18240: 005e822d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 18241: 013127a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 18242: 013128b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 18243: 004b2239 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 18244: 007176b1 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 18245: 0078c271 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 18244: 00717521 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 18245: 0078c0e1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 18246: 012c2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 18247: 0131181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 18248: 006ed0e1 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 18248: 006ecf51 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 18249: 013112b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 18250: 006f343d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 18251: 0072c415 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 18250: 006f32ad 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 18251: 0072c285 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 18252: 012c4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 18253: 012caee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 18254: 011faee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 18255: 012baecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 18256: 012c5e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 18257: 00873e75 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 18257: 00873ce5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 18258: 01311f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 18259: 01311928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 18260: 0131355e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 18261: 007934bd 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 18261: 0079332d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 18262: 002bfcf5 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 18263: 007f4e7d 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 18263: 007f4ced 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 18264: 01311038 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 18265: 0056cb81 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 18266: 007fcce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 18266: 007fcb55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 18267: 01311842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 18268: 0078f689 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 18268: 0078f4f9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 18269: 013117f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ - 18270: 006ee33d 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ + 18270: 006ee1ad 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ 18271: 005716c5 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 18272: 01226a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 18273: 0131232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 18274: 004da49d 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 18275: 008342f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 18276: 00879509 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 18275: 00834161 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 18276: 00879379 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 18277: 0131142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 18278: 01229f98 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 18279: 01208d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 18280: 01226884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 18281: 0071d1a1 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 18282: 0084038d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 18283: 006e9369 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 18284: 0086e62d 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 18281: 0071d011 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 18282: 008401fd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 18283: 006e91d9 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 18284: 0086e49d 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 18285: 00610381 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 18286: 012bf338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 18287: 0122698c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 18288: 01223fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 18289: 012bea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 18290: 012be328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 18291: 01208c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 18292: 012ba14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 18293: 0082d7c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 18294: 0068a38d 58 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 18295: 00833795 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 18296: 0071436d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 18293: 0082d631 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 18294: 0068a2d5 58 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 18295: 00833605 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 18296: 007141dd 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 18297: 01313256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 18298: 01311086 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 18299: 00588149 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 18300: 0075faa5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 18300: 0075f915 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 18301: 012c678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 18302: 006e9579 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 18302: 006e93e9 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 18303: 005d1a21 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 18304: 012c760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 18305: 012ca6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 18306: 01313234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 18307: 012b3770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 18308: 013115c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 18309: 01226908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 18310: 0131366a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 18311: 012be778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 18312: 012bb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 18313: 0085a519 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 18313: 0085a389 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 18314: 013131a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 18315: 004b36e5 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 18316: 012bff8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 18317: 01208c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 18318: 01311f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 18319: 01312aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 18320: 005d22b5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 18321: 013111ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 18322: 012bf2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 18323: 012c88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 18324: 013122f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 18325: 0078bd4d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 18325: 0078bbbd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 18326: 0054e341 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 18327: 0131115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 18328: 012cbdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 18329: 01312830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 18330: 00843919 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 18331: 0082e1b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 18330: 00843789 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 18331: 0082e029 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 18332: 012b42d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 18333: 012c11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 18334: 012b79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 18335: 01312f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 18336: 01311d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 18337: 01311c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 18338: 004ef4ed 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 18339: 00298639 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 18340: 012b9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 18341: 004744f5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 18342: 0044c291 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 18343: 003ee7b9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 18344: 008897d1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 18344: 00889641 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 18345: 01189098 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 18346: 00506181 212 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 18347: 01311dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 18348: 01311a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 18349: 00569811 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 18350: 013113b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 18351: 0074f129 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 18352: 007f4dc5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 18353: 0081a859 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 18354: 0083c9b5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 18351: 0074ef99 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 18352: 007f4c35 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 18353: 0081a6c9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 18354: 0083c825 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 18355: 011edb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 18356: 01311d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 18357: 008244c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 18357: 00824335 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 18358: 012b6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 18359: 012bffcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 18360: 01312c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 18361: 012b3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 18362: 0042f341 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 18363: 006898b1 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 18363: 006897f9 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 18364: 01313662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 18365: 012be368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 18366: 005bb4e5 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 18367: 0131374c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18368: 0131113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 18369: 00776a65 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 18369: 007768d5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 18370: 0041fdc5 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 18371: 013112b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 18372: 006cfb61 126 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 18372: 006cf9d1 126 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 18373: 011f0f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 18374: 011f9e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 18375: 007c4849 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 18375: 007c46b9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 18376: 00507095 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 18377: 012b62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 18378: 012c3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 18379: 0045ac71 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 18380: 012bc8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 18381: 011ed300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 18382: 0131319e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 18383: 012c2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 18384: 01311340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 18385: 00807cfd 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 18385: 00807b6d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 18386: 012c6eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 18387: 002baa19 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 18388: 005c0eb9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 18389: 0131287e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 18390: 0072e555 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 18391: 007224ad 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 18392: 007fd89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 18393: 00828509 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 18394: 007c47a9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 18390: 0072e3c5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 18391: 0072231d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 18392: 007fd70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 18393: 00828379 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 18394: 007c4619 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 18395: 012c1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 18396: 01312c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 18397: 002b9f59 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18398: 007fc9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18398: 007fc849 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18399: 012124b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18400: 0131154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18401: 01312728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18402: 012c7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18403: 007f08d5 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18403: 007f0745 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18404: 004845ad 84 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18405: 007fc7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18405: 007fc669 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18406: 006819d9 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ 18407: 00610015 244 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18408: 01313172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18409: 012b30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18410: 013129ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18411: 00a64f48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18412: 00884135 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18411: 00a64db0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18412: 00883fa5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18413: 002f0c79 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18414: 003980fd 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18415: 002981a9 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18416: 00565c95 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18417: 013117f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18418: 00839bd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18418: 00839a49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18419: 012c8cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18420: 007fd915 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18420: 007fd785 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18421: 01311bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18422: 01311f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18423: 0032b7f5 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 18424: 009fb230 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 18424: 009fb098 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 18425: 0043a6a5 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18426: 00333f49 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 18427: 0053825d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18428: 0065a149 420 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18429: 012c00bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18430: 012cb570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18431: 01312ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18432: 002bbc11 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18433: 00333fa9 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18434: 01189510 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18435: 0084e6f5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18435: 0084e565 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18436: 004dd1cd 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 18437: 01312654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18438: 0043f461 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18439: 002e5169 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18440: 012b2fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18441: 013130ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18442: 012b41c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18443: 005f4d59 996 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18444: 0131355c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18445: 01210540 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18446: 012c1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18447: 00845df5 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18448: 00a7f1c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18447: 00845c65 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18448: 00a7f028 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18449: 004db10d 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18450: 01223ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18451: 012104bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18452: 007664e1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18452: 00766351 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18453: 012c027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18454: 00827fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18454: 00827e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18455: 0131282a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18456: 01312fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18457: 00857741 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18457: 008575b1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18458: 00588471 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18459: 012c8c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 18460: 013112d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18461: 01311f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18462: 012b6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18463: 012bc90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18464: 0059d67d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18465: 012c6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18466: 012c79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18467: 006d8b19 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18467: 006d8989 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18468: 01206250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18469: 007768b5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18469: 00776725 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18470: 013127c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18471: 013122c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18472: 012b88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18473: 0081b539 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18474: 0087e925 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18475: 007f85e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18473: 0081b3a9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18474: 0087e795 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18475: 007f8459 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18476: 005756f5 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18477: 006d8bed 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18478: 006cfbe1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18477: 006d8a5d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18478: 006cfa51 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18479: 01210438 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18480: 006fcdf1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18481: 00852065 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18480: 006fcc61 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18481: 00851ed5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18482: 01212bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18483: 01312018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18484: 012c40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18485: 012bb8fc 1792 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18486: 012061cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18487: 01184914 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18488: 012cac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18489: 01312c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18490: 01212cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18491: 008002dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18491: 0080014d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18492: 012bee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18493: 01313668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18494: 0078c739 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 18495: 00843ad5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 18494: 0078c5a9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18495: 00843945 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 18496: 012b80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18497: 00826375 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18497: 008261e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18498: 012cb680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18499: 006d8ce5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18499: 006d8b55 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18500: 00526d51 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18501: 01311872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18502: 002ba001 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18503: 012c94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18504: 012b5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18505: 002da439 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18506: 00812be9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18506: 00812a59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18507: 011e1664 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 18508: 00422005 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18509: 01311fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18510: 006813e1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18511: 008803c9 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18511: 00880239 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18512: 01312f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18513: 01212c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18514: 012b7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18515: 00733475 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18516: 00861e91 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18517: 0082f5a9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18515: 007332e5 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18516: 00861d01 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18517: 0082f419 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18518: 012b6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18519: 004b41b1 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18520: 00a7f1ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18520: 00a7f054 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18521: 012cba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18522: 01313018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18523: 012c5bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18524: 002a8a8d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18525: 00ab495c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18526: 013134e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18527: 005636bd 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18528: 006dad91 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18528: 006dac01 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18529: 0048f801 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 18530: 005308c1 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18531: 01312520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 18532: 011ef928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18533: 012240d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ 18534: 002c4809 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18535: 012bb0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18536: 01312062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18537: 012bc2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18538: 012c37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18539: 0076052d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18540: 006dade9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18539: 0076039d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18540: 006dac59 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18541: 005233f5 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18542: 005d5285 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18543: 007a758d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18543: 007a73fd 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18544: 00445b69 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18545: 012cbcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18546: 01188578 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18547: 0082701d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18547: 00826e8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18548: 012b4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18549: 012c2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18550: 01311542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18551: 012b965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18552: 0085dedd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18552: 0085dd4d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18553: 0045bbe5 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18554: 007e8d65 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18555: 0084ed55 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18556: 006dae55 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18554: 007e8bd5 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18555: 0084ebc5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18556: 006dacc5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18557: 012b8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18558: 005124d9 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18559: 012ec838 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18560: 01313230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18561: 00852505 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18561: 00852375 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18562: 0131223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18563: 00879035 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18563: 00878ea5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18564: 00546935 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18565: 01313dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 18566: 005e3e4d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18567: 012c9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18568: 00832559 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18568: 008323c9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 18569: 005df72d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18570: 01311392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18571: 0043d14d 80 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ 18572: 005695a1 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18573: 01311be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18574: 00885691 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18574: 00885501 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18575: 01313074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18576: 007b68d1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18577: 007d59a1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18576: 007b6741 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18577: 007d5811 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18578: 012c7e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 18579: 007fda7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18580: 0074b2b9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18579: 007fd8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18580: 0074b129 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18581: 012cb49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18582: 013118de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18583: 00736b59 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18583: 007369c9 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18584: 012b4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18585: 00736a09 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18585: 00736879 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18586: 013123e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18587: 011eb518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18588: 00807c39 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18588: 00807aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 18589: 005c18d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18590: 007467d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18590: 00746641 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18591: 005e88b5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18592: 012cb6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18593: 0047f049 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 18594: 0053afa5 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18595: 012bb2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18596: 0040056d 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18597: 0131351c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18598: 0033147d 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18599: 007fa0d9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18599: 007f9f49 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18600: 00331571 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 18601: 0060c541 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18602: 013138e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18603: 013123da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 18604: 005d80d5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18605: 0131382a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18606: 012c108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -18613,180 +18613,180 @@ │ │ │ │ 18609: 01311446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 18610: 0052c781 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18611: 012b5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18612: 01312a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18613: 012c3038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18614: 012c48e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18615: 01312842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18616: 0073e8ed 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18616: 0073e75d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18617: 0043fe69 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18618: 00529109 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18619: 005e5d49 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 18620: 012bb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18621: 00863621 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18621: 00863491 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18622: 01313858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18623: 012c64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18624: 011ef8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18625: 01312000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18626: 012bc4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 18627: 01311f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18628: 013121b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18629: 0084d17d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18629: 0084cfed 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ 18630: 0061492d 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18631: 00883ca5 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18631: 00883b15 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18632: 01189104 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18633: 013118e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18634: 00296be9 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18635: 0131216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18636: 00802305 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18636: 00802175 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18637: 0131160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18638: 00827f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18638: 00827dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18639: 004ddd95 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18640: 012b43e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18641: 002cc431 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18642: 00599169 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18643: 0072cc9d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18643: 0072cb0d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18644: 01312664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18645: 00445521 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18646: 012c774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18647: 012c04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18648: 012b3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 18649: 012b9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18650: 012c3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18651: 00760f61 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18651: 00760dd1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18652: 013122b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18653: 0076e8ed 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18653: 0076e75d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18654: 012c8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 18655: 005c0ad9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18656: 00897231 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18657: 00850d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18656: 008970a1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18657: 00850ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18658: 013128fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18659: 012c8580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18660: 01312f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18661: 00878bc1 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18661: 00878a31 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18662: 012bb2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18663: 005541a1 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 18664: 012b6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18665: 0084ff3d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18665: 0084fdad 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18666: 002ba0a9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18667: 012cbd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18668: 006f1db1 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18669: 008593d1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18668: 006f1c21 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18669: 00859241 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18670: 012cb4cc 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18671: 01313894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18672: 002ff1e9 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18673: 013120be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18674: 0059bef5 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18675: 013114de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18676: 012cbf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18677: 0088d0a1 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18677: 0088cf11 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18678: 012b5b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18679: 01311f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 18680: 012bc51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 18681: 00786f69 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18682: 006d2fa1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18683: 006f1e89 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18684: 008592a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18681: 00786dd9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18682: 006d2e11 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18683: 006f1cf9 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18684: 00859115 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18685: 01312c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18686: 0087e58d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18686: 0087e3fd 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18687: 005f6401 108 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18688: 0085b09d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 18689: 0078bb5d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18688: 0085af0d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18689: 0078b9cd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18690: 01312482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18691: 01312490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18692: 012c8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18693: 01313148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18694: 011f8cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18695: 00819a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18695: 008198c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18696: 01313dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18697: 0083d2e9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18697: 0083d159 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18698: 013130a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18699: 008658cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18699: 0086573d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 18700: 0060c9e5 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18701: 013120a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18702: 012c56ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18703: 00844649 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18703: 008444b9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 18704: 005defa1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18705: 0131213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18706: 008958c5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18706: 00895735 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18707: 01311f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18708: 0131321a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18709: 012c109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18710: 0044c54d 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 18711: 0131339e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18712: 012b3040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18713: 00827fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18714: 007463f1 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18713: 00827e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18714: 00746261 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18715: 00512c8d 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18716: 0032b09d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ 18717: 005f5141 50 FUNC GLOBAL DEFAULT 12 compare_u64 │ │ │ │ - 18718: 00854771 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18718: 008545e1 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18719: 0047f5bd 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18720: 01312300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18721: 013134e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18722: 012cbf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18723: 0131273c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18724: 0081a17d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18725: 00782089 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18724: 00819fed 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18725: 00781ef9 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18726: 0055a5d9 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18727: 012b51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18728: 006e0a25 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18729: 007c488d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18728: 006e0895 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18729: 007c46fd 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 18730: 005cc615 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18731: 006d9199 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18732: 007356c9 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18731: 006d9009 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18732: 00735539 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18733: 0036c109 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18734: 00731a45 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18734: 007318b5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18735: 012c8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18736: 002efa9d 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18737: 013122f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18738: 005e8231 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18739: 006e0b05 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18740: 0087dac1 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18741: 006d91f1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18742: 00749b7d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18739: 006e0975 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18740: 0087d931 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18741: 006d9061 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18742: 007499ed 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18743: 013115c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18744: 002b99e9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18745: 01311524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18746: 004b54c9 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18747: 002d60ad 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18748: 01312b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18749: 012cb560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18750: 01313e94 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18751: 01311eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18752: 012c7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18753: 002b37b5 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18754: 0071e31d 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18755: 006d925d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18756: 0086e7ad 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18757: 00809639 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18754: 0071e18d 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18755: 006d90cd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18756: 0086e61d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18757: 008094a9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18758: 012bf248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 18759: 012b4ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18760: 012b390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18761: 0032ec81 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18762: 00767a61 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18762: 007678d1 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ 18763: 0060f545 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18764: 008074ad 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18764: 0080731d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 18765: 0060f849 336 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18766: 012bd09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18767: 007d3155 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18767: 007d2fc5 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18768: 013110a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18769: 012bc5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18770: 01311c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18771: 0122425c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ 18772: 0060f6c5 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18773: 012b26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 18774: 005cab11 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18775: 011ef820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18776: 002c1895 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18777: 012b8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18778: 013132f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ 18779: 005fb471 146 FUNC GLOBAL DEFAULT 12 cpsr_read_for_spsr_elx │ │ │ │ - 18780: 0078adbd 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18781: 006fa4ed 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18780: 0078ac2d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18781: 006fa35d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18782: 013126a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18783: 01312cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18784: 012032e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18785: 003a492d 34 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18786: 013133e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18787: 01312a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 18788: 00537211 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -18798,106 +18798,106 @@ │ │ │ │ 18794: 005cae59 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18795: 0120325c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18796: 01312334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18797: 01313452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 18798: 005cafcd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18799: 012b61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18800: 0120f964 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18801: 007e7d65 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18801: 007e7bd5 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18802: 005e9e81 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18803: 012c4970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18804: 012bd27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18805: 012c49c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 18806: 012b4140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18807: 00392311 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18808: 013138a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18809: 01311f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18810: 01312002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18811: 01312ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18812: 007830b1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18812: 00782f21 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18813: 00659329 140 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18814: 00609581 74 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18815: 012cb540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18816: 002bd525 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18817: 012031d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18818: 012c9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18819: 012c019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18820: 013124aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18821: 011f378c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18822: 00731495 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18823: 006e7371 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18822: 00731305 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18823: 006e71e1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18824: 012b5a44 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 18825: 006139c9 44 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18826: 01193740 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18827: 01312ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18828: 012c36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18829: 01312db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18830: 01312b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 18831: 01188c70 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18832: 01311bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18833: 01311848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 18834: 0059f921 5912 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18835: 012c1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18836: 012c5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18837: 0088b349 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18838: 006e7569 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18837: 0088b1b9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18838: 006e73d9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18839: 012bd96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18840: 012c0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18841: 012b4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18842: 01311760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18843: 00570295 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18844: 005cdc39 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 18845: 0031da61 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18846: 012b2f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18847: 002c1535 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 18848: 00569421 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18849: 0031da79 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18850: 008111a9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18850: 00811019 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18851: 01313340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18852: 013118ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18853: 0131189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18854: 013128dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ 18855: 0060ca11 148 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18856: 0086ed9d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18856: 0086ec0d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18857: 013110f3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18858: 012b80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18859: 012bdf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18860: 00546ca1 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18861: 013126e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18862: 005eead9 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sve_finalize │ │ │ │ 18863: 013110a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18864: 005605fd 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18865: 0033b761 212 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18866: 00439e55 88 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18867: 011e9b34 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18868: 012b87e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18869: 012b95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18870: 012ba9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18871: 00a77cd8 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18871: 00a77b40 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18872: 01311228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18873: 012be3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18874: 013137c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18875: 0075e97d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18876: 006db6f5 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18875: 0075e7ed 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18876: 006db565 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18877: 00333f51 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18878: 0073c4d5 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18879: 00733431 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18878: 0073c345 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18879: 007332a1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 18880: 002977f5 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 18881: 0080d405 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18882: 00781b6d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18881: 0080d275 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18882: 007819dd 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18883: 012ba07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18884: 012cb738 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18885: 0131138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18886: 0071fb61 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18886: 0071f9d1 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18887: 013135ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18888: 006db7d5 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18888: 006db645 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18889: 002f7481 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18890: 0081983d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18890: 008196ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 18891: 0054235d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 18892: 0085f261 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18892: 0085f0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18893: 011f8de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18894: 01313840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18895: 011f7bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18896: 002f773d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18897: 005d41a9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18898: 01312d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18899: 013137e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18914,116 +18914,116 @@ │ │ │ │ 18910: 0044a5e1 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18911: 0059aa4d 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18912: 012c6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18913: 012c64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18914: 01313e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18915: 0131147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18916: 005223f5 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18917: 0088f2e9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18917: 0088f159 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18918: 002b87c1 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18919: 0083c13d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18919: 0083bfad 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 18920: 0052c3d1 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18921: 012c8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18922: 012c8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18923: 002fc359 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18924: 012bd2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18925: 01313704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18926: 002bc09d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18927: 011937b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18928: 007e6251 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18929: 007631bd 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18930: 008129f9 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18931: 0082a241 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18928: 007e60c1 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18929: 0076302d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18930: 00812869 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18931: 0082a0b1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18932: 013122a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18933: 012c7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 18934: 005e12f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18935: 013111aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18936: 011ecbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18937: 007fd6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18937: 007fd569 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18938: 012c3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18939: 0087fefd 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18940: 006d543d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18939: 0087fd6d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18940: 006d52ad 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18941: 0131289c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18942: 00819e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18942: 00819d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18943: 012b56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ 18944: 0131289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 18945: 005393e1 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18946: 011e06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18947: 005e5b3d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 18948: 01188cf4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18949: 00817835 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18949: 008176a5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18950: 011ef9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18951: 01311e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18952: 012b3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18953: 006d54c1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18953: 006d5331 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ 18954: 0066bca1 106 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18955: 005e877d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18956: 013118d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18957: 013138d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18958: 013123d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18959: 006db8b1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18960: 0086e9a1 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18959: 006db721 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18960: 0086e811 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18961: 00526c51 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18962: 002f85d5 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18963: 0036ca39 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18964: 005cdbd5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 18965: 002eb43d 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18966: 007fd4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18967: 00896965 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18966: 007fd311 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18967: 008967d5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18968: 012bc66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18969: 00888981 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18969: 008887f1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18970: 012c97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18971: 00735c21 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18971: 00735a91 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18972: 01312b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18973: 004b3985 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18974: 00338865 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18975: 003e6fd9 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18976: 0083ba09 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18976: 0083b879 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18977: 012bdb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18978: 012bc84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18979: 006d555d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18980: 00735b11 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18979: 006d53cd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18980: 00735981 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18981: 012bc42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 18982: 0059e3fd 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18983: 012cc030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 18984: 00530359 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18985: 006e23b9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18986: 006db911 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18985: 006e2229 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18986: 006db781 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18987: 01311934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18988: 0076a75d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18989: 006e242d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18990: 0084acdd 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18988: 0076a5cd 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18989: 006e229d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18990: 0084ab4d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18991: 00400039 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18992: 012bca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18993: 00300e31 84 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18994: 01313144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18995: 002bb4f9 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 18996: 0131263e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 18997: 00569589 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18998: 00854d19 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18998: 00854b89 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ 18999: 005e1c81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 19000: 012b42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 19001: 00743fa1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 19001: 00743e11 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 19002: 012c4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 19003: 012b730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 19004: 00873f85 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 19004: 00873df5 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 19005: 005d81b5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 19006: 00793255 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 19006: 007930c5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 19007: 01313dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 19008: 00854bb9 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 19008: 00854a29 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 19009: 0120c5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ 19010: 01312128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 19011: 012b4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 19012: 006e24a1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 19012: 006e2311 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 19013: 01311c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 19014: 012c730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 19015: 013135b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 19016: 00781be5 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 19016: 00781a55 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 19017: 012c70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 19018: 007fbc7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 19018: 007fbaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 19019: 01313820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 19020: 005d1bb1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 19021: 0120c550 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 19022: 013125d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 19023: 01311c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 19024: 012cc648 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 19025: 01313204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ @@ -19032,116 +19032,116 @@ │ │ │ │ 19028: 01312bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 19029: 012b3700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 19030: 01311e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 19031: 012c4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 19032: 011ee0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 19033: 00576369 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 19034: 01311b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 19035: 0086e7b1 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 19036: 0083e3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 19035: 0086e621 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 19036: 0083e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 19037: 012be9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 19038: 012c666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 19039: 01311a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 19040: 013112b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 19041: 005d2451 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 19042: 005e1ab9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 19043: 013112e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 19044: 006146f5 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 19045: 006d55f1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 19045: 006d5461 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 19046: 0120c4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 19047: 011f2478 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 19048: 012ca7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 19049: 0075fc51 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 19049: 0075fac1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 19050: 00614e7d 36 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ 19051: 005382c1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 19052: 004e0ffd 68 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_container │ │ │ │ 19053: 012c4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 19054: 006d5675 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 19054: 006d54e5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 19055: 012c0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 19056: 0071fefd 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 19056: 0071fd6d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 19057: 0131197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 19058: 0066fbed 136 FUNC GLOBAL DEFAULT 12 aspeed_machine_class_init_cpus_defaults │ │ │ │ 19059: 00336795 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 19060: 012b94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 19061: 005cabdd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 19062: 013119b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 19063: 00614abd 6 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 19064: 006977ad 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 19065: 0075c7f9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 19064: 006976a1 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 19065: 0075c669 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 19066: 01312108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 19067: 00856d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 19067: 00856b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 19068: 005cf2b1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 19069: 0131293a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 19070: 012b74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 19071: 011ed9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 19072: 012b64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 19073: 012c114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 19074: 01312a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 19075: 005cae9d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 19076: 013111d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 19077: 006d5711 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 19077: 006d5581 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 19078: 005e8765 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 19079: 011fc2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ 19080: 005cb031 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 19081: 012bb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 19082: 0088f0d5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 19082: 0088ef45 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 19083: 012cb360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 19084: 012b75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 19085: 0131379a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 19086: 01312f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 19087: 01312d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 19088: 00810a1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 19088: 0081088d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 19089: 012b5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 19090: 00856245 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 19090: 008560b5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 19091: 012bc1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 19092: 0053920d 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 19093: 005d8b19 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 19094: 011ed174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 19095: 0131191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 19096: 012b78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 19097: 011fc278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 19098: 012ca934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 19099: 005e257d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 19100: 012c2188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 19101: 012ca390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19102: 00833b09 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 19102: 00833979 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 19103: 004e50ed 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 19104: 00894fa5 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 19104: 00894e15 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 19105: 012c591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 19106: 008468e5 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 19106: 00846755 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 19107: 0067a935 308 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 19108: 007fd159 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 19108: 007fcfc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 19109: 01187bcc 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 19110: 012c0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 19111: 013124b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 19112: 012b9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 19113: 002c6831 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 19114: 00863f61 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 19114: 00863dd1 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 19115: 005e4e51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 19116: 012c8b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 19117: 012c2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 19118: 007fd7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 19118: 007fd61d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 19119: 01312288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 19120: 002fa679 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 19121: 005e8351 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 19122: 012babcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 19123: 003066e9 444 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 19124: 013128d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 19125: 01313652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 19126: 013136ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 19127: 012b8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 19128: 00784335 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 19128: 007841a5 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 19129: 012bee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 19130: 007f8f0d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 19130: 007f8d7d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 19131: 012bf098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 19132: 005f43f9 400 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 19133: 0131359e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 19134: 0083e0ad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 19134: 0083df1d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 19135: 00523ca5 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 19136: 0074a3c5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 19136: 0074a235 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 19137: 011f872c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 19138: 012c2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 19139: 013125e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 19140: 012b795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 19141: 013136d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 19142: 01208248 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 19143: 012cb924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ @@ -19149,82 +19149,82 @@ │ │ │ │ 19145: 003ef629 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 19146: 0131229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 19147: 01311210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 19148: 003f1505 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 19149: 012b798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ 19150: 012081c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 19151: 01223368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 19152: 00854735 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 19152: 008545a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 19153: 00329e7d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 19154: 012bb76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 19155: 002c5e7d 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 19156: 01312576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 19157: 011f2bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 19158: 005cde61 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 19159: 00537c95 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 19160: 006f5719 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 19160: 006f5589 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 19161: 00522add 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 19162: 012c3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 19163: 006f5865 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 19164: 00873ae1 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 19163: 006f56d5 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 19164: 00873951 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 19165: 01311b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 19166: 012c4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 19167: 00511d11 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 19168: 01208140 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 19169: 00681e1d 144 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 19170: 01312cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 19171: 008359ed 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 19172: 006f5789 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 19171: 0083585d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 19172: 006f55f9 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ 19173: 005ca059 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 19174: 007fce11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 19175: 0076df59 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 19174: 007fcc81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 19175: 0076ddc9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 19176: 0131371e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 19177: 003ee359 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 19178: 01312b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 19179: 00832eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 19180: 008043e1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 19179: 00832d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 19180: 00804251 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 19181: 012c6efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 19182: 013134dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 19183: 012b3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 19184: 007835fd 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 19184: 0078346d 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 19185: 002a8b25 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 19186: 012c06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 19187: 006f57f9 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 19187: 006f5669 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 19188: 012c2228 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 19189: 004deec5 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 19190: 007f8ded 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 19190: 007f8c5d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 19191: 012b27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 19192: 012c574c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 19193: 0131204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 19194: 00818795 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 19194: 00818605 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 19195: 012c68ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 19196: 013111e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 19197: 0074679d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 19197: 0074660d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 19198: 01311a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 19199: 00563c75 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 19200: 011f32e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 19201: 004e1041 160 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_device │ │ │ │ - 19202: 00832fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 19202: 00832e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 19203: 01311566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 19204: 013116a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 19205: 013125c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 19206: 005621d5 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 19207: 002cd585 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 19208: 00379685 26 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 19209: 012c035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 19210: 00339775 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 19211: 01312a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 19212: 012b5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 19213: 012127cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 19214: 011f2cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 19215: 006865e5 88 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 19215: 0068652d 88 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ 19216: 002e95dd 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 19217: 007796c9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 19217: 00779539 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 19218: 012c8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 19219: 008a78d9 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 19219: 008a7749 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 19220: 012c3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 19221: 00444699 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 19222: 01311ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 19223: 0131269e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 19224: 01311178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 19225: 011fd16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 19226: 01311e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -19235,681 +19235,681 @@ │ │ │ │ 19231: 0053dd3d 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 19232: 003f85ad 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 19233: 011fd0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 19234: 01208038 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ 19235: 005de03d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 19236: 0131150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 19237: 012c55bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 19238: 006f9b5d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 19238: 006f99cd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 19239: 01312c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 19240: 0085ed75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 19240: 0085ebe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 19241: 012b5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 19242: 0081974d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 19243: 00878b89 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 19244: 0083b2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 19242: 008195bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 19243: 008789f9 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 19244: 0083b15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 19245: 012c76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 19246: 006f9d6d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 19246: 006f9bdd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 19247: 00442b3d 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 19248: 0131264e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 19249: 008013a9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 19250: 007fd609 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 19249: 00801219 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 19250: 007fd479 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 19251: 012bc7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 19252: 01311f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 19253: 011fd064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 19254: 0082b171 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 19255: 0081ed99 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 19254: 0082afe1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 19255: 0081ec09 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 19256: 01312a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 19257: 01207fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 19258: 0032bb75 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 19259: 01312252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 19260: 01313712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 19261: 006f9c65 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 19262: 0071f4dd 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 19261: 006f9ad5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 19262: 0071f34d 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 19263: 003cdf5d 6 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 19264: 005a1121 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 19265: 0131343a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 19266: 01311388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 19267: 01311e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 19268: 012c5c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 19269: 0044c1c9 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 19270: 0078c4e9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 19271: 0081c6c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 19270: 0078c359 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 19271: 0081c535 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 19272: 005affc9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 19273: 0131116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 19274: 005affd1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 19275: 0131258c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 19276: 012c0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 19277: 0045ab99 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 19278: 005afffd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 19279: 002b8eb9 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 19280: 01312b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 19281: 005b0069 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 19282: 005b00d9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 19283: 008289b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 19283: 00828829 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 19284: 01312540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 19285: 01312f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 19286: 01163c40 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 19287: 005b014d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 19288: 013121ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 19289: 005b01c5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 19290: 005b4261 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 19291: 00826825 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 19291: 00826695 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 19292: 005b0241 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 19293: 0044d021 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 19294: 005b1d1d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 19295: 012b95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 19296: 00566c89 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 19297: 00561f91 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 19298: 012be8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 19299: 002bda71 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 19300: 006d29ad 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 19300: 006d281d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 19301: 00571f75 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 19302: 005e13cd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 19303: 00841401 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 19303: 00841271 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 19304: 01313606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 19305: 006eab35 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 19305: 006ea9a5 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ 19306: 005cab71 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 19307: 0060c2dd 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 19308: 01205908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 19309: 013111be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 19310: 007666c5 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 19310: 00766535 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 19311: 01311740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 19312: 005c00b1 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 19313: 01311746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 19314: 0055a0a1 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 19315: 00519f11 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 19316: 01311caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 19317: 01313026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 19318: 00680fe1 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 19319: 003831f1 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 19320: 012c6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 19321: 013119f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 19322: 007fbb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 19322: 007fb985 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 19323: 004fd4a9 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 19324: 01224c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 19325: 013113f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 19326: 012c6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 19327: 012b4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 19328: 012c8240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 19329: 00851341 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 19330: 0073ce5d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 19329: 008511b1 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 19330: 0073cccd 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 19331: 01205884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 19332: 00861c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 19333: 00874a79 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 19332: 00861abd 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 19333: 008748e9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 19334: 0122488c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 19335: 013112e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 19336: 00784805 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 19336: 00784675 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 19337: 013134be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 19338: 00842f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 19338: 00842d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 19339: 004450dd 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 19340: 012b45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 19341: 007f3965 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 19342: 0087b0cd 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 19343: 008744dd 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 19341: 007f37d5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 19342: 0087af3d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 19343: 0087434d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 19344: 012c656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 19345: 012b8810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 19346: 00874709 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 19347: 006e2fe5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 19346: 00874579 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 19347: 006e2e55 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 19348: 011ea698 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 19349: 012c3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 19350: 00825671 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 19350: 008254e1 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 19351: 005b77c5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 19352: 005d3b01 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 19353: 012b8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 19354: 0041fa91 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 19355: 01224f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 19356: 00785525 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 19356: 00785395 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 19357: 012b954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 19358: 006f9be1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 19359: 007fc745 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 19360: 006e3049 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 19358: 006f9a51 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 19359: 007fc5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 19360: 006e2eb9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ 19361: 002e9831 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 19362: 012caba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 19363: 01311d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 19364: 0131149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 19365: 012c6f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 19366: 0060c1dd 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 19367: 012b6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 19368: 006f9df1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 19368: 006f9c61 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 19369: 002da131 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 19370: 0032bbd5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 19371: 00815fa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 19371: 00815e15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 19372: 01311604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 19373: 012bf1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 19374: 012ba85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 19375: 003b3681 256 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 19376: 012c72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 19377: 013116fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 19378: 007f902d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 19378: 007f8e9d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 19379: 002bcf89 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 19380: 004b2035 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 19381: 0073ac5d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 19382: 006f9ce9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 19381: 0073aacd 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 19382: 006f9b59 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 19383: 01311e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 19384: 006e30d5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 19385: 0081ff69 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 19384: 006e2f45 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 19385: 0081fdd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 19386: 01311b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 19387: 005c9455 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 19388: 011ebee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 19389: 012bb47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 19390: 012eeeb4 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 19391: 013131a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 19392: 0041fc41 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 19393: 0057653d 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 19394: 006e17b9 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 19394: 006e1629 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 19395: 002b8f71 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 19396: 012c104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 19397: 0070d275 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 19398: 00783e85 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 19397: 0070d0e5 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 19398: 00783cf5 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 19399: 012cb018 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 19400: 01312080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 19401: 006e1819 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 19401: 006e1689 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 19402: 01311e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 19403: 0086f24d 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 19403: 0086f0bd 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 19404: 0131326a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 19405: 012cab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 19406: 012c7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 19407: 01311be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 19408: 0067df09 154 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 19409: 011eb8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 19410: 005e8305 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 19411: 0074604d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 19411: 00745ebd 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 19412: 005af625 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 19413: 006f4f79 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ - 19414: 008a2d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 19415: 009fb22c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 19413: 006f4de9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 19414: 008a2b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 19415: 009fb094 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 19416: 002ef995 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 19417: 006f50c1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 19417: 006f4f31 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 19418: 0131112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 19419: 012b44ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 19420: 0082d941 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 19420: 0082d7b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 19421: 012c97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 19422: 0088a359 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 19423: 0088bc35 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 19422: 0088a1c9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 19423: 0088baa5 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19424: 01311bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19425: 012ca1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19426: 006f4fe9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19427: 00872afd 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19426: 006f4e59 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19427: 0087296d 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19428: 01312e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19429: 006e1899 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19430: 0085f8a1 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19429: 006e1709 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19430: 0085f711 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19431: 01311410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19432: 013117ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19433: 007fcbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19433: 007fca65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19434: 01189418 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19435: 012c10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19436: 00743e69 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19437: 0078b795 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19436: 00743cd9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19437: 0078b605 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19438: 012c7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19439: 012ba84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19440: 012bc03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19441: 006f5051 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19441: 006f4ec1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19442: 0044213d 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 19443: 0053ab49 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19444: 01313408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19445: 01311c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19446: 012b762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19447: 012c01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19448: 012b89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19449: 00570ea1 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19450: 012c0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19451: 0131117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19452: 002a96f9 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19453: 005d3d89 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19454: 008a0011 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19455: 0083b509 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19454: 0089fe81 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19455: 0083b379 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19456: 00496ca9 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19457: 01215634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19458: 01311f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19459: 0086993d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19459: 008697ad 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19460: 012c98a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19461: 012154a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19462: 013120b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 19463: 005f8919 72 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_len │ │ │ │ - 19464: 006f6a11 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19464: 006f6881 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19465: 01312854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19466: 0121d50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19467: 01188a30 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19468: 012155b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19469: 0080b111 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19470: 00776929 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19469: 0080af81 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19470: 00776799 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19471: 0121d488 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19472: 0079ca31 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19472: 0079c8a1 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19473: 012b4e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19474: 002bb041 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 19475: 005c65e1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19476: 007aa72d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19477: 00840101 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19476: 007aa59d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19477: 0083ff71 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19478: 012b93ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19479: 01188a7c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19480: 005e9c55 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19481: 007d2859 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19482: 00738239 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19483: 006f6c39 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19484: 0071e2c9 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19481: 007d26c9 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19482: 007380a9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19483: 006f6aa9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19484: 0071e139 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19485: 012be7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19486: 011ebe60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19487: 01312174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19488: 01311184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19489: 012c4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19490: 01212a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19491: 01311cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19492: 012b3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19493: 012c9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19494: 004c98c9 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19495: 0121552c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19496: 012b5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 19497: 00536d8d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 19498: 004dad7d 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 19499: 0072bcf5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19499: 0072bb65 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19500: 01311d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19501: 013126b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19502: 01313718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19503: 007c08b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19503: 007c0729 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19504: 012c3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19505: 0051a83d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19506: 012be9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19507: 012c0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19508: 01311a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19509: 002b2b69 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19510: 007b02dd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19511: 0088c90d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19510: 007b014d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19511: 0088c77d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19512: 011eb830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19513: 012bb5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19514: 005622e5 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ 19515: 012c8f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_PSCI_CALL_EVENT │ │ │ │ - 19516: 0087e6d9 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19516: 0087e549 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19517: 002f9e15 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19518: 0077b13d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19519: 008473f1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19518: 0077afad 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19519: 00847261 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19520: 00440115 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 19521: 005e0f71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19522: 01312ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 19523: 002eafb1 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19524: 0131126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19525: 013130fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19526: 0131180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19527: 01313406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19528: 012b8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19529: 006e0c45 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19529: 006e0ab5 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19530: 012c4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19531: 01216210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19532: 00820595 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19532: 00820405 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19533: 00449571 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 19534: 003b8975 468 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19535: 01311bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19536: 012ca1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19537: 013126ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19538: 012bb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19539: 01311a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19540: 01311f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19541: 0121618c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19542: 01313dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19543: 012b6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19544: 012c7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19545: 012b3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19546: 012b8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19547: 00828671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19547: 008284e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 19548: 005c94b9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19549: 01311f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19550: 002cda61 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19551: 01311312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19552: 006ccd15 6512 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19552: 006ccb85 6512 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ 19553: 006143cd 92 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19554: 01311f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19555: 012b996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19556: 0070f889 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19557: 00829005 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19556: 0070f6f9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19557: 00828e75 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19558: 013119cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19559: 002b9025 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 19560: 002e9d99 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19561: 012c8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 19562: 005e0db9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19563: 0080fca9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19564: 008500ed 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19563: 0080fb19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19564: 0084ff5d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19565: 0044b435 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19566: 012c9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19567: 011f24fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19568: 012c1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19569: 0059f8d9 72 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 19570: 0067e04d 158 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19571: 01311a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19572: 008a082d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19572: 008a069d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19573: 0131129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19574: 007f8751 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19574: 007f85c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19575: 002bba29 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19576: 00843271 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19576: 008430e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19577: 012c66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19578: 002bb0e9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19579: 013138da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19580: 00820735 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19580: 008205a5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19581: 01311cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19582: 012c9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19583: 01311dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19584: 005e99c5 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19585: 008281fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19585: 0082806d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19586: 0043eefd 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19587: 004c1e89 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19588: 01312800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19589: 0080f321 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19589: 0080f191 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19590: 013130c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19591: 01311688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19592: 012bd97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19593: 012b6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 19594: 01311950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19595: 01311e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19596: 0082b9c9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19596: 0082b839 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19597: 01311d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19598: 013114da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19599: 004de8c1 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19600: 01311722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19601: 013124b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19602: 0036bc41 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19603: 013136ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19604: 00825b45 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19604: 008259b5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19605: 012bce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19606: 01311ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19607: 013115dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19608: 0081f15d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19609: 00840449 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19608: 0081efcd 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19609: 008402b9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19610: 012bc23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19611: 012b3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19612: 0043b725 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19613: 00849861 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19614: 00872d21 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19613: 008496d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19614: 00872b91 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19615: 005d4069 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19616: 0072f1bd 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19616: 0072f02d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19617: 012be1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19618: 00882ea5 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19619: 006e0a95 110 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19618: 00882d15 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19619: 006e0905 110 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19620: 005584b9 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19621: 002f84a9 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19622: 01312c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19623: 012c3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19624: 012c794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19625: 012c7fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19626: 006e0ba5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19626: 006e0a15 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19627: 01312c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19628: 01313742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19629: 01311d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19630: 012be798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19631: 012c775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19632: 007f86d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19632: 007f8549 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19633: 00596eb9 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19634: 0041f69d 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19635: 007e2185 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19636: 008188e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19635: 007e1ff5 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19636: 00818759 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19637: 011ebddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19638: 012c9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19639: 012c98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19640: 012bb6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19641: 012ba0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19642: 005eedb5 48 FUNC GLOBAL DEFAULT 12 arm_cpu_kvm_set_irq │ │ │ │ 19643: 01311e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19644: 00731601 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19645: 006d60d5 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19646: 008a10c9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 19644: 00731471 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19645: 006d5f45 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19646: 008a0f39 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 19647: 005cd001 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19648: 0046293d 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19649: 01311d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19650: 002cca15 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19651: 012c5008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 19652: 011eb7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19653: 004e1b89 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19654: 006e4081 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19654: 006e3ef1 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19655: 005edad5 76 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19656: 007fc8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19656: 007fc71d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19657: 00421f95 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19658: 007605ed 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19659: 006d61a9 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19658: 0076045d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19659: 006d6019 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19660: 012cb340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19661: 002bbf91 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19662: 01311a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 19663: 0086f3e1 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19663: 0086f251 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19664: 006596b1 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19665: 0033b211 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19666: 0088af59 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19666: 0088adc9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19667: 004744d9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19668: 012bd45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19669: 012c3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19670: 002fb619 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19671: 011f2c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19672: 006e4179 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19673: 009b8734 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19674: 008848dd 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19672: 006e3fe9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19673: 009b859c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19674: 0088474d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19675: 012c19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19676: 0041f749 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19677: 012c3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19678: 012b71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19679: 006d62a1 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19679: 006d6111 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19680: 004ad855 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 19681: 012b6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19682: 012c14e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19683: 012b79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19684: 012c5b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19685: 012c1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19686: 008a7829 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19686: 008a7699 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19687: 012c9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19688: 0085f225 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19688: 0085f095 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19689: 0050a245 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 19690: 012c4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19691: 012c08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19692: 01312f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19693: 013111b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19694: 006e426d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19694: 006e40dd 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19695: 0038c711 104 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19696: 01311686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19697: 011f19a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19698: 0083e62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19699: 00801889 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19698: 0083e49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19699: 008016f9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19700: 012c8bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19701: 0118876c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19702: 012b9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19703: 00828761 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19703: 008285d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19704: 011f336c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19705: 003831cd 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19706: 008581dd 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19707: 006e4365 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19706: 0085804d 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19707: 006e41d5 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19708: 01312008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19709: 012be248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19710: 002bb191 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19711: 011eabf0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19712: 013123fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19713: 013113bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19714: 0081c289 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19714: 0081c0f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19715: 00599be1 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19716: 012b4e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19717: 0131288c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19718: 007fa1bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19718: 007fa02d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19719: 013125c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19720: 007703c9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19721: 0085a9b1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19720: 00770239 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19721: 0085a821 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19722: 012b711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19723: 0081dfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19723: 0081de31 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 19724: 002e946d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19725: 012b756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19726: 012c698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19727: 006e2909 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19727: 006e2779 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19728: 00529321 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19729: 012b69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19730: 0048f879 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19731: 013111a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19732: 01311c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19733: 012283e8 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19734: 01311200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19735: 003ee211 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19736: 01312310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19737: 00898221 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19737: 00898091 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19738: 012c0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 19739: 005caba9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19740: 0078c865 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19740: 0078c6d5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19741: 01311d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19742: 006e297d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19742: 006e27ed 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19743: 003002f9 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19744: 00736cb1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19745: 007fd771 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19744: 00736b21 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19745: 007fd5e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19746: 013129f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19747: 012c089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 19748: 012bf148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 19749: 0076727d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19749: 007670ed 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19750: 0037959d 230 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19751: 01312a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19752: 012b945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19753: 008957b5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19753: 00895625 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19754: 012c0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19755: 008808e1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19755: 00880751 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 19756: 005afa99 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19757: 012cbf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19758: 01312fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19759: 012bd60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19760: 0086392d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19760: 0086379d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19761: 006810d1 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19762: 0056185d 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19763: 0081b90d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19764: 006e29f1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19763: 0081b77d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19764: 006e2861 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19765: 0122068c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ 19766: 002c27d5 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19767: 01312dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19768: 01311e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19769: 01312da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19770: 00817cf5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19770: 00817b65 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19771: 005142f5 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19772: 012b2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19773: 012c71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 19774: 00536ec1 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19775: 012b4150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19776: 012c904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19777: 013136fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19778: 0072f63d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19778: 0072f4ad 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19779: 00561e69 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19780: 0131244c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 19781: 005e26fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19782: 01311e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19783: 012cb1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19784: 01313362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19785: 012b2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19786: 008a6245 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19787: 00812041 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19786: 008a60b5 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19787: 00811eb1 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19788: 012b81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19789: 012c3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19790: 0131199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19791: 012b75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19792: 00884a95 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19792: 00884905 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19793: 00681b99 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19794: 00783df1 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19794: 00783c61 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19795: 013130fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19796: 002bc695 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19797: 0054e73d 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19798: 0041ee31 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19799: 0131120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19800: 01312ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19801: 00573a55 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19802: 00a7f23c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19802: 00a7f0a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19803: 012c83a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19804: 012c4940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 19805: 005b9c7d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19806: 00556371 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19807: 01313e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19808: 0078160d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19808: 0078147d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19809: 013116e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19810: 012b922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19811: 007f9bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19811: 007f9a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 19812: 012beec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 19813: 0082ca65 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19813: 0082c8d5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19814: 012b9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19815: 0073655d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19815: 007363cd 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19816: 012bdfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19817: 01312190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19818: 0061e1fd 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19819: 00571fed 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19820: 00897495 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19820: 00897305 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19821: 012c7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19822: 012c7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19823: 012ef628 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19824: 012bfd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19825: 005d36f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19826: 011fc50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19827: 00736fd1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19828: 0082a6ad 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19827: 00736e41 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19828: 0082a51d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19829: 01311d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19830: 004b38a5 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19831: 00448b89 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19832: 00851eb9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19832: 00851d29 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19833: 01311e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19834: 0074fa61 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19834: 0074f8d1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19835: 012c77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19836: 01188da0 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19837: 0088f245 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19838: 0085c471 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 19839: 007fe65d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19837: 0088f0b5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19838: 0085c2e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 19839: 007fe4cd 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19840: 01189524 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19841: 011fc488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19842: 012bd63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19843: 013112d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19844: 00864ab5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19844: 00864925 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19845: 00600de1 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19846: 0050c8f9 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19847: 012be8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19848: 00784af9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19849: 007fd20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19848: 00784969 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19849: 007fd07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19850: 002fa569 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19851: 012b69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19852: 01312d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19853: 00843d69 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19853: 00843bd9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19854: 01311dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19855: 013121ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19856: 012bc7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19857: 013127ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19858: 012bb4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19859: 013121ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19860: 003f1911 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19861: 008a632d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19861: 008a619d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19862: 0067fd6d 162 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19863: 00785439 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19864: 007e60cd 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19863: 007852a9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19864: 007e5f3d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19865: 012c3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19866: 012b79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 19867: 008654b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19867: 00865325 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 19868: 005cc4d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19869: 01311d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19870: 01313dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19871: 00836b8d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19871: 008369fd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 19872: 005e3d69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19873: 012c04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19874: 012c2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19875: 013114f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19876: 0073c331 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19876: 0073c1a1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19877: 012cacb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 19878: 012b8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19879: 012c2f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19880: 00765e11 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19880: 00765c81 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19881: 00297109 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19882: 012beac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19883: 013116ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19884: 00749bc9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19885: 007fb819 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19884: 00749a39 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19885: 007fb689 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19886: 01311baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 19887: 00304375 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 19888: 005c0a51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19889: 00893325 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19889: 00893195 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19890: 013120ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19891: 0032b539 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19892: 01311e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19893: 01311694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 19894: 005c6621 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 19895: 005e58f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 19896: 007646b9 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19896: 00764529 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19897: 012c2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19898: 012b77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 19899: 005c9de1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19900: 01311c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19901: 005d1889 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19902: 01312580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19903: 008a19f5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 19904: 00760385 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19903: 008a1865 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 19904: 007601f5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19905: 013124de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19906: 012c8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19907: 012c8890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 19908: 0052f285 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19909: 004b3285 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19910: 013120b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19911: 0120a660 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ @@ -19919,178 +19919,178 @@ │ │ │ │ 19915: 012b3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19916: 01312566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 19917: 013124b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19918: 0120a5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19919: 01312290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19920: 005d2115 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19921: 002b90d5 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 19922: 00805a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19923: 008a1d5d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19922: 0080587d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19923: 008a1bcd 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19924: 01311d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19925: 00845d31 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19925: 00845ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19926: 01189bc4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19927: 0080a55d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19928: 008069cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19927: 0080a3cd 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19928: 0080683d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19929: 01311e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19930: 01312d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 19931: 002eaff1 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19932: 00ab4a24 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19933: 003002b9 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 19934: 005b50e9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19935: 0044c9ed 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19936: 01312a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 19937: 005e56e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 19938: 002eb5c9 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19939: 0085ceb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 19940: 00871021 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19941: 006dcb55 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19942: 008791b1 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19939: 0085cd25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 19940: 00870e91 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19941: 006dc9c5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19942: 00879021 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19943: 0120a558 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19944: 002a84c9 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19945: 012bc0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19946: 0084a095 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19946: 00849f05 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 19947: 005e03c5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19948: 012c688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19949: 01311f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19950: 011edccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19951: 006dcbb9 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19951: 006dca29 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19952: 005af9f1 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 19953: 011fff50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19954: 0131183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19955: 01311ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 19956: 0089fda5 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 19956: 0089fc15 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 19957: 012c8bc0 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19958: 0131200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 19959: 005b9865 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19960: 0085d8c5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19960: 0085d735 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19961: 0131209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19962: 01311bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19963: 011ffecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19964: 01312758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19965: 002f6749 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19966: 012c8290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19967: 00890691 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19968: 00876991 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19969: 0087f3b5 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19967: 00890501 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19968: 00876801 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19969: 0087f225 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19970: 002ffcd9 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19971: 00897541 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19971: 008973b1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19972: 0131347e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19973: 003f15b5 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19974: 012c1828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19975: 007fd9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19975: 007fd839 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19976: 012b94bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19977: 011ed48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19978: 0080ef41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19979: 008a03a9 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19978: 0080edb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19979: 008a0219 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19980: 0131314a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19981: 006dcc21 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19982: 00839655 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19983: 0087ef95 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19981: 006dca91 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19982: 008394c5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19983: 0087ee05 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19984: 012b7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19985: 004e529d 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 19986: 01311a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19987: 01311cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19988: 0080f375 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19989: 007b7131 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19988: 0080f1e5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19989: 007b6fa1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19990: 012c7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 19991: 013125f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19992: 012c1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19993: 01312fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19994: 011f9200 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19995: 0055fc79 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19996: 011ffe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19997: 012c3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19998: 0047f2e5 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19999: 007972b1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19999: 00797121 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 20000: 012b94dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 20001: 013137f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 20002: 0055e05d 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 20003: 01313242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 20004: 0089b4a9 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 20005: 0081fc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 20006: 00792381 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 20004: 0089b319 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 20005: 0081fb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 20006: 007921f1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 20007: 012c743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 20008: 012b3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 20009: 013138ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 20010: 0120a4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 20011: 004de475 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 20012: 006d57a5 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 20012: 006d5615 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 20013: 012cc664 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 20014: 012c2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 20015: 01312922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 20016: 01313106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 20017: 0131245c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 20018: 008568b1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 20019: 0082acd5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 20018: 00856721 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 20019: 0082ab45 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 20020: 0131193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 20021: 01202050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 20022: 006d5805 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 20022: 006d5675 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 20023: 0120a450 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 20024: 0032c279 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 20025: 007ff769 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 20025: 007ff5d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 20026: 002fb669 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 20027: 002b7819 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 20028: 0131158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 20029: 01193588 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 20030: 013125d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 20031: 0041fdc1 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 20032: 01201fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 20033: 00562ddd 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 20034: 012b32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 20035: 013129d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 20036: 007fbb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 20036: 007fb9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 20037: 0131386a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 20038: 007baf11 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 20039: 008373fd 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 20038: 007bad81 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 20039: 0083726d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 20040: 005de36d 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 20041: 005a6fe5 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 20042: 00883e4d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 20042: 00883cbd 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 20043: 012bf2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ - 20044: 006d5889 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 20044: 006d56f9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 20045: 00496e01 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 20046: 0120a3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 20047: 01313252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 20048: 0131181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 20049: 0089a699 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 20049: 0089a509 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 20050: 0131121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 20051: 012bb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 20052: 006f2455 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 20053: 00736d79 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 20052: 006f22c5 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 20053: 00736be9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 20054: 01201f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ 20055: 01312558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 20056: 011ffdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 20057: 006f234d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 20057: 006f21bd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 20058: 01312866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 20059: 0077c8a5 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 20059: 0077c715 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 20060: 00638f89 80 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 20061: 012bb10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 20062: 012bc9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 20063: 013135e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20064: 011ffd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 20065: 004ad4f5 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 20066: 012b7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 20067: 007fdab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 20067: 007fd929 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 20068: 0045cb05 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 20069: 012b94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 20070: 012b974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 20071: 013119ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 20072: 01313846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 20073: 002c8ef9 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 20074: 012b4df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 20075: 012c2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 20076: 006f23d1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 20076: 006f2241 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 20077: 002c9d05 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 20078: 00599e55 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 20079: 005cbe71 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 20080: 0087a2f5 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 20080: 0087a165 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 20081: 012bd70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 20082: 0053826d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 20083: 01311334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 20084: 012c555c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 20085: 0085f1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 20085: 0085f059 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 20086: 012c2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 20087: 011ffcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 20088: 0030a885 180 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 20089: 01312a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 20090: 012c7cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 20091: 003399a9 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 20092: 012cb430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ @@ -20105,629 +20105,629 @@ │ │ │ │ 20101: 013125e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 20102: 012bfe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 20103: 01311338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20104: 006821a9 100 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 20105: 012c11ec 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 20106: 013116a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 20107: 011fd58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 20108: 0082ce61 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 20108: 0082ccd1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 20109: 01312f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 20110: 007ff881 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 20110: 007ff6f1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 20111: 002cca71 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 20112: 011fa8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 20113: 012cba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 20114: 0080945d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 20114: 008092cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 20115: 0045b4e1 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 20116: 00589f95 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 20117: 01311b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 20118: 00831ac1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 20118: 00831931 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 20119: 01301000 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 20120: 005ea411 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 20121: 01312792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 20122: 012bff0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 20123: 01311c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 20124: 01311886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 20125: 004f6ded 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 20126: 006d590d 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 20126: 006d577d 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 20127: 002b9d51 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 20128: 012c2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 20129: 007c0af9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 20129: 007c0969 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 20130: 002c7115 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 20131: 012c3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 20132: 0087bb75 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 20133: 009b8024 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 20132: 0087b9e5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 20133: 009b7e8c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 20134: 011fd508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 20135: 0087dc61 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 20136: 006d596d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 20137: 007666e5 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 20135: 0087dad1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 20136: 006d57dd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 20137: 00766555 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 20138: 002b6f21 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 20139: 01312430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 20140: 005676d1 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 20141: 0088f955 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 20141: 0088f7c5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 20142: 012c1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 20143: 012bf49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 20144: 002be875 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 20145: 002b9519 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 20146: 00424f71 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 20147: 012bcb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 20148: 01312a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 20149: 012ef620 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 20150: 00717289 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 20150: 007170f9 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 20151: 01313004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 20152: 01312a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 20153: 012c6f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 20154: 013112f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 20155: 002c82ed 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 20156: 005225f1 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 20157: 012baedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 20158: 0087bb19 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 20159: 00722ec1 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 20158: 0087b989 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 20159: 00722d31 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 20160: 012c1628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 20161: 01312c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 20162: 012c6f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 20163: 004e6969 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 20164: 012b52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 20165: 006d59ed 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 20165: 006d585d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 20166: 012c3078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 20167: 00544e25 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 20168: 0054a9e5 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 20169: 006f8151 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 20170: 007909e9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 20169: 006f7fc1 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 20170: 00790859 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 20171: 013110e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 20172: 006ef9d5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 20172: 006ef845 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 20173: 0131187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 20174: 012c0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 20175: 006f7f31 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 20175: 006f7da1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 20176: 004ef3b1 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 20177: 006c2bc9 2260 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 20177: 006c2a11 2252 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 20178: 0051a045 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 20179: 00760501 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 20179: 00760371 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 20180: 0131305e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 20181: 012bb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 20182: 012b5db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 20183: 00536efd 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 20184: 007ea6dd 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 20184: 007ea54d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 20185: 003302b9 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 20186: 0075d3ad 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 20186: 0075d21d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 20187: 00394235 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 20188: 013124ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 20189: 005183d1 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 20190: 00546c8d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 20191: 01219ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfadd │ │ │ │ 20192: 012c3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 20193: 00837b29 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 20194: 00711e49 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 20195: 008510b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 20193: 00837999 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 20194: 00711cb9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 20195: 00850f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 20196: 012b4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 20197: 006f8041 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 20197: 006f7eb1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ 20198: 011f13f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 20199: 0084f815 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 20200: 008a2ab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 20201: 0080d5cd 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 20199: 0084f685 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20200: 008a2929 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 20201: 0080d43d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 20202: 012c5e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 20203: 0036c801 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 20204: 005d1251 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 20205: 012b96bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 20206: 0084d28d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 20206: 0084d0fd 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 20207: 0131374e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 20208: 004b471d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 20209: 00394515 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 20210: 00314be9 88 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 20211: 011888b0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 20212: 0083e399 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 20213: 0070ceb5 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 20212: 0083e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 20213: 0070cd25 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 20214: 01311d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 20215: 01313352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 20216: 012c6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 20217: 01311ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 20218: 012c0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 20219: 012b85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 20220: 011f1a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 20221: 00440b69 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 20222: 01312da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 20223: 0041fcc1 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 20224: 002c9f49 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 20225: 007fdd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 20225: 007fdb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 20226: 013117c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 20227: 012c41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 20228: 012c8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 20229: 00842c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 20229: 00842b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 20230: 013113d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 20231: 005d14fd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 20232: 011f830c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 20233: 00857aed 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 20234: 007e31f5 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 20233: 0085795d 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 20234: 007e3065 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 20235: 012b7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 20236: 012025fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ 20237: 002c3f71 104 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 20238: 012c8ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 20239: 0086fbd9 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 20239: 0086fa49 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 20240: 0031dabd 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 20241: 012c0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 20242: 012bb1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 20243: 0085eb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 20243: 0085e9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 20244: 00512f71 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 20245: 00321ff5 164 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 20246: 00880571 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 20246: 008803e1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 20247: 0131111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 20248: 005deb25 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 20249: 006d2715 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 20250: 008a0545 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 20251: 00802f4d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 20249: 006d2585 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 20250: 008a03b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 20251: 00802dbd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 20252: 002f945d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 20253: 01312736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 20254: 0045c9b9 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 20255: 01312b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 20256: 012b2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 20257: 0059e211 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 20258: 006d277d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 20258: 006d25ed 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 20259: 012c3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 20260: 00775749 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 20260: 007755b9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 20261: 01188b54 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 20262: 01312a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 20263: 013115d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 20264: 007bd659 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 20264: 007bd4c9 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 20265: 005ea485 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 20266: 0087dbb5 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 20266: 0087da25 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 20267: 011eeab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 20268: 013135e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20269: 00400509 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 20270: 012bc55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 20271: 002f9245 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 20272: 012bafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 20273: 0074513d 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 20273: 00744fad 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 20274: 0131339a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 20275: 013118ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 20276: 002f68e1 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 20277: 0074a6dd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 20278: 00782521 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 20279: 007355d9 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 20280: 0081ab4d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 20281: 00743d81 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 20277: 0074a54d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 20278: 00782391 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 20279: 00735449 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 20280: 0081a9bd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 20281: 00743bf1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 20282: 00338751 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 20283: 0131143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 20284: 00298035 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 20285: 0131172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 20286: 01312308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 20287: 012b4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 20288: 0081b461 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 20289: 00782811 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 20288: 0081b2d1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 20289: 00782681 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 20290: 012b3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 20291: 00820f81 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 20291: 00820df1 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 20292: 012bccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 20293: 012caac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 20294: 0084fe75 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 20294: 0084fce5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 20295: 00514371 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 20296: 012c7e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 20297: 01312dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 20298: 0070fea1 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 20298: 0070fd11 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 20299: 012cb640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 20300: 0032a8dd 70 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 20301: 0071e259 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 20301: 0071e0c9 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 20302: 012ca3e0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 20303: 01311894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 20304: 012bf1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 20305: 007137a5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 20305: 00713615 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 20306: 012000dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 20307: 0081bb15 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 20307: 0081b985 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 20308: 012bea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 20309: 012c708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 20310: 00864da5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 20310: 00864c15 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 20311: 012c8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 20312: 012b5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 20313: 01311514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 20314: 0041c4f5 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 20315: 00678d31 264 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 20316: 012c9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 20317: 005c72a9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 20318: 013132c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 20319: 01200058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 20320: 012b3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 20321: 002be5b9 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 20322: 002f6b3d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 20323: 00496e4d 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 20324: 0083b3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 20324: 0083b211 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 20325: 004b45f9 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 20326: 012ca9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 20327: 0088b399 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 20328: 00817779 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 20329: 008300c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 20327: 0088b209 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 20328: 008175e9 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 20329: 0082ff39 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 20330: 011fa934 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 20331: 0131188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 20332: 0087d98d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 20332: 0087d7fd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 20333: 013116f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 20334: 013129e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 20335: 012cae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 20336: 0080d1c1 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 20336: 0080d031 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 20337: 0032a4a5 320 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 20338: 007fcec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 20339: 00719185 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 20340: 008338ed 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 20338: 007fcd35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 20339: 00718ff5 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 20340: 0083375d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 20341: 011fffd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 20342: 012c8fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_CPU_RESET_EVENT │ │ │ │ 20343: 0045b131 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 20344: 003a3f89 100 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 20345: 006f552d 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 20345: 006f539d 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 20346: 01189ae4 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 20347: 0073bc91 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 20347: 0073bb01 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 20348: 012c0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 20349: 0055d289 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 20350: 011efdcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 20351: 00482ed9 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 20352: 012caca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ - 20353: 006f5679 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 20353: 006f54e9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 20354: 01311b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 20355: 005de8fd 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 20356: 006d5e1d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 20356: 006d5c8d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 20357: 012bff7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 20358: 012b9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 20359: 00544311 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 20360: 006057bd 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 20361: 0071f575 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 20361: 0071f3e5 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 20362: 002d0fd9 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 20363: 006f559d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 20363: 006f540d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 20364: 01311bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 20365: 006d5eed 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 20365: 006d5d5d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 20366: 0050f001 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 20367: 002df11d 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 20368: 012b6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 20369: 007351a1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 20370: 00809165 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 20369: 00735011 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 20370: 00808fd5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 20371: 012c5ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 20372: 013133b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 20373: 011eea34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 20374: 012c4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 20375: 002fb3f9 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 20376: 01188c40 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 20377: 004e5499 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ 20378: 0036c8d9 72 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 20379: 013110bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 20380: 006f5609 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 20381: 006e535d 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 20380: 006f5479 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 20381: 006e51cd 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 20382: 00562cbd 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 20383: 0131293c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 20384: 00541f85 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 20385: 012b3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 20386: 005663bd 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 20387: 006d5fd9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 20387: 006d5e49 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 20388: 005cfde5 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 20389: 013122d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 20390: 006817e1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 20391: 012b61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 20392: 01312c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 20393: 0131178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 20394: 006e54cd 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 20394: 006e533d 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 20395: 013119be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 20396: 007f1cb5 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 20397: 0078b9e5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 20396: 007f1b25 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 20397: 0078b855 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 20398: 01313518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 20399: 013135d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 20400: 012bdaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 20401: 011f851c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 20402: 01312edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 20403: 0131327c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 20404: 01311bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 20405: 004c204d 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 20406: 0044d265 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 20407: 012c7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 20408: 0084cc49 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 20409: 006ee7c9 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ + 20408: 0084cab9 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 20409: 006ee639 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ 20410: 005e30a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 20411: 012b6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 20412: 0131344a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 20413: 005f83d9 1344 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg │ │ │ │ 20414: 00462b6d 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 20415: 00541391 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 20416: 00681811 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 20417: 012b6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 20418: 012b8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 20419: 012be7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 20420: 01312d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 20421: 00843ea9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 20421: 00843d19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 20422: 01312f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 20423: 0077a9a9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 20423: 0077a819 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 20424: 00531449 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 20425: 01312038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 20426: 012b83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 20427: 012c8500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 20428: 005e4a71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 20429: 00877271 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 20429: 008770e1 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 20430: 00541819 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 20431: 0041bfdd 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 20432: 008523c9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 20432: 00852239 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 20433: 011ed7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 20434: 012beca8 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 20435: 00781995 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 20436: 007d2b1d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 20437: 00816349 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 20435: 00781805 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 20436: 007d298d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 20437: 008161b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 20438: 003301a9 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 20439: 012ca7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 20440: 00a64f30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 20440: 00a64d98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 20441: 012be538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 20442: 012be868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 20443: 0050f28d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 20444: 01311ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 20445: 012c08fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 20446: 007467dd 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 20446: 0074664d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 20447: 0054a735 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 20448: 01311c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 20449: 0032a925 70 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 20450: 012bff5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 20451: 005d3b85 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 20452: 012b2fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 20453: 0131388e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20454: 011ecf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 20455: 0089f325 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 20456: 0078219d 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 20455: 0089f195 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 20456: 0078200d 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 20457: 005c1629 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 20458: 0122a00c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 20459: 005e5a0d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 20460: 012123ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl_idx │ │ │ │ 20461: 0045aa0d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 20462: 012b942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 20463: 00842fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 20464: 0081c50d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 20463: 00842e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 20464: 0081c37d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 20465: 004f8755 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 20466: 0052fb09 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20467: 01311e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20468: 0131291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ 20469: 00aae2e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_acpi_pcihp_pci_status │ │ │ │ 20470: 005eee45 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_default_ipa_bit_size │ │ │ │ 20471: 012c1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20472: 012bc6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20473: 012c4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20474: 012bd89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20475: 013138b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20476: 007e2cb9 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20476: 007e2b29 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20477: 012be0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20478: 005e488d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 20479: 012cbed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20480: 0082172d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20481: 0084b4b1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20480: 0082159d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20481: 0084b321 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20482: 012bee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20483: 00882059 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20483: 00881ec9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20484: 004f6efd 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20485: 01301210 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20486: 002fc125 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20487: 01311e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20488: 012b4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20489: 0075fb31 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20489: 0075f9a1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20490: 012bc27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20491: 013118b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20492: 013110a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20493: 007336dd 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20494: 00810bb1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20493: 0073354d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20494: 00810a21 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20495: 011882e0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20496: 0051adb5 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20497: 00822621 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20498: 006edef1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ - 20499: 00869759 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20497: 00822491 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20498: 006edd61 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ + 20499: 008695c9 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20500: 012c7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20501: 01313896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20502: 0077af25 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20503: 00869d09 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20504: 00885d3d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20502: 0077ad95 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20503: 00869b79 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20504: 00885bad 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20505: 00554881 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20506: 013118ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20507: 00319945 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20508: 013127f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20509: 008115c9 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20509: 00811439 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20510: 004401d1 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20511: 012bccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20512: 004b3821 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20513: 0081ebdd 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ - 20514: 006ee0d1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ + 20513: 0081ea4d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20514: 006edf41 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ 20515: 011eb6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20516: 012b4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20517: 006e2a65 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20518: 007313c5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20517: 006e28d5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20518: 00731235 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20519: 01312ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20520: 00897b05 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20521: 0083ead9 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20520: 00897975 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20521: 0083e949 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20522: 01312070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20523: 012c2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20524: 013128e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20525: 011ee9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20526: 01311e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20527: 006e2ad5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20527: 006e2945 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20528: 013125a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20529: 00793be1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20529: 00793a51 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20530: 013131f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20531: 012bc3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20532: 0078bd51 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20533: 00805025 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20532: 0078bbc1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20533: 00804e95 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20534: 012c547c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20535: 0036c629 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 20536: 00538e81 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 20537: 0074471d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20538: 007e7bb9 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20537: 0074458d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20538: 007e7a29 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20539: 013125ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20540: 0087b045 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20540: 0087aeb5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20541: 012cba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20542: 011f8414 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20543: 012b731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20544: 0059ad5d 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20545: 005cfe01 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20546: 012bb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20547: 011f9c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20548: 01188dec 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20549: 013134f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20550: 0041c465 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20551: 00512459 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20552: 01311eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20553: 00718cbd 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20554: 006e2b45 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20553: 00718b2d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20554: 006e29b5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20555: 013127e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20556: 0131225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20557: 0081fd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20557: 0081fbbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20558: 01312858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20559: 0060137d 4 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20560: 007637e5 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20560: 00763655 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20561: 01313354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 20562: 00568515 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20563: 0131135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20564: 012b7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20565: 01313da4 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20566: 01312670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20567: 00443019 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20568: 005d3e09 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20569: 012cab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20570: 0130119c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20571: 012c09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20572: 008781e1 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20572: 00878051 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20573: 012b71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20574: 007007ad 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20574: 0070061d 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20575: 012be5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20576: 012b5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20577: 0131241c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20578: 0121f60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20579: 005a1971 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20580: 01312676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 20581: 01312a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20582: 00806d75 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20582: 00806be5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20583: 011fd2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20584: 01312716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20585: 01312f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 20586: 002c38fd 46 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20587: 004de301 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 20588: 005e057d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20589: 007415b9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20589: 00741429 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20590: 0044b169 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20591: 0050f1f1 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20592: 0050a219 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 20593: 011ec934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20594: 008955fd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20595: 007828e1 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20594: 0089546d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20595: 00782751 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 20596: 00537b4d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20597: 012c5078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 20598: 012ef418 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20599: 011fd274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20600: 013126be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20601: 012c7a6c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20602: 01311ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20603: 00a64e58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20604: 00849f85 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20603: 00a64cc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20604: 00849df5 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20605: 012bb30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20606: 012b9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 20607: 005b6a55 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20608: 0087eb35 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20608: 0087e9a5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20609: 013136aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20610: 01311618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20611: 00851041 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20611: 00850eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20612: 00566359 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20613: 012c4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20614: 012cabc0 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20615: 013128b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20616: 011eb620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20617: 012c3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20618: 00764371 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20618: 007641e1 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20619: 003831d9 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20620: 012c3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20621: 011fd1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20622: 012ba0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20623: 004b38fd 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20624: 00878a45 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20625: 00697ae5 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20624: 008788b5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20625: 006979d9 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20626: 012bb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20627: 007603e1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20627: 00760251 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20628: 005427a1 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20629: 013136de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20630: 012c95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20631: 013122c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20632: 01312e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20633: 01311a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20634: 00338821 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20635: 012c77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20636: 00a69e50 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20636: 00a69cb8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20637: 0043a3e9 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20638: 012bc45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20639: 012bd26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20640: 003ee2b9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20641: 013128a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 20642: 005cc755 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20643: 00422099 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20644: 002be671 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20645: 01311700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 20646: 011ea6c0 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20647: 01311ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20648: 006d0241 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20649: 0073c53d 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20648: 006d00b1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20649: 0073c3ad 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20650: 01312af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20651: 013122b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20652: 00860745 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20652: 008605b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 20653: 012b26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 20654: 00741051 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20655: 0084f289 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20654: 00740ec1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20655: 0084f0f9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20656: 00442d09 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20657: 01313732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20658: 012c4fb0 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 20659: 01312e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20660: 0122005c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20661: 005e97e5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20662: 0089226d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20663: 00736af1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20662: 008920dd 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20663: 00736961 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20664: 002df065 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20665: 0074fe05 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20666: 0081eebd 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20665: 0074fc75 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20666: 0081ed2d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20667: 012c9a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 20668: 005dfd1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20669: 009b894c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20670: 00885569 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20669: 009b87b4 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20670: 008853d9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20671: 013121e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20672: 012c0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20673: 007f8841 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20673: 007f86b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20674: 012b6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20675: 006ecad9 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20675: 006ec949 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20676: 012c85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20677: 00826b05 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20677: 00826975 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20678: 012cbf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20679: 005590d5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20680: 00815dd5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20680: 00815c45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20681: 01311654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20682: 01311f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20683: 002b6fe1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20684: 012c0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20685: 012c597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20686: 011ec8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20687: 006ed40d 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20687: 006ed27d 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20688: 01311c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20689: 00506ae9 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20690: 002bfd99 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20691: 0121ac50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20692: 01312360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20693: 0054d7c9 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20694: 012b5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20695: 00834251 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20695: 008340c1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20696: 0121addc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20697: 012be578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20698: 012ca330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20699: 0081fd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20699: 0081fb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20700: 01311bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20701: 01312fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20702: 01311ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20703: 0080e5bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20703: 0080e42d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20704: 012bb02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 20705: 002eb349 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20706: 012b741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 20707: 005e1e51 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20708: 0079d87d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20709: 00807d41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20708: 0079d6ed 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20709: 00807bb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20710: 012cb410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20711: 012b3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20712: 004402bd 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20713: 012b2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20714: 005d4109 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20715: 0121ad58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20716: 0131235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20717: 012c2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20718: 011f147c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 20719: 0120c0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20720: 012c3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20721: 008350dd 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20722: 00711f01 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20721: 00834f4d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20722: 00711d71 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20723: 013134fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 20724: 005d7839 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20725: 011fa178 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20726: 012c3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20727: 012c4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20728: 012b5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20729: 00586421 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -20735,1201 +20735,1201 @@ │ │ │ │ 20731: 012c2870 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20732: 012bd1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20733: 01313390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20734: 0030290d 88 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20735: 012ca270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20736: 002b9ca1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 20737: 0054b035 120 FUNC GLOBAL DEFAULT 12 iommufd_change_process_capable │ │ │ │ - 20738: 007f87c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20738: 007f8639 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20739: 005cdd7d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20740: 013112ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20741: 005238b5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20742: 00760a25 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20742: 00760895 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20743: 01313db0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20744: 01311f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20745: 00400495 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20746: 006e6db1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20746: 006e6c21 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20747: 002b6e61 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20748: 01313dad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20749: 0087ad6d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20749: 0087abdd 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20750: 012c583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20751: 012b6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20752: 00523711 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20753: 01211ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20754: 012b6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20755: 01311a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20756: 005d48d1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20757: 0121fe4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ 20758: 002c2891 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20759: 013009e8 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20760: 005cfad9 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20761: 013117f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20762: 006ec941 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20762: 006ec7b1 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ 20763: 005b4471 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20764: 002b8d15 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20765: 0038e285 192 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20766: 013132f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20767: 01211bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ 20768: 005b8c3d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20769: 012c11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20770: 0081fef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20771: 006e6e69 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20770: 0081fd61 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20771: 006e6cd9 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20772: 012c685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20773: 01313e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20774: 012c8fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_ON_EVENT │ │ │ │ 20775: 013112b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20776: 00885271 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20776: 008850e1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20777: 011eb59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20778: 01189bb0 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 20779: 012c76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20780: 006ed24d 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20780: 006ed0bd 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20781: 01311f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20782: 0057e491 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20783: 012b76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20784: 01211b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20785: 005e9005 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20786: 00873d2d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20786: 00873b9d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20787: 005df4e9 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 20788: 0043ef79 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20789: 012b3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20790: 004413b9 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20791: 0089d7f9 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20791: 0089d669 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20792: 00681209 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20793: 002b5b05 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20794: 0034340d 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20795: 013111cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20796: 011fb174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20797: 00885c59 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20797: 00885ac9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20798: 01312010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20799: 012b9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20800: 0088c949 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20800: 0088c7b9 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20801: 01312a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20802: 013138d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20803: 00805321 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20803: 00805191 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20804: 012c582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20805: 006e6f21 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20806: 0078c539 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20805: 006e6d91 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20806: 0078c3a9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20807: 00442bd5 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20808: 007a6ddd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20808: 007a6c4d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20809: 012bd6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20810: 01213ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20811: 005e876d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20812: 007fd285 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20812: 007fd0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 20813: 005b70f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20814: 011fb0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20815: 00305fc1 160 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20816: 01213be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20817: 006e6fd9 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20817: 006e6e49 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ 20818: 005d84d5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20819: 01188070 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20820: 01311632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20821: 01188c84 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20822: 013117e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20823: 0131141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20824: 007f1761 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20825: 00821465 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20824: 007f15d1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20825: 008212d5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20826: 012b8530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20827: 012235fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20828: 013133ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20829: 007e83d5 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20829: 007e8245 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20830: 013132ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20831: 004f557d 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20832: 01213b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20833: 0131125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20834: 013127d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20835: 013137b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20836: 012c2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20837: 00840509 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20837: 00840379 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20838: 00331515 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20839: 01312f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20840: 01311aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20841: 0076d9b9 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20841: 0076d829 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20842: 01312316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 20843: 0052c5c9 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20844: 006822d5 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20845: 012b2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20846: 0131335a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20847: 012be6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20848: 0055aaa5 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20849: 013110c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20850: 00838281 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20851: 0080c471 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20850: 008380f1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20851: 0080c2e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 20852: 005e51ad 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ - 20853: 0068645d 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20853: 006863a5 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20854: 011ec82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20855: 00553bc5 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 20856: 01311bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20857: 005d494d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20858: 00552b65 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20859: 0074f215 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20859: 0074f085 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20860: 0131253a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 20861: 012c3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20862: 01313064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20863: 012c02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20864: 0131354e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20865: 00518169 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20866: 0032c599 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20867: 013126ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20868: 00524ec5 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20869: 00749321 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20869: 00749191 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20870: 002fa511 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20871: 01312e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20872: 006d02cd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20872: 006d013d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20873: 01312242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20874: 012c05cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20875: 01312894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20876: 00558981 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20877: 005118ed 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 20878: 005e5f75 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20879: 012c1ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20880: 0077000d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20881: 008488e9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20880: 0076fe7d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20881: 00848759 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20882: 004b5bd1 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20883: 00829665 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20883: 008294d5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20884: 01189b14 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20885: 012bc17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20886: 00421da1 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20887: 011f8288 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20888: 005e73d9 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20889: 003b8b49 186 FUNC GLOBAL DEFAULT 12 cxl_extents_overlaps_dpa_range │ │ │ │ 20890: 012c32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 20891: 0056af81 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20892: 012c99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20893: 00442429 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20894: 0122a054 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20895: 012b752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20896: 006e2111 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20897: 008502ad 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20896: 006e1f81 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20897: 0085011d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20898: 005fc649 168 FUNC GLOBAL DEFAULT 12 cpsr_write_from_spsr_elx │ │ │ │ 20899: 01188730 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20900: 012c86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20901: 00a7f224 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20901: 00a7f08c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20902: 0121ded8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20903: 01313378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20904: 01203700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20905: 01312068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20906: 012bc3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 20907: 012c4920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20908: 011fd928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ - 20909: 0085eded 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20910: 006e2185 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20909: 0085ec5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20910: 006e1ff5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ 20911: 005a6f4d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20912: 012c93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20913: 012075e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20914: 012c754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20915: 012c0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20916: 008a083d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20917: 007abe51 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20916: 008a06ad 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20917: 007abcc1 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20918: 011fd8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20919: 01313310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 20920: 002eb89d 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20921: 01207564 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20922: 01312a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20923: 012c3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20924: 01313088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20925: 006cef09 496 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20925: 006ced79 496 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ 20926: 005b78b1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20927: 012c2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20928: 012c73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20929: 0120367c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20930: 01312840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 20931: 004da0e1 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 20932: 0085f315 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20932: 0085f185 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20933: 01312ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20934: 012c95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20935: 012b4e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20936: 006e21f9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20936: 006e2069 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20937: 012c31e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20938: 004f6545 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 20939: 012bf55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20940: 012bc2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20941: 012b42c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 20942: 004fddb9 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20943: 002ffead 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20944: 00571da1 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20945: 011fd820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20946: 0058621d 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20947: 006dec8d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20947: 006deafd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ 20948: 00614ed5 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20949: 00450051 80 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20950: 00397709 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20951: 0131173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20952: 012074e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20953: 005929b1 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20954: 0089f581 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20954: 0089f3f1 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20955: 012c82f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20956: 01313214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20957: 008332ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20958: 008896dd 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20957: 0083311d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20958: 0088954d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20959: 012c75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20960: 0077ae89 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20961: 006dedbd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20960: 0077acf9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20961: 006dec2d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ 20962: 013114c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20963: 006d0351 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20963: 006d01c1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20964: 01312776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20965: 012b4ef8 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20966: 005f7e61 36 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ - 20967: 0074e925 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 20967: 0074e795 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 20968: 01229f58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20969: 01312ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 20970: 011882f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20971: 012c4a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20972: 005188ed 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20973: 003ef9f5 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20974: 012c059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20975: 012c1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 20976: 005b7515 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 20977: 00569df5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20978: 012c2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20979: 0082a231 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20979: 0082a0a1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20980: 01311138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20981: 0076d48d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20982: 008146a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20983: 006d03d5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20981: 0076d2fd 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20982: 00814511 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20983: 006d0245 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20984: 00562f91 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 20985: 002c9dc5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20986: 00808309 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20986: 00808179 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20987: 0058380d 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20988: 0033b2f5 424 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ 20989: 005b7189 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20990: 012c2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20991: 01312b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20992: 006d0df9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20992: 006d0c69 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20993: 0121f060 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20994: 00861ad9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20994: 00861949 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20995: 0057e401 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20996: 006d056d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20996: 006d03dd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20997: 012c3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20998: 01311b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20999: 002a80a1 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 21000: 0131329e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 21001: 012cbe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 21002: 01311edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 21003: 005e4b79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 21004: 006d1069 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 21005: 0089b665 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 21004: 006d0ed9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 21005: 0089b4d5 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 21006: 012b3580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 21007: 0120f544 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ 21008: 005e3d7d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 21009: 006d05f1 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 21009: 006d0461 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 21010: 01311bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 21011: 012b8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 21012: 012c8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 21013: 00393889 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 21014: 005744a5 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 21015: 012c8320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 21016: 01220920 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_d │ │ │ │ - 21017: 0089adcd 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 21017: 0089ac3d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 21018: 004b3531 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 21019: 012b6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 21020: 012c8550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 21021: 012c3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 21022: 008a2a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 21022: 008a2875 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 21023: 012be708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 21024: 01220a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_h │ │ │ │ 21025: 012bdaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 21026: 012c9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21027: 005d89c5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 21028: 0083e321 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 21028: 0083e191 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 21029: 005d49cd 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 21030: 0033b685 220 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 21031: 005429f1 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 21032: 006d1309 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 21032: 006d1179 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 21033: 01312994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 21034: 012c00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 21035: 0087c8a5 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 21036: 0078560d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 21037: 0088b611 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 21038: 006d0689 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 21035: 0087c715 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 21036: 0078547d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 21037: 0088b481 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 21038: 006d04f9 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 21039: 012bd54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 21040: 013111fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 21041: 005231f5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ 21042: 012209a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_s │ │ │ │ - 21043: 00843019 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 21043: 00842e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 21044: 0052238d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 21045: 0041f74d 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 21046: 006d0e95 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 21046: 006d0d05 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 21047: 012c17f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 21048: 012c755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 21049: 008808b1 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 21049: 00880721 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 21050: 01312ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 21051: 006ded25 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 21051: 006deb95 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 21052: 0032f8d9 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 21053: 002cd855 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 21054: 00862251 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 21055: 00a7f1dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 21054: 008620c1 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 21055: 00a7f044 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 21056: 01312026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 21057: 006d1111 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 21057: 006d0f81 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 21058: 012b6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 21059: 006dee51 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 21059: 006decc1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 21060: 012b6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 21061: 005ccad5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 21062: 00833091 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 21062: 00832f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 21063: 01220164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 21064: 007fc781 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 21065: 0084cd31 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 21064: 007fc5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 21065: 0084cba1 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 21066: 0050a29d 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 21067: 012b27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 21068: 012b5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 21069: 0121dfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 21070: 006f8fa5 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 21070: 006f8e15 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 21071: 012c4880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 21072: 013136a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 21073: 006e98a1 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 21073: 006e9711 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 21074: 0055a7dd 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 21075: 012bc8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 21076: 006d3a4d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 21076: 006d38bd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 21077: 012c7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 21078: 00309f61 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 21079: 00883395 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 21079: 00883205 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 21080: 01312f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 21081: 006d1395 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 21082: 006f90a1 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 21081: 006d1205 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 21082: 006f8f11 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 21083: 012b3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 21084: 011897e8 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 21085: 005257dd 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 21086: 006d3abd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 21086: 006d392d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 21087: 0033965d 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 21088: 012bd56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 21089: 00537fed 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 21090: 003793e9 436 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 21091: 00769119 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 21091: 00768f89 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 21092: 013113d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 21093: 012b5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 21094: 01312746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 21095: 0121ef58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 21096: 012b8c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 21097: 012baa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 21098: 012c038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 21099: 0057604d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 21100: 006f919d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 21100: 006f900d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 21101: 002b5761 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 21102: 006d0f31 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 21102: 006d0da1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 21103: 012c8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 21104: 0131260c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 21105: 01216948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 21106: 0087ba95 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 21107: 006d3b31 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 21106: 0087b905 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 21107: 006d39a1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 21108: 012167bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ 21109: 005dbd55 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 21110: 0053ec29 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 21111: 006d11b9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 21111: 006d1029 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 21112: 012bc6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 21113: 007f8ccd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 21113: 007f8b3d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 21114: 00553561 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 21115: 012168c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 21116: 01311780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 21117: 0131174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 21118: 012b44fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 21119: 012b776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 21120: 00ab490c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 21121: 012c1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 21122: 012c74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 21123: 012b85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 21124: 012c561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 21125: 007bb245 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 21125: 007bb0b5 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 21126: 012b9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 21127: 01312752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 21128: 0053adf5 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 21129: 00581bf5 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 21130: 008023c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 21131: 0079c075 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 21132: 006e3ae5 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 21130: 00802239 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 21131: 0079bee5 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 21132: 006e3955 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 21133: 003307fd 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 21134: 006d1425 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 21134: 006d1295 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 21135: 01216840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 21136: 01184cc0 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 21137: 0086991d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 21138: 008865b5 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 21137: 0086978d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 21138: 00886425 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 21139: 004744c1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 21140: 0084339d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 21140: 0084320d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 21141: 005d6f1d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 21142: 0122a270 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 21143: 012b71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 21144: 00295ed5 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 21145: 01312bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 21146: 011894a8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 21147: 01311f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 21148: 012b6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 21149: 00527aa9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 21150: 007fca51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 21150: 007fc8c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 21151: 012b8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 21152: 002eb88d 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 21153: 00523311 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 21154: 01311610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 21155: 012bea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 21156: 0087dfc1 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 21156: 0087de31 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 21157: 012c3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 21158: 0115aaac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 21159: 006e3bd9 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 21159: 006e3a49 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 21160: 01312808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 21161: 012c8250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 21162: 012ba15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 21163: 0072d149 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 21163: 0072cfb9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 21164: 005b76cd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 21165: 006d0fcd 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 21166: 008836b1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 21167: 0081eb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 21165: 006d0e3d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 21166: 00883521 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 21167: 0081e9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 21168: 012c36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 21169: 00514db1 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 21170: 012be858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 21171: 013120a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 21172: 012b715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 21173: 006c4c65 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 21174: 00828581 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 21173: 006c4ab1 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 21174: 008283f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 21175: 01311512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 21176: 006d1261 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 21176: 006d10d1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 21177: 0131192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 21178: 01312768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 21179: 013111d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 21180: 007fd825 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 21180: 007fd695 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 21181: 00614af9 42 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ - 21182: 0070f4d5 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 21182: 0070f345 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 21183: 012b31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 21184: 012b5518 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 21185: 01311b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 21186: 002b7461 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 21187: 01311ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 21188: 004e5961 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 21189: 012c8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 21190: 012bd0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 21191: 0059cd15 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 21192: 01312df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 21193: 002c3c4d 44 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 21194: 0089bf55 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 21195: 006d3bd1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 21194: 0089bdc5 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 21195: 006d3a41 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 21196: 002f5e15 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 21197: 0118922c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 21198: 0078dbc5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 21199: 006d14b1 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 21198: 0078da35 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 21199: 006d1321 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 21200: 012b2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 21201: 012c8b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 21202: 007f8bad 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 21202: 007f8a1d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 21203: 00524125 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 21204: 006d3c41 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 21205: 007e5a9d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 21206: 008a7425 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 21204: 006d3ab1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 21205: 007e590d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 21206: 008a7295 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 21207: 012c2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 21208: 00757c6d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 21208: 00757add 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 21209: 005b6195 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 21210: 0131343c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 21211: 002b585d 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 21212: 01311302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 21213: 00783211 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 21213: 00783081 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 21214: 012b7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 21215: 00571449 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 21216: 01229fbc 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 21217: 012be978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 21218: 007b7a21 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 21218: 007b7891 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 21219: 012ba8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 21220: 00859df1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 21220: 00859c61 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 21221: 0032b28d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 21222: 012c1598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 21223: 013110a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 21224: 01311820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 21225: 005c1959 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 21226: 00892ded 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 21227: 006d3cb5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 21226: 00892c5d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 21227: 006d3b25 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ 21228: 005df009 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 21229: 005c00c9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 21230: 012caf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 21231: 013130c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 21232: 0053d015 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 21233: 012c64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 21234: 0131385c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 21235: 0089acd1 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 21235: 0089ab41 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 21236: 01311fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 21237: 005dfd09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 21238: 012c2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 21239: 012baa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 21240: 004b4d0d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 21241: 012cb914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 21242: 013110af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 21243: 012b4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 21244: 012c3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 21245: 013134a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 21246: 01188794 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 21247: 012bec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 21248: 00a62794 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 21248: 00a625fc 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 21249: 005d38f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 21250: 012c8750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 21251: 013129c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 21252: 0041faf1 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 21253: 00855319 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 21253: 00855189 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 21254: 012bb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 21255: 00599065 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 21256: 00a64ee8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 21256: 00a64d50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 21257: 005e39f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 21258: 009d98fc 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 21258: 009d9764 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 21259: 013111b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 21260: 007637f9 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 21261: 007fd02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 21260: 00763669 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 21261: 007fce9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 21262: 0121ee50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 21263: 012b8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 21264: 0032f4c1 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 21265: 009d98f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 21265: 009d9760 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 21266: 013115bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 21267: 0131217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 21268: 012c5f38 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 21269: 00824cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 21269: 00824b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 21270: 00428b59 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 21271: 0131279c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 21272: 0078fb75 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 21272: 0078f9e5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 21273: 01313868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 21274: 00574561 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 21275: 00811119 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 21276: 00883b79 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 21275: 00810f89 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 21276: 008839e9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 21277: 012bca7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 21278: 01312dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 21279: 008a63e5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 21279: 008a6255 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 21280: 002f5e1d 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 21281: 00843a81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 21281: 008438f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 21282: 012c5de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 21283: 01310e0f 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 21284: 012cb834 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 21285: 009d97ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 21285: 009d9614 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 21286: 00571cd9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 21287: 01312d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 21288: 012b6724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 21289: 005dee15 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 21290: 0056398d 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 21291: 0131389e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21292: 013121d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 21293: 0071ecdd 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 21294: 00885185 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 21295: 00832eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 21293: 0071eb4d 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 21294: 00884ff5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 21295: 00832d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 21296: 002c97cd 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 21297: 012cbe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 21298: 005e3849 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 21299: 0120c1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 21300: 013132d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 21301: 007e47dd 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 21301: 007e464d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 21302: 005eef19 116 FUNC GLOBAL DEFAULT 12 common_semi_set_ret │ │ │ │ 21303: 003ebc3d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 21304: 012c5c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 21305: 012b81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 21306: 008a5c45 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 21306: 008a5ab5 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 21307: 012cbc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 21308: 013122a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 21309: 007fc385 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 21309: 007fc1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 21310: 012c4590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 21311: 005df5b1 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 21312: 008732a5 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 21312: 00873115 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 21313: 012186ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_h │ │ │ │ 21314: 005df15d 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 21315: 0052c2ed 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 21316: 0081ccd9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 21316: 0081cb49 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 21317: 013135ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 21318: 012cb6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 21319: 003ebaad 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 21320: 00819bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 21320: 00819a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 21321: 00569719 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 21322: 012b30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 21323: 00562e01 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 21324: 01311858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 21325: 0088d0a5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 21326: 008596a5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 21325: 0088cf15 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 21326: 00859515 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 21327: 0118601c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 21328: 00835019 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 21328: 00834e89 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 21329: 00445911 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 21330: 00858f6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 21331: 007e9939 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 21330: 00858ddd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 21331: 007e97a9 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 21332: 01218628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_s │ │ │ │ 21333: 012b754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 21334: 00782e65 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 21334: 00782cd5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 21335: 01312c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 21336: 008222c9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 21336: 00822139 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 21337: 013110e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 21338: 005e8ead 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 21339: 005fbb01 450 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ 21340: 0060fff9 28 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 21341: 01313c68 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 21342: 0032cdb9 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 21343: 002eb911 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 21344: 005fda71 158 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 21345: 012ca790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 21346: 0131258a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 21347: 00819b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 21347: 008199f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 21348: 0131239e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 21349: 005bab85 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 21350: 01313516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 21351: 012bc5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 21352: 007342b5 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 21352: 00734125 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 21353: 01312ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 21354: 013129b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 21355: 007a18f5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 21355: 007a1765 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 21356: 01312af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 21357: 01313682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 21358: 0074aa05 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 21358: 0074a875 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 21359: 005dfe9d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 21360: 00846a05 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 21360: 00846875 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 21361: 012c90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 21362: 008154bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 21362: 0081532d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 21363: 012be318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 21364: 0131314e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 21365: 002b7161 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 21366: 002f63f9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 21367: 01311cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 21368: 012b716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 21369: 0073be7d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 21370: 006e068d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 21369: 0073bced 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 21370: 006e04fd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 21371: 012bb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 21372: 005eebc1 4 FUNC GLOBAL DEFAULT 12 kvm_arm_mte_supported │ │ │ │ 21373: 01311eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 21374: 0131295a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 21375: 012c071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 21376: 004b60b5 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 21377: 005c0435 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 21378: 01312a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 21379: 005f2dbd 1740 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_interrupt │ │ │ │ 21380: 012bf128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 21381: 012b28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 21382: 007fcb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 21382: 007fc9b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 21383: 01311662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 21384: 006e07b1 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 21385: 0083d481 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 21384: 006e0621 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 21385: 0083d2f1 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 21386: 00586731 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 21387: 0121573c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 21388: 013110f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 21389: 00881651 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 21389: 008814c1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 21390: 013134ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 21391: 012c01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 21392: 01311146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 21393: 00839835 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 21393: 008396a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 21394: 012c9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 21395: 012c9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 21396: 0074a311 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 21396: 0074a181 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 21397: 002cb7d5 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 21398: 007f0719 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 21399: 00854ab9 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 21398: 007f0589 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 21399: 00854929 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 21400: 002c4a45 250 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ 21401: 005c0e31 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 21402: 012c4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 21403: 012bcd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 21404: 0075ed1d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 21405: 00833361 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 21404: 0075eb8d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 21405: 008331d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 21406: 013116d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 21407: 01189034 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ 21408: 011781c4 12 OBJECT GLOBAL DEFAULT 21 arm_machine_interfaces │ │ │ │ - 21409: 008564e9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 21409: 00856359 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 21410: 00596af1 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 21411: 006159d1 102 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 21412: 012be0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 21413: 012bfe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 21414: 00845df9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 21415: 0087c6a1 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 21416: 00820621 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 21414: 00845c69 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 21415: 0087c511 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 21416: 00820491 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 21417: 0131274c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 21418: 012c1988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 21419: 0052b6d9 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 21420: 01311a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 21421: 012b5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ 21422: 012c6f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 21423: 007fbf11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 21424: 00737de1 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 21423: 007fbd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 21424: 00737c51 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 21425: 013134d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 21426: 012cc000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 21427: 012bb3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 21428: 01311322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 21429: 011880a4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 21430: 008a73a1 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 21430: 008a7211 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 21431: 013119fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 21432: 0053434d 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 21433: 00615911 96 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 21434: 01311daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 21435: 002bae59 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 21436: 012c907c 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 21437: 012bda2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 21438: 007314f1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 21438: 00731361 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 21439: 005244f1 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 21440: 004f8559 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 21441: 007bd5e1 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 21441: 007bd451 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 21442: 0131381e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 21443: 005698b9 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 21444: 012c34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 21445: 012c8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 21446: 0073fecd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 21446: 0073fd3d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 21447: 012263e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 21448: 007b1eb5 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 21448: 007b1d25 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 21449: 012264e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 21450: 00394d5d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 21451: 00868bb5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 21451: 00868a25 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 21452: 002c1ac9 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 21453: 006e3ea5 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 21454: 0083e945 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 21453: 006e3d15 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 21454: 0083e7b5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 21455: 012c4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 21456: 00805181 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 21456: 00804ff1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 21457: 013127b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 21458: 0079330d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 21458: 0079317d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 21459: 01313080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 21460: 006f42bd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 21460: 006f412d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 21461: 012b6cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 21462: 00851655 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 21463: 0085dba5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 21464: 007aa9cd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 21465: 006f4c69 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 21462: 008514c5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 21463: 0085da15 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 21464: 007aa83d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 21465: 006f4ad9 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 21466: 013116c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 21467: 012bfc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 21468: 012b799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 21469: 006f4349 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 21469: 006f41b9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 21470: 01226464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 21471: 007f07f5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 21472: 006e3f95 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 21471: 007f0665 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 21472: 006e3e05 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ 21473: 005d90f1 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 21474: 012becf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 21475: 006e08b1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 21475: 006e0721 96 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ 21476: 00340b35 46 FUNC GLOBAL DEFAULT 12 cxl_destroy_cci │ │ │ │ - 21477: 00861f99 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 21477: 00861e09 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 21478: 012c653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ - 21479: 006f24e5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ + 21479: 006f2355 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ 21480: 012cc0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 21481: 006e099d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 21481: 006e080d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 21482: 00587d29 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 21483: 012c6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 21484: 007fe389 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 21485: 0084c589 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 21484: 007fe1f9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 21485: 0084c3f9 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 21486: 012c18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 21487: 006f43e1 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 21487: 006f4251 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 21488: 01311440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 21489: 007494d9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 21490: 0088bec9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 21489: 00749349 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 21490: 0088bd39 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 21491: 012b6c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 21492: 013128cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 21493: 013117f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 21494: 012c02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 21495: 008a2cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 21495: 008a2b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 21496: 00530a5d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 21497: 006d6f75 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 21498: 00822161 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 21497: 006d6de5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 21498: 00821fd1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21499: 012c4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 21500: 0072c491 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 21500: 0072c301 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 21501: 012c8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21502: 0084f88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21502: 0084f6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21503: 012c8fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_EMULATE_FIRMWARE_RESET_EVENT │ │ │ │ 21504: 012b746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ - 21505: 006f270d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ + 21505: 006f257d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ 21506: 013112a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21507: 006d7001 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21507: 006d6e71 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21508: 00581a29 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21509: 0080926d 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21510: 00887ff9 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21509: 008090dd 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21510: 00887e69 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21511: 01313342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21512: 0071f1b9 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21513: 0088eed9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21512: 0071f029 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21513: 0088ed49 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21514: 0056377d 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21515: 01311580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21516: 012baafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 21517: 0084e589 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21517: 0084e3f9 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21518: 01312ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21519: 0041fe41 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21520: 01311a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21521: 008688c1 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21521: 00868731 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21522: 012c25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21523: 00565f51 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21524: 008a2c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ - 21525: 006d70b9 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21524: 008a2b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 21525: 006d6f29 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21526: 013127ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 21527: 0082196d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21527: 008217dd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21528: 011f1500 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21529: 00544749 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21530: 012be8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21531: 012b3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21532: 002ca62d 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21533: 01222b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21534: 0078fc75 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21534: 0078fae5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21535: 012c9900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21536: 002ce4dd 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21537: 012b2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21538: 012b738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21539: 01311c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21540: 012c797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21541: 012c4600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 21542: 005f8081 256 FUNC GLOBAL DEFAULT 12 arm_init_cpreg_list │ │ │ │ - 21543: 006db755 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21543: 006db5c5 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21544: 01311a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21545: 002bc8e5 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21546: 012be758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21547: 01311d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21548: 00876285 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21549: 00858015 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21548: 008760f5 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21549: 00857e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 21550: 012b933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 21551: 0052c76d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21552: 008a7105 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21552: 008a6f75 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21553: 0054d9b9 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 21554: 01311088 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 21555: 01312550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 21556: 0071fb55 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21556: 0071f9c5 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21557: 012c45b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21558: 012cb190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21559: 011f8c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21560: 012ca9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21561: 0060a811 260 FUNC GLOBAL DEFAULT 12 define_at_insn_regs │ │ │ │ 21562: 013120c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21563: 007829c9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21564: 007fcf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21563: 00782839 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21564: 007fcdad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21565: 006093e1 148 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21566: 012bd58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21567: 0059dd95 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21568: 00562c2d 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21569: 006db835 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21570: 006e13a9 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21571: 0081c9b9 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21569: 006db6a5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21570: 006e1219 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21571: 0081c829 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 21572: 005dbce5 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21573: 012bcd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21574: 005836a9 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21575: 0038e1f5 144 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21576: 00681299 72 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21577: 00589dfd 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21578: 00736365 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21578: 007361d5 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 21579: 005cc435 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21580: 00885ef5 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21580: 00885d65 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 21581: 01312612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 21582: 00871225 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21583: 00776951 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21582: 00871095 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21583: 007767c1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 21584: 005ca7bd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21585: 0085b1f5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21585: 0085b065 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21586: 012b3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21587: 0121e508 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21588: 012b5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21589: 012bca6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21590: 002c30f1 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21591: 007fc691 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21591: 007fc501 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21592: 012c053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21593: 0081cd2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21594: 0071f169 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21593: 0081cb9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21594: 0071efd9 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21595: 0032b6d1 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21596: 00861139 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21596: 00860fa9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21597: 003ebba1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21598: 012c673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21599: 006c8cdd 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21599: 006c8b4d 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21600: 01312552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 21601: 0059b00d 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21602: 006d6de5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21602: 006d6c55 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21603: 0121f588 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21604: 006e7b51 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21604: 006e79c1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21605: 01312594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21606: 012c41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21607: 005e9079 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21608: 006d6e4d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21609: 0089d959 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21608: 006d6cbd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21609: 0089d7c9 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21610: 012bb63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21611: 00771a25 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21611: 00771895 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21612: 003eba31 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21613: 004f6929 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21614: 012be348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21615: 012b985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 21616: 00610245 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21617: 006e7d49 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21617: 006e7bb9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21618: 012b3070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21619: 01311dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21620: 013118fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21621: 006e9891 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21622: 00850389 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21623: 00825ed1 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21624: 006d6ee1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21621: 006e9701 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21622: 008501f9 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21623: 00825d41 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21624: 006d6d51 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21625: 01222a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21626: 0072cc69 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21627: 00840879 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21626: 0072cad9 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21627: 008406e9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21628: 01313328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 21629: 00464c85 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21630: 00806f71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21630: 00806de1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21631: 01310db4 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ 21632: 005af0c1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21633: 002f0c19 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21634: 01312b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21635: 0055866d 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21636: 0077ad71 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21636: 0077abe1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21637: 01312f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21638: 003eafd5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21639: 01312862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21640: 005d1035 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21641: 00599d3d 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21642: 01311a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21643: 012efd1c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21644: 012c0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21645: 002bdff5 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21646: 008837a5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21646: 00883615 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21647: 013134ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21648: 012bd2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21649: 0131388c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 21650: 005b3f09 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21651: 012b9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 21652: 005b3f3d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 21653: 002feec5 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 21654: 008595e5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21654: 00859455 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21655: 01313076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 21656: 005b3f75 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 21657: 005b4039 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 21658: 005b4079 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21659: 012c3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21660: 012c76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 21661: 005b40bd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21662: 00828ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21662: 00828955 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21663: 0131328a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21664: 012c6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 21665: 0052c759 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21666: 01312c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21667: 0074afb1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21667: 0074ae21 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21668: 012c4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21669: 013123d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21670: 012c757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21671: 012c0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21672: 00857bc5 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21672: 00857a35 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21673: 01223704 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ - 21674: 008a2af5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 21674: 008a2965 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 21675: 013119c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21676: 002f8179 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21677: 00823b69 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21677: 008239d9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21678: 012ba94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21679: 0131374a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 21680: 005dbd71 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21681: 006cc261 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21681: 006cc0d1 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21682: 012beea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 21683: 012c2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21684: 007e5c15 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21684: 007e5a85 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 21685: 0056ccc1 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21686: 01311110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21687: 0082667d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21688: 00765cd5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21687: 008264ed 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21688: 00765b45 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21689: 012c0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21690: 012b951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21691: 006efa49 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21691: 006ef8b9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21692: 012c3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21693: 0084151d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21693: 0084138d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21694: 012bd9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21695: 012c7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21696: 0055d2b1 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21697: 0131363e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21698: 0060f3d1 372 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21699: 003395ad 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21700: 012128d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ 21701: 00610349 56 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21702: 00330c25 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 21703: 012b5e08 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21704: 0084cdf9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21705: 00741355 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21704: 0084cc69 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21705: 007411c5 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21706: 012c1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21707: 012c48f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21708: 005637e9 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21709: 0084d899 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21710: 00785599 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21709: 0084d709 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21710: 00785409 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21711: 011f9938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21712: 012c7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21713: 012bd52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21714: 01188dd4 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21715: 0050db79 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 21716: 005afd69 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21717: 01311d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21718: 012be928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21719: 011fedc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21720: 006ea5d9 76 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21720: 006ea449 76 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21721: 012c0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21722: 0089b815 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21723: 006cc241 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21724: 007159cd 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21722: 0089b685 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21723: 006cc0b1 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21724: 0071583d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21725: 0131118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 21726: 0053c045 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21727: 01311f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 21728: 01313438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 21729: 005c631d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21730: 01311dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21731: 00595d85 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21732: 011fed44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21733: 00561e05 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21734: 0044df39 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21735: 00562e91 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21736: 00842cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21736: 00842b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21737: 0131208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21738: 01311f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 21739: 013110b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21740: 013129e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21741: 01311992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21742: 0074a2c9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21743: 0075b5e9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21744: 00859fb9 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21742: 0074a139 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21743: 0075b459 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21744: 00859e29 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21745: 0121bb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21746: 0121e820 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21747: 00765b09 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21747: 00765979 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21748: 012b943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 21749: 005e2d49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21750: 0072cd09 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21751: 00871381 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21750: 0072cb79 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21751: 008711f1 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21752: 0066cc71 1340 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21753: 01313da9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21754: 002da2bd 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21755: 012cb6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21756: 012b4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21757: 012c7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21758: 012b52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21759: 00828275 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21759: 008280e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21760: 013130de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21761: 0078faa1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21761: 0078f911 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 21762: 0131205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21763: 00816519 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21763: 00816389 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21764: 002fd799 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21765: 0087e869 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21766: 0087570d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21765: 0087e6d9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21766: 0087557d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21767: 01312bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21768: 012bb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21769: 01222918 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ 21770: 005e3ad9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21771: 0040c761 320 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21772: 013123c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21773: 0038c439 148 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21774: 0131209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21775: 00587831 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21776: 01312a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21777: 00553439 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21778: 0074afad 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21779: 00755451 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21778: 0074ae1d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21779: 007552c1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21780: 012c711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 21781: 005e2b99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21782: 00477981 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21783: 012c47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21784: 012c2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21785: 012cbe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21786: 012c8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ 21787: 0060ed21 356 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21788: 0088c031 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21789: 0072f949 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21788: 0088bea1 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21789: 0072f7b9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 21790: 00610bb9 340 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21791: 012c573c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21792: 002c9741 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21793: 012b2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21794: 013133ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21795: 0078f891 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21795: 0078f701 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21796: 01312884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21797: 01312bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21798: 0058eac5 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 21799: 0052bfc1 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21800: 003a2ec5 564 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21801: 00846661 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21801: 008464d1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21802: 011febb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21803: 012b2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 21804: 012c2068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21805: 01311f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21806: 01311420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21807: 006eb871 290 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21807: 006eb6e1 290 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21808: 01313258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 21809: 005b6a9d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21810: 012b3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21811: 005678f1 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21812: 012c1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 21813: 01311c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21814: 01311a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21815: 011feb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21816: 007fcc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21816: 007fcadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21817: 002b8151 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21818: 006e0f21 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21819: 00781cb1 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21818: 006e0d91 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21819: 00781b21 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21820: 013122f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21821: 01312d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21822: 012bc6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21823: 013118ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21824: 012c4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21825: 01311764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21826: 012c74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21827: 0086fc51 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21827: 0086fac1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 21828: 00536e9d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21829: 00525a61 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21830: 0083b809 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21830: 0083b679 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21831: 01313092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21832: 013121c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21833: 01312bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21834: 006863fd 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21835: 0075f9c9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21834: 00686345 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21835: 0075f839 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21836: 01310630 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21837: 0033b1f1 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21838: 013124cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21839: 012c1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21840: 012b722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21841: 00301045 208 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21842: 006ce685 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21843: 007d2bd5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21842: 006ce4f5 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21843: 007d2a45 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21844: 011f7de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21845: 0082facd 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21845: 0082f93d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21846: 004f6e05 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21847: 00846925 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21847: 00846795 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21848: 012c8a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21849: 012c72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21850: 0083bae9 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21851: 0072e4a9 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21850: 0083b959 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21851: 0072e319 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21852: 01186318 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21853: 012b9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21854: 0057090d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21855: 012bce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21856: 012b8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21857: 01313434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 21858: 005b3bd9 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21859: 00536131 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 21860: 012b3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21861: 008a5bed 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21861: 008a5a5d 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21862: 012c0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21863: 012b700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21864: 012bed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 21865: 005693d1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21866: 00680a2d 74 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21867: 01312c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21868: 01312432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21869: 012c1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 21870: 008510f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 21870: 00850f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 21871: 012c4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21872: 006dd22d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21872: 006dd09d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21873: 013129a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21874: 0085f38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21874: 0085f1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 21875: 005b8ced 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21876: 012b2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21877: 006d2b69 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21877: 006d29d9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21878: 01313336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21879: 00781771 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21879: 007815e1 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21880: 0121dc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21881: 006dd2a1 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21882: 0088dc25 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21881: 006dd111 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21882: 0088da95 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21883: 01311c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21884: 006d830d 222 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21884: 006d817d 222 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21885: 002be3a5 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21886: 006cea29 1248 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21886: 006ce899 1248 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21887: 012bfd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21888: 013110e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21889: 0075b6b9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21889: 0075b529 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21890: 0115bed0 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21891: 004222a5 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21892: 01311fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21893: 011ee698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21894: 00888da1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21894: 00888c11 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 21895: 005df95d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 21896: 0056a081 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21897: 00835ed1 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21897: 00835d41 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21898: 00297309 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21899: 006d83ed 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21899: 006d825d 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ 21900: 0053aaf9 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21901: 006d2c09 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21901: 006d2a79 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21902: 01311372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21903: 012bdb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21904: 003ee4bd 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21905: 012be208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21906: 003836a9 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 21907: 004fdf3d 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21908: 012bd92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21909: 006dd329 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21910: 0082d175 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21909: 006dd199 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21910: 0082cfe5 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21911: 012ca404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21912: 0079d76d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21912: 0079d5dd 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21913: 012c96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21914: 012bb52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21915: 01193768 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21916: 0032cd19 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21917: 01313498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21918: 005e9941 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ 21919: 002c34e5 90 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21920: 008415b9 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21920: 00841429 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21921: 00638ee9 4 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21922: 012cb590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21923: 006d84f1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21924: 0080e161 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21923: 006d8361 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21924: 0080dfd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21925: 01311af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21926: 002953e1 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21927: 0036c0a5 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21928: 01311097 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21929: 013114f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21930: 013112fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21931: 01188950 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -21941,360 +21941,360 @@ │ │ │ │ 21937: 01312ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21938: 012b6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 21939: 00536be9 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21940: 012c064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21941: 012cb084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21942: 005e8409 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21943: 013137f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21944: 007b616d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21944: 007b5fdd 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21945: 002ceae9 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21946: 01311fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 21947: 00449231 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 21948: 0087347d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21948: 008732ed 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21949: 013136a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21950: 013125c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21951: 008837e9 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21952: 0084df61 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21951: 00883659 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21952: 0084ddd1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21953: 011e98a4 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 21954: 002ffce1 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21955: 003ef9bd 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21956: 012b9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21957: 0081afd5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21957: 0081ae45 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21958: 0121dab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21959: 01311278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21960: 00808719 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21960: 00808589 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21961: 012b2c20 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21962: 01313110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21963: 007fdd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21963: 007fdbf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21964: 01311258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21965: 01311d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21966: 013128a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21967: 0131212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21968: 002cb919 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21969: 0121d92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21970: 007aa771 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21970: 007aa5e1 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21971: 002d12ad 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21972: 008617d1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21972: 00861641 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21973: 012b7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21974: 005cfe85 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21975: 00824c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21975: 00824ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21976: 00317129 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21977: 012bc08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21978: 006d493d 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21978: 006d47ad 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21979: 0055a069 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21980: 0121d9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21981: 01311c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21982: 0082c401 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21982: 0082c271 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21983: 0121da34 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ 21984: 005b8c95 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21985: 00559e0d 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21986: 01311208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21987: 012c07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21988: 006d4999 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21989: 0072fee1 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21988: 006d4809 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21989: 0072fd51 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21990: 01310e09 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ 21991: 0060cc35 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21992: 008537ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21992: 0085365d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21993: 012ca580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21994: 002b8249 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21995: 01311aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21996: 01313750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21997: 00896425 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21998: 006dd0a5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21997: 00896295 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21998: 006dcf15 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21999: 01311318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 22000: 013131d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 22001: 008262a9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 22001: 00826119 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 22002: 012c1608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 22003: 004b3c51 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 22004: 005e113d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 22005: 01311954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 22006: 005e4f31 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 22007: 00a8aaf8 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 22007: 00a8a960 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 22008: 0122e920 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 22009: 01312aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 22010: 005ef8ad 172 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 22011: 002ff0bd 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 22012: 006dd11d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 22012: 006dcf8d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 22013: 011ee614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 22014: 00821bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 22014: 00821a61 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 22015: 012bb4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 22016: 01312fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 22017: 005f4589 268 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ 22018: 0060baf1 42 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 22019: 005e5915 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 22020: 005806c9 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 22021: 005eee71 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_max_ipa_bit_size │ │ │ │ - 22022: 007f462d 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 22022: 007f449d 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 22023: 013135c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 22024: 01311faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 22025: 012c38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 22026: 006d4a0d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 22027: 0084ded1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 22028: 008a1441 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 22029: 0082a30d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 22026: 006d487d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 22027: 0084dd41 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 22028: 008a12b1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 22029: 0082a17d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 22030: 01311a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 22031: 013120ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 22032: 00818e21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 22032: 00818c91 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 22033: 01311474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 22034: 007aaa91 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 22034: 007aa901 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 22035: 0052c205 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 22036: 00ab46e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 22037: 01313524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 22038: 01311736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 22039: 006dfb11 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 22040: 006dd1a5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 22039: 006df981 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 22040: 006dd015 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 22041: 012c8d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 22042: 012b6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 22043: 012be168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 22044: 012bf278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 22045: 007700b1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 22045: 0076ff21 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 22046: 0131315c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 22047: 012be918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 22048: 006dfd05 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 22048: 006dfb75 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 22049: 012b86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 22050: 007831a5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 22050: 00783015 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 22051: 012c78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 22052: 012c795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 22053: 006ea0d9 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 22053: 006e9f49 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 22054: 005665d9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 22055: 011f1584 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 22056: 0085f045 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 22056: 0085eeb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 22057: 0131219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 22058: 0131171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 22059: 007a181d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 22059: 007a168d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 22060: 0052c12d 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 22061: 013124d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 22062: 0030c945 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 22063: 0074bb0d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 22063: 0074b97d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 22064: 0131318a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 22065: 01311430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 22066: 013134cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 22067: 013130ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 22068: 01312254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 22069: 005cf119 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 22070: 005faee5 120 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 22071: 012b66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ 22072: 005eebb5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_aarch32_supported │ │ │ │ - 22073: 0078430d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 22073: 0078417d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 22074: 002a82cd 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 22075: 012beb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 22076: 0078bd69 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 22076: 0078bbd9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 22077: 005e5815 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 22078: 00833055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 22078: 00832ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 22079: 01312170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 22080: 01311890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 22081: 012c079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 22082: 003cdf65 360 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 22083: 013111c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 22084: 0131242e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 22085: 01311cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 22086: 012b86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 22087: 0087e021 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 22087: 0087de91 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 22088: 012c687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 22089: 0083e35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 22089: 0083e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 22090: 005d91d1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 22091: 00399401 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 22092: 01312c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 22093: 0086cf9d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 22094: 006d4a81 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 22093: 0086ce0d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 22094: 006d48f1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 22095: 005cfcd5 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 22096: 01311f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 22097: 0080ed91 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 22098: 00728051 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 22099: 00890925 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 22097: 0080ec01 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 22098: 00727ec1 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 22099: 00890795 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 22100: 0060d10d 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 22101: 01312c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 22102: 005eeb05 44 FUNC GLOBAL DEFAULT 12 arm_cpu_pauth_finalize │ │ │ │ 22103: 01311896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 22104: 006d4add 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 22105: 0082ccf5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 22104: 006d494d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 22105: 0082cb65 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 22106: 005df381 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 22107: 012c4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 22108: 013138b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22109: 002c89f1 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 22110: 012c7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 22111: 00819879 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 22112: 00835851 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 22111: 008196e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 22112: 008356c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 22113: 01311dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 22114: 012c3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 22115: 01311692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 22116: 00876af9 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 22116: 00876969 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 22117: 01311112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 22118: 013117ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 22119: 00749171 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 22119: 00748fe1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 22120: 01311f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 22121: 013137ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22122: 01312968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 22123: 00842be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 22123: 00842a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 22124: 012c7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 22125: 012c1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 22126: 00894f31 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 22127: 006d4b55 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 22128: 0082b741 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 22129: 00850f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 22126: 00894da1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 22127: 006d49c5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 22128: 0082b5b1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 22129: 00850d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 22130: 010b7a58 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 22131: 01189428 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 22132: 00827969 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 22132: 008277d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 22133: 0131388a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 22134: 012b3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 22135: 013115fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 22136: 01311dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 22137: 00859975 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 22138: 0085e821 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 22137: 008597e5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 22138: 0085e691 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 22139: 005e42dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 22140: 0131334e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 22141: 0131283e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 22142: 012c9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 22143: 012c8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 22144: 012ef3f9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 22145: 006dfead 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 22145: 006dfd1d 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 22146: 012b7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 22147: 01312646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 22148: 012c88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 22149: 012cc1d8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 22150: 005cfea5 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 22151: 00743559 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 22152: 0088ed19 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 22153: 006e0009 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 22154: 00807e51 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ - 22155: 006d0bfd 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 22151: 007433c9 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 22152: 0088eb89 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 22153: 006dfe79 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 22154: 00807cc1 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 22155: 006d0a6d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 22156: 01313e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 22157: 01312782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 22158: 01311cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 22159: 0085d75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 22160: 00727add 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 22159: 0085d5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 22160: 0072794d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 22161: 0131149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 22162: 00819541 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 22162: 008193b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 22163: 012c3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 22164: 013113ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 22165: 0077d55d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 22165: 0077d3cd 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 22166: 013118ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 22167: 011ee590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 22168: 003ab57d 336 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 22169: 00587f15 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 22170: 005e20d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 22171: 00448529 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 22172: 004f5431 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 22173: 012c69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 22174: 012b8520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 22175: 008797fd 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 22175: 0087966d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 22176: 013129f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 22177: 002c8a29 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 22178: 012c4830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 22179: 006144cd 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 22180: 008501d5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 22181: 0086e5b1 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 22180: 00850045 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 22181: 0086e421 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 22182: 01312d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 22183: 0131373c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 22184: 012b9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 22185: 012c3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 22186: 00826885 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 22186: 008266f5 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 22187: 012bd9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 22188: 01213c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 22189: 012c5aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 22190: 0131118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 22191: 01312ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 22192: 012b5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 22193: 0042208d 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 22194: 0059db59 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 22195: 009d93d8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 22195: 009d9240 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 22196: 01313020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 22197: 01213d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 22198: 0073880d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 22198: 0073867d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 22199: 012be728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 22200: 005a1789 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 22201: 00314bb9 48 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 22202: 0121aa40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 22203: 003aaf01 122 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 22204: 013116a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 22205: 00547f45 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 22206: 01313588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 22207: 0039c34d 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 22208: 0121abcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 22209: 012b40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 22210: 012b4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 22211: 0051aabd 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 22212: 008144cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 22212: 0081433d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 22213: 01213cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 22214: 012c536c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 22215: 00817151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 22215: 00816fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 22216: 012b34a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 22217: 01312fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 22218: 013130d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 22219: 006281a9 32 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 22220: 01310dac 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 22221: 0072ef5d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 22221: 0072edcd 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 22222: 013115c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 22223: 00394a7d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 22224: 005b4ab9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 22225: 013137da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 22226: 01188e9c 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 22227: 012c682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 22228: 0039d6a1 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 22229: 002f71e9 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 22230: 006dac5d 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 22230: 006daacd 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 22231: 01312410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 22232: 012b8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 22233: 0121ab48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 22234: 0074ba5d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 22234: 0074b8cd 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 22235: 0131172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 22236: 013118f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 22237: 008816dd 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 22237: 0088154d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 22238: 012bb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 22239: 013115a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 22240: 006dacb5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 22240: 006dab25 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ 22241: 013130b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 22242: 00800ae9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 22242: 00800959 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 22243: 0131213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 22244: 005d1c31 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 22245: 012bc0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 22246: 002ca655 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 22247: 013112a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 22248: 0131245e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 22249: 006d7d89 218 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 22249: 006d7bf9 218 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 22250: 012bd68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 22251: 012b5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 22252: 0071e731 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 22252: 0071e5a1 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 22253: 0060d139 150 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 22254: 006dad21 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ - 22255: 006d7e65 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 22254: 006dab91 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 22255: 006d7cd5 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 22256: 01311716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 22257: 0032b701 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 22258: 00518925 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 22259: 002eb555 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 22260: 01312e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 22261: 005d24cd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ 22262: 004e0f5d 52 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_iommufd │ │ │ │ - 22263: 0076fb41 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 22263: 0076f9b1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 22264: 0122a358 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 22265: 0053a19d 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 22266: 012c5b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 22267: 00897649 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 22267: 008974b9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 22268: 012b72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 22269: 011f8ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 22270: 00810679 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 22270: 008104e9 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 22271: 012bb48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 22272: 004ef281 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 22273: 008182fd 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 22273: 0081816d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 22274: 00580c91 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 22275: 007c0b39 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 22275: 007c09a9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 22276: 012c9d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 22277: 012bf108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 22278: 005071fd 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 22279: 0089b199 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 22279: 0089b009 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 22280: 01313c0c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 22281: 0038bda1 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 22282: 00523165 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 22283: 0032ef11 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 22284: 006d7f65 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 22284: 006d7dd5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ 22285: 005e23fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 22286: 012b66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 22287: 005e1615 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 22288: 01311952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 22289: 00857f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 22289: 00857d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 22290: 003cde41 120 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 22291: 013138b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22292: 002f8585 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 22293: 0047ef35 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 22294: 012c4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 22295: 012c7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 22296: 012bc97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ @@ -22302,185 +22302,185 @@ │ │ │ │ 22298: 011ed930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 22299: 013115ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 22300: 012b7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 22301: 005d1149 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 22302: 013130bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 22303: 002c7551 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 22304: 01189c3c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 22305: 0088fa49 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 22305: 0088f8b9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 22306: 002c7fa5 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 22307: 01311eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 22308: 0082d87d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 22308: 0082d6ed 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 22309: 012b9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 22310: 013137ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22311: 012c73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 22312: 00783279 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 22312: 007830e9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 22313: 012be9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 22314: 012ca740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 22315: 011fa1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ 22316: 005c74cd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 22317: 005e9701 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 22318: 01311f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 22319: 011ed0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 22320: 005e2e21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 22321: 013123ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 22322: 0081c51d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 22322: 0081c38d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 22323: 012bae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 22324: 0080b2d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 22324: 0080b141 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 22325: 013121e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 22326: 005e02ed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 22327: 013136e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 22328: 01188530 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 22329: 0131318c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 22330: 012b6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 22331: 012b8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ - 22332: 00697201 264 FUNC GLOBAL DEFAULT 12 emit_delayed_exceptions │ │ │ │ + 22332: 006970f5 264 FUNC GLOBAL DEFAULT 12 emit_delayed_exceptions │ │ │ │ 22333: 003b849d 548 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 22334: 006f6fb5 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 22335: 00734d19 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 22336: 0074a931 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 22337: 00839fb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 22334: 006f6e25 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 22335: 00734b89 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 22336: 0074a7a1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 22337: 00839e25 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 22338: 0031da91 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 22339: 01313228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 22340: 00861855 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 22340: 008616c5 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 22341: 012c7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 22342: 006f70f1 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 22342: 006f6f61 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 22343: 012b936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 22344: 005cc189 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 22345: 012b4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 22346: 006f7021 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 22346: 006f6e91 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ 22347: 005c8241 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 22348: 005c8ab9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 22349: 013110c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 22350: 0081a501 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 22351: 007ba755 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 22350: 0081a371 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 22351: 007ba5c5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 22352: 005c8de5 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 22353: 01312532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 22354: 012c7e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 22355: 003f89d1 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 22356: 012cbae4 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 22357: 006f7089 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 22358: 0089f91d 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 22357: 006f6ef9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 22358: 0089f78d 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 22359: 012bee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 22360: 007b1e65 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 22360: 007b1cd5 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 22361: 004b37a9 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 22362: 01312f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 22363: 01163fcc 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 22364: 012cb600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 22365: 01311f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 22366: 012c8850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 22367: 0047f63d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 22368: 002fe7dd 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 22369: 005b7a99 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 22370: 00440709 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 22371: 01312bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 22372: 00808f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 22372: 00808d8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 22373: 012b3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 22374: 006e8331 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 22374: 006e81a1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 22375: 012c5d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 22376: 00740149 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 22376: 0073ffb9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 22377: 002c0e11 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 22378: 00870935 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 22378: 008707a5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 22379: 012b88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 22380: 00849d6d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 22380: 00849bdd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 22381: 012bcf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 22382: 012c1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 22383: 012c675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 22384: 0073c21d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 22384: 0073c08d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 22385: 012c26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 22386: 0059bde9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 22387: 012c3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 22388: 006e8529 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 22388: 006e8399 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 22389: 0131341a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 22390: 01312f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 22391: 006f00ed 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 22391: 006eff5d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 22392: 003395fd 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 22393: 0054abb5 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 22394: 00338561 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 22395: 004b2a49 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 22396: 012bae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 22397: 00730aed 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 22398: 00895abd 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 22397: 0073095d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 22398: 0089592d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 22399: 013134e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 22400: 00859a25 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 22401: 006efffd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 22400: 00859895 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 22401: 006efe6d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 22402: 01311a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 22403: 0038c889 108 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 22404: 002d60c1 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 22405: 002c8185 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 22406: 01311a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 22407: 00587f01 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 22408: 004a9021 268 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ 22409: 01311568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 22410: 013116fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 22411: 012c31a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 22412: 012c97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 22413: 0050c571 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 22414: 00447ce1 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 22415: 008528b5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 22415: 00852725 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 22416: 013111f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 22417: 002b833d 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 22418: 006f0075 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 22418: 006efee5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 22419: 012b8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 22420: 013136f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 22421: 0089e4d9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 22422: 00758285 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 22421: 0089e349 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 22422: 007580f5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 22423: 013126b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 22424: 008026f1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 22425: 007f896d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 22424: 00802561 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 22425: 007f87dd 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 22426: 0131348a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 22427: 012bc48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 22428: 012b3610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 22429: 007467d5 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 22430: 0088a88d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 22431: 00829215 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 22432: 0088c9e9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 22429: 00746645 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 22430: 0088a6fd 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 22431: 00829085 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 22432: 0088c859 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 22433: 0131259e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 22434: 012bd85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 22435: 00767e25 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 22435: 00767c95 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 22436: 002fbee1 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 22437: 012156b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 22438: 012b3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 22439: 00553745 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 22440: 013116c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 22441: 012c5a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 22442: 00711eb9 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 22442: 00711d29 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 22443: 00583ae9 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 22444: 005b43a9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 22445: 0044458d 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 22446: 013115f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 22447: 0084e9e9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 22448: 00766bd1 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 22447: 0084e859 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 22448: 00766a41 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 22449: 01310e0b 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 22450: 007d3239 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 22450: 007d30a9 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 22451: 003c880d 74 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 22452: 0032a895 70 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 22453: 003e29ad 76 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 22454: 01188a4c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 22455: 00857095 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 22455: 00856f05 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 22456: 012b6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 22457: 01311bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 22458: 012ca1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 22459: 0074f615 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 22459: 0074f485 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 22460: 005d4c79 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 22461: 01312f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 22462: 0131389c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 22463: 01312404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 22464: 012c4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 22465: 01311204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 22466: 01188d1c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 22467: 005e33ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 22468: 004453b1 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 22469: 01312b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 22470: 01168354 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 22471: 0121e274 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 22472: 0082a629 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 22472: 0082a499 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 22473: 0042386d 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 22474: 012281c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 22475: 0073508d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 22475: 00734efd 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 22476: 00529199 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 22477: 003b908d 190 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 22478: 002bf221 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 22479: 012bf45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 22480: 012bedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 22481: 005e5e51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 22482: 012bb0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ @@ -22488,169 +22488,169 @@ │ │ │ │ 22484: 0131372c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 22485: 005c98fd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 22486: 01313648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 22487: 01312b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 22488: 0058072d 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 22489: 012c4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 22490: 005ea185 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 22491: 00788999 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 22491: 00788809 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 22492: 00437099 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 22493: 0075e535 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 22494: 00763441 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 22493: 0075e3a5 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 22494: 007632b1 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 22495: 011fc71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 22496: 012bd1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 22497: 0077c639 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 22497: 0077c4a9 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 22498: 012b6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 22499: 0122833c 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 22500: 00731ac1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 22500: 00731931 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 22501: 0131386e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 22502: 00477681 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 22503: 01313028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 22504: 005aea71 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 22505: 0072238d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 22506: 00883bc9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 22505: 007221fd 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 22506: 00883a39 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 22507: 01311600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 22508: 005e5409 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 22509: 012b5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 22510: 011fc698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 22511: 002cd5d1 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 22512: 013136c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 22513: 012b40a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 22514: 002cd4ed 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 22515: 012c95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 22516: 01311cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 22517: 013138e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 22518: 012b8550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 22519: 0073cf21 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 22519: 0073cd91 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 22520: 00ab2f5c 64 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 22521: 012c4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 22522: 007fcbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22522: 007fca29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 22523: 004db571 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 22524: 00837319 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 22524: 00837189 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22525: 012c65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22526: 0083fdb1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22527: 00891105 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22526: 0083fc21 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22527: 00890f75 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22528: 01311d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22529: 0131175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22530: 01311860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22531: 012c78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22532: 006d327d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22532: 006d30ed 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22533: 012b2b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22534: 0077cde9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22535: 00849a4d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22536: 0084b36d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22534: 0077cc59 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22535: 008498bd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22536: 0084b1dd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22537: 013110b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22538: 01312dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22539: 00697729 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22540: 008046ad 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22539: 0069761d 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22540: 0080451d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22541: 01312b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22542: 011889b4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22543: 003bad1d 272 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22544: 006d31f1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22544: 006d3061 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22545: 012c5ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22546: 01311136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22547: 012c14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22548: 012b51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22549: 012b3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22550: 0131336e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22551: 0080a8ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22551: 0080a71d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22552: 01313dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 22553: 005e5705 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 22554: 005c9a95 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22555: 01311bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22556: 012c705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22557: 00574449 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22558: 004daa31 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 22559: 013123a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22560: 012be768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22561: 012b43b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 22562: 01313532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22563: 00817db5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22563: 00817c25 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22564: 013121a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22565: 00822ea1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22566: 006d9071 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22565: 00822d11 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22566: 006d8ee1 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22567: 0131199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22568: 0081a671 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22569: 00880449 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22568: 0081a4e1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22569: 008802b9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22570: 00567879 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22571: 01201a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ 22572: 005b545d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22573: 0087d789 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22574: 0081c431 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22575: 0083b455 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22576: 006d90c5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22573: 0087d5f9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22574: 0081c2a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22575: 0083b2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22576: 006d8f35 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22577: 012b6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22578: 012b4ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22579: 0122a018 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22580: 01311f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22581: 013115ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22582: 0120199c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22583: 012bda8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22584: 01312906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22585: 0131257c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 22586: 012c056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22587: 008255a9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22587: 00825419 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22588: 01312b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22589: 0054207d 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22590: 013113e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22591: 006e9f01 102 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22591: 006e9d71 102 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22592: 0032b311 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22593: 012c83d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22594: 01313202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22595: 012c05ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22596: 006e7201 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22597: 006d912d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22596: 006e7071 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22597: 006d8f9d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22598: 005123f9 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22599: 00563865 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22600: 01201918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22601: 007fa909 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22601: 007fa779 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 22602: 00614be5 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22603: 0122446c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22604: 0115a7a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22605: 01311310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22606: 007ada05 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22607: 00882489 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22606: 007ad875 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22607: 008822f9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22608: 002c18e9 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 22609: 002eb6e1 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 22610: 005b7875 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22611: 00835861 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22612: 006e72b9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22611: 008356d1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22612: 006e7129 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22613: 0131152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22614: 012bb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22615: 004821c1 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22616: 00884191 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22617: 0089d305 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22616: 00884001 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22617: 0089d175 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22618: 013110d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22619: 012c49b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 22620: 012b4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22621: 012b6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22622: 0081c279 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22623: 00842fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22624: 0085f47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22625: 00856a31 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22626: 0075ba85 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22622: 0081c0e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22623: 00842e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22624: 0085f2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22625: 008568a1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22626: 0075b8f5 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22627: 012cad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 22628: 005df439 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22629: 01206568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22630: 012c97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22631: 00895b61 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22631: 008959d1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22632: 00300151 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 22633: 006156d1 52 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22634: 0041c461 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22635: 008332e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22635: 00833159 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22636: 012c4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22637: 01310db8 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ 22638: 00670335 248 FUNC GLOBAL DEFAULT 12 aspeed_write_boot_rom │ │ │ │ - 22639: 0084133d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22639: 008411ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22640: 00333ee5 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22641: 012c9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22642: 012064e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22643: 0082d601 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22643: 0082d471 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22644: 0043fc39 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22645: 00717705 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 22645: 00717575 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 22646: 00539dc9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22647: 012c3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22648: 00586345 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22649: 013127a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22650: 012c9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22651: 012bfefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_ID_EVENT │ │ │ │ 22652: 0045d091 256 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ @@ -22661,42 +22661,42 @@ │ │ │ │ 22657: 013138ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22658: 01312256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22659: 012bb51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22660: 013135f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22661: 013121dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22662: 00638fd9 4768 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22663: 013111d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22664: 0084fbad 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22664: 0084fa1d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22665: 01312aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ 22666: 01206460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22667: 008840a5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22667: 00883f15 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22668: 012bfffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22669: 0085f405 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22669: 0085f275 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22670: 012b77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22671: 0072e449 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22671: 0072e2b9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22672: 01311104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22673: 00885f8d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22673: 00885dfd 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22674: 0131310e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22675: 012be228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22676: 002ff379 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22677: 01201894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22678: 008990f1 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22678: 00898f61 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22679: 012c9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22680: 012c26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22681: 012c1a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22682: 012bf48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22683: 0059ca51 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22684: 00523531 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22685: 0085fe01 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22686: 007149cd 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22685: 0085fc71 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22686: 0071483d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22687: 01201810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22688: 012ca260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22689: 012b3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22690: 011e1fcc 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22691: 0080fd35 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22691: 0080fba5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22692: 012c072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22693: 0032facd 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22694: 01313522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22695: 012b4210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22696: 01312766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22697: 012c090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22698: 012c3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -22709,283 +22709,283 @@ │ │ │ │ 22705: 005e13b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22706: 012bc2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22707: 013122c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22708: 00659195 300 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22709: 012c31f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22710: 0131306e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22711: 0120178c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22712: 00819b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22712: 008199b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22713: 002ca535 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22714: 0121e58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22715: 007fdb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22715: 007fd9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22716: 01312bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22717: 013130d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22718: 012c8f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_RESET_CPU_EVENT │ │ │ │ 22719: 013129c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22720: 01206904 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22721: 012b9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22722: 012c100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22723: 012c7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22724: 012c96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22725: 00892285 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22725: 008920f5 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22726: 013137c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22727: 0080b891 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22727: 0080b701 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22728: 012c047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22729: 0058907d 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22730: 013111dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 22731: 0056d08d 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22732: 01202578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22733: 0085a8e1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22733: 0085a751 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22734: 013130be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22735: 013123ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 22736: 005b887d 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22737: 01312422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22738: 00835e45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22738: 00835cb5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22739: 012b5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22740: 012b33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22741: 00895349 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22741: 008951b9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22742: 013133c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22743: 012bd35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22744: 0089bc0d 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22745: 007b6f21 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22746: 008318f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22744: 0089ba7d 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22745: 007b6d91 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22746: 00831761 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22747: 01311238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 22748: 00853c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 22748: 00853a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 22749: 005ff885 2132 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22750: 01188cdc 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22751: 002b7699 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22752: 01313672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22753: 002b9bf1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 22754: 0061553d 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22755: 012bdfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22756: 01225c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22757: 013135b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22758: 005e71c1 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22759: 01312c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 22760: 009fb1f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22761: 0088efb5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22762: 0088a611 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22763: 00847f89 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22764: 00819da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22760: 009fb05c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22761: 0088ee25 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22762: 0088a481 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22763: 00847df9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22764: 00819c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ 22765: 00614ca1 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22766: 0120c760 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22767: 0082ab81 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22767: 0082a9f1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22768: 012cbdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22769: 008431bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22769: 0084302d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22770: 00340bd1 124 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22771: 002bc8cd 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22772: 012bcfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22773: 009fb1ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22774: 0078dd79 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22773: 009fb054 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22774: 0078dbe9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22775: 0041f5d1 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22776: 012c3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22777: 002b0bc1 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22778: 01312756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22779: 0120c6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22780: 01312462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22781: 012c0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22782: 0082c4ed 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22782: 0082c35d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22783: 012c1638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22784: 008430cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22785: 008014e5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22784: 00842f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22785: 00801355 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22786: 013124da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22787: 012c41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22788: 007572ed 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22788: 0075715d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22789: 005ea291 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22790: 0033024d 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22791: 012c662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 22792: 00539fe5 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22793: 013111c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22794: 012c7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22795: 0131292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22796: 012c15a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22797: 0072c431 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22797: 0072c2a1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22798: 00440441 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22799: 00786c1d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22799: 00786a8d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22800: 013118b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22801: 002a7ff5 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22802: 01311b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22803: 0120c658 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22804: 012c8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22805: 011fe378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22806: 0131236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22807: 0131377a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22808: 00838b2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22808: 0083899d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 22809: 00538c6d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22810: 01311522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22811: 00587da1 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22812: 006861a5 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22812: 006860ed 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22813: 01212958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22814: 01311085 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22815: 012bd73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 22816: 01312e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22817: 012c8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22818: 011fe2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22819: 012cbab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22820: 012b8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22821: 006eb4cd 424 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22822: 0074160d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22821: 006eb33d 424 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22822: 0074147d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22823: 00556b69 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22824: 006eb489 68 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22824: 006eb2f9 68 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22825: 01311174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22826: 01313422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22827: 00885e0d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22827: 00885c7d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22828: 012b6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22829: 012be158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22830: 012c9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22831: 012c068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22832: 005cfb51 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22833: 01312412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22834: 007f1795 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22834: 007f1605 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22835: 0031993d 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22836: 012c23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22837: 01311b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22838: 01311594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 22839: 00614895 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22840: 002ce029 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22841: 01185e8c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 22842: 012b3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 22843: 005cbe19 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22844: 012b9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 22845: 005d6515 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22846: 012c55fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22847: 011fc0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22848: 008578f9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22849: 0087e039 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22848: 00857769 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22849: 0087dea9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22850: 002ca11d 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22851: 002be599 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22852: 005257f5 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22853: 013114cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22854: 00a8a8f8 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22854: 00a8a760 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22855: 013135f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22856: 005aed2d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22857: 012bab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 22858: 01310db0 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22859: 005421dd 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22860: 012c0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22861: 012ca230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22862: 005315f5 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22863: 012c3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22864: 008772c9 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22865: 006ef805 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22866: 0074676d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22864: 00877139 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22865: 006ef675 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22866: 007465dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22867: 0053eb0d 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22868: 012c6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22869: 011fc068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22870: 00851331 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22870: 008511a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22871: 01311690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22872: 013132a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22873: 012ca0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22874: 012bda9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22875: 012b6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 22876: 005cbf69 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22877: 00894d51 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22878: 0072ff45 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22877: 00894bc1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22878: 0072fdb5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22879: 00588599 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 22880: 00533e55 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22881: 01311b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22882: 008a27c5 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22882: 008a2635 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22883: 010b4f0c 64 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22884: 013114c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22885: 00778b11 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22885: 00778981 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 22886: 01312528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 22887: 00738675 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22887: 007384e5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22888: 0122a51c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22889: 002f6865 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22890: 008040e9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22890: 00803f59 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 22891: 0052727d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 22892: 0066be15 784 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22893: 00770f45 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22893: 00770db5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22894: 00561e95 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22895: 01313748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22896: 0086e909 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22896: 0086e779 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22897: 011ecb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22898: 011e15b0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 22899: 011e15f0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 22900: 012b6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22901: 01313de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22902: 00526a95 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 22903: 00569aa9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22904: 0085f4b9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22904: 0085f329 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22905: 0131201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 22906: 00614349 60 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ 22907: 00527415 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22908: 01313068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22909: 00832fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22909: 00832e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22910: 013113de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22911: 0076e119 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22911: 0076df89 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22912: 012c9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22913: 01313576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ - 22914: 006f3955 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ + 22914: 006f37c5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ 22915: 013137f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22916: 0088e5e1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22916: 0088e451 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 22917: 005de939 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22918: 007f6469 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22918: 007f62d9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 22919: 00527331 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22920: 012ca840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22921: 006fa189 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22921: 006f9ff9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22922: 012c4680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22923: 012bceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22924: 013120d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22925: 013117a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 22926: 0061554d 320 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22927: 012c64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22928: 01311098 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22929: 006fa2d5 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22930: 0084a36d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22931: 008a6011 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22929: 006fa145 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22930: 0084a1dd 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22931: 008a5e81 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22932: 01313370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22933: 008252a5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22934: 00860bd5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22933: 00825115 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22934: 00860a45 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22935: 00526add 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22936: 0072dfed 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22937: 007669f1 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22938: 00850e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22939: 0074f351 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22940: 006fa1fd 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22936: 0072de5d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22937: 00766861 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22938: 00850d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22939: 0074f1c1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22940: 006fa06d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22941: 002f9f8d 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 22942: 002eafa5 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22943: 0081769d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22943: 0081750d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 22944: 01312ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22945: 00842d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22946: 00864035 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22945: 00842bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22946: 00863ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22947: 012be2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22948: 012c4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22949: 0077080d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22949: 0077067d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22950: 012c749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22951: 011e9b74 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22952: 00422085 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22953: 00558e85 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 22954: 01313daa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 22955: 006fa26d 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22956: 00840c85 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22955: 006fa0dd 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22956: 00840af5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22957: 012cbfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 22958: 0131134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22959: 01312564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 22960: 01312cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22961: 00879869 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22961: 008796d9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22962: 012137c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22963: 00567949 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22964: 00818c4d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22964: 00818abd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22965: 011fa40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22966: 007e8ee9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22967: 007686d9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22966: 007e8d59 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22967: 00768549 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22968: 0044b2a1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22969: 007344e1 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22970: 006ea8e1 152 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22969: 00734351 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22970: 006ea751 152 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22971: 003ee529 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22972: 01213744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22973: 01312bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22974: 0131285c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22975: 0076454d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22975: 007643bd 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22976: 01313dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22977: 005cfc4d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 22978: 005f639d 100 FUNC GLOBAL DEFAULT 12 raw_read │ │ │ │ - 22979: 00813399 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22980: 006c8679 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22979: 00813209 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22980: 006c84c5 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22981: 01312136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22982: 0120f01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22983: 011ecac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22984: 004b4875 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22985: 013136a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22986: 0054de9d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22987: 01311aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22993,307 +22993,307 @@ │ │ │ │ 22989: 012bb7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22990: 013126de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22991: 003b7d91 58 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22992: 013117ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22993: 012b83d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22994: 0131212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22995: 01311087 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22996: 006eb675 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22996: 006eb4e5 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22997: 01311f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22998: 00605b69 1024 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22999: 013130e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 23000: 00850015 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 23000: 0084fe85 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 23001: 012c5a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 23002: 0131309e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 23003: 005e21bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 23004: 012c9b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 23005: 013135ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 23006: 005811c9 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 23007: 008069bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 23007: 0080682d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 23008: 005e4131 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 23009: 0088c511 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 23009: 0088c381 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 23010: 012b4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 23011: 00443191 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 23012: 003b76d9 164 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 23013: 01313e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 23014: 004478dd 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 23015: 00595c29 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 23016: 0086f8a1 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 23016: 0086f711 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 23017: 01189048 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 23018: 006d0cad 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 23018: 006d0b1d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 23019: 0029608d 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 23020: 012b7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 23021: 007ba6e5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 23022: 0081a021 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 23021: 007ba555 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 23022: 00819e91 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 23023: 01311676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 23024: 012b51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ 23025: 005eebc9 44 FUNC GLOBAL DEFAULT 12 kvm_arm_set_cpu_features_from_host │ │ │ │ - 23026: 00826085 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 23026: 00825ef5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 23027: 0052cf59 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 23028: 005e9b81 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 23029: 004ac66d 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 23030: 01312c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 23031: 0070ec4d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 23031: 0070eabd 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 23032: 012b3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 23033: 0131265a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 23034: 013130e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 23035: 012c541c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 23036: 012c6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 23037: 005e45e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 23038: 012c46d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 23039: 008a5c39 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 23039: 008a5aa9 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 23040: 012cb3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 23041: 012b3f28 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 23042: 012b47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 23043: 003835a5 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 23044: 012b931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 23045: 012c75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 23046: 012135b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ 23047: 012b8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 23048: 00734369 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 23048: 007341d9 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 23049: 0131168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 23050: 012caab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 23051: 01312bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 23052: 012c21a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 23053: 007fc1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 23053: 007fc051 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 23054: 0029770d 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 23055: 01213534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 23056: 012c589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 23057: 006acf85 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 23058: 006df74d 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 23057: 006acdf5 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 23058: 006df5bd 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 23059: 013128ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 23060: 0044ad3d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 23061: 012b4450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 23062: 012134b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 23063: 00845ecd 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 23063: 00845d3d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 23064: 00614051 128 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 23065: 012c1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 23066: 012c5ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 23067: 01313574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 23068: 012bd7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 23069: 013114c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 23070: 006df88d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 23070: 006df6fd 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ 23071: 00613e65 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 23072: 01312ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 23073: 0071ed99 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 23073: 0071ec09 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 23074: 00570f71 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 23075: 0039a6bd 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 23076: 002959e1 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 23077: 012c3098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 23078: 01311592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 23079: 012bc7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 23080: 0076f1d5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 23080: 0076f045 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 23081: 012c9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 23082: 005e5605 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ 23083: 0121342c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 23084: 007319a9 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 23084: 00731819 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 23085: 012b758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 23086: 002f8541 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 23087: 01311fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 23088: 01311626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 23089: 0131337a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 23090: 012bfe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 23091: 012b8510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 23092: 00613f59 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 23093: 002ba8b9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 23094: 0131243e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 23095: 013119b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 23096: 012c1d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 23097: 012c3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 23098: 0088e9b1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 23099: 008957f9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 23100: 00819d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 23098: 0088e821 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 23099: 00895669 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 23100: 00819b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 23101: 013116b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 23102: 013122d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 23103: 012c3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 23104: 012b3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 23105: 012c5abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 23106: 01312cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 23107: 00771145 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 23107: 00770fb5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 23108: 012c3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 23109: 0131274e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 23110: 012c5088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 23111: 0044be49 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 23112: 01312e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 23113: 012c592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 23114: 012c7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 23115: 0084615d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 23115: 00845fcd 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 23116: 005e7399 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 23117: 01312d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 23118: 012c083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 23119: 012b44b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 23120: 006f62b9 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 23120: 006f6129 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 23121: 00330cbd 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 23122: 011f86a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 23123: 0131267c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 23124: 007ea4e5 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 23124: 007ea355 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 23125: 01311e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 23126: 012bcb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 23127: 00396671 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 23128: 007f97e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 23128: 007f9651 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 23129: 013122ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 23130: 011eca3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 23131: 012bc8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 23132: 01311d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 23133: 0072f269 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 23133: 0072f0d9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 23134: 012cc010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 23135: 005ae1bd 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 23136: 002eb74d 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 23137: 002c9ac9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 23138: 012bcc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 23139: 013137a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 23140: 012b794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 23141: 008a2b31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 23141: 008a29a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 23142: 012b4120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 23143: 01312d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 23144: 002b6691 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 23145: 0131235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 23146: 00615835 54 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 23147: 0084b115 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 23147: 0084af85 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 23148: 012c057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 23149: 012ef6c4 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 23150: 00681fb9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 23151: 00a60d3c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 23151: 00a60ba4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 23152: 006157c5 56 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 23153: 012cbaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 23154: 007500d5 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 23155: 00763181 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 23154: 0074ff45 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 23155: 00762ff1 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 23156: 0121b514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 23157: 006cfc5d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 23157: 006cfacd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ 23158: 00539c11 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 23159: 0121b934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 23160: 008803d9 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 23160: 00880249 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 23161: 0121b724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 23162: 01313216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 23163: 012c0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 23164: 00855b69 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 23165: 00809ded 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 23164: 008559d9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 23165: 00809c5d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 23166: 0055a87d 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 23167: 006157fd 54 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 23168: 01311c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 23169: 012c30b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 23170: 012c021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 23171: 0073075d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 23172: 00829bf5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 23173: 008426a5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 23171: 007305cd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 23172: 00829a65 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 23173: 00842515 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 23174: 013116fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 23175: 012b2970 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 23176: 0131331a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 23177: 012b75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 23178: 00860979 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 23178: 008607e9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 23179: 01312c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 23180: 01312bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 23181: 0131217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 23182: 0041fe01 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 23183: 0081bba9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 23184: 006cfcd1 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 23183: 0081ba19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 23184: 006cfb41 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 23185: 0030032d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 23186: 012b9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 23187: 00859395 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 23187: 00859205 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 23188: 013112ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 23189: 01311da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 23190: 0054dd35 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 23191: 01311314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 23192: 0086ee31 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 23192: 0086eca1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 23193: 012c1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 23194: 0085f171 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 23194: 0085efe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 23195: 01311242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23196: 012c2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 23197: 01313046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 23198: 012b36b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 23199: 005f81c9 276 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 23200: 012b4490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 23201: 013116c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 23202: 005b59d1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 23203: 01312ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 23204: 013123a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 23205: 012b5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 23206: 013123b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 23207: 005e5355 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 23208: 005eeaad 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sme_finalize │ │ │ │ - 23209: 00895105 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 23209: 00894f75 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 23210: 0131216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 23211: 012bdbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 23212: 0067ce71 66 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ 23213: 00613db9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 23214: 00566a81 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 23215: 0088ef2d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 23215: 0088ed9d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 23216: 012bb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 23217: 00613d8d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 23218: 012bcb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 23219: 0131363c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 23220: 013126d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 23221: 01313872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23222: 013117da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 23223: 007e92a1 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 23223: 007e9111 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 23224: 005cfabd 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 23225: 0084a879 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 23225: 0084a6e9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 23226: 00581225 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 23227: 012c48a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 23228: 002df161 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 23229: 0072f409 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 23229: 0072f279 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 23230: 0050ff09 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 23231: 01311810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 23232: 0060ee85 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 23233: 012c1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 23234: 002c7261 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 23235: 0055e055 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 23236: 0074e65d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 23236: 0074e4cd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 23237: 0131253e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 23238: 004e7499 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 23239: 0060f159 316 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ 23240: 00613db5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 23241: 013116da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 23242: 012b36f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 23243: 012c2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 23244: 012c020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 23245: 01312d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 23246: 0073c631 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 23246: 0073c4a1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 23247: 0121b490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ 23248: 0060efe5 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 23249: 0081bc85 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 23249: 0081baf5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 23250: 0121b8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ 23251: 005e0055 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 23252: 002e5501 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 23253: 01312e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 23254: 012b952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 23255: 012c6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 23256: 0121b6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 23257: 00885f85 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 23257: 00885df5 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 23258: 004e7571 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 23259: 012be018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 23260: 012ba74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 23261: 012b986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 23262: 0089e4ed 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 23263: 0087d51d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 23262: 0089e35d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 23263: 0087d38d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 23264: 012caa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 23265: 002b7759 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 23266: 00306061 920 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 23267: 0044703d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 23268: 0033b49d 488 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 23269: 0131278a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 23270: 002c9e85 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 23271: 00613d89 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 23272: 00849df9 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 23272: 00849c69 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 23273: 0060f09d 186 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 23274: 012c54fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 23275: 00a65008 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 23275: 00a64e70 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 23276: 013115c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 23277: 012bafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 23278: 012c2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 23279: 007799d1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 23279: 00779841 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 23280: 00613d5d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 23281: 012bb3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 23282: 01227250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ 23283: 012bff2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 23284: 004e7505 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 23285: 005e3fc5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 23286: 004b398d 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 23287: 00530249 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 23288: 00873545 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 23288: 008733b5 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 23289: 01227358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ 23290: 00536eed 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 23291: 012b8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 23292: 01312e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 23293: 01311b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 23294: 01312d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 23295: 012c733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -23305,59 +23305,59 @@ │ │ │ │ 23301: 012c01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 23302: 00295f01 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 23303: 013130f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 23304: 00613d85 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 23305: 013111c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 23306: 004db471 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 23307: 01311f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 23308: 008088d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 23308: 00808745 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 23309: 01311ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 23310: 012b8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 23311: 012272d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 23312: 012ba03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 23313: 012ca0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 23314: 011fafe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 23315: 002f0f2d 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 23316: 002efb71 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 23317: 012bc5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 23318: 00330325 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 23319: 007874c5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 23319: 00787335 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 23320: 012c0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 23321: 011faf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 23322: 012b99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 23323: 0084c8a1 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 23324: 007336e9 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 23325: 007fc0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 23323: 0084c711 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 23324: 00733559 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 23325: 007fbf61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 23326: 012c0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 23327: 01312724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 23328: 013134d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 23329: 00300649 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 23330: 006e2e59 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 23330: 006e2cc9 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 23331: 012bc99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 23332: 01312844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 23333: 01311370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 23334: 0077c9d5 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 23334: 0077c845 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 23335: 01312ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 23336: 012bad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 23337: 012270c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 23338: 003832d9 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 23339: 012066f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 23340: 012b723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 23341: 0053ce99 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 23342: 01312be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 23343: 01311b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 23344: 012b31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 23345: 012271cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 23346: 012c5a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 23347: 008848d9 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 23348: 007613bd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 23347: 00884749 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 23348: 0076122d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 23349: 012b7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 23350: 002b75d9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 23351: 01206670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ - 23352: 00876e41 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 23352: 00876cb1 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 23353: 012ba92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 23354: 005eef8d 10 FUNC GLOBAL DEFAULT 12 common_semi_sys_exit_is_extended │ │ │ │ 23355: 012b4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 23356: 012b2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 23357: 012c2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ 23358: 005ccb05 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 23359: 012b49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ @@ -23368,18 +23368,18 @@ │ │ │ │ 23364: 012be1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 23365: 0065a38d 46 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 23366: 0131309a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 23367: 0058f0d5 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 23368: 01227148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 23369: 005e49a5 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 23370: 012b40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 23371: 0085d721 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 23371: 0085d591 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 23372: 01312ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 23373: 00308451 1024 FUNC GLOBAL DEFAULT 12 build_append_pcihp_slots │ │ │ │ - 23374: 007e63d9 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 23374: 007e6249 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 23375: 01312182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23376: 012065ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ 23377: 0052dd41 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 23378: 012cb660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 23379: 011f4aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 23380: 012ca210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 23381: 012bccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ @@ -23391,19 +23391,19 @@ │ │ │ │ 23387: 01188b0c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 23388: 012c0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 23389: 012c47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 23390: 005b90cd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 23391: 00512b75 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 23392: 002bad99 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 23393: 0030c799 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 23394: 007fc961 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 23394: 007fc7d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 23395: 01311a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 23396: 0130120c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 23397: 012b6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 23398: 008448dd 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 23398: 0084474d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 23399: 012ca620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 23400: 00422089 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 23401: 00437d75 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 23402: 01313e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 23403: 01312f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 23404: 00599f29 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 23405: 0033c131 252 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -23412,42 +23412,42 @@ │ │ │ │ 23408: 011e1640 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 23409: 012c3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 23410: 0131323e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 23411: 011ee92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 23412: 0032d489 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 23413: 012c1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 23414: 012b783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 23415: 0082b0ad 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 23416: 006f6a79 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 23415: 0082af1d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 23416: 006f68e9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 23417: 01310dbc 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 23418: 012bf188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 23419: 01311226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 23420: 013113dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 23421: 01313312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 23422: 012c4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 23423: 012ca1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 23424: 01312d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 23425: 012ca1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 23426: 012bcbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 23427: 011f01ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 23428: 006f6ca1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 23428: 006f6b11 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 23429: 0038f469 180 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 23430: 00819a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 23431: 0087f795 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 23430: 00819905 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 23431: 0087f605 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 23432: 01311640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 23433: 00782a65 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 23433: 007828d5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 23434: 012c18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 23435: 012bea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 23436: 00313d25 324 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 23437: 002bbd55 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 23438: 0071fa3d 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 23438: 0071f8ad 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 23439: 01312ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 23440: 012c783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 23441: 01310e0e 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 23442: 0089e889 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 23442: 0089e6f9 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 23443: 012c9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 23444: 012bc5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 23445: 012b30a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 23446: 01313670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 23447: 01312296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 23448: 003bad11 12 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ 23449: 012c3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -23457,17 +23457,17 @@ │ │ │ │ 23453: 0041fa89 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 23454: 01312472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 23455: 012b3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 23456: 002f9031 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 23457: 00440201 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 23458: 012c1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 23459: 0032b1fd 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 23460: 0078d5dd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 23461: 008316e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 23462: 007613dd 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 23460: 0078d44d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 23461: 00831555 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 23462: 0076124d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 23463: 012c74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 23464: 002fbd95 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 23465: 01311ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 23466: 01203994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 23467: 013138b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 23468: 00614321 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 23469: 011f9410 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ @@ -23478,45 +23478,45 @@ │ │ │ │ 23474: 012bc57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 23475: 01311d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 23476: 006139f5 584 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 23477: 005e5285 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 23478: 01203910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 23479: 013116c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 23480: 012c3068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 23481: 007fd195 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 23481: 007fd005 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 23482: 00539e01 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 23483: 00615b21 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 23484: 012b3720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 23485: 01312632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 23486: 01216084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 23487: 012b43d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 23488: 006e04a9 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 23488: 006e0319 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 23489: 011ea73c 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 23490: 0080ff09 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 23490: 0080fd79 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 23491: 01312188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 23492: 006e4dd1 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ - 23493: 007fbde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 23492: 006e4c41 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 23493: 007fbc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 23494: 012ca160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 23495: 01312f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 23496: 006e04f5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 23496: 006e0365 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 23497: 013129f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 23498: 01313920 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 23499: 00811751 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 23500: 008853a1 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 23501: 006ea105 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 23502: 008a0399 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 23503: 0074f8c5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 23499: 008115c1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 23500: 00885211 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 23501: 006e9f75 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 23502: 008a0209 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 23503: 0074f735 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 23504: 0131356e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 23505: 012c1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 23506: 012c788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 23507: 0120388c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 23508: 002ea6c9 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 23509: 005c9c51 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 23510: 012c588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 23511: 006e4f45 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 23511: 006e4db5 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 23512: 01313454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 23513: 012b30b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 23514: 012c9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ 23515: 00539fa9 58 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 23516: 013132fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 23517: 00588215 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 23518: 005e1d61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ @@ -23524,16 +23524,16 @@ │ │ │ │ 23520: 012cb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 23521: 0041f0e5 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 23522: 0121f690 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 23523: 013118f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 23524: 013120dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 23525: 005d1a99 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 23526: 003338b5 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 23527: 0080ff61 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 23528: 00730da9 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 23527: 0080fdd1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 23528: 00730c19 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 23529: 0060dcf1 182 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 23530: 01313830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 23531: 012b935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 23532: 0044d1e1 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 23533: 0060e281 310 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 23534: 012cc040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 23535: 01188780 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ @@ -23547,15 +23547,15 @@ │ │ │ │ 23543: 012c0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 23544: 01312cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 23545: 012cae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 23546: 005d232d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 23547: 002cd6f5 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 23548: 002c5dc5 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 23549: 01313446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 23550: 009fb1cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 23550: 009fb034 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 23551: 0050a271 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 23552: 013129ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 23553: 0055df85 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 23554: 01311d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 23555: 0131367c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 23556: 00527b01 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 23557: 0051a8d1 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -23564,237 +23564,237 @@ │ │ │ │ 23560: 0121aac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ 23561: 0053c635 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 23562: 0060e0e1 180 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 23563: 011fdf58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 23564: 012bcc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 23565: 01312f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 23566: 005e1b99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23567: 0088dfa1 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23567: 0088de11 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 23568: 005e086d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23569: 007e52f5 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23569: 007e5165 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23570: 0059b191 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23571: 01312a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23572: 012cb160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23573: 00449089 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23574: 0131290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23575: 0089c475 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23575: 0089c2e5 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23576: 011fded4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23577: 01313538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23578: 005e54f5 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 23579: 012c112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23580: 0058ebc9 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23581: 0131286e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23582: 013114b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23583: 012b287c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23584: 00736c3d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23584: 00736aad 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23585: 011edabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23586: 012bb2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23587: 0131136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23588: 012b4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23589: 006e5625 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23589: 006e5495 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23590: 00519df5 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23591: 005420e9 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23592: 011f9620 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23593: 012b928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 23594: 01312a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23595: 0060136d 4 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23596: 01311e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23597: 011fde50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23598: 01312db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23599: 0041bfa5 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23600: 011ed27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23601: 0076a6fd 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23601: 0076a56d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23602: 0131327e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23603: 006e5795 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23604: 007e8f01 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23603: 006e5605 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23604: 007e8d71 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23605: 01311402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23606: 01312206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23607: 0081cd4d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23607: 0081cbbd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23608: 012ba1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23609: 013134de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23610: 012b8ccc 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ 23611: 006149f5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23612: 007fb445 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23612: 007fb2b5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23613: 00336a81 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 23614: 0121a200 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_b16 │ │ │ │ 23615: 005cc2d1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23616: 0077b5b1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23616: 0077b421 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23617: 01312362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23618: 01313528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23619: 00589e51 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23620: 01312c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23621: 012bd3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23622: 0081f581 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23623: 00723ab1 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23624: 0082ddb5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23622: 0081f3f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23623: 00723921 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23624: 0082dc25 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23625: 012c7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23626: 0087dd59 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23626: 0087dbc9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23627: 012b701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23628: 012b41b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23629: 01312bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23630: 006ccb15 512 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23630: 006cc985 512 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ 23631: 005e3171 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 23632: 0052efc1 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23633: 00841025 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23633: 00840e95 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23634: 012b735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23635: 006d5a71 68 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23635: 006d58e1 68 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23636: 012b782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23637: 0085a429 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23638: 0078407d 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23637: 0085a299 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23638: 00783eed 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23639: 00525c9d 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23640: 013113fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23641: 01311324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23642: 01313602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23643: 0078bd39 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23643: 0078bba9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23644: 012c35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 23645: 004456d9 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 23646: 0074f121 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23646: 0074ef91 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23647: 013123b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23648: 005e8675 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23649: 0032f76d 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23650: 0078d461 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23650: 0078d2d1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23651: 012b3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23652: 0053e679 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23653: 004f5dc9 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23654: 012c3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 23655: 00536eb5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23656: 01311a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23657: 013115a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23658: 012be478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23659: 01312ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23660: 00733c39 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23660: 00733aa9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23661: 01311198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23662: 0087a1b5 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23662: 0087a025 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23663: 013123be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23664: 00571e79 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23665: 00630cc1 184 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23666: 002fb939 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23667: 005889d9 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23668: 008943c9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23668: 00894239 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23669: 005f4695 184 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23670: 013112f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23671: 006ea691 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23671: 006ea501 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23672: 012b4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 23673: 005c6439 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23674: 012be7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23675: 012cba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23676: 00581811 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23677: 012bf048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 23678: 012c544c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23679: 012c3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23680: 011ed720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23681: 01312cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23682: 01312b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23683: 00523819 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23684: 012b41a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23685: 0075bccd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23686: 0088e689 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23687: 00879df1 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23685: 0075bb3d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23686: 0088e4f9 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23687: 00879c61 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23688: 01313412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23689: 01312852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23690: 00783cc1 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23690: 00783b31 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23691: 002efb15 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 23692: 005e3935 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23693: 0120a978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23694: 008770a1 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23694: 00876f11 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23695: 011ecee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23696: 013133cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23697: 00818075 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23697: 00817ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23698: 0131310a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23699: 0073b5dd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23699: 0073b44d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23700: 0044bfe9 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23701: 0120a8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23702: 012c46f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23703: 012bd30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23704: 005552b1 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23705: 01313632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23706: 005d11cd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23707: 012b71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23708: 012243e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23709: 0086f4c9 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23710: 00766c75 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23709: 0086f339 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23710: 00766ae5 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23711: 012b5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23712: 00857a01 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23712: 00857871 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23713: 012b4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 23714: 012c4860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23715: 0045b069 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23716: 012b4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23717: 0120a870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23718: 011fe270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23719: 012bd90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23720: 012c4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23721: 003996b1 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23722: 0082a0dd 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23722: 00829f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 23723: 005b45e1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23724: 013117e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23725: 003047b5 600 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23726: 012ca140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23727: 006db971 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23727: 006db7e1 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23728: 0131335e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23729: 011fe1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23730: 004da6c5 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 23731: 006edf85 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ + 23731: 006eddf5 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ 23732: 00326a01 24 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23733: 007bb8a5 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23734: 00757929 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23733: 007bb715 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23734: 00757799 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23735: 0131128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23736: 0044c431 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23737: 0071d3a5 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23738: 00872679 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23737: 0071d215 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23738: 008724e9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23739: 013122f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23740: 002ce3e1 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23741: 0089b985 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23742: 0073f82d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23743: 00842d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23741: 0089b7f5 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23742: 0073f69d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23743: 00842bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23744: 00526109 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 23745: 005e263d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23746: 006dba7d 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23747: 008707e9 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23746: 006db8ed 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23747: 00870659 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23748: 013137bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23749: 003c87b1 92 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23750: 01311c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23751: 012c599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23752: 012c0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23753: 01313178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23754: 01312004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23755: 00590229 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23756: 005cdbb9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23757: 012b3630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23758: 005e50b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 23759: 007fe449 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23759: 007fe2b9 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23760: 004b20f9 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23761: 01311fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23762: 00440eed 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23763: 012bd5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23764: 00338d1d 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23765: 008a70ed 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23765: 008a6f5d 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23766: 01311f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23767: 007467cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23767: 0074663d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23768: 01312bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23769: 00553869 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23770: 00678bf9 312 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23771: 005eab95 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23772: 00802c61 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23772: 00802ad1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23773: 01229fcc 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 23774: 012b8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23775: 0131330a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23776: 0072c479 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23776: 0072c2e9 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23777: 012bb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23778: 0120a7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23779: 012c36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23780: 005ea061 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23781: 012c1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23782: 006fb6f9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23782: 006fb569 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23783: 00542729 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23784: 01204468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23785: 011886d8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23786: 011f1608 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23787: 0087ec5d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23788: 00743481 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23789: 008a02d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23787: 0087eacd 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23788: 007432f1 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23789: 008a0149 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23790: 0131143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 23791: 01312454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23792: 005180f9 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 23793: 0052f341 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23794: 0120a768 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23795: 01311870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 23796: 005e3e39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ @@ -23807,15 +23807,15 @@ │ │ │ │ 23803: 0131151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23804: 012043e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23805: 01312ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23806: 0043f10d 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23807: 01204780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23808: 01313e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 23809: 012b3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23810: 0071d6f5 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23810: 0071d565 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23811: 00523285 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23812: 0131195e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23813: 005faf5d 100 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23814: 012046fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23815: 002a88c9 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23816: 012b9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23817: 01311f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23824,487 +23824,487 @@ │ │ │ │ 23820: 0120a6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23821: 012bae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23822: 005e48a9 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 23823: 012c11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23824: 01312c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23825: 01204360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23826: 013115ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23827: 00745ddd 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23827: 00745c4d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23828: 012c86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23829: 00891c75 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23829: 00891ae5 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 23830: 005e35d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23831: 012b3400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23832: 005d1921 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ - 23833: 006f080d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ + 23833: 006f067d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ 23834: 01204678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23835: 01312fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23836: 00863531 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23836: 008633a1 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23837: 012b48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23838: 0066fe55 268 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23839: 002c8f75 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23840: 0082b959 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23840: 0082b7c9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23841: 0131308c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23842: 013132e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23843: 013106c8 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23844: 012c48c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23845: 013119ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 23846: 0053c309 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23847: 013127b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23848: 00810965 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23848: 008107d5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23849: 002c2e85 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23850: 0083b6f5 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23850: 0083b565 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23851: 013138a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23852: 005d21b1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23853: 01313e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23854: 0076df51 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23855: 0071fcb5 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23854: 0076ddc1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23855: 0071fb25 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23856: 013112ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23857: 01311714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23858: 01311fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23859: 0083c4d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23859: 0083c345 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23860: 013123a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23861: 00305af5 108 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23862: 0084fcc5 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23862: 0084fb35 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23863: 012c4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23864: 0085090d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23865: 00848059 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23864: 0085077d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23865: 00847ec9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23866: 012c4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23867: 012be508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 23868: 005b44bd 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23869: 00870fe9 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23869: 00870e59 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23870: 0131353e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23871: 0083af3d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23871: 0083adad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 23872: 005b78ed 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23873: 00861525 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23873: 00861395 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23874: 012c17d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 23875: 005cc9d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23876: 01312e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23877: 01312748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23878: 012c3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23879: 004f50f1 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 23880: 005cac3d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23881: 0055a211 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23882: 008526f1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23883: 008121c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23882: 00852561 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23883: 00812035 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23884: 0043a235 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23885: 01312820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23886: 0057c845 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23887: 00874055 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23887: 00873ec5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23888: 01311cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23889: 01312dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23890: 012bafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23891: 007bcffd 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23892: 007833e5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23891: 007bce6d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23892: 00783255 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23893: 012c9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23894: 0084b445 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23895: 0082f8d9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23894: 0084b2b5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23895: 0082f749 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23896: 012bae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 23897: 01313456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 23898: 0086e9f5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23898: 0086e865 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23899: 012c9cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23900: 01312374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 23901: 005b4d81 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23902: 01311180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23903: 01189000 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23904: 012bd0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23905: 0131357c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23906: 0087d849 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23907: 00802569 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23906: 0087d6b9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23907: 008023d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23908: 013112c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23909: 012be2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23910: 002b2e91 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23911: 013118f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23912: 0078f9cd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23913: 00a64fa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23912: 0078f83d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23913: 00a64e10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23914: 012be058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23915: 00870059 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23916: 0078ad49 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23915: 0086fec9 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23916: 0078abb9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23917: 01311eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23918: 0075b971 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23918: 0075b7e1 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23919: 01313364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23920: 0081bc75 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23921: 007bd15d 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23920: 0081bae5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23921: 007bcfcd 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23922: 011689b4 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23923: 012c8b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23924: 0084f1f9 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23924: 0084f069 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 23925: 00445b15 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 23926: 012c94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23927: 012147c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23928: 00836a21 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23928: 00836891 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23929: 01312a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23930: 012b4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23931: 0131193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23932: 008644cd 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23932: 0086433d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23933: 01214638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23934: 012b5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23935: 01312648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23936: 0080df35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23936: 0080dda5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23937: 01214740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23938: 00588c0d 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23939: 0131233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23940: 01311c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23941: 012cbd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23942: 012c89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23943: 01313e94 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23944: 01311c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23945: 0032a009 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23946: 0051493d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23947: 00522759 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23948: 01313158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23949: 003ab8bd 368 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23950: 0071f75d 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23950: 0071f5cd 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23951: 005d4ef9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23952: 013111fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23953: 0078b7b9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23953: 0078b629 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23954: 012146bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23955: 012c0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23956: 01312a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23957: 013127fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23958: 007a8641 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23959: 008a047d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23958: 007a84b1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23959: 008a02ed 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23960: 012b3020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 23961: 00539b9d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23962: 012b2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23963: 013128fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23964: 004db2ed 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23965: 0082ee61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23965: 0082ecd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 23966: 005dbcf1 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 23967: 0073532d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23967: 0073519d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23968: 01312704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23969: 01313190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 23970: 01312e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23971: 01312e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23972: 0043e159 92 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23973: 007aeadd 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23974: 008a1dc9 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23973: 007ae94d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23974: 008a1c39 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23975: 00588aa9 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23976: 012be298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23977: 004b51ed 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23978: 005071ed 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23979: 012c6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23980: 01312bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23981: 012bdb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23982: 012ef3f4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23983: 00574539 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23984: 00546bd9 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23985: 012be378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 23986: 005dc09d 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23987: 01313086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23988: 002db2e1 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23989: 007fda05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23989: 007fd875 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23990: 0131270e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23991: 013128e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23992: 012ca5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23993: 002a7ead 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23994: 012b923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23995: 0044739d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 23996: 005b70b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23997: 01312daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23998: 012c8340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23999: 0076822d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 24000: 0076070d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 24001: 006df7ed 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23999: 0076809d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 24000: 0076057d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 24001: 006df65d 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 24002: 012c557c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 24003: 013123d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 24004: 0074aa19 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 24004: 0074a889 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 24005: 013128bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 24006: 01312060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 24007: 0131147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 24008: 00554519 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 24009: 008781ed 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 24009: 0087805d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 24010: 00613cc9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ 24011: 005dfdc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 24012: 0073c8a5 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 24012: 0073c715 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 24013: 00522ab1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 24014: 006df959 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 24014: 006df7c9 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ 24015: 00613c9d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 24016: 013110f4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 24017: 012ed044 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 24018: 00383299 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 24019: 0086f0e1 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 24019: 0086ef51 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 24020: 01311af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 24021: 0076fa7d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 24021: 0076f8ed 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 24022: 012b944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 24023: 011e049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 24024: 01312ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 24025: 01311ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 24026: 011881c4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 24027: 012ca220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 24028: 005e1049 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 24029: 00613cc5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 24030: 00588211 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ - 24031: 006fb7e1 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ + 24031: 006fb651 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ 24032: 002bb611 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 24033: 013120f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 24034: 01313886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24035: 013117ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 24036: 007201a9 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 24036: 00720019 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 24037: 01311d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 24038: 0121f2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ - 24039: 006fb8ed 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ + 24039: 006fb75d 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ 24040: 0131336a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 24041: 005b7c7d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 24042: 01313036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 24043: 002f0c4d 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 24044: 012bc30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 24045: 01312c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 24046: 0120ac90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 24047: 005d4f75 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 24048: 012be988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 24049: 01312972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 24050: 01313300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 24051: 005c6689 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 24052: 0077b90d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 24052: 0077b77d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 24053: 00601365 4 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 24054: 0060275d 318 FUNC GLOBAL DEFAULT 12 aarch64_sve_change_el │ │ │ │ 24055: 0120ac0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 24056: 012c746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 24057: 01312658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 24058: 002f0f71 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 24059: 006fb9fd 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ - 24060: 00786e61 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 24059: 006fb86d 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ + 24060: 00786cd1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 24061: 013112aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 24062: 011ecd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 24063: 0081a359 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 24063: 0081a1c9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 24064: 01311b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 24065: 007e2291 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 24065: 007e2101 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 24066: 01311634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 24067: 005b7af5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 24068: 012b769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 24069: 0088bde1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 24069: 0088bc51 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 24070: 005e1e3d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 24071: 00766881 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 24072: 00829df1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 24071: 007666f1 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 24072: 00829c61 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 24073: 0121f168 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 24074: 00881615 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 24075: 008069ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 24074: 00881485 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 24075: 0080681d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 24076: 012b56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 24077: 006da5f1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 24077: 006da461 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 24078: 0131159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 24079: 01311244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 24080: 01311772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 24081: 01312da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 24082: 012c6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 24083: 012ca200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 24084: 012ba7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 24085: 004b27c9 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 24086: 0077a80d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 24086: 0077a67d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 24087: 002e85e5 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 24088: 005e0e91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 24089: 005dbb61 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 24090: 002be2d9 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 24091: 00737649 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 24091: 007374b9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 24092: 0120ab88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ 24093: 002f7a55 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 24094: 006da6a9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 24095: 006fbaf5 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ - 24096: 00825599 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 24094: 006da519 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 24095: 006fb965 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ + 24096: 00825409 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 24097: 012bb45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 24098: 00843415 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 24098: 00843285 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 24099: 011f8ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 24100: 012ca9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ - 24101: 006fbc59 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ + 24101: 006fbac9 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ 24102: 012b940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 24103: 006313dd 26 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 24104: 012c4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 24105: 011f1374 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 24106: 01312de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 24107: 012b80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 24108: 00528cd1 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 24109: 0044c575 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ - 24110: 006da77d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 24110: 006da5ed 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 24111: 0059d421 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 24112: 0131236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 24113: 0083bf45 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 24113: 0083bdb5 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 24114: 012b3750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 24115: 012c6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ - 24116: 006fbdb5 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ + 24116: 006fbc25 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ 24117: 012b9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 24118: 012bd4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 24119: 0078ab99 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 24120: 00735acd 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 24119: 0078aa09 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 24120: 0073593d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 24121: 012c773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 24122: 012c563c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 24123: 01313864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 24124: 0131332c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 24125: 012c4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 24126: 005cbec1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 24127: 011e06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 24128: 012220d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 24129: 01313720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 24130: 004e6815 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 24131: 01312926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 24132: 012cb5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 24133: 004fda01 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 24134: 012ca670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 24135: 008454c5 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 24135: 00845335 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 24136: 0121c384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_4b │ │ │ │ 24137: 0055ab3d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 24138: 01312cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 24139: 005afa25 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 24140: 01311bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 24141: 01311b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 24142: 01311b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 24143: 002bd141 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 24144: 01225eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 24145: 00899a7d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 24145: 008998ed 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 24146: 00588661 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 24147: 00a7f21c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 24147: 00a7f084 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 24148: 00446ea1 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 24149: 0086f951 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 24149: 0086f7c1 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 24150: 012ba240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 24151: 012cb6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 24152: 0085eaa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 24152: 0085e915 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 24153: 01220374 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ 24154: 005d5e89 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 24155: 012b2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 24156: 012bd51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 24157: 006d30d1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 24157: 006d2f41 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 24158: 01311298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 24159: 012bfcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 24160: 0120ab04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 24161: 012c9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 24162: 012c048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 24163: 012c1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 24164: 012c98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 24165: 00a64ed0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 24165: 00a64d38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 24166: 005b74a9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 24167: 01311c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 24168: 0120aa80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 24169: 007637b9 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 24169: 00763629 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 24170: 012c8d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 24171: 00534521 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 24172: 01313056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 24173: 0057e439 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 24174: 005e385d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 24175: 004451f1 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 24176: 0084ca99 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 24177: 008793c5 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 24176: 0084c909 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 24177: 00879235 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 24178: 01312a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 24179: 00863ed5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 24179: 00863d45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 24180: 012cbee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 24181: 0088ee99 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 24181: 0088ed09 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 24182: 012b3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 24183: 005637c5 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 24184: 007ffc75 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 24184: 007ffae5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 24185: 01311b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ 24186: 012c8f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_ON_AND_RESET_EVENT │ │ │ │ - 24187: 00819d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 24187: 00819bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 24188: 012c8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 24189: 012c2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 24190: 012bc43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 24191: 0082c5c9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 24191: 0082c439 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 24192: 0050f975 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 24193: 0120a9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 24194: 01312054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ - 24195: 006fbef9 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ + 24195: 006fbd69 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ 24196: 00524f39 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 24197: 0057dd5d 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 24198: 0131203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 24199: 012be838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 24200: 01311642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 24201: 01312abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 24202: 01312902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 24203: 013136b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 24204: 006fc041 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ - 24205: 0089b2b1 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 24204: 006fbeb1 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ + 24205: 0089b121 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 24206: 012b772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 24207: 0041fa8d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 24208: 012b6c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 24209: 005b453d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 24210: 01311e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 24211: 00462f69 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 24212: 005d4ff5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 24213: 002f7dd9 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 24214: 006ea665 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 24215: 009f8084 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 24214: 006ea4d5 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 24215: 009f7eec 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 24216: 0131366c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 24217: 013127da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ - 24218: 006fc199 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ + 24218: 006fc009 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ 24219: 012b99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 24220: 0121fa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 24221: 0082c411 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 24221: 0082c281 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 24222: 0131124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 24223: 0131329c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 24224: 0131163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 24225: 01313884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24226: 01221fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 24227: 007e8561 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 24227: 007e83d1 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 24228: 005d8c85 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 24229: 0072e0ad 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 24229: 0072df1d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 24230: 004e6b7d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 24231: 00614325 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 24232: 008a0a61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 24232: 008a08d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 24233: 0121f0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 24234: 012b7b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 24235: 00858425 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 24235: 00858295 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 24236: 012cbca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 24237: 0088d319 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 24237: 0088d189 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 24238: 012c2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 24239: 002bd705 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 24240: 0089228d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 24240: 008920fd 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 24241: 012c2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 24242: 012c740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 24243: 00300651 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 24244: 007035e5 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 24244: 00703455 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 24245: 01311bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 24246: 00542a69 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 24247: 013123a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 24248: 00873d29 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 24248: 00873b99 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 24249: 012c8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 24250: 012b960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 24251: 012c8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 24252: 013116f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 24253: 01312b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 24254: 0073f979 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 24255: 00749549 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 24254: 0073f7e9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 24255: 007493b9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 24256: 0121fb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 24257: 005e9b05 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 24258: 0072c46d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 24258: 0072c2dd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 24259: 002fd2f5 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 24260: 007f869d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 24260: 007f850d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 24261: 005763c5 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 24262: 01312a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 24263: 012c9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 24264: 012c8b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 24265: 0131375c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 24266: 0089bd25 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 24267: 008823a1 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 24266: 0089bb95 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 24267: 00882211 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 24268: 01311d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 24269: 0085a375 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 24269: 0085a1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 24270: 005e09ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 24271: 005c1739 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 24272: 01312c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 24273: 012c1818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 24274: 012c5eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 24275: 005575b9 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 24276: 00583a59 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 24277: 0078e11d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 24277: 0078df8d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 24278: 01313334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 24279: 004b3b99 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 24280: 005e41f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 24281: 01313548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 24282: 013130ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 24283: 012b4ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 24284: 00841cd1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 24284: 00841b41 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 24285: 012c31d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 24286: 013134b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 24287: 01312878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 24288: 012c7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 24289: 0078ba91 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 24289: 0078b901 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 24290: 0051af41 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 24291: 012cc020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 24292: 01313856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 24293: 00a7f218 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 24294: 0076e8e9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 24293: 00a7f080 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 24294: 0076e759 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 24295: 00571065 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 24296: 013119e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 24297: 012cb180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 24298: 013126f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 24299: 00804821 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 24299: 00804691 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 24300: 012be338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 24301: 012c1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 24302: 005eec79 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_set_irq │ │ │ │ 24303: 0032b271 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 24304: 013116ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 24305: 012caa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 24306: 01312d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ @@ -24315,76 +24315,76 @@ │ │ │ │ 24311: 0121fab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 24312: 011f168c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 24313: 012b5be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 24314: 011f8180 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 24315: 0055a8f9 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 24316: 012bec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 24317: 013135ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 24318: 0089b739 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 24318: 0089b5a9 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 24319: 005e24a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 24320: 007e5dad 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 24320: 007e5c1d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 24321: 012c4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 24322: 002fbbf9 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 24323: 0131169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 24324: 00442651 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 24325: 005cfa45 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 24326: 012bb04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 24327: 0086dd8d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 24327: 0086dbfd 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 24328: 0055fc1d 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 24329: 002b9479 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 24330: 013133ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 24331: 0055ce31 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 24332: 011f8f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ 24333: 0059f241 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 24334: 0082a565 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 24334: 0082a3d5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 24335: 012c9ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 24336: 012ba7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 24337: 0088356d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 24337: 008833dd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 24338: 0120afa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 24339: 0131133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 24340: 011fb8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 24341: 012b5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 24342: 012c0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 24343: 012bfd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 24344: 0131227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 24345: 012b3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 24346: 012c1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 24347: 00395f6d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 24348: 01311094 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 24349: 0078b6d5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 24349: 0078b545 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 24350: 01225ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 24351: 0115bda4 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 24352: 0120af24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ 24353: 002c3985 112 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ 24354: 005e2929 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 24355: 012c7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 24356: 0054df49 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 24357: 0076517d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 24358: 0087f785 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 24357: 00764fed 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 24358: 0087f5f5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 24359: 0131301a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 24360: 011862e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 24361: 012cad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 24362: 005b7d05 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 24363: 007ff1a1 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 24363: 007ff011 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 24364: 012b9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 24365: 011fb828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 24366: 003081c5 204 FUNC GLOBAL DEFAULT 12 build_append_pcihp_resources │ │ │ │ 24367: 002c5ef9 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 24368: 0085ac6d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 24369: 0072cf01 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 24368: 0085aadd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 24369: 0072cd71 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 24370: 012bc7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 24371: 0032ed65 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 24372: 008504e1 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 24372: 00850351 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 24373: 005df211 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 24374: 006fcded 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 24374: 006fcc5d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 24375: 012be4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 24376: 0080f53d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 24376: 0080f3ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 24377: 01311176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 24378: 00899149 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 24379: 0086338d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 24378: 00898fb9 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 24379: 008631fd 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 24380: 005eebc5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_el2_supported │ │ │ │ 24381: 012b5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 24382: 0120aea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 24383: 012c88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 24384: 012bfcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 24385: 01312d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 24386: 003efe41 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ @@ -24403,168 +24403,168 @@ │ │ │ │ 24399: 011f8ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 24400: 013137ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 24401: 01311bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 24402: 005b519d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 24403: 0131112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 24404: 012bcf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 24405: 0131331e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 24406: 0074937d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 24406: 007491ed 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 24407: 0030064d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 24408: 01312d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 24409: 01311158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 24410: 01312112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 24411: 00733b19 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 24411: 00733989 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 24412: 01313ac4 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 24413: 0085f29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 24413: 0085f10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 24414: 00423865 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 24415: 005cfbd9 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 24416: 0131257a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 24417: 005751d5 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 24418: 012caa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 24419: 00828815 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 24419: 00828685 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 24420: 0131252a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 24421: 01311de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 24422: 012b39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 24423: 0085767d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 24423: 008574ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 24424: 01312200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 24425: 0086ffcd 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 24426: 00a7f1fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 24425: 0086fe3d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 24426: 00a7f064 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 24427: 002c8985 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 24428: 006e055d 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 24428: 006e03cd 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 24429: 012c30c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 24430: 01312f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 24431: 012bcf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 24432: 002c834d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 24433: 007c06e5 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 24433: 007c0555 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 24434: 0055521d 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 24435: 012ef404 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 24436: 012c90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 24437: 006e05ad 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 24437: 006e041d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 24438: 01312330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 24439: 012c6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 24440: 008186a9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 24440: 00818519 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 24441: 00605b11 32 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 24442: 002e5b45 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 24443: 0080e4b9 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 24444: 008961f9 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 24443: 0080e329 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 24444: 00896069 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 24445: 01311466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 24446: 005445cd 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 24447: 012b3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 24448: 012ca380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 24449: 00a7f1e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 24449: 00a7f04c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 24450: 012baaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 24451: 012bc06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 24452: 00335171 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 24453: 012c2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 24454: 0080af21 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 24455: 00a64fc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 24454: 0080ad91 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 24455: 00a64e28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 24456: 012c4950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 24457: 012b2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 24458: 002b8581 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 24459: 0131303e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 24460: 013138a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 24461: 012c4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 24462: 00733b99 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 24463: 008641c9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 24464: 007f1e09 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 24462: 00733a09 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 24463: 00864039 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 24464: 007f1c79 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 24465: 0120ae1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 24466: 01313344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 24467: 006095cd 118 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 24468: 0086dcb1 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 24468: 0086db21 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 24469: 0131262c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 24470: 0084c3d1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 24470: 0084c241 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 24471: 0120ad98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 24472: 012bb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 24473: 01311ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 24474: 012b736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 24475: 01204fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 24476: 011e1fdc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 24477: 013123dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 24478: 003b7b31 132 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 24479: 012c8570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 24480: 005f27c5 10 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 24481: 012b57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 24482: 012c3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 24483: 012b978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 24484: 0080a1f9 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 24484: 0080a069 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 24485: 005399e5 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 24486: 01311186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 24487: 0122cc60 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 24488: 012c4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 24489: 005b45b9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 24490: 01311f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 24491: 013136c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 24492: 007662e5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 24492: 00766155 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 24493: 01204f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 24494: 004fbc81 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 24495: 0120ad14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 24496: 01312368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 24497: 0118985c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 24498: 01312d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 24499: 012c8a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 24500: 012ca9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 24501: 0121f8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 24502: 012b72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 24503: 00440695 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 24504: 00809835 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 24504: 008096a5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 24505: 0131154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 24506: 01313e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 24507: 005835fd 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 24508: 0055fced 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 24509: 007ba99d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 24510: 00894cdd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 24511: 007bb5ad 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 24509: 007ba80d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 24510: 00894b4d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 24511: 007bb41d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 24512: 004f6de5 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 24513: 0074a259 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 24513: 0074a0c9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 24514: 005b3bdd 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 24515: 00879d8d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 24515: 00879bfd 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 24516: 012b8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 24517: 0059e82d 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 24518: 0043736d 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 24519: 003ef571 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 24520: 0080c6e5 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 24520: 0080c555 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 24521: 01313708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 24522: 007693d5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 24522: 00769245 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 24523: 01311d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 24524: 00638ce5 192 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 24525: 012c16e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 24526: 007ff705 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 24526: 007ff575 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 24527: 004f65ed 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 24528: 012223f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 24529: 013114ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 24530: 0089e655 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 24530: 0089e4c5 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 24531: 012c41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 24532: 013117be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 24533: 0078aafd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 24533: 0078a96d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 24534: 012cbd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 24535: 005e0041 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 24536: 002e52f1 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 24537: 0071d449 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 24537: 0071d2b9 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 24538: 01312250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 24539: 01311d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 24540: 0131196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 24541: 012b7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 24542: 01312e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 24543: 012c1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 24544: 012cb350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 24545: 00544cd5 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 24546: 0056959d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 24547: 0084fd9d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 24547: 0084fc0d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 24548: 0131221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 24549: 00807dc5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 24549: 00807c35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 24550: 005b8591 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 24551: 01313304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 24552: 0052f50d 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 24553: 006e3551 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 24553: 006e33c1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 24554: 0131318e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 24555: 002e69e9 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 24556: 01313564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 24557: 01313e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 24558: 01312a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 24559: 009b8e88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 24559: 009b8cf0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 24560: 011936c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 24561: 013114b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 24562: 012be848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 24563: 0039c309 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 24564: 01311f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 24565: 012c06cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 24566: 0050fd31 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -24573,348 +24573,348 @@ │ │ │ │ 24569: 005e5b21 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 24570: 012c4a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 24571: 0054a751 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 24572: 002db179 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 24573: 00610759 30 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 24574: 012cbde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 24575: 01312096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 24576: 00888c6d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 24577: 006e3641 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 24576: 00888add 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 24577: 006e34b1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 24578: 012c051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 24579: 012c4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 24580: 01222d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ - 24581: 0082da49 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 24581: 0082d8b9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 24582: 01313494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 24583: 01312c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 24584: 00879549 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 24584: 008793b9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 24585: 01311af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 24586: 012ba0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 24587: 00763681 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 24587: 007634f1 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 24588: 0035fefd 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 24589: 01312402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 24590: 005330fd 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 24591: 0088bc49 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 24591: 0088bab9 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 24592: 012b992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 24593: 0131248a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 24594: 00824b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 24594: 008249c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 24595: 012c53cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 24596: 0089e1e1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 24596: 0089e051 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 24597: 005e1129 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24598: 012c706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24599: 0121f714 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24600: 002c16b1 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24601: 01311140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24602: 0081c0c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24602: 0081bf31 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24603: 005e9db1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 24604: 013132ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24605: 012b4af8 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24606: 012c3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24607: 012b54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24608: 0043b649 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24609: 01311c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24610: 0085eea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24611: 0086e765 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24610: 0085ed11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24611: 0086e5d5 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24612: 013122a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24613: 012badbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24614: 01311468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24615: 00554a75 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24616: 011ff500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24617: 008573d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24617: 00857245 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 24618: 00567b7d 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 24619: 008283a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24620: 006f385d 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24621: 007ea699 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24622: 00844a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24619: 00828211 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24620: 006f36cd 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24621: 007ea509 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24622: 008448ed 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24623: 00638e6d 124 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24624: 0085bc4d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24624: 0085babd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24625: 01313568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24626: 006f36ad 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24626: 006f351d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24627: 0131313a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24628: 007e9221 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24628: 007e9091 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24629: 011ff47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24630: 0088ec59 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24630: 0088eac9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24631: 012b968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24632: 01311e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24633: 0086e77d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24633: 0086e5ed 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24634: 012c9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24635: 0088a249 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24635: 0088a0b9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24636: 013117ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24637: 0122236c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24638: 01311d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24639: 012b6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24640: 0115d1c4 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24641: 012c3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24642: 01311abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24643: 012bd64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24644: 006f3785 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24644: 006f35f5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24645: 01311da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24646: 0056151d 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24647: 01313254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24648: 012c3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 24649: 005c0c41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24650: 00560bf1 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24651: 012b959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24652: 012c86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24653: 011ff3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ - 24654: 007fc03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 24654: 007fbead 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 24655: 01300fa8 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24656: 012cb074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24657: 00444c71 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24658: 013119a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 24659: 005b7d61 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24660: 004373dd 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24661: 00828a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24661: 008288a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24662: 01311e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24663: 00784b99 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24664: 0084ddf9 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24663: 00784a09 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24664: 0084dc69 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24665: 00340b95 60 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24666: 013124f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24667: 01312012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24668: 002bbb1d 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24669: 012b5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24670: 013134c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24671: 0077b2c5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24671: 0077b135 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24672: 012b25c8 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24673: 012b972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24674: 0080dac5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24674: 0080d935 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 24675: 005bb85d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24676: 007fc1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24676: 007fc015 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24677: 012b88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24678: 0088b99d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24678: 0088b80d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 24679: 00537095 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24680: 00718c25 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 24680: 00718a95 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 24681: 01312630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ - 24682: 00766cf9 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24682: 00766b69 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24683: 01312c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24684: 012c7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 24685: 00610779 6 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24686: 013111ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24687: 01312ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24688: 0131170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24689: 00824f95 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24689: 00824e05 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24690: 0050db59 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24691: 012c15d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24692: 012c6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24693: 0082c2b9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24693: 0082c129 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24694: 002a8209 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24695: 013135ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24696: 013137e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24697: 013121de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24698: 00828239 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24699: 006d2a45 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24698: 008280a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24699: 006d28b5 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24700: 005e96d1 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24701: 00888481 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24701: 008882f1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24702: 01312c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24703: 01313dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24704: 0072e6c9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24704: 0072e539 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24705: 012221e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24706: 0059ca91 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24707: 012bcffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24708: 002bdfe9 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24709: 007382b9 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24709: 00738129 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24710: 012bec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24711: 006d2a91 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24711: 006d2901 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24712: 0122026c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24713: 005eebb9 4 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_supported │ │ │ │ 24714: 0054b429 200 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24715: 0088b8ed 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24715: 0088b75d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24716: 013121c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24717: 0121d590 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24718: 00792149 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24718: 00791fb9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24719: 0131361e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24720: 012cb904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24721: 012baccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24722: 004d03f5 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ 24723: 002c365d 190 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24724: 009d97b0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24724: 009d9618 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24725: 002c723d 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24726: 009d9668 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24726: 009d94d0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24727: 002cd8f9 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24728: 00736f61 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24728: 00736dd1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24729: 01312fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24730: 009d9520 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24730: 009d9388 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24731: 012ef6c8 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24732: 012b97dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24733: 0089b071 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24733: 0089aee1 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24734: 01312a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24735: 00853365 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24735: 008531d5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24736: 004744c9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24737: 012c028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24738: 006d2afd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24738: 006d296d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24739: 012bed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24740: 0089bb05 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24741: 0073bce5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24740: 0089b975 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24741: 0073bb55 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24742: 012c6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24743: 012c548c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24744: 012be0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24745: 00553dd9 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 24746: 005c1a69 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24747: 0076e83d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24747: 0076e6ad 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24748: 013135c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24749: 013124e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 24750: 013138d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24751: 01312ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24752: 00854e89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24752: 00854cf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24753: 002f8679 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24754: 012c6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24755: 00442af1 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24756: 00851599 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24756: 00851409 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24757: 013111de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24758: 007fc6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24758: 007fc53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24759: 002ca5b9 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24760: 003a43cd 48 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24761: 00730d75 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24761: 00730be5 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24762: 00563705 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24763: 0058f20d 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 24764: 012bf0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 24765: 00829675 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24765: 008294e5 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24766: 012cb230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24767: 0131218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24768: 00760d19 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24768: 00760b89 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24769: 0043b7d5 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24770: 012b74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24771: 0043f175 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24772: 012bac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24773: 00544b5d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24774: 012ba7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24775: 012c33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24776: 012c9ab4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24777: 012b982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24778: 012beb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24779: 008982a5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24780: 00894649 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24779: 00898115 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24780: 008944b9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24781: 012bad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24782: 01313e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24783: 00300e85 176 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24784: 012c6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24785: 012c0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24786: 01311f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24787: 012baf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24788: 005e446d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 24789: 01311986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24790: 013125ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24791: 013128ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24792: 002cc379 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24793: 012b9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24794: 012cbf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24795: 00842c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24795: 00842a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24796: 01313862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24797: 0080f941 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24797: 0080f7b1 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24798: 012b5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24799: 00736dd1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24800: 0088ae21 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24801: 00765aa9 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24799: 00736c41 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24800: 0088ac91 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24801: 00765919 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24802: 004001ad 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24803: 005753bd 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24804: 00760c9d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24804: 00760b0d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24805: 012b70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24806: 0054372d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24807: 00786ff1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24807: 00786e61 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24808: 012222e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ 24809: 0131207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24810: 0131226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24811: 011f4cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24812: 00a77a28 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24812: 00a77890 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24813: 012bebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24814: 0036a3c1 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24815: 013135e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24816: 012201e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24817: 01222264 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24818: 0082dbdd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 24819: 0085c2d9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 24818: 0082da4d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 24819: 0085c149 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 24820: 005cda81 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24821: 00562bc1 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24822: 006ec87d 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24823: 008198f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24824: 00803135 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24825: 0072f4cd 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24822: 006ec6ed 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24823: 00819761 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24824: 00802fa5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24825: 0072f33d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24826: 003ef6c1 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24827: 012be8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24828: 012c0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 24829: 012bcfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24830: 003b7659 128 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24831: 012b6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24832: 00782749 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24833: 0082a921 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24834: 006ed17d 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24835: 00766425 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24832: 007825b9 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24833: 0082a791 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24834: 006ecfed 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24835: 00766295 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24836: 013122c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24837: 01312340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24838: 00744cd5 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 24838: 00744b45 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 24839: 0052ffcd 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24840: 01311e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24841: 012ba78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24842: 005b5035 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24843: 01220dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ 24844: 005af129 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24845: 013110f5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24846: 009fb218 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24847: 00816e5d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24848: 007f929d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24849: 006dc099 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24846: 009fb080 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24847: 00816ccd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24848: 007f910d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24849: 006dbf09 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24850: 0131198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24851: 01220c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24852: 01313508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_ON_AND_RESET_DSTATE │ │ │ │ 24853: 01313084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24854: 009fb210 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24855: 007b71f9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24854: 009fb078 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24855: 007b7069 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24856: 01220d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24857: 006f1065 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24857: 006f0ed5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24858: 012c25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24859: 0122a268 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24860: 006dc115 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24861: 007fd5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24862: 006f0f55 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24863: 009fb208 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24860: 006dbf85 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24861: 007fd43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24862: 006f0dc5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24863: 009fb070 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24864: 013136f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24865: 01312160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24866: 0131291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24867: 0072bac1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24867: 0072b931 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24868: 012b927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 24869: 012bc89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24870: 01312c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24871: 01220cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24872: 005d46a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24873: 01216630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ - 24874: 007f36fd 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 24874: 007f356d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 24875: 012c658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24876: 012c2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24877: 006f0fdd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24877: 006f0e4d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24878: 01311876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24879: 01311a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24880: 0044ca45 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24881: 002c7ef1 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 24882: 005e46c5 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ - 24883: 006dc191 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24883: 006dc001 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24884: 01312dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 24885: 00442c59 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24886: 012b97cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24887: 0131216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24888: 012241d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24889: 013114ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24890: 007c0879 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24890: 007c06e9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24891: 011f1710 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 24892: 00614429 98 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24893: 013119da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24894: 00883539 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24894: 008833a9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24895: 004e6bd9 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 24896: 00614c31 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24897: 00844585 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24898: 0082a85d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24897: 008443f5 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24898: 0082a6cd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24899: 01312a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 24900: 002e7895 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24901: 007aaa41 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24901: 007aa8b1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24902: 013137fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24903: 012196a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24904: 01313da8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24905: 01312652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24906: 00827c55 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24906: 00827ac5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24907: 0059b2c5 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24908: 00518fc1 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24909: 00851c5d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24909: 00851acd 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24910: 012197b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ 24911: 00531891 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 24912: 006148dd 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24913: 013116aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24914: 01312918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24915: 002efa15 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24916: 01312ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ @@ -24923,39 +24923,39 @@ │ │ │ │ 24919: 005231ad 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 24920: 005df2c9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24921: 013122ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24922: 01312802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24923: 0121972c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24924: 0131365e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24925: 0044bf1d 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24926: 00763925 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24926: 00763795 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24927: 012bd8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24928: 012c8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24929: 012be048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 24930: 01312380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24931: 0053cb75 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 24932: 01311ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24933: 01311290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24934: 002fcd51 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24935: 01311bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 24936: 005e2341 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24937: 012cabb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24938: 013136b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24939: 0085dd2d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24939: 0085db9d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24940: 01312e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 24941: 00614189 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24942: 011e03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24943: 002c709d 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24944: 01311092 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 24945: 006140f1 36 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24946: 012be268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24947: 012bcd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24948: 0080da7d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24948: 0080d8ed 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 24949: 00536f11 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 24950: 00820269 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24950: 008200d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24951: 003068a5 116 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 24952: 012b8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24953: 012be5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24954: 01313490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24955: 01311b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24956: 002cb8d5 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24957: 01311508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ @@ -24963,1025 +24963,1025 @@ │ │ │ │ 24959: 0061413d 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24960: 012c9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24961: 01312786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24962: 005d4721 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24963: 011f3ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24964: 011fbccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24965: 0121cf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24966: 008a424d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24967: 007fc655 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24966: 008a40bd 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24967: 007fc4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24968: 00581ba9 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24969: 00599e11 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 24970: 0056cac5 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24971: 01311172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24972: 01312a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24973: 00510119 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ 24974: 01312d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24975: 012b9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24976: 01312616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 24977: 012b4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24978: 012c71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24979: 003433c1 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24980: 012c598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24981: 011fbc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24982: 0077aed5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24982: 0077ad45 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24983: 013129c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24984: 012be4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24985: 00523799 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 24986: 0059e0c5 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24987: 00873f25 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24988: 0081d76d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24987: 00873d95 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24988: 0081d5dd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24989: 0131361a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24990: 00822751 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24990: 008225c1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24991: 01222bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24992: 013126a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24993: 004b26d1 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24994: 006f7181 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24994: 006f6ff1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24995: 002f0ef1 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24996: 005eebbd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_supported │ │ │ │ 24997: 012b8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24998: 006f72e1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24998: 006f7151 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24999: 013119de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 25000: 004b563d 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 25001: 005e9cf1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 25002: 012c1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 25003: 005e2c85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 25004: 013117b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 25005: 002c7159 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 25006: 005b8339 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 25007: 0083e6e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 25008: 006f71f9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 25009: 00804f61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 25007: 0083e551 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 25008: 006f7069 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 25009: 00804dd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 25010: 002b5621 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 25011: 012c37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 25012: 012bd21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 25013: 00826299 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 25013: 00826109 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 25014: 0059e761 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 25015: 012bd36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 25016: 008a3c71 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 25016: 008a3ae1 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 25017: 012c66ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 25018: 012c9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 25019: 004db3f9 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 25020: 0080fbe9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 25020: 0080fa59 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 25021: 005faee1 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 25022: 013122ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 25023: 0059c3b5 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 25024: 006f7271 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 25024: 006f70e1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 25025: 00563651 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 25026: 012bd1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 25027: 005b7261 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 25028: 012c8300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 25029: 012bc00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 25030: 012165ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 25031: 0059a831 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 25032: 006ea811 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 25032: 006ea681 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 25033: 011f1b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 25034: 003f171d 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 25035: 013131ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 25036: 0083c30d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 25036: 0083c17d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 25037: 00301115 3680 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 25038: 006e149d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 25038: 006e130d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 25039: 005261ed 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 25040: 012bb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 25041: 013118f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 25042: 01311930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 25043: 01214194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 25044: 0077b33d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 25044: 0077b1ad 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 25045: 01214008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 25046: 012bed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 25047: 006ea979 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 25048: 007e7209 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 25047: 006ea7e9 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 25048: 007e7079 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 25049: 01312666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 25050: 012bc93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 25051: 008851bd 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 25051: 0088502d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 25052: 004dec61 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 25053: 0131165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 25054: 01214110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 25055: 007b7981 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 25055: 007b77f1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 25056: 01312bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 25057: 01311720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 25058: 00760599 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 25058: 00760409 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 25059: 012c6e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 25060: 010ba764 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 25061: 004744c5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 25062: 011f4c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 25063: 0131199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 25064: 0121ce58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 25065: 00363b39 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 25066: 008a28d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 25066: 008a2749 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 25067: 01223f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 25068: 0072bafd 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 25068: 0072b96d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 25069: 003f9c99 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 25070: 0121408c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 25071: 00844f69 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 25072: 0074a995 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 25071: 00844dd9 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 25072: 0074a805 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 25073: 012cbad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 25074: 013119a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 25075: 00ab3928 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 25076: 01311ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 25077: 012b33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 25078: 013121da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 25079: 012c4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 25080: 00895dc1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 25081: 00895631 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 25080: 00895c31 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 25081: 008954a1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 25082: 012b3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 25083: 012b8860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 25084: 0030009d 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 25085: 01222aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 25086: 00589161 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 25087: 01218a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 25088: 0033bff5 316 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 25089: 006f350d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 25089: 006f337d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 25090: 012bcb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 25091: 01312e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 25092: 00614529 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 25093: 01312688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 25094: 01218b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 25095: 00895b15 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 25096: 008417fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 25095: 00895985 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 25096: 0084166d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 25097: 00614d01 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 25098: 0131272e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 25099: 012b6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 25100: 0089fb85 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 25101: 00858519 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 25100: 0089f9f5 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 25101: 00858389 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 25102: 012b68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 25103: 0079c5c5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 25104: 00741289 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 25103: 0079c435 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 25104: 007410f9 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 25105: 012c34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 25106: 0073c405 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 25106: 0073c275 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 25107: 005414ed 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 25108: 004df1b5 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 25109: 006f35dd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 25109: 006f344d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 25110: 004eb469 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 25111: 0084aea5 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 25111: 0084ad15 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 25112: 005e4c61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 25113: 005e32d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 25114: 005714e1 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 25115: 0072f8e5 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 25115: 0072f755 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 25116: 01218acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 25117: 008484dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 25118: 00825e49 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 25117: 0084834d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 25118: 00825cb9 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 25119: 005d4855 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 25120: 0061498d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 25121: 012b724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 25122: 012b991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 25123: 012b9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 25124: 0073d3f9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 25124: 0073d269 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 25125: 005d47a5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 25126: 005e346d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 25127: 012c57dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 25128: 013116de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 25129: 00333a7d 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 25130: 0070fae5 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 25131: 00800545 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 25130: 0070f955 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 25131: 008003b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 25132: 012b733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 25133: 006f2679 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 25133: 006f24e9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 25134: 01311ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 25135: 006f5331 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 25135: 006f51a1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 25136: 012be438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 25137: 006f5489 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 25137: 006f52f9 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 25138: 012c2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 25139: 0057de39 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 25140: 006f2569 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 25141: 00848715 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 25140: 006f23d9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 25141: 00848585 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 25142: 012c3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 25143: 006f53a9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 25143: 006f5219 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 25144: 00519939 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 25145: 012b5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 25146: 012c9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 25147: 0089e54d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 25147: 0089e3bd 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 25148: 01313016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 25149: 00446e79 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 25150: 006e3411 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 25150: 006e3281 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 25151: 012c1698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 25152: 00563529 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 25153: 012bb3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 25154: 012b4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 25155: 012bf43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 25156: 0085797d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 25157: 006f25f1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 25156: 008577ed 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 25157: 006f2461 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ 25158: 00536e91 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ - 25159: 006f5419 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 25159: 006f5289 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 25160: 01312ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 25161: 0131169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 25162: 006e3475 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 25162: 006e32e5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 25163: 0032c3bd 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 25164: 012c3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 25165: 00536f09 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 25166: 0053e75d 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 25167: 00523a75 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 25168: 01202e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 25169: 003b4355 436 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 25170: 0087083d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 25170: 008706ad 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 25171: 012c6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 25172: 011f3810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 25173: 01313702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 25174: 0059b8a1 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 25175: 01311b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25176: 00306461 648 FUNC GLOBAL DEFAULT 12 ghes_record_cper_errors │ │ │ │ - 25177: 007fd0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 25178: 006eb72d 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 25177: 007fcf15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 25178: 006eb59d 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ 25179: 012bf258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 25180: 0086f3e5 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 25180: 0086f255 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 25181: 01202db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 25182: 01311a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 25183: 005b780d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 25184: 012c9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 25185: 006e34e5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 25186: 0072c469 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 25185: 006e3355 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 25186: 0072c2d9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 25187: 003ee679 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 25188: 013114f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 25189: 00857319 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 25189: 00857189 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 25190: 0058f0dd 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 25191: 006d04dd 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 25191: 006d034d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 25192: 0066e7f5 62 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 25193: 0131336c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ - 25194: 006ee73d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ + 25194: 006ee5ad 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ 25195: 01312702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 25196: 01312158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 25197: 0031b515 492 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 25198: 0077af4d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 25198: 0077adbd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 25199: 0131237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 25200: 01202d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 25201: 01312152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 25202: 01313770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 25203: 005e7c39 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 25204: 0086ed29 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 25204: 0086eb99 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 25205: 01313448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 25206: 012bf40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 25207: 0084c101 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 25207: 0084bf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 25208: 01311342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 25209: 005e36ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 25210: 0080e3f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 25210: 0080e265 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 25211: 002f9dc1 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 25212: 0054c5f9 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 25213: 0080ea9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 25213: 0080e90d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 25214: 002bcdb9 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 25215: 01313dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 25216: 012cb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 25217: 008366a5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 25218: 00822c45 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 25219: 00836f7d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 25217: 00836515 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 25218: 00822ab5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 25219: 00836ded 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 25220: 01312650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 25221: 012bcc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 25222: 008952dd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 25223: 0081b0f5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 25224: 00869335 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 25222: 0089514d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 25223: 0081af65 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 25224: 008691a5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 25225: 005e8881 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 25226: 012b91ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 25227: 009fb234 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 25227: 009fb09c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ 25228: 01212d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 25229: 0083cfb9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 25230: 0087e735 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 25231: 007fd951 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 25232: 0088c0b9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 25229: 0083ce29 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 25230: 0087e5a5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 25231: 007fd7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 25232: 0088bf29 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 25233: 013116ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 25234: 01212e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 25235: 012b2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 25236: 007ae5d9 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 25237: 0084f545 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 25236: 007ae449 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 25237: 0084f3b5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 25238: 012b9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 25239: 0068966d 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 25239: 006895b5 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 25240: 0122299c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 25241: 012c3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 25242: 002d1379 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 25243: 00557041 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 25244: 009b8e8c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 25244: 009b8cf4 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 25245: 012c4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 25246: 008287d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 25246: 00828649 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 25247: 013126fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 25248: 0089e6a1 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 25248: 0089e511 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 25249: 01212dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 25250: 002b571d 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 25251: 012c9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 25252: 005eefa1 108 FUNC GLOBAL DEFAULT 12 common_semi_stack_bottom │ │ │ │ 25253: 01312e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 25254: 01312020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 25255: 01311234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 25256: 0075e0dd 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 25256: 0075df4d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ 25257: 002c430d 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 25258: 00859359 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 25259: 006e0d51 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 25260: 007f06c9 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 25258: 008591c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 25259: 006e0bc1 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 25260: 007f0539 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 25261: 005ce235 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 25262: 01312f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 25263: 012c3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 25264: 008002ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 25265: 008a7b09 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 25264: 0080015d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 25265: 008a7979 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 25266: 0052eaa5 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 25267: 01311c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 25268: 004f684d 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 25269: 0071e455 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 25269: 0071e2c5 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 25270: 0131180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 25271: 002d0fe5 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 25272: 012ba13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 25273: 011f9ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ 25274: 006145ed 10 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 25275: 012c8560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 25276: 01312980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 25277: 00743dc9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 25277: 00743c39 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 25278: 004ac50d 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 25279: 0131386c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 25280: 0058f0e1 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 25281: 0131311a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ - 25282: 006ede55 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ + 25282: 006edcc5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ 25283: 012be108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 25284: 01207900 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 25285: 012c57bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 25286: 012bc25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 25287: 012b5d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 25288: 005588a9 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 25289: 00614d85 38 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 25290: 01313746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 25291: 012b766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 25292: 00a7f1f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 25292: 00a7f060 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 25293: 0052c479 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 25294: 01311a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ - 25295: 006ee019 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ + 25295: 006ede89 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ 25296: 01313dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 25297: 005cdf4d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 25298: 012bc49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 25299: 0120787c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 25300: 013122b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 25301: 002e9d01 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 25302: 012b773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 25303: 013123ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 25304: 0089fb01 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 25304: 0089f971 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 25305: 012b34d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 25306: 012ca630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 25307: 0059eb89 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 25308: 0082d771 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 25309: 0087e5c5 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 25308: 0082d5e1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 25309: 0087e435 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 25310: 012caeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 25311: 01311464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 25312: 006149ed 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 25313: 012c15c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 25314: 002be5e1 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 25315: 01312cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 25316: 006f8495 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 25316: 006f8305 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 25317: 013112c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 25318: 00605769 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 25319: 005239cd 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 25320: 006f8275 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 25320: 006f80e5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ 25321: 0060fbcd 100 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 25322: 012bcecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 25323: 012bd24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25324: 013126ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 25325: 005225dd 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 25326: 00820481 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 25326: 008202f1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 25327: 012b3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 25328: 012077f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 25329: 005c0769 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 25330: 013117ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 25331: 0085dc61 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 25331: 0085dad1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 25332: 012b8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 25333: 012c654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 25334: 0131241a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 25335: 01312794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 25336: 006f8385 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 25336: 006f81f5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 25337: 01311aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 25338: 01312f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 25339: 006cfda9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 25339: 006cfc19 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ 25340: 00531471 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 25341: 01311864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 25342: 0054b8b5 308 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 25343: 01312974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 25344: 012c4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 25345: 01311ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 25346: 01312c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 25347: 012c9b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 25348: 0055e119 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 25349: 00331401 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 25350: 013114c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 25351: 0084148d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 25351: 008412fd 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 25352: 003b456d 240 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 25353: 012bd6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 25354: 01311bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 25355: 00614595 88 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 25356: 013138cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 25357: 013137f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 25358: 005ea3b1 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 25359: 00614d55 46 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 25360: 006cfe2d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 25360: 006cfc9d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 25361: 012b988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 25362: 012b41f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 25363: 012bdf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 25364: 01311dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 25365: 0089b58d 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 25365: 0089b3fd 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 25366: 012c3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 25367: 01312750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 25368: 002cc629 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 25369: 0072ba91 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 25369: 0072b901 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 25370: 006149c1 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 25371: 012bcb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 25372: 00857f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 25372: 00857dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 25373: 012b787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 25374: 003b37ed 2512 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 25375: 002be521 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 25376: 007fbe99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 25376: 007fbd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 25377: 004f6789 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 25378: 00882415 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 25378: 00882285 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 25379: 012b6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 25380: 012ca860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 25381: 013120ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 25382: 00822a1d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 25382: 0082288d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 25383: 01311de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 25384: 012c4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 25385: 01311fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 25386: 0041c055 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 25387: 013137a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 25388: 008a09c5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 25388: 008a0835 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 25389: 012b4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 25390: 01312c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 25391: 01225ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 25392: 013122be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 25393: 0050c4bd 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 25394: 012bdbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 25395: 00737cdd 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 25395: 00737b4d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 25396: 013135b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 25397: 0078b5cd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 25397: 0078b43d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 25398: 003ef7b1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 25399: 01310f70 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 25400: 01311dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 25401: 009d9088 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 25402: 00819f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 25403: 00784a81 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 25404: 008642a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 25401: 009d8ef0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 25402: 00819d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 25403: 007848f1 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 25404: 00864115 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 25405: 012ca7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 25406: 012cbda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 25407: 005e8671 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 25408: 0060fe65 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 25409: 012b8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 25410: 012b5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 25411: 0131217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 25412: 0083da69 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 25412: 0083d8d9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 25413: 012c7bd8 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 25414: 0075b8e1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 25415: 006cff35 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 25416: 007e76c5 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 25417: 00711d79 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 25418: 0072dfcd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 25414: 0075b751 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 25415: 006cfda5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 25416: 007e7535 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 25417: 00711be9 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 25418: 0072de3d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 25419: 0059df2d 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 25420: 012b3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 25421: 006cffb9 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 25422: 007826b9 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 25423: 0080c0ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 25424: 0084a9fd 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 25425: 00850f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 25426: 007b01b1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 25421: 006cfe29 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 25422: 00782529 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 25423: 0080bf5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 25424: 0084a86d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 25425: 00850dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 25426: 007b0021 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 25427: 002e6995 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 25428: 01312d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 25429: 00804e8d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 25429: 00804cfd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 25430: 01312644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 25431: 0067042d 148 FUNC GLOBAL DEFAULT 12 aspeed_install_boot_rom │ │ │ │ 25432: 012c4ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 25433: 0084ef91 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 25434: 006d003d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 25433: 0084ee01 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 25434: 006cfead 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 25435: 01312fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 25436: 005c0765 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 25437: 01312ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 25438: 012cae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 25439: 01227d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 25440: 01311266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 25441: 012b9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 25442: 012b2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 25443: 012c32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 25444: 008656c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 25444: 00865531 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 25445: 01311ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 25446: 007708c5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 25446: 00770735 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 25447: 013137a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 25448: 0073db5d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 25448: 0073d9cd 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 25449: 012bb75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 25450: 005e2bad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 25451: 01311dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 25452: 00562c75 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 25453: 0053c0bd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 25454: 01311194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 25455: 00339139 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 25456: 007fc349 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 25457: 006e644d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 25458: 006dcc89 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 25456: 007fc1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 25457: 006e62bd 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 25458: 006dcaf9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 25459: 012c2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 25460: 00614f85 86 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ 25461: 0059eb35 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 25462: 0087ba3d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 25463: 0081b5fd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 25462: 0087b8ad 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 25463: 0081b46d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 25464: 013110fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 25465: 00816aad 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 25465: 0081691d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 25466: 012c6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 25467: 006dcce5 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 25468: 0071f485 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 25467: 006dcb55 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 25468: 0071f2f5 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 25469: 01312ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 25470: 012b5dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 25471: 008104d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 25471: 00810345 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 25472: 002c6781 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 25473: 01312726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 25474: 005e20e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 25475: 012b4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 25476: 008410f5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 25477: 0089af4d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 25478: 006e6541 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 25476: 00840f65 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 25477: 0089adbd 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 25478: 006e63b1 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ 25479: 012bf398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ - 25480: 006fb76d 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 25480: 006fb5dd 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 25481: 0032b0c1 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 25482: 006e9fe9 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 25483: 0082758d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 25482: 006e9e59 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 25483: 008273fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 25484: 01312656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 25485: 005c9f2d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 25486: 005882d1 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 25487: 01311ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 25488: 006ea625 24 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 25488: 006ea495 24 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 25489: 012c13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 25490: 00326a19 152 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 25491: 00522dc5 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 25492: 006e9fc1 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 25493: 006dcd41 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 25492: 006e9e31 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 25493: 006dcbb1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ 25494: 005b42e9 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 25495: 0060fefd 92 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 25496: 01313288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 25497: 01311d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 25498: 01186354 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 25499: 01188db8 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 25500: 01312476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 25501: 00570de1 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 25502: 0131224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 25503: 01313466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 25504: 012b8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 25505: 00709ca5 2312 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 25506: 006d27e5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 25505: 00709b15 2312 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 25506: 006d2655 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 25507: 01312b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 25508: 012c737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 25509: 00861319 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 25509: 00861189 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 25510: 005d3975 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 25511: 013128fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 25512: 012b8bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 25513: 01312876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 25514: 005d4465 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 25515: 0032b3b5 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 25516: 004e62fd 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 25517: 00749c19 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 25517: 00749a89 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 25518: 012c35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 25519: 012b707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 25520: 013114a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 25521: 006d2879 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 25521: 006d26e9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 25522: 003ab0a5 1108 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 25523: 012c3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 25524: 011f1bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 25525: 006e2515 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 25526: 008702c5 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 25525: 006e2385 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 25526: 00870135 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 25527: 01312b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 25528: 002e9239 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 25529: 012c5a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 25530: 0131139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 25531: 006e2585 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 25531: 006e23f5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 25532: 0047f221 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 25533: 0120d96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 25534: 01311ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 25535: 012b77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 25536: 01313502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_PSCI_CALL_DSTATE │ │ │ │ 25537: 011647a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 25538: 01185edc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 25539: 012b5b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 25540: 012b6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 25541: 0082c8d9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 25541: 0082c749 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 25542: 0050ee3d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 25543: 0085e031 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 25543: 0085dea1 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 25544: 012c106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 25545: 006d2919 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 25545: 006d2789 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 25546: 0120d8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 25547: 0080b395 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 25548: 0085efcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 25549: 008761e1 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 25550: 0081ecc9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 25547: 0080b205 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 25548: 0085ee3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 25549: 00876051 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 25550: 0081eb39 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 25551: 00576acd 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 25552: 013137a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 25553: 013126ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 25554: 01311e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 25555: 006e25f5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 25555: 006e2465 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 25556: 012bc87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 25557: 00537d2d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 25558: 01224cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 25559: 01311ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 25560: 006e9fa1 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 25561: 006ec571 110 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 25560: 006e9e11 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 25561: 006ec3e1 110 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 25562: 01224994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 25563: 012c1808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 25564: 013122c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 25565: 01311532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 25566: 01311220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 25567: 00763efd 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 25567: 00763d6d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 25568: 0120d864 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 25569: 00589969 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 25570: 0072f3bd 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 25570: 0072f22d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 25571: 012b5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 25572: 012bd75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 25573: 005274f5 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 25574: 01312298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 25575: 005df65d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 25576: 0078d5c9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 25577: 006d6bed 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 25576: 0078d439 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 25577: 006d6a5d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 25578: 01223e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 25579: 01203b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ 25580: 00531975 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 25581: 01211224 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 25582: 013124b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 25583: 005e8739 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 25584: 01224fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 25585: 006d6c79 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 25585: 006d6ae9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 25586: 012b3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 25587: 013122fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 25588: 012111a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 25589: 012c3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 25590: 01203a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 25591: 0081f3ad 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 25591: 0081f21d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 25592: 013130b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 25593: 0071e471 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 25593: 0071e2e1 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 25594: 005278c9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 25595: 00537071 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 25596: 005b6b75 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 25597: 005c1b79 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 25598: 002b9a99 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 25599: 01312cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 25600: 012c76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 25601: 0066be05 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 25602: 012c9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 25603: 002c9ec5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 25604: 012c8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 25605: 0075fcc9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 25605: 0075fb39 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 25606: 012c16b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 25607: 012c8990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 25608: 01312d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ 25609: 0121111c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 25610: 0088181d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 25611: 006d315d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 25610: 0088168d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 25611: 006d2fcd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 25612: 0065b35d 256 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 25613: 012b3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 25614: 005276d9 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 25615: 01312b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 25616: 006d6d31 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 25616: 006d6ba1 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 25617: 002fbc6d 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 25618: 005e2569 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 25619: 01312456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 25620: 005dbf8d 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 25621: 01312436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 25622: 005d3c09 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 25623: 01203a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25624: 005d44ed 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25625: 005896d9 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 25626: 005b7661 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25627: 0085a6b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25628: 00779549 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25627: 0085a525 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25628: 007793b9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25629: 013127dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25630: 006fa39d 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25630: 006fa20d 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25631: 013114ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25632: 012c4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25633: 01301198 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25634: 0053925d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25635: 002c63ed 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25636: 01313232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25637: 01188b74 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 25638: 00875181 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25638: 00874ff1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25639: 00541bcd 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25640: 012b68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25641: 00736d09 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25642: 00840a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25641: 00736b79 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25642: 008408dd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25643: 00565d2d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25644: 012c4670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 25645: 00506255 232 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25646: 0071e04d 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25646: 0071debd 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 25647: 005c712d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25648: 0131152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25649: 002cbc05 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25650: 002becc5 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25651: 007f9cfd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25651: 007f9b6d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25652: 013131d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25653: 012bc13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 25654: 01312228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25655: 012baa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25656: 0081281d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25656: 0081268d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25657: 012b8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25658: 01311da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25659: 006ece71 68 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25659: 006ecce1 68 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25660: 011ee380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25661: 0084910d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25661: 00848f7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25662: 013124a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25663: 0055553d 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25664: 012b3460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25665: 011f3894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 25666: 0131184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25667: 01313618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 25668: 005b8e69 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25669: 006d6a3d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25669: 006d68ad 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25670: 012c23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25671: 0121d1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25672: 0121d170 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25673: 004c98b1 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25674: 002be6a1 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25675: 012c693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 25676: 005b476d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25677: 0080b9f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25677: 0080b869 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25678: 01311e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25679: 0032a5e5 180 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25680: 006d6ab5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25680: 006d6925 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ 25681: 005aef89 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25682: 002969dd 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25683: 012caa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25684: 012be6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25685: 013132ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25686: 012bd49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25687: 0088b19d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25687: 0088b00d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25688: 013117e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25689: 005528e9 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25690: 002b8add 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 25691: 0073be3d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25692: 006e6bc9 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25691: 0073bcad 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25692: 006e6a39 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25693: 012b3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25694: 008089dd 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25694: 0080884d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25695: 005e6ca1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25696: 003982b5 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25697: 01312194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25698: 0079c0ed 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25698: 0079bf5d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25699: 013110f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25700: 00856b21 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25701: 006d6b55 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25700: 00856991 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25701: 006d69c5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25702: 012b33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25703: 005241b1 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25704: 012158c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25705: 00855e01 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25705: 00855c71 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25706: 002a7f01 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25707: 00879e6d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25708: 00879fdd 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25709: 007353b5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ - 25710: 006acf1d 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25707: 00879cdd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25708: 00879e4d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25709: 00735225 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25710: 006acd8d 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25711: 012bc1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 25712: 005c70dd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25713: 0071dd21 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25714: 006e6cc1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25713: 0071db91 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25714: 006e6b31 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25715: 01215844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25716: 012c9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 25717: 012c7cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 25718: 0076ac45 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25719: 0087b1e9 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25720: 00897589 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25718: 0076aab5 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25719: 0087b059 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25720: 008973f9 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25721: 013122ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25722: 013116d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25723: 00829b91 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25723: 00829a01 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25724: 013133ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25725: 00342339 90 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25726: 01188404 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25727: 01311162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25728: 007f9315 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25729: 00877261 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25728: 007f9185 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25729: 008770d1 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25730: 01312ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25731: 01311a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25732: 012bb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25733: 012b767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25734: 012b51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25735: 0131232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25736: 0120f85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25737: 01311db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 25738: 005b8d45 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25739: 00883415 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25739: 00883285 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25740: 0066eccd 208 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25741: 013136e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25742: 01311f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 25743: 0131280e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25744: 011eb4f4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25745: 0085b321 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25745: 0085b191 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25746: 01311806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25747: 012b4070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25748: 012bb03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25749: 012b9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25750: 012b39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25751: 012c049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25752: 0120f7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25753: 002be541 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25754: 01313022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25755: 0047ec9d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25756: 00852981 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25756: 008527f1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25757: 012b6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25758: 012c102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25759: 01311c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25760: 012c674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25761: 01188bac 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25762: 0131276e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25763: 01311efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25764: 00811a41 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25765: 0084ff4d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25764: 008118b1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25765: 0084fdbd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25766: 0131243c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25767: 012bb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25768: 012bd4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25769: 005d3e89 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25770: 0080ca01 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25771: 008700c5 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25770: 0080c871 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25771: 0086ff35 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25772: 005d4575 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25773: 01311e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25774: 002f7989 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25775: 01311574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25776: 003f0141 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25777: 013130d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 25778: 01311f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25779: 005243a9 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25780: 008390d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25780: 00838f49 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 25781: 0060fc79 114 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25782: 0120f754 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25783: 00860b11 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25784: 006e5091 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25783: 00860981 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25784: 006e4f01 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25785: 005258c5 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25786: 0077c8a9 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25786: 0077c719 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25787: 010b4dfc 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25788: 004b297d 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25789: 012ca290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25790: 006d244d 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25791: 00769c0d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25790: 006d22bd 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25791: 00769a7d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 25792: 004df2ed 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 25793: 01312c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25794: 0072bfb5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25794: 0072be25 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25795: 01226044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25796: 00562ce1 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25797: 006e5209 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25798: 006d24a1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25797: 006e5079 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25798: 006d2311 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25799: 013114be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25800: 00842e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25800: 00842ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25801: 005425a5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25802: 0089362d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25802: 0089349d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25803: 012c092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25804: 00766555 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25804: 007663c5 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25805: 01312596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25806: 00523d5d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 25807: 012b8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25808: 01312efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25809: 007fc565 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25809: 007fc3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25810: 012c9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25811: 01313db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25812: 012c3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25813: 006dc289 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25813: 006dc0f9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25814: 012c9a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25815: 0085f759 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25815: 0085f5c9 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25816: 012b709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25817: 012b2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25818: 0072cdf5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25819: 008207c1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25818: 0072cc65 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25819: 00820631 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25820: 012b5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25821: 012c07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25822: 012b36a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25823: 006d2511 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25823: 006d2381 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25824: 01311c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25825: 012bd7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25826: 007c0a79 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25826: 007c08e9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25827: 01312778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25828: 0081a2d5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25829: 007fd7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25828: 0081a145 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25829: 007fd659 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25830: 00511df5 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 25831: 005b9009 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25832: 01311884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25833: 012ca830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25834: 012be198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25835: 012203f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25836: 011696f8 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25837: 00846525 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25837: 00846395 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25838: 0131384a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 25839: 012c2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25840: 012b89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25841: 010b58d0 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25842: 012c38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25843: 012baabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25844: 012ba75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25845: 0032fff9 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25846: 007695c1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25846: 00769431 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 25847: 005c00c1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25848: 012c8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 25849: 005b7e09 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25850: 0078b08d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25850: 0078aefd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25851: 012bd6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 25852: 005aeff1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25853: 002f84f5 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25854: 012b83f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25855: 00682451 100 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ 25856: 00569c81 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25857: 0032b9c1 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25858: 012bf1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 25859: 012cac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25860: 00896305 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25861: 00819cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25860: 00896175 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25861: 00819b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25862: 012c70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25863: 01311784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25864: 01313700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25865: 00734cc1 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25866: 006f0d05 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25867: 0081a755 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25865: 00734b31 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25866: 006f0b75 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25867: 0081a5c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25868: 002bf779 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25869: 00313aa5 72 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25870: 013123cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25871: 006f0c05 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25871: 006f0a75 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25872: 0054e389 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25873: 0084ab81 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 25874: 00793481 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 25873: 0084a9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25874: 007932f1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 25875: 00565cb9 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25876: 00885d19 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25876: 00885b89 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25877: 012b2f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25878: 0115bce4 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25879: 012bae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25880: 00562b79 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25881: 00749069 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25881: 00748ed9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25882: 013133fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25883: 013122a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 25884: 013132c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 25885: 005e3bb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25886: 01204a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25887: 006e12c5 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25888: 006f0c85 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25887: 006e1135 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25888: 006f0af5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25889: 01311656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25890: 012c5ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25891: 012b3640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25892: 0082cf19 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25892: 0082cd89 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25893: 013136be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25894: 012c5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25895: 012b4de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 25896: 01204a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25897: 012c00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25898: 00819191 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25899: 00878d09 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25898: 00819001 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25899: 00878b79 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25900: 012b89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25901: 0131167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25902: 012c4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25903: 0131108f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25904: 002f7e61 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25905: 01311b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25906: 012b4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25907: 00562c09 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25908: 005ea3c9 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25909: 012bd16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25910: 00783675 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25911: 0072cb21 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25910: 007834e5 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25911: 0072c991 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25912: 01311c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25913: 012ca994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25914: 007f38ed 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25914: 007f375d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25915: 012b91bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25916: 013117c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25917: 00781721 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25917: 00781591 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 25918: 012c4990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 25919: 00872bc5 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25919: 00872a35 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 25920: 012c33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 25921: 00615289 6 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25922: 005f8189 62 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25923: 012199c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25924: 012cae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25925: 002f7d0d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25926: 01204990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25927: 012cb118 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25928: 012ef6f8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25929: 0084dced 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25930: 007467c9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25929: 0084db5d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25930: 00746639 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25931: 01219ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25932: 01311ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25933: 0078ba85 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25933: 0078b8f5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25934: 012c8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25935: 005ef00d 6 FUNC GLOBAL DEFAULT 12 common_semi_has_synccache │ │ │ │ 25936: 01312856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25937: 01312120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25938: 01311460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25939: 007fc12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25939: 007fbf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25940: 01311b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25941: 012ca770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25942: 002971f1 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 25943: 008a1661 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 25943: 008a14d1 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 25944: 012c9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25945: 0131259a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25946: 00821d89 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25946: 00821bf9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25947: 01219a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25948: 012c3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25949: 0056113d 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25950: 00571779 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 25951: 01312284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25952: 013113ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25953: 002cbe65 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25954: 01313290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25955: 0082bf45 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25955: 0082bdb5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25956: 01212850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25957: 012b8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25958: 01312ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25959: 012eeebc 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25960: 01312fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25961: 0088d385 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25961: 0088d1f5 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25962: 013132d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25963: 012c09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25964: 012c709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25965: 0089e815 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 25966: 0084b911 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25965: 0089e685 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 25966: 0084b781 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25967: 012c3848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25968: 012bb4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25969: 00821529 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25969: 00821399 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25970: 012c742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25971: 01227880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ 25972: 005d9035 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25973: 004744e9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25974: 007461e1 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25974: 00746051 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25975: 012b5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25976: 008856b5 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25976: 00885525 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25977: 012c543c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25978: 01311a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25979: 01227988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25980: 012c8790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25981: 005eec21 44 FUNC GLOBAL DEFAULT 12 kvm_arm_get_max_vm_ipa_size │ │ │ │ 25982: 003293bd 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25983: 012bb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ @@ -25995,491 +25995,491 @@ │ │ │ │ 25991: 012c35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25992: 0050ebb5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25993: 012b9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 25994: 005d88ad 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25995: 012c533c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25996: 01312b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25997: 01227904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25998: 006f3299 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25999: 0076d81d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25998: 006f3109 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25999: 0076d68d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 26000: 0120f334 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 26001: 006824b5 104 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 26002: 013132ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 26003: 00749599 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 26003: 00749409 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 26004: 00300415 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 26005: 0131370e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 26006: 006f3121 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 26007: 00883b45 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 26006: 006f2f91 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 26007: 008839b5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 26008: 0053d03d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 26009: 0131256c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 26010: 012cb4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 26011: 00844819 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 26011: 00844689 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 26012: 013118a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 26013: 01313062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 26014: 005eeb89 44 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 26015: 002fb3a1 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 26016: 006f31dd 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 26016: 006f304d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 26017: 01311a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 26018: 00811d39 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 26018: 00811ba9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 26019: 002d50c9 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 26020: 012c9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 26021: 012c8800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 26022: 007f90bd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 26022: 007f8f2d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 26023: 013116be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 26024: 0043d22d 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 26025: 012c029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 26026: 00523379 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 26027: 01312240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 26028: 0084e845 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 26028: 0084e6b5 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 26029: 012174a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 26030: 01313e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 26031: 013132de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 26032: 01225e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ - 26033: 0088f9b9 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 26033: 0088f829 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 26034: 0054bca1 284 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 26035: 002fafe5 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 26036: 012b5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ 26037: 01311fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_DSTATE │ │ │ │ 26038: 012175a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 26039: 0043cb91 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 26040: 01311e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 26041: 01185fcc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 26042: 00845ebd 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 26043: 006d0a59 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 26042: 00845d2d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 26043: 006d08c9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 26044: 01311eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 26045: 004e54e1 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 26046: 00833145 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 26046: 00832fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 26047: 012c25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 26048: 012c091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 26049: 011fe9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 26050: 00448f31 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 26051: 002b65a1 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 26052: 00770ac9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 26052: 00770939 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 26053: 01217524 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 26054: 0059c29d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 26055: 003ef61d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 26056: 012be5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 26057: 0053ecf5 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 26058: 008339ad 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 26058: 0083381d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 26059: 012b728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 26060: 01186620 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 26061: 011fe924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 26062: 01221c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 26063: 00870129 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 26063: 0086ff99 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 26064: 00421f5d 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 26065: 005cca75 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 26066: 0120fe08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 26067: 01221aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 26068: 0131229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 26069: 005e8f99 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 26070: 00875149 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 26070: 00874fb9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 26071: 01311920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 26072: 005e85e9 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 26073: 0083c5f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 26074: 009b8738 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 26073: 0083c461 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 26074: 009b85a0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 26075: 01311b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 26076: 01221bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 26077: 004b22f1 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 26078: 01313e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 26079: 0071f515 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 26079: 0071f385 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 26080: 00548829 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 26081: 002bf001 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 26082: 013112dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 26083: 012bd23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 26084: 006d46cd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 26084: 006d453d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 26085: 01313162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 26086: 01312a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 26087: 002bc8f9 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 26088: 008437b9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 26088: 00843629 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 26089: 0054b749 364 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 26090: 01221b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 26091: 006d4725 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 26091: 006d4595 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 26092: 01313dab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 26093: 012bc70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 26094: 01313552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 26095: 0089c355 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 26095: 0089c1c5 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 26096: 00570895 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 26097: 00559fb9 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 26098: 011f8390 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ 26099: 005e21a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 26100: 007e1c3d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 26101: 008713e9 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 26100: 007e1aad 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 26101: 00871259 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 26102: 012bf088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 26103: 0131211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 26104: 002c6711 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 26105: 0068251d 144 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 26106: 012baf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 26107: 012b6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 26108: 01186bac 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 26109: 012c097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 26110: 005d092d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 26111: 0131271c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 26112: 012c4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 26113: 012b5cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 26114: 01313878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 26115: 00515995 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 26116: 0081cda1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 26117: 0085fb1d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 26118: 0087fc2d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 26119: 00743c05 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 26116: 0081cc11 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 26117: 0085f98d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 26118: 0087fa9d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 26119: 00743a75 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 26120: 012b9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 26121: 012b67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 26122: 006d4795 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 26123: 007b6969 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 26122: 006d4605 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 26123: 007b67d9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 26124: 01217bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 26125: 0065f495 760 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 26126: 0131175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 26127: 0057bc6d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 26128: 00820371 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 26129: 0072be69 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 26128: 008201e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 26129: 0072bcd9 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 26130: 005e1911 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 26131: 0131380a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 26132: 01219d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfsub │ │ │ │ 26133: 01311db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 26134: 01217b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 26135: 00745945 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 26136: 0078d8d9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 26135: 007457b5 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 26136: 0078d749 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 26137: 002efb75 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 26138: 002b9b49 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 26139: 01185fa4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 26140: 002c3bd5 120 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 26141: 0122ce3c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 26142: 01311540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 26143: 002b8951 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 26144: 013135d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 26145: 0076c94d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 26145: 0076c7bd 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 26146: 01313170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 26147: 013132fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 26148: 0131238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 26149: 007fa1cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 26150: 008745d9 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 26149: 007fa03d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 26150: 00874449 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 26151: 01311a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 26152: 0081e105 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 26152: 0081df75 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 26153: 002f90b1 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 26154: 00730d1d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 26155: 0074958d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 26154: 00730b8d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 26155: 007493fd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 26156: 002db2e9 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 26157: 013110b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 26158: 005e8119 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 26159: 012c65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 26160: 008747d1 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 26160: 00874641 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 26161: 00526c95 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 26162: 0082ac45 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 26162: 0082aab5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 26163: 01311144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 26164: 011efb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 26165: 0131229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 26166: 004500a1 84 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 26167: 012b964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 26168: 008342e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 26169: 008a2665 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 26168: 00834151 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 26169: 008a24d5 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 26170: 012c4a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 26171: 0076712d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 26171: 00766f9d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 26172: 013127a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 26173: 00511d81 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 26174: 002b63b9 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 26175: 01313040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 26176: 00697821 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 26176: 00697715 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 26177: 01311ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 26178: 00681059 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ 26179: 01313848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ - 26180: 006d2585 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 26180: 006d23f5 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 26181: 01311a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 26182: 005566ed 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 26183: 012c02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 26184: 012c07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 26185: 01311f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 26186: 012c1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 26187: 01312056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_STATE_CHANGE_DSTATE │ │ │ │ 26188: 012ba16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 26189: 002f6499 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 26190: 006d25d5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 26190: 006d2445 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 26191: 012bd0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 26192: 006d4805 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 26192: 006d4675 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 26193: 003939a5 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 26194: 00537ec1 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 26195: 012b61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 26196: 012cab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 26197: 011f9fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 26198: 012c9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 26199: 006d485d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 26199: 006d46cd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 26200: 002b9679 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 26201: 013119e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 26202: 01311814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 26203: 0089e4d5 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 26203: 0089e345 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 26204: 013114dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 26205: 012ca180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 26206: 012c553c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 26207: 012cb3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 26208: 002eb4dd 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 26209: 005d09b1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 26210: 0131164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 26211: 006d2641 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 26211: 006d24b1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 26212: 012cbd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ 26213: 00307ca1 1316 FUNC GLOBAL DEFAULT 12 build_acpi_pci_hotplug │ │ │ │ - 26214: 0083e489 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 26215: 007443a5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 26214: 0083e2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 26215: 00744215 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 26216: 005fb8a9 146 FUNC GLOBAL DEFAULT 12 arm_pan_enabled │ │ │ │ 26217: 00ab33c8 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 26218: 012bca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 26219: 013110c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 26220: 005d0cb9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 26221: 01311436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 26222: 012c665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 26223: 012bf1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 26224: 01312e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 26225: 012c41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 26226: 006d48cd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 26226: 006d473d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 26227: 012be1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 26228: 01311506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 26229: 012b3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 26230: 0051190d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 26231: 012ba99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 26232: 008288c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 26232: 00828739 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 26233: 0131110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 26234: 013115b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 26235: 0057aded 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 26236: 012b6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 26237: 0058a1b1 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 26238: 013121ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 26239: 00727a45 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 26239: 007278b5 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 26240: 0053dc2d 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 26241: 007663f5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 26242: 008345a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 26243: 008107c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 26241: 00766265 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 26242: 00834415 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 26243: 00810631 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 26244: 012bf0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 26245: 012b4050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 26246: 007fdc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 26246: 007fdacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 26247: 01312312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 26248: 0084d3e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 26249: 0084f761 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 26248: 0084d255 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 26249: 0084f5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 26250: 012c579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 26251: 00898795 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 26252: 006de655 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 26251: 00898605 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 26252: 006de4c5 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 26253: 0054ddf1 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 26254: 012b6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 26255: 005cdb29 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 26256: 01313372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 26257: 0057da31 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 26258: 002c2471 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 26259: 0086fe49 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 26259: 0086fcb9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 26260: 01312df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 26261: 0050fa29 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 26262: 012bb54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 26263: 0051a1f5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 26264: 00850e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 26264: 00850c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 26265: 01311414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 26266: 009fb1d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 26266: 009fb03c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 26267: 01312e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 26268: 012bc9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 26269: 011efab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 26270: 012c739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 26271: 006de791 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 26271: 006de601 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 26272: 012c9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 26273: 01313812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 26274: 012b9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 26275: 006825ad 152 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 26276: 01312aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 26277: 01169218 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 26278: 012b4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 26279: 012c10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 26280: 007fee81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 26280: 007fecf1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 26281: 0045af01 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 26282: 01313e8d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 26283: 0059b695 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 26284: 007ba49d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 26284: 007ba30d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 26285: 0131111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 26286: 00840ff1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 26287: 0072b1fd 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 26286: 00840e61 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 26287: 0072b06d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 26288: 012c6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 26289: 01312ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 26290: 009b8384 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 26291: 006de8f5 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 26290: 009b81ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 26291: 006de765 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 26292: 012ba06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 26293: 01311be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 26294: 013136c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 26295: 01312560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 26296: 00797419 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 26296: 00797289 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 26297: 01312b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 26298: 00821201 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 26298: 00821071 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 26299: 0131304a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 26300: 00368269 302 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 26301: 012b6c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 26302: 01311966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 26303: 01312b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 26304: 012c9a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 26305: 01185f54 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 26306: 012c8830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 26307: 0121bd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 26308: 012b706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 26309: 0072f549 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 26310: 008822d5 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 26309: 0072f3b9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 26310: 00882145 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 26311: 0053cb81 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 26312: 00562271 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 26313: 012cc050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 26314: 012bc18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 26315: 00835d79 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 26315: 00835be9 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 26316: 0054a641 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 26317: 012c3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 26318: 013128ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 26319: 012c752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 26320: 013119c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 26321: 0055d569 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 26322: 002a9599 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 26323: 0082f279 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 26324: 0077a379 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 26323: 0082f0e9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 26324: 0077a1e9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 26325: 01312cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 26326: 0054237d 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 26327: 007f887d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 26327: 007f86ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 26328: 011ebf68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 26329: 01313870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 26330: 01313464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 26331: 005b6075 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 26332: 00718b11 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 26332: 00718981 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 26333: 012c59fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 26334: 0120b134 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 26335: 0131281c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 26336: 011f1c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 26337: 0083e501 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 26337: 0083e371 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 26338: 01311b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 26339: 01312d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 26340: 005dc0fd 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 26341: 0087afcd 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 26341: 0087ae3d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 26342: 0120b0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ 26343: 002c48d9 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 26344: 0084b301 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 26344: 0084b171 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 26345: 002c4985 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ - 26346: 006f0505 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ + 26346: 006f0375 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ 26347: 0051ab55 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 26348: 01311f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 26349: 008696d9 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 26349: 00869549 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 26350: 0043f63d 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 26351: 0041fd01 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 26352: 01222e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 26353: 00861e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 26354: 00733845 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 26353: 00861c7d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 26354: 007336b5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 26355: 002fa2b1 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 26356: 005e887d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 26357: 008379b1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 26358: 0078ab25 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 26357: 00837821 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 26358: 0078a995 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 26359: 002b9259 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 26360: 0131156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 26361: 005d0a39 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 26362: 012b779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 26363: 012b99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 26364: 012ca2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 26365: 002c3e1d 30 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 26366: 012b6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 26367: 01312e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 26368: 006594d9 280 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 26369: 00876a55 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 26369: 008768c5 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 26370: 01311a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 26371: 006f0271 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 26371: 006f00e1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 26372: 0120b02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ 26373: 005b71d1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 26374: 013136bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 26375: 0072f561 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 26376: 00809921 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 26375: 0072f3d1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 26376: 00809791 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 26377: 01312790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 26378: 005ca24d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 26379: 006f0171 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 26379: 006effe1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 26380: 002cc8ad 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 26381: 004b2559 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 26382: 0043f951 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 26383: 008946c5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 26383: 00894535 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 26384: 01311ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 26385: 013127b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 26386: 005decd9 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 26387: 012be008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 26388: 00857255 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 26388: 008570c5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 26389: 012cc0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 26390: 008258ad 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 26391: 006f01f1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 26390: 0082571d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 26391: 006f0061 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 26392: 0057bddd 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 26393: 002a8cc5 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 26394: 005e27bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 26395: 004b3959 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 26396: 012c4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 26397: 006f7ac9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 26398: 0078c7f1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 26397: 006f7939 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 26398: 0078c661 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 26399: 01223050 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 26400: 013121c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 26401: 012ba6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 26402: 006f78a9 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 26402: 006f7719 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 26403: 012be398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 26404: 01312ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 26405: 003f0101 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 26406: 0121a59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 26407: 012b6cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 26408: 00422031 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 26409: 011efa30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 26410: 0121a6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 26411: 0131370a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 26412: 012c95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 26413: 0131267a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 26414: 01313560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ - 26415: 006fab21 572 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ + 26415: 006fa991 572 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ 26416: 004b6245 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 26417: 005e2ef9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 26418: 0076718d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 26419: 006f79b9 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 26418: 00766ffd 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 26419: 006f7829 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 26420: 012cb630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 26421: 0066de35 256 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 26422: 0082974d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 26422: 008295bd 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 26423: 005cc065 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 26424: 005ed689 86 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 26425: 013133dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 26426: 012c030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 26427: 006ea5c5 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 26427: 006ea435 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 26428: 012c15b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 26429: 01311a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 26430: 012bd31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 26431: 01311564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 26432: 00522d15 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 26433: 00891745 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 26433: 008915b5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 26434: 0131340e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 26435: 01311bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 26436: 0072f4fd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 26436: 0072f36d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 26437: 0121a620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 26438: 00890c01 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 26439: 006ea1b1 416 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 26440: 00750609 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 26438: 00890a71 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 26439: 006ea021 416 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 26440: 00750479 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 26441: 0053bb15 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 26442: 012c1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 26443: 012c686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 26444: 011f79c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 26445: 0087b779 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 26445: 0087b5e9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 26446: 013121ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 26447: 012c06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 26448: 012c550c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 26449: 01312b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 26450: 01312af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 26451: 00601375 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 26452: 005d1d41 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 26453: 007f9ec1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 26454: 00783439 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 26453: 007f9d31 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 26454: 007832a9 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 26455: 012c0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 26456: 007849e1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 26456: 00784851 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 26457: 005543d9 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 26458: 012c26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 26459: 01312fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 26460: 005eb349 52 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 26461: 005d6fd1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 26462: 005869b9 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 26463: 01188ab8 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 26464: 01227da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 26465: 005d25e1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 26466: 0053831d 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 26467: 007e6b75 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 26467: 007e69e5 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 26468: 005df949 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 26469: 012c7c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 26470: 0089fc8d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 26471: 0084cd21 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 26472: 00873a75 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 26473: 007fcd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 26474: 0083b3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 26470: 0089fafd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 26471: 0084cb91 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 26472: 008738e5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 26473: 007fcc09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 26474: 0083b24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 26475: 01312354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 26476: 012c03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 26477: 012c3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 26478: 012bccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 26479: 012c08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 26480: 0039dae5 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 26481: 012bdb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -26488,342 +26488,342 @@ │ │ │ │ 26484: 01311b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 26485: 002f0c6d 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 26486: 005ba5e9 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 26487: 0042470d 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 26488: 0052ff25 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 26489: 01311424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 26490: 01312b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 26491: 00723109 2312 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 26491: 00722f79 2312 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 26492: 011ed828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 26493: 012ba83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 26494: 0054e711 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 26495: 00880901 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 26496: 00859cc5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 26495: 00880771 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 26496: 00859b35 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 26497: 002bb399 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 26498: 00833109 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 26499: 0081fd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 26498: 00832f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 26499: 0081fbf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 26500: 012bb4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 26501: 012b6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 26502: 013113b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 26503: 006d9e3d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 26503: 006d9cad 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 26504: 01311b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 26505: 008514d9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 26505: 00851349 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 26506: 00512ef1 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 26507: 011ecfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 26508: 006d9ec9 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 26508: 006d9d39 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 26509: 012caa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 26510: 012c9198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 26511: 005b7735 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 26512: 006d9ac9 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 26513: 007f98a1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 26512: 006d9939 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 26513: 007f9711 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 26514: 012b6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 26515: 0055d311 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 26516: 012b4e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 26517: 00737279 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 26517: 007370e9 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 26518: 012c778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 26519: 0088ccc9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 26520: 00823cb9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 26519: 0088cb39 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 26520: 00823b29 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 26521: 0044041d 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 26522: 006d9b51 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 26522: 006d99c1 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 26523: 0131060c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 26524: 01312642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 26525: 005f8961 9252 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 26526: 012cbd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 26527: 012b450c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 26528: 008358e5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 26528: 00835755 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 26529: 013126d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 26530: 0055cead 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 26531: 012c1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 26532: 006d9f79 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 26532: 006d9de9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 26533: 004b7261 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 26534: 012c8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 26535: 0131148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 26536: 012cbd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 26537: 011e0d40 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 26538: 0084e4f9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 26538: 0084e369 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 26539: 0059bd0d 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 26540: 012c6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 26541: 011e0d70 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 26542: 012c8780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 26543: 0088ab45 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 26544: 007c0721 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 26543: 0088a9b5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 26544: 007c0591 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 26545: 011e0dc0 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 26546: 011e0e60 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 26547: 012b41e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 26548: 006d9c01 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 26548: 006d9a71 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 26549: 013132f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 26550: 008a6009 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 26550: 008a5e79 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 26551: 005c9bcd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 26552: 002c616d 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 26553: 005e5339 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 26554: 00735c95 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 26554: 00735b05 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 26555: 01312ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 26556: 002c3fd9 100 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 26557: 0047ee1d 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 26558: 012c4fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 26559: 01312416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 26560: 0131186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 26561: 01313078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 26562: 012bc62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 26563: 00834055 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 26564: 0075ea1d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 26563: 00833ec5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 26564: 0075e88d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 26565: 012c26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 26566: 0039465d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 26567: 013137ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 26568: 012c5e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 26569: 006d716d 186 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 26569: 006d6fdd 186 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ 26570: 005c9b9d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 26571: 008376d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 26571: 00837541 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 26572: 002fb2f9 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 26573: 013112b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 26574: 00746771 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 26574: 007465e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 26575: 005e98ad 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 26576: 006d7229 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 26576: 006d7099 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ 26577: 005cb759 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 26578: 012b71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 26579: 007367f9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 26580: 008a0315 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 26579: 00736669 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 26580: 008a0185 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 26581: 0054bdbd 408 FUNC GLOBAL DEFAULT 12 iommufd_backend_invalidate_cache │ │ │ │ 26582: 012b7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 26583: 007666cd 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 26584: 00819801 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 26583: 0076653d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 26584: 00819671 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 26585: 0045cc69 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 26586: 00843ae5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 26587: 0081ffa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 26586: 00843955 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 26587: 0081fe15 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 26588: 012c82b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 26589: 005cb4c1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 26590: 01311558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 26591: 012c2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 26592: 008498d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 26592: 00849749 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 26593: 0131210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 26594: 012bb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 26595: 005cc7f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 26596: 01312d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 26597: 01312c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 26598: 005cbb49 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 26599: 007887ad 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 26600: 006d72f9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 26599: 0078861d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 26600: 006d7169 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ 26601: 005cbb89 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 26602: 005cbbcd 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 26603: 01311170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 26604: 012c2218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 26605: 01311cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 26606: 01188ad0 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 26607: 005e0799 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 26608: 01312c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 26609: 005cbc15 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 26610: 0131140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 26611: 013138c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 26612: 0071cf01 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 26612: 0071cd71 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 26613: 012be428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 26614: 0075ef91 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 26614: 0075ee01 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 26615: 012c3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 26616: 0081709d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 26616: 00816f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 26617: 012bd14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 26618: 0122a614 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 26619: 012bc53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 26620: 0131233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 26621: 013134b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 26622: 012ba7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 26623: 0084cb81 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 26623: 0084c9f1 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 26624: 01312226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 26625: 003aae75 138 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 26626: 012bd25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 26627: 0080af25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 26628: 0084e439 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 26627: 0080ad95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 26628: 0084e2a9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 26629: 013138a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 26630: 012c76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 26631: 012b5c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 26632: 012b80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26633: 01311e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26634: 0055e0f1 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26635: 00599f69 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26636: 006e1a75 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26636: 006e18e5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26637: 01311100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26638: 012c5e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 26639: 005e0c19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26640: 0081cae1 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26640: 0081c951 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26641: 012c014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26642: 01312244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26643: 00734e75 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26643: 00734ce5 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26644: 012b6be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26645: 01312848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ - 26646: 006e1ae5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26646: 006e1955 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26647: 005edaa5 36 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26648: 0055883d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26649: 012b6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26650: 0076d415 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26651: 007141b1 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26650: 0076d285 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26651: 00714021 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26652: 01311296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26653: 0054e36d 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26654: 005e5191 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 26655: 01312134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26656: 013114d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26657: 0131284c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26658: 0084fcb5 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26658: 0084fb25 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 26659: 005dbef9 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26660: 011f7940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26661: 012c026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 26662: 0053a7d9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26663: 01312b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26664: 00757b11 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26665: 007bd229 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26664: 00757981 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26665: 007bd099 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26666: 010b9194 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26667: 012b962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26668: 01312326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26669: 006e1b55 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26670: 007f3cdd 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26669: 006e19c5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26670: 007f3b4d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 26671: 005de52d 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26672: 012c9128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26673: 013122f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26674: 007fd339 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26674: 007fd1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26675: 0044d581 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26676: 00860371 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ - 26677: 006d73bd 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26676: 008601e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26677: 006d722d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26678: 01311ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26679: 01208878 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26680: 00600f05 12 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26681: 012c792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26682: 0088bf81 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26682: 0088bdf1 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 26683: 011ee2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26684: 007e7871 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26685: 006d746d 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26684: 007e76e1 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26685: 006d72dd 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26686: 012087f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ 26687: 005af6d1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26688: 01212ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26689: 004db31d 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26690: 002ca1f9 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26691: 0071d3ed 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26691: 0071d25d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26692: 01311a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26693: 012b391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26694: 013129fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 26695: 005c12f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 26696: 0056976d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 26697: 00530dc9 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26698: 012c9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26699: 00833235 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26700: 00842dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26701: 007f621d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26702: 007bd5d5 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26703: 006d7535 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ - 26704: 008a29c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 26699: 008330a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26700: 00842c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26701: 007f608d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26702: 007bd445 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26703: 006d73a5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26704: 008a2839 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 26705: 011ee068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26706: 0084eb15 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26706: 0084e985 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26707: 01208770 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26708: 00297e99 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26709: 01311c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26710: 012be4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26711: 012c0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26712: 013131c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26713: 008866d9 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26713: 00886549 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26714: 012c6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26715: 0073be31 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26715: 0073bca1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26716: 0131108d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26717: 003eb96d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26718: 013111fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26719: 002b9729 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26720: 012b60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26721: 012c096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26722: 01312b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26723: 01311cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26724: 012c16a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 26725: 005d8261 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26726: 01313df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26727: 0131239c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26728: 00862b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26728: 008629fd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26729: 012b3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26730: 012bd46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26731: 012bda5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26732: 007f44f9 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26732: 007f4369 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26733: 012caed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26734: 00888051 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26734: 00887ec1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26735: 01311776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26736: 007f446d 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26736: 007f42dd 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26737: 013110cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26738: 003a3d45 580 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26739: 007793e5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26739: 00779255 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26740: 012bd15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26741: 012c4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26742: 007ffd89 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26743: 008a41e9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26742: 007ffbf9 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26743: 008a4059 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26744: 01311206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26745: 012bb70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26746: 012be568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26747: 012bb2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26748: 012c32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 26749: 005e06ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26750: 01312e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26751: 012bdf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26752: 005567fd 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26753: 013126a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26754: 007a8b2d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26754: 007a899d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26755: 004f6729 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26756: 01313e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26757: 0131171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26758: 013110dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26759: 012bc78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 26760: 00613de5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26761: 012ba00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26762: 00737179 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26762: 00736fe9 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26763: 01312fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26764: 012be458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26765: 012b6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26766: 0032d645 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26767: 007992a1 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26767: 00799111 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26768: 01210f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ 26769: 00613dbd 34 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26770: 012086ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ 26771: 005ca185 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26772: 012c593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26773: 012b67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26774: 012cb0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26775: 012ca0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26776: 002b95c9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26777: 002f6351 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26778: 012b7b4c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26779: 01312424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26780: 002fa0e1 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26781: 008333d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26781: 00833249 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26782: 01208668 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26783: 007a9b71 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26783: 007a99e1 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26784: 0120bc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26785: 003effb1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ 26786: 00613de1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26787: 008373a9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26788: 0082ea49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26789: 007fbcb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26787: 00837219 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26788: 0082e8b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26789: 007fbb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26790: 00557301 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26791: 007f42f1 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26791: 007f4161 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26792: 012b6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26793: 011fe690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ 26794: 0053036d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26795: 012c8a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26796: 0131132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26797: 0120bb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26798: 00889f99 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26799: 0078b169 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26798: 00889e09 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26799: 0078afd9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26800: 012c119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26801: 00881815 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26801: 00881685 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26802: 011fe60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26803: 003cddf9 12 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26804: 002b80c9 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26805: 003431d1 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26806: 0131237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26807: 012085e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26808: 013120fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26809: 002c8751 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26810: 0032ab35 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26811: 004dafb9 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 26812: 012caf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26813: 005991a9 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ 26814: 01219cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_b16 │ │ │ │ - 26815: 008348e1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26815: 00834751 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26816: 01311406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 26817: 004fe0c5 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26818: 0087d8b5 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26818: 0087d725 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26819: 012beb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26820: 01313ab8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 26821: 00615799 34 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26822: 010b92cc 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26823: 00449919 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26824: 0131362a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26825: 0055d9cd 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x28b344 │ │ │ │ - 0x0000000d (FINI) 0x8a8dcc │ │ │ │ + 0x0000000d (FINI) 0x8a8c38 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xaa9958 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3428 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xaaa6bc │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x9a2dc │ │ │ │ 0x00000006 (SYMTAB) 0x3161c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9df0ce5859bd87d25f9b9c485223993b95bdc690 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 4379b28bf8415c4c01c6f7080618df7d40eafc91 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -26854,15 +26854,15 @@ │ │ │ │ #&I|DzD0FyD │ │ │ │ J}D|D)FzD │ │ │ │ "|D{DJh#( │ │ │ │ I?HyDxD │ │ │ │ 5I6HyDxD │ │ │ │ Q{D.M.I}DiX.M h │ │ │ │ 4zDM#yD(F │ │ │ │ hKI"hL8FhI{D|D │ │ │ │ aKM"aL8FaI{D|D │ │ │ │ @@ -27304,15 +27304,15 @@ │ │ │ │ :K`":L@F:I{D|D │ │ │ │ 6I3"|D@FyD │ │ │ │ 2I?"|D@FyD │ │ │ │ .I]"|D@FyD │ │ │ │ *ID"|D@FyD │ │ │ │ H="yDxDb │ │ │ │ F(4zDyDM#0F │ │ │ │ -H*F3FxDV │ │ │ │ +H*F3FxDU │ │ │ │ EK!"EHxD │ │ │ │ I H{DyD03xDb │ │ │ │ H{DyD<3xDa │ │ │ │ H{DyDH3xDa │ │ │ │ H{DyD\3xDa │ │ │ │ H{DyD|3xDa │ │ │ │ )K*JYF8F{DzD │ │ │ │ @@ -27440,15 +27440,15 @@ │ │ │ │ H{DyDH3xDT │ │ │ │ DK FDJDI{DzD │ │ │ │ .KO".I.H{DyD │ │ │ │ ,K F,J,I{DzD │ │ │ │ 'K F'J(I{DzD │ │ │ │ JK8FJJJI{DzD │ │ │ │ 68<4<<<.<<<0<<<2<<<<<<<<<<<<<<< │ │ │ │ -#FjF1F8F2 │ │ │ │ +#FjF1F8F1 │ │ │ │ "Kg""I"H{DyD │ │ │ │ KD" L8F I{D|D │ │ │ │ 8J8I}DzD │ │ │ │ J!F{D$3zD │ │ │ │ FM#zDyDH4(F │ │ │ │ H{DyDP3xDR │ │ │ │ H{DyDP3xDR │ │ │ │ @@ -27985,14 +27985,15 @@ │ │ │ │ QKRJRI{DzD │ │ │ │ HKIJII{D │ │ │ │ M#BF9F F │ │ │ │ 9FBF FM# │ │ │ │ VJWI}DzD │ │ │ │ L!JM#!I|DzD │ │ │ │ M0FyD("}D │ │ │ │ +I*F FyD~ │ │ │ │ BF9FHFM#~ │ │ │ │ ""L0F"I{D|D │ │ │ │ mI@F}D8"yD │ │ │ │ BIH#BJHFyD │ │ │ │ #nI}D │ │ │ │ #@FyD(5W │ │ │ │ fJfIM#zD │ │ │ │ #}DyDW │ │ │ │ -F{D43yDCeS │ │ │ │ +F{D43yDCeR │ │ │ │ I:F>HyDxD │ │ │ │ 2I2HyDxD │ │ │ │ -*I+HyDxD │ │ │ │ +*I+HyDxD~ │ │ │ │ (M)JM#)I}DzD │ │ │ │ "{D F43yDce( │ │ │ │ IzDM#(FyD44- │ │ │ │ ;L}D;IzD │ │ │ │ WL}DWIzD │ │ │ │ #0I|DzD$4yD │ │ │ │ #&I~DzD46yD(F │ │ │ │ @@ -28544,15 +28545,15 @@ │ │ │ │ #iJ(FyD41 │ │ │ │ {42(0!F{D │ │ │ │ I{Dd3yDCe │ │ │ │ F\F"FAFO │ │ │ │ B1I1H{DyD │ │ │ │ 2.I.H{DyD │ │ │ │ (K+"(I(H{DyD │ │ │ │ @@ -30207,15 +30208,15 @@ │ │ │ │ E1FH5JFM#(F. │ │ │ │ I{DzD\3yD │ │ │ │ #L$JM#$I|DzD │ │ │ │ IzD0F$4yD. │ │ │ │ @zDyDL4M#H0 │ │ │ │ I{DT3zDyD │ │ │ │ !L"JM#"I|DzD │ │ │ │ -IzD0F$4yD. │ │ │ │ +IzD0F$4yD- │ │ │ │ zD^I{D^M │ │ │ │ @M#*F!FH0 │ │ │ │ ;L;";K|D;I │ │ │ │ #KA"#L$I{D|D │ │ │ │ ;L;JM#;I|DzD │ │ │ │ c#6IzD0FyD- │ │ │ │ J!KzD!I{D │ │ │ │ @@ -30243,21 +30244,21 @@ │ │ │ │ ,I*i FyD │ │ │ │ *Iji FyD │ │ │ │ /I F/NyD/M │ │ │ │ /I F~DyD}D │ │ │ │ 7K|D7JzD │ │ │ │ I|DzDX4yD │ │ │ │ %J1#%I|DzD │ │ │ │ -H2F!FxD} │ │ │ │ +H2F!FxD| │ │ │ │ 3oRFIF8F │ │ │ │ FCICJ~DyD │ │ │ │ I{DzDh3yD │ │ │ │ H!F9"xD! │ │ │ │ $J(#$I|D │ │ │ │ -|I(#|NzDyD+ │ │ │ │ +|I(#|NzDyD* │ │ │ │ "L#JM##I|DzD │ │ │ │ J Ik#zDP4yD │ │ │ │ J~D|D1FzDP4 │ │ │ │ ;F*F)F F │ │ │ │ H JM# IxDzDx0yD │ │ │ │ F>I?J{DP3yD │ │ │ │ 3F"F)F8F │ │ │ │ @@ -30476,22 +30477,22 @@ │ │ │ │ VKVJWI{D │ │ │ │ PKHFPJPI{DzD@3 │ │ │ │ KKHFKIKJ{DyD@3zD │ │ │ │ =K=J>I{D │ │ │ │ %KHF%J&I{DzD@3 │ │ │ │ " I H{DyDxDe │ │ │ │ "FJI{D8FyDd │ │ │ │ -4H2F!FxD^ │ │ │ │ +4H2F!FxD] │ │ │ │ )Kh")I)H{DyD │ │ │ │ H{DyD,3xDe │ │ │ │ Fw"1FxD] │ │ │ │ Fl"1FxD] │ │ │ │ Hb"1FxD] │ │ │ │ X yDcJdM}D │ │ │ │ -H#Fw"1FxD] │ │ │ │ +H#Fw"1FxD\ │ │ │ │ yD`JaM}D │ │ │ │ H#Fl"1FxD\ │ │ │ │ H{DyD,3xDd │ │ │ │ #yDmJnKzD │ │ │ │ HyDxDp1W │ │ │ │ F J I|DzD │ │ │ │ O)F{Dba"F │ │ │ │ @@ -30625,16 +30626,16 @@ │ │ │ │ HyD2F|1xD; │ │ │ │ HyD:FxDl1; │ │ │ │ HyD2FxDl1; │ │ │ │ HyD2F|1xD; │ │ │ │ HyD:FxDl1; │ │ │ │ 2F(F!F%D/ │ │ │ │ HyD2FxDl1; │ │ │ │ -HyD*FxDl1; │ │ │ │ -HyD:FxDl1; │ │ │ │ +HyD*FxDl1: │ │ │ │ +HyD:FxDl1: │ │ │ │ HyD*FxDl1: │ │ │ │ HyD"FxDl1: │ │ │ │ 3F:F)F@FG │ │ │ │ )F3F:F@FH │ │ │ │ HyDxD;F2F │ │ │ │ F"K"I#L{D │ │ │ │ FzDtMtOuI}D │ │ │ │ @@ -30730,32 +30731,32 @@ │ │ │ │ #zD$4yD0F │ │ │ │ XFSKTJTI{DzD03 │ │ │ │ [ #u9F0F │ │ │ │ XF#K#J$I{D03zDyD │ │ │ │ h8I8" FyD │ │ │ │ FlJ2#lOzDyDuY │ │ │ │ 7I@F7KyD │ │ │ │ -.K{D.HIFxD0 │ │ │ │ -%H*FIFxD0 │ │ │ │ -:HCF*hQFxD5 │ │ │ │ +.K{D.HIFxD/ │ │ │ │ +%H*FIFxD/ │ │ │ │ +:HCF*hQFxD4 │ │ │ │ 2IyD2KXF2L │ │ │ │ +J{D+IX3zD │ │ │ │ "&L&I{D|D │ │ │ │ F4H!FxD/ │ │ │ │ DyD!M}D\ │ │ │ │ &J2#&I|D,4%M │ │ │ │ 4L}D4IzDyD,Y │ │ │ │ DyD7M}D\ │ │ │ │ D0IzD0LyD^ │ │ │ │ FzD7M8L8I}D │ │ │ │ 2J2#2I|D,41M │ │ │ │ 2#|DAJ,4 │ │ │ │ -JzD-HxD/ │ │ │ │ DJJ2#JLzDyD\ │ │ │ │ -'JzD'HxD/ │ │ │ │ +'JzD'HxD. │ │ │ │ !IyD!K@F!L │ │ │ │ MKzD{D,3 │ │ │ │ ,H"F1FxD3 │ │ │ │ #IyD#K@F │ │ │ │ FBJ|D,42# │ │ │ │ "F3FQF(F; │ │ │ │ >KRh{D>I │ │ │ │ @@ -31105,15 +31106,14 @@ │ │ │ │ Ke" I H{DyD │ │ │ │ syI|DyJyD │ │ │ │ #K#J$I{DzD │ │ │ │ )Ke")I*H{DyD │ │ │ │ ?B&I'H{DyD │ │ │ │ >B#I$H{DyD │ │ │ │ =B I!H{DyD │ │ │ │ -H"hchxD │ │ │ │ 8Ke"8I9H{DyD │ │ │ │ ?K@J@I{DzD │ │ │ │ sH:FSFxD │ │ │ │ #Ke"#I$H{DyD │ │ │ │ nKoJoI{DzD │ │ │ │ DKEJEI{DzD │ │ │ │ &K(F&J'I{DzD │ │ │ │ @@ -31131,15 +31131,15 @@ │ │ │ │ h$L8"$I|DyD F │ │ │ │ hjL8"jI|DyD F │ │ │ │ hLL8"LI|DyD F │ │ │ │ EKHFEJFI{D|3zDyD │ │ │ │ r%hHF2L{D2I|3|D │ │ │ │ h#H8"#IxD │ │ │ │ /Ks"/I0L{DyD|D │ │ │ │ -DthIF(F"hv │ │ │ │ +DthIF(F"hu │ │ │ │ LiF|D Fl │ │ │ │ I"F(FyDu │ │ │ │ I*F FyDu │ │ │ │ I"F(FyDu │ │ │ │ I:h FyDt │ │ │ │ F3F!FZFHF │ │ │ │ 5KHF5I{DyDs │ │ │ │ @@ -31548,15 +31548,15 @@ │ │ │ │ r$M F$I{D}Dp3yD │ │ │ │ b&I'H{DyD │ │ │ │ 'B$I$H{DyD │ │ │ │ &B!I"H{DyD │ │ │ │ J{DyD03zD │ │ │ │ FcF)F@Fb │ │ │ │ /K0M{D0J │ │ │ │ -! F,J{D,IzD,MyD` │ │ │ │ +! F,J{D,IzD,MyD_ │ │ │ │ +J+K}DzD │ │ │ │ &J)F FzD%M` │ │ │ │ %K%J}D{D)FzD F` │ │ │ │ "J)F FzD!M` │ │ │ │ !K!J}D)F{DzD F` │ │ │ │ H{DyDD3xD │ │ │ │ tI2F(FyD │ │ │ │ @@ -31767,17 +31767,17 @@ │ │ │ │ J}D{D)FzD F │ │ │ │ J}D{D)FzD F │ │ │ │ J}D{D)FzD F │ │ │ │ J}D{D)FzD F │ │ │ │ J}D{D)FzD F │ │ │ │ J}D{D)FzD F │ │ │ │ J}D{D)FzD F │ │ │ │ -~J)F FzD}N~M! │ │ │ │ +~J)F FzD}N~M │ │ │ │ }K~D}D2F{D)F F │ │ │ │ -)FyJ FyMzD}D! │ │ │ │ +)FyJ FyMzD}D │ │ │ │ ;F2F)F F │ │ │ │ tJ)F FzDsM │ │ │ │ sKsJ}D{D)FzD F │ │ │ │ pJ)F FzDoM │ │ │ │ oKoJ}D)F{DzD F │ │ │ │ lJ)F FzD │ │ │ │ (`i` F)F │ │ │ │ @@ -31905,15 +31905,15 @@ │ │ │ │ )F FRFMM │ │ │ │ BJAF%#zD F │ │ │ │ I{DzD43yD │ │ │ │ M#*F!F8F │ │ │ │ {DzD43yD │ │ │ │ {DzD43yD │ │ │ │ #vMwO~D}D2F │ │ │ │ -HyDxD$1c │ │ │ │ +HyDxD$1b │ │ │ │ 7I8HyDxDX1b │ │ │ │ *J"#*I|DzDl4yD │ │ │ │ +JM#+I|D │ │ │ │ F "8FyD │ │ │ │ zDM#8FyD │ │ │ │ I"F F{DyD │ │ │ │ I F{D"FyD │ │ │ │ @@ -32268,15 +32268,15 @@ │ │ │ │ "J>IM#zD@FyD │ │ │ │ 'JM#'I|D │ │ │ │ zDU#0FyD │ │ │ │ CK|DCIzDCN │ │ │ │ -/HCF2F!FxD1 │ │ │ │ +/HCF2F!FxD0 │ │ │ │ "LILH{DyD │ │ │ │ 2{Dx2yD(F │ │ │ │ xs2F!F(F │ │ │ │ )c2F!F(F │ │ │ │ #}D2F)FXF │ │ │ │ Q7x5KF87 │ │ │ │ HF#L$I,3|D │ │ │ │ @@ -32557,22 +32557,22 @@ │ │ │ │ H{DyD@3xD │ │ │ │ H{DyDP3xD │ │ │ │ H{DyD`3xD │ │ │ │ H{DyDp3xD │ │ │ │ H{DyDxD │ │ │ │ +F"F9F │ │ │ │ I H{DyDp3xD │ │ │ │ -:FAFBF9F5 │ │ │ │ +:FAFBF9F6 │ │ │ │ I+F2FyD hHFaX │ │ │ │ $(J{D(N(M~D │ │ │ │ q!LzD8h|D( │ │ │ │ q dzD8h( │ │ │ │ FQ`dzD8h( │ │ │ │ h2F)F(F{ │ │ │ │ -1F(F)F0F4 │ │ │ │ +1F(F)F0F5 │ │ │ │ #FBF@F!F. │ │ │ │ #FBF@F!F. │ │ │ │ 3F"F!F0F. │ │ │ │ 3F:F1F8F. │ │ │ │ +F:F)F8F │ │ │ │ :F+F)F8F- │ │ │ │ ahKF*F0F │ │ │ │ @@ -32601,32 +32601,31 @@ │ │ │ │ CFyD hAX0F │ │ │ │ +F2F1F ( │ │ │ │ IFcmJF + │ │ │ │ g#bkm#`le │ │ │ │ !I:FKFyD │ │ │ │ *K{D*H2F │ │ │ │ I2FyD hZ │ │ │ │ -#J1F@FzD │ │ │ │ -(*1F@FzD │ │ │ │ +2J1F@FzD │ │ │ │ zJ1F@FzD │ │ │ │ \J1F@FzD │ │ │ │ PJ1F@FzD │ │ │ │ yJ1F@FzD │ │ │ │ 5J1F@FzD │ │ │ │ -RUIVH{DyD │ │ │ │ -=I=H{DyD │ │ │ │ -R3I4H{DyD │ │ │ │ - R0I1H{DyD │ │ │ │ -9F F9F F │ │ │ │ +RWIXH{DyD │ │ │ │ +@I@H{DyD │ │ │ │ +R6I7H{DyD │ │ │ │ + R3I4H{DyD │ │ │ │ +1F F1F F │ │ │ │ #!FCF:F0F │ │ │ │ I H{DyDxD │ │ │ │ H{DyD 3xD │ │ │ │ }K1F8F{D │ │ │ │ -d*1F8FzD │ │ │ │ -#gJ1F8FzD │ │ │ │ +h*1F8FzD │ │ │ │ +#hJ1F8FzD │ │ │ │ +FtJ1F8FzD │ │ │ │ ##J1F8FzD │ │ │ │ X,1F8FzD │ │ │ │ X)1F8FzD │ │ │ │ x(1F8FzD │ │ │ │ P(1F8FzD │ │ │ │ ((1F8FzD │ │ │ │ @@ -32643,39 +32642,39 @@ │ │ │ │ #h:FAF0F │ │ │ │ #h9F*F@F │ │ │ │ #h2F)FHF │ │ │ │ H{DyD 3xD │ │ │ │ {D0FzDsDrD │ │ │ │ t'0F{DzDS │ │ │ │ XJ!F0FzD │ │ │ │ -#J!F0FzD │ │ │ │ +$J!F0FzD │ │ │ │ ((0F{DzDS │ │ │ │ '0F{DzDS │ │ │ │ ^J!F0FzD │ │ │ │ LJ!F0FzD │ │ │ │ \)!F0FzD │ │ │ │ F[J0F{DzDS │ │ │ │ 0FRKSJ{D │ │ │ │ -d&!F0FzD │ │ │ │ -0&!F0FzD │ │ │ │ +h&!F0FzD │ │ │ │ +4&!F0FzD │ │ │ │ \%!F0FzD │ │ │ │ (%!F0FzD │ │ │ │ -p$!F0FzD │ │ │ │ +t$!F0FzD │ │ │ │ d$!F0FzD │ │ │ │ -T$!F0FzD │ │ │ │ +X$!F0FzD │ │ │ │ H$!F0FzD │ │ │ │ J0F{DzDS │ │ │ │ J0F{DzDS │ │ │ │ J0F{DzDS │ │ │ │ -eKeJ{DzDS │ │ │ │ -ZKZJ{DzDS │ │ │ │ -FRJ0F{DzDS │ │ │ │ -FDJ0F{DzDS │ │ │ │ +eKfJ{DzDS │ │ │ │ +ZK[J{DzDS │ │ │ │ +FSJ0F{DzDS │ │ │ │ +FEJ0F{DzDS │ │ │ │ -0F{DzDS │ │ │ │ - .0F`KaJ │ │ │ │ + .0FaKaJ │ │ │ │ t*!F0FzD │ │ │ │ d*!F0FzD │ │ │ │ X*!F0FzD │ │ │ │ H*!F0FzD │ │ │ │ X'!F0FzD │ │ │ │ H{DyD 3xD │ │ │ │ {DU"yD$3 │ │ │ │ @@ -33007,15 +33006,15 @@ │ │ │ │ ;KXF;L │ │ │ │ H{DyDxDE │ │ │ │ 0`D`05EE6h │ │ │ │ r7L8I{D|DyD │ │ │ │ r)L*I{D|DyD │ │ │ │ !K!F!L|D │ │ │ │ -H{DyD(3xDD │ │ │ │ -H{DyD(3xDD │ │ │ │ -H{DyDD3xDD │ │ │ │ -H{DyDD3xDD │ │ │ │ +H{DyD(3xDE │ │ │ │ +H{DyD(3xDE │ │ │ │ +H{DyDD3xDE │ │ │ │ +H{DyDD3xDE │ │ │ │ H{DyD`3xDD │ │ │ │ NKXFNJOI{DzD │ │ │ │ XFDJ{DDI │ │ │ │ ?KXF?J?I{DzD │ │ │ │ NR6K6I{D │ │ │ │ 0K1J1I{DzD │ │ │ │ XF,J{D,I │ │ │ │ @@ -33496,15 +33495,15 @@ │ │ │ │ H{DyDxD: │ │ │ │ H{DyDxD: │ │ │ │ H{DyDxD: │ │ │ │ IhizDyD2 │ │ │ │ H{DyD,3xD: │ │ │ │ # ` F%vcv │ │ │ │ H{DyDL3xD: │ │ │ │ -H{DyDd3xD9 │ │ │ │ +H{DyDd3xD: │ │ │ │ HAF3FxD2 │ │ │ │ pG;FJFAF(F │ │ │ │ H*i)jxD2 │ │ │ │ $I$H{DyD │ │ │ │ !I!H{DyD │ │ │ │ J9F@F/FzD │ │ │ │ 3h8"AF(F │ │ │ │ @@ -33879,15 +33878,15 @@ │ │ │ │ EKEJ|DEI{DzD │ │ │ │ "K#J|D#I{DzD │ │ │ │ M0"}Dih(h │ │ │ │ K*F1FpF{D │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xD │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPTt │ │ │ │ +IHAVEOPT │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ │ &J(F&IzDyD │ │ │ │ I{D|DL3yD │ │ │ │ rK FrJrI{DzD │ │ │ │ @@ -35231,18 +35230,18 @@ │ │ │ │ H{DyDxDe │ │ │ │ "'HyDxD] │ │ │ │ "'HyDxD] │ │ │ │ "'HyDxD] │ │ │ │ "'HyDxD] │ │ │ │ "'HyDxD] │ │ │ │ "'HyDxD] │ │ │ │ -H{DyDxDc │ │ │ │ +H{DyDxDd │ │ │ │ $I+F0FyD │ │ │ │ H{DyD 3xDc │ │ │ │ -H{DyDxDb │ │ │ │ +H{DyDxDc │ │ │ │ H{DyD43xDb │ │ │ │ $I+F0FyD@ │ │ │ │ H{DyDL3xDb │ │ │ │ H{DyDl3xDb │ │ │ │ $I+F0FyD@ │ │ │ │ $I+F0FyD@ │ │ │ │ %I+F0FyD │ │ │ │ @@ -35328,15 +35327,15 @@ │ │ │ │ "'HyDxDB │ │ │ │ "'HyDxDB │ │ │ │ "'HyDxDA │ │ │ │ H{DyDxDH │ │ │ │ H{DyD 3xDH │ │ │ │ $I+F0FyD │ │ │ │ H{DyD@3xDH │ │ │ │ -H{DyDd3xDG │ │ │ │ +H{DyDd3xDH │ │ │ │ 2+F0FyD& │ │ │ │ I+F0FyD% │ │ │ │ I+F0FyD% │ │ │ │ %I+F0FyD$ │ │ │ │ 2+F0FyD# │ │ │ │ 2+F0FyD# │ │ │ │ Nb I H{DyD │ │ │ │ @@ -35362,25 +35361,25 @@ │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ H{DyDxD> │ │ │ │ H{DyDxD> │ │ │ │ -H{DyD03xD= │ │ │ │ +H{DyD03xD> │ │ │ │ H{DyDH3xD= │ │ │ │ H{DyDd3xD= │ │ │ │ #F*F1F8F │ │ │ │ H{DyD|3xD= │ │ │ │ H{DyDxD< │ │ │ │ "'HyDxD5 │ │ │ │ H{DyDxD< │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ -H{DyD,3xD; │ │ │ │ +H{DyD,3xD< │ │ │ │ $I+F0FyD │ │ │ │ H{DyDT3xD; │ │ │ │ $I+F0FyD │ │ │ │ H{DyDx3xD; │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ @@ -35391,47 +35390,47 @@ │ │ │ │ ~DLJLIzD │ │ │ │ H{DyDxD: │ │ │ │ H{DyD83xD: │ │ │ │ H{DyDX3xD: │ │ │ │ H{DyDx3xD: │ │ │ │ %I+F0FyD │ │ │ │ "'HyDxD1 │ │ │ │ -H{DyDxD7 │ │ │ │ +H{DyDxD8 │ │ │ │ H{DyDxD7 │ │ │ │ "'HyDxD/ │ │ │ │ H{DyDxD6 │ │ │ │ H{DyD(3xD6 │ │ │ │ -H{DyDL3xD5 │ │ │ │ +H{DyDL3xD6 │ │ │ │ H{DyDl3xD5 │ │ │ │ H{DyDxD3 │ │ │ │ H{DyD$3xD3 │ │ │ │ "'HyDxD+ │ │ │ │ "'HyDxD+ │ │ │ │ H{DyDxD2 │ │ │ │ H{DyD83xD2 │ │ │ │ H{DyDP3xD2 │ │ │ │ H{DyDl3xD2 │ │ │ │ H{DyDxD1 │ │ │ │ -H{DyD03xD0 │ │ │ │ +H{DyD03xD1 │ │ │ │ H{DyDP3xD0 │ │ │ │ H{DyDp3xD0 │ │ │ │ "%HyDxD( │ │ │ │ "'HyDxD' │ │ │ │ "'HyDxD' │ │ │ │ -H{DyDxD- │ │ │ │ +H{DyDxD. │ │ │ │ $I+F0FyD │ │ │ │ -H{DyD$3xD- │ │ │ │ +H{DyD$3xD. │ │ │ │ $I+F0FyD │ │ │ │ H{DyDD3xD- │ │ │ │ $I+F0FyD │ │ │ │ H{DyDl3xD- │ │ │ │ H{DyDxD, │ │ │ │ I H{DyD 3xD, │ │ │ │ H{DyDD3xD, │ │ │ │ -I H{DyDh3xD+ │ │ │ │ +I H{DyDh3xD, │ │ │ │ 0F!K!IyD │ │ │ │ %I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ r I H{DyD │ │ │ │ @@ -35456,15 +35455,15 @@ │ │ │ │ #-J-KzD{D │ │ │ │ #,J,KzD{D │ │ │ │ #+J+KzD{D │ │ │ │ #*J*KzD{D │ │ │ │ #)J)KzD{D │ │ │ │ #(J(KzD{D │ │ │ │ #'K'J{Dcg'KzD │ │ │ │ -H{DyDxD" │ │ │ │ +H{DyDxD# │ │ │ │ H{DyDxD" │ │ │ │ H{DyD(3xD" │ │ │ │ H{DyD(3xD" │ │ │ │ H{DyDH3xD" │ │ │ │ 3FAF*F&h F │ │ │ │ I H{DyDX3xD" │ │ │ │ *F3FAF%h F │ │ │ │ @@ -35662,15 +35661,15 @@ │ │ │ │ H{DyD\3xD │ │ │ │ VQK{DQI8FbiyD │ │ │ │ *I*K8FyD{D │ │ │ │ "K F"J#I{DzD │ │ │ │ !hHF2h.K │ │ │ │ r,L{D,I$3|D │ │ │ │ H{DyD43xD │ │ │ │ -1I1H{DyDh3xD │ │ │ │ +1I1H{DyDh3xD │ │ │ │ H{DyDh3xD │ │ │ │ rfIfH{DyD │ │ │ │ r4L5I{D|D │ │ │ │ "/I0H{DyDx3xD │ │ │ │ "-I.H{DyDx3xD │ │ │ │ "+I,H{DyDx3xD │ │ │ │ ")I*H{DyDx3xD │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,3496 +9,3496 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d226c │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed14 │ │ │ │ - @ instruction: 0x00727194 │ │ │ │ - rsbeq sl, r1, lr, asr #26 │ │ │ │ - rsbeq sl, r1, r4, ror #26 │ │ │ │ + ldrshteq r6, [r2], #-252 @ 0xffffff04 │ │ │ │ + strhteq sl, [r1], #-182 @ 0xffffff4a │ │ │ │ + rsbeq sl, r1, ip, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54b4 <__bss_end__@@Base+0xfdad1620> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39229c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #1012 @ 0x3f4 │ │ │ │ - ldrshteq r7, [r2], #-206 @ 0xffffff32 │ │ │ │ - rsbeq fp, r1, r8, asr fp │ │ │ │ - rsbeq fp, r1, r2, ror fp │ │ │ │ + rsbseq r7, r2, r6, ror #22 │ │ │ │ + rsbeq fp, r1, r0, asr #19 │ │ │ │ + ldrdeq fp, [r1], #-154 @ 0xffffff66 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54e0 <__bss_end__@@Base+0xfdad164c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3922c8 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1012 @ 0x3f4 │ │ │ │ - rsbseq r7, r2, r2, lsl #28 │ │ │ │ - rsbeq fp, r1, ip, lsr lr │ │ │ │ - rsbeq fp, r1, sl, asr #28 │ │ │ │ + rsbseq r7, r2, sl, ror #24 │ │ │ │ + rsbeq fp, r1, r4, lsr #25 │ │ │ │ + strhteq fp, [r1], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede550c <__bss_end__@@Base+0xfdad1678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3922f4 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], {253} @ 0xfd │ │ │ │ - rsbseq r9, r2, lr, asr #17 │ │ │ │ - rsbeq ip, r1, r4, ror #18 │ │ │ │ - rsbeq ip, r1, r6, ror r9 │ │ │ │ + rsbseq r9, r2, r6, lsr r7 │ │ │ │ + rsbeq ip, r1, ip, asr #15 │ │ │ │ + ldrdeq ip, [r1], #-126 @ 0xffffff82 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5538 <__bss_end__@@Base+0xfdad16a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2320 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecba │ │ │ │ - rsbseq r7, r6, lr, lsl #20 │ │ │ │ - rsbeq pc, r1, r4, ror r2 @ │ │ │ │ - rsbeq pc, r1, r0, lsl #5 │ │ │ │ + rsbseq r7, r6, r6, ror r8 │ │ │ │ + ldrdeq pc, [r1], #-12 @ │ │ │ │ + rsbeq pc, r1, r8, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5568 <__bss_end__@@Base+0xfdad16d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2350 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eca2 │ │ │ │ - rsbseq r9, r6, r2, ror #16 │ │ │ │ - strhteq r2, [r2], #-188 @ 0xffffff44 │ │ │ │ - rsbeq r2, r2, ip, asr #23 │ │ │ │ + rsbseq r9, r6, sl, asr #13 │ │ │ │ + rsbeq r2, r2, r4, lsr #20 │ │ │ │ + rsbeq r2, r2, r4, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5598 <__bss_end__@@Base+0xfdad1704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392380 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - rsbseq r9, r6, r2, asr #17 │ │ │ │ - rsbeq r2, r2, ip, lsr #27 │ │ │ │ - rsbeq r2, r2, r2, asr #27 │ │ │ │ + rsbseq r9, r6, sl, lsr #14 │ │ │ │ + rsbeq r2, r2, r4, lsl ip │ │ │ │ + rsbeq r2, r2, sl, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55c4 <__bss_end__@@Base+0xfdad1730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923ac │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ - rsbseq r9, r6, sl, lsr #31 │ │ │ │ - strdeq fp, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq fp, r1, sl, lsl #22 │ │ │ │ + rsbseq r9, r6, r2, lsl lr │ │ │ │ + rsbeq fp, r1, r8, asr r9 │ │ │ │ + rsbeq fp, r1, r2, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55f0 <__bss_end__@@Base+0xfdad175c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d23d8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrrc 7, 15, pc, ip, cr13 @ │ │ │ │ - ldrhteq fp, [r6], #-4 │ │ │ │ - strhteq r9, [r2], #-66 @ 0xffffffbe │ │ │ │ - rsbeq r9, r2, r6, asr #9 │ │ │ │ + rsbseq sl, r6, ip, lsl pc │ │ │ │ + rsbeq r9, r2, sl, lsl r3 │ │ │ │ + rsbeq r9, r2, lr, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5620 <__bss_end__@@Base+0xfdad178c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2408 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcrr 7, 15, pc, r4, cr13 @ │ │ │ │ - rsbseq fp, r6, r4, lsl #1 │ │ │ │ - rsbeq r9, r2, r2, lsl #9 │ │ │ │ - mlseq r2, r6, r4, r9 │ │ │ │ + rsbseq sl, r6, ip, ror #29 │ │ │ │ + rsbeq r9, r2, sl, ror #5 │ │ │ │ + strdeq r9, [r2], #-46 @ 0xffffffd2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5650 <__bss_end__@@Base+0xfdad17bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2438 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - rsbseq ip, r6, r0, ror r1 │ │ │ │ - rsbeq r9, r2, r2, asr r4 │ │ │ │ - rsbeq r9, r2, r6, ror #8 │ │ │ │ + ldrsbteq fp, [r6], #-248 @ 0xffffff08 │ │ │ │ + strhteq r9, [r2], #-42 @ 0xffffffd6 │ │ │ │ + rsbeq r9, r2, lr, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5680 <__bss_end__@@Base+0xfdad17ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2468 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - rsbseq ip, r6, r0, asr #2 │ │ │ │ - rsbeq r9, r2, r2, lsr #8 │ │ │ │ - mlseq r2, sl, ip, fp │ │ │ │ + rsbseq fp, r6, r8, lsr #31 │ │ │ │ + rsbeq r9, r2, sl, lsl #5 │ │ │ │ + rsbeq fp, r2, r2, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56b0 <__bss_end__@@Base+0xfdad181c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2498 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebfe │ │ │ │ - ldrsbteq ip, [r6], #-108 @ 0xffffff94 │ │ │ │ - strhteq sp, [r2], #-78 @ 0xffffffb2 │ │ │ │ - ldrdeq sp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq ip, r6, r4, asr #10 │ │ │ │ + rsbeq sp, r2, r6, lsr #6 │ │ │ │ + rsbeq sp, r2, r8, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56e0 <__bss_end__@@Base+0xfdad184c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3924c8 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffc4c4ec <__bss_end__@@Base+0xfe938658> │ │ │ │ - rsbseq ip, r6, r2, lsl r9 │ │ │ │ - mlseq r2, r0, sl, sp │ │ │ │ - mlseq r2, lr, sl, sp │ │ │ │ + rsbseq ip, r6, sl, ror r7 │ │ │ │ + strdeq sp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq sp, r2, r6, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede570c <__bss_end__@@Base+0xfdad1878> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d24f4 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl ff64c51c <__bss_end__@@Base+0xfe338688> │ │ │ │ - rsbseq ip, r6, r4, ror #29 │ │ │ │ - rsbeq r0, r3, lr, lsr #30 │ │ │ │ - rsbeq r1, r3, r2, lsl #7 │ │ │ │ + rsbseq ip, r6, ip, asr #26 │ │ │ │ + mlseq r3, r6, sp, r0 │ │ │ │ + rsbeq r1, r3, sl, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede573c <__bss_end__@@Base+0xfdad18a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392524 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff0cc548 <__bss_end__@@Base+0xfddb86b4> │ │ │ │ - rsbseq sp, r6, r2, ror #1 │ │ │ │ - rsbeq r1, r3, r4, asr #22 │ │ │ │ - rsbeq r1, r3, r6, ror #22 │ │ │ │ + rsbseq ip, r6, sl, asr #30 │ │ │ │ + rsbeq r1, r3, ip, lsr #19 │ │ │ │ + rsbeq r1, r3, lr, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5768 <__bss_end__@@Base+0xfdad18d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2550 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eba2 │ │ │ │ - ldrhteq sp, [r6], #-74 @ 0xffffffb6 │ │ │ │ - ldrdeq r1, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq r1, [r3], #-16 @ │ │ │ │ + rsbseq sp, r6, r2, lsr #6 │ │ │ │ + rsbeq r1, r3, r4, asr #32 │ │ │ │ + rsbeq r1, r3, r8, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5798 <__bss_end__@@Base+0xfdad1904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2580 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ bl fe4cc5a8 <__bss_end__@@Base+0xfd1b8714> │ │ │ │ - rsbseq sp, r6, r4, asr #11 │ │ │ │ - rsbeq r9, r2, sl, lsl #6 │ │ │ │ - rsbeq r9, r2, lr, lsl r3 │ │ │ │ + rsbseq sp, r6, ip, lsr #8 │ │ │ │ + rsbeq r9, r2, r2, ror r1 │ │ │ │ + rsbeq r9, r2, r6, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57c8 <__bss_end__@@Base+0xfdad1934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25b0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ bl 1ecc5d8 <__bss_end__@@Base+0xbb8744> │ │ │ │ - rsbseq sp, r6, r4, asr #28 │ │ │ │ - ldrdeq r9, [r2], #-42 @ 0xffffffd6 @ │ │ │ │ - rsbeq r9, r2, lr, ror #5 │ │ │ │ + rsbseq sp, r6, ip, lsr #25 │ │ │ │ + rsbeq r9, r2, r2, asr #2 │ │ │ │ + rsbeq r9, r2, r6, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57f8 <__bss_end__@@Base+0xfdad1964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25e0 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl 18cc608 <__bss_end__@@Base+0x5b8774> │ │ │ │ - rsbseq sp, r6, r4, lsl lr │ │ │ │ - rsbeq r9, r2, sl, lsr #5 │ │ │ │ - strhteq r9, [r2], #-46 @ 0xffffffd2 │ │ │ │ + rsbseq sp, r6, ip, ror ip │ │ │ │ + rsbeq r9, r2, r2, lsl r1 │ │ │ │ + rsbeq r9, r2, r6, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5828 <__bss_end__@@Base+0xfdad1994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2610 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl 12cc638 │ │ │ │ - rsbseq sp, r6, r4, ror #27 │ │ │ │ - rsbeq r9, r2, sl, ror r2 │ │ │ │ - rsbeq sp, r2, lr, lsl #12 │ │ │ │ + rsbseq sp, r6, ip, asr #24 │ │ │ │ + rsbeq r9, r2, r2, ror #1 │ │ │ │ + rsbeq sp, r2, r6, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5858 <__bss_end__@@Base+0xfdad19c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2640 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl ccc668 │ │ │ │ - rsbseq lr, r6, r8, ror #3 │ │ │ │ - rsbeq r9, r2, sl, asr #4 │ │ │ │ - rsbeq r9, r2, lr, asr r2 │ │ │ │ + rsbseq lr, r6, r0, asr r0 │ │ │ │ + strhteq r9, [r2], #-2 │ │ │ │ + rsbeq r9, r2, r6, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5888 <__bss_end__@@Base+0xfdad19f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2670 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ - bl 6cc698 │ │ │ │ - ldrshteq lr, [r6], #-40 @ 0xffffffd8 │ │ │ │ - rsbeq r9, r2, sl, lsl r2 │ │ │ │ - rsbeq r9, r2, lr, lsr #4 │ │ │ │ + bl 6cc698 │ │ │ │ + rsbseq lr, r6, r0, ror #2 │ │ │ │ + rsbeq r9, r2, r2, lsl #1 │ │ │ │ + mlseq r2, r6, r0, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58b8 <__bss_end__@@Base+0xfdad1a24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26a0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b cc6c8 │ │ │ │ - rsbseq lr, r6, r0, ror r3 │ │ │ │ - rsbeq r9, r2, sl, ror #3 │ │ │ │ - strdeq r9, [r2], #-30 @ 0xffffffe2 @ │ │ │ │ + ldrsbteq lr, [r6], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r9, r2, r2, asr r0 │ │ │ │ + rsbeq r9, r2, r6, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58e8 <__bss_end__@@Base+0xfdad1a54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26d0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b ffacc6f8 <__bss_end__@@Base+0xfe7b8864> │ │ │ │ - rsbseq lr, r6, r0, asr #6 │ │ │ │ - strhteq r9, [r2], #-26 @ 0xffffffe6 │ │ │ │ - rsbeq sp, r2, lr, asr #10 │ │ │ │ + rsbseq lr, r6, r8, lsr #3 │ │ │ │ + rsbeq r9, r2, r2, lsr #32 │ │ │ │ + strhteq sp, [r2], #-54 @ 0xffffffca │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5918 <__bss_end__@@Base+0xfdad1a84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2700 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ b ff4cc728 <__bss_end__@@Base+0xfe1b8894> │ │ │ │ - rsbseq lr, r6, r0, lsl r3 │ │ │ │ - rsbeq r9, r2, sl, lsl #3 │ │ │ │ - mlseq r2, lr, r1, r9 │ │ │ │ + rsbseq lr, r6, r8, ror r1 │ │ │ │ + strdeq r8, [r2], #-242 @ 0xffffff0e @ │ │ │ │ + rsbeq r9, r2, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5948 <__bss_end__@@Base+0xfdad1ab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2730 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ b feecc758 <__bss_end__@@Base+0xfdbb88c4> │ │ │ │ - rsbseq lr, r6, r8, asr r3 │ │ │ │ - rsbeq r9, r2, sl, asr r1 │ │ │ │ - rsbeq r9, r2, lr, ror #2 │ │ │ │ + rsbseq lr, r6, r0, asr #3 │ │ │ │ + rsbeq r8, r2, r2, asr #31 │ │ │ │ + ldrdeq r8, [r2], #-246 @ 0xffffff0a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5978 <__bss_end__@@Base+0xfdad1ae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2760 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fe8cc788 <__bss_end__@@Base+0xfd5b88f4> │ │ │ │ - rsbseq lr, r6, r8, ror #7 │ │ │ │ - rsbeq r9, r2, sl, lsr #2 │ │ │ │ - rsbeq r9, r2, lr, lsr r1 │ │ │ │ + rsbseq lr, r6, r0, asr r2 │ │ │ │ + mlseq r2, r2, pc, r8 @ │ │ │ │ + rsbeq r8, r2, r6, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59a8 <__bss_end__@@Base+0xfdad1b14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2790 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b fe2cc7b8 <__bss_end__@@Base+0xfcfb8924> │ │ │ │ - ldrhteq lr, [r6], #-56 @ 0xffffffc8 │ │ │ │ - strdeq r9, [r2], #-10 @ │ │ │ │ - rsbeq r9, r2, lr, lsl #2 │ │ │ │ + rsbseq lr, r6, r0, lsr #4 │ │ │ │ + rsbeq r8, r2, r2, ror #30 │ │ │ │ + rsbeq r8, r2, r6, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59d8 <__bss_end__@@Base+0xfdad1b44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27c0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b 1ccc7e8 <__bss_end__@@Base+0x9b8954> │ │ │ │ - rsbseq lr, r6, r0, asr #10 │ │ │ │ - rsbeq r9, r2, sl, asr #1 │ │ │ │ - ldrdeq r9, [r2], #-14 @ │ │ │ │ + rsbseq lr, r6, r8, lsr #7 │ │ │ │ + rsbeq r8, r2, r2, lsr pc │ │ │ │ + rsbeq r8, r2, r6, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a08 <__bss_end__@@Base+0xfdad1b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4127f0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicmi pc, r4, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - rsbseq lr, r6, ip, lsr #11 │ │ │ │ - mlseq r2, sl, r0, r9 │ │ │ │ - rsbeq r9, r2, ip, lsr #1 │ │ │ │ + rsbseq lr, r6, r4, lsl r4 │ │ │ │ + rsbeq r8, r2, r2, lsl #30 │ │ │ │ + rsbeq r8, r2, r4, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a3c <__bss_end__@@Base+0xfdad1ba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412824 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvs pc, sl, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - rsbseq lr, r6, r8, ror r5 │ │ │ │ - rsbeq r9, r2, r6, rrx │ │ │ │ - rsbeq r9, r2, r8, ror r0 │ │ │ │ + rsbseq lr, r6, r0, ror #7 │ │ │ │ + rsbeq r8, r2, lr, asr #29 │ │ │ │ + rsbeq r8, r2, r0, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a70 <__bss_end__@@Base+0xfdad1bdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2858 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ - b 9cc880 │ │ │ │ - rsbseq r0, r7, r4, lsl r2 │ │ │ │ - rsbeq r9, r2, r2, lsr r0 │ │ │ │ - rsbeq r9, r2, r6, asr #32 │ │ │ │ + b 9cc880 │ │ │ │ + rsbseq r0, r7, ip, ror r0 │ │ │ │ + mlseq r2, sl, lr, r8 │ │ │ │ + rsbeq r8, r2, lr, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5aa0 <__bss_end__@@Base+0xfdad1c0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2888 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ b 3cc8b0 │ │ │ │ - ldrhteq r0, [r7], #-64 @ 0xffffffc0 │ │ │ │ - rsbeq r9, r2, r2 │ │ │ │ - rsbeq r9, r2, r6, lsl r0 │ │ │ │ + rsbseq r0, r7, r8, lsl r3 │ │ │ │ + rsbeq r8, r2, sl, ror #28 │ │ │ │ + rsbeq r8, r2, lr, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ad0 <__bss_end__@@Base+0xfdad1c3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28b8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ee │ │ │ │ - rsbseq r0, r7, ip, lsl #10 │ │ │ │ - ldrdeq r8, [r2], #-242 @ 0xffffff0e @ │ │ │ │ - rsbeq r8, r2, r8, ror #31 │ │ │ │ + rsbseq r0, r7, r4, ror r3 │ │ │ │ + rsbeq r8, r2, sl, lsr lr │ │ │ │ + rsbeq r8, r2, r0, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b00 <__bss_end__@@Base+0xfdad1c6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28e8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9d6 │ │ │ │ - rsbseq r0, r7, r8, lsl #14 │ │ │ │ - rsbeq r8, r2, r2, lsr #31 │ │ │ │ - strhteq r8, [r2], #-248 @ 0xffffff08 │ │ │ │ + rsbseq r0, r7, r0, ror r5 │ │ │ │ + rsbeq r8, r2, sl, lsl #28 │ │ │ │ + rsbeq r8, r2, r0, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b30 <__bss_end__@@Base+0xfdad1c9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2918 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r0, [r7], #-104 @ 0xffffff98 │ │ │ │ - rsbeq r8, r2, r2, ror pc │ │ │ │ - rsbeq r8, r2, r6, lsl #31 │ │ │ │ + rsbseq r0, r7, r0, asr #10 │ │ │ │ + ldrdeq r8, [r2], #-218 @ 0xffffff26 @ │ │ │ │ + rsbeq r8, r2, lr, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b60 <__bss_end__@@Base+0xfdad1ccc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2948 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ stmib r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r0, [r7], #-116 @ 0xffffff8c │ │ │ │ - rsbeq r8, r2, r2, asr #30 │ │ │ │ - ldrdeq sp, [r2], #-38 @ 0xffffffda @ │ │ │ │ + rsbseq r0, r7, ip, lsr r6 │ │ │ │ + rsbeq r8, r2, sl, lsr #27 │ │ │ │ + rsbeq sp, r2, lr, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b90 <__bss_end__@@Base+0xfdad1cfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392978 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, r7, lr, ror lr │ │ │ │ - strhteq r0, [r3], #-212 @ 0xffffff2c │ │ │ │ - rsbeq r0, r3, sl, asr #27 │ │ │ │ + rsbseq r0, r7, r6, ror #25 │ │ │ │ + rsbeq r0, r3, ip, lsl ip │ │ │ │ + rsbeq r0, r3, r2, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bbc <__bss_end__@@Base+0xfdad1d28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29a4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e978 │ │ │ │ - rsbseq r0, r7, r2, asr lr │ │ │ │ - rsbeq r0, r3, r8, lsl #27 │ │ │ │ - ldrdeq r0, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + ldrhteq r0, [r7], #-202 @ 0xffffff36 │ │ │ │ + strdeq r0, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r0, r3, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bec <__bss_end__@@Base+0xfdad1d58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29d4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e960 │ │ │ │ - rsbseq r0, r7, r2, lsr #28 │ │ │ │ - rsbeq r0, r3, r8, asr sp │ │ │ │ - rsbeq r0, r3, r8, lsr #27 │ │ │ │ + rsbseq r0, r7, sl, lsl #25 │ │ │ │ + rsbeq r0, r3, r0, asr #23 │ │ │ │ + rsbeq r0, r3, r0, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c1c <__bss_end__@@Base+0xfdad1d88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a04 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e948 │ │ │ │ - rsbseq r1, r7, sl, asr #2 │ │ │ │ - rsbeq r0, r3, r8, lsr #26 │ │ │ │ - rsbeq r0, r3, ip, lsr sp │ │ │ │ + ldrhteq r0, [r7], #-242 @ 0xffffff0e │ │ │ │ + mlseq r3, r0, fp, r0 │ │ │ │ + rsbeq r0, r3, r4, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c4c <__bss_end__@@Base+0xfdad1db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a34 │ │ │ │ andspl pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r1, r7, r8, lsl r1 │ │ │ │ - strhteq lr, [r3], #-210 @ 0xffffff2e │ │ │ │ - rsbeq lr, r3, r6, lsl lr │ │ │ │ + rsbseq r0, r7, r0, lsl #31 │ │ │ │ + rsbeq lr, r3, sl, lsl ip │ │ │ │ + rsbeq lr, r3, lr, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c7c <__bss_end__@@Base+0xfdad1de8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a64 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e918 │ │ │ │ - ldrsbteq r1, [r7], #-86 @ 0xffffffaa │ │ │ │ - rsbeq pc, r3, ip, asr #23 │ │ │ │ - rsbeq pc, r3, ip, asr ip @ │ │ │ │ + rsbseq r1, r7, lr, lsr r4 │ │ │ │ + rsbeq pc, r3, r4, lsr sl @ │ │ │ │ + rsbeq pc, r3, r4, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5cac <__bss_end__@@Base+0xfdad1e18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a94 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldm lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r1, r7, ip, asr #24 │ │ │ │ - strdeq r8, [r2], #-214 @ 0xffffff2a @ │ │ │ │ - rsbeq r8, r2, sl, lsl #28 │ │ │ │ + ldrhteq r1, [r7], #-164 @ 0xffffff5c │ │ │ │ + rsbeq r8, r2, lr, asr ip │ │ │ │ + rsbeq r8, r2, r2, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5cdc <__bss_end__@@Base+0xfdad1e48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ac4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmia r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r6, r7, ip, asr r5 │ │ │ │ - rsbeq r8, r2, r6, asr #27 │ │ │ │ - ldrdeq r8, [r2], #-218 @ 0xffffff26 @ │ │ │ │ + rsbseq r6, r7, r4, asr #7 │ │ │ │ + rsbeq r8, r2, lr, lsr #24 │ │ │ │ + rsbeq r8, r2, r2, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d0c <__bss_end__@@Base+0xfdad1e78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2af4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ stmia lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrhteq r7, [r7], #-152 @ 0xffffff68 │ │ │ │ - mlseq r2, r6, sp, r8 │ │ │ │ - rsbeq r8, r2, sl, lsr #27 │ │ │ │ + rsbseq r7, r7, r0, lsr #16 │ │ │ │ + strdeq r8, [r2], #-190 @ 0xffffff42 @ │ │ │ │ + rsbeq r8, r2, r2, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d3c <__bss_end__@@Base+0xfdad1ea8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b24 │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8b8 │ │ │ │ - rsbseq r7, r7, sl, lsl #22 │ │ │ │ - rsbeq r3, r4, ip, lsl #30 │ │ │ │ - rsbeq r3, r4, r0, lsr #30 │ │ │ │ + rsbseq r7, r7, r2, ror r9 │ │ │ │ + rsbeq r3, r4, r4, ror sp │ │ │ │ + rsbeq r3, r4, r8, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d6c <__bss_end__@@Base+0xfdad1ed8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b54 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldm lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r8, r7, r0, lsl r0 │ │ │ │ - rsbeq r8, r2, r6, lsr sp │ │ │ │ - rsbeq r8, r2, sl, asr #26 │ │ │ │ + rsbseq r7, r7, r8, ror lr │ │ │ │ + mlseq r2, lr, fp, r8 │ │ │ │ + strhteq r8, [r2], #-178 @ 0xffffff4e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d9c <__bss_end__@@Base+0xfdad1f08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b84 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stm r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r8, r7, r4, ror #2 │ │ │ │ - rsbeq r8, r2, r6, lsl #26 │ │ │ │ - rsbeq r8, r2, sl, lsl sp │ │ │ │ + rsbseq r7, r7, ip, asr #31 │ │ │ │ + rsbeq r8, r2, lr, ror #22 │ │ │ │ + rsbeq r8, r2, r2, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dcc <__bss_end__@@Base+0xfdad1f38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2bb4 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ stmda lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, r7, r4, ror #7 │ │ │ │ - rsbeq r6, r4, sl, lsr #5 │ │ │ │ - strhteq r6, [r4], #-42 @ 0xffffffd6 │ │ │ │ + rsbseq r8, r7, ip, asr #4 │ │ │ │ + rsbeq r6, r4, r2, lsl r1 │ │ │ │ + rsbeq r6, r4, r2, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dfc <__bss_end__@@Base+0xfdad1f68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2be4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldmda r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, r7, ip, lsl #11 │ │ │ │ - rsbeq r8, r2, r6, lsr #25 │ │ │ │ - strhteq r8, [r2], #-202 @ 0xffffff36 │ │ │ │ + ldrshteq r8, [r7], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r8, r2, lr, lsl #22 │ │ │ │ + rsbeq r8, r2, r2, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e2c <__bss_end__@@Base+0xfdad1f98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c14 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldmda lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r8, r7, ip, asr r5 │ │ │ │ - rsbeq r8, r2, r6, ror ip │ │ │ │ - rsbeq r8, r2, sl, lsl #25 │ │ │ │ + rsbseq r8, r7, r4, asr #7 │ │ │ │ + ldrdeq r8, [r2], #-174 @ 0xffffff52 @ │ │ │ │ + strdeq r8, [r2], #-162 @ 0xffffff5e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e5c <__bss_end__@@Base+0xfdad1fc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c44 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmda r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq sp, [r7], #-8 │ │ │ │ - rsbeq r9, r4, r6, ror r6 │ │ │ │ - mlseq r4, r2, r6, r9 │ │ │ │ + rsbseq ip, r7, r0, asr #30 │ │ │ │ + ldrdeq r9, [r4], #-78 @ 0xffffffb2 @ │ │ │ │ + strdeq r9, [r4], #-74 @ 0xffffffb6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e8c <__bss_end__@@Base+0xfdad1ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c74 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmda lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sp, r7, r8, lsr #1 │ │ │ │ - rsbeq r9, r4, r6, asr #12 │ │ │ │ - rsbeq r9, r4, r2, ror #12 │ │ │ │ + rsbseq ip, r7, r0, lsl pc │ │ │ │ + rsbeq r9, r4, lr, lsr #9 │ │ │ │ + rsbeq r9, r4, sl, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ebc <__bss_end__@@Base+0xfdad2028> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ca4 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ svc 0x00f6f7fc │ │ │ │ - rsbseq sp, r7, r8, ror r0 │ │ │ │ - rsbeq r9, r4, r6, lsl r6 │ │ │ │ - rsbeq r9, r4, r2, asr r6 │ │ │ │ + rsbseq ip, r7, r0, ror #29 │ │ │ │ + rsbeq r9, r4, lr, ror r4 │ │ │ │ + strhteq r9, [r4], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5eec <__bss_end__@@Base+0xfdad2058> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2cd4 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ svc 0x00def7fc │ │ │ │ - rsbseq sp, r7, r8, asr #32 │ │ │ │ - rsbeq r9, r4, r6, ror #11 │ │ │ │ - rsbeq r9, r4, r6, asr #13 │ │ │ │ + ldrhteq ip, [r7], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r9, r4, lr, asr #8 │ │ │ │ + rsbeq r9, r4, lr, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f1c <__bss_end__@@Base+0xfdad2088> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d04 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efc8 │ │ │ │ - rsbseq sl, r8, r0, ror pc │ │ │ │ - strdeq sl, [r4], #-170 @ 0xffffff56 @ │ │ │ │ - rsbseq r3, r1, r4, lsr #23 │ │ │ │ + ldrsbteq sl, [r8], #-216 @ 0xffffff28 │ │ │ │ + rsbeq sl, r4, r2, ror #18 │ │ │ │ + rsbseq r3, r1, ip, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f4c <__bss_end__@@Base+0xfdad20b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d34 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efb0 │ │ │ │ - rsbseq fp, r8, r4, lsr #7 │ │ │ │ - rsbeq ip, r4, sl, lsr r0 │ │ │ │ - rsbeq ip, r4, r0, asr r0 │ │ │ │ + rsbseq fp, r8, ip, lsl #4 │ │ │ │ + rsbeq fp, r4, r2, lsr #29 │ │ │ │ + strhteq fp, [r4], #-232 @ 0xffffff18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f7c <__bss_end__@@Base+0xfdad20e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d64 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0096f7fc │ │ │ │ - rsbseq r5, ip, r8, ror lr │ │ │ │ - rsbeq r8, r2, r6, lsr #22 │ │ │ │ - rsbeq r8, r2, sl, lsr fp │ │ │ │ + rsbseq r5, ip, r0, ror #25 │ │ │ │ + rsbeq r8, r2, lr, lsl #19 │ │ │ │ + rsbeq r8, r2, r2, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5fac <__bss_end__@@Base+0xfdad2118> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d94 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x007ef7fc │ │ │ │ - rsbseq r6, ip, r0, lsr r1 │ │ │ │ - strdeq r8, [r2], #-166 @ 0xffffff5a @ │ │ │ │ - rsbeq r8, r2, sl, lsl #22 │ │ │ │ + @ instruction: 0x007c5f98 │ │ │ │ + rsbeq r8, r2, lr, asr r9 │ │ │ │ + rsbeq r8, r2, r2, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5fdc <__bss_end__@@Base+0xfdad2148> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2dc4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ svc 0x0066f7fc │ │ │ │ - rsbseq r7, ip, r4, asr r5 │ │ │ │ - rsbeq sp, r2, sl, lsl #19 │ │ │ │ - mlseq r2, lr, r9, sp │ │ │ │ + ldrhteq r7, [ip], #-60 @ 0xffffffc4 │ │ │ │ + strdeq sp, [r2], #-114 @ 0xffffff8e @ │ │ │ │ + rsbeq sp, r2, r6, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede600c <__bss_end__@@Base+0xfdad2178> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2df4 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ svc 0x004ef7fc │ │ │ │ - rsbseq r7, ip, r4, lsr #10 │ │ │ │ - rsbeq r2, r5, lr, lsl lr │ │ │ │ - rsbeq r2, r5, sl, lsr #28 │ │ │ │ + rsbseq r7, ip, ip, lsl #7 │ │ │ │ + rsbeq r2, r5, r6, lsl #25 │ │ │ │ + mlseq r5, r2, ip, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede603c <__bss_end__@@Base+0xfdad21a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e24 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ svc 0x0036f7fc │ │ │ │ - ldrshteq r7, [ip], #-68 @ 0xffffffbc │ │ │ │ - rsbeq r2, r5, lr, ror #27 │ │ │ │ - rsbeq r2, r5, r2, lsl lr │ │ │ │ + rsbseq r7, ip, ip, asr r3 │ │ │ │ + rsbeq r2, r5, r6, asr ip │ │ │ │ + rsbeq r2, r5, sl, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede606c <__bss_end__@@Base+0xfdad21d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e54 │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ svc 0x001ef7fc │ │ │ │ - rsbseq r7, ip, r4, asr #9 │ │ │ │ - strhteq r2, [r5], #-222 @ 0xffffff22 │ │ │ │ - strdeq r2, [r5], #-222 @ 0xffffff22 @ │ │ │ │ + rsbseq r7, ip, ip, lsr #6 │ │ │ │ + rsbeq r2, r5, r6, lsr #24 │ │ │ │ + rsbeq r2, r5, r6, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede609c <__bss_end__@@Base+0xfdad2208> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412e84 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef06 │ │ │ │ - @ instruction: 0x007c7494 │ │ │ │ - rsbeq r2, r5, r6, ror #18 │ │ │ │ - rsbeq r2, r5, ip, lsr lr │ │ │ │ + ldrshteq r7, [ip], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq r2, r5, lr, asr #15 │ │ │ │ + rsbeq r2, r5, r4, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede60d0 <__bss_end__@@Base+0xfdad223c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412eb8 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eeec │ │ │ │ - rsbseq r7, ip, r0, ror #8 │ │ │ │ - rsbeq r2, r5, r2, lsr r9 │ │ │ │ - rsbeq r2, r5, r8, lsl #28 │ │ │ │ + rsbseq r7, ip, r8, asr #5 │ │ │ │ + mlseq r5, sl, r7, r2 │ │ │ │ + rsbeq r2, r5, r0, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6104 <__bss_end__@@Base+0xfdad2270> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412eec │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eed2 │ │ │ │ - rsbseq r7, ip, ip, lsr #8 │ │ │ │ - strdeq r2, [r5], #-142 @ 0xffffff72 @ │ │ │ │ - strdeq r2, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x007c7294 │ │ │ │ + rsbeq r2, r5, r6, ror #14 │ │ │ │ + rsbeq r2, r5, ip, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6138 <__bss_end__@@Base+0xfdad22a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f20 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mrc 7, 5, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - rsbseq r9, ip, r0, ror r8 │ │ │ │ - strdeq r2, [r5], #-194 @ 0xffffff3e @ │ │ │ │ - strdeq r2, [r5], #-206 @ 0xffffff32 @ │ │ │ │ + ldrsbteq r9, [ip], #-104 @ 0xffffff98 │ │ │ │ + rsbeq r2, r5, sl, asr fp │ │ │ │ + rsbeq r2, r5, r6, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6168 <__bss_end__@@Base+0xfdad22d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f50 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ mcr 7, 5, pc, cr0, cr12, {7} @ │ │ │ │ - rsbseq r9, ip, r0, asr #16 │ │ │ │ - rsbeq r2, r5, r2, asr #25 │ │ │ │ - rsbeq r2, r5, r6, ror #25 │ │ │ │ + rsbseq r9, ip, r8, lsr #13 │ │ │ │ + rsbeq r2, r5, sl, lsr #22 │ │ │ │ + rsbeq r2, r5, lr, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6198 <__bss_end__@@Base+0xfdad2304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f80 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ mcr 7, 4, pc, cr8, cr12, {7} @ │ │ │ │ - rsbseq r9, ip, ip, lsr #25 │ │ │ │ - rsbeq r8, r2, sl, lsl #18 │ │ │ │ - rsbeq r8, r2, lr, lsl r9 │ │ │ │ + rsbseq r9, ip, r4, lsl fp │ │ │ │ + rsbeq r8, r2, r2, ror r7 │ │ │ │ + rsbeq r8, r2, r6, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede61c8 <__bss_end__@@Base+0xfdad2334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2fb0 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee72 │ │ │ │ - rsbseq sl, ip, sl, lsl #2 │ │ │ │ - rsbeq r0, r3, ip, ror r7 │ │ │ │ - mlseq r3, r0, r7, r0 │ │ │ │ + rsbseq r9, ip, r2, ror pc │ │ │ │ + rsbeq r0, r3, r4, ror #11 │ │ │ │ + strdeq r0, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede61f8 <__bss_end__@@Base+0xfdad2364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2fe0 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ mrc 7, 2, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - ldrsbteq sl, [ip], #-8 │ │ │ │ - rsbeq r8, r5, sl, ror sp │ │ │ │ - rsbeq r8, r5, r6, lsr #28 │ │ │ │ + rsbseq r9, ip, r0, asr #30 │ │ │ │ + rsbeq r8, r5, r2, ror #23 │ │ │ │ + rsbeq r8, r5, lr, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6228 <__bss_end__@@Base+0xfdad2394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3010 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mcr 7, 2, pc, cr0, cr12, {7} @ │ │ │ │ - rsbseq sl, ip, r8, lsr #1 │ │ │ │ - rsbeq r8, r5, sl, asr #26 │ │ │ │ - rsbeq r8, r5, lr, ror #28 │ │ │ │ + rsbseq r9, ip, r0, lsl pc │ │ │ │ + strhteq r8, [r5], #-178 @ 0xffffff4e │ │ │ │ + ldrdeq r8, [r5], #-198 @ 0xffffff3a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6258 <__bss_end__@@Base+0xfdad23c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3040 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee2a │ │ │ │ - ldrsbteq sl, [ip], #-96 @ 0xffffffa0 │ │ │ │ - rsbeq sl, r5, sl, ror r9 │ │ │ │ - rsbeq sl, r5, r8, lsl #19 │ │ │ │ + rsbseq sl, ip, r8, lsr r5 │ │ │ │ + rsbeq sl, r5, r2, ror #15 │ │ │ │ + strdeq sl, [r5], #-112 @ 0xffffff90 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6288 <__bss_end__@@Base+0xfdad23f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3070 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ mrc 7, 0, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - rsbseq fp, ip, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, sl, lsl r8 │ │ │ │ - rsbeq ip, r2, lr, lsr #23 │ │ │ │ + rsbseq fp, ip, r4, lsl r0 │ │ │ │ + rsbeq r8, r2, r2, lsl #13 │ │ │ │ + rsbeq ip, r2, r6, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede62b8 <__bss_end__@@Base+0xfdad2424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d30a0 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldcl 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ - @ instruction: 0x007cb79c │ │ │ │ - rsbeq ip, r5, lr, ror #13 │ │ │ │ - strdeq ip, [r5], #-110 @ 0xffffff92 @ │ │ │ │ + rsbseq fp, ip, r4, lsl #12 │ │ │ │ + rsbeq ip, r5, r6, asr r5 │ │ │ │ + rsbeq ip, r5, r6, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede62e8 <__bss_end__@@Base+0xfdad2454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d30d0 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stcl 7, cr15, [r0, #1008]! @ 0x3f0 │ │ │ │ - rsbseq ip, ip, ip, asr #12 │ │ │ │ - rsbeq r3, r6, lr, ror r6 │ │ │ │ - rsbeq r3, r6, r6, lsl #13 │ │ │ │ + ldrhteq ip, [ip], #-68 @ 0xffffffbc │ │ │ │ + rsbeq r3, r6, r6, ror #9 │ │ │ │ + rsbeq r3, r6, lr, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6318 <__bss_end__@@Base+0xfdad2484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3100 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ - rsbseq sp, ip, ip, asr lr │ │ │ │ - rsbeq r8, r2, sl, lsl #15 │ │ │ │ - mlseq r2, lr, r7, r8 │ │ │ │ + rsbseq sp, ip, r4, asr #25 │ │ │ │ + strdeq r8, [r2], #-82 @ 0xffffffae @ │ │ │ │ + rsbeq r8, r2, r6, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6348 <__bss_end__@@Base+0xfdad24b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3130 │ │ │ │ sbcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldc 7, cr15, [r0, #1008]! @ 0x3f0 │ │ │ │ - rsbseq lr, ip, ip, lsr #1 │ │ │ │ - rsbeq r8, r6, lr, lsr #11 │ │ │ │ - rsbeq r8, r6, r2, asr #11 │ │ │ │ + rsbseq sp, ip, r4, lsl pc │ │ │ │ + rsbeq r8, r6, r6, lsl r4 │ │ │ │ + rsbeq r8, r6, sl, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6378 <__bss_end__@@Base+0xfdad24e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3160 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ - rsbseq lr, ip, r0, lsl r2 │ │ │ │ - rsbeq r8, r2, sl, lsr #14 │ │ │ │ - strhteq ip, [r2], #-174 @ 0xffffff52 │ │ │ │ + rsbseq lr, ip, r8, ror r0 │ │ │ │ + mlseq r2, r2, r5, r8 │ │ │ │ + rsbeq ip, r2, r6, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede63a8 <__bss_end__@@Base+0xfdad2514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3190 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stc 7, cr15, [r0, #1008] @ 0x3f0 │ │ │ │ - rsbseq lr, ip, r4, lsr #7 │ │ │ │ - strdeq r8, [r2], #-106 @ 0xffffff96 @ │ │ │ │ - rsbeq r8, r2, lr, lsl #14 │ │ │ │ + rsbseq lr, ip, ip, lsl #4 │ │ │ │ + rsbeq r8, r2, r2, ror #10 │ │ │ │ + rsbeq r8, r2, r6, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede63d8 <__bss_end__@@Base+0xfdad2544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d31c0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbseq lr, ip, r4, ror r3 │ │ │ │ - rsbeq r8, r2, sl, asr #13 │ │ │ │ - ldrdeq r8, [r2], #-110 @ 0xffffff92 @ │ │ │ │ + ldrsbteq lr, [ip], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq r8, r2, r2, lsr r5 │ │ │ │ + rsbeq r8, r2, r6, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6408 <__bss_end__@@Base+0xfdad2574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3931f0 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq lr, ip, lr, asr #26 │ │ │ │ - rsbeq sl, r6, ip, lsl #22 │ │ │ │ - rsbeq sl, r6, r2, lsr #22 │ │ │ │ + ldrhteq lr, [ip], #-182 @ 0xffffff4a │ │ │ │ + rsbeq sl, r6, r4, ror r9 │ │ │ │ + rsbeq sl, r6, sl, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6434 <__bss_end__@@Base+0xfdad25a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d321c │ │ │ │ stmdbmi r5, {r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed3c │ │ │ │ - rsbseq lr, ip, r6, ror #27 │ │ │ │ - rsbeq fp, r6, ip, lsl r0 │ │ │ │ - rsbeq fp, r6, r4, rrx │ │ │ │ + rsbseq lr, ip, lr, asr #24 │ │ │ │ + rsbeq sl, r6, r4, lsl #29 │ │ │ │ + rsbeq sl, r6, ip, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6464 <__bss_end__@@Base+0xfdad25d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d324c │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stc 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbseq r0, sp, r0, asr r4 │ │ │ │ - rsbeq r2, r7, r6, asr sl │ │ │ │ - rsbeq r2, r7, r6, ror #20 │ │ │ │ + ldrhteq r0, [sp], #-40 @ 0xffffffd8 │ │ │ │ + strhteq r2, [r7], #-142 @ 0xffffff72 │ │ │ │ + rsbeq r2, r7, lr, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6494 <__bss_end__@@Base+0xfdad2600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39327c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq r0, sp, r6, ror #21 │ │ │ │ - rsbeq r4, r7, r4, ror #23 │ │ │ │ - strdeq r4, [r7], #-190 @ 0xffffff42 @ │ │ │ │ + rsbseq r0, sp, lr, asr #18 │ │ │ │ + rsbeq r4, r7, ip, asr #20 │ │ │ │ + rsbeq r4, r7, r6, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede64c0 <__bss_end__@@Base+0xfdad262c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3932a8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - rsbseq r1, sp, r6, lsr #5 │ │ │ │ - strdeq sl, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r1, lr, lsl #24 │ │ │ │ + rsbseq r1, sp, lr, lsl #2 │ │ │ │ + rsbeq sl, r1, ip, asr sl │ │ │ │ + rsbeq sl, r1, r6, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede64ec <__bss_end__@@Base+0xfdad2658> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d32d4 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldcl 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - rsbseq r1, sp, r4, asr #11 │ │ │ │ - rsbeq r7, r2, r2, lsr #23 │ │ │ │ - rsbeq r6, r7, r6, lsr #26 │ │ │ │ + rsbseq r1, sp, ip, lsr #8 │ │ │ │ + rsbeq r7, r2, sl, lsl #20 │ │ │ │ + rsbeq r6, r7, lr, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede651c <__bss_end__@@Base+0xfdad2688> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3304 │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stcl 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - @ instruction: 0x007d1594 │ │ │ │ - ldrdeq r6, [r7], #-202 @ 0xffffff36 @ │ │ │ │ - rsbeq r1, r2, r2, asr sp │ │ │ │ + ldrshteq r1, [sp], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r6, r7, r2, asr #22 │ │ │ │ + strhteq r1, [r2], #-186 @ 0xffffff46 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede654c <__bss_end__@@Base+0xfdad26b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3334 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecb0 │ │ │ │ - rsbseq r1, sp, r2, ror sl │ │ │ │ - strdeq r0, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r0, r3, r8, asr #8 │ │ │ │ + ldrsbteq r1, [sp], #-138 @ 0xffffff76 │ │ │ │ + rsbeq r0, r3, r0, ror #4 │ │ │ │ + strhteq r0, [r3], #-32 @ 0xffffffe0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede657c <__bss_end__@@Base+0xfdad26e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3364 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec98 │ │ │ │ - rsbseq r1, sp, r2, asr #20 │ │ │ │ - rsbeq r0, r3, r8, asr #7 │ │ │ │ - rsbeq r0, r3, r8, lsl r4 │ │ │ │ + rsbseq r1, sp, sl, lsr #17 │ │ │ │ + rsbeq r0, r3, r0, lsr r2 │ │ │ │ + rsbeq r0, r3, r0, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede65ac <__bss_end__@@Base+0xfdad2718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3394 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldcl 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - rsbseq r1, sp, r0, lsr sp │ │ │ │ - rsbeq r7, r2, r2, ror #21 │ │ │ │ - rsbeq r6, r7, r6, ror #24 │ │ │ │ + @ instruction: 0x007d1b98 │ │ │ │ + rsbeq r7, r2, sl, asr #18 │ │ │ │ + rsbeq r6, r7, lr, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede65dc <__bss_end__@@Base+0xfdad2748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d33c4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stcl 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ - rsbseq r1, sp, r0, lsl #26 │ │ │ │ - rsbeq sp, r2, sl, lsl #7 │ │ │ │ - mlseq r2, lr, r3, sp │ │ │ │ + rsbseq r1, sp, r8, ror #22 │ │ │ │ + strdeq sp, [r2], #-18 @ 0xffffffee @ │ │ │ │ + rsbeq sp, r2, r6, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede660c <__bss_end__@@Base+0xfdad2778> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d33f4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec50 │ │ │ │ - ldrsbteq r1, [sp], #-194 @ 0xffffff3e │ │ │ │ - rsbeq r8, r7, ip, lsr #24 │ │ │ │ - mlseq r7, r4, pc, r8 @ │ │ │ │ + rsbseq r1, sp, sl, lsr fp │ │ │ │ + mlseq r7, r4, sl, r8 │ │ │ │ + strdeq r8, [r7], #-220 @ 0xffffff24 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede663c <__bss_end__@@Base+0xfdad27a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3424 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec38 │ │ │ │ - rsbseq r1, sp, r2, lsr #25 │ │ │ │ - rsbeq r8, r7, ip, ror #24 │ │ │ │ - mlseq r7, r0, ip, r8 │ │ │ │ + rsbseq r1, sp, sl, lsl #22 │ │ │ │ + ldrdeq r8, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r8, [r7], #-168 @ 0xffffff58 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede666c <__bss_end__@@Base+0xfdad27d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3454 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec20 │ │ │ │ - rsbseq r1, sp, r2, ror ip │ │ │ │ - ldrdeq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r2, ip, ror #25 │ │ │ │ + ldrsbteq r1, [sp], #-170 @ 0xffffff56 │ │ │ │ + rsbeq r1, r2, r0, asr #22 │ │ │ │ + rsbeq r1, r2, r4, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede669c <__bss_end__@@Base+0xfdad2808> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3484 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - rsbseq r2, sp, r8, asr #8 │ │ │ │ - rsbeq sp, r2, sl, asr #5 │ │ │ │ - ldrdeq sp, [r2], #-46 @ 0xffffffd2 @ │ │ │ │ + ldrhteq r2, [sp], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq sp, r2, r2, lsr r1 │ │ │ │ + rsbeq sp, r2, r6, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede66cc <__bss_end__@@Base+0xfdad2838> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d34b4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebf0 │ │ │ │ - @ instruction: 0x007d429a │ │ │ │ - rsbeq sl, r1, r8, ror #19 │ │ │ │ - rsbeq r5, r2, r4, asr #3 │ │ │ │ + rsbseq r4, sp, r2, lsl #2 │ │ │ │ + rsbeq sl, r1, r0, asr r8 │ │ │ │ + rsbeq r5, r2, ip, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede66fc <__bss_end__@@Base+0xfdad2868> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d34e4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebd8 │ │ │ │ - rsbseq r4, sp, sl, ror #4 │ │ │ │ - strhteq sl, [r1], #-152 @ 0xffffff68 │ │ │ │ - ldrdeq sl, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbteq r4, [sp], #-2 │ │ │ │ + rsbeq sl, r1, r0, lsr #16 │ │ │ │ + rsbeq sl, r1, r8, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede672c <__bss_end__@@Base+0xfdad2898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3514 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff24d538 <__bss_end__@@Base+0xfdf396a4> │ │ │ │ - rsbseq r4, sp, r0, ror r6 │ │ │ │ - rsbeq sp, r2, sl, lsr r2 │ │ │ │ - rsbeq sp, r2, lr, asr #4 │ │ │ │ + ldrsbteq r4, [sp], #-72 @ 0xffffffb8 │ │ │ │ + rsbeq sp, r2, r2, lsr #1 │ │ │ │ + strhteq sp, [r2], #-6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede675c <__bss_end__@@Base+0xfdad28c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3544 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ bl fec4d568 <__bss_end__@@Base+0xfd9396d4> │ │ │ │ - rsbseq r4, sp, r4, ror r8 │ │ │ │ - rsbeq sp, r2, sl, lsl #4 │ │ │ │ - rsbeq sp, r2, lr, lsl r2 │ │ │ │ + ldrsbteq r4, [sp], #-108 @ 0xffffff94 │ │ │ │ + rsbeq sp, r2, r2, ror r0 │ │ │ │ + rsbeq sp, r2, r6, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede678c <__bss_end__@@Base+0xfdad28f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3574 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl fe64d598 <__bss_end__@@Base+0xfd339704> │ │ │ │ - rsbseq r4, sp, r4, asr #16 │ │ │ │ - rsbeq fp, r8, lr, lsl #26 │ │ │ │ - rsbeq fp, r8, lr, lsr #26 │ │ │ │ + rsbseq r4, sp, ip, lsr #13 │ │ │ │ + rsbeq fp, r8, r6, ror fp │ │ │ │ + mlseq r8, r6, fp, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede67bc <__bss_end__@@Base+0xfdad2928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d35a4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ bl 204d5c8 <__bss_end__@@Base+0xd39734> │ │ │ │ - rsbseq r4, sp, r8, ror #26 │ │ │ │ - rsbeq sp, r2, sl, lsr #3 │ │ │ │ - strhteq sp, [r2], #-30 @ 0xffffffe2 │ │ │ │ + ldrsbteq r4, [sp], #-176 @ 0xffffff50 │ │ │ │ + rsbeq sp, r2, r2, lsl r0 │ │ │ │ + rsbeq sp, r2, r6, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede67ec <__bss_end__@@Base+0xfdad2958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d35d4 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb60 │ │ │ │ - rsbseq r4, sp, sl, lsr sp │ │ │ │ - rsbeq fp, r8, ip, asr #18 │ │ │ │ - mlseq r8, r8, r6, ip │ │ │ │ + rsbseq r4, sp, r2, lsr #23 │ │ │ │ + strhteq fp, [r8], #-116 @ 0xffffff8c │ │ │ │ + rsbeq ip, r8, r0, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede681c <__bss_end__@@Base+0xfdad2988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3604 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ bl 144d628 <__bss_end__@@Base+0x139794> │ │ │ │ - rsbseq r4, sp, r8, lsl #26 │ │ │ │ - rsbeq ip, r8, r6, ror #10 │ │ │ │ - rsbeq ip, r8, sl, lsl #13 │ │ │ │ + rsbseq r4, sp, r0, ror fp │ │ │ │ + rsbeq ip, r8, lr, asr #7 │ │ │ │ + strdeq ip, [r8], #-66 @ 0xffffffbe @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede684c <__bss_end__@@Base+0xfdad29b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3634 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb30 │ │ │ │ - ldrsbteq r4, [sp], #-202 @ 0xffffff36 │ │ │ │ - strdeq r1, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r1, r2, ip, lsl #22 │ │ │ │ + rsbseq r4, sp, r2, asr #22 │ │ │ │ + rsbeq r1, r2, r0, ror #18 │ │ │ │ + rsbeq r1, r2, r4, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fede687c <__bss_end__@@Base+0xfdad29e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ mcr 7, 2, pc, cr4, cr13, {7} @ │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ mrclt 7, 6, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbeq ip, r8, r2, asr r6 │ │ │ │ + strhteq ip, [r8], #-74 @ 0xffffffb6 │ │ │ │ ldrhteq r9, [r4], #82 @ 0x52 │ │ │ │ @ instruction: 0x000061b4 │ │ │ │ - rsbeq ip, r8, r2, asr r6 │ │ │ │ + strhteq ip, [r8], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede68bc <__bss_end__@@Base+0xfdad2a28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d36a4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf8 │ │ │ │ - rsbseq r5, sp, sl, lsl r1 │ │ │ │ - strdeq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq sl, r1, r0, lsl r8 │ │ │ │ + rsbseq r4, sp, r2, lsl #31 │ │ │ │ + rsbeq sl, r1, r0, ror #12 │ │ │ │ + rsbeq sl, r1, r8, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede68ec <__bss_end__@@Base+0xfdad2a58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d36d4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae0 │ │ │ │ - rsbseq r6, sp, r2, asr #21 │ │ │ │ - rsbeq r1, r2, r8, asr sl │ │ │ │ - rsbeq r1, r2, ip, ror #20 │ │ │ │ + rsbseq r6, sp, sl, lsr #18 │ │ │ │ + rsbeq r1, r2, r0, asr #17 │ │ │ │ + ldrdeq r1, [r2], #-132 @ 0xffffff7c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede691c <__bss_end__@@Base+0xfdad2a88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3704 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b ff44d728 <__bss_end__@@Base+0xfe139894> │ │ │ │ - rsbseq r6, sp, r8, asr #23 │ │ │ │ - rsbeq r3, r9, r2, lsl #27 │ │ │ │ - mlseq r9, r6, sp, r3 │ │ │ │ + rsbseq r6, sp, r0, lsr sl │ │ │ │ + rsbeq r3, r9, sl, ror #23 │ │ │ │ + strdeq r3, [r9], #-190 @ 0xffffff42 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede694c <__bss_end__@@Base+0xfdad2ab8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3734 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fee4d758 <__bss_end__@@Base+0xfdb398c4> │ │ │ │ - @ instruction: 0x007d6b98 │ │ │ │ - rsbeq r3, r9, r2, asr sp │ │ │ │ - rsbeq r3, r9, sl, ror sp │ │ │ │ + rsbseq r6, sp, r0, lsl #20 │ │ │ │ + strhteq r3, [r9], #-186 @ 0xffffff46 │ │ │ │ + rsbeq r3, r9, r2, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede697c <__bss_end__@@Base+0xfdad2ae8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3764 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b fe84d788 <__bss_end__@@Base+0xfd5398f4> │ │ │ │ - rsbseq r6, sp, r8, ror #22 │ │ │ │ - rsbeq r3, r9, r2, lsr #26 │ │ │ │ - rsbeq r3, r9, lr, asr sp │ │ │ │ + ldrsbteq r6, [sp], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r3, r9, sl, lsl #23 │ │ │ │ + rsbeq r3, r9, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede69ac <__bss_end__@@Base+0xfdad2b18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393794 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe2cd7b4 <__bss_end__@@Base+0xfcfb9920> │ │ │ │ - rsbseq r7, sp, lr, lsr #6 │ │ │ │ - rsbeq sl, r1, r8, lsl #14 │ │ │ │ - rsbeq sl, r1, r2, lsr #14 │ │ │ │ + @ instruction: 0x007d7196 │ │ │ │ + rsbeq sl, r1, r0, ror r5 │ │ │ │ + rsbeq sl, r1, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede69d8 <__bss_end__@@Base+0xfdad2b44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d37c0 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b 1ccd7e4 <__bss_end__@@Base+0x9b9950> │ │ │ │ - rsbseq r7, sp, r0, lsl #6 │ │ │ │ - rsbeq r6, r9, r2, rrx │ │ │ │ - rsbeq r6, r9, r2, ror r0 │ │ │ │ + rsbseq r7, sp, r8, ror #2 │ │ │ │ + rsbeq r5, r9, sl, asr #29 │ │ │ │ + ldrdeq r5, [r9], #-234 @ 0xffffff16 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a08 <__bss_end__@@Base+0xfdad2b74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d37f0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea52 │ │ │ │ - ldrsbteq r7, [sp], #-92 @ 0xffffffa4 │ │ │ │ - rsbeq ip, r2, lr, asr pc │ │ │ │ - rsbeq ip, r2, r4, ror pc │ │ │ │ + rsbseq r7, sp, r4, asr #8 │ │ │ │ + rsbeq ip, r2, r6, asr #27 │ │ │ │ + ldrdeq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a38 <__bss_end__@@Base+0xfdad2ba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3820 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b 10cd844 │ │ │ │ - rsbseq r7, sp, ip, lsr #11 │ │ │ │ - rsbeq r7, r9, r2, lsr #21 │ │ │ │ - rsbeq r7, r9, lr, lsr #21 │ │ │ │ + rsbseq r7, sp, r4, lsl r4 │ │ │ │ + rsbeq r7, r9, sl, lsl #18 │ │ │ │ + rsbeq r7, r9, r6, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a68 <__bss_end__@@Base+0xfdad2bd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393850 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b b4d870 │ │ │ │ - rsbseq r8, sp, lr, lsr r2 │ │ │ │ - strhteq sp, [r9], #-4 │ │ │ │ - strdeq sp, [r9], #-6 @ │ │ │ │ + rsbseq r8, sp, r6, lsr #1 │ │ │ │ + rsbeq ip, r9, ip, lsl pc │ │ │ │ + rsbeq ip, r9, lr, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a94 <__bss_end__@@Base+0xfdad2c00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d387c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea0c │ │ │ │ - rsbseq r8, sp, r2, lsl r2 │ │ │ │ - rsbeq sl, r1, r0, lsr #12 │ │ │ │ - rsbeq sl, r1, r8, lsr r6 │ │ │ │ + rsbseq r8, sp, sl, ror r0 │ │ │ │ + rsbeq sl, r1, r8, lsl #9 │ │ │ │ + rsbeq sl, r1, r0, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ac4 <__bss_end__@@Base+0xfdad2c30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d38ac │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldmib r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, sp, r4, lsr lr │ │ │ │ - rsbeq r0, sl, r6, lsr r4 │ │ │ │ - rsbeq r0, sl, sl, lsr #10 │ │ │ │ + @ instruction: 0x007d8c9c │ │ │ │ + mlseq sl, lr, r2, r0 │ │ │ │ + mlseq sl, r2, r3, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6af4 <__bss_end__@@Base+0xfdad2c60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d38dc │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ ldmib sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, sp, ip, ror #30 │ │ │ │ - rsbeq r0, sl, sl, lsl fp │ │ │ │ - rsbeq r0, sl, sl, lsr #22 │ │ │ │ + ldrsbteq r8, [sp], #-212 @ 0xffffff2c │ │ │ │ + rsbeq r0, sl, r2, lsl #19 │ │ │ │ + mlseq sl, r2, r9, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b24 <__bss_end__@@Base+0xfdad2c90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d390c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9c4 │ │ │ │ - ldrhteq r9, [sp], #-152 @ 0xffffff68 │ │ │ │ - rsbeq ip, r2, r2, asr #28 │ │ │ │ - rsbeq ip, r2, r8, asr lr │ │ │ │ + rsbseq r9, sp, r0, lsr #16 │ │ │ │ + rsbeq ip, r2, sl, lsr #25 │ │ │ │ + rsbeq ip, r2, r0, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b54 <__bss_end__@@Base+0xfdad2cc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d393c │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stmib sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, sp, r4, ror #19 │ │ │ │ - rsbeq r7, r2, lr, asr #30 │ │ │ │ - rsbeq ip, r2, r2, ror #5 │ │ │ │ + rsbseq r9, sp, ip, asr #16 │ │ │ │ + strhteq r7, [r2], #-214 @ 0xffffff2a │ │ │ │ + rsbeq ip, r2, sl, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b84 <__bss_end__@@Base+0xfdad2cf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d396c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldmib r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r9, [sp], #-148 @ 0xffffff6c │ │ │ │ - rsbeq r7, r2, lr, lsl pc │ │ │ │ - strhteq ip, [r2], #-34 @ 0xffffffde │ │ │ │ + rsbseq r9, sp, ip, lsl r8 │ │ │ │ + rsbeq r7, r2, r6, lsl #27 │ │ │ │ + rsbeq ip, r2, sl, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6bb4 <__bss_end__@@Base+0xfdad2d20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d399c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldmdb sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, sp, r4, lsl #19 │ │ │ │ - rsbeq r7, r2, lr, ror #29 │ │ │ │ - rsbeq ip, r2, r2, lsl #5 │ │ │ │ + rsbseq r9, sp, ip, ror #15 │ │ │ │ + rsbeq r7, r2, r6, asr sp │ │ │ │ + rsbeq ip, r2, sl, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6be4 <__bss_end__@@Base+0xfdad2d50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d39cc │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmdb r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, sp, ip, lsr r7 │ │ │ │ - rsbeq r2, sl, sl, lsr lr │ │ │ │ - mlseq sl, sl, lr, r2 │ │ │ │ + rsbseq sl, sp, r4, lsr #11 │ │ │ │ + rsbeq r2, sl, r2, lsr #25 │ │ │ │ + rsbeq r2, sl, r2, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c14 <__bss_end__@@Base+0xfdad2d80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3939fc │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, sp, sl, lsr #28 │ │ │ │ - rsbeq r5, sl, r4, lsl r4 │ │ │ │ - rsbeq sl, sl, sl, lsr sl │ │ │ │ + @ instruction: 0x007dac92 │ │ │ │ + rsbeq r5, sl, ip, ror r2 │ │ │ │ + rsbeq sl, sl, r2, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c40 <__bss_end__@@Base+0xfdad2dac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a28 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, r8, lsl #9 │ │ │ │ - rsbeq r7, r2, r2, ror #28 │ │ │ │ - rsbeq r7, r2, r6, ror lr │ │ │ │ + ldrshteq r0, [lr], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r7, r2, sl, asr #25 │ │ │ │ + ldrdeq r7, [r2], #-206 @ 0xffffff32 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c70 <__bss_end__@@Base+0xfdad2ddc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a58 │ │ │ │ sbcne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-952 @ 0xfffffc48 │ │ │ │ ldmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, r8, asr r4 │ │ │ │ - rsbeq r6, sl, r6, ror sl │ │ │ │ - rsbeq r6, sl, sl, lsl #21 │ │ │ │ + rsbseq r0, lr, r0, asr #5 │ │ │ │ + ldrdeq r6, [sl], #-142 @ 0xffffff72 @ │ │ │ │ + strdeq r6, [sl], #-130 @ 0xffffff7e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ca0 <__bss_end__@@Base+0xfdad2e0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a88 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stmdb r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r0, [lr], #-120 @ 0xffffff88 │ │ │ │ - rsbeq r7, r2, r2, lsl #28 │ │ │ │ - mlseq r2, r6, r1, ip │ │ │ │ + rsbseq r0, lr, r0, asr #12 │ │ │ │ + rsbeq r7, r2, sl, ror #24 │ │ │ │ + strdeq fp, [r2], #-254 @ 0xffffff02 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6cd0 <__bss_end__@@Base+0xfdad2e3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ab8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stmia ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r0, lr, r8, lsr #15 │ │ │ │ - ldrdeq r7, [r2], #-210 @ 0xffffff2e @ │ │ │ │ - rsbeq r7, r2, r6, ror #27 │ │ │ │ + rsbseq r0, lr, r0, lsl r6 │ │ │ │ + rsbeq r7, r2, sl, lsr ip │ │ │ │ + rsbeq r7, r2, lr, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d00 <__bss_end__@@Base+0xfdad2e6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ae8 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldm r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r0, lr, r8, ror r7 │ │ │ │ - rsbeq r6, sl, r6, ror #19 │ │ │ │ - strdeq r9, [sl], #-94 @ 0xffffffa2 @ │ │ │ │ + rsbseq r0, lr, r0, ror #11 │ │ │ │ + rsbeq r6, sl, lr, asr #16 │ │ │ │ + rsbeq r9, sl, r6, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d30 <__bss_end__@@Base+0xfdad2e9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b18 │ │ │ │ addvc pc, pc, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ ldm ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, r4, asr fp │ │ │ │ - rsbeq r9, sl, sl, asr #21 │ │ │ │ - rsbeq r9, sl, r2, ror #21 │ │ │ │ + ldrhteq r0, [lr], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r9, sl, r2, lsr r9 │ │ │ │ + rsbeq r9, sl, sl, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d60 <__bss_end__@@Base+0xfdad2ecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b48 │ │ │ │ stmdbmi r5, {r0, r1, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8a6 │ │ │ │ - rsbseq r0, lr, sl, lsl ip │ │ │ │ - rsbeq sl, r6, ip, ror #18 │ │ │ │ - rsbeq sl, sl, r4, ror r9 │ │ │ │ + rsbseq r0, lr, r2, lsl #21 │ │ │ │ + ldrdeq sl, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq sl, [sl], #-124 @ 0xffffff84 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d90 <__bss_end__@@Base+0xfdad2efc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b78 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stm ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r1, lr, r0, ror #24 │ │ │ │ - rsbeq r7, r2, r2, lsl sp │ │ │ │ - rsbeq r7, r2, r6, lsr #26 │ │ │ │ + rsbseq r1, lr, r8, asr #21 │ │ │ │ + rsbeq r7, r2, sl, ror fp │ │ │ │ + rsbeq r7, r2, lr, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6dc0 <__bss_end__@@Base+0xfdad2f2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ba8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldmda r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r4, lr, r0, asr #5 │ │ │ │ - rsbeq r7, r2, r2, ror #25 │ │ │ │ - strdeq r7, [r2], #-198 @ 0xffffff3a @ │ │ │ │ + rsbseq r4, lr, r8, lsr #2 │ │ │ │ + rsbeq r7, r2, sl, asr #22 │ │ │ │ + rsbeq r7, r2, lr, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6df0 <__bss_end__@@Base+0xfdad2f5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3bd8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldmda ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r4, lr, r4, lsl r7 │ │ │ │ - strhteq r7, [r2], #-194 @ 0xffffff3e │ │ │ │ - rsbeq ip, r2, r6, asr #32 │ │ │ │ + rsbseq r4, lr, ip, ror r5 │ │ │ │ + rsbeq r7, r2, sl, lsl fp │ │ │ │ + rsbeq fp, r2, lr, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e20 <__bss_end__@@Base+0xfdad2f8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c08 │ │ │ │ stmdbmi r5, {r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e846 │ │ │ │ - rsbseq r4, lr, r6, lsl #30 │ │ │ │ - rsbeq r3, fp, ip, lsr r1 │ │ │ │ - rsbeq r3, fp, r4, asr #8 │ │ │ │ + rsbseq r4, lr, lr, ror #26 │ │ │ │ + rsbeq r2, fp, r4, lsr #31 │ │ │ │ + rsbeq r3, fp, ip, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e50 <__bss_end__@@Base+0xfdad2fbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c38 │ │ │ │ addcc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmda ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r4, [lr], #-228 @ 0xffffff1c │ │ │ │ - rsbeq r3, fp, sl, lsl #2 │ │ │ │ - rsbeq r3, fp, sl, lsr r4 │ │ │ │ + rsbseq r4, lr, ip, lsr sp │ │ │ │ + rsbeq r2, fp, r2, ror pc │ │ │ │ + rsbeq r3, fp, r2, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e80 <__bss_end__@@Base+0xfdad2fec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c68 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r4, lr, r4, lsr #29 │ │ │ │ - rsbeq r7, r2, r2, lsr #24 │ │ │ │ - rsbeq r7, r2, r6, lsr ip │ │ │ │ + rsbseq r4, lr, ip, lsl #26 │ │ │ │ + rsbeq r7, r2, sl, lsl #21 │ │ │ │ + mlseq r2, lr, sl, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6eb0 <__bss_end__@@Base+0xfdad301c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c98 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00fcf7fb │ │ │ │ - rsbseq r4, lr, r4, ror lr │ │ │ │ - strdeq r7, [r2], #-178 @ 0xffffff4e @ │ │ │ │ - rsbeq fp, r2, r6, lsl #31 │ │ │ │ + ldrsbteq r4, [lr], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r7, r2, sl, asr sl │ │ │ │ + rsbeq fp, r2, lr, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ee0 <__bss_end__@@Base+0xfdad304c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3cc8 │ │ │ │ rsbeq pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ svc 0x00e4f7fb │ │ │ │ - rsbseq r4, lr, r4, asr #28 │ │ │ │ - rsbeq r6, sl, r6, asr r2 │ │ │ │ - strhteq r6, [sl], #-78 @ 0xffffffb2 │ │ │ │ + rsbseq r4, lr, ip, lsr #25 │ │ │ │ + strhteq r6, [sl], #-14 │ │ │ │ + rsbeq r6, sl, r6, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f10 <__bss_end__@@Base+0xfdad307c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3cf8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00ccf7fb │ │ │ │ - rsbseq r4, lr, r4, lsl lr │ │ │ │ - mlseq r2, r2, fp, r7 │ │ │ │ - rsbeq r7, r2, r6, lsr #23 │ │ │ │ + rsbseq r4, lr, ip, ror ip │ │ │ │ + strdeq r7, [r2], #-154 @ 0xffffff66 @ │ │ │ │ + rsbeq r7, r2, lr, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f40 <__bss_end__@@Base+0xfdad30ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d28 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ svc 0x00b4f7fb │ │ │ │ - ldrshteq r4, [lr], #-236 @ 0xffffff14 │ │ │ │ - rsbeq r7, r2, r2, ror #22 │ │ │ │ - rsbeq r7, r2, r6, ror fp │ │ │ │ + rsbseq r4, lr, r4, ror #26 │ │ │ │ + rsbeq r7, r2, sl, asr #19 │ │ │ │ + ldrdeq r7, [r2], #-158 @ 0xffffff62 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f70 <__bss_end__@@Base+0xfdad30dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d58 │ │ │ │ stmdbmi r5, {r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ svc 0x009cf7fb │ │ │ │ - ldrsbteq r5, [lr], #-26 @ 0xffffffe6 │ │ │ │ - mlseq fp, r4, r1, r5 │ │ │ │ - mlseq fp, lr, r1, r5 │ │ │ │ + rsbseq r5, lr, r2, asr #32 │ │ │ │ + strdeq r4, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, fp, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6fa0 <__bss_end__@@Base+0xfdad310c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d88 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ svc 0x0084f7fb │ │ │ │ - rsbseq r7, lr, r8, asr #9 │ │ │ │ - rsbeq r6, sl, r6, asr #14 │ │ │ │ - rsbeq r9, sl, lr, asr r3 │ │ │ │ + rsbseq r7, lr, r0, lsr r3 │ │ │ │ + rsbeq r6, sl, lr, lsr #11 │ │ │ │ + rsbeq r9, sl, r6, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6fd0 <__bss_end__@@Base+0xfdad313c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3db8 │ │ │ │ adcsvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ svc 0x006cf7fb │ │ │ │ - @ instruction: 0x007e7498 │ │ │ │ - rsbeq r6, fp, r2, lsl #9 │ │ │ │ - rsbeq r6, fp, lr, lsr #9 │ │ │ │ + rsbseq r7, lr, r0, lsl #6 │ │ │ │ + rsbeq r6, fp, sl, ror #5 │ │ │ │ + rsbeq r6, fp, r6, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7000 <__bss_end__@@Base+0xfdad316c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3de8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef56 │ │ │ │ - rsbseq r7, lr, r0, lsl r7 │ │ │ │ - rsbeq r7, r2, r2, lsr #21 │ │ │ │ - strhteq r7, [r2], #-168 @ 0xffffff58 │ │ │ │ + rsbseq r7, lr, r8, ror r5 │ │ │ │ + rsbeq r7, r2, sl, lsl #18 │ │ │ │ + rsbeq r7, r2, r0, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7030 <__bss_end__@@Base+0xfdad319c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e18 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef3e │ │ │ │ - rsbseq r7, lr, r8, ror #16 │ │ │ │ - strhteq r6, [sl], #-102 @ 0xffffff9a │ │ │ │ - ldrdeq r9, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbteq r7, [lr], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r6, sl, lr, lsl r5 │ │ │ │ + rsbeq r9, sl, r8, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7060 <__bss_end__@@Base+0xfdad31cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e48 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef26 │ │ │ │ - rsbseq r7, lr, ip, lsl #18 │ │ │ │ - rsbeq r6, sl, r6, lsl #13 │ │ │ │ - rsbeq r9, sl, r0, lsr #5 │ │ │ │ + rsbseq r7, lr, r4, ror r7 │ │ │ │ + rsbeq r6, sl, lr, ror #9 │ │ │ │ + rsbeq r9, sl, r8, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7090 <__bss_end__@@Base+0xfdad31fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e78 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef0e │ │ │ │ - rsbseq r7, lr, r0, ror fp │ │ │ │ - rsbeq r7, r2, r2, lsl sl │ │ │ │ - rsbeq fp, r2, r8, lsr #27 │ │ │ │ + ldrsbteq r7, [lr], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r7, r2, sl, ror r8 │ │ │ │ + rsbeq fp, r2, r0, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede70c0 <__bss_end__@@Base+0xfdad322c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ea8 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ mrc 7, 7, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbseq r7, lr, r0, asr #22 │ │ │ │ - rsbeq r7, r2, r2, ror #19 │ │ │ │ - rsbeq fp, r2, r6, ror sp │ │ │ │ + rsbseq r7, lr, r8, lsr #19 │ │ │ │ + rsbeq r7, r2, sl, asr #16 │ │ │ │ + ldrdeq fp, [r2], #-190 @ 0xffffff42 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede70f0 <__bss_end__@@Base+0xfdad325c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ed8 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mrc 7, 6, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - rsbseq r8, lr, r8, lsl #23 │ │ │ │ - mlseq r2, lr, pc, r6 @ │ │ │ │ - rsbeq r6, r7, r2, lsr #2 │ │ │ │ + ldrshteq r8, [lr], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r6, r2, r6, lsl #28 │ │ │ │ + rsbeq r5, r7, sl, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7120 <__bss_end__@@Base+0xfdad328c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f08 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eec6 │ │ │ │ - rsbseq r8, lr, sl, asr fp │ │ │ │ - rsbeq sp, fp, ip, asr #25 │ │ │ │ - strhteq sp, [fp], #-220 @ 0xffffff24 │ │ │ │ + rsbseq r8, lr, r2, asr #19 │ │ │ │ + rsbeq sp, fp, r4, lsr fp │ │ │ │ + rsbeq sp, fp, r4, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7150 <__bss_end__@@Base+0xfdad32bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f38 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeae │ │ │ │ - rsbseq r8, lr, sl, lsr #22 │ │ │ │ - rsbeq r9, r1, r4, ror #30 │ │ │ │ - rsbeq r9, r1, ip, ror pc │ │ │ │ + @ instruction: 0x007e8992 │ │ │ │ + rsbeq r9, r1, ip, asr #27 │ │ │ │ + rsbeq r9, r1, r4, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7180 <__bss_end__@@Base+0xfdad32ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f68 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 4, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbseq r9, lr, r4, lsr r1 │ │ │ │ - rsbeq ip, r2, r6, ror #15 │ │ │ │ - strdeq ip, [r2], #-122 @ 0xffffff86 @ │ │ │ │ + @ instruction: 0x007e8f9c │ │ │ │ + rsbeq ip, r2, lr, asr #12 │ │ │ │ + rsbeq ip, r2, r2, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede71b0 <__bss_end__@@Base+0xfdad331c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f98 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee7e │ │ │ │ - rsbseq r9, lr, r6, lsl #2 │ │ │ │ - mlseq r2, r4, r1, r1 │ │ │ │ - rsbeq r1, r2, r8, lsr #3 │ │ │ │ + rsbseq r8, lr, lr, ror #30 │ │ │ │ + strdeq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r2, r0, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede71e0 <__bss_end__@@Base+0xfdad334c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3fc8 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mcr 7, 3, pc, cr4, cr11, {7} @ │ │ │ │ - rsbseq r9, lr, r8, asr r6 │ │ │ │ - rsbeq r0, ip, r6, ror #19 │ │ │ │ - mlseq ip, r6, r8, r1 │ │ │ │ + rsbseq r9, lr, r0, asr #9 │ │ │ │ + rsbeq r0, ip, lr, asr #16 │ │ │ │ + strdeq r1, [ip], #-110 @ 0xffffff92 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7210 <__bss_end__@@Base+0xfdad337c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ff8 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ mcr 7, 2, pc, cr12, cr11, {7} @ │ │ │ │ - rsbseq r9, lr, r4, lsl #17 │ │ │ │ - rsbeq r2, r3, r2, lsl #3 │ │ │ │ - rsbeq r2, ip, sl, lsl ip │ │ │ │ + rsbseq r9, lr, ip, ror #13 │ │ │ │ + rsbeq r1, r3, sl, ror #31 │ │ │ │ + rsbeq r2, ip, r2, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7240 <__bss_end__@@Base+0xfdad33ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4028 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 1, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbseq r9, lr, r4, asr r8 │ │ │ │ - rsbeq r2, r3, r2, asr r1 │ │ │ │ - rsbeq r2, ip, sl, ror #23 │ │ │ │ + ldrhteq r9, [lr], #-108 @ 0xffffff94 │ │ │ │ + strhteq r1, [r3], #-250 @ 0xffffff06 │ │ │ │ + rsbeq r2, ip, r2, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7270 <__bss_end__@@Base+0xfdad33dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4058 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee1e │ │ │ │ - rsbseq r9, lr, sl, ror fp │ │ │ │ - rsbeq r8, r7, r8, lsr r0 │ │ │ │ - rsbeq r8, r7, ip, asr r0 │ │ │ │ + rsbseq r9, lr, r2, ror #19 │ │ │ │ + rsbeq r7, r7, r0, lsr #29 │ │ │ │ + rsbeq r7, r7, r4, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede72a0 <__bss_end__@@Base+0xfdad340c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4088 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee06 │ │ │ │ - rsbseq r9, lr, sl, asr #22 │ │ │ │ - rsbeq r8, r7, r8 │ │ │ │ - rsbeq r8, r7, ip, lsr #32 │ │ │ │ + ldrhteq r9, [lr], #-146 @ 0xffffff6e │ │ │ │ + rsbeq r7, r7, r0, ror lr │ │ │ │ + mlseq r7, r4, lr, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede72d0 <__bss_end__@@Base+0xfdad343c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d40b8 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stcl 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ - rsbseq r9, lr, r4, ror #23 │ │ │ │ - rsbeq r5, ip, r2, lsr r7 │ │ │ │ - rsbeq r5, ip, lr, lsl #18 │ │ │ │ + rsbseq r9, lr, ip, asr #20 │ │ │ │ + mlseq ip, sl, r5, r5 │ │ │ │ + rsbeq r5, ip, r6, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7300 <__bss_end__@@Base+0xfdad346c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d40e8 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldcl 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ - ldrhteq r9, [lr], #-180 @ 0xffffff4c │ │ │ │ - rsbeq r5, ip, r2, lsl #14 │ │ │ │ - strdeq r5, [ip], #-138 @ 0xffffff76 @ │ │ │ │ + rsbseq r9, lr, ip, lsl sl │ │ │ │ + rsbeq r5, ip, sl, ror #10 │ │ │ │ + rsbeq r5, ip, r2, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7330 <__bss_end__@@Base+0xfdad349c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4118 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edbe │ │ │ │ - rsbseq sl, lr, r2, asr r1 │ │ │ │ - rsbeq sp, ip, r0, lsl r9 │ │ │ │ - rsbeq sp, ip, r8, lsr sl │ │ │ │ + ldrhteq r9, [lr], #-250 @ 0xffffff06 │ │ │ │ + rsbeq sp, ip, r8, ror r7 │ │ │ │ + rsbeq sp, ip, r0, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7360 <__bss_end__@@Base+0xfdad34cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4148 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda6 │ │ │ │ - rsbseq sl, lr, r2, lsr #2 │ │ │ │ - rsbeq sp, ip, r0, ror #17 │ │ │ │ - rsbeq sp, ip, r8, lsr #20 │ │ │ │ + rsbseq r9, lr, sl, lsl #31 │ │ │ │ + rsbeq sp, ip, r8, asr #14 │ │ │ │ + mlseq ip, r0, r8, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7390 <__bss_end__@@Base+0xfdad34fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4178 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stc 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - rsbseq sl, lr, r4, asr #4 │ │ │ │ - strdeq sp, [ip], #-186 @ 0xffffff46 @ │ │ │ │ - rsbeq r0, lr, r6 │ │ │ │ + rsbseq sl, lr, ip, lsr #1 │ │ │ │ + rsbeq sp, ip, r2, ror #20 │ │ │ │ + rsbeq pc, sp, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede73c0 <__bss_end__@@Base+0xfdad352c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3941a8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, sl, asr #9 │ │ │ │ - rsbeq lr, ip, r4, lsr #3 │ │ │ │ - strhteq lr, [ip], #-18 @ 0xffffffee │ │ │ │ + rsbseq sl, lr, r2, lsr r3 │ │ │ │ + rsbeq lr, ip, ip │ │ │ │ + rsbeq lr, ip, sl, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede73ec <__bss_end__@@Base+0xfdad3558> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3941d4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, r2, asr r5 │ │ │ │ - rsbeq r9, r1, r8, asr #25 │ │ │ │ - rsbeq r9, r1, r2, ror #25 │ │ │ │ + ldrhteq sl, [lr], #-58 @ 0xffffffc6 │ │ │ │ + rsbeq r9, r1, r0, lsr fp │ │ │ │ + rsbeq r9, r1, sl, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7418 <__bss_end__@@Base+0xfdad3584> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4200 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed4a │ │ │ │ - rsbseq sl, lr, r6, lsr #10 │ │ │ │ - rsbeq lr, ip, ip, ror #6 │ │ │ │ - rsbeq lr, ip, ip, lsl #7 │ │ │ │ + rsbseq sl, lr, lr, lsl #7 │ │ │ │ + ldrdeq lr, [ip], #-20 @ 0xffffffec @ │ │ │ │ + strdeq lr, [ip], #-20 @ 0xffffffec @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7448 <__bss_end__@@Base+0xfdad35b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4230 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldc 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ - ldrshteq sl, [lr], #-68 @ 0xffffffbc │ │ │ │ - rsbeq lr, ip, sl, lsr r3 │ │ │ │ - mlseq ip, r2, ip, sp │ │ │ │ + rsbseq sl, lr, ip, asr r3 │ │ │ │ + rsbeq lr, ip, r2, lsr #3 │ │ │ │ + strdeq sp, [ip], #-170 @ 0xffffff56 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7478 <__bss_end__@@Base+0xfdad35e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394260 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl, #-1004] @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, r6, lsl #17 │ │ │ │ - rsbeq r9, r1, ip, lsr ip │ │ │ │ - rsbeq r4, r2, sl, lsl r4 │ │ │ │ + rsbseq sl, lr, lr, ror #13 │ │ │ │ + rsbeq r9, r1, r4, lsr #21 │ │ │ │ + rsbeq r4, r2, r2, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede74a4 <__bss_end__@@Base+0xfdad3610> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d428c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed04 │ │ │ │ - rsbseq sl, lr, sl, asr r8 │ │ │ │ - rsbeq r9, r1, r0, lsl ip │ │ │ │ - rsbeq r9, r1, r8, lsr #24 │ │ │ │ + rsbseq sl, lr, r2, asr #13 │ │ │ │ + rsbeq r9, r1, r8, ror sl │ │ │ │ + mlseq r1, r0, sl, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede74d4 <__bss_end__@@Base+0xfdad3640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3942bc │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], #1004 @ 0x3ec │ │ │ │ - rsbseq sl, lr, r6, ror #26 │ │ │ │ - rsbeq pc, ip, r4, lsr #1 │ │ │ │ - strhteq pc, [ip], #-6 @ │ │ │ │ + rsbseq sl, lr, lr, asr #23 │ │ │ │ + rsbeq lr, ip, ip, lsl #30 │ │ │ │ + rsbeq lr, ip, lr, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7500 <__bss_end__@@Base+0xfdad366c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d42e8 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldcl 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - rsbseq ip, lr, r8, lsr #12 │ │ │ │ - rsbeq r4, sp, r2, asr #14 │ │ │ │ - rsbeq r4, sp, lr, asr #19 │ │ │ │ + @ instruction: 0x007ec490 │ │ │ │ + rsbeq r4, sp, sl, lsr #11 │ │ │ │ + rsbeq r4, sp, r6, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7530 <__bss_end__@@Base+0xfdad369c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4318 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecbe │ │ │ │ - ldrhteq ip, [lr], #-182 @ 0xffffff4a │ │ │ │ - rsbeq r9, r1, r4, lsl #23 │ │ │ │ - rsbeq r4, r2, r0, ror #6 │ │ │ │ + rsbseq ip, lr, lr, lsl sl │ │ │ │ + rsbeq r9, r1, ip, ror #19 │ │ │ │ + rsbeq r4, r2, r8, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7560 <__bss_end__@@Base+0xfdad36cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4348 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eca6 │ │ │ │ - rsbseq ip, lr, r6, lsl #23 │ │ │ │ - rsbeq r9, r1, r4, asr fp │ │ │ │ - rsbeq r9, r1, ip, ror #22 │ │ │ │ + rsbseq ip, lr, lr, ror #19 │ │ │ │ + strhteq r9, [r1], #-156 @ 0xffffff64 │ │ │ │ + ldrdeq r9, [r1], #-148 @ 0xffffff6c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7590 <__bss_end__@@Base+0xfdad36fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4378 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ stc 7, cr15, [ip], {251} @ 0xfb │ │ │ │ - rsbseq ip, lr, r6, asr fp │ │ │ │ - rsbeq r6, sp, ip, lsr r5 │ │ │ │ - rsbeq fp, r5, sl, lsl r5 │ │ │ │ + ldrhteq ip, [lr], #-158 @ 0xffffff62 │ │ │ │ + rsbeq r6, sp, r4, lsr #7 │ │ │ │ + rsbeq fp, r5, r2, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede75c0 <__bss_end__@@Base+0xfdad372c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d43a8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec76 │ │ │ │ - rsbseq sp, lr, sl, ror r1 │ │ │ │ - strdeq r9, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq r4, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq ip, lr, r2, ror #31 │ │ │ │ + rsbeq r9, r1, ip, asr r9 │ │ │ │ + rsbeq r4, r2, r8, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede75f0 <__bss_end__@@Base+0xfdad375c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4143d8 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec5c │ │ │ │ - rsbseq sp, lr, r8, asr #2 │ │ │ │ - rsbeq r8, pc, lr, asr sp @ │ │ │ │ - strhteq fp, [r5], #-72 @ 0xffffffb8 │ │ │ │ + ldrhteq ip, [lr], #-240 @ 0xffffff10 │ │ │ │ + rsbeq r8, pc, r6, asr #23 │ │ │ │ + rsbeq fp, r5, r0, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7624 <__bss_end__@@Base+0xfdad3790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41440c │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec42 │ │ │ │ - rsbseq sp, lr, r4, lsl r1 │ │ │ │ - rsbeq r8, pc, sl, lsr #26 │ │ │ │ - rsbeq fp, r5, r4, lsl #9 │ │ │ │ + rsbseq ip, lr, ip, ror pc │ │ │ │ + mlseq pc, r2, fp, r8 @ │ │ │ │ + rsbeq fp, r5, ip, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7658 <__bss_end__@@Base+0xfdad37c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414440 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec28 │ │ │ │ - rsbseq sp, lr, r0, ror #1 │ │ │ │ - strdeq r8, [pc], #-198 @ │ │ │ │ - rsbeq fp, r5, r0, asr r4 │ │ │ │ + rsbseq ip, lr, r8, asr #30 │ │ │ │ + rsbeq r8, pc, lr, asr fp @ │ │ │ │ + strhteq fp, [r5], #-40 @ 0xffffffd8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede768c <__bss_end__@@Base+0xfdad37f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414474 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec0e │ │ │ │ - rsbseq sp, lr, ip, lsr #1 │ │ │ │ - rsbeq r8, pc, r2, asr #25 │ │ │ │ - rsbeq fp, r5, ip, lsl r4 │ │ │ │ + rsbseq ip, lr, r4, lsl pc │ │ │ │ + rsbeq r8, pc, sl, lsr #22 │ │ │ │ + rsbeq fp, r5, r4, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede76c0 <__bss_end__@@Base+0xfdad382c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4144a8 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebf4 │ │ │ │ - rsbseq sp, lr, r8, ror r0 │ │ │ │ - rsbeq r8, pc, lr, lsl #25 │ │ │ │ - rsbeq fp, r5, r8, ror #7 │ │ │ │ + rsbseq ip, lr, r0, ror #29 │ │ │ │ + strdeq r8, [pc], #-166 @ │ │ │ │ + rsbeq fp, r5, r0, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede76f4 <__bss_end__@@Base+0xfdad3860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d44dc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl ff94e4fc <__bss_end__@@Base+0xfe63a668> │ │ │ │ - rsbseq sp, lr, r6, asr #32 │ │ │ │ - rsbeq r9, r1, r0, asr #19 │ │ │ │ - ldrdeq r9, [r1], #-150 @ 0xffffff6a @ │ │ │ │ + rsbseq ip, lr, lr, lsr #29 │ │ │ │ + rsbeq r9, r1, r8, lsr #16 │ │ │ │ + rsbeq r9, r1, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7724 <__bss_end__@@Base+0xfdad3890> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41450c │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebc2 │ │ │ │ - rsbseq sp, lr, r4, lsl r0 │ │ │ │ - rsbeq r8, pc, sl, lsr #24 │ │ │ │ - rsbeq fp, r5, r4, lsl #7 │ │ │ │ + rsbseq ip, lr, ip, ror lr │ │ │ │ + mlseq pc, r2, sl, r8 @ │ │ │ │ + rsbeq fp, r5, ip, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7758 <__bss_end__@@Base+0xfdad38c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414540 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eba8 │ │ │ │ - rsbseq ip, lr, r0, ror #31 │ │ │ │ - strdeq r8, [pc], #-182 @ │ │ │ │ - rsbeq fp, r5, r0, asr r3 │ │ │ │ + rsbseq ip, lr, r8, asr #28 │ │ │ │ + rsbeq r8, pc, lr, asr sl @ │ │ │ │ + strhteq fp, [r5], #-24 @ 0xffffffe8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede778c <__bss_end__@@Base+0xfdad38f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414574 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb8e │ │ │ │ - rsbseq ip, lr, ip, lsr #31 │ │ │ │ - rsbeq r8, pc, r2, asr #23 │ │ │ │ - rsbeq fp, r5, ip, lsl r3 │ │ │ │ + rsbseq ip, lr, r4, lsl lr │ │ │ │ + rsbeq r8, pc, sl, lsr #20 │ │ │ │ + rsbeq fp, r5, r4, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede77c0 <__bss_end__@@Base+0xfdad392c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4145a8 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb74 │ │ │ │ - rsbseq ip, lr, r8, ror pc │ │ │ │ - rsbeq r8, pc, lr, lsl #23 │ │ │ │ - rsbeq fp, r5, r8, ror #5 │ │ │ │ + rsbseq ip, lr, r0, ror #27 │ │ │ │ + strdeq r8, [pc], #-150 @ │ │ │ │ + rsbeq fp, r5, r0, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede77f4 <__bss_end__@@Base+0xfdad3960> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4145dc │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb5a │ │ │ │ - rsbseq ip, lr, r4, asr #30 │ │ │ │ - rsbeq r8, pc, sl, asr fp @ │ │ │ │ - mlseq sp, ip, ip, r7 │ │ │ │ + rsbseq ip, lr, ip, lsr #27 │ │ │ │ + rsbeq r8, pc, r2, asr #19 │ │ │ │ + rsbeq r7, sp, r4, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7828 <__bss_end__@@Base+0xfdad3994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414610 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb40 │ │ │ │ - rsbseq ip, lr, r0, lsl pc │ │ │ │ - rsbeq r8, pc, r6, lsr #22 │ │ │ │ - strdeq lr, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq ip, lr, r8, ror sp │ │ │ │ + rsbeq r8, pc, lr, lsl #19 │ │ │ │ + rsbeq lr, sl, r8, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede785c <__bss_end__@@Base+0xfdad39c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414644 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb26 │ │ │ │ - ldrsbteq ip, [lr], #-236 @ 0xffffff14 │ │ │ │ - strdeq r8, [pc], #-162 @ │ │ │ │ - rsbeq fp, r5, ip, asr #4 │ │ │ │ + rsbseq ip, lr, r4, asr #26 │ │ │ │ + rsbeq r8, pc, sl, asr r9 @ │ │ │ │ + strhteq fp, [r5], #-4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7890 <__bss_end__@@Base+0xfdad39fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414678 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb0c │ │ │ │ - rsbseq ip, lr, r8, lsr #29 │ │ │ │ - strhteq r8, [pc], #-174 │ │ │ │ - rsbeq fp, r5, r8, lsl r2 │ │ │ │ + rsbseq ip, lr, r0, lsl sp │ │ │ │ + rsbeq r8, pc, r6, lsr #18 │ │ │ │ + rsbeq fp, r5, r0, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede78c4 <__bss_end__@@Base+0xfdad3a30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4146ac │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaf2 │ │ │ │ - rsbseq ip, lr, r4, ror lr │ │ │ │ - rsbeq r8, pc, sl, lsl #21 │ │ │ │ - rsbeq fp, r5, r4, ror #3 │ │ │ │ + ldrsbteq ip, [lr], #-204 @ 0xffffff34 │ │ │ │ + strdeq r8, [pc], #-130 @ │ │ │ │ + rsbeq fp, r5, ip, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede78f8 <__bss_end__@@Base+0xfdad3a64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3946e0 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff94e6fc <__bss_end__@@Base+0xfe63a868> │ │ │ │ - rsbseq lr, lr, sl, lsl #5 │ │ │ │ - rsbeq r9, sp, r8, lsr #22 │ │ │ │ - rsbeq r9, sp, r2, asr #22 │ │ │ │ + ldrshteq lr, [lr], #-2 │ │ │ │ + mlseq sp, r0, r9, r9 │ │ │ │ + rsbeq r9, sp, sl, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7924 <__bss_end__@@Base+0xfdad3a90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d470c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eac4 │ │ │ │ - rsbseq lr, lr, lr, asr r2 │ │ │ │ - rsbeq r9, sp, r8, lsr #22 │ │ │ │ - rsbeq fp, r5, r8, lsl #3 │ │ │ │ + rsbseq lr, lr, r6, asr #1 │ │ │ │ + mlseq sp, r0, r9, r9 │ │ │ │ + strdeq sl, [r5], #-240 @ 0xffffff10 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7954 <__bss_end__@@Base+0xfdad3ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d473c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaac │ │ │ │ - rsbseq lr, lr, r2, ror #7 │ │ │ │ - rsbeq sl, pc, r8, ror #10 │ │ │ │ - strhteq r9, [sp], #-192 @ 0xffffff40 │ │ │ │ + rsbseq lr, lr, sl, asr #4 │ │ │ │ + ldrdeq sl, [pc], #-48 @ │ │ │ │ + rsbeq r9, sp, r8, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7984 <__bss_end__@@Base+0xfdad3af0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d476c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea94 │ │ │ │ - ldrhteq lr, [lr], #-50 @ 0xffffffce │ │ │ │ - rsbeq sl, pc, r8, lsr r5 @ │ │ │ │ - rsbeq r9, sp, ip, lsl #25 │ │ │ │ + rsbseq lr, lr, sl, lsl r2 │ │ │ │ + rsbeq sl, pc, r0, lsr #7 │ │ │ │ + strdeq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede79b4 <__bss_end__@@Base+0xfdad3b20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d479c │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b 214e7bc <__bss_end__@@Base+0xe3a928> │ │ │ │ - rsbseq lr, lr, r0, lsl #7 │ │ │ │ - rsbeq sl, pc, r6, lsl #10 │ │ │ │ - rsbeq r9, sp, r2, lsl #25 │ │ │ │ + rsbseq lr, lr, r8, ror #3 │ │ │ │ + rsbeq sl, pc, lr, ror #6 │ │ │ │ + rsbeq r9, sp, sl, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede79e4 <__bss_end__@@Base+0xfdad3b50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede79f8 <__bss_end__@@Base+0xfdad3b64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d47e0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea5a │ │ │ │ - rsbseq lr, lr, r2, lsl #25 │ │ │ │ - strhteq r9, [r1], #-108 @ 0xffffff94 │ │ │ │ - ldrdeq r9, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq lr, lr, sl, ror #21 │ │ │ │ + rsbeq r9, r1, r4, lsr #10 │ │ │ │ + rsbeq r9, r1, ip, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a28 <__bss_end__@@Base+0xfdad3b94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-2266] @ 0xfffff726 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea38 │ │ │ │ - rsbseq lr, lr, r2, lsr #27 │ │ │ │ - rsbeq pc, sp, r0, asr #10 │ │ │ │ - rsbeq fp, r5, r0, ror r0 │ │ │ │ + rsbseq lr, lr, sl, lsl #24 │ │ │ │ + rsbeq pc, sp, r8, lsr #7 │ │ │ │ + ldrdeq sl, [r5], #-232 @ 0xffffff18 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a6c <__bss_end__@@Base+0xfdad3bd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4854 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ - b a4e874 │ │ │ │ - rsbseq lr, lr, r0, ror sp │ │ │ │ - rsbeq pc, sp, lr, lsl #10 │ │ │ │ - rsbeq fp, r5, lr, lsr r0 │ │ │ │ + b a4e874 │ │ │ │ + ldrsbteq lr, [lr], #-184 @ 0xffffff48 │ │ │ │ + rsbeq pc, sp, r6, ror r3 @ │ │ │ │ + rsbeq sl, r5, r6, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a9c <__bss_end__@@Base+0xfdad3c08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4884 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ b 44e8a4 │ │ │ │ - rsbseq lr, lr, r0, asr #26 │ │ │ │ - ldrdeq pc, [sp], #-78 @ 0xffffffb2 @ │ │ │ │ - rsbeq fp, r5, lr │ │ │ │ + rsbseq lr, lr, r8, lsr #23 │ │ │ │ + rsbeq pc, sp, r6, asr #6 │ │ │ │ + rsbeq sl, r5, r6, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7acc <__bss_end__@@Base+0xfdad3c38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d48b4 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ stmib lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq lr, lr, r0, lsl sp │ │ │ │ - rsbeq pc, sp, lr, lsr #9 │ │ │ │ - ldrdeq sl, [r5], #-254 @ 0xffffff02 @ │ │ │ │ + rsbseq lr, lr, r8, ror fp │ │ │ │ + rsbeq pc, sp, r6, lsl r3 @ │ │ │ │ + rsbeq sl, r5, r6, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7afc <__bss_end__@@Base+0xfdad3c68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d48e4 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmib r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq lr, lr, r0, ror #25 │ │ │ │ - rsbeq pc, sp, lr, ror r4 @ │ │ │ │ - rsbeq sl, r5, lr, lsr #31 │ │ │ │ + rsbseq lr, lr, r8, asr #22 │ │ │ │ + rsbeq pc, sp, r6, ror #5 │ │ │ │ + rsbeq sl, r5, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b2c <__bss_end__@@Base+0xfdad3c98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4914 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ ldmib lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq lr, [lr], #-192 @ 0xffffff40 │ │ │ │ - rsbeq pc, sp, lr, asr #8 │ │ │ │ - rsbeq sl, r5, lr, ror pc │ │ │ │ + rsbseq lr, lr, r8, lsl fp │ │ │ │ + strhteq pc, [sp], #-38 @ 0xffffffda @ │ │ │ │ + rsbeq sl, r5, r6, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b5c <__bss_end__@@Base+0xfdad3cc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394944 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq pc, lr, lr, lsl #6 │ │ │ │ - rsbeq r9, sp, r4, asr #17 │ │ │ │ - ldrdeq r9, [sp], #-142 @ 0xffffff72 @ │ │ │ │ + rsbseq pc, lr, r6, ror r1 @ │ │ │ │ + rsbeq r9, sp, ip, lsr #14 │ │ │ │ + rsbeq r9, sp, r6, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b88 <__bss_end__@@Base+0xfdad3cf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4970 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e992 │ │ │ │ - rsbseq pc, lr, r2, ror #10 │ │ │ │ - rsbeq r9, r1, ip, lsr #10 │ │ │ │ - rsbeq r9, r1, r4, asr #10 │ │ │ │ + rsbseq pc, lr, sl, asr #7 │ │ │ │ + mlseq r1, r4, r3, r9 │ │ │ │ + rsbeq r9, r1, ip, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7bb8 <__bss_end__@@Base+0xfdad3d24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d49a0 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmdb r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq pc, lr, r8, asr #14 │ │ │ │ - rsbeq r0, lr, lr, lsr #10 │ │ │ │ - rsbeq r0, lr, sl, lsr #11 │ │ │ │ + ldrhteq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + mlseq lr, r6, r3, r0 │ │ │ │ + rsbeq r0, lr, r2, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7be8 <__bss_end__@@Base+0xfdad3d54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d49d0 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stmdb r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq pc, lr, r8, lsl r7 @ │ │ │ │ - strdeq r0, [lr], #-78 @ 0xffffffb2 @ │ │ │ │ - rsbeq r0, lr, sl, ror r5 │ │ │ │ + rsbseq pc, lr, r0, lsl #11 │ │ │ │ + rsbeq r0, lr, r6, ror #6 │ │ │ │ + rsbeq r0, lr, r2, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c18 <__bss_end__@@Base+0xfdad3d84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a00 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmdb r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq pc, lr, r4, lsr sl @ │ │ │ │ - rsbeq r0, lr, r6, lsr #20 │ │ │ │ - mlseq r5, r2, lr, sl │ │ │ │ + @ instruction: 0x007ef89c │ │ │ │ + rsbeq r0, lr, lr, lsl #17 │ │ │ │ + strdeq sl, [r5], #-202 @ 0xffffff36 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c48 <__bss_end__@@Base+0xfdad3db4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a30 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldmdb r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq pc, lr, r4, lsl #20 │ │ │ │ - strdeq r0, [lr], #-150 @ 0xffffff6a @ │ │ │ │ - rsbeq r0, lr, lr, lsr #20 │ │ │ │ + rsbseq pc, lr, ip, ror #16 │ │ │ │ + rsbeq r0, lr, lr, asr r8 │ │ │ │ + mlseq lr, r6, r8, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c78 <__bss_end__@@Base+0xfdad3de4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394a60 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, pc, r6, lsl #10 │ │ │ │ - rsbeq r9, r1, ip, lsr r4 │ │ │ │ - rsbeq r3, r2, sl, lsl ip │ │ │ │ + rsbseq r0, pc, lr, ror #6 │ │ │ │ + rsbeq r9, r1, r4, lsr #5 │ │ │ │ + rsbeq r3, r2, r2, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ca4 <__bss_end__@@Base+0xfdad3e10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a8c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e904 │ │ │ │ - ldrsbteq r0, [pc], #-74 │ │ │ │ - rsbeq r9, r1, r0, lsl r4 │ │ │ │ - rsbeq r9, r1, r8, lsr #8 │ │ │ │ + rsbseq r0, pc, r2, asr #6 │ │ │ │ + rsbeq r9, r1, r8, ror r2 │ │ │ │ + mlseq r1, r0, r2, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7cd4 <__bss_end__@@Base+0xfdad3e40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4abc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ stmia sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r0, pc, lr, lsl r5 @ │ │ │ │ - rsbeq r9, r1, r0, ror #7 │ │ │ │ - strdeq r9, [r1], #-54 @ 0xffffffca @ │ │ │ │ + rsbseq r0, pc, r6, lsl #7 │ │ │ │ + rsbeq r9, r1, r8, asr #4 │ │ │ │ + rsbeq r9, r1, lr, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d04 <__bss_end__@@Base+0xfdad3e70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414aec │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8d2 │ │ │ │ - rsbseq r0, pc, ip, ror #9 │ │ │ │ - rsbeq r3, lr, r6, ror r5 │ │ │ │ - rsbeq r3, lr, r0, lsl #27 │ │ │ │ + rsbseq r0, pc, r4, asr r3 @ │ │ │ │ + ldrdeq r3, [lr], #-62 @ 0xffffffc2 @ │ │ │ │ + rsbeq r3, lr, r8, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d38 <__bss_end__@@Base+0xfdad3ea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394b20 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, pc, sl, ror #24 │ │ │ │ - ldrdeq r6, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r6, lr, sl, ror #25 │ │ │ │ + ldrsbteq r0, [pc], #-162 │ │ │ │ + rsbeq r6, lr, r0, asr #22 │ │ │ │ + rsbeq r6, lr, r2, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d64 <__bss_end__@@Base+0xfdad3ed0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b4c │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stmia r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, pc, ip, ror #25 │ │ │ │ - ldrdeq r6, [lr], #-254 @ 0xffffff02 @ │ │ │ │ - rsbeq r6, lr, sl, ror #31 │ │ │ │ + rsbseq r0, pc, r4, asr fp @ │ │ │ │ + rsbeq r6, lr, r6, asr #28 │ │ │ │ + rsbeq r6, lr, r2, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d94 <__bss_end__@@Base+0xfdad3f00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b7c │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stm sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r0, [pc], #-232 │ │ │ │ - rsbeq r7, lr, lr, lsr #24 │ │ │ │ - ldrdeq r7, [lr], #-218 @ 0xffffff26 @ │ │ │ │ + rsbseq r0, pc, r0, ror #26 │ │ │ │ + mlseq lr, r6, sl, r7 │ │ │ │ + rsbeq r7, lr, r2, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7dc4 <__bss_end__@@Base+0xfdad3f30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4bac │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e874 │ │ │ │ - rsbseq r1, pc, sl, ror #7 │ │ │ │ - rsbeq r9, lr, r8, asr #26 │ │ │ │ - rsbeq sl, r5, r8, ror #25 │ │ │ │ + rsbseq r1, pc, r2, asr r2 @ │ │ │ │ + strhteq r9, [lr], #-176 @ 0xffffff50 │ │ │ │ + rsbeq sl, r5, r0, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7df4 <__bss_end__@@Base+0xfdad3f60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4bdc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e85c │ │ │ │ - ldrhteq r1, [pc], #-58 │ │ │ │ - rsbeq r9, r1, r0, asr #5 │ │ │ │ - ldrdeq r9, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r1, pc, r2, lsr #4 │ │ │ │ + rsbeq r9, r1, r8, lsr #2 │ │ │ │ + rsbeq r9, r1, r0, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e24 <__bss_end__@@Base+0xfdad3f90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c0c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e844 │ │ │ │ - ldrshteq r1, [pc], #-118 │ │ │ │ - mlseq r1, r0, r2, r9 │ │ │ │ - rsbeq r9, r1, r8, lsr #5 │ │ │ │ + rsbseq r1, pc, lr, asr r6 @ │ │ │ │ + strdeq r9, [r1], #-8 @ │ │ │ │ + rsbeq r9, r1, r0, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e54 <__bss_end__@@Base+0xfdad3fc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c3c │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e82c │ │ │ │ - @ instruction: 0x007f1f9e │ │ │ │ - rsbeq ip, lr, r8, ror ip │ │ │ │ - rsbeq ip, lr, ip, ror #25 │ │ │ │ + rsbseq r1, pc, r6, lsl #28 │ │ │ │ + rsbeq ip, lr, r0, ror #21 │ │ │ │ + rsbeq ip, lr, r4, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e84 <__bss_end__@@Base+0xfdad3ff0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c6c │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldmda r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r1, pc, ip, ror #30 │ │ │ │ - rsbeq ip, lr, r6, asr #24 │ │ │ │ - rsbeq ip, lr, sl, asr #25 │ │ │ │ + ldrsbteq r1, [pc], #-212 │ │ │ │ + rsbeq ip, lr, lr, lsr #21 │ │ │ │ + rsbeq ip, lr, r2, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7eb4 <__bss_end__@@Base+0xfdad4020> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c9c │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00faf7fa │ │ │ │ - rsbseq r1, pc, ip, lsr pc @ │ │ │ │ - rsbeq ip, lr, r6, lsl ip │ │ │ │ - rsbeq ip, lr, sl, lsr #25 │ │ │ │ + rsbseq r1, pc, r4, lsr #27 │ │ │ │ + rsbeq ip, lr, lr, ror sl │ │ │ │ + rsbeq ip, lr, r2, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ee4 <__bss_end__@@Base+0xfdad4050> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4ccc │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efe4 │ │ │ │ - rsbseq r1, pc, lr, lsl #30 │ │ │ │ - rsbeq ip, lr, r8, ror #23 │ │ │ │ - strhteq ip, [lr], #-196 @ 0xffffff3c │ │ │ │ + rsbseq r1, pc, r6, ror sp @ │ │ │ │ + rsbeq ip, lr, r0, asr sl │ │ │ │ + rsbeq ip, lr, ip, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f14 <__bss_end__@@Base+0xfdad4080> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4cfc │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efcc │ │ │ │ - ldrsbteq r1, [pc], #-238 │ │ │ │ - strhteq ip, [lr], #-184 @ 0xffffff48 │ │ │ │ - rsbeq ip, lr, ip, lsr #24 │ │ │ │ + rsbseq r1, pc, r6, asr #26 │ │ │ │ + rsbeq ip, lr, r0, lsr #20 │ │ │ │ + mlseq lr, r4, sl, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f44 <__bss_end__@@Base+0xfdad40b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4d2c │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efb4 │ │ │ │ - rsbseq r1, pc, lr, lsr #29 │ │ │ │ - rsbeq ip, lr, r8, lsl #23 │ │ │ │ - mlseq lr, r4, ip, ip │ │ │ │ + rsbseq r1, pc, r6, lsl sp @ │ │ │ │ + strdeq ip, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq ip, [lr], #-172 @ 0xffffff54 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f74 <__bss_end__@@Base+0xfdad40e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4d5c │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x009af7fa │ │ │ │ - rsbseq r2, pc, r4, ror #1 │ │ │ │ - rsbeq sp, lr, lr, ror #20 │ │ │ │ - rsbeq sp, lr, r2, lsr #21 │ │ │ │ + rsbseq r1, pc, ip, asr #30 │ │ │ │ + ldrdeq sp, [lr], #-134 @ 0xffffff7a @ │ │ │ │ + rsbeq sp, lr, sl, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7fa4 <__bss_end__@@Base+0xfdad4110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d8c │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0084f7fa │ │ │ │ - rsbseq r2, pc, r2, lsl r9 @ │ │ │ │ - rsbeq r0, pc, ip, ror sp @ │ │ │ │ - strhteq fp, [r5], #-14 │ │ │ │ + rsbseq r2, pc, sl, ror r7 @ │ │ │ │ + rsbeq r0, pc, r4, ror #23 │ │ │ │ + rsbeq sl, r5, r6, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7fd0 <__bss_end__@@Base+0xfdad413c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fc0ff8 │ │ │ │ andeq lr, r0, r6, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7fe4 <__bss_end__@@Base+0xfdad4150> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4dcc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef64 │ │ │ │ - rsbseq r3, pc, lr, lsr #3 │ │ │ │ - ldrdeq r9, [r1], #-0 @ │ │ │ │ - rsbeq r9, r1, r8, ror #1 │ │ │ │ + rsbseq r3, pc, r6, lsl r0 @ │ │ │ │ + rsbeq r8, r1, r8, lsr pc │ │ │ │ + rsbeq r8, r1, r0, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8014 <__bss_end__@@Base+0xfdad4180> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4dfc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef4c │ │ │ │ - rsbseq r3, pc, sl, asr #7 │ │ │ │ - rsbeq r9, r1, r0, lsr #1 │ │ │ │ - strhteq r9, [r1], #-8 │ │ │ │ + rsbseq r3, pc, r2, lsr r2 @ │ │ │ │ + rsbeq r8, r1, r8, lsl #30 │ │ │ │ + rsbeq r8, r1, r0, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8044 <__bss_end__@@Base+0xfdad41b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e2c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0034f7fa │ │ │ │ - rsbseq r3, pc, r2, lsl #11 │ │ │ │ - rsbeq r9, r1, r0, ror r0 │ │ │ │ - rsbeq r9, r1, sl, lsl #1 │ │ │ │ + rsbseq r3, pc, sl, ror #7 │ │ │ │ + ldrdeq r8, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r8, [r1], #-226 @ 0xffffff1e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8070 <__bss_end__@@Base+0xfdad41dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e58 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x001ef7fa │ │ │ │ - rsbseq r4, pc, r2, lsl #17 │ │ │ │ - rsbeq r9, r1, r4, asr #32 │ │ │ │ - rsbeq r9, r1, lr, asr r0 │ │ │ │ + rsbseq r4, pc, sl, ror #13 │ │ │ │ + rsbeq r8, r1, ip, lsr #29 │ │ │ │ + rsbeq r8, r1, r6, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede809c <__bss_end__@@Base+0xfdad4208> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e84 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0008f7fa │ │ │ │ - ldrshteq r4, [pc], #-154 │ │ │ │ - rsbeq r9, r1, r8, lsl r0 │ │ │ │ - rsbeq r9, r1, r2, lsr r0 │ │ │ │ + rsbseq r4, pc, r2, ror #16 │ │ │ │ + rsbeq r8, r1, r0, lsl #29 │ │ │ │ + mlseq r1, sl, lr, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede80c8 <__bss_end__@@Base+0xfdad4234> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394eb0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 7, APSR_nzcv, cr2, cr10, {7} │ │ │ │ - @ instruction: 0x007f4e96 │ │ │ │ - rsbeq r8, r1, ip, ror #31 │ │ │ │ - rsbeq r9, r1, r6 │ │ │ │ + ldrshteq r4, [pc], #-206 │ │ │ │ + rsbeq r8, r1, r4, asr lr │ │ │ │ + rsbeq r8, r1, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede80f4 <__bss_end__@@Base+0xfdad4260> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394edc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 6, APSR_nzcv, cr12, cr10, {7} │ │ │ │ - rsbseq r5, pc, lr, lsl #5 │ │ │ │ - rsbeq r8, r1, r0, asr #31 │ │ │ │ - ldrdeq r8, [r1], #-250 @ 0xffffff06 @ │ │ │ │ + ldrshteq r5, [pc], #-6 │ │ │ │ + rsbeq r8, r1, r8, lsr #28 │ │ │ │ + rsbeq r8, r1, r2, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8120 <__bss_end__@@Base+0xfdad428c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f08 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr6, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, r2, lsl r4 @ │ │ │ │ - mlseq r1, r4, pc, r8 @ │ │ │ │ - rsbeq r8, r1, lr, lsr #31 │ │ │ │ + rsbseq r5, pc, sl, ror r2 @ │ │ │ │ + strdeq r8, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r8, r1, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede814c <__bss_end__@@Base+0xfdad42b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f34 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr0, cr10, {7} │ │ │ │ - rsbseq r5, pc, r2, lsr #19 │ │ │ │ - rsbeq r8, r1, r8, ror #30 │ │ │ │ - rsbeq r8, r1, r2, lsl #31 │ │ │ │ + rsbseq r5, pc, sl, lsl #16 │ │ │ │ + ldrdeq r8, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r8, r1, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8178 <__bss_end__@@Base+0xfdad42e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f60 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 4, APSR_nzcv, cr10, cr10, {7} │ │ │ │ - rsbseq r5, pc, sl, asr #27 │ │ │ │ - rsbeq r8, r1, ip, lsr pc │ │ │ │ - rsbeq r8, r1, r6, asr pc │ │ │ │ + rsbseq r5, pc, r2, lsr ip @ │ │ │ │ + rsbeq r8, r1, r4, lsr #27 │ │ │ │ + strhteq r8, [r1], #-222 @ 0xffffff22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede81a4 <__bss_end__@@Base+0xfdad4310> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f8c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr4, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, lr, ror lr @ │ │ │ │ - rsbeq r8, r1, r0, lsl pc │ │ │ │ - rsbeq r8, r1, sl, lsr #30 │ │ │ │ + rsbseq r5, pc, r6, ror #25 │ │ │ │ + rsbeq r8, r1, r8, ror sp │ │ │ │ + mlseq r1, r2, sp, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede81d0 <__bss_end__@@Base+0xfdad433c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394fb8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr14, cr10, {7} @ │ │ │ │ - @ instruction: 0x007f6096 │ │ │ │ - rsbeq r8, r1, r4, ror #29 │ │ │ │ - strdeq r8, [r1], #-238 @ 0xffffff12 @ │ │ │ │ + ldrshteq r5, [pc], #-238 │ │ │ │ + rsbeq r8, r1, ip, asr #26 │ │ │ │ + rsbeq r8, r1, r6, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede81fc <__bss_end__@@Base+0xfdad4368> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394fe4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 2, APSR_nzcv, cr8, cr10, {7} │ │ │ │ - rsbseq r6, pc, sl, lsl #17 │ │ │ │ - strhteq r8, [r1], #-232 @ 0xffffff18 │ │ │ │ - ldrdeq r8, [r1], #-226 @ 0xffffff1e @ │ │ │ │ + ldrshteq r6, [pc], #-98 │ │ │ │ + rsbeq r8, r1, r0, lsr #26 │ │ │ │ + rsbeq r8, r1, sl, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8228 <__bss_end__@@Base+0xfdad4394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395010 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr2, cr10, {7} @ │ │ │ │ - rsbseq r6, pc, sl, ror #25 │ │ │ │ - rsbeq r8, r1, ip, lsl #29 │ │ │ │ - rsbeq r8, r1, r6, lsr #29 │ │ │ │ + rsbseq r6, pc, r2, asr fp @ │ │ │ │ + strdeq r8, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r1, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8254 <__bss_end__@@Base+0xfdad43c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39503c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr12, cr10, {7} @ │ │ │ │ - rsbseq r6, pc, r2, lsl #30 │ │ │ │ - rsbeq r8, r1, r0, ror #28 │ │ │ │ - rsbeq r8, r1, sl, ror lr │ │ │ │ + rsbseq r6, pc, sl, ror #26 │ │ │ │ + rsbeq r8, r1, r8, asr #25 │ │ │ │ + rsbeq r8, r1, r2, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8280 <__bss_end__@@Base+0xfdad43ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395068 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr6, cr10, {7} │ │ │ │ - rsbseq r7, pc, r2, asr #4 │ │ │ │ - rsbeq r8, r1, r4, lsr lr │ │ │ │ - rsbeq r8, r1, lr, asr #28 │ │ │ │ + rsbseq r7, pc, sl, lsr #1 │ │ │ │ + mlseq r1, ip, ip, r8 │ │ │ │ + strhteq r8, [r1], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede82ac <__bss_end__@@Base+0xfdad4418> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395094 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr0, cr10, {7} @ │ │ │ │ - ldrsbteq r7, [pc], #-138 │ │ │ │ - rsbeq r8, r1, r8, lsl #28 │ │ │ │ - rsbeq r8, r1, r2, lsr #28 │ │ │ │ + rsbseq r7, pc, r2, asr #14 │ │ │ │ + rsbeq r8, r1, r0, ror ip │ │ │ │ + rsbeq r8, r1, sl, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede82d8 <__bss_end__@@Base+0xfdad4444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d50c0 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stcl 7, cr15, [r8, #1000]! @ 0x3e8 │ │ │ │ - ldrsbteq r7, [pc], #-128 │ │ │ │ - rsbseq fp, r1, r6, lsl r8 │ │ │ │ - rsbseq fp, r1, sl, lsr r9 │ │ │ │ + rsbseq r7, pc, r8, lsr r7 @ │ │ │ │ + rsbseq fp, r1, lr, ror r6 │ │ │ │ + rsbseq fp, r1, r2, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8308 <__bss_end__@@Base+0xfdad4474> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d50f0 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000edd2 │ │ │ │ - rsbseq r7, pc, r2, lsr #19 │ │ │ │ - rsbseq fp, r1, r4, lsr #19 │ │ │ │ - ldrhteq fp, [r1], #-156 @ 0xffffff64 │ │ │ │ + rsbseq r7, pc, sl, lsl #16 │ │ │ │ + rsbseq fp, r1, ip, lsl #16 │ │ │ │ + rsbseq fp, r1, r4, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8338 <__bss_end__@@Base+0xfdad44a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395120 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r7, pc, lr, lsr sl @ │ │ │ │ - rsbeq r8, r1, ip, ror sp │ │ │ │ - mlseq r1, r6, sp, r8 │ │ │ │ + rsbseq r7, pc, r6, lsr #17 │ │ │ │ + rsbeq r8, r1, r4, ror #23 │ │ │ │ + strdeq r8, [r1], #-190 @ 0xffffff42 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8364 <__bss_end__@@Base+0xfdad44d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39514c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r6, ror #24 │ │ │ │ - rsbeq r8, r1, r0, asr sp │ │ │ │ - rsbeq r3, r2, lr, lsr #10 │ │ │ │ + rsbseq r7, pc, lr, asr #21 │ │ │ │ + strhteq r8, [r1], #-184 @ 0xffffff48 │ │ │ │ + mlseq r2, r6, r3, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8390 <__bss_end__@@Base+0xfdad44fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5178 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [ip, #1000] @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r8, lsr ip @ │ │ │ │ - ldrsbteq ip, [r1], #-6 │ │ │ │ - rsbseq ip, r1, sl, lsr #2 │ │ │ │ + rsbseq r7, pc, r0, lsr #21 │ │ │ │ + rsbseq fp, r1, lr, lsr pc │ │ │ │ + @ instruction: 0x0071bf92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede83c0 <__bss_end__@@Base+0xfdad452c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d51a8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed76 │ │ │ │ - rsbseq r7, pc, sl, lsl #24 │ │ │ │ - strdeq r8, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r8, r1, ip, lsl #26 │ │ │ │ + rsbseq r7, pc, r2, ror sl @ │ │ │ │ + rsbeq r8, r1, ip, asr fp │ │ │ │ + rsbeq r8, r1, r4, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede83f0 <__bss_end__@@Base+0xfdad455c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3951d8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #-1000] @ 0xfffffc18 │ │ │ │ - rsbseq r7, pc, r6, lsl #30 │ │ │ │ - rsbeq r8, r1, r4, asr #25 │ │ │ │ - rsbeq r3, r2, r2, lsr #9 │ │ │ │ + rsbseq r7, pc, lr, ror #26 │ │ │ │ + rsbeq r8, r1, ip, lsr #22 │ │ │ │ + rsbeq r3, r2, sl, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede841c <__bss_end__@@Base+0xfdad4588> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5204 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed48 │ │ │ │ - ldrsbteq r7, [pc], #-234 │ │ │ │ - ldrshteq ip, [r1], #-40 @ 0xffffffd8 │ │ │ │ - rsbeq r9, sl, ip, lsr #13 │ │ │ │ + rsbseq r7, pc, r2, asr #26 │ │ │ │ + rsbseq ip, r1, r0, ror #2 │ │ │ │ + rsbeq r9, sl, r4, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede844c <__bss_end__@@Base+0xfdad45b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5234 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed30 │ │ │ │ - ldrshteq r8, [pc], #-2 │ │ │ │ - rsbeq r8, r1, r8, ror #24 │ │ │ │ - rsbeq r3, r2, r4, asr #8 │ │ │ │ + rsbseq r7, pc, sl, asr pc @ │ │ │ │ + ldrdeq r8, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r3, r2, ip, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede847c <__bss_end__@@Base+0xfdad45e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5264 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed18 │ │ │ │ - rsbseq r8, pc, r2, asr #1 │ │ │ │ - rsbeq r8, r1, r8, lsr ip │ │ │ │ - rsbeq r8, r1, r0, asr ip │ │ │ │ + rsbseq r7, pc, sl, lsr #30 │ │ │ │ + rsbeq r8, r1, r0, lsr #21 │ │ │ │ + strhteq r8, [r1], #-168 @ 0xffffff58 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede84ac <__bss_end__@@Base+0xfdad4618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395294 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0, #-1000] @ 0xfffffc18 │ │ │ │ - rsbseq r8, pc, lr, asr #3 │ │ │ │ - rsbseq ip, r1, ip, ror #16 │ │ │ │ - rsbseq ip, r1, lr, ror r8 │ │ │ │ + rsbseq r8, pc, r6, lsr r0 @ │ │ │ │ + ldrsbteq ip, [r1], #-100 @ 0xffffff9c │ │ │ │ + rsbseq ip, r1, r6, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede84d8 <__bss_end__@@Base+0xfdad4644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3952c0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl], #1000 @ 0x3e8 │ │ │ │ - rsbseq r8, pc, lr, ror #3 │ │ │ │ - ldrdeq r8, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r8, [r1], #-182 @ 0xffffff4a @ │ │ │ │ + rsbseq r8, pc, r6, asr r0 @ │ │ │ │ + rsbeq r8, r1, r4, asr #20 │ │ │ │ + rsbeq r8, r1, lr, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8504 <__bss_end__@@Base+0xfdad4670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3952ec │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4], {250} @ 0xfa │ │ │ │ - rsbseq r8, pc, sl, lsl #4 │ │ │ │ - strhteq r8, [r1], #-176 @ 0xffffff50 │ │ │ │ - rsbeq r8, r1, sl, asr #23 │ │ │ │ + rsbseq r8, pc, r2, ror r0 @ │ │ │ │ + rsbeq r8, r1, r8, lsl sl │ │ │ │ + rsbeq r8, r1, r2, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8530 <__bss_end__@@Base+0xfdad469c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395318 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr], #1000 @ 0x3e8 │ │ │ │ - rsbseq r8, pc, lr, asr #4 │ │ │ │ - rsbeq r8, r1, r4, lsl #23 │ │ │ │ - rsbeq r3, r2, r2, ror #6 │ │ │ │ + ldrhteq r8, [pc], #-6 │ │ │ │ + rsbeq r8, r1, ip, ror #19 │ │ │ │ + rsbeq r3, r2, sl, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede855c <__bss_end__@@Base+0xfdad46c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5344 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eca8 │ │ │ │ - rsbseq r8, pc, r6, asr #4 │ │ │ │ - rsbeq r8, r1, r8, asr fp │ │ │ │ - rsbeq r3, r2, r4, lsr r3 │ │ │ │ + rsbseq r8, pc, lr, lsr #1 │ │ │ │ + rsbeq r8, r1, r0, asr #19 │ │ │ │ + mlseq r2, ip, r1, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede858c <__bss_end__@@Base+0xfdad46f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5374 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec90 │ │ │ │ - rsbseq r8, pc, r6, lsl r2 @ │ │ │ │ - rsbeq r8, r1, r8, lsr #22 │ │ │ │ - rsbeq r8, r1, r0, asr #22 │ │ │ │ + rsbseq r8, pc, lr, ror r0 @ │ │ │ │ + mlseq r1, r0, r9, r8 │ │ │ │ + rsbeq r8, r1, r8, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede85bc <__bss_end__@@Base+0xfdad4728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d53a4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec78 │ │ │ │ - ldrshteq r8, [pc], #-34 │ │ │ │ - strdeq r8, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, r1, r0, lsl fp │ │ │ │ + rsbseq r8, pc, sl, asr r1 @ │ │ │ │ + rsbeq r8, r1, r0, ror #18 │ │ │ │ + rsbeq r8, r1, r8, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede85ec <__bss_end__@@Base+0xfdad4758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3953d4 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0], #-1000 @ 0xfffffc18 │ │ │ │ - rsbseq r8, pc, r6, ror #6 │ │ │ │ - rsbeq r8, r1, r8, asr #21 │ │ │ │ - rsbeq r3, r2, r6, lsr #5 │ │ │ │ + rsbseq r8, pc, lr, asr #3 │ │ │ │ + rsbeq r8, r1, r0, lsr r9 │ │ │ │ + rsbeq r3, r2, lr, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8618 <__bss_end__@@Base+0xfdad4784> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5400 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec4a │ │ │ │ - rsbseq r8, pc, sl, lsr r3 @ │ │ │ │ - mlseq r1, ip, sl, r8 │ │ │ │ - strhteq r8, [r1], #-164 @ 0xffffff5c │ │ │ │ + rsbseq r8, pc, r2, lsr #3 │ │ │ │ + rsbeq r8, r1, r4, lsl #18 │ │ │ │ + rsbeq r8, r1, ip, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8648 <__bss_end__@@Base+0xfdad47b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5430 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldc 7, cr15, [r0], #-1000 @ 0xfffffc18 │ │ │ │ - rsbseq r8, pc, r8, lsl #8 │ │ │ │ - rsbseq ip, r1, r6, ror #30 │ │ │ │ - rsbseq ip, r1, lr, ror pc │ │ │ │ + rsbseq r8, pc, r0, ror r2 @ │ │ │ │ + rsbseq ip, r1, lr, asr #27 │ │ │ │ + rsbseq ip, r1, r6, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8678 <__bss_end__@@Base+0xfdad47e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5460 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ ldc 7, cr15, [r8], {250} @ 0xfa │ │ │ │ - ldrsbteq r8, [pc], #-56 │ │ │ │ - rsbseq ip, r1, r6, lsr pc │ │ │ │ - rsbseq ip, r1, r2, lsl #31 │ │ │ │ + rsbseq r8, pc, r0, asr #4 │ │ │ │ + @ instruction: 0x0071cd9e │ │ │ │ + rsbseq ip, r1, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede86a8 <__bss_end__@@Base+0xfdad4814> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395490 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2], {250} @ 0xfa │ │ │ │ - rsbseq r8, pc, lr, lsl r6 @ │ │ │ │ - rsbseq sp, r1, r4, ror r7 │ │ │ │ - rsbseq sp, r1, lr, lsl #15 │ │ │ │ + rsbseq r8, pc, r6, lsl #9 │ │ │ │ + ldrsbteq sp, [r1], #-92 @ 0xffffffa4 │ │ │ │ + ldrshteq sp, [r1], #-86 @ 0xffffffaa │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede86d4 <__bss_end__@@Base+0xfdad4840> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d54bc │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebec │ │ │ │ - ldrshteq r8, [pc], #-82 │ │ │ │ - rsbseq sp, r1, r8, asr #14 │ │ │ │ - rsbseq sp, r1, r4, ror r7 │ │ │ │ + rsbseq r8, pc, sl, asr r4 @ │ │ │ │ + ldrhteq sp, [r1], #-80 @ 0xffffffb0 │ │ │ │ + ldrsbteq sp, [r1], #-92 @ 0xffffffa4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8704 <__bss_end__@@Base+0xfdad4870> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d54ec │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebd4 │ │ │ │ - rsbseq r8, pc, r2, asr #11 │ │ │ │ - rsbseq sp, r1, r8, lsl r7 │ │ │ │ - rsbseq sp, r1, r4, asr #14 │ │ │ │ + rsbseq r8, pc, sl, lsr #8 │ │ │ │ + rsbseq sp, r1, r0, lsl #11 │ │ │ │ + rsbseq sp, r1, ip, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8734 <__bss_end__@@Base+0xfdad48a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d551c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebbc │ │ │ │ - rsbseq r8, pc, sl, lsr #21 │ │ │ │ - rsbeq r8, r1, r0, lsl #19 │ │ │ │ - mlseq r1, r8, r9, r8 │ │ │ │ + rsbseq r8, pc, r2, lsl r9 @ │ │ │ │ + rsbeq r8, r1, r8, ror #15 │ │ │ │ + rsbeq r8, r1, r0, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8764 <__bss_end__@@Base+0xfdad48d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d554c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eba4 │ │ │ │ - rsbseq r8, pc, lr, lsl #22 │ │ │ │ - rsbeq r8, r1, r0, asr r9 │ │ │ │ - rsbeq r3, r2, ip, lsr #2 │ │ │ │ + rsbseq r8, pc, r6, ror r9 @ │ │ │ │ + strhteq r8, [r1], #-120 @ 0xffffff88 │ │ │ │ + mlseq r2, r4, pc, r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8794 <__bss_end__@@Base+0xfdad4900> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39557c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe5cf594 <__bss_end__@@Base+0xfd2bb700> │ │ │ │ - rsbseq r8, pc, lr, lsl #25 │ │ │ │ - rsbeq r8, r1, r0, lsr #18 │ │ │ │ - strdeq r3, [r2], #-14 @ │ │ │ │ + ldrshteq r8, [pc], #-166 │ │ │ │ + rsbeq r8, r1, r8, lsl #15 │ │ │ │ + rsbeq r2, r2, r6, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede87c0 <__bss_end__@@Base+0xfdad492c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d55a8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb76 │ │ │ │ - rsbseq r8, pc, r2, ror #24 │ │ │ │ - strdeq r8, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r8, r1, ip, lsl #18 │ │ │ │ + rsbseq r8, pc, sl, asr #21 │ │ │ │ + rsbeq r8, r1, ip, asr r7 │ │ │ │ + rsbeq r8, r1, r4, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede87f0 <__bss_end__@@Base+0xfdad495c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d55d8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb5e │ │ │ │ - rsbseq r9, pc, lr, lsl #2 │ │ │ │ - rsbeq pc, r1, r4, asr fp @ │ │ │ │ - rsbeq pc, r1, r8, ror #22 │ │ │ │ + rsbseq r8, pc, r6, ror pc @ │ │ │ │ + strhteq pc, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8820 <__bss_end__@@Base+0xfdad498c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395608 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 144f620 <__bss_end__@@Base+0x13b78c> │ │ │ │ - ldrsbteq r9, [pc], #-26 │ │ │ │ - rsbeq lr, r2, r4, lsr #2 │ │ │ │ - rsbeq lr, r2, sl, lsr r1 │ │ │ │ + rsbseq r9, pc, r2, asr #32 │ │ │ │ + rsbeq sp, r2, ip, lsl #31 │ │ │ │ + rsbeq sp, r2, r2, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede884c <__bss_end__@@Base+0xfdad49b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5634 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb30 │ │ │ │ - rsbseq r9, pc, lr, lsr #3 │ │ │ │ - strdeq lr, [r2], #-8 @ │ │ │ │ - rsbeq lr, r2, r8, asr #2 │ │ │ │ + rsbseq r9, pc, r6, lsl r0 @ │ │ │ │ + rsbeq sp, r2, r0, ror #30 │ │ │ │ + strhteq sp, [r2], #-240 @ 0xffffff10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede887c <__bss_end__@@Base+0xfdad49e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5664 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb18 │ │ │ │ - rsbseq r9, pc, lr, ror r1 @ │ │ │ │ - rsbeq lr, r2, r8, asr #1 │ │ │ │ - rsbeq lr, r2, r8, lsl r1 │ │ │ │ + rsbseq r8, pc, r6, ror #31 │ │ │ │ + rsbeq sp, r2, r0, lsr pc │ │ │ │ + rsbeq sp, r2, r0, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede88ac <__bss_end__@@Base+0xfdad4a18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395694 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 2cf6ac │ │ │ │ - rsbseq r9, pc, lr, lsr #3 │ │ │ │ - mlseq r2, r8, r0, lr │ │ │ │ - rsbeq lr, r2, sl, ror #1 │ │ │ │ + rsbseq r9, pc, r6, lsl r0 @ │ │ │ │ + rsbeq sp, r2, r0, lsl #30 │ │ │ │ + rsbeq sp, r2, r2, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede88d8 <__bss_end__@@Base+0xfdad4a44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d56c0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eaea │ │ │ │ - rsbseq r9, pc, r2, lsl #3 │ │ │ │ - rsbeq lr, r2, ip, rrx │ │ │ │ - strhteq lr, [r2], #-12 │ │ │ │ + rsbseq r8, pc, sl, ror #31 │ │ │ │ + ldrdeq sp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, r2, r4, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8908 <__bss_end__@@Base+0xfdad4a74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d56f0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ead2 │ │ │ │ - rsbseq r9, pc, r2, asr r1 @ │ │ │ │ - rsbeq lr, r2, ip, lsr r0 │ │ │ │ - rsbeq lr, r2, ip, lsl #1 │ │ │ │ + ldrhteq r8, [pc], #-250 │ │ │ │ + rsbeq sp, r2, r4, lsr #29 │ │ │ │ + strdeq sp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8938 <__bss_end__@@Base+0xfdad4aa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5720 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eaba │ │ │ │ - rsbseq r9, pc, r4, asr #16 │ │ │ │ - rsbseq pc, r1, r2, ror #18 │ │ │ │ - ldrhteq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, pc, ip, lsr #13 │ │ │ │ + rsbseq pc, r1, sl, asr #15 │ │ │ │ + rsbseq pc, r1, r8, lsl r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8968 <__bss_end__@@Base+0xfdad4ad4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5750 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b feacf76c <__bss_end__@@Base+0xfd7bb8d8> │ │ │ │ - ldrhteq r9, [pc], #-160 │ │ │ │ - rsbseq r0, r2, lr, lsr r1 │ │ │ │ - rsbeq r2, sl, r6, lsr #16 │ │ │ │ + rsbseq r9, pc, r8, lsl r9 @ │ │ │ │ + rsbseq pc, r1, r6, lsr #31 │ │ │ │ + rsbeq r2, sl, lr, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8998 <__bss_end__@@Base+0xfdad4b04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5780 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe4cf79c <__bss_end__@@Base+0xfd1bb908> │ │ │ │ - rsbseq r9, pc, r0, lsl #21 │ │ │ │ - rsbseq r0, r2, lr, lsl #2 │ │ │ │ - strdeq r2, [sl], #-118 @ 0xffffff8a @ │ │ │ │ + rsbseq r9, pc, r8, ror #17 │ │ │ │ + rsbseq pc, r1, r6, ror pc @ │ │ │ │ + rsbeq r2, sl, lr, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede89c8 <__bss_end__@@Base+0xfdad4b34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d57b0 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 1ecf7cc <__bss_end__@@Base+0xbbb938> │ │ │ │ - rsbseq r9, pc, r0, asr sl @ │ │ │ │ - ldrsbteq r0, [r2], #-14 │ │ │ │ - rsbseq r0, r2, r6, lsr #2 │ │ │ │ + ldrhteq r9, [pc], #-136 │ │ │ │ + rsbseq pc, r1, r6, asr #30 │ │ │ │ + rsbseq pc, r1, lr, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede89f8 <__bss_end__@@Base+0xfdad4b64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3957e0 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 194f7f8 <__bss_end__@@Base+0x63b964> │ │ │ │ - rsbseq r9, pc, sl, lsl #25 │ │ │ │ - rsbseq r0, r2, r8, lsr r6 │ │ │ │ - rsbseq r0, r2, r2, asr r6 │ │ │ │ + ldrshteq r9, [pc], #-162 │ │ │ │ + rsbseq r0, r2, r0, lsr #9 │ │ │ │ + ldrhteq r0, [r2], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8a24 <__bss_end__@@Base+0xfdad4b90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d580c │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea44 │ │ │ │ - rsbseq sp, pc, r2, asr #10 │ │ │ │ - ldrshteq r1, [r2], #-168 @ 0xffffff58 │ │ │ │ - rsbseq r1, r2, r0, lsl fp │ │ │ │ + rsbseq sp, pc, sl, lsr #7 │ │ │ │ + rsbseq r1, r2, r0, ror #18 │ │ │ │ + rsbseq r1, r2, r8, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3f9 │ │ │ │ + svclt 0x0000b331 │ │ │ │ muleq r0, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3f1 │ │ │ │ + svclt 0x0000b329 │ │ │ │ andeq r0, r3, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3e9 │ │ │ │ + svclt 0x0000b321 │ │ │ │ andeq r4, r3, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3e1 │ │ │ │ + svclt 0x0000b319 │ │ │ │ andeq r5, r3, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3d9 │ │ │ │ + svclt 0x0000b311 │ │ │ │ andeq r5, r3, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3d1 │ │ │ │ + svclt 0x0000b309 │ │ │ │ andeq r8, r3, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3c9 │ │ │ │ + svclt 0x0000b301 │ │ │ │ andeq sp, r3, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3c1 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ andeq sp, r3, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3b9 │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ andeq pc, r3, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3b1 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ andeq r0, r4, r9, asr pc │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3a9 │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ muleq r4, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b3a1 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ andeq r9, r5, sp, lsr #2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede8b14 <__bss_end__@@Base+0xfdad4c80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 2915bc │ │ │ │ bmi e7db38 │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -3526,2156 +3526,2156 @@ │ │ │ │ blx 64dd82 │ │ │ │ blx feb55d96 <__bss_end__@@Base+0xfd841f02> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 75d9e8 │ │ │ │ + blmi 75d9e8 │ │ │ │ b 1313ae4 │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6e9b0c │ │ │ │ + bmi 6e9b0c │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf1ed4478 │ │ │ │ - andcs pc, r1, r9, ror #13 │ │ │ │ + andcs pc, r1, r1, lsr #12 │ │ │ │ stmia r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib lr, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscseq r7, r4, lr, lsl r3 │ │ │ │ andeq r5, r0, r4, lsl #18 │ │ │ │ smlabteq r5, r4, lr, sl │ │ │ │ smlabbeq r5, r6, lr, sl │ │ │ │ smlalseq r7, r4, sl, r2 │ │ │ │ - rsbeq r0, r2, ip, lsr fp │ │ │ │ + rsbeq r0, r2, r4, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b25f │ │ │ │ andeq r6, r6, r5, ror #23 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b257 │ │ │ │ andeq sp, r6, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b24f │ │ │ │ andeq r2, r7, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b247 │ │ │ │ andeq r2, r7, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b23f │ │ │ │ andeq r3, r7, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b237 │ │ │ │ andeq r7, r7, r5, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b22f │ │ │ │ ldrdeq r8, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b227 │ │ │ │ andeq r9, r7, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b21f │ │ │ │ andeq sl, r7, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b217 │ │ │ │ andeq sl, r7, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b20f │ │ │ │ andeq fp, r7, r5, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b207 │ │ │ │ andeq ip, r7, sp, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andeq sp, r7, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ andeq pc, r7, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b1ef │ │ │ │ ldrdeq r1, [r8], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ muleq r8, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b1df │ │ │ │ ldrdeq r2, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andeq r3, r8, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ andeq r5, r8, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andeq r6, r8, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ strdeq r7, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andeq r9, r8, r5, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b1af │ │ │ │ @ instruction: 0x0008bfbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ @ instruction: 0x0008ccb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b19f │ │ │ │ andeq sp, r8, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b197 │ │ │ │ andeq lr, r8, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b18f │ │ │ │ strdeq lr, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b187 │ │ │ │ andeq pc, r8, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b17f │ │ │ │ andeq r0, r9, r1, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b177 │ │ │ │ muleq r9, r9, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b16f │ │ │ │ strdeq r1, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b167 │ │ │ │ andeq r1, r9, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b15f │ │ │ │ andeq r2, r9, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b157 │ │ │ │ ldrdeq r2, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b14f │ │ │ │ strheq r3, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b147 │ │ │ │ andeq r3, r9, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b13f │ │ │ │ andeq r4, r9, r5, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b137 │ │ │ │ andeq r4, r9, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b12f │ │ │ │ andeq r5, r9, sp, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b127 │ │ │ │ andeq r5, r9, r5, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b11f │ │ │ │ ldrdeq r6, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b117 │ │ │ │ andeq r6, r9, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ andeq r7, r9, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b107 │ │ │ │ andeq r7, r9, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andeq r8, r9, r1, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andeq r8, r9, r9, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andeq r8, r9, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ strdeq r9, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ @ instruction: 0x00099db5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andeq pc, r9, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andeq r2, sl, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andeq r2, sl, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ ldrdeq r6, [sl], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ ldrdeq r7, [sl], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b0af │ │ │ │ andeq r7, sl, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ andeq r8, sl, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b09f │ │ │ │ @ instruction: 0x000a83b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b097 │ │ │ │ @ instruction: 0x000a88b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b08f │ │ │ │ andeq r8, sl, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b087 │ │ │ │ andeq pc, sl, r1, ror r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b07f │ │ │ │ andeq r0, fp, r9, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b077 │ │ │ │ andeq r0, fp, r5, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b06f │ │ │ │ andeq r1, fp, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b067 │ │ │ │ andeq r7, fp, r1, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b05f │ │ │ │ andeq pc, ip, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b057 │ │ │ │ andeq r0, sp, r1, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b04f │ │ │ │ andeq r0, sp, r5, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b047 │ │ │ │ andeq r0, sp, r1, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b03f │ │ │ │ @ instruction: 0x000d17bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b037 │ │ │ │ andeq r2, sp, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b02f │ │ │ │ andeq r2, sp, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b027 │ │ │ │ andeq r6, sp, r5, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b01f │ │ │ │ andeq sl, sp, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b017 │ │ │ │ andeq fp, sp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b00f │ │ │ │ ldrdeq pc, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b007 │ │ │ │ strdeq r0, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andeq r3, lr, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ andeq r4, lr, r9, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ andeq r7, lr, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ andeq r8, lr, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7df │ │ │ │ andeq r8, lr, r5, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ andeq r8, lr, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ @ instruction: 0x000e94b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ andeq r9, lr, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ andeq sl, lr, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ muleq lr, r9, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7af │ │ │ │ andeq fp, lr, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ @ instruction: 0x000ec5b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b79f │ │ │ │ strdeq ip, [lr], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b797 │ │ │ │ andeq sp, lr, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b78f │ │ │ │ andeq sp, lr, r5, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b787 │ │ │ │ andeq lr, lr, r5, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b77f │ │ │ │ andeq pc, lr, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b777 │ │ │ │ andeq r1, pc, sp, asr r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b76f │ │ │ │ andeq r1, pc, r5, asr sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b767 │ │ │ │ andeq r2, pc, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b75f │ │ │ │ andeq r5, pc, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b757 │ │ │ │ andeq r5, pc, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b74f │ │ │ │ andeq r5, pc, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b747 │ │ │ │ andeq r6, pc, r1, ror r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b73f │ │ │ │ andeq r7, pc, r5, lsr r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + svclt 0x0000b737 │ │ │ │ strdeq r7, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + svclt 0x0000b72f │ │ │ │ andeq r8, pc, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + svclt 0x0000b727 │ │ │ │ strdeq r8, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b71f │ │ │ │ andeq r9, pc, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b717 │ │ │ │ ldrdeq r9, [pc], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ andeq sl, pc, r9, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b707 │ │ │ │ andeq sp, pc, sp, ror r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ andseq r0, r0, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ andseq r0, r0, r9, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ andseq r0, r0, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ andseq r1, r0, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b6df │ │ │ │ mulseq r0, r5, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ @ instruction: 0x001075d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ andseq r8, r0, sp, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ andseq r8, r0, sp, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ andseq sl, r0, r9, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ andseq sl, r0, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b6af │ │ │ │ andseq fp, r0, sp, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ @ instruction: 0x0010c5b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b69f │ │ │ │ andseq ip, r0, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b697 │ │ │ │ andseq ip, r0, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b68f │ │ │ │ andseq r0, r1, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b687 │ │ │ │ andseq r0, r1, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b67f │ │ │ │ andseq r1, r1, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b677 │ │ │ │ andseq r1, r1, r1, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b66f │ │ │ │ andseq r2, r1, r9, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b667 │ │ │ │ andseq r3, r1, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b65f │ │ │ │ andseq r9, r1, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b657 │ │ │ │ andseq r9, r1, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b64f │ │ │ │ andseq sl, r1, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b647 │ │ │ │ andseq ip, r1, sp, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b63f │ │ │ │ @ instruction: 0x0011cbf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b637 │ │ │ │ mulseq r1, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b62f │ │ │ │ andseq sp, r1, r1, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b627 │ │ │ │ andseq sp, r1, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b61f │ │ │ │ @ instruction: 0x0011e4dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b617 │ │ │ │ andseq lr, r1, r5, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ andseq pc, r1, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b607 │ │ │ │ andseq pc, r1, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ andseq pc, r1, sp, ror lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ mulseq r2, r5, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ @ instruction: 0x001205f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ mulseq r2, r5, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b5df │ │ │ │ andseq r2, r2, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ andseq r2, r2, r9, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ andseq r2, r2, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ mulseq r2, r9, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ andseq r6, r2, sp, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ andseq r7, r2, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b5af │ │ │ │ @ instruction: 0x00127cb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ andseq r8, r2, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b59f │ │ │ │ andseq r8, r2, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b597 │ │ │ │ mulseq r2, r5, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b58f │ │ │ │ andseq r8, r2, r5, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b587 │ │ │ │ mulseq r2, r1, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b57f │ │ │ │ andseq r9, r2, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b577 │ │ │ │ @ instruction: 0x001296f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b56f │ │ │ │ mulseq r2, r9, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b567 │ │ │ │ andseq fp, r2, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b55f │ │ │ │ mulseq r2, r5, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b557 │ │ │ │ mulseq r2, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b54f │ │ │ │ @ instruction: 0x0012c6d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b547 │ │ │ │ andseq ip, r2, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b53f │ │ │ │ andseq ip, r2, r5, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b537 │ │ │ │ andseq sp, r2, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b52f │ │ │ │ @ instruction: 0x0012d9dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b527 │ │ │ │ andseq sp, r2, r5, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b51f │ │ │ │ andseq lr, r2, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b517 │ │ │ │ andseq lr, r2, sp, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b50f │ │ │ │ andseq pc, r2, r5, ror r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b507 │ │ │ │ @ instruction: 0x0012fef1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b4ff │ │ │ │ ldrheq r0, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ andseq r0, r3, r5, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ andseq r0, r3, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ andseq r0, r3, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b4df │ │ │ │ andseq r1, r3, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ @ instruction: 0x001327d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ andseq r2, r3, r5, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ andseq r5, r3, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ andseq r5, r3, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ andseq r5, r3, r5, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b4af │ │ │ │ @ instruction: 0x00135ddd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ andseq r6, r3, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b49f │ │ │ │ andseq r6, r3, r5, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b497 │ │ │ │ andseq r6, r3, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b48f │ │ │ │ andseq r6, r3, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b487 │ │ │ │ andseq r7, r3, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b47f │ │ │ │ andseq r7, r3, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b477 │ │ │ │ andseq r7, r3, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b46f │ │ │ │ andseq r9, r3, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b467 │ │ │ │ andseq r9, r3, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b45f │ │ │ │ andseq sl, r3, sp, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b457 │ │ │ │ andseq fp, r3, r5, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b44f │ │ │ │ @ instruction: 0x0013babd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b447 │ │ │ │ andseq ip, r3, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b43f │ │ │ │ @ instruction: 0x0013c5d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b437 │ │ │ │ andseq sp, r3, r5, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b42f │ │ │ │ andseq sp, r3, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b427 │ │ │ │ andseq sp, r3, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b41f │ │ │ │ andseq pc, r3, r5, lsr r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b417 │ │ │ │ andseq pc, r3, r5, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b40f │ │ │ │ andseq r0, r4, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b407 │ │ │ │ andseq r0, r4, sp, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ andseq r1, r4, sp, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ andseq r1, r4, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andseq r1, r4, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andseq r2, r4, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b3df │ │ │ │ andseq r2, r4, r5, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ andseq r5, r4, r5, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andseq r5, r4, r9, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ @ instruction: 0x001467b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ andseq r7, r4, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ @ instruction: 0x00147ff5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b3af │ │ │ │ andseq r8, r4, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andseq r9, r4, sp, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b39f │ │ │ │ andseq fp, r4, r5, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b397 │ │ │ │ andseq fp, r4, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b38f │ │ │ │ andseq fp, r4, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b387 │ │ │ │ @ instruction: 0x0014bdd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b37f │ │ │ │ andseq ip, r4, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b377 │ │ │ │ andseq ip, r4, sp, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b36f │ │ │ │ andseq sp, r4, r5, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b367 │ │ │ │ andseq sp, r4, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b35f │ │ │ │ andseq lr, r4, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b357 │ │ │ │ andseq r0, r5, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b34f │ │ │ │ andseq r0, r5, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b347 │ │ │ │ andseq r1, r5, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b33f │ │ │ │ andseq r2, r5, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b337 │ │ │ │ andseq r2, r5, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b32f │ │ │ │ @ instruction: 0x00152cbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b327 │ │ │ │ andseq r3, r5, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b31f │ │ │ │ mulseq r5, r1, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b317 │ │ │ │ mulseq r5, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b30f │ │ │ │ andseq r4, r5, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b307 │ │ │ │ @ instruction: 0x001569b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ mulseq r5, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ @ instruction: 0x0015f5b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ @ instruction: 0x001664d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andseq r7, r6, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b2df │ │ │ │ andseq lr, r6, r1, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ andseq r1, r7, r5, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andseq r3, r7, sp, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ andseq r6, r7, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andseq r7, r7, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ @ instruction: 0x001799f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b2af │ │ │ │ andseq r9, r7, r1, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ andseq sl, r7, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b29f │ │ │ │ andseq fp, r7, sp, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b297 │ │ │ │ andseq ip, r7, r5, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b28f │ │ │ │ andseq sp, r7, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b287 │ │ │ │ andseq r0, r8, r5, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b27f │ │ │ │ mulseq r8, sp, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b277 │ │ │ │ andseq r1, r8, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b26f │ │ │ │ andseq r3, r8, sp, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b267 │ │ │ │ @ instruction: 0x00183eb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b25f │ │ │ │ andseq r6, r8, r9, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b257 │ │ │ │ andseq r7, r8, r9, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b24f │ │ │ │ andseq sl, r8, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b247 │ │ │ │ @ instruction: 0x00190eb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b23f │ │ │ │ @ instruction: 0x001912bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b237 │ │ │ │ andseq r1, r9, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b22f │ │ │ │ andseq r2, r9, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b227 │ │ │ │ @ instruction: 0x001931d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b21f │ │ │ │ andseq r5, sl, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b217 │ │ │ │ @ instruction: 0x001a74b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b20f │ │ │ │ andseq r7, sl, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b207 │ │ │ │ @ instruction: 0x001a7dbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andseq sl, sl, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ andseq sl, sl, r9, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andseq fp, sl, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ @ instruction: 0x001ab6d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b1df │ │ │ │ andseq fp, sl, r5, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andseq ip, sl, sp, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ @ instruction: 0x001ac6b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andseq lr, sl, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andseq r4, fp, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ mulseq fp, r1, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b1af │ │ │ │ andseq sl, fp, r5, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andseq fp, fp, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b19f │ │ │ │ andseq fp, fp, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b197 │ │ │ │ andseq fp, fp, r1, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b18f │ │ │ │ andseq fp, fp, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b187 │ │ │ │ andseq fp, fp, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b17f │ │ │ │ andseq ip, fp, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b177 │ │ │ │ andseq sp, fp, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b16f │ │ │ │ andseq sp, fp, sp, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b167 │ │ │ │ andseq sp, fp, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b15f │ │ │ │ andseq lr, fp, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b157 │ │ │ │ andseq lr, fp, sp, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b14f │ │ │ │ andseq pc, fp, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b147 │ │ │ │ @ instruction: 0x001c0cd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b13f │ │ │ │ andseq r1, ip, r5, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b137 │ │ │ │ andseq r2, ip, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b12f │ │ │ │ @ instruction: 0x001c37b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b127 │ │ │ │ @ instruction: 0x001c3df1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b11f │ │ │ │ andseq r4, ip, r1, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b117 │ │ │ │ andseq r4, ip, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ mulseq ip, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b107 │ │ │ │ andseq r5, ip, r1, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andseq r6, ip, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andseq r6, ip, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andseq sl, ip, r9, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ andseq pc, ip, r5, asr r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ @ instruction: 0x001d03f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andseq r3, sp, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andseq r4, sp, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andseq r8, sp, sp, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ andseq lr, sp, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ @ instruction: 0x001e17bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b0af │ │ │ │ andseq r4, lr, r9, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ andseq r5, lr, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b09f │ │ │ │ @ instruction: 0x001e62d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b097 │ │ │ │ andseq r7, lr, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b08f │ │ │ │ @ instruction: 0x001ebef9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b087 │ │ │ │ andseq ip, lr, r1, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b07f │ │ │ │ andseq r0, pc, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b077 │ │ │ │ andseq r0, pc, r5, asr r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b06f │ │ │ │ andseq r0, pc, sp, lsl r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b067 │ │ │ │ andseq r1, pc, sp, lsl r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b05f │ │ │ │ andseq r2, pc, sp, asr r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b057 │ │ │ │ andseq r2, pc, sp, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b04f │ │ │ │ andseq r4, pc, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b047 │ │ │ │ andseq r4, pc, sp, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b03f │ │ │ │ andseq r5, pc, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b037 │ │ │ │ andseq r5, pc, r1, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b02f │ │ │ │ andseq r5, pc, sp, lsl sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b027 │ │ │ │ @ instruction: 0x001f64d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b01f │ │ │ │ @ instruction: 0x001f6ad5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b017 │ │ │ │ andseq r7, pc, sp, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b00f │ │ │ │ andseq r8, pc, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b007 │ │ │ │ @ instruction: 0x001f8ff5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andseq r9, pc, r5, asr #23 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ andseq sl, pc, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ andseq sp, pc, r1, ror r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ andseq lr, pc, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7df │ │ │ │ eoreq r1, r0, r5, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ eoreq r1, r0, r5, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ eoreq r2, r0, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ eoreq r3, r0, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ eoreq r3, r0, sp, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ eoreq r4, r0, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7af │ │ │ │ mlaeq r0, r5, r6, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ eoreq r4, r0, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b79f │ │ │ │ eoreq r7, r0, sp, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b797 │ │ │ │ eoreq r7, r0, sp, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b78f │ │ │ │ eoreq r8, r0, r1, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b787 │ │ │ │ eoreq r8, r0, r5, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b77f │ │ │ │ eoreq r9, r0, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b777 │ │ │ │ eoreq r9, r0, sp, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b76f │ │ │ │ eoreq sl, r0, sp, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b767 │ │ │ │ eoreq sl, r0, r5, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b75f │ │ │ │ strdeq ip, [r0], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b757 │ │ │ │ eoreq sp, r0, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b74f │ │ │ │ eoreq sp, r0, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b747 │ │ │ │ mlaeq r0, r1, r1, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b73f │ │ │ │ eoreq lr, r0, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + svclt 0x0000b737 │ │ │ │ eoreq pc, r0, r9, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + svclt 0x0000b72f │ │ │ │ eoreq r0, r1, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + svclt 0x0000b727 │ │ │ │ eoreq r0, r1, r1, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b71f │ │ │ │ mlaeq r1, r1, fp, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b717 │ │ │ │ ldrdeq r1, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ strhteq r3, [r1], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b707 │ │ │ │ eoreq r3, r1, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ eoreq r4, r1, r5, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ eoreq r5, r1, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ eoreq r6, r1, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ eoreq r6, r1, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b6df │ │ │ │ eoreq r7, r1, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ eoreq r7, r1, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ strdeq r9, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ eoreq r9, r1, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ eoreq sl, r1, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ eoreq lr, r1, r1, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b6af │ │ │ │ eoreq lr, r1, r5, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ eoreq r3, r2, r5, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b69f │ │ │ │ eoreq r8, r2, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b697 │ │ │ │ eoreq r9, r2, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b68f │ │ │ │ strhteq pc, [r2], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b687 │ │ │ │ eoreq pc, r2, r5, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b67f │ │ │ │ strdeq r0, [r3], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b677 │ │ │ │ eoreq r6, r3, sp, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b66f │ │ │ │ strhteq r6, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b667 │ │ │ │ strhteq r7, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b65f │ │ │ │ eoreq sl, r3, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b657 │ │ │ │ eoreq sl, r3, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b64f │ │ │ │ eoreq sl, r3, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b647 │ │ │ │ mlaeq r3, r1, r7, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b63f │ │ │ │ eoreq ip, r3, sp, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b637 │ │ │ │ eoreq ip, r3, sp, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b62f │ │ │ │ eoreq sp, r3, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b627 │ │ │ │ eoreq sp, r3, r9, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b61f │ │ │ │ eoreq sp, r3, r1, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b617 │ │ │ │ eoreq lr, r3, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ strhteq pc, [r3], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b607 │ │ │ │ eoreq r0, r4, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ eoreq r0, r4, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ eoreq r4, r4, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ eoreq r5, r4, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ ldrdeq r5, [r4], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b5df │ │ │ │ mlaeq r4, r5, r0, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ ldrdeq lr, [r4], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ eoreq r0, r5, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ strdeq r3, [r5], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ eoreq r4, r5, sp, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ mlaeq r5, sp, r4, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b5af │ │ │ │ eoreq sl, r5, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ strhteq fp, [r5], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b59f │ │ │ │ eoreq ip, r5, r5, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b597 │ │ │ │ ldrdeq lr, [r5], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b58f │ │ │ │ eoreq r5, r6, r5, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b587 │ │ │ │ mlaeq r6, r1, pc, r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b57f │ │ │ │ strdeq r5, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b577 │ │ │ │ eoreq r6, r6, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b56f │ │ │ │ eoreq r6, r6, r9, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b567 │ │ │ │ eoreq r6, r6, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b55f │ │ │ │ eoreq r6, r6, r9, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b557 │ │ │ │ eoreq r6, r6, r9, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b54f │ │ │ │ eoreq r6, r6, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b547 │ │ │ │ eoreq r6, r6, r1, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b53f │ │ │ │ strdeq r6, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b537 │ │ │ │ strhteq r6, [r6], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b52f │ │ │ │ eoreq r6, r6, sp, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b527 │ │ │ │ mlaeq r6, r9, sp, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b51f │ │ │ │ eoreq fp, r6, sp, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b517 │ │ │ │ eoreq fp, r6, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b50f │ │ │ │ eoreq fp, r6, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b507 │ │ │ │ eoreq pc, r6, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b4ff │ │ │ │ eoreq pc, r6, sp, lsr lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ eoreq r0, r7, r1, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ strhteq r0, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ eoreq r0, r7, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b4df │ │ │ │ mlaeq r7, r9, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ eoreq r0, r7, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ eoreq r0, r7, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ eoreq r0, r7, r9, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ eoreq r0, r7, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ eoreq r0, r7, r1, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b4af │ │ │ │ mlaeq r7, r1, r0, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ eoreq r1, r7, sp, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b49f │ │ │ │ eoreq r1, r7, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b497 │ │ │ │ mlaeq r7, r9, r5, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b48f │ │ │ │ eoreq r1, r7, r9, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b487 │ │ │ │ strhteq r1, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b47f │ │ │ │ strdeq r1, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b477 │ │ │ │ eoreq r1, r7, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b46f │ │ │ │ eoreq r2, r7, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b467 │ │ │ │ eoreq r2, r7, r9, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b45f │ │ │ │ eoreq r2, r7, r9, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b457 │ │ │ │ strhteq r3, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b44f │ │ │ │ eoreq r4, r7, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b447 │ │ │ │ eoreq r5, r7, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b43f │ │ │ │ eoreq r5, r7, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b437 │ │ │ │ eoreq r6, r7, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b42f │ │ │ │ eoreq r6, r7, r5, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b427 │ │ │ │ strdeq r6, [r7], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b41f │ │ │ │ eoreq r7, r7, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b417 │ │ │ │ eoreq r7, r7, r1, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b40f │ │ │ │ eoreq r7, r7, sp, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b407 │ │ │ │ eoreq r7, r7, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ eoreq r8, r7, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ eoreq lr, r7, r9, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ strhteq lr, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ eoreq pc, r7, sp, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b3df │ │ │ │ eoreq pc, r7, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ eoreq r0, r8, r9, lsr r8 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ strhteq r0, [r8], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ eoreq r4, r8, r5, lsr #27 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf1e53008 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ smlabbeq r5, r6, ip, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ mlaeq r9, r1, r8, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b3af │ │ │ │ eoreq r4, r9, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ ldrdeq r6, [r9], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b39f │ │ │ │ eoreq fp, sl, sp, ror r9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b397 │ │ │ │ eoreq r0, fp, r9, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b38f │ │ │ │ eoreq r1, fp, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b387 │ │ │ │ eoreq r1, fp, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b37f │ │ │ │ eoreq r2, fp, r9, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b377 │ │ │ │ eoreq r3, fp, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b36f │ │ │ │ strdeq r3, [fp], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b367 │ │ │ │ eoreq r4, fp, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b35f │ │ │ │ eoreq r4, fp, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b357 │ │ │ │ strdeq r4, [fp], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b34f │ │ │ │ eoreq r5, fp, r1, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b347 │ │ │ │ eoreq r5, fp, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b33f │ │ │ │ eoreq r5, fp, r9, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b337 │ │ │ │ eoreq r6, fp, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b32f │ │ │ │ eoreq r6, fp, r9, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b327 │ │ │ │ eoreq r6, fp, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b31f │ │ │ │ eoreq r6, fp, r9, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b317 │ │ │ │ eoreq r7, fp, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b30f │ │ │ │ eoreq r8, fp, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b307 │ │ │ │ eoreq r8, fp, r5, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ eoreq sl, fp, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ strhteq sl, [fp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ eoreq fp, fp, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ eoreq pc, fp, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b2df │ │ │ │ eoreq r5, ip, r9, asr #22 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ eoreq lr, ip, r5, asr r2 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ ldrdeq lr, [ip], -r1 @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - orrslt pc, r0, #1073741881 @ 0x40000039 │ │ │ │ + sbclt pc, r8, #1073741881 @ 0x40000039 │ │ │ │ smlabteq r5, r2, lr, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ eoreq r3, lr, r5, lsl #9 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ eoreq r9, lr, r1, lsl #2 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - cmnplt sl, #1073741881 @ p-variant is OBSOLETE @ 0x40000039 │ │ │ │ + adcslt pc, r2, #1073741881 @ 0x40000039 │ │ │ │ ldrdeq ip, [r6, -r2] │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedeab60 <__bss_end__@@Base+0xfdad6ccc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 8bfb80 <_IO_stdin_used@@Base+0x16da8> │ │ │ │ + blmi 8bfb80 <_IO_stdin_used@@Base+0x16f40> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf578f162 │ │ │ │ + @ instruction: 0xf4b0f162 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf64ef1da │ │ │ │ + @ instruction: 0xf586f1da │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 6a9d20 │ │ │ │ + blmi 6a9d20 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 35c5bc │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf63ef1da │ │ │ │ + @ instruction: 0xf576f1da │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ ldrsbteq r5, [r4], #34 @ 0x22 │ │ │ │ andeq r1, r0, r0, lsr #22 │ │ │ │ andeq r6, r0, r4, lsr r0 │ │ │ │ - rsbeq r9, r9, r6, ror r5 │ │ │ │ + ldrdeq r9, [r9], #-62 @ 0xffffffc2 @ │ │ │ │ andeq r1, r0, r8, lsl #29 │ │ │ │ - rsbeq r9, r9, sl, ror #10 │ │ │ │ + ldrdeq r9, [r9], #-50 @ 0xffffffce @ │ │ │ │ andeq r5, r0, r0, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b265 │ │ │ │ eoreq pc, lr, r1, ror r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b25d │ │ │ │ eoreq r0, pc, r1, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b255 │ │ │ │ eoreq r0, pc, r5, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b24d │ │ │ │ eoreq r1, pc, r9, asr #21 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf1e5207c │ │ │ │ - svclt 0x0000b309 │ │ │ │ + svclt 0x0000b241 │ │ │ │ strdeq sp, [r6, -r8] │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ + svclt 0x0000b239 │ │ │ │ eoreq r8, pc, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ + svclt 0x0000b231 │ │ │ │ strdeq fp, [pc], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ + svclt 0x0000b229 │ │ │ │ eoreq fp, pc, sp, lsr pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2e9 │ │ │ │ + svclt 0x0000b221 │ │ │ │ eorseq r5, r0, r1, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2e1 │ │ │ │ + svclt 0x0000b219 │ │ │ │ eorseq r5, r0, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2d9 │ │ │ │ + svclt 0x0000b211 │ │ │ │ ldrshteq r5, [r0], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2d1 │ │ │ │ + svclt 0x0000b209 │ │ │ │ eorseq sl, r3, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2c9 │ │ │ │ + svclt 0x0000b201 │ │ │ │ eorseq r2, r4, sp, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2c1 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ eorseq r3, r5, sp, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2b9 │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ ldrsbteq r3, [r5], -r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedeace4 <__bss_end__@@Base+0xfdad6e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7f90008 │ │ │ │ @ instruction: 0xf104ed5e │ │ │ │ @ instruction: 0xf1e5004c │ │ │ │ - bmi 890b64 │ │ │ │ - blmi 864d00 │ │ │ │ + bmi 890844 │ │ │ │ + blmi 864d00 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b 15d1b00 <__bss_end__@@Base+0x2bdc6c> │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -5683,983 +5683,983 @@ │ │ │ │ @ instruction: 0xf7f94618 │ │ │ │ tstcs r0, r2, asr #20 │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ - @ instruction: 0xf1f26064 │ │ │ │ - stmdami sl, {r0, r1, r2, r7, ip, sp, lr, pc} │ │ │ │ + @ instruction: 0xf1f16064 │ │ │ │ + stmdami sl, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - msrlt R8_fiq, r5 │ │ │ │ + rsblt pc, r0, r5, lsl r2 @ │ │ │ │ tsteq r7, lr, lsr fp │ │ │ │ rscseq r5, r4, r8, lsr r1 │ │ │ │ andeq r6, r0, r0, lsr fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ andeq r6, r0, r0, lsl r2 │ │ │ │ ldrshteq r5, [r5], -r3 │ │ │ │ eorseq r5, r5, sp, lsr #15 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.u16 q10, , q3 │ │ │ │ svclt 0x0000bc21 │ │ │ │ - rsbseq r6, sp, r4, ror lr │ │ │ │ + ldrsbteq r6, [sp], #-204 @ 0xffffff34 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b18f │ │ │ │ eorseq r7, r5, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b187 │ │ │ │ ldrshteq r1, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b17f │ │ │ │ eorseq r1, r8, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b177 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b16f │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b167 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b15f │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b157 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b14f │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b147 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b13f │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b137 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b12f │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b127 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b11f │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b117 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b107 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ eorseq r1, r8, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ eorseq ip, r8, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ eorseq ip, r8, sp, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ ldrhteq ip, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ ldrhteq ip, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ eorseq sp, r8, r5, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ eorseq sp, r8, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ eorseq lr, r8, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ eorseq lr, r8, r1, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b0af │ │ │ │ eorseq r0, r9, r9, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ eorseq r0, r9, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b09f │ │ │ │ eorseq r1, r9, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b097 │ │ │ │ mlaseq r9, sp, lr, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b08f │ │ │ │ eorseq r2, r9, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b087 │ │ │ │ eorseq r4, r9, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b07f │ │ │ │ eorseq r5, r9, sp, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b077 │ │ │ │ eorseq r6, r9, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b06f │ │ │ │ ldrsbteq r6, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b067 │ │ │ │ eorseq r8, r9, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b05f │ │ │ │ eorseq r8, r9, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b057 │ │ │ │ eorseq sl, r9, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b04f │ │ │ │ ldrshteq sl, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b047 │ │ │ │ eorseq fp, r9, sp, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b03f │ │ │ │ eorseq ip, r9, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b037 │ │ │ │ eorseq r6, sl, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b02f │ │ │ │ ldrshteq r6, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b027 │ │ │ │ ldrsbteq r7, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b01f │ │ │ │ eorseq r8, sl, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b017 │ │ │ │ ldrshteq r8, [sl], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b00f │ │ │ │ eorseq r9, sl, r5, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b007 │ │ │ │ eorseq r9, sl, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ eorseq fp, sl, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ eorseq ip, sl, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ eorseq ip, sl, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ eorseq sp, sl, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7df │ │ │ │ eorseq sp, sl, r5, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ eorseq pc, sl, r5, ror lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ eorseq r0, fp, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ eorseq r0, fp, r9, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ eorseq r1, fp, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ eorseq r1, fp, r5, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7af │ │ │ │ eorseq r2, fp, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ eorseq r4, fp, sp, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b79f │ │ │ │ eorseq r7, fp, sp, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b797 │ │ │ │ eorseq r8, fp, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b78f │ │ │ │ eorseq r9, fp, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b787 │ │ │ │ eorseq ip, fp, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b77f │ │ │ │ ldrhteq lr, [fp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b777 │ │ │ │ ldrshteq lr, [fp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b76f │ │ │ │ ldrhteq r1, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b767 │ │ │ │ eorseq r3, ip, r1, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b75f │ │ │ │ eorseq r3, ip, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b757 │ │ │ │ ldrsbteq r4, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b74f │ │ │ │ eorseq r6, ip, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b747 │ │ │ │ eorseq r6, ip, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b73f │ │ │ │ eorseq r6, ip, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + svclt 0x0000b737 │ │ │ │ ldrshteq r6, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + svclt 0x0000b72f │ │ │ │ ldrsbteq r6, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + svclt 0x0000b727 │ │ │ │ eorseq r8, ip, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b71f │ │ │ │ eorseq r8, ip, r1, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b717 │ │ │ │ eorseq fp, ip, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ ldrshteq fp, [ip], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b707 │ │ │ │ eorseq fp, ip, r5, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ eorseq ip, ip, r5, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ eorseq lr, ip, r5, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ eorseq r4, sp, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ eorseq r9, sp, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b6df │ │ │ │ eorseq r9, sp, r9, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ eorseq sl, sp, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ eorseq sl, sp, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ mlaseq sp, sp, fp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ eorseq ip, sp, r9, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ eorseq sp, sp, r1, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b6af │ │ │ │ ldrshteq sp, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ eorseq sp, sp, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b69f │ │ │ │ eorseq sp, sp, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b697 │ │ │ │ ldrsbteq sp, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b68f │ │ │ │ eorseq lr, sp, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b687 │ │ │ │ eorseq lr, sp, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b67f │ │ │ │ eorseq lr, sp, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b677 │ │ │ │ ldrhteq lr, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b66f │ │ │ │ eorseq lr, sp, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b667 │ │ │ │ ldrhteq lr, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b65f │ │ │ │ eorseq lr, sp, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b657 │ │ │ │ eorseq lr, sp, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b64f │ │ │ │ ldrhteq r0, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b647 │ │ │ │ mlaseq lr, r5, ip, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b63f │ │ │ │ eorseq r1, lr, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b637 │ │ │ │ eorseq r1, lr, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b62f │ │ │ │ eorseq r1, lr, sp, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b627 │ │ │ │ ldrhteq r1, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b61f │ │ │ │ eorseq r1, lr, r9, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b617 │ │ │ │ eorseq r1, lr, sp, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ eorseq r1, lr, r1, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b607 │ │ │ │ eorseq r2, lr, sp, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ ldrhteq r3, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ eorseq r3, lr, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ eorseq r5, lr, r5, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ - subeq r8, r6, r9, lsr #22 │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ + umaaleq r8, r6, r9, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ - strdeq r9, [r6], #-45 @ 0xffffffd3 │ │ │ │ + svclt 0x0000b5df │ │ │ │ + subeq r9, r6, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ - strdeq ip, [r6], #-93 @ 0xffffffa3 │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ + subeq ip, r6, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ - strdeq sp, [r6], #-125 @ 0xffffff83 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ + subeq sp, r6, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ - subeq pc, r6, r5, asr #14 │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ + strheq pc, [r6], #-85 @ 0xffffffab @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ - subeq pc, r6, r5, lsr ip @ │ │ │ │ + svclt 0x0000b5bf │ │ │ │ + subeq pc, r6, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ - subeq r0, r7, r9, ror #9 │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ + subeq r0, r7, r9, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ - subeq r6, r7, r1, lsl r4 │ │ │ │ + svclt 0x0000b5af │ │ │ │ + subeq r6, r7, r1, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ - subeq r8, r7, r9, ror #24 │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ + ldrdeq r8, [r7], #-169 @ 0xffffff57 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ - subeq fp, r7, sp, lsl r2 │ │ │ │ + svclt 0x0000b59f │ │ │ │ + subeq fp, r7, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ - subeq fp, r7, r5, ror #22 │ │ │ │ + svclt 0x0000b597 │ │ │ │ + ldrdeq fp, [r7], #-149 @ 0xffffff6b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ - subeq r0, r8, r1, ror #22 │ │ │ │ + svclt 0x0000b58f │ │ │ │ + ldrdeq r0, [r8], #-145 @ 0xffffff6f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ - strdeq r6, [r8], #-129 @ 0xffffff7f │ │ │ │ + svclt 0x0000b587 │ │ │ │ + subeq r6, r8, r1, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ - subeq r3, r9, sp, lsl #28 │ │ │ │ + svclt 0x0000b57f │ │ │ │ + subeq r3, r9, sp, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ - subeq r5, r9, r1, lsr #23 │ │ │ │ + svclt 0x0000b577 │ │ │ │ + subeq r5, r9, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ - ldrdeq r6, [r9], #-117 @ 0xffffff8b │ │ │ │ + svclt 0x0000b56f │ │ │ │ + subeq r6, r9, r5, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedeb5e8 <__bss_end__@@Base+0xfdad7754> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 5183b0 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f79301 │ │ │ │ stmdami r7, {r1, r3, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs pc, r8, ror r4 @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f7eb04 │ │ │ │ svclt 0x0000bacd │ │ │ │ - subeq r7, r9, r7, lsr #27 │ │ │ │ + subeq r7, r9, r7, lsl ip │ │ │ │ ldrshteq r4, [r9], #150 @ 0x96 │ │ │ │ rscseq r3, r9, r8, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b60d │ │ │ │ - ldrdeq r7, [r9], #-249 @ 0xffffff07 │ │ │ │ + svclt 0x0000b545 │ │ │ │ + subeq r7, r9, r9, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b605 │ │ │ │ - subeq r8, r9, r9, asr r2 │ │ │ │ + svclt 0x0000b53d │ │ │ │ + subeq r8, r9, r9, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5fd │ │ │ │ - subeq sl, r9, sp, lsr r4 │ │ │ │ + svclt 0x0000b535 │ │ │ │ + subeq sl, r9, sp, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5f5 │ │ │ │ - subeq fp, r9, r5, asr #22 │ │ │ │ + svclt 0x0000b52d │ │ │ │ + strheq fp, [r9], #-149 @ 0xffffff6b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5ed │ │ │ │ - subeq fp, r9, sp, lsl sp │ │ │ │ + svclt 0x0000b525 │ │ │ │ + subeq fp, r9, sp, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ - subeq ip, r9, sp, lsr #13 │ │ │ │ + svclt 0x0000b51d │ │ │ │ + subeq ip, r9, sp, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ - strheq ip, [r9], #-105 @ 0xffffff97 │ │ │ │ + svclt 0x0000b515 │ │ │ │ + subeq ip, r9, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ - subeq ip, r9, r1, lsl #20 │ │ │ │ + svclt 0x0000b50d │ │ │ │ + subeq ip, r9, r1, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ - subeq sp, r9, r1, ror #12 │ │ │ │ + svclt 0x0000b505 │ │ │ │ + ldrdeq sp, [r9], #-65 @ 0xffffffbf │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ - subeq lr, r9, sp, lsr #10 │ │ │ │ + svclt 0x0000b4fd │ │ │ │ + umaaleq lr, r9, sp, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ - subeq r2, sl, r1, asr #26 │ │ │ │ + svclt 0x0000b4f5 │ │ │ │ + strheq r2, [sl], #-177 @ 0xffffff4f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ - ldrdeq r3, [sl], #-153 @ 0xffffff67 │ │ │ │ + svclt 0x0000b4ed │ │ │ │ + subeq r3, sl, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ - strheq r8, [sl], #-177 @ 0xffffff4f │ │ │ │ + svclt 0x0000b4e5 │ │ │ │ + subeq r8, sl, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ - subeq r8, sl, r1, lsl #31 │ │ │ │ + svclt 0x0000b4dd │ │ │ │ + strdeq r8, [sl], #-209 @ 0xffffff2f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b59d │ │ │ │ - subeq r9, sl, r1, asr #15 │ │ │ │ + svclt 0x0000b4d5 │ │ │ │ + subeq r9, sl, r1, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b595 │ │ │ │ - subeq sl, sl, r1, asr r1 │ │ │ │ + svclt 0x0000b4cd │ │ │ │ + subeq r9, sl, r1, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ - subeq sl, sl, r9, lsr #9 │ │ │ │ + svclt 0x0000b4c5 │ │ │ │ + subeq sl, sl, r9, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ - umaaleq ip, sl, r5, r2 │ │ │ │ + svclt 0x0000b4bd │ │ │ │ + subeq ip, sl, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ - subeq sp, sl, sp, lsr #5 │ │ │ │ + svclt 0x0000b4b5 │ │ │ │ + subeq sp, sl, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ - strdeq pc, [sl], #-9 │ │ │ │ + svclt 0x0000b4ad │ │ │ │ + subeq lr, sl, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ - subeq r0, fp, r1, ror #15 │ │ │ │ + svclt 0x0000b4a5 │ │ │ │ + subeq r0, fp, r1, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ - subeq r0, fp, sp, ror #26 │ │ │ │ + svclt 0x0000b49d │ │ │ │ + ldrdeq r0, [fp], #-189 @ 0xffffff43 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ - ldrdeq r6, [fp], #-221 @ 0xffffff23 │ │ │ │ + svclt 0x0000b495 │ │ │ │ + subeq r6, fp, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ - strdeq r7, [fp], #-93 @ 0xffffffa3 │ │ │ │ + svclt 0x0000b48d │ │ │ │ + subeq r7, fp, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ - subeq r7, fp, r1, lsr r9 │ │ │ │ + svclt 0x0000b485 │ │ │ │ + subeq r7, fp, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ - subeq r8, fp, r5, lsr r1 │ │ │ │ + svclt 0x0000b47d │ │ │ │ + subeq r7, fp, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ - subeq r8, fp, r9, ror #6 │ │ │ │ + svclt 0x0000b475 │ │ │ │ + ldrdeq r8, [fp], #-25 @ 0xffffffe7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ - ldrdeq r8, [fp], #-129 @ 0xffffff7f │ │ │ │ + svclt 0x0000b46d │ │ │ │ + subeq r8, fp, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ - subeq fp, fp, r1, ror #24 │ │ │ │ + svclt 0x0000b465 │ │ │ │ + ldrdeq fp, [fp], #-161 @ 0xffffff5f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ - subeq fp, fp, r5, ror #30 │ │ │ │ + svclt 0x0000b45d │ │ │ │ + ldrdeq fp, [fp], #-213 @ 0xffffff2b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ - ldrdeq ip, [fp], #-5 │ │ │ │ + svclt 0x0000b455 │ │ │ │ + subeq fp, fp, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ - strheq ip, [fp], #-105 @ 0xffffff97 │ │ │ │ + svclt 0x0000b44d │ │ │ │ + subeq ip, fp, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ - subeq ip, fp, r9, asr #28 │ │ │ │ + svclt 0x0000b445 │ │ │ │ + strheq ip, [fp], #-201 @ 0xffffff37 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ - subeq fp, ip, r5, lsr r7 │ │ │ │ + svclt 0x0000b43d │ │ │ │ + subeq fp, ip, r5, lsr #11 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrbtlt pc, [lr], #484 @ 0x1e4 @ │ │ │ │ + ldrtlt pc, [r6], #-484 @ 0xfffffe1c @ │ │ │ │ smlabteq r7, r6, r8, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedeb858 <__bss_end__@@Base+0xfdad79c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ - @ instruction: 0xf0e10090 │ │ │ │ - @ instruction: 0xf104f027 │ │ │ │ - @ instruction: 0xf0e10060 │ │ │ │ - @ instruction: 0xf104f023 │ │ │ │ - @ instruction: 0xf0e100c0 │ │ │ │ - @ instruction: 0xf104f01f │ │ │ │ - @ instruction: 0xf0e100f0 │ │ │ │ - @ instruction: 0xf504f01b │ │ │ │ - @ instruction: 0xf0e17090 │ │ │ │ - @ instruction: 0xf104f017 │ │ │ │ - @ instruction: 0xf0e10030 │ │ │ │ - @ instruction: 0x4620f013 │ │ │ │ - @ instruction: 0xf010f0e1 │ │ │ │ + @ instruction: 0xf0e00090 │ │ │ │ + @ instruction: 0xf104f75f │ │ │ │ + @ instruction: 0xf0e00060 │ │ │ │ + @ instruction: 0xf104f75b │ │ │ │ + @ instruction: 0xf0e000c0 │ │ │ │ + @ instruction: 0xf104f757 │ │ │ │ + @ instruction: 0xf0e000f0 │ │ │ │ + @ instruction: 0xf504f753 │ │ │ │ + @ instruction: 0xf0e07090 │ │ │ │ + @ instruction: 0xf104f74f │ │ │ │ + @ instruction: 0xf0e00030 │ │ │ │ + strtmi pc, [r0], -fp, asr #14 │ │ │ │ + @ instruction: 0xf748f0e0 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf00cf0e1 │ │ │ │ + @ instruction: 0xf744f0e0 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf008f0e1 │ │ │ │ + @ instruction: 0xf740f0e0 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf004f0e1 │ │ │ │ + @ instruction: 0xf73cf0e0 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf000f0e1 │ │ │ │ + @ instruction: 0xf738f0e0 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7fcf0e0 │ │ │ │ + @ instruction: 0xf734f0e0 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7f8f0e0 │ │ │ │ + @ instruction: 0xf730f0e0 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7f4f0e0 │ │ │ │ + @ instruction: 0xf72cf0e0 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7f0f0e0 │ │ │ │ + @ instruction: 0xf728f0e0 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7ecf0e0 │ │ │ │ + @ instruction: 0xf724f0e0 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7e8f0e0 │ │ │ │ + @ instruction: 0xf720f0e0 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7e4f0e0 │ │ │ │ + pldw [ip, -r0, ror #1] │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7e0f0e0 │ │ │ │ + pldw [r8, -r0, ror #1] │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - pld [ip, r0, ror #1] │ │ │ │ + pldw [r4, -r0, ror #1] │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - pld [r8, r0, ror #1] │ │ │ │ + pldw [r0, -r0, ror #1] │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - pld [r4, r0, ror #1] │ │ │ │ + @ instruction: 0xf70cf0e0 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - pld [r0, r0, ror #1] │ │ │ │ + @ instruction: 0xf708f0e0 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7ccf0e0 │ │ │ │ + @ instruction: 0xf704f0e0 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7c8f0e0 │ │ │ │ + @ instruction: 0xf700f0e0 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7c4f0e0 │ │ │ │ + @ instruction: 0xf6fcf0e0 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7c0f0e0 │ │ │ │ + @ instruction: 0xf6f8f0e0 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf7bcf0e0 │ │ │ │ + @ instruction: 0xf6f4f0e0 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldrlt pc, [r6, r0, ror #1]! │ │ │ │ + strbtlt pc, [lr], r0, ror #1 @ │ │ │ │ ldrdeq r2, [pc], #88 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ - subeq r7, lr, r9, lsl r0 │ │ │ │ + svclt 0x0000b3af │ │ │ │ + subeq r6, lr, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ - strheq r7, [lr], #-45 @ 0xffffffd3 │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ + subeq r7, lr, sp, lsr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ - subeq r9, lr, r1, lsl #9 │ │ │ │ + svclt 0x0000b39f │ │ │ │ + strdeq r9, [lr], #-33 @ 0xffffffdf │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ - subeq sl, lr, r1, ror #29 │ │ │ │ + svclt 0x0000b397 │ │ │ │ + subeq sl, lr, r1, asr sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ - ldrdeq fp, [lr], #-177 @ 0xffffff4f │ │ │ │ + svclt 0x0000b38f │ │ │ │ + subeq fp, lr, r1, asr #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ - subeq r3, pc, r5, lsl #11 │ │ │ │ + svclt 0x0000b387 │ │ │ │ + strdeq r3, [pc], #-53 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ - subeq r4, pc, r5, asr #4 │ │ │ │ + svclt 0x0000b37f │ │ │ │ + strheq r4, [pc], #-5 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ - ldrdeq r4, [pc], #-137 @ │ │ │ │ + svclt 0x0000b377 │ │ │ │ + subeq r4, pc, r9, asr #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ - subeq r7, pc, r5, lsl r8 @ │ │ │ │ + svclt 0x0000b36f │ │ │ │ + subeq r7, pc, r5, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedeb9e8 <__bss_end__@@Base+0xfdad7b54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf1e49001 │ │ │ │ - stmdals r1, {r0, r1, r2, r5, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r2, r3, r4, r6, r8, r9, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3d2978 │ │ │ │ - strtlt pc, [r4], #504 @ 0x1f8 │ │ │ │ + bicslt pc, ip, #248, 2 @ 0x3e │ │ │ │ tsteq r7, lr, asr #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b419 │ │ │ │ - subseq r2, r0, sp, asr #29 │ │ │ │ + svclt 0x0000b351 │ │ │ │ + subseq r2, r0, sp, lsr sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b411 │ │ │ │ - subseq r6, r0, r5, lsr #11 │ │ │ │ + svclt 0x0000b349 │ │ │ │ + subseq r6, r0, r5, lsl r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b409 │ │ │ │ - subseq r6, r0, r1, lsl ip │ │ │ │ + svclt 0x0000b341 │ │ │ │ + subseq r6, r0, r1, lsl #21 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b401 │ │ │ │ - subseq fp, r0, r1, lsr r5 │ │ │ │ + svclt 0x0000b339 │ │ │ │ + subseq fp, r0, r1, lsr #7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3f9 │ │ │ │ - ldrheq r3, [r2], #-221 @ 0xffffff23 │ │ │ │ + svclt 0x0000b331 │ │ │ │ + subseq r3, r2, sp, lsr #24 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3f1 │ │ │ │ - subseq r5, r2, r1, lsr r2 │ │ │ │ + svclt 0x0000b329 │ │ │ │ + subseq r5, r2, r1, lsr #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3e9 │ │ │ │ - subseq r7, r2, sp, asr #9 │ │ │ │ + svclt 0x0000b321 │ │ │ │ + subseq r7, r2, sp, lsr r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3e1 │ │ │ │ - subseq r7, r2, r9, lsr #11 │ │ │ │ + svclt 0x0000b319 │ │ │ │ + subseq r7, r2, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3d9 │ │ │ │ - subseq r7, r2, r1, asr lr │ │ │ │ + svclt 0x0000b311 │ │ │ │ + subseq r7, r2, r1, asr #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3d1 │ │ │ │ - @ instruction: 0x00528e9d │ │ │ │ + svclt 0x0000b309 │ │ │ │ + subseq r8, r2, sp, lsl #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3c9 │ │ │ │ - subseq sl, r2, sp, lsr #25 │ │ │ │ + svclt 0x0000b301 │ │ │ │ + subseq sl, r2, sp, lsl fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3c1 │ │ │ │ - ldrsbeq sp, [r2], #-109 @ 0xffffff93 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ + subseq sp, r2, sp, asr #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3b9 │ │ │ │ - subseq r0, r3, r1, ror r0 │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ + subseq pc, r2, r1, ror #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3b1 │ │ │ │ - subseq r4, r3, r9, lsr #20 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ + @ instruction: 0x00534899 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3a9 │ │ │ │ - ldrheq r6, [r3], #-57 @ 0xffffffc7 │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ + subseq r6, r3, r9, lsr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3a1 │ │ │ │ - ldrsheq r6, [r3], #-145 @ 0xffffff6f │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ + subseq r6, r3, r1, ror #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b399 │ │ │ │ - subseq r7, r3, r1, lsl #1 │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ + ldrsheq r6, [r3], #-225 @ 0xffffff1f │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b391 │ │ │ │ - @ instruction: 0x0053ca99 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ + subseq ip, r3, r9, lsl #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ - subseq lr, r3, r9, asr #20 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ + ldrheq lr, [r3], #-137 @ 0xffffff77 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ - @ instruction: 0x00541199 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ + subseq r1, r4, r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ - subseq r5, r4, sp, lsr #4 │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ + @ instruction: 0x0054509d │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ - ldrsbeq r8, [r4], #-165 @ 0xffffff5b │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ + subseq r8, r4, r5, asr #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ - ldrsheq r8, [r4], #-181 @ 0xffffff4b │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ + subseq r8, r4, r5, ror #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ - subseq fp, r4, r5, lsl #26 │ │ │ │ + svclt 0x0000b299 │ │ │ │ + subseq fp, r4, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ - subseq r5, r5, sp, lsl r0 │ │ │ │ + svclt 0x0000b291 │ │ │ │ + subseq r4, r5, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ - @ instruction: 0x0055549d │ │ │ │ + svclt 0x0000b289 │ │ │ │ + subseq r5, r5, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ - subseq r6, r5, r9, asr r2 │ │ │ │ + svclt 0x0000b281 │ │ │ │ + subseq r6, r5, r9, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ - subseq r6, r5, r1, lsl #16 │ │ │ │ + svclt 0x0000b279 │ │ │ │ + subseq r6, r5, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ - subseq r6, r5, r1, asr r8 │ │ │ │ + svclt 0x0000b271 │ │ │ │ + subseq r6, r5, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ - @ instruction: 0x00556a95 │ │ │ │ + svclt 0x0000b269 │ │ │ │ + subseq r6, r5, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ - subseq r6, r5, r9, ror #31 │ │ │ │ + svclt 0x0000b261 │ │ │ │ + subseq r6, r5, r9, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ - subseq r7, r5, sp, lsr #12 │ │ │ │ + svclt 0x0000b259 │ │ │ │ + @ instruction: 0x0055749d │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ - subseq sl, r5, r9, lsr #16 │ │ │ │ + svclt 0x0000b251 │ │ │ │ + @ instruction: 0x0055a699 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b311 │ │ │ │ - subseq sl, r5, r9, ror #23 │ │ │ │ + svclt 0x0000b249 │ │ │ │ + subseq sl, r5, r9, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ - subseq fp, r5, r9, lsr #8 │ │ │ │ + svclt 0x0000b241 │ │ │ │ + @ instruction: 0x0055b299 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ - subseq sp, r5, r1, asr r6 │ │ │ │ + svclt 0x0000b239 │ │ │ │ + subseq sp, r5, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ - subseq sp, r5, r1, lsr sp │ │ │ │ + svclt 0x0000b231 │ │ │ │ + subseq sp, r5, r1, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ - @ instruction: 0x0055e191 │ │ │ │ + svclt 0x0000b229 │ │ │ │ + subseq lr, r5, r1 │ │ │ │ │ │ │ │ 00294a68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (294ad8 ) │ │ │ │ @@ -6682,692 +6682,692 @@ │ │ │ │ ldr r1, [pc, #68] @ (294ae8 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 879ab8 │ │ │ │ + bl 879928 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (294aec ) │ │ │ │ ldr r3, [pc, #32] @ (294adc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 294ad2 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 7f642c │ │ │ │ + bl 7f629c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rors r0, r0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4, r6, r7} │ │ │ │ lsls r7, r0, #4 │ │ │ │ - adds r5, r0, r6 │ │ │ │ + asrs r5, r6, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xeb30006e │ │ │ │ + @ instruction: 0xe998006e │ │ │ │ sbcs r2, r0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (294afc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r5, #4 │ │ │ │ + adds r5, r3, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r5, #4 │ │ │ │ + adds r1, r3, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r4, #4 │ │ │ │ + adds r5, r2, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r4, #4 │ │ │ │ + adds r1, r2, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r3, #4 │ │ │ │ + adds r5, r1, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r3, #4 │ │ │ │ + adds r1, r1, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r2, #4 │ │ │ │ + adds r5, r0, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r2, #4 │ │ │ │ + adds r1, r0, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r1, #4 │ │ │ │ + adds r5, r7, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r1, #4 │ │ │ │ + adds r1, r7, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r0, #4 │ │ │ │ + adds r5, r6, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r0, #4 │ │ │ │ + adds r1, r6, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r7, #3 │ │ │ │ + adds r5, r5, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r7, #3 │ │ │ │ + adds r1, r5, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r6, #3 │ │ │ │ + adds r5, r4, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r6, #3 │ │ │ │ + adds r1, r4, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r5, #3 │ │ │ │ + adds r5, r3, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r5, #3 │ │ │ │ + adds r1, r3, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r4, #3 │ │ │ │ + adds r5, r2, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r4, #3 │ │ │ │ + adds r1, r2, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r3, #3 │ │ │ │ + adds r5, r1, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r3, #3 │ │ │ │ + adds r1, r1, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r2, #3 │ │ │ │ + adds r5, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r2, #3 │ │ │ │ + adds r1, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r1, #3 │ │ │ │ + adds r5, r7, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r1, #3 │ │ │ │ + adds r1, r7, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r0, #3 │ │ │ │ + adds r5, r6, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r0, #3 │ │ │ │ + adds r1, r6, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r7, #2 │ │ │ │ + adds r5, r5, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ccc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r7, #2 │ │ │ │ + adds r1, r5, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r6, #2 │ │ │ │ + adds r5, r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r6, #2 │ │ │ │ + adds r1, r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r5, #2 │ │ │ │ + adds r5, r3, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r5, #2 │ │ │ │ + adds r1, r3, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r4, #2 │ │ │ │ + adds r5, r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r4, #2 │ │ │ │ + adds r1, r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r3, #2 │ │ │ │ + adds r5, r1, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r3, #2 │ │ │ │ + adds r1, r1, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r2, #2 │ │ │ │ + adds r5, r0, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r2, #2 │ │ │ │ + adds r1, r0, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r1, #2 │ │ │ │ + adds r5, r7, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r1, #2 │ │ │ │ + adds r1, r7, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r0, #2 │ │ │ │ + adds r5, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r0, #2 │ │ │ │ + adds r1, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r7, #1 │ │ │ │ + adds r5, r5, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r7, #1 │ │ │ │ + adds r1, r5, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ddc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r6, #1 │ │ │ │ + adds r5, r4, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r6, #1 │ │ │ │ + adds r1, r4, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r5, #1 │ │ │ │ + adds r5, r3, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r5, #1 │ │ │ │ + adds r1, r3, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r4, #1 │ │ │ │ + adds r5, r2, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r4, #1 │ │ │ │ + adds r1, r2, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r3, #1 │ │ │ │ + adds r5, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r3, #1 │ │ │ │ + adds r1, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r2, #1 │ │ │ │ + adds r5, r0, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r2, #1 │ │ │ │ + adds r1, r0, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r1, #1 │ │ │ │ + adds r5, r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r1, #1 │ │ │ │ + adds r1, r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r0, #1 │ │ │ │ + adds r5, r6, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294eac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r0, #1 │ │ │ │ + adds r1, r6, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ebc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r7, #0 │ │ │ │ + adds r5, r5, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ecc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r7, #0 │ │ │ │ + adds r1, r5, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294edc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r6, #0 │ │ │ │ + adds r5, r4, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294eec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r6, #0 │ │ │ │ + adds r1, r4, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294efc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r5, #0 │ │ │ │ + adds r5, r3, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r5, #0 │ │ │ │ + adds r1, r3, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r4, #0 │ │ │ │ + adds r5, r2, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r4, #0 │ │ │ │ + adds r1, r2, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r3, #0 │ │ │ │ + adds r5, r1, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r3, #0 │ │ │ │ + adds r1, r1, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r2, #0 │ │ │ │ + adds r5, r0, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r2, #0 │ │ │ │ + adds r1, r0, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r1, #0 │ │ │ │ + adds r5, r7, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r1, #0 │ │ │ │ + adds r1, r7, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r5, r0, #0 │ │ │ │ + adds r5, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - subs r1, r0, #0 │ │ │ │ + adds r1, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r7, #7 │ │ │ │ + adds r5, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r7, #7 │ │ │ │ + adds r1, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r6, #7 │ │ │ │ + adds r5, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294fec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r6, #7 │ │ │ │ + adds r1, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ffc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r5, #7 │ │ │ │ + adds r5, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29500c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r5, #7 │ │ │ │ + adds r1, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29501c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r4, #7 │ │ │ │ + adds r5, r2, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29502c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r4, #7 │ │ │ │ + adds r1, r2, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29503c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r3, #7 │ │ │ │ + adds r5, r1, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29504c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r3, #7 │ │ │ │ + adds r1, r1, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29505c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r2, #7 │ │ │ │ + adds r5, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29506c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r2, #7 │ │ │ │ + adds r1, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29507c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r1, #7 │ │ │ │ + adds r5, r7, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29508c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r1, #7 │ │ │ │ + adds r1, r7, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29509c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r0, #7 │ │ │ │ + adds r5, r6, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2950ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r1, r0, #7 │ │ │ │ + adds r1, r6, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2950bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - adds r5, r7, #6 │ │ │ │ + adds r5, r5, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2951a4 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -7517,57 +7517,57 @@ │ │ │ │ ldr r1, [pc, #32] @ (29526c ) │ │ │ │ ldr r0, [pc, #32] @ (295270 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ stmia.w sl!, {r0, r1, r2, r8} │ │ │ │ - ldr r4, [pc, #928] @ (295600 <_start@@Base+0x220>) │ │ │ │ + ldr r3, [pc, #320] @ (2953a0 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ - add r0, pc, #888 @ (adr r0, 2955dc <_start@@Base+0x1fc>) │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #960 @ (adr r0, 295628 <_start@@Base+0x248>) │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [pc, #856] @ (2955c4 <_start@@Base+0x1e4>) │ │ │ │ + ldr r3, [pc, #248] @ (295364 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ - add r0, pc, #816 @ (adr r0, 2955a0 <_start@@Base+0x1c0>) │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #1000 @ (adr r0, 29565c <_start@@Base+0x27c>) │ │ │ │ + ldr r7, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (29529c ) │ │ │ │ ldr r1, [pc, #24] @ (2952a0 ) │ │ │ │ ldr r0, [pc, #28] @ (2952a4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8a8db8 │ │ │ │ + bl 8a8c28 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 883ef4 │ │ │ │ + b.w 883d64 │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r1, #-376] @ 0xfffffe88 │ │ │ │ - b.n 295142 │ │ │ │ + @ instruction: 0xeb81005e │ │ │ │ + b.n 294e22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 29520a │ │ │ │ + b.n 294eea │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2952b4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 879044 │ │ │ │ + b.w 878eb4 │ │ │ │ nop │ │ │ │ @ instruction: 0xe9920107 │ │ │ │ ldr r0, [pc, #8] @ (2952c4 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - strb r1, [r2, #1] │ │ │ │ + ldr r1, [r0, #108] @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (295368 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -7576,15 +7576,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (295370 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ ldr r0, [pc, #128] @ (295374 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 28d244 │ │ │ │ @@ -7612,15 +7612,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8744dc │ │ │ │ + bl 87434c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 295306 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -7630,15 +7630,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #94 @ 0x5e │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ands.w r1, sl, r7 │ │ │ │ - cbnz r2, 2953f6 <_start@@Base+0x16> │ │ │ │ + rev16 r2, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strd r0, r1, [r8, #28]! │ │ │ │ subs r1, #38 @ 0x26 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r3, [pc, #20] @ (295398 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #20] @ (29539c ) │ │ │ │ @@ -7647,42 +7647,42 @@ │ │ │ │ strd r2, r1, [r3] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strd r0, r1, [r2, #28]! │ │ │ │ - bne.n 2952fa │ │ │ │ + beq.n 2953da │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2953ac ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 879044 │ │ │ │ + b.w 878eb4 │ │ │ │ nop │ │ │ │ strd r0, r1, [lr, #28] │ │ │ │ ldr r0, [pc, #8] @ (2953bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - stmia r7!, {r0, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r0, r2, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2953cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - stmia r7!, {r0, r3, r4, r7} │ │ │ │ + stmia r6!, {r0, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2953dc ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87b044 │ │ │ │ + b.w 87aeb4 │ │ │ │ nop │ │ │ │ - ldmia r1!, {r0, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0, {r0, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002953e0 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -7801,15 +7801,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2954f4 <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ str r6, [r1, r7] │ │ │ │ lsls r1, r0, #2 │ │ │ │ vldr d7, [pc, #60] @ 295538 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -7862,15 +7862,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 28dd64 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 72e2b0 │ │ │ │ + bl 72e120 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 28df68 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2955de <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -7884,15 +7884,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (295634 <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7914,27 +7914,27 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r0, #4 │ │ │ │ - uxth r0, r4 │ │ │ │ + cbz r0, 29562a <_start@@Base+0x24a> │ │ │ │ lsls r1, r4, #1 │ │ │ │ - uxth r2, r1 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc2 0, cr0, [lr, #452]! @ 0x1c4 │ │ │ │ - subs r0, #204 @ 0xcc │ │ │ │ + ldc2 0, cr0, [r6], {113} @ 0x71 │ │ │ │ + adds r7, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc2l 0, cr0, [r8, #-452]! @ 0xfffffe3c │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + @ instruction: 0xfbd00071 │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (2956a4 <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -7946,19 +7946,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 297308 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 295672 <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 28b4dc │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 88a254 │ │ │ │ + bl 88a0c4 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 879080 │ │ │ │ + bl 878ef0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 8794c0 │ │ │ │ + bl 879330 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ba88 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 28ba8c │ │ │ │ @@ -7971,31 +7971,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (295724 <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 2956fa <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #80] @ 295728 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (29572c <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cbz r0, 2956fa <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 295712 <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8007,67 +8007,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 5232bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 523ae0 │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc2 0, cr0, [lr], {113} @ 0x71 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + @ instruction: 0xfb060071 │ │ │ │ + adds r6, #70 @ 0x46 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (295808 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (29580c <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #192] @ (295810 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ bl 32b368 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 28b74c │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (295814 <_start@@Base+0x434>) │ │ │ │ blx 28b74c │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 879410 │ │ │ │ + bl 879280 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 88a248 │ │ │ │ + bl 88a0b8 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -8089,18 +8089,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 5e970c │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #48] @ (29583c <_start@@Base+0x45c>) │ │ │ │ + ldr r3, [pc, #464] @ (2959dc <_start@@Base+0x5fc>) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stc2 0, cr0, [sl], #-452 @ 0xfffffe3c │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + @ instruction: 0xfa920071 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, #114 @ 0x72 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8113,35 +8113,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (2958d4 <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (2958d8 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (2958dc <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #124] @ (2958e0 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (2958e4 <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #112] @ (2958e8 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (2958ec <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (2958f0 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -8172,26 +8172,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xfb480071 │ │ │ │ - adds r6, #186 @ 0xba │ │ │ │ + ldrsh.w r0, [r0, #113] @ 0x71 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r6, #190 @ 0xbe │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r4, #222 @ 0xde │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r3, [pc, #960] @ (295ca8 ) │ │ │ │ + ldr r2, [pc, #352] @ (295a48 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -8241,15 +8241,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8848d8 │ │ │ │ + bl 884748 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2959be <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (2959dc <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ @@ -8265,29 +8265,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8848dc │ │ │ │ + b.w 88474c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r4, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002959e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8348,29 +8348,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r1, [pc, #100] @ (295ae4 ) │ │ │ │ ldr r2, [pc, #104] @ (295ae8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (295aec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f40c │ │ │ │ + bl 72f27c │ │ │ │ cbz r0, 295ac6 │ │ │ │ ldr r2, [pc, #80] @ (295af0 ) │ │ │ │ ldr r3, [pc, #60] @ (295ae0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -8382,28 +8382,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r1, #210 @ 0xd2 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [sl, #113] @ 0x71 │ │ │ │ - adds r4, #104 @ 0x68 │ │ │ │ + @ instruction: 0xf7620071 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r2, [r6, #8] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r1, #154 @ 0x9a │ │ │ │ lsls r4, r6, #3 │ │ │ │ │ │ │ │ 00295af4 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -8469,16 +8469,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (295bfc ) │ │ │ │ - bl 733474 │ │ │ │ - bl 72f400 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f270 │ │ │ │ ldr r3, [pc, #84] @ (295c00 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 295bc8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8499,62 +8499,62 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 295bb4 │ │ │ │ ldr r0, [pc, #44] @ (295c0c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7ea0071 │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + @ instruction: 0xf6520071 │ │ │ │ + adds r1, #196 @ 0xc4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295c10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (295cac ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336f0 │ │ │ │ + bl 733560 │ │ │ │ ldr r2, [pc, #132] @ (295cb0 ) │ │ │ │ ldr r1, [pc, #132] @ (295cb4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 295c86 │ │ │ │ cbz r4, 295c98 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733288 │ │ │ │ + bl 7330f8 │ │ │ │ cbz r0, 295c70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336dc │ │ │ │ + bl 73354c │ │ │ │ cbnz r0, 295c70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -8580,26 +8580,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (295cc4 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf74e0071 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + subs.w r0, r6, #15794176 @ 0xf10000 │ │ │ │ + adds r1, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [pc, #144] @ (295d48 ) │ │ │ │ + mov ip, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r1, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295cc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8607,15 +8607,15 @@ │ │ │ │ bl 297794 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (295d44 ) │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336f0 │ │ │ │ + bl 733560 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 295d04 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 28bf80 │ │ │ │ cbnz r0, 295d18 │ │ │ │ mov r0, r5 │ │ │ │ @@ -8640,15 +8640,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf750006a │ │ │ │ + subs.w r0, r8, #15335424 @ 0xea0000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 295dbc │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #96] @ (295dc0 ) │ │ │ │ @@ -8656,49 +8656,49 @@ │ │ │ │ ldr r1, [pc, #96] @ (295dc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336e8 │ │ │ │ + bl 733558 │ │ │ │ bl 295cc8 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 295da2 │ │ │ │ ldr r0, [pc, #60] @ (295dc8 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fc2c │ │ │ │ + bl 87fa9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28ba88 │ │ │ │ ldr r0, [pc, #40] @ (295dcc ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fc2c │ │ │ │ + bl 87fa9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf61a0071 │ │ │ │ - adds r1, #116 @ 0x74 │ │ │ │ + eor.w r0, r2, #15794176 @ 0xf10000 │ │ │ │ + cmp r7, #220 @ 0xdc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mov sl, lr │ │ │ │ + cmp r2, fp │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00295dd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8713,27 +8713,27 @@ │ │ │ │ cbz r3, 295e4a │ │ │ │ mov r4, r0 │ │ │ │ bl 297794 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 295c10 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 295e58 │ │ │ │ - bl 7336e8 │ │ │ │ + bl 733558 │ │ │ │ ldr r3, [pc, #112] @ (295e78 ) │ │ │ │ ldr r2, [pc, #112] @ (295e7c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (295e80 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #96] @ (295e84 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -8746,40 +8746,40 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (295e88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #48] @ (295e8c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ mov r0, r4 │ │ │ │ blx 28e178 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ nop │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r6, #78 @ 0x4e │ │ │ │ lsls r4, r6, #3 │ │ │ │ - sbc.w r0, lr, #15794176 @ 0xf10000 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xf3d60071 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mov r4, r8 │ │ │ │ + add ip, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #176] @ (295f38 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r1, #80 @ 0x50 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295e90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8825,72 +8825,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (295f68 ) │ │ │ │ bl 297794 │ │ │ │ - bl 7336f0 │ │ │ │ + bl 733560 │ │ │ │ ldr r1, [pc, #80] @ (295f6c ) │ │ │ │ ldr r2, [pc, #80] @ (295f70 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 295f3c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733a9c │ │ │ │ + bl 73390c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (295f74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fc2c │ │ │ │ + bl 87fa9c │ │ │ │ ldr r1, [pc, #36] @ (295f78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28d690 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28caa0 │ │ │ │ - cmp r6, r7 │ │ │ │ + bics r6, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - orrs.w r0, ip, #15794176 @ 0xf10000 │ │ │ │ - cmp r7, #184 @ 0xb8 │ │ │ │ + movt r0, #16497 @ 0x4071 │ │ │ │ + cmp r6, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r1, r4, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 296378 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (296060 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #204] @ (296064 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (296068 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 28bf04 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 29600a │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -8950,56 +8950,55 @@ │ │ │ │ ldr r1, [pc, #56] @ (296088 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ b.n 295fd4 │ │ │ │ nop │ │ │ │ - eor.w r0, lr, #15794176 @ 0xf10000 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + @ instruction: 0xf2f60071 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + vrev64. q0, │ │ │ │ + cmp r6, #250 @ 0xfa │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + cmp r7, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #34 @ 0x22 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #18 │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 0029608c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r3, [pc, #1540] @ 2966b0 │ │ │ │ ldr.w r2, [pc, #1540] @ 2966b4 │ │ │ │ ldr.w r1, [pc, #1540] @ 2966b8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 29636c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -9188,30 +9187,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (2966c4 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 29632e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 296192 │ │ │ │ ldr r3, [pc, #944] @ (2966c8 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (2966cc ) │ │ │ │ ldr r1, [pc, #944] @ (2966d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9270,15 +9269,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -9320,15 +9319,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28ba88 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2965f0 │ │ │ │ @@ -9343,15 +9342,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2963e0 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (2966e0 ) │ │ │ │ ldr r4, [pc, #564] @ (2966e4 ) │ │ │ │ @@ -9360,15 +9359,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (2966e8 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 29632e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 2961f2 │ │ │ │ ldr r3, [pc, #528] @ (2966ec ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -9376,15 +9375,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (2966f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 29632e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 296202 │ │ │ │ ldr r3, [pc, #500] @ (2966f8 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -9392,15 +9391,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (296700 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 29632e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -9425,15 +9424,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (29670c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 296466 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 296214 │ │ │ │ ldr r3, [pc, #392] @ (296710 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -9441,15 +9440,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (296718 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 29632e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 296224 │ │ │ │ ldr r3, [pc, #364] @ (29671c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -9457,15 +9456,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (296724 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 29632e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 296234 │ │ │ │ ldr r3, [pc, #336] @ (296728 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -9473,15 +9472,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (296730 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 29632e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 29664a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -9490,15 +9489,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 2963e0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 29664a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -9507,15 +9506,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2963e0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2963e0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -9523,15 +9522,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 2963e0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29651a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -9545,68 +9544,67 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 296434 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3700071 │ │ │ │ - cmp r6, #12 │ │ │ │ + rsbs r0, r8, #113 @ 0x71 │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r0, r7 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf1320071 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + cdp2 0, 10, cr0, cr0, cr5, {3} │ │ │ │ + vshr.s16 q0, , #6 │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r4, #220 @ 0xdc │ │ │ │ + cmp r3, #68 @ 0x44 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add.w r0, r6, #113 @ 0x71 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + vqadd.s32 q8, q7, │ │ │ │ + cmp r4, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r4, #188 @ 0xbc │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vshr.s16 q8, , #12 │ │ │ │ - cmp r3, #134 @ 0x86 │ │ │ │ + mrc 0, 1, r0, cr12, cr1, {3} │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vqadd.s64 q8, q1, │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + ldcl 0, cr0, [sl, #452] @ 0x1c4 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vqadd.s8 q8, q2, │ │ │ │ - cmp r4, #34 @ 0x22 │ │ │ │ + stc 0, cr0, [ip, #452]! @ 0x1c4 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vqadd.s16 q0, q6, │ │ │ │ - cmp r4, #54 @ 0x36 │ │ │ │ + stc 0, cr0, [r4, #452] @ 0x1c4 │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mcr 0, 6, r0, cr0, cr1, {3} │ │ │ │ - cmp r4, #194 @ 0xc2 │ │ │ │ + stc 0, cr0, [r8, #-452]! @ 0xfffffe3c │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mrc 0, 4, r0, cr6, cr1, {3} │ │ │ │ - cmp r3, #236 @ 0xec │ │ │ │ + ldcl 0, cr0, [lr], #452 @ 0x1c4 │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r0, #180 @ 0xb4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mcr 0, 3, r0, cr14, cr1, {3} │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + ldcl 0, cr0, [r6], {113} @ 0x71 │ │ │ │ + cmp r2, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r0, #140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mcr 0, 2, r0, cr6, cr1, {3} │ │ │ │ - cmp r4, #12 │ │ │ │ + stc 0, cr0, [lr], #452 @ 0x1c4 │ │ │ │ + cmp r2, #116 @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296734 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -9619,25 +9617,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (296978 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #532] @ (29697c ) │ │ │ │ ldr r2, [pc, #536] @ (296980 ) │ │ │ │ ldr r1, [pc, #536] @ (296984 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2967f2 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -9663,27 +9661,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 29678a │ │ │ │ ldr r3, [pc, #444] @ (296988 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #436] @ (29698c ) │ │ │ │ ldr r2, [pc, #440] @ (296990 ) │ │ │ │ ldr r1, [pc, #440] @ (296994 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 296894 │ │ │ │ ldr r3, [pc, #420] @ (296998 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (29699c ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -9698,21 +9696,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 296920 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2968f2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #368] @ (2969a0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 296860 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 2968ce │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2968be │ │ │ │ cmp r4, #6 │ │ │ │ @@ -9729,27 +9727,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296852 │ │ │ │ ldr r3, [pc, #312] @ (2969a4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #300] @ (2969a8 ) │ │ │ │ ldr r2, [pc, #304] @ (2969ac ) │ │ │ │ ldr r1, [pc, #304] @ (2969b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (2969b4 ) │ │ │ │ ldr r3, [pc, #216] @ (296974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -9787,105 +9785,105 @@ │ │ │ │ bne.n 29680a │ │ │ │ b.n 296858 │ │ │ │ ldr r3, [pc, #176] @ (2969a4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #180] @ (2969b8 ) │ │ │ │ ldr r2, [pc, #180] @ (2969bc ) │ │ │ │ ldr r1, [pc, #184] @ (2969c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 296894 │ │ │ │ ldr r3, [pc, #100] @ (296988 ) │ │ │ │ ldr r4, [pc, #160] @ (2969c4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #148] @ (2969c8 ) │ │ │ │ ldr r1, [pc, #148] @ (2969cc ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 296894 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #120] @ (2969d0 ) │ │ │ │ ldr r2, [pc, #120] @ (2969d4 ) │ │ │ │ ldr r1, [pc, #124] @ (2969d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ b.n 296852 │ │ │ │ nop │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #230 @ 0xe6 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - ldc 0, cr0, [sl], #452 @ 0x1c4 │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + @ instruction: 0xeb220071 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vst1.8 {d0[3]}, [r2], r5 │ │ │ │ + @ instruction: 0xf7ea0065 │ │ │ │ str r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 7, r0, sl, cr1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + @ instruction: 0xeab20071 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r7, #254 @ 0xfe │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc 0, cr0, [sl], #-452 @ 0xfffffe3c │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + eors.w r0, r2, r1, ror #1 │ │ │ │ + movs r5, #38 @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str.w r0, [r0, #101] @ 0x65 │ │ │ │ + @ instruction: 0xf7280065 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r6, r1, ror #1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + and.w r0, lr, r1, ror #1 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r3, #162 @ 0xa2 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - adds.w r0, ip, r1, ror #1 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + @ instruction: 0xe9840071 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r0, #248 @ 0xf8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xeaea0071 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + ldrd r0, r0, [r2, #-452] @ 0x1c4 │ │ │ │ + movs r5, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xeac80071 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + ldmdb r0!, {r0, r4, r5, r6} │ │ │ │ + movs r3, #204 @ 0xcc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf7900065 │ │ │ │ + @ instruction: 0xf5f80065 │ │ │ │ │ │ │ │ 002969dc : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ @@ -9959,15 +9957,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (296ae0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9978,27 +9976,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (296aec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 296aa2 │ │ │ │ bl 28e278 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9940071 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + b.n 296ad4 │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strd r0, r0, [r6, #-452]! @ 0x1c4 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + b.n 296a84 │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (296b04 ) │ │ │ │ ldr r2, [pc, #20] @ (296b08 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (296b0c ) │ │ │ │ @@ -10006,22 +10006,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #22 │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (296b1c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ nop │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (296b74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -10041,44 +10041,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 295b18 │ │ │ │ movs r1, #6 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #42 @ 0x2a │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296b80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (296bbc ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 879410 │ │ │ │ + bl 879280 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 879410 │ │ │ │ + bl 879280 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 879410 │ │ │ │ + b.w 879280 │ │ │ │ nop │ │ │ │ strb r2, [r6, r5] │ │ │ │ lsls r3, r0, #4 │ │ │ │ │ │ │ │ 00296bc0 : │ │ │ │ ldr r3, [pc, #20] @ (296bd8 ) │ │ │ │ ldr r2, [pc, #24] @ (296bdc ) │ │ │ │ @@ -10094,28 +10094,28 @@ │ │ │ │ bx r3 │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r4] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r1, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296be8 : │ │ │ │ ldr r0, [pc, #12] @ (296bf8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (296bfc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ strb r6, [r2, r4] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + movs r0, #232 @ 0xe8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296c00 : │ │ │ │ ldr r3, [pc, #40] @ (296c2c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 296c22 │ │ │ │ @@ -10227,33 +10227,33 @@ │ │ │ │ nop │ │ │ │ subs r0, r5, #7 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r2] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + movs r7, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r3, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r6, #3 │ │ │ │ strb r6, [r5, r1] │ │ │ │ lsls r3, r0, #4 │ │ │ │ str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - b.n 296cd0 │ │ │ │ + b.n 2969a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + subs r2, r7, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296cac │ │ │ │ + b.n 29697c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r1, #122 @ 0x7a │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r0, #96 @ 0x60 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296d34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10300,15 +10300,15 @@ │ │ │ │ nop │ │ │ │ subs r2, r6, #3 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, r6] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r2, [r0, r6] │ │ │ │ lsls r3, r0, #4 │ │ │ │ str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r6, #3 │ │ │ │ │ │ │ │ 00296dc0 : │ │ │ │ @@ -10415,15 +10415,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, r2, #0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ strh r6, [r3, r2] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r4, r6, #7 │ │ │ │ + subs r4, r3, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ ... │ │ │ │ │ │ │ │ 00296ed0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10546,15 +10546,15 @@ │ │ │ │ bgt.n 296fea │ │ │ │ ldr r0, [pc, #116] @ (297074 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (297078 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -10580,35 +10580,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r2, #4 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r6] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r2, r1, #4 │ │ │ │ + adds r2, r6, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r5] │ │ │ │ lsls r3, r0, #4 │ │ │ │ str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r6, #3 │ │ │ │ str r2, [r6, r4] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r4, r1, #2 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r0, [r0, r4] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - subs r2, r5, #1 │ │ │ │ + adds r2, r2, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296970 │ │ │ │ + b.n 297640 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r6, r5, #0 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297088 : │ │ │ │ ldr r2, [pc, #104] @ (2970f4 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (2970f8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -10639,30 +10639,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 879548 │ │ │ │ + bl 8793b8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r6 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, r0] │ │ │ │ lsls r3, r0, #4 │ │ │ │ - adds r2, r4, #6 │ │ │ │ + adds r2, r1, #0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297108 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -10695,15 +10695,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 297126 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (2971d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 297126 │ │ │ │ ldr r3, [pc, #108] @ (2971dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (2971e0 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -10743,25 +10743,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #832] @ (297510 ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r2, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #154 @ 0x9a │ │ │ │ + movs r2, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r7, [pc, #488] @ (2973d0 ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, #3 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002971f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -10821,45 +10821,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 297220 │ │ │ │ ldr r0, [pc, #80] @ (2972c8 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 29724a │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 879508 │ │ │ │ + bl 879378 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29724a │ │ │ │ nop │ │ │ │ subs r6, r6, r0 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r6, [pc, #968] @ (297678 ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r1, #62 @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r6, [pc, #728] @ (297598 ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ adds r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #40 @ 0x28 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002972cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10953,15 +10953,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29743e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 29741e │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -10977,20 +10977,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2973b2 │ │ │ │ ldr r1, [pc, #96] @ (297464 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r0, [pc, #84] @ (297468 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 879548 │ │ │ │ + b.w 8793b8 │ │ │ │ bl 523940 │ │ │ │ bl 296f0c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 297088 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -11000,22 +11000,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 2973c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ adds r6, r7, r2 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + adds r4, r0, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + adds r6, r1, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r4, [pc, #952] @ (297824 ) │ │ │ │ lsls r3, r0, #4 │ │ │ │ │ │ │ │ 0029746c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -11083,25 +11083,25 @@ │ │ │ │ bpl.n 2974d0 │ │ │ │ ldr r0, [pc, #32] @ (29753c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2974d0 │ │ │ │ asrs r0, r6, #30 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + subs r2, r0, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297540 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11138,25 +11138,25 @@ │ │ │ │ bpl.n 297572 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (2975bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 297572 │ │ │ │ asrs r0, r5, #27 │ │ │ │ lsls r4, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + subs r0, r6, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002975c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11340,15 +11340,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 868b28 │ │ │ │ + b.w 868998 │ │ │ │ asrs r6, r7, #19 │ │ │ │ lsls r4, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -11436,15 +11436,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868b28 │ │ │ │ + bl 868998 │ │ │ │ b.n 297840 │ │ │ │ nop │ │ │ │ asrs r2, r1, #16 │ │ │ │ lsls r4, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ @@ -11481,15 +11481,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868b28 │ │ │ │ + bl 868998 │ │ │ │ b.n 2978b0 │ │ │ │ nop │ │ │ │ asrs r2, r3, #14 │ │ │ │ lsls r4, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ @@ -11525,15 +11525,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868b28 │ │ │ │ + bl 868998 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -11672,23 +11672,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r4, r3, #1 │ │ │ │ + subs r4, r0, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + subs r6, r0, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (297bb0 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -11713,15 +11713,15 @@ │ │ │ │ bl 29799c │ │ │ │ cmp r6, fp │ │ │ │ bge.n 297b4e │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr r1, [pc, #140] @ (297bb4 ) │ │ │ │ ldr r3, [pc, #140] @ (297bb8 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -11771,25 +11771,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r0, r1, r5 │ │ │ │ + adds r0, r6, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + adds r2, r7, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r5, r3 │ │ │ │ + adds r2, r2, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r3, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -11988,17 +11988,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #30 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #27 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r4, r2, r4 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297dd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -12074,15 +12074,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #25 │ │ │ │ lsls r4, r6, #3 │ │ │ │ lsrs r0, r6, #23 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - adds r6, r5, r1 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297e98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -12220,23 +12220,23 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #22 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #28 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r6, r5, #17 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - bmi.n 297fc0 │ │ │ │ + bcc.n 298090 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r0, #29 │ │ │ │ + asrs r0, r5, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00298034 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12324,33 +12324,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #15 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #14 │ │ │ │ lsls r4, r6, #3 │ │ │ │ - asrs r4, r4, #26 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bcc.n 2980d4 │ │ │ │ + bcs.n 2981a4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r2, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (29813c ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strh r4, [r7, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -12488,15 +12488,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #9 │ │ │ │ lsls r4, r6, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r0, r5, #7 │ │ │ │ lsls r4, r6, #3 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -12636,21 +12636,21 @@ │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #4 │ │ │ │ lsls r4, r6, #3 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r5, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r2, r4, #2 │ │ │ │ lsls r4, r6, #3 │ │ │ │ add r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00298414 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -12816,47 +12816,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r2, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002985c8 : │ │ │ │ ldr r3, [pc, #4] @ (2985d0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2984f8 │ │ │ │ nop │ │ │ │ - asrs r2, r0, #8 │ │ │ │ + asrs r2, r5, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002985d4 : │ │ │ │ ldr r3, [pc, #4] @ (2985dc ) │ │ │ │ add r3, pc │ │ │ │ b.n 2984f8 │ │ │ │ nop │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (2985f8 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #648] @ (298884 ) │ │ │ │ + ldr r6, [pc, #40] @ (298624 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -12872,17 +12872,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (298634 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - asrs r6, r0, #7 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r0, #7 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00298638 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -12965,19 +12965,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00298724 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -13056,15 +13056,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ lsls r3, r0, #4 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsls r2, r7, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2988b8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -13674,23 +13674,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (298e88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r2, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r0, #8 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -13775,29 +13775,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 28b764 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r5!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ + lsls r6, r7, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsls r4, r5, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r7, #4 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -14761,51 +14761,50 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldc2l 0, cr0, [ip], #-972 @ 0xfffffc34 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb7a00f3 │ │ │ │ - bkpt 0x00dc │ │ │ │ + pop {r2, r6, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r2, r2, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bkpt 0x0044 │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + lsls r2, r6, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cbnz r6, 299adc │ │ │ │ + vmla.i16 q8, q6, d0[2] │ │ │ │ + cbnz r6, 299ab6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vhadd.u q0, q0, q8 │ │ │ │ - cdp2 0, 8, cr0, cr6, cr0, {3} │ │ │ │ - cbnz r6, 299ae2 │ │ │ │ + ldc2 0, cr0, [r8, #384] @ 0x180 │ │ │ │ + stc2l 0, cr0, [lr], #384 @ 0x180 │ │ │ │ + cbnz r6, 299abc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vhadd.u q0, q2, q8 │ │ │ │ - cdp2 0, 6, cr0, cr14, cr0, {3} │ │ │ │ - cbnz r2, 299ae8 │ │ │ │ + ldc2 0, cr0, [ip, #384] @ 0x180 │ │ │ │ + ldc2l 0, cr0, [r6], {96} @ 0x60 │ │ │ │ + cbnz r2, 299ac2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vhadd.u32 q0, q6, q8 │ │ │ │ - cdp2 0, 11, cr0, cr0, cr0, {3} │ │ │ │ - cbnz r4, 299aec │ │ │ │ + ldc2 0, cr0, [r4, #384] @ 0x180 │ │ │ │ + ldc2 0, cr0, [r8, #-384] @ 0xfffffe80 │ │ │ │ + cbnz r4, 299ac6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cdp2 0, 3, cr0, cr8, cr0, {3} │ │ │ │ - revsh r6, r5 │ │ │ │ + stc2 0, cr0, [r0], #384 @ 0x180 │ │ │ │ + cbnz r6, 299ac8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cdp2 0, 2, cr0, cr2, cr0, {3} │ │ │ │ - revsh r4, r3 │ │ │ │ + stc2 0, cr0, [sl], {96} @ 0x60 │ │ │ │ + cbnz r4, 299acc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cdp2 0, 1, cr0, cr0, cr0, {3} │ │ │ │ - revsh r0, r1 │ │ │ │ + ldc2l 0, cr0, [r8], #-384 @ 0xfffffe80 │ │ │ │ + cbnz r0, 299ad0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cdp2 0, 5, cr0, cr10, cr0, {3} │ │ │ │ - cdp2 0, 7, cr0, cr6, cr0, {3} │ │ │ │ + stc2l 0, cr0, [r2], {96} @ 0x60 │ │ │ │ + ldc2l 0, cr0, [lr], {96} @ 0x60 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 29a56c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ ldr.w r4, [pc, #2700] @ 29a570 │ │ │ │ @@ -15752,47 +15751,47 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ adcs.w r0, r4, #243 @ 0xf3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, r6, #243 @ 0xf3 │ │ │ │ - cbz r0, 29a5f0 │ │ │ │ + sxth r0, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf7060060 │ │ │ │ - @ instruction: 0xf71e0060 │ │ │ │ - cbz r2, 29a5d6 │ │ │ │ + sbc.w r0, lr, #14680064 @ 0xe00000 │ │ │ │ + @ instruction: 0xf5860060 │ │ │ │ + cbz r2, 29a5b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf7000060 │ │ │ │ - @ instruction: 0xf66a0060 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sbc.w r0, r8, #14680064 @ 0xe00000 │ │ │ │ + @ instruction: 0xf4d20060 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bics.w r0, r6, #14680064 @ 0xe00000 │ │ │ │ - orrs.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xf29e0060 │ │ │ │ + @ instruction: 0xf2ba0060 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ands.w r0, r4, #14680064 @ 0xe00000 │ │ │ │ - @ instruction: 0xf36a0060 │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + @ instruction: 0xf27c0060 │ │ │ │ + rsbs r0, r2, #96 @ 0x60 │ │ │ │ + add r6, sp, #544 @ 0x220 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ands.w r0, r6, #14680064 @ 0xe00000 │ │ │ │ - @ instruction: 0xf3500060 │ │ │ │ - add sp, #16 │ │ │ │ + @ instruction: 0xf27e0060 │ │ │ │ + subs.w r0, r8, #96 @ 0x60 │ │ │ │ + add r6, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - and.w r0, lr, #14680064 @ 0xe00000 │ │ │ │ - @ instruction: 0xf3920060 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + @ instruction: 0xf2760060 │ │ │ │ + @ instruction: 0xf1fa0060 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf31a0060 │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + @ instruction: 0xf1820060 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf3040060 │ │ │ │ - add r7, sp, #760 @ 0x2f8 │ │ │ │ + sbc.w r0, ip, #96 @ 0x60 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf2f20060 │ │ │ │ + adcs.w r0, sl, #96 @ 0x60 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 29b134 │ │ │ │ mov r8, r0 │ │ │ │ @@ -16798,51 +16797,56 @@ │ │ │ │ blx 28b764 │ │ │ │ b.n 29adcc │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 29ab74 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 29b52c ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 29b2cc ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xeb300060 │ │ │ │ - adc.w r0, r8, r0, asr #1 │ │ │ │ - add r7, pc, #240 @ (adr r7, 29b240 ) │ │ │ │ + @ instruction: 0xe9980060 │ │ │ │ + @ instruction: 0xe9b00060 │ │ │ │ + add r5, pc, #656 @ (adr r5, 29b3e0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - orns r0, r0, r0, asr #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, 29b390 ) │ │ │ │ + @ instruction: 0xe8d80060 │ │ │ │ + add r4, pc, #984 @ (adr r4, 29b530 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - orrs.w r0, r4, r0, asr #1 │ │ │ │ - @ instruction: 0xe9be0060 │ │ │ │ - add r4, pc, #752 @ (adr r4, 29b454 ) │ │ │ │ + ldmia.w ip!, {r5, r6} │ │ │ │ + @ instruction: 0xe8260060 │ │ │ │ + add r3, pc, #144 @ (adr r3, 29b1f4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strex r0, r0, [lr, #384] @ 0x180 │ │ │ │ - strd r0, r0, [sl], #-384 @ 0x180 │ │ │ │ - add r4, pc, #328 @ (adr r4, 29b2b8 ) │ │ │ │ + b.n 29aed4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + b.n 29af10 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + add r2, pc, #744 @ (adr r2, 29b458 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xe82c0060 │ │ │ │ - b.n 29b07c │ │ │ │ + b.n 29ae9c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + b.n 29ad4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #232 @ (adr r4, 29b264 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 29b404 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xe8300060 │ │ │ │ - b.n 29b058 │ │ │ │ + b.n 29aeb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #120 @ (adr r4, 29b200 ) │ │ │ │ + b.n 29ad28 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + add r2, pc, #536 @ (adr r2, 29b3a0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xe8280060 │ │ │ │ - b.n 29b0e8 │ │ │ │ + b.n 29aeac │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + b.n 29adb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #24 @ (adr r4, 29b1ac ) │ │ │ │ + add r2, pc, #440 @ (adr r2, 29b34c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29b00c │ │ │ │ + b.n 29acdc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #976 @ (adr r3, 29b56c ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 29b30c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29aff0 │ │ │ │ + b.n 29acc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 29bc48 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -17795,61 +17799,61 @@ │ │ │ │ nop │ │ │ │ bge.n 29bb4c │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bls.n 29bd48 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29bc90 │ │ │ │ + udf #130 @ 0x82 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29bcc4 │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29bc94 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + ble.n 29bc3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 29bd24 │ │ │ │ + blt.n 29bbf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ble.n 29bd60 │ │ │ │ + blt.n 29bc30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 29bcec │ │ │ │ + blt.n 29bbbc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 29bb9c │ │ │ │ + bge.n 29bc6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 29bd00 │ │ │ │ + blt.n 29bbd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 29bd78 │ │ │ │ + bge.n 29bc48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 29bcfc │ │ │ │ + blt.n 29bbcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 29bc08 │ │ │ │ + blt.n 29bcd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 29bd20 │ │ │ │ + bge.n 29bbf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 29bcfc │ │ │ │ + bge.n 29bbcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 29bce0 │ │ │ │ + bge.n 29bdb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 29bd9c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -17935,17 +17939,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - blt.n 29bce4 │ │ │ │ + bls.n 29bdb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -19728,61 +19732,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (29d2e4 ) │ │ │ │ ldr r0, [pc, #104] @ (29d2e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r6, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r1, #24] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r5!, {r1} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r0, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r1, #22] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r3, #20] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -19861,15 +19865,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19890,15 +19894,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29d5ce │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20629,49 +20633,49 @@ │ │ │ │ nop │ │ │ │ cbnz r0, 29dbe4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6e4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + itte al │ │ │ │ + lslal r0, r4, #1 │ │ │ │ + bkpt 0x00de │ │ │ │ + lsl r0, r4, #1 │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + bkpt 0x0086 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + bkpt 0x009e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, #6] │ │ │ │ + ldrb r0, [r4, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + cbnz r4, 29dc60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + strb r0, [r6, #31] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + cbnz r2, 29dc92 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r2, r4, pc} │ │ │ │ + cbnz r6, 29dc76 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + cbnz r4, 29dc60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #5] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + revsh r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 29e590 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -20755,15 +20759,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -20784,15 +20788,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29df38 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -21552,41 +21556,41 @@ │ │ │ │ ... │ │ │ │ add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - strb r4, [r3, #14] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r6, #12] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r7, #0] │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r2, 29e62e │ │ │ │ + sxth r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r6, 29e638 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r6, 29e60a │ │ │ │ + cbz r6, 29e5e4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r0, 29e63c │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 29e620 │ │ │ │ + cbz r4, 29e5fa │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #36] @ (29e5fc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (29e600 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -21597,21 +21601,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (29e608 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sxtb r6, r3 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -21787,23 +21791,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (29e80c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sub sp, #368 @ 0x170 │ │ │ │ + add r7, sp, #272 @ 0x110 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 29e896 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -21866,17 +21870,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -22044,21 +22048,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 28b764 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -22156,17 +22160,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + str r4, [r1, #124] @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -22281,17 +22285,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -22377,17 +22381,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ee14 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 28b764 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -22617,19 +22621,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29efd6 │ │ │ │ b.n 29ef36 │ │ │ │ nop │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #552 @ 0x228 │ │ │ │ + add r7, pc, #968 @ (adr r7, 29f458 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r6, pc, #824 @ (adr r6, 29f3cc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22860,19 +22864,19 @@ │ │ │ │ bne.n 29f212 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29f238 │ │ │ │ b.n 29f1b4 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r7, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, pc, #160 @ (adr r7, 29f3ac ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 29f54c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #16 @ (adr r6, 29f320 ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 29f4c0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -23145,19 +23149,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 29f520 │ │ │ │ b.n 29f45e │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, pc, #256 @ (adr r4, 29f700 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 29f8a0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #112 @ (adr r3, 29f674 ) │ │ │ │ + add r1, pc, #528 @ (adr r1, 29f814 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -23388,19 +23392,19 @@ │ │ │ │ bne.n 29f782 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29f7a8 │ │ │ │ b.n 29f724 │ │ │ │ - ldrb r6, [r4, r5] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, pc, #736 @ (adr r1, 29fb5c ) │ │ │ │ + add r0, pc, #128 @ (adr r0, 29f8fc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #592 @ (adr r0, 29fad0 ) │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -23835,19 +23839,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 29fbd0 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 29fa70 │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -24081,25 +24085,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2a005c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r3, r4] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -24161,15 +24165,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a01b6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24811,57 +24815,57 @@ │ │ │ │ ... │ │ │ │ ldrh r2, [r7, #28] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #14] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - str r2, [r0, r1] │ │ │ │ + ldr r6, [pc, #680] @ (2a0a68 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #576] @ 0x240 │ │ │ │ + str r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #440] @ (2a0984 ) │ │ │ │ + ldr r4, [pc, #856] @ (2a0b24 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r1, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #128] @ (2a0854 ) │ │ │ │ + ldr r4, [pc, #544] @ (2a09f4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #744] @ (2a0ac8 ) │ │ │ │ + ldr r4, [pc, #136] @ (2a0868 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r1, [sp, #784] @ 0x310 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #288] @ 0x120 │ │ │ │ + ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #656] @ (2a0a7c ) │ │ │ │ + ldr r4, [pc, #48] @ (2a081c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #840] @ 0x348 │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #520] @ (2a0a00 ) │ │ │ │ + ldr r3, [pc, #936] @ (2a0ba0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2a0810 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a0814 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - ldr r5, [pc, #88] @ (2a086c ) │ │ │ │ + ldr r3, [pc, #504] @ (2a0a0c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 2a1070 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -24928,15 +24932,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 2a09ae │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -25616,41 +25620,41 @@ │ │ │ │ ... │ │ │ │ strh r6, [r0, #32] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #14] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - blx r7 │ │ │ │ + mov r0, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp lr, r7 │ │ │ │ + add r6, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ + bics r6, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r4, #6] │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add ip, ip │ │ │ │ + muls r4, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r5, #6] │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add lr, r9 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #36] @ (2a10dc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (2a10e0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -25661,21 +25665,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (2a10e8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - add r0, ip │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r2, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, r9 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (2a14a8 ) │ │ │ │ @@ -25737,31 +25741,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -26006,27 +26010,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r6 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r2, #5] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - lsrs r0, r2 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r0 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r6, #28] │ │ │ │ + strh r4, [r3, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (2a14f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -26036,19 +26040,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b764 │ │ │ │ - ands r6, r6 │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2a151a │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -26526,23 +26530,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 2a1954 │ │ │ │ b.n 2a184e │ │ │ │ nop │ │ │ │ - subs r3, #186 @ 0xba │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r5, #27] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 2a26c4 │ │ │ │ @@ -27620,25 +27624,25 @@ │ │ │ │ b.n 2a2040 │ │ │ │ strb r2, [r3, #7] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - subs r0, #36 @ 0x24 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r5, #242 @ 0xf2 │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a2f90 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 2a2702 │ │ │ │ @@ -28737,77 +28741,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (2a33e8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - cmp r6, #18 │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r5, #24 │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r4, #46 @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r1, #202 @ 0xca │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r1, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r2, #104] @ 0x68 │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r1, #92] @ 0x5c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + movs r0, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ + str r2, [r0, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r0, #208 @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r5, #96] @ 0x60 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #42 @ 0x2a │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r6, #96] @ 0x60 │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r6, #80] @ 0x50 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #208 @ 0xd0 │ │ │ │ + movs r0, #56 @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r0, #80] @ 0x50 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a3406 │ │ │ │ @@ -29158,19 +29162,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a37fc ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 28b764 │ │ │ │ - adds r4, r6, #6 │ │ │ │ + adds r4, r3, #0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + subs r6, r3, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -29455,19 +29459,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a3b68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r1, r7 │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r3, r5] │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 2a3ba6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -29531,17 +29535,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 28b764 │ │ │ │ bl 2a14cc │ │ │ │ - adds r6, r1, r4 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -29673,17 +29677,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a3d80 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 28b764 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29872,21 +29876,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a3fa8 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 28b764 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r5, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r7, r4] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r6, #15 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -30001,21 +30005,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a40ea │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -30046,15 +30050,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a4170 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -30063,21 +30067,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -30171,24 +30175,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 2a42e6 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -30255,22 +30259,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -30653,15 +30657,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 28b764 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 2a44e4 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2a4962 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -30796,19 +30800,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 2a46aa │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2a46c0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - lsrs r4, r6, #19 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + ldr r7, [pc, #920] @ (2a4d68 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + ldr r6, [pc, #552] @ (2a4bfc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmn r6, r7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -31152,21 +31156,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a4dbc ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 28b764 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r7, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [pc, #792] @ (2a50d0 ) │ │ │ │ + ldr r1, [pc, #184] @ (2a4e70 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [pc, #696] @ (2a5078 ) │ │ │ │ + ldr r1, [pc, #88] @ (2a4e18 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -31264,17 +31268,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a4ed0 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 28b764 │ │ │ │ - lsls r6, r3, #25 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [pc, #584] @ (2a511c ) │ │ │ │ + @ instruction: 0x47fa │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -31365,17 +31369,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a4fd0 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 28b764 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #584] @ (2a521c ) │ │ │ │ + mov sl, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31567,21 +31571,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 28b764 │ │ │ │ subs r4, #66 @ 0x42 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r3, #56 @ 0x38 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bx fp │ │ │ │ + cmp sl, r8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31756,21 +31760,20 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 28b764 │ │ │ │ subs r2, #8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #11 │ │ │ │ + lsls r6, r6, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - lsls r6, r6, #4 │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - cmp r2, fp │ │ │ │ + vshr.u16 q0, q8, #2 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -32395,21 +32398,21 @@ │ │ │ │ ldr r1, [pc, #32] @ (2a5b14 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 28b764 │ │ │ │ - @ instruction: 0xfa3a0070 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + strh.w r0, [r2, #112] @ 0x70 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #136 @ 0x88 │ │ │ │ + subs r3, #240 @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xfa240070 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + strb.w r0, [ip, #112] @ 0x70 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (2a5c60 ) │ │ │ │ @@ -32534,22 +32537,22 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ adds r1, #14 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c20070 │ │ │ │ + strh.w r0, [sl, r0, lsl #3] │ │ │ │ adds r0, #178 @ 0xb2 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - vld4.16 {d16-d19}, [lr :256], r0 │ │ │ │ - vld4.16 {d0-d3}, [r2 :256], r0 │ │ │ │ - vst4.16 {d0-d3}, [ip :256], r0 │ │ │ │ - str.w r0, [ip, #112] @ 0x70 │ │ │ │ - subs r4, #240 @ 0xf0 │ │ │ │ + @ instruction: 0xf7d60070 │ │ │ │ + @ instruction: 0xf78a0070 │ │ │ │ + @ instruction: 0xf7740070 │ │ │ │ + @ instruction: 0xf7340070 │ │ │ │ + subs r3, #88 @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -32642,17 +32645,17 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str??.w r0, [r8, r0, lsl #3] │ │ │ │ - @ instruction: 0xf78e0070 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + @ instruction: 0xf6d00070 │ │ │ │ + @ instruction: 0xf5f60070 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -32749,21 +32752,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a5ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf67c0070 │ │ │ │ - subs r1, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xf4e40070 │ │ │ │ + subs r0, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf6620070 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + @ instruction: 0xf4ca0070 │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #16 │ │ │ │ + subs r0, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -32910,21 +32913,21 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4e20070 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + @ instruction: 0xf34a0070 │ │ │ │ + adds r6, #220 @ 0xdc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + adds r6, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf4ce0070 │ │ │ │ - subs r0, #2 │ │ │ │ + @ instruction: 0xf3360070 │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -33077,33 +33080,33 @@ │ │ │ │ ldr r0, [pc, #56] @ (2a6230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3740070 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + rsbs r0, ip, #112 @ 0x70 │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #164 @ 0xa4 │ │ │ │ + adds r5, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf35a0070 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + rsb r0, r2, #112 @ 0x70 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf33c0070 │ │ │ │ - adds r7, #50 @ 0x32 │ │ │ │ + sub.w r0, r4, #112 @ 0x70 │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf3260070 │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xf18e0070 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -33285,19 +33288,19 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - sbc.w r0, r6, #112 @ 0x70 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + vshr.s8 q8, q8, #2 │ │ │ │ + adds r3, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf0f40070 │ │ │ │ - adds r4, #40 @ 0x28 │ │ │ │ + vqadd.s16 q8, q6, q8 │ │ │ │ + adds r2, #144 @ 0x90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -33376,15 +33379,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a80070 │ │ │ │ + vqadd.s16 q0, q0, q8 │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33464,15 +33467,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #228 @ 0xe4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q0, q8, #12 │ │ │ │ + mrc 0, 0, r0, cr12, cr0, {3} │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33550,15 +33553,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 6, r0, cr0, cr0, {3} │ │ │ │ + stc 0, cr0, [r8, #-448]! @ 0xfffffe40 │ │ │ │ movs r5, #80 @ 0x50 │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33640,15 +33643,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r5, #0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr, #448] @ 0x1c0 │ │ │ │ + ldc 0, cr0, [r6], #-448 @ 0xfffffe40 │ │ │ │ movs r4, #86 @ 0x56 │ │ │ │ lsls r3, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -33850,36 +33853,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -33932,15 +33935,15 @@ │ │ │ │ b.n 2a692c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2a692c │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -34076,21 +34079,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a6d10 ) │ │ │ │ ldr r0, [pc, #28] @ (2a6d14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xe83e0070 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + b.n 2a6a54 │ │ │ │ + lsls r0, r6, #1 │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xe8240070 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + b.n 2a6a28 │ │ │ │ + lsls r0, r6, #1 │ │ │ │ + cmp r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (2a7020 ) │ │ │ │ @@ -34162,22 +34167,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a6df6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34205,28 +34210,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a6e74 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -34383,23 +34388,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a7076 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -34428,15 +34433,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 2a71fa │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 2a71f4 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -34445,15 +34450,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34661,29 +34666,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2a739c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2a7888 │ │ │ │ + b.n 2a7558 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ adds r6, r3, r4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a76ec │ │ │ │ + b.n 2a73bc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r5, #60 @ 0x3c │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -34725,15 +34730,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34754,15 +34759,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a7506 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -34899,25 +34904,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a7618 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + ble.n 2a755c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r3, #120 @ 0x78 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + ble.n 2a7530 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r2, #184 @ 0xb8 │ │ │ │ + movs r1, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r1, #60 @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2a77a4 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -34951,15 +34956,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -35067,27 +35072,27 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ asrs r2, r1, #24 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #21 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ble.n 2a77ac │ │ │ │ + bgt.n 2a787c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + subs r2, r2, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ asrs r2, r1, #19 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ble.n 2a76cc │ │ │ │ + blt.n 2a779c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r1, #22 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 2a7dc4 │ │ │ │ @@ -35147,15 +35152,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2a78ca │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -35615,41 +35620,41 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ asrs r4, r2, #17 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #10 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - bhi.n 2a7e40 │ │ │ │ + bvs.n 2a7d10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + subs r0, r0, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r4, r5 │ │ │ │ + adds r4, r1, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 2a7dec │ │ │ │ + bvs.n 2a7ebc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r3, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 2a7d6c │ │ │ │ + bvs.n 2a7e3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 2a7cf8 │ │ │ │ + bpl.n 2a7dc8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + adds r2, r3, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 2a7ecc │ │ │ │ + bpl.n 2a7d9c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r3, r2 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a7e08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -35679,19 +35684,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a7e6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 2a7df4 │ │ │ │ + bpl.n 2a7ec4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r3, r1 │ │ │ │ + adds r0, r0, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r6, r1 │ │ │ │ + adds r4, r3, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a7e70 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -36157,19 +36162,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a82c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 2a839c │ │ │ │ + beq.n 2a826c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r6, r7, #23 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r4, #29 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a82cc : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -36809,15 +36814,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #13 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r2, r0, #11 │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 002a89ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36893,15 +36898,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #9 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r2, r4, #7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 002a8a8c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 29b1a0 │ │ │ │ @@ -37191,15 +37196,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a8e18 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37845,58 +37850,58 @@ │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ ... │ │ │ │ vqadd.u16 q8, q11, q9 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [lr, #-968]! @ 0xfffffc38 │ │ │ │ - stmia r3!, {r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r5, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ - lsls r0, r6, #1 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r1!, {r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r7, #20 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r0, r2, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r0!, {r4} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r6, r7, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r1!, {r2, r3, r5} │ │ │ │ - lsls r0, r6, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + itet ge │ │ │ │ + lslge r0, r6, #1 │ │ │ │ + lsllt r4, r6, #14 │ │ │ │ + lslge r0, r4, #1 │ │ │ │ + lsls r0, r7, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + ite ls │ │ │ │ + lslls r0, r6, #1 │ │ │ │ + lslhi r2, r0, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ - lsls r0, r6, #1 │ │ │ │ - lsls r6, r7, #16 │ │ │ │ + lsls r2, r0, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ + itee vc │ │ │ │ + lslvc r0, r6, #1 │ │ │ │ + lslvs r6, r4, #10 │ │ │ │ + lslvs r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2a9488 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a948c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ - lsls r0, r6, #1 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + itte eq │ │ │ │ + lsleq r0, r6, #1 │ │ │ │ + lsleq r2, r7, #8 │ │ │ │ + lslne r0, r4, #1 │ │ │ │ │ │ │ │ 002a9490 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 2a956c │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ @@ -38183,15 +38188,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf52800f2 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors.w r0, r8, #7929856 @ 0x790000 │ │ │ │ │ │ │ │ 002a97d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -38256,15 +38261,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a992e │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -38904,47 +38909,47 @@ │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ ... │ │ │ │ orr.w r0, r2, #7929856 @ 0x790000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf26a00f2 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stc2 0, cr0, [r4], {95} @ 0x5f │ │ │ │ - ldc2 0, cr0, [ip], {95} @ 0x5f │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xfa6c005f │ │ │ │ + @ instruction: 0xfa84005f │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xfa2a005f │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + ldrb.w r0, [r2, #95] @ 0x5f │ │ │ │ + push {r4, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xfa3a005f │ │ │ │ - @ instruction: 0xfa56005f │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + strh.w r0, [r2, #95] @ 0x5f │ │ │ │ + ldrh.w r0, [lr, #95] @ 0x5f │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xfa4c005f │ │ │ │ - ldr??.w r0, [r0, #95] @ 0x5f │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + ldrh.w r0, [r4, #95] @ 0x5f │ │ │ │ + ldrh.w r0, [r8, pc, lsl #1] │ │ │ │ + push {r2, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xfa9a005f │ │ │ │ - ldr??.w r0, [sl, pc, lsl #1] │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + vst4.16 {d0-d3}, [r2 :64] │ │ │ │ + @ instruction: 0xf7c2005f │ │ │ │ + push {r1, r4, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh.w r0, [lr, pc, lsl #1] │ │ │ │ + @ instruction: 0xf7a6005f │ │ │ │ ldr r3, [pc, #16] @ (2a9f88 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a9f8c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr.w r0, [r2, #95] @ 0x5f │ │ │ │ + @ instruction: 0xf73a005f │ │ │ │ │ │ │ │ 002a9f90 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39055,35 +39060,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -40047,21 +40052,21 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 2aa762 │ │ │ │ nop │ │ │ │ stc 0, cr0, [lr], {242} @ 0xf2 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stlexd r2, r0, r0, [r6] │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mrc 0, 0, r0, cr2, cr15, {2} │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + ldcl 0, cr0, [sl], #-380 @ 0xfffffe84 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldcl 0, cr0, [r0, #380] @ 0x17c │ │ │ │ - stcl 0, cr0, [ip, #380]! @ 0x17c │ │ │ │ + ldc 0, cr0, [r8], #-380 @ 0xfffffe84 │ │ │ │ + mrrc 0, 5, r0, r4, cr15 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ mov r8, lr │ │ │ │ @@ -40152,32 +40157,32 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - add r0, sp, #488 @ 0x1e8 │ │ │ │ + add r6, pc, #904 @ (adr r6, 2ab0a8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stcl 0, cr0, [r8], #380 @ 0x17c │ │ │ │ - sub.w r0, r8, pc, lsr #1 │ │ │ │ - add r0, sp, #320 @ 0x140 │ │ │ │ + adcs.w r0, r0, pc, lsr #1 │ │ │ │ + ands.w r0, r0, pc, lsr #1 │ │ │ │ + add r6, pc, #736 @ (adr r6, 2ab00c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mrrc 0, 5, r0, sl, cr15 │ │ │ │ - rsbs r0, lr, pc, lsr #1 │ │ │ │ - add r0, sp, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xeac2005f │ │ │ │ + orr.w r0, r6, pc, lsr #1 │ │ │ │ + add r6, pc, #640 @ (adr r6, 2aafb8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sbc.w r0, ip, pc, lsr #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + ldrd r0, r0, [r4, #380] @ 0x17c │ │ │ │ + add r6, pc, #552 @ (adr r6, 2aaf68 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adcs.w r0, r8, pc, lsr #1 │ │ │ │ - sbcs.w r0, r0, pc, lsr #1 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ + strd r0, r0, [r0, #380] @ 0x17c │ │ │ │ + ldrd r0, r0, [r8, #380] @ 0x17c │ │ │ │ + add r6, pc, #472 @ (adr r6, 2aaf24 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adc.w r0, r2, pc, lsr #1 │ │ │ │ + @ instruction: 0xe9aa005f │ │ │ │ │ │ │ │ 002aad50 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ @@ -40303,35 +40308,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -41265,41 +41270,41 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2ab494 │ │ │ │ udf #212 @ 0xd4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #672 @ (adr r4, 2abc88 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 2aba28 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ blt.n 2ab920 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - add r4, pc, #288 @ (adr r4, 2abb10 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 2abcb0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, pc, #352 @ (adr r3, 2abb54 ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 2abcf4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2ab984 │ │ │ │ + b.n 2ab654 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2ab708 │ │ │ │ + b.n 2ab3d8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #912 @ (adr r2, 2abd90 ) │ │ │ │ + add r1, pc, #304 @ (adr r1, 2abb30 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #512 @ (adr r0, 2abc04 ) │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #32 @ (adr r0, 2aba28 ) │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + ble.n 2abacc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 10 │ │ │ │ + ble.n 2abb00 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -41887,51 +41892,51 @@ │ │ │ │ ldr r1, [pc, #80] @ (2ac0ec ) │ │ │ │ ldr r0, [pc, #84] @ (2ac0f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - blt.n 2ac04c │ │ │ │ + bge.n 2ac11c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 2ac088 │ │ │ │ + bge.n 2ac158 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bge.n 2ac138 │ │ │ │ + bhi.n 2ac008 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bls.n 2ac118 │ │ │ │ + bvc.n 2abfe8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 2ac024 │ │ │ │ + bvc.n 2ac0f4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bhi.n 2ac0c4 │ │ │ │ + bvc.n 2ac194 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2ac0bc │ │ │ │ + bvs.n 2ac18c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2ac0a0 │ │ │ │ + bvs.n 2ac170 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2ac07c │ │ │ │ + bvs.n 2ac14c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2ac05c │ │ │ │ + bvs.n 2ac12c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 2ac090 │ │ │ │ + bvs.n 2ac160 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ac0f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -42047,15 +42052,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2ac28a │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -43006,29 +43011,29 @@ │ │ │ │ b.w 2ac344 │ │ │ │ ldmia r3, {r2, r3, r5} │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + ldrh r4, [r0, #6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r1, #16] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r5, #14] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 2ad0e4 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2ad07c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -43451,45 +43456,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ad224 ) │ │ │ │ ldr r0, [pc, #72] @ (2ad228 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r5!, {r1} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r7, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r4!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r5!, {r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r7, #24] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ad22c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -43626,15 +43631,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2ad3f6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -44580,29 +44585,29 @@ │ │ │ │ nop │ │ │ │ cbnz r0, 2ade94 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + hlt 0x001c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + cbnz r4, 2adefa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r2, 2adef8 │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + strb r6, [r6, #27] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r5} │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + hlt 0x0024 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 2ae24e │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2ae1e6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -45027,45 +45032,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ae38c ) │ │ │ │ ldr r0, [pc, #72] @ (2ae390 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + strb r6, [r7, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + cbz r6, 2ae3da │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r4, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r1, r4, r5, r6, lr} │ │ │ │ + cbz r2, 2ae3de │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r2, #8] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + push {r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + strb r6, [r4, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + cbz r2, 2ae3e2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r5, lr} │ │ │ │ + cbz r0, 2ae3e6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + cbz r0, 2ae3f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r7, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + cbz r4, 2ae3ec │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + push {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ae394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45188,15 +45193,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 2ae54e │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -46168,29 +46173,29 @@ │ │ │ │ b.n 2aee66 │ │ │ │ add r0, sp, #552 @ 0x228 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #520 @ (adr r4, 2af25c ) │ │ │ │ lsls r2, r6, #3 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r7, #112] @ 0x70 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #416 @ 0x1a0 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -46591,45 +46596,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (2af56c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r7, #4] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, pc, #944 @ (adr r4, 2af8e8 ) │ │ │ │ + add r3, pc, #336 @ (adr r3, 2af688 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #696 @ (adr r3, 2af7f4 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 2af594 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, pc, #440 @ (adr r4, 2af6fc ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 2af89c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #968 @ (adr r3, 2af910 ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 2af6b0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, pc, #520 @ (adr r3, 2af758 ) │ │ │ │ + add r1, pc, #936 @ (adr r1, 2af8f8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #0] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, pc, #352 @ (adr r3, 2af6b8 ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 2af858 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r2, #0] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, pc, #288 @ (adr r3, 2af680 ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 2af820 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #824 @ (adr r4, 2af89c ) │ │ │ │ + add r3, pc, #216 @ (adr r3, 2af63c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + ldrsh r2, [r4, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 2af62c ) │ │ │ │ + add r1, pc, #608 @ (adr r1, 2af7cc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #288 @ (adr r3, 2af690 ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 2af830 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002af570 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -47052,15 +47057,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - ldrh r4, [r0, r7] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r2, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r6, #3 │ │ │ │ @@ -47181,15 +47186,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2afc0e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -48150,29 +48155,29 @@ │ │ │ │ nop │ │ │ │ str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r6, #3 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strh r4, [r7, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r1, r2] │ │ │ │ + ldr r6, [pc, #960] @ (2b0ad4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + ldr r6, [pc, #816] @ (2b0a50 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 2afe5a │ │ │ │ b.n 2b050c │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -48559,45 +48564,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (2b0bbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #176] @ (2b0c34 ) │ │ │ │ + ldr r0, [pc, #592] @ (2b0dd4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #72] @ (2b0bd8 ) │ │ │ │ + ldr r0, [pc, #488] @ (2b0d78 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r4, #44] @ 0x2c │ │ │ │ + ldrh r0, [r1, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (2b0f8c ) │ │ │ │ + ldr r0, [pc, #400] @ (2b0d2c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #856] @ (2b0efc ) │ │ │ │ + ldr r0, [pc, #248] @ (2b0c9c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #760] @ (2b0ea8 ) │ │ │ │ + ldr r0, [pc, #152] @ (2b0c48 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #680] @ (2b0e60 ) │ │ │ │ + ldr r0, [pc, #72] @ (2b0c00 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r4, #38] @ 0x26 │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b0bc0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48779,35 +48784,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -51202,29 +51207,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 2b232e │ │ │ │ nop │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r2, #16] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + adds r7, #18 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r6, #15] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r0, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #96 @ 0x60 │ │ │ │ + adds r6, #200 @ 0xc8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -51374,45 +51379,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2b2a70 ) │ │ │ │ ldr r0, [pc, #72] @ (2b2a74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - cmp r3, #104 @ 0x68 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r3, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r3, #108] @ 0x6c │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b2a78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -51492,15 +51497,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ str r4, [r5, #24] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #132 @ 0x84 │ │ │ │ + cmp r0, #236 @ 0xec │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r6, [r1, #16] │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b2b68 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -51784,15 +51789,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r6, r1] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #62 @ 0x3e │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r0, [r4, r7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b2e90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51875,15 +51880,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -51904,15 +51909,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b3174 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -52642,49 +52647,49 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r1, r6] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, r5] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - movs r1, #174 @ 0xae │ │ │ │ + movs r0, #22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r4, #92] @ 0x5c │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #78 @ 0x4e │ │ │ │ + subs r6, r6, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r0, #72] @ 0x48 │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, r1, #2 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r0, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r3, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + adds r4, r2, #2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r4, #20] │ │ │ │ + ldrsh r0, [r1, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + str r6, [r5, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + ldrsh r2, [r6, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r2, #16] │ │ │ │ + ldrsh r0, [r7, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r1, #7 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b37b4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -52820,25 +52825,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b393e │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -52866,36 +52871,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b39ba │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 2b3cc0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -52969,21 +52974,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b3b00 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -53013,31 +53018,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b3b86 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -54229,49 +54234,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #160] @ (2b4908 ) │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #13 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r6, [r7, r5] │ │ │ │ + strb r6, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + str r0, [r7, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + str r4, [r2, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r0, r5] │ │ │ │ + ldr r7, [pc, #688] @ (2b4b3c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + ldr r7, [pc, #192] @ (2b4950 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + ldr r6, [pc, #760] @ (2b4b90 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r6, #19 │ │ │ │ + lsrs r0, r3, #13 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r4, r0] │ │ │ │ + ldr r6, [pc, #560] @ (2b4ad0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + ldr r6, [pc, #480] @ (2b4a88 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lsrs r6, r5, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [pc, #1008] @ (2b4ca0 ) │ │ │ │ + ldr r6, [pc, #400] @ (2b4a40 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r2, r0] │ │ │ │ + ldr r6, [pc, #496] @ (2b4aa4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b48b4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54406,24 +54411,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b4a4e │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -54452,15 +54457,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b4ad2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 2b4de8 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -54468,22 +54473,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -54559,21 +54564,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b4c14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -54604,33 +54609,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b4ca0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ vldr d7, [pc, #328] @ 2b4de8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -54818,19 +54823,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2a3c28 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2b4dae │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r4, #27 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #88] @ (2b4f20 ) │ │ │ │ + ldr r1, [pc, #504] @ (2b50c0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #56] @ (2b4f04 ) │ │ │ │ + ldr r0, [pc, #472] @ (2b50a4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b4ecc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -54910,15 +54915,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #88 @ 0x58 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #186 @ 0xba │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b4fbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55003,15 +55008,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r3, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #188 @ 0xbc │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b50b4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55097,15 +55102,15 @@ │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r2, #200 @ 0xc8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b51b0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55445,22 +55450,19 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2b5498 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r7, #238 @ 0xee │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + vhadd.u32 q0, q1, │ │ │ │ + cdp2 0, 14, cr0, cr6, cr15, {3} │ │ │ │ adds r7, #110 @ 0x6e │ │ │ │ lsls r2, r6, #3 │ │ │ │ - movs r2, r5 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + cdp2 0, 9, cr0, cr2, cr15, {3} │ │ │ │ │ │ │ │ 002b5528 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -55545,19 +55547,19 @@ │ │ │ │ b.n 2b5588 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #254 @ 0xfe │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q8, q5, d3[7] │ │ │ │ - vmla.i q0, q7, d3[7] │ │ │ │ + cdp2 0, 3, cr0, cr2, cr15, {3} │ │ │ │ + ldc2l 0, cr0, [r6, #444]! @ 0x1bc │ │ │ │ adds r6, #118 @ 0x76 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - vhadd.u q0, q2, │ │ │ │ + ldc2 0, cr0, [ip, #444] @ 0x1bc │ │ │ │ │ │ │ │ 002b5620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -55643,16 +55645,16 @@ │ │ │ │ b.n 2b5684 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 13, cr0, cr6, cr15, {3} │ │ │ │ - cdp2 0, 9, cr0, cr4, cr15, {3} │ │ │ │ + ldc2 0, cr0, [lr, #-444]! @ 0xfffffe44 │ │ │ │ + ldc2l 0, cr0, [ip], #444 @ 0x1bc │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b571c : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ tst.w r2, #254 @ 0xfe │ │ │ │ @@ -55765,16 +55767,16 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 2b57c6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0, #444] @ 0x1bc │ │ │ │ - ldc2l 0, cr0, [r2, #-444] @ 0xfffffe44 │ │ │ │ + @ instruction: 0xfbf8006f │ │ │ │ + @ instruction: 0xfbba006f │ │ │ │ adds r4, #66 @ 0x42 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b585c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55849,18 +55851,18 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b58b8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r3, #202 @ 0xca │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stc2 0, cr0, [r0], #444 @ 0x1bc │ │ │ │ + @ instruction: 0xfb08006f │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 6, r0, sl, cr15 │ │ │ │ + @ instruction: 0xfac2006f │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b593c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55934,16 +55936,16 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 2b599c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb9c006f │ │ │ │ - @ instruction: 0xfb7c006f │ │ │ │ + @ instruction: 0xfa04006f │ │ │ │ + vld1.8 {d16[3]}, [r4] │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5a1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56020,16 +56022,16 @@ │ │ │ │ b.n 2b5a7c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfabc006f │ │ │ │ - @ instruction: 0xfa9c006f │ │ │ │ + vld4.16 {d0-d3}, [r4 :128] │ │ │ │ + vst4.16 {d0-d3}, [r4 :128] │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5b04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56105,16 +56107,16 @@ │ │ │ │ b.n 2b5b64 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, #111] @ 0x6f │ │ │ │ - ldrsh.w r0, [r4, #111] @ 0x6f │ │ │ │ + ldrh.w r0, [sl, pc, lsl #2] │ │ │ │ + ldrb.w r0, [ip, pc, lsl #2] │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5be8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56191,18 +56193,18 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b5c44 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #62 @ 0x3e │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldrsb.w r0, [r4, pc, lsl #2] │ │ │ │ + @ instruction: 0xf77c006f │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [lr, #111] @ 0x6f │ │ │ │ + @ instruction: 0xf736006f │ │ │ │ cmp r7, #198 @ 0xc6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5ccc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56302,16 +56304,16 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 2b5dbc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #88 @ 0x58 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [lr, pc, lsl #2] │ │ │ │ - @ instruction: 0xf7aa006f │ │ │ │ + @ instruction: 0xf686006f │ │ │ │ + @ instruction: 0xf612006f │ │ │ │ cmp r6, #166 @ 0xa6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5df0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56414,16 +56416,16 @@ │ │ │ │ b.n 2b5ee6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #52 @ 0x34 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6fa006f │ │ │ │ - @ instruction: 0xf686006f │ │ │ │ + sbc.w r0, r2, #15663104 @ 0xef0000 │ │ │ │ + @ instruction: 0xf4ee006f │ │ │ │ cmp r5, #122 @ 0x7a │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5f1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56502,15 +56504,15 @@ │ │ │ │ b.n 2b5f9a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #10 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r0, #15663104 @ 0xef0000 │ │ │ │ + bics.w r0, r8, #15663104 @ 0xef0000 │ │ │ │ cmp r4, #136 @ 0x88 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b5ffc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56591,15 +56593,15 @@ │ │ │ │ b.n 2b608a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #38 @ 0x26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f0006f │ │ │ │ + @ instruction: 0xf358006f │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b60ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56720,21 +56722,21 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf36c006f │ │ │ │ + rsbs r0, r4, #111 @ 0x6f │ │ │ │ cmp r2, #110 @ 0x6e │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xf2f4006f │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adcs.w r0, ip, #111 @ 0x6f │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r5, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6250 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -56856,21 +56858,21 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r8, #111 @ 0x6f │ │ │ │ + orns r0, r0, #111 @ 0x6f │ │ │ │ cmp r1, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xf18c006f │ │ │ │ - adds r5, #30 │ │ │ │ + vext.8 q8, q2, , #0 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b63b8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56964,18 +56966,18 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ cmp r0, #90 @ 0x5a │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #30 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - eor.w r0, r0, #111 @ 0x6f │ │ │ │ - adds r4, #18 │ │ │ │ + cdp 0, 14, cr0, cr8, cr15, {3} │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r2, #150 @ 0x96 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b64c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57053,15 +57055,15 @@ │ │ │ │ b.n 2b653e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #102 @ 0x66 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, ip, #111 @ 0x6f │ │ │ │ + cdp 0, 9, cr0, cr4, cr15, {3} │ │ │ │ movs r6, #228 @ 0xe4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b65a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57142,15 +57144,15 @@ │ │ │ │ b.n 2b662e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #130 @ 0x82 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q8, q6, │ │ │ │ + ldc 0, cr0, [r4, #444]! @ 0x1bc │ │ │ │ movs r5, #244 @ 0xf4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6690 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -57224,15 +57226,15 @@ │ │ │ │ b.n 2b66fc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #150 @ 0x96 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 5, cr0, cr0, cr15, {3} │ │ │ │ + ldc 0, cr0, [r8], #444 @ 0x1bc │ │ │ │ movs r5, #38 @ 0x26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6760 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57325,20 +57327,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b764 │ │ │ │ movs r4, #198 @ 0xc6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2, #444] @ 0x1bc │ │ │ │ - stcl 0, cr0, [r8, #-444] @ 0xfffffe44 │ │ │ │ + @ instruction: 0xebea006f │ │ │ │ + subs.w r0, r0, pc, asr #1 │ │ │ │ movs r4, #74 @ 0x4a │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldcl 0, cr0, [sl], {111} @ 0x6f │ │ │ │ - adds r0, #14 │ │ │ │ + adc.w r0, r2, pc, asr #1 │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b686c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57430,20 +57432,20 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ movs r3, #186 @ 0xba │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6], #-444 @ 0xfffffe44 │ │ │ │ - ldc 0, cr0, [ip], #-444 @ 0xfffffe44 │ │ │ │ + @ instruction: 0xeade006f │ │ │ │ + @ instruction: 0xeaa4006f │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ lsls r2, r6, #3 │ │ │ │ - rsbs r0, r0, pc, asr #1 │ │ │ │ - cmp r7, #4 │ │ │ │ + bics.w r0, r8, pc, asr #1 │ │ │ │ + cmp r5, #108 @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6978 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57536,22 +57538,22 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b764 │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xeb84006f │ │ │ │ + strd r0, r0, [ip, #444]! @ 0x1bc │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb2a006f │ │ │ │ + @ instruction: 0xe992006f │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xeaba006f │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + stmdb r2!, {r0, r1, r2, r3, r5, r6} │ │ │ │ + cmp r4, #86 @ 0x56 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6a8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57643,20 +57645,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b764 │ │ │ │ movs r1, #154 @ 0x9a │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r6, pc, asr #1 │ │ │ │ - ands.w r0, ip, pc, asr #1 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3, r5, r6} │ │ │ │ + stmia.w r4, {r0, r1, r2, r3, r5, r6} │ │ │ │ movs r1, #32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xe9ae006f │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + @ instruction: 0xe816006f │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6b98 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57745,19 +57747,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 28b764 │ │ │ │ movs r0, #142 @ 0x8e │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #-444] @ 0x1bc │ │ │ │ + b.n 2b6bec │ │ │ │ + lsls r7, r5, #1 │ │ │ │ movs r0, #22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stmia.w sl!, {r0, r1, r2, r3, r5, r6} │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + b.n 2b6ab8 │ │ │ │ + lsls r7, r5, #1 │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6c98 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57851,19 +57855,19 @@ │ │ │ │ nop │ │ │ │ subs r2, r7, #5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - b.n 2b6d50 │ │ │ │ + b.n 2b6a20 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2b6ce8 │ │ │ │ + b.n 2b69b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r1, #68 @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6d9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57930,15 +57934,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r2, r1, #2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6cf4 │ │ │ │ + b.n 2b69c4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r0, r5, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6e60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58006,15 +58010,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmulh.s , , d6[0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6c2c │ │ │ │ + b.n 2b68fc │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r4, #5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6f20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58082,15 +58086,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r6, r0, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6b6c │ │ │ │ + b.n 2b683c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r4, #2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b6fe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58157,15 +58161,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r6, r0, #1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6aac │ │ │ │ + b.n 2b777c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r4, r7 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b70a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58233,15 +58237,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d17, {d31- │ │ │ │ + b.n 2b76bc │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r4, r4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7160 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58309,15 +58313,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r6, r0, r3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b792c │ │ │ │ + b.n 2b75fc │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7220 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58384,15 +58388,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ subs r6, r0, r0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b786c │ │ │ │ + b.n 2b753c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b72e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58458,15 +58462,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d21, {d15-d16}, d4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b77d0 │ │ │ │ + b.n 2b74a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r6, r4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ adds r4, r4, r3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b73a0 : │ │ │ │ @@ -58534,15 +58538,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b7710 │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r6, r1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ adds r4, r4, r0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7460 : │ │ │ │ @@ -58607,15 +58611,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b7648 │ │ │ │ + svc 4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r6, #30 │ │ │ │ lsls r2, r6, #3 │ │ │ │ asrs r4, r4, #29 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7518 : │ │ │ │ @@ -58685,15 +58689,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r6, r1, #28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r5, #26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b75d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58761,15 +58765,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmlsl.u , d15, d14[0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 16 │ │ │ │ + ble.n 2b7784 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r5, #23 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7698 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58837,15 +58841,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r6, r1, #22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + bgt.n 2b76c4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r5, #20 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7758 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58912,15 +58916,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b7734 │ │ │ │ + blt.n 2b7804 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r5, #17 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7818 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58983,15 +58987,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r1, #16 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b786c │ │ │ │ + blt.n 2b793c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r2, r5, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b78cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59054,15 +59058,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r3, #13 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b79bc │ │ │ │ + bge.n 2b788c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r6, #11 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7984 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59124,15 +59128,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r4, #10 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2b7b00 │ │ │ │ + bls.n 2b79d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r7, #8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7a38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59192,15 +59196,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r5, #7 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b7a48 │ │ │ │ + bls.n 2b7b18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r1, #6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7ae8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59263,15 +59267,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r7, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b7ba0 │ │ │ │ + bhi.n 2b7c70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r2, #3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7ba0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59333,15 +59337,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r0, #2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2b7ce4 │ │ │ │ + bvc.n 2b7bb4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r4, #32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7c54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59401,15 +59405,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r2, #31 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2b7c2c │ │ │ │ + bvs.n 2b7cfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r5, #29 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7d04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59472,15 +59476,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r4, #28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bvc.n 2b7da8 │ │ │ │ + bvs.n 2b7e78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7dc4 : │ │ │ │ @@ -59542,15 +59546,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r4, #25 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bvc.n 2b7ee0 │ │ │ │ + bpl.n 2b7db0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #23 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7e7c : │ │ │ │ @@ -59612,15 +59616,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bvs.n 2b8028 │ │ │ │ + bmi.n 2b7ef8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #20 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b7f34 : │ │ │ │ @@ -59689,15 +59693,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r6, #19 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2b7f94 │ │ │ │ + bmi.n 2b8064 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r6, #17 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8000 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59762,15 +59766,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r4, #16 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2b80c4 │ │ │ │ + bcc.n 2b8194 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r4, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b80c8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59906,19 +59910,19 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r3, #11 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bcs.n 2b8234 │ │ │ │ + bne.n 2b8304 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8248 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59999,19 +60003,19 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ lsrs r0, r4, #7 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bcs.n 2b833c │ │ │ │ + beq.n 2b840c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b833c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60075,15 +60079,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d16, {d31}, d20 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2b8344 │ │ │ │ + beq.n 2b8414 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r2, r1, #2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60147,15 +60151,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r4, #32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2b847c │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #31 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b84c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60219,15 +60223,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r0, r4, #29 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2b85bc │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8580 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60292,15 +60296,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsubhn.i d16, , q8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #25 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8640 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60364,15 +60368,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r0, r4, #23 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r5, r7} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #22 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8700 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60436,15 +60440,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r0, r4, #20 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r4!, {r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #19 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b87c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60511,15 +60515,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmls.i q8, , d20[0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r0, #16 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8888 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60586,15 +60590,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r3, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7, #12 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8950 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60658,15 +60662,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r4, r2, #11 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4, r7} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r6, #9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8a10 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60733,15 +60737,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r2, #8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r2, #6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8adc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60806,15 +60810,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r1, #5 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r1, #3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002b8ba4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60946,19 +60950,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ movs r4, r0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vshr.u64 q0, , #18 │ │ │ │ - ldmia r0!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8d14 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -61036,19 +61040,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.u16 q0, q10, │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 5, r0, cr14, cr1, {7} │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8e04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61108,15 +61112,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 1, r0, cr2, cr1, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc2 0, cr0, [lr, #964]! @ 0x3c4 │ │ │ │ │ │ │ │ 002b8eb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61177,15 +61181,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ stc2l 0, cr0, [lr, #-964]! @ 0xfffffc3c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r4, r5} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stc2 0, cr0, [r4, #-964] @ 0xfffffc3c │ │ │ │ │ │ │ │ 002b8f70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61245,15 +61249,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6], #964 @ 0x3c4 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrrc2 0, 15, r0, r0, cr1 @ │ │ │ │ │ │ │ │ 002b9024 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61311,15 +61315,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [r2], {241} @ 0xf1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xfb9c00f1 │ │ │ │ │ │ │ │ 002b90d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61383,15 +61387,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfb4c00f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xfaf200f1 │ │ │ │ │ │ │ │ 002b9198 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61455,15 +61459,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d31, {d31- instruction: 0xfa2e00f1 │ │ │ │ │ │ │ │ 002b9258 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61525,15 +61529,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vst1.8 @ instruction: 0xf9c800f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ vld4. {d16-d19}, [lr :256], r1 │ │ │ │ │ │ │ │ 002b9318 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61595,15 +61599,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ vst4. {d0-d3}, [r8 :256], r1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r6, r7} │ │ │ │ + stmia r0!, {r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ strh.w r0, [lr, #241] @ 0xf1 │ │ │ │ │ │ │ │ 002b93d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61656,16 +61660,16 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ str.w r0, [r8, r1, lsl #3] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r5} │ │ │ │ - lsls r7, r5, #1 │ │ │ │ + it hi │ │ │ │ + lslhi r7, r5, #1 │ │ │ │ @ instruction: 0xf7f600f1 │ │ │ │ │ │ │ │ 002b9478 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61717,15 +61721,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7a800f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + bkpt 0x00e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf75600f1 │ │ │ │ │ │ │ │ 002b9518 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61787,15 +61791,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf70e00f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - nop {13} │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf6b400f1 │ │ │ │ │ │ │ │ 002b95c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61856,15 +61860,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf65e00f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - wfe │ │ │ │ + pop {r3, r7, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ addw r0, r4, #2289 @ 0x8f1 │ │ │ │ │ │ │ │ 002b9678 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61925,15 +61929,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, lr, #7897088 @ 0x788000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0070 │ │ │ │ + pop {r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs.w r0, r4, #7897088 @ 0x788000 │ │ │ │ │ │ │ │ 002b9728 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61992,15 +61996,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf4fe00f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r6, r7, pc} │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf4a400f1 │ │ │ │ │ │ │ │ 002b97d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62061,15 +62065,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, lr, #7897088 @ 0x788000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, pc} │ │ │ │ + cbnz r0, 2b98e2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf3f400f1 │ │ │ │ │ │ │ │ 002b9888 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62130,15 +62134,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf39e00f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6} │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf34400f1 │ │ │ │ │ │ │ │ 002b9938 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62197,15 +62201,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf2ee00f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2b9a50 │ │ │ │ + rev r0, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf29400f1 │ │ │ │ │ │ │ │ 002b99e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62265,15 +62269,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2b9ad4 │ │ │ │ + cbnz r4, 2b9aae │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf22c00f1 │ │ │ │ @ instruction: 0xf1e400f1 │ │ │ │ │ │ │ │ 002b9a98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62334,15 +62338,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r4 │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ lsls r7, r5, #1 │ │ │ │ sbcs.w r0, ip, #241 @ 0xf1 │ │ │ │ @ instruction: 0xf13400f1 │ │ │ │ │ │ │ │ 002b9b48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62399,15 +62403,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2b9c14 │ │ │ │ + @ instruction: 0xb81c │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf0cc00f1 │ │ │ │ eor.w r0, r4, #241 @ 0xf1 │ │ │ │ │ │ │ │ 002b9bf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62470,15 +62474,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r6, #241 @ 0xf1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r7, r5, #1 │ │ │ │ vshr.s64 q8, , #36 │ │ │ │ │ │ │ │ 002b9ca0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62539,15 +62543,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s64 q0, , #58 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ vqadd.s32 q0, q14, │ │ │ │ │ │ │ │ 002b9d50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62608,15 +62612,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 6, r0, cr6, cr1, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb798 │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc 0, 3, r0, cr12, cr1, {7} │ │ │ │ │ │ │ │ 002b9e00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62675,15 +62679,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ mcr 0, 1, r0, cr6, cr1, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6e8 │ │ │ │ + push {r4, r6, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stcl 0, cr0, [ip, #964] @ 0x3c4 │ │ │ │ │ │ │ │ 002b9eb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62741,15 +62745,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r6, #-964]! @ 0xfffffc3c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + push {r1, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc 0, cr0, [lr, #-964] @ 0xfffffc3c │ │ │ │ │ │ │ │ 002b9f58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62806,15 +62810,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ stcl 0, cr0, [lr], {241} @ 0xf1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + cbz r2, 2ba07a │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldcl 0, cr0, [r4], #-964 @ 0xfffffc3c │ │ │ │ │ │ │ │ 002ba000 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62871,15 +62875,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r6], #-964 @ 0xfffffc3c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + cbz r2, 2ba0f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ rsb r0, ip, r1, ror #3 │ │ │ │ │ │ │ │ 002ba0a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62935,15 +62939,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs.w r0, lr, r1, ror #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r6} │ │ │ │ + uxth r2, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xeb2200f1 │ │ │ │ │ │ │ │ 002ba150 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63000,15 +63004,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xead600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2ba25a │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ orns r0, ip, r1, ror #3 │ │ │ │ │ │ │ │ 002ba1f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63065,15 +63069,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bic.w r0, lr, r1, ror #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r2, r6 │ │ │ │ + cbz r2, 2ba2b2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrd r0, r0, [r4, #964] @ 0x3c4 │ │ │ │ │ │ │ │ 002ba2a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63129,15 +63133,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe98600f1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r1 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sl!, {r0, r4, r5, r6, r7} │ │ │ │ │ │ │ │ 002ba348 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63194,15 +63198,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe8dc00f1 │ │ │ │ - cbz r2, 2ba41c │ │ │ │ + add sp, #104 @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [lr], #-964 @ 0x3c4 │ │ │ │ │ │ │ │ 002ba3f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -63259,15 +63263,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xe82c00f1 │ │ │ │ - cbz r2, 2ba49c │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba440 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba4a4 : │ │ │ │ @@ -63325,15 +63329,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ b.n 2ba444 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba390 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba550 : │ │ │ │ @@ -63399,15 +63403,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba3b0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba2d0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba610 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63470,15 +63474,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba2f0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba20c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba6d0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63589,15 +63593,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba18c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba0f4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba808 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63656,15 +63660,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba0dc │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #256 @ 0x100 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bb044 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba8b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63722,15 +63726,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2bb02c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2baf94 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002ba968 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63790,15 +63794,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2baf7c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2baee4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002baa18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63857,15 +63861,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2baecc │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bae34 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002baac8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63923,15 +63927,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2bae1c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r0, sp, #512 @ 0x200 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bad84 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bab78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63993,15 +63997,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bad7c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r7, pc, #872 @ (adr r7, 2baf94 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bacd0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bac30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64063,15 +64067,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ svc 244 @ 0xf4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r7, pc, #136 @ (adr r7, 2bad6c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ svc 152 @ 0x98 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bace8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64129,15 +64133,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svc 60 @ 0x3c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r6, pc, #424 @ (adr r6, 2baf3c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ udf #224 @ 0xe0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bad98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64201,15 +64205,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #142 @ 0x8e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #416 @ (adr r7, 2baff4 ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 2bb194 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ udf #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bae58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64272,15 +64276,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2baea8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #672 @ (adr r6, 2bb1b4 ) │ │ │ │ + add r5, pc, #64 @ (adr r5, 2baf54 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ble.n 2bafc4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002baf18 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64391,15 +64395,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2baf50 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #328 @ (adr r5, 2bb184 ) │ │ │ │ + add r3, pc, #744 @ (adr r3, 2bb324 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bgt.n 2bb0ac │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb040 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64458,15 +64462,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ blt.n 2bb0a8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #680 @ (adr r4, 2bb38c ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 2bb12c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ blt.n 2bb000 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb0e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64525,15 +64529,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2bb200 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #8 @ (adr r4, 2bb194 ) │ │ │ │ + add r2, pc, #424 @ (adr r2, 2bb334 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb158 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb190 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64591,15 +64595,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2bb158 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #360 @ (adr r3, 2bb39c ) │ │ │ │ + add r1, pc, #776 @ (adr r1, 2bb53c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb2ac │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb238 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64660,15 +64664,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2bb2ac │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #672 @ (adr r2, 2bb584 ) │ │ │ │ + add r1, pc, #64 @ (adr r1, 2bb324 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bls.n 2bb214 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb2e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64728,15 +64732,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2bb3fc │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #992 @ (adr r1, 2bb774 ) │ │ │ │ + add r0, pc, #384 @ (adr r0, 2bb514 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bhi.n 2bb364 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb398 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64795,15 +64799,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bb34c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #288 @ (adr r1, 2bb564 ) │ │ │ │ + ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bhi.n 2bb4b4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb448 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64861,15 +64865,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bvc.n 2bb49c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #608 @ (adr r0, 2bb754 ) │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvc.n 2bb404 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb4f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64964,15 +64968,15 @@ │ │ │ │ b.n 2bb5d4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2bb65c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvs.n 2bb548 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb610 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65067,15 +65071,15 @@ │ │ │ │ b.n 2bb6ea │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2bb744 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bpl.n 2bb630 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb724 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65170,15 +65174,15 @@ │ │ │ │ b.n 2bb7fe │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2bb830 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bmi.n 2bb91c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb838 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65262,15 +65266,15 @@ │ │ │ │ bne.n 2bb88a │ │ │ │ b.n 2bb8fa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bcc.n 2bb900 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcc.n 2bba20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bb934 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65353,15 +65357,15 @@ │ │ │ │ b.n 2bb9ee │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2bba00 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcs.n 2bb92c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bba28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65444,15 +65448,15 @@ │ │ │ │ b.n 2bbae2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2bbb0c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bne.n 2bba38 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bbb1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65535,15 +65539,15 @@ │ │ │ │ b.n 2bbbd6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2bbc18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ beq.n 2bbb44 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bbc10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65562,15 +65566,15 @@ │ │ │ │ cbnz r2, 2bbc7e │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2bbc7e │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2bbc7e │ │ │ │ - bl 8a89bc │ │ │ │ + bl 8a882c │ │ │ │ ldr r2, [pc, #240] @ (2bbd4c ) │ │ │ │ ldr r3, [pc, #236] @ (2bbd48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65649,15 +65653,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ beq.n 2bbd6c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbd54 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2bbc10 │ │ │ │ @@ -65687,15 +65691,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2bbdd2 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2bbdd2 │ │ │ │ - bl 8a89bc │ │ │ │ + bl 8a882c │ │ │ │ ldr r2, [pc, #204] @ (2bbe7c ) │ │ │ │ ldr r3, [pc, #200] @ (2bbe78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65764,15 +65768,15 @@ │ │ │ │ nop │ │ │ │ ldmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbe84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65863,15 +65867,15 @@ │ │ │ │ nop │ │ │ │ ldmia r5, {r2, r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbf90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65962,15 +65966,15 @@ │ │ │ │ nop │ │ │ │ ldmia r4, {r3, r4, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc09c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65987,15 +65991,15 @@ │ │ │ │ cbnz r2, 2bc108 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2bc108 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2bc108 │ │ │ │ - bl 8a87c0 │ │ │ │ + bl 8a8630 │ │ │ │ ldr r2, [pc, #244] @ (2bc1dc ) │ │ │ │ ldr r3, [pc, #240] @ (2bc1d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66077,15 +66081,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc1e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66192,15 +66196,15 @@ │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r4} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc324 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66307,15 +66311,15 @@ │ │ │ │ nop │ │ │ │ ldmia r1, {r1} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc464 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66331,15 +66335,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2bc4c8 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2bc4c8 │ │ │ │ - bl 8a87c0 │ │ │ │ + bl 8a8630 │ │ │ │ ldr r2, [pc, #208] @ (2bc578 ) │ │ │ │ ldr r3, [pc, #204] @ (2bc574 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66411,15 +66415,15 @@ │ │ │ │ nop │ │ │ │ stmia r7!, {r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r4, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc580 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66514,15 +66518,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r3, r5, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc694 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66617,15 +66621,15 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r4, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r3, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc7a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66718,15 +66722,15 @@ │ │ │ │ b.n 2bc884 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bc8c0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -67353,15 +67357,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2bced8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r4, r7, pc} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r1, pc} │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bcf88 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67432,15 +67436,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2bcff6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ pop {r2, r3, r4, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r2, r5} │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd064 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67511,15 +67515,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2bd0d2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cbnz r0, 2bd1a4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r0, 2bd192 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd140 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67589,15 +67593,15 @@ │ │ │ │ b.n 2bd180 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ revsh r4, r4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ rev16 r0, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd214 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67656,15 +67660,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rev r0, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r6, 2bd2f2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd2c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67723,15 +67727,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 2bd380 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r6, 2bd376 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd374 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67790,15 +67794,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb8b0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + ldrb r0, [r7, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xb85e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bd424 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67816,15 +67820,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2bd486 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2bd486 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2bd486 │ │ │ │ - bl 8a89ac │ │ │ │ + bl 8a881c │ │ │ │ ldr r2, [pc, #184] @ (2bd51c ) │ │ │ │ ldr r3, [pc, #180] @ (2bd518 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67886,15 +67890,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb800 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7d8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strh r0, [r6, #0] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd524 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67973,15 +67977,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb702 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6d8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r5, #23] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd614 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68060,15 +68064,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb612 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd704 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68083,15 +68087,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bd760 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bd760 │ │ │ │ - bl 8a89ac │ │ │ │ + bl 8a881c │ │ │ │ ldr r2, [pc, #168] @ (2bd7e4 ) │ │ │ │ ldr r3, [pc, #160] @ (2bd7e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68145,15 +68149,15 @@ │ │ │ │ nop │ │ │ │ push {r5, lr} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd7ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68220,15 +68224,15 @@ │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r5} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd8ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68295,15 +68299,15 @@ │ │ │ │ nop │ │ │ │ cbz r4, 2bd9be │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 2bd9bc │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r4, [r4, #15] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd96c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68319,15 +68323,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2bd9cc │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2bd9cc │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2bd9cc │ │ │ │ - bl 8a87b0 │ │ │ │ + bl 8a8620 │ │ │ │ ldr r2, [pc, #188] @ (2bda68 ) │ │ │ │ ldr r3, [pc, #184] @ (2bda64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68391,15 +68395,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ uxth r0, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ uxth r0, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r2, #5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bda70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68481,15 +68485,15 @@ │ │ │ │ nop │ │ │ │ cbz r6, 2bdb88 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bdb86 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdb68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68571,15 +68575,15 @@ │ │ │ │ nop │ │ │ │ sub sp, #248 @ 0xf8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdc60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68594,15 +68598,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bdcba │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bdcba │ │ │ │ - bl 8a87b0 │ │ │ │ + bl 8a8620 │ │ │ │ ldr r2, [pc, #172] @ (2bdd44 ) │ │ │ │ ldr r3, [pc, #164] @ (2bdd40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68658,15 +68662,15 @@ │ │ │ │ nop │ │ │ │ add r7, sp, #784 @ 0x310 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #648 @ 0x288 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r3, #0] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdd4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68736,15 +68740,15 @@ │ │ │ │ nop │ │ │ │ add r6, sp, #880 @ 0x370 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r0, #29] │ │ │ │ + strb r2, [r5, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bde14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68814,15 +68818,15 @@ │ │ │ │ nop │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r7, #25] │ │ │ │ + strb r2, [r4, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdedc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68899,15 +68903,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2bdf20 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #296 @ 0x128 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r3, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002bdfd0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -68998,15 +69002,15 @@ │ │ │ │ b.n 2be034 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r4, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, sp, #784 @ 0x310 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002be0c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69065,15 +69069,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #368 @ 0x170 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #15] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002be178 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69132,15 +69136,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r6, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r2, sp, #360 @ 0x168 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002be228 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69199,15 +69203,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #10] │ │ │ │ + strb r4, [r0, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002be2d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69770,15 +69774,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r2, #88] @ 0x58 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, pc, #688 @ (adr r4, 2beb1c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #16 @ (adr r4, 2be884 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -69873,15 +69877,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, pc, #608 @ (adr r3, 2bebe0 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #960 @ (adr r2, 2bed48 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -69976,15 +69980,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r2, pc, #528 @ (adr r2, 2beca4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #880 @ (adr r1, 2bee0c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70079,15 +70083,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r1, pc, #448 @ (adr r1, 2bed68 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #800 @ (adr r0, 2beed0 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70182,15 +70186,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, pc, #368 @ (adr r0, 2bee2c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70285,15 +70289,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70388,15 +70392,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r0, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70491,15 +70495,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r1, #96] @ 0x60 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -70897,23 +70901,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b764 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r4, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r0, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 2bf5b8 ) │ │ │ │ + add r2, pc, #840 @ (adr r2, 2bf758 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf410 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71013,23 +71017,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r0, [r3, #0] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r3, pc, #304 @ (adr r3, 2bf660 ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 2bf800 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf530 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71130,25 +71134,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b764 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r7] │ │ │ │ + ldrsh r2, [r6, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrsh r4, [r2, r5] │ │ │ │ + ldrb r4, [r7, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrb r6, [r2, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r2, pc, #136 @ (adr r2, 2bf6e0 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 2bf880 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf658 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71248,23 +71252,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b764 │ │ │ │ str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r2] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r1, pc, #8 @ (adr r1, 2bf780 ) │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf778 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71359,21 +71363,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 28b764 │ │ │ │ str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf888 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71467,17 +71471,17 @@ │ │ │ │ blx 28b764 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r2, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf990 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71714,25 +71718,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2bfc74 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldrsb r0, [r6, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bfc78 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71905,31 +71909,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -72067,33 +72071,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r3] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r3, r7] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [sp, #288] @ 0x120 │ │ │ │ + str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [sp, #560] @ 0x230 │ │ │ │ + str r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c005c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -72328,25 +72332,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2c0340 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - strb r2, [r6, r1] │ │ │ │ + strh r2, [r3, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + str r0, [r4, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r5, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + str r2, [r4, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0344 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72437,59 +72441,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -72510,38 +72514,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -72597,33 +72601,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -72683,53 +72687,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 2c079c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldrh r4, [r1, #6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + ldr r7, [pc, #336] @ (2c08ec ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -72780,15 +72784,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -73304,33 +73308,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 28b764 │ │ │ │ strh r2, [r4, #16] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1008] @ (2c11dc ) │ │ │ │ + bxns ip │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #704] @ (2c10b8 ) │ │ │ │ + bx r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bx ip │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bx r9 │ │ │ │ + cmp r8, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0e10 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -73417,58 +73421,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -73492,42 +73496,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73584,33 +73588,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73672,44 +73676,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2c1254 │ │ │ │ ... │ │ │ │ ldrb r2, [r7, #23] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r5 │ │ │ │ + add r8, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73767,15 +73771,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -73957,17 +73961,17 @@ │ │ │ │ blx 28b764 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #31] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r1 │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1534 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -74028,15 +74032,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r6, #27] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r6, #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r6, [r0, #26] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c15ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74102,15 +74106,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r5, #118 @ 0x76 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r4, [r5, #24] │ │ │ │ lsls r1, r6, #3 │ │ │ │ strb r0, [r0, #23] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c16b0 : │ │ │ │ @@ -74140,19 +74144,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c1708 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c170c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74178,19 +74182,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c1764 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r4, #54 @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r4, #10] │ │ │ │ + ldrb r0, [r1, #31] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1768 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74219,19 +74223,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c17cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r3, #206 @ 0xce │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + ldrb r4, [r7, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c17d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74264,19 +74268,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c1840 ) │ │ │ │ ldr r0, [pc, #20] @ (2c1844 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r7, #2] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + ldrb r2, [r0, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1848 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74297,19 +74301,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c188c ) │ │ │ │ ldr r0, [pc, #20] @ (2c1890 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r1, #2] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1894 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -75282,17 +75286,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 2c2156 │ │ │ │ b.n 2c208a │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ - adds r2, #8 │ │ │ │ + adds r0, #112 @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r5, #24] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2344 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75593,25 +75597,25 @@ │ │ │ │ bne.n 2c2634 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 2c26b6 │ │ │ │ str r0, [r6, #120] @ 0x78 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c26b8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75685,15 +75689,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (2c27bc ) │ │ │ │ ldr r1, [pc, #76] @ (2c27c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 2c2792 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -75708,24 +75712,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r5, #0 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r4, #116] @ 0x74 │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c27d0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #28] │ │ │ │ lsls r6, r7, #1 │ │ │ │ │ │ │ │ 002c27d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75733,110 +75737,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (2c282c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7337a4 │ │ │ │ + bl 733614 │ │ │ │ ldr.w ip, [pc, #56] @ 2c2830 │ │ │ │ ldr r2, [pc, #56] @ (2c2834 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2c2838 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r2, #9] │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r3, r4 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c283c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 5cdbb8 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2884 │ │ │ │ ldr r2, [pc, #44] @ (2c2888 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (2c288c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r4, #22 │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r4, #7] │ │ │ │ + strb r0, [r1, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c2890 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 5cdc9c │ │ │ │ bl 297794 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336e8 │ │ │ │ + bl 733558 │ │ │ │ cbz r0, 2c28f8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2c2910 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336f0 │ │ │ │ + bl 733560 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 2c28e4 │ │ │ │ ldr r0, [pc, #64] @ (2c2914 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338f0 │ │ │ │ + b.w 733760 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -75848,21 +75852,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb16006b │ │ │ │ + ldr??.w r0, [lr, fp, lsl #2] │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - adds r3, #116 @ 0x74 │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2924 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2c2932 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -75878,25 +75882,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 5cdbb8 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #80] @ (2c29ac ) │ │ │ │ ldr r2, [pc, #84] @ (2c29b0 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2c29b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2c2988 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 2c2988 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -75916,99 +75920,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r3, #22 │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r7, #30 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c29b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 5cdbb8 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #60] @ 2c2a10 │ │ │ │ ldr r2, [pc, #60] @ (2c2a14 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (2c2a18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2c29fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r1, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r7, #28 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c2a1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 5cdbb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #60] @ 2c2a74 │ │ │ │ ldr r2, [pc, #60] @ (2c2a78 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (2c2a7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2c2a60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r7, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c2a94 ) │ │ │ │ ldr r2, [pc, #20] @ (2c2a98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c2a9c ) │ │ │ │ @@ -76016,22 +76020,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r0, [r7, #24] │ │ │ │ lsls r1, r6, #3 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2c2aac ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 87940c │ │ │ │ + b.w 87927c │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -76105,26 +76109,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 889834 │ │ │ │ + bl 8896a4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 28ba88 │ │ │ │ blx 28c554 │ │ │ │ ldr r1, [pc, #104] @ (2c2bfc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (2c2c00 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ b.n 2c2b4a │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 2c2b2e │ │ │ │ ldr r2, [pc, #92] @ (2c2c04 ) │ │ │ │ ldr r3, [pc, #96] @ (2c2c08 ) │ │ │ │ ldr r1, [pc, #96] @ (2c2c0c ) │ │ │ │ add r2, pc │ │ │ │ @@ -76149,44 +76153,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ ldr r0, [pc, #64] @ (2c2c28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ str r4, [r6, #20] │ │ │ │ lsls r1, r6, #3 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r0, r2, #26 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bmi.n 2c2bb4 │ │ │ │ + bcc.n 2c2c84 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + cmp r7, #212 @ 0xd4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #60 @ 0x3c │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r1, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (2c2dd4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -76289,58 +76293,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 868bb4 │ │ │ │ + bl 868a24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c2cd2 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 28c054 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2dbe │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (2c2dfc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr r0, [pc, #168] @ (2c2e00 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ b.n 2c2ce0 │ │ │ │ ldr r3, [pc, #160] @ (2c2e04 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (2c2e08 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (2c2e0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #1 │ │ │ │ b.n 2c2d00 │ │ │ │ ldr r3, [pc, #144] @ (2c2e10 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (2c2e14 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (2c2e18 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c2d7a │ │ │ │ movs r0, #20 │ │ │ │ blx 28b74c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -76363,49 +76367,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c2d4c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r7, r7] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r2, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #128 @ (adr r0, 2c2e70 ) │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r6, r5, #3 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrsh r0, [r7, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r6, #20 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r7, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r4, #232 @ 0xe8 │ │ │ │ + adds r3, #80 @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (2c2e74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -76426,23 +76430,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2c2ab0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87940c │ │ │ │ + b.w 87927c │ │ │ │ nop │ │ │ │ ldrb r6, [r7, r7] │ │ │ │ lsls r1, r6, #3 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2e84 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76479,15 +76483,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 885f8c │ │ │ │ + bl 885dfc │ │ │ │ cbz r0, 2c2f2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -76503,19 +76507,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ ldrb r0, [r0, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #226 @ 0xe2 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2f5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76532,31 +76536,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (2c2ff8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (2c2ffc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 88026c │ │ │ │ + bl 8800dc │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 8822d4 │ │ │ │ + bl 882144 │ │ │ │ cbz r0, 2c2fe6 │ │ │ │ ldr r3, [pc, #92] @ (2c3000 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2c3004 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 881c9c │ │ │ │ + bl 881b0c │ │ │ │ mov r0, r5 │ │ │ │ - bl 882048 │ │ │ │ + bl 881eb8 │ │ │ │ ldr r2, [pc, #72] @ (2c3008 ) │ │ │ │ ldr r3, [pc, #52] @ (2c2ff4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76573,15 +76577,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r1, r3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r4, [r4, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r5, [pc, #176] @ (2c30b4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldrb r4, [r7, r1] │ │ │ │ @@ -76659,27 +76663,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 2c2ab0 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87940c │ │ │ │ + b.w 87927c │ │ │ │ add r1, pc, #992 @ (adr r1, 2c34b8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #76] @ 0x4c │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c30f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -76729,15 +76733,15 @@ │ │ │ │ beq.w 2c3418 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 8897d0 │ │ │ │ + bl 889640 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 28d5b4 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -76836,15 +76840,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c33ba │ │ │ │ ldr r1, [pc, #464] @ (2c347c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 87940c │ │ │ │ + bl 87927c │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c3168 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c316a │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -76857,18 +76861,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 889834 │ │ │ │ + bl 8896a4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #396] @ (2c348c ) │ │ │ │ ldr r3, [pc, #348] @ (2c345c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76894,15 +76898,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28d7b4 │ │ │ │ b.n 2c32ee │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -76912,43 +76916,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (2c34a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c334c │ │ │ │ ldr r2, [pc, #300] @ (2c34a8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (2c34ac ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (2c34b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c334c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 28c554 │ │ │ │ ldr r3, [pc, #276] @ (2c34b4 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (2c34b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (2c34bc ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c334c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (2c34c0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -76958,21 +76962,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (2c34c8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 2c341c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 87940c │ │ │ │ + bl 87927c │ │ │ │ b.n 2c32f6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (2c34cc ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -76980,25 +76984,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (2c34d0 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (2c34d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c334c │ │ │ │ movs r7, #0 │ │ │ │ b.n 2c32f6 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2c300c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 87940c │ │ │ │ + bl 87927c │ │ │ │ b.n 2c32f6 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 2c320e │ │ │ │ ldr r3, [pc, #152] @ (2c34d8 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (2c34dc ) │ │ │ │ ldr r1, [pc, #156] @ (2c34e0 ) │ │ │ │ @@ -77014,75 +77018,75 @@ │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #4] │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r0, #166 @ 0xa6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + str r4, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r1, #120] @ 0x78 │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [r7, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cmp r1, #224 @ 0xe0 │ │ │ │ + cmp r0, #72 @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ + str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r0, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r0, #108] @ 0x6c │ │ │ │ + str r4, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + movs r7, #208 @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + str r4, [r4, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #12 │ │ │ │ + movs r7, #116 @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c34e4 : │ │ │ │ uxth r2, r0 │ │ │ │ push {lr} │ │ │ │ adds r3, r2, r1 │ │ │ │ uxth r3, r3 │ │ │ │ @@ -78183,15 +78187,15 @@ │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 883414 │ │ │ │ + bl 883284 │ │ │ │ ldr r2, [pc, #48] @ (2c4038 ) │ │ │ │ ldr r3, [pc, #44] @ (2c4034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78251,19 +78255,19 @@ │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #16] @ (2c40b0 ) │ │ │ │ ldr r0, [pc, #16] @ (2c40b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - subs r2, r5, #3 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r7, r4] │ │ │ │ + ldrh r0, [r4, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrh r6, [r7, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c40b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -78317,15 +78321,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 89b814 │ │ │ │ + bl 89b684 │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c4116 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c416c │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78353,15 +78357,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #416] @ (2c4340 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #2 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #816] @ (2c44dc ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c41ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78417,15 +78421,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 89bf54 │ │ │ │ + bl 89bdc4 │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c420a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c4260 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78453,15 +78457,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #464] @ (2c4464 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r1, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #864] @ (2c4600 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c42a0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78481,15 +78485,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 89b664 │ │ │ │ + bl 89b4d4 │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c42d4 │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c42f8 │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78524,15 +78528,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 89bd24 │ │ │ │ + bl 89bb94 │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c4340 │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c4364 │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -79640,19 +79644,19 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ subs r5, #66 @ 0x42 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #218 @ 0xda │ │ │ │ lsls r1, r6, #3 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [pc, #312] @ (2c50e4 ) │ │ │ │ + ldr r4, [pc, #728] @ (2c5284 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #488] @ (2c5198 ) │ │ │ │ + ldr r4, [pc, #904] @ (2c5338 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4fb0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79719,19 +79723,19 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ subs r4, #118 @ 0x76 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r4, r5, #28 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r5, [pc, #488] @ (2c5268 ) │ │ │ │ + ldr r3, [pc, #904] @ (2c5408 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #664] @ (2c531c ) │ │ │ │ + ldr r4, [pc, #56] @ (2c50bc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5084 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79799,19 +79803,19 @@ │ │ │ │ nop │ │ │ │ subs r3, #162 @ 0xa2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [pc, #672] @ (2c53f4 ) │ │ │ │ + ldr r3, [pc, #64] @ (2c5194 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #848] @ (2c54a8 ) │ │ │ │ + ldr r3, [pc, #240] @ (2c5248 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5158 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79879,19 +79883,19 @@ │ │ │ │ nop │ │ │ │ subs r2, #204 @ 0xcc │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [pc, #832] @ (2c556c ) │ │ │ │ + ldr r2, [pc, #224] @ (2c530c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #1008] @ (2c5620 ) │ │ │ │ + ldr r2, [pc, #400] @ (2c53c0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5230 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -80273,19 +80277,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ bl 28e2a8 │ │ │ │ adds r6, #66 @ 0x42 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + mov r2, fp │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #24] @ (2c5688 ) │ │ │ │ + mov r6, sp │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5670 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80334,19 +80338,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ bl 28e2a8 │ │ │ │ adds r5, #186 @ 0xba │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bx sp │ │ │ │ + cmp sl, sl │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bx pc │ │ │ │ + cmp lr, ip │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c56f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80358,32 +80362,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c5780 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #92] @ (2c5784 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 86f4c8 │ │ │ │ + bl 86f338 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 89e408 │ │ │ │ + bl 89e278 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2c574c │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ ldr r2, [pc, #56] @ (2c5788 ) │ │ │ │ ldr r3, [pc, #44] @ (2c577c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80398,17 +80402,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r5, #46 @ 0x2e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r5] │ │ │ │ + ldr r7, [pc, #752] @ (2c5a74 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r0, pc │ │ │ │ + cmn r0, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c578c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80422,40 +80426,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c5838 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c5824 │ │ │ │ mov r1, sp │ │ │ │ - bl 89e314 │ │ │ │ + bl 89e184 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 2c581e │ │ │ │ cbz r7, 2c57f0 │ │ │ │ ldr r6, [pc, #108] @ (2c583c ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c57d2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84efcc │ │ │ │ + bl 84ee3c │ │ │ │ ldr r2, [pc, #72] @ (2c5840 ) │ │ │ │ ldr r3, [pc, #56] @ (2c5834 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80465,32 +80469,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ b.n 2c57f6 │ │ │ │ ldr r0, [pc, #28] @ (2c5844 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c57be │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #154 @ 0x9a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r2] │ │ │ │ + ldr r7, [pc, #152] @ (2c58d4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mov ip, r5 │ │ │ │ + cmp r4, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r4, #66 @ 0x42 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r6, [r5, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002c5848 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80505,15 +80509,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28cdb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896964 │ │ │ │ + bl 8967d4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c58a8 │ │ │ │ ldr r2, [pc, #108] @ (2c58f0 ) │ │ │ │ ldr r3, [pc, #104] @ (2c58ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -80535,35 +80539,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 28b7c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 89dc80 │ │ │ │ + bl 89daf0 │ │ │ │ b.n 2c58d0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 8968a0 │ │ │ │ + bl 896710 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 89dcac │ │ │ │ + bl 89db1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c58c8 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ b.n 2c5880 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #218 @ 0xda │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cmp lr, fp │ │ │ │ + add r6, r8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c58f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80578,15 +80582,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28cdb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896964 │ │ │ │ + bl 8967d4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c595c │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2c5996 │ │ │ │ ldr r2, [pc, #156] @ (2c59d4 ) │ │ │ │ ldr r3, [pc, #152] @ (2c59d0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -80610,31 +80614,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 28b7c0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 89dc80 │ │ │ │ + bl 89daf0 │ │ │ │ b.n 2c5984 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 8968a0 │ │ │ │ + bl 896710 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 89dcac │ │ │ │ + bl 89db1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c597c │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ b.n 2c5934 │ │ │ │ ldr r2, [pc, #68] @ (2c59dc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 89691c │ │ │ │ + bl 89678c │ │ │ │ ldr r2, [pc, #60] @ (2c59e0 ) │ │ │ │ ldr r3, [pc, #40] @ (2c59d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80642,65 +80646,65 @@ │ │ │ │ bne.n 2c59c8 │ │ │ │ ldr r2, [pc, #44] @ (2c59e4 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 89691c │ │ │ │ + b.w 89678c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r3, #42 @ 0x2a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cmp r6, r4 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r2, #150 @ 0x96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + strb r0, [r1, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 28dc48 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2c5a78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #92] @ (2c5a80 ) │ │ │ │ ldr r1, [pc, #92] @ (2c5a84 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #80] @ (2c5a88 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 7339bc │ │ │ │ + bl 73382c │ │ │ │ ldr r1, [pc, #68] @ (2c5a8c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 28c874 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c5a6a │ │ │ │ @@ -80717,36 +80721,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b4d8 │ │ │ │ ldr.w r8, [pc, #20] @ 2c5a90 │ │ │ │ add r8, pc │ │ │ │ b.n 2c5a1c │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r4, #40 @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r2, ip │ │ │ │ + cmn r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r3, #212 @ 0xd4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d1b0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80780,20 +80784,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c5ba0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c5b86 │ │ │ │ mov r1, sp │ │ │ │ - bl 7f3648 │ │ │ │ + bl 7f34b8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2c5b60 │ │ │ │ mov r0, r5 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #104] @ (2c5ba4 ) │ │ │ │ ldr r3, [pc, #96] @ (2c5b9c ) │ │ │ │ @@ -80816,40 +80820,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (2c5ba8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5b68 │ │ │ │ mov r0, r7 │ │ │ │ - bl 842ba4 │ │ │ │ + bl 842a14 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2c5b32 │ │ │ │ ldr r1, [pc, #36] @ (2c5bac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 2c5b38 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #50 @ 0x32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r7, pc, #920 @ (adr r7, 2c5f3c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r1, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - orrs r6, r5 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orrs r6, r2 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5bb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80863,42 +80867,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f6ac │ │ │ │ + bl 86f51c │ │ │ │ ldr r1, [pc, #188] @ (2c5ca0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #180] @ (2c5ca4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #172] @ (2c5ca8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2c5c54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7367e8 │ │ │ │ + bl 736658 │ │ │ │ cbz r0, 2c5c70 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 735680 │ │ │ │ + bl 7354f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #128] @ (2c5cac ) │ │ │ │ ldr r3, [pc, #104] @ (2c5c98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80912,59 +80916,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 8706e0 │ │ │ │ + bl 870550 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c5c24 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f3808 │ │ │ │ + bl 7f3678 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c5c24 │ │ │ │ ldr r2, [pc, #60] @ (2c5cb0 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (2c5cb4 ) │ │ │ │ ldr r1, [pc, #64] @ (2c5cb8 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 87edbc │ │ │ │ + bl 87ec2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c5c24 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r4, r2 │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, sp, #672 @ 0x2a0 │ │ │ │ + add r7, pc, #64 @ (adr r7, 2c5ce4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + lsrs r0, r0, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [pc, #864] @ (2c600c ) │ │ │ │ + ldr r3, [pc, #256] @ (2c5dac ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r0, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrb r0, [r2, #4] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r4, #14 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - tst r6, r5 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5cbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80977,26 +80981,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #192] @ (2c5dac ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7f387c │ │ │ │ + bl 7f36ec │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2c5d64 │ │ │ │ cbz r3, 2c5d2c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c5d8a │ │ │ │ @@ -81026,25 +81030,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 870934 │ │ │ │ + bl 8707a4 │ │ │ │ b.n 2c5d2c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 8708d4 │ │ │ │ + bl 870744 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2c5db4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b5d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c5d0a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (2c5db8 ) │ │ │ │ @@ -81057,27 +81061,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #106 @ 0x6a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #728 @ (adr r7, 2c6084 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 2c5e24 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r3, #32 │ │ │ │ + lsrs r4, r0, #26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r7, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r4, [r4, #80] @ 0x50 │ │ │ │ + str r4, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r6, r1, #10 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + subs r7, #148 @ 0x94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adcs r4, r0 │ │ │ │ + subs r7, #172 @ 0xac │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5dc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81089,21 +81093,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (2c5e6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 2c5e3e │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7367e8 │ │ │ │ + bl 736658 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2c5e52 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 2c5e46 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -81121,40 +81125,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c5e0e │ │ │ │ ldr r1, [pc, #44] @ (2c5e74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 2c5e16 │ │ │ │ ldr r1, [pc, #36] @ (2c5e78 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 2c5e16 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #98 @ 0x62 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #696 @ (adr r6, 2c6128 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 2c5ec8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r6, #34 @ 0x22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - lsrs r2, r2 │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r4 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5e7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81166,19 +81170,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c5ef0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 737bec │ │ │ │ + bl 737a5c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #56] @ (2c5ef4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c5eec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81197,15 +81201,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #170 @ 0xaa │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #156 @ 0x9c │ │ │ │ + adds r6, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r5, #126 @ 0x7e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c5ef8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81219,19 +81223,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c5f6c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 737cdc │ │ │ │ + bl 737b4c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #56] @ (2c5f70 ) │ │ │ │ ldr r3, [pc, #44] @ (2c5f68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81250,15 +81254,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #46 @ 0x2e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #10 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r5, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c5f74 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5f86 │ │ │ │ @@ -81277,43 +81281,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 28cdb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896964 │ │ │ │ + bl 8967d4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7339cc │ │ │ │ + bl 73383c │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c5fe4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5fc2 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2c5fe4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 7336e8 │ │ │ │ + bl 733558 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 28d414 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5fbe │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 89691c │ │ │ │ + bl 89678c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5fc2 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28caa0 │ │ │ │ nop │ │ │ │ - subs r7, #160 @ 0xa0 │ │ │ │ + subs r6, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5ff4 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c6006 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81328,19 +81332,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 28cdb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896964 │ │ │ │ + bl 8967d4 │ │ │ │ ldr r0, [pc, #68] @ (2c6070 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7f3648 │ │ │ │ + bl 7f34b8 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c6064 │ │ │ │ ldr r6, [pc, #56] @ (2c6074 ) │ │ │ │ add r6, pc │ │ │ │ b.n 2c6044 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -81351,29 +81355,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 28bb34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c6040 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 89691c │ │ │ │ + bl 89678c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c6044 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 842ba4 │ │ │ │ + b.w 842a14 │ │ │ │ nop │ │ │ │ - subs r7, #34 @ 0x22 │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r7, #32 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c6080 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ mov lr, r6 │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81382,47 +81386,47 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (2c60e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (2c60ec ) │ │ │ │ ldr r1, [pc, #64] @ (2c60f0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (2c60f4 ) │ │ │ │ ldr r3, [pc, #52] @ (2c60f8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vmla.i32 q0, q2, d14[1] │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + cdp2 0, 0, cr0, cr12, cr14, {3} │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r5, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81435,15 +81439,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2c6160 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 2c613e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81454,25 +81458,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (2c6164 ) │ │ │ │ ldr r4, [pc, #32] @ (2c6168 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c612a │ │ │ │ nop │ │ │ │ - vhadd.u32 q0, q6, q15 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + ldc2 0, cr0, [r4, #440] @ 0x1b8 │ │ │ │ + subs r5, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r5, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + subs r5, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c616c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -81492,15 +81496,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (2c6328 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -81582,15 +81586,15 @@ │ │ │ │ blx 28dc3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (2c6338 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c620e │ │ │ │ blx 28caf8 │ │ │ │ ldr r3, [pc, #160] @ (2c633c ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2c6340 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81598,15 +81602,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2c6236 │ │ │ │ ldr r3, [pc, #136] @ (2c6348 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -81614,15 +81618,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (2c6334 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c61c4 │ │ │ │ ldr r0, [pc, #112] @ (2c634c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 2c61c4 │ │ │ │ ldr r3, [pc, #104] @ (2c6350 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6230 │ │ │ │ @@ -81631,50 +81635,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6230 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2c6354 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c6230 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - cdp2 0, 11, cr0, cr12, cr14, {3} │ │ │ │ + stc2 0, cr0, [r4, #-440]! @ 0xfffffe48 │ │ │ │ cmp r2, #174 @ 0xae │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r6, #36 @ 0x24 │ │ │ │ + subs r4, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r2, #158 @ 0x9e │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc2 0, cr0, [lr, #440] @ 0x1b8 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + stc2 0, cr0, [r6], {110} @ 0x6e │ │ │ │ + subs r4, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r4, [r4, #13] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #68 @ 0x44 │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r6, r3, #1 │ │ │ │ bics r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c6394 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81683,24 +81687,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2c639c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c616c │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [lr], {110} @ 0x6e │ │ │ │ - subs r5, #116 @ 0x74 │ │ │ │ + @ instruction: 0xfb36006e │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r4, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c63a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81712,15 +81716,15 @@ │ │ │ │ cbz r1, 2c63cc │ │ │ │ ldr r0, [pc, #40] @ (2c63e4 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 880848 │ │ │ │ + b.w 8806b8 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (2c63e8 ) │ │ │ │ add r0, pc │ │ │ │ bl 5421ac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -81800,15 +81804,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c64ac │ │ │ │ ldr r0, [pc, #112] @ (2c6504 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c64ac │ │ │ │ ldr r3, [pc, #84] @ (2c64f8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c64c6 │ │ │ │ movs r3, #1 │ │ │ │ @@ -81835,29 +81839,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2c64aa │ │ │ │ ldr r0, [pc, #40] @ (2c6508 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c64aa │ │ │ │ movs r7, #242 @ 0xf2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldrb r6, [r2, r6] │ │ │ │ lsls r0, r0, #4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #992] @ (2c68e0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c650c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81931,15 +81935,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (2c6610 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 880880 │ │ │ │ + bl 8806f0 │ │ │ │ b.n 2c6556 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c65d0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c6544 │ │ │ │ ldr r3, [pc, #64] @ (2c6614 ) │ │ │ │ @@ -81969,23 +81973,23 @@ │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldrb r2, [r4, r1] │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldrb r4, [r5, r0] │ │ │ │ lsls r0, r0, #4 │ │ │ │ - @ instruction: 0xfb14006e │ │ │ │ - subs r3, #78 @ 0x4e │ │ │ │ + ldr??.w r0, [ip, lr, lsl #2] │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #230 @ 0xe6 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfafc006e │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + vld4.16 {d16-d19}, [r4 :128], lr │ │ │ │ + subs r1, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r2, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c662c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82051,15 +82055,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 2c66dc │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 2c66c0 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 880860 │ │ │ │ + b.w 8806d0 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b74c │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -82189,18 +82193,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6828 ) │ │ │ │ ldr r0, [pc, #20] @ (2c682c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldr.w r0, [r4, #110] @ 0x6e │ │ │ │ - subs r1, #14 │ │ │ │ + @ instruction: 0xf73c006e │ │ │ │ + adds r7, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c6830 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82245,15 +82249,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 541dfc │ │ │ │ cbz r0, 2c68cc │ │ │ │ ldr r0, [pc, #120] @ (2c6914 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 880880 │ │ │ │ + bl 8806f0 │ │ │ │ ldr r2, [pc, #112] @ (2c6918 ) │ │ │ │ ldr r3, [pc, #92] @ (2c6904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82280,15 +82284,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (2c6924 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6866 │ │ │ │ ldr r0, [pc, #60] @ (2c6928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c6866 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #234 @ 0xea │ │ │ │ @@ -82307,15 +82311,15 @@ │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ lsls r0, r0, #4 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #20 │ │ │ │ + adds r7, #124 @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r1, 2c696e │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2c697c ) │ │ │ │ @@ -82400,21 +82404,21 @@ │ │ │ │ b.n 2c69d0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c6a14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r5, #226 @ 0xe2 │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c6a24 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ nop │ │ │ │ subs r5, #214 @ 0xd6 │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82427,51 +82431,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2c6a90 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 735cbc │ │ │ │ + bl 735b2c │ │ │ │ ldr r3, [pc, #60] @ (2c6a94 ) │ │ │ │ ldr r2, [pc, #64] @ (2c6a98 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (2c6a9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r1, #254 @ 0xfe │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #5] │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c6aa8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87f808 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + b.w 87f678 │ │ │ │ + adds r6, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -82530,25 +82534,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6b1c │ │ │ │ ldr r0, [pc, #24] @ (2c6b5c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c6b1c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r5, #160 @ 0xa0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -82586,26 +82590,26 @@ │ │ │ │ bne.n 2c6b9c │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 2c6bf0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldr r3, [pc, #56] @ (2c6c2c ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6bc8 │ │ │ │ ldr r3, [pc, #48] @ (2c6c30 ) │ │ │ │ @@ -82617,29 +82621,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6bc8 │ │ │ │ ldr r0, [pc, #36] @ (2c6c38 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c6bc8 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 2c6bbc │ │ │ │ movs r0, #194 @ 0xc2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -82664,15 +82668,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6c6c │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82689,79 +82693,79 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (2c6d68 ) │ │ │ │ ldr r2, [pc, #100] @ (2c6d6c ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (2c6d70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 2c6d26 │ │ │ │ bl 2c6b00 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 2c6d3a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2c6d54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ba88 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bic.w r0, r4, #15597568 @ 0xee0000 │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + @ instruction: 0xf28c006e │ │ │ │ + adds r4, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (2c6ef8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -82770,21 +82774,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2c6f00 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2c6f04 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2c6eb6 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 88d14c │ │ │ │ + bl 88cfbc │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2c6f08 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 28b74c │ │ │ │ add r5, pc │ │ │ │ @@ -82793,45 +82797,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6e92 │ │ │ │ ldr r6, [pc, #296] @ (2c6f10 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6e60 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72ff2c │ │ │ │ + bl 72fd9c │ │ │ │ cbnz r0, 2c6e60 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 2c6e10 │ │ │ │ b.n 2c6e1c │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 2c6e1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c6e06 │ │ │ │ ldr r1, [pc, #244] @ (2c6f14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6ec2 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -82907,26 +82911,26 @@ │ │ │ │ ldr r3, [pc, #44] @ (2c6f1c ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c6e44 │ │ │ │ strb r4, [r6, r1] │ │ │ │ lsls r0, r0, #4 │ │ │ │ - @ instruction: 0xf3a0006e │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + addw r0, r8, #110 @ 0x6e │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r3, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82941,27 +82945,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c6f70 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 869b94 │ │ │ │ + b.w 869a04 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1f6006e │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + orrs.w r0, lr, #110 @ 0x6e │ │ │ │ + adds r2, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r1, #222 @ 0xde │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2c6fcc │ │ │ │ sub sp, #12 │ │ │ │ @@ -82969,49 +82973,49 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2c6fd4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2c6fb6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 733c38 │ │ │ │ + b.w 733aa8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sub.w r0, r2, #110 @ 0x6e │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + and.w r0, sl, #110 @ 0x6e │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c7000 │ │ │ │ ldr r1, [pc, #56] @ (2c702c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2c7012 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -83021,21 +83025,21 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2c7034 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2c7000 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds.w r0, r8, #110 @ 0x6e │ │ │ │ - adds r2, #160 @ 0xa0 │ │ │ │ + vmla.i d0, d0, d2[7] │ │ │ │ + adds r1, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r0, 2c7084 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2c7092 │ │ │ │ push {lr} │ │ │ │ @@ -83050,15 +83054,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c7070 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88d2bc │ │ │ │ + b.w 88d12c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83067,22 +83071,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88d2bc │ │ │ │ + b.w 88d12c │ │ │ │ nop │ │ │ │ │ │ │ │ 002c709c : │ │ │ │ cbz r0, 2c70a6 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88d2bc │ │ │ │ + b.w 88d12c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c70b0 : │ │ │ │ cbz r0, 2c70fc │ │ │ │ @@ -83102,15 +83106,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c70e8 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88d2bc │ │ │ │ + b.w 88d12c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83119,40 +83123,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88d2bc │ │ │ │ + b.w 88d12c │ │ │ │ nop │ │ │ │ │ │ │ │ 002c7114 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 88d360 │ │ │ │ + bl 88d1d0 │ │ │ │ cbnz r0, 2c713c │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88d158 │ │ │ │ - bl 88c500 │ │ │ │ + b.w 88cfc8 │ │ │ │ + bl 88c370 │ │ │ │ ldr r3, [pc, #12] @ (2c7150 ) │ │ │ │ ldr r1, [pc, #16] @ (2c7154 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 88ba94 │ │ │ │ + bl 88b904 │ │ │ │ b.n 2c712c │ │ │ │ - adds r1, #182 @ 0xb6 │ │ │ │ + adds r0, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002c7158 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83198,31 +83202,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c718e │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldr r3, [pc, #36] @ (2c7224 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2c7228 ) │ │ │ │ ldr r0, [pc, #40] @ (2c722c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -83233,23 +83237,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c7234 ) │ │ │ │ ldr r0, [pc, #32] @ (2c7238 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - vhadd.s32 q0, q6, q15 │ │ │ │ - adds r1, #14 │ │ │ │ + ldc 0, cr0, [r4, #440] @ 0x1b8 │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #38 @ 0x26 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vhadd.s16 q0, q4, q15 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + stc 0, cr0, [r0, #440] @ 0x1b8 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #6 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c723c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c7240 : │ │ │ │ @@ -83314,16 +83318,16 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - cdp 0, 10, cr0, cr2, cr14, {3} │ │ │ │ - cdp 0, 8, cr0, cr8, cr14, {3} │ │ │ │ + stc 0, cr0, [sl, #-440] @ 0xfffffe48 │ │ │ │ + ldcl 0, cr0, [r0], #440 @ 0x1b8 │ │ │ │ │ │ │ │ 002c72d4 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2c730c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83371,18 +83375,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7360 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r8, #440]! @ 0x1b8 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + mrrc 0, 6, r0, r0, cr14 @ │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #244 @ 0xf4 │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7364 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83447,15 +83451,15 @@ │ │ │ │ bpl.n 2c7392 │ │ │ │ ldr r0, [pc, #64] @ (2c7444 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c7392 │ │ │ │ ldr r3, [pc, #48] @ (2c7448 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2c744c ) │ │ │ │ ldr r0, [pc, #48] @ (2c7450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -83464,26 +83468,26 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ adds r4, r6, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r0, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc 0, cr0, [r2, #-440] @ 0xfffffe48 │ │ │ │ - cmp r6, #244 @ 0xf4 │ │ │ │ + sbcs.w r0, sl, lr, asr #1 │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #146 @ 0x92 │ │ │ │ + cmp r5, #250 @ 0xfa │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7454 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83521,26 +83525,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c7474 │ │ │ │ ldr r0, [pc, #28] @ (2c74d4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c7474 │ │ │ │ nop │ │ │ │ asrs r2, r2, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r5, #126 @ 0x7e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c74d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83575,25 +83579,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c74fc │ │ │ │ ldr r0, [pc, #24] @ (2c754c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c74fc │ │ │ │ asrs r2, r1, #29 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r5, #36 @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7550 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -83686,16 +83690,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r2, #27 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r6, lr, asr #1 │ │ │ │ - @ instruction: 0xf380006e │ │ │ │ + and.w r0, lr, lr, asr #1 │ │ │ │ + @ instruction: 0xf1e8006e │ │ │ │ asrs r2, r3, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c7660 : │ │ │ │ cbz r0, 2c7666 │ │ │ │ b.w 2c6b00 │ │ │ │ movs r0, #0 │ │ │ │ @@ -83818,28 +83822,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c77c4 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9a6006e │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + @ instruction: 0xe80e006e │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c77c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83851,33 +83855,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2c7814 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r3, [pc, #28] @ (2c7818 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2c781c ) │ │ │ │ ldr r0, [pc, #28] @ (2c7820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmdb ip!, {r1, r2, r3, r5, r6} │ │ │ │ - cmp r3, #14 │ │ │ │ + b.n 2c7744 │ │ │ │ + lsls r6, r5, #1 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #736 @ (adr r7, 2c7b04 ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 2c78a4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002c7824 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -83964,28 +83969,28 @@ │ │ │ │ beq.w 2c7ac2 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2c7a2c │ │ │ │ ldr r6, [pc, #580] @ (2c7b40 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c79c2 │ │ │ │ ldr r5, [pc, #564] @ (2c7b44 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2c7b48 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c7948 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2c7938 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2c7938 │ │ │ │ @@ -84022,15 +84027,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2c7b54 ) │ │ │ │ ldr r2, [pc, #476] @ (2c7b58 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r6, [pc, #460] @ (2c7b5c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c7ad2 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2c79b8 │ │ │ │ @@ -84050,27 +84055,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6aac │ │ │ │ b.n 2c78fa │ │ │ │ ldr r6, [pc, #420] @ (2c7b68 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7948 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2c7b6c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2c7b70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 2d1264 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2d1200 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -84088,15 +84093,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2c7b7c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c798c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c78fa │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -84131,15 +84136,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2c7b88 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c798c │ │ │ │ ldr r3, [pc, #248] @ (2c7b8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c784e │ │ │ │ ldr r3, [pc, #240] @ (2c7b90 ) │ │ │ │ @@ -84148,15 +84153,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c784e │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2c7b94 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c784e │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c78ca │ │ │ │ b.n 2c7a08 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -84205,66 +84210,67 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ asrs r4, r0, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #704] @ (2c7e00 ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe81a006e │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + b.n 2c784c │ │ │ │ + lsls r6, r5, #1 │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (2c7c00 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c7adc │ │ │ │ + b.n 2c77ac │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r1, #150 @ 0x96 │ │ │ │ + movs r7, #254 @ 0xfe │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #456] @ (2c7d28 ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldr r0, [pc, #360] @ (2c7ccc ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldr r0, [pc, #328] @ (2c7cb0 ) │ │ │ │ lsls r0, r0, #4 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c7a1c │ │ │ │ + b.n 2c76ec │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c79bc │ │ │ │ + b.n 2c768c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c7900 │ │ │ │ + b.n 2c75d0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + movs r7, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ sbcs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #208 @ 0xd0 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c7844 │ │ │ │ + b.n 2c7514 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c7814 │ │ │ │ + b.n 2c74e4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c77b8 │ │ │ │ + b.n 2c7488 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r7, #236 @ 0xec │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + movs r7, #174 @ 0xae │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7bac : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2c7bc4 │ │ │ │ @@ -84286,15 +84292,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c7bf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84338,26 +84344,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c7c1a │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2c7c7c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2c7c1a │ │ │ │ asrs r6, r5, #32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7c80 : │ │ │ │ cbz r0, 2c7c8c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -84386,19 +84392,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c7cd0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c7cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - b.n 2c75b4 │ │ │ │ + b.n 2c8284 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r6, #84 @ 0x54 │ │ │ │ + movs r4, #188 @ 0xbc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + movs r7, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7cd8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7d6c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -84430,25 +84436,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -84554,23 +84560,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c7e80 ) │ │ │ │ ldr r0, [pc, #28] @ (2c7e84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - b.n 2c847c │ │ │ │ + b.n 2c814c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c8440 │ │ │ │ + b.n 2c8110 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c8414 │ │ │ │ + b.n 2c80e4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #172 @ 0xac │ │ │ │ + movs r3, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7e88 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84751,15 +84757,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2c807c ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c805c │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -84787,19 +84793,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - b.n 2c82b4 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r1, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8080 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84811,15 +84817,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2c97a8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c979c │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -84849,19 +84855,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 2c8234 │ │ │ │ + svc 0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #70 @ 0x46 │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c810c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c8116 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -84875,19 +84881,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8140 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8144 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - b.n 2c8144 │ │ │ │ + udf #106 @ 0x6a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r2, #218 @ 0xda │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8148 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c8152 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -84901,19 +84907,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c817c ) │ │ │ │ ldr r0, [pc, #20] @ (2c8180 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #168 @ 0xa8 │ │ │ │ + movs r0, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8184 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c818e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84927,19 +84933,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c81b8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c81bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + ble.n 2c819c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + subs r4, r2, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c81c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85235,19 +85241,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8458 ) │ │ │ │ ldr r0, [pc, #20] @ (2c845c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bgt.n 2c842c │ │ │ │ + blt.n 2c84fc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r1, #3 │ │ │ │ + adds r4, r6, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + subs r2, r0, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8460 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -85260,18 +85266,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 28b7c0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73617c │ │ │ │ + bl 735fec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 735c94 │ │ │ │ + bl 735b04 │ │ │ │ mov r0, r5 │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c847e │ │ │ │ ldr r3, [pc, #28] @ (2c84c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85280,17 +85286,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #15] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + subs r6, r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r6, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r5, #90 @ 0x5a │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002c84c8 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -85310,15 +85316,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2c8528 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c84f6 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c850e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c84f0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -85329,15 +85335,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrb r4, [r1, #13] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + adds r0, r4, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r0, [r4, #12] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002c8530 : │ │ │ │ ldr r3, [pc, #28] @ (2c8550 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85382,27 +85388,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2c8596 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c85d6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2c8590 │ │ │ │ ldr r1, [pc, #80] @ (2c8604 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2c8590 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -85420,36 +85426,36 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #11] │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r0, r2, #27 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2c855c │ │ │ │ + bge.n 2c862c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsls r0, r2, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c8608 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 339a44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f63c │ │ │ │ + bl 72f4ac │ │ │ │ cbz r0, 2c864a │ │ │ │ mov r1, r5 │ │ │ │ bl 2c8554 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c8670 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -85469,79 +85475,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 87edbc │ │ │ │ + bl 87ec2c │ │ │ │ b.n 2c8636 │ │ │ │ ldr r3, [pc, #44] @ (2c86a0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2c86a4 ) │ │ │ │ ldr r1, [pc, #48] @ (2c86a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2c8636 │ │ │ │ nop │ │ │ │ - bge.n 2c8650 │ │ │ │ + bls.n 2c8720 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #200] @ (2c8764 ) │ │ │ │ + ldr r5, [pc, #616] @ (2c8904 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n 2c8614 │ │ │ │ + bls.n 2c86e4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c86ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2c86fc ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 2c86e8 │ │ │ │ ldr.w ip, [pc, #52] @ 2c8700 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2c8704 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r4, r4, #0 │ │ │ │ + subs r4, r1, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n 2c87bc │ │ │ │ + bhi.n 2c868c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r1, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8708 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -85552,67 +85558,67 @@ │ │ │ │ cbz r0, 2c8740 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2c874c ) │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8750 : │ │ │ │ cbz r0, 2c877c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2c87a4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 2c8786 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2c87a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r0, r0, r6 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + adds r6, r1, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c87ac : │ │ │ │ cbz r0, 2c87c2 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -85631,56 +85637,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c87ec ) │ │ │ │ ldr r0, [pc, #20] @ (2c87f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bls.n 2c8898 │ │ │ │ + bvc.n 2c8768 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r7, r4 │ │ │ │ + adds r0, r4, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c87f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2c8940 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c88b4 │ │ │ │ ldr r4, [pc, #300] @ (2c8944 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2c8948 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c890c │ │ │ │ ldr r2, [pc, #276] @ (2c894c ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2c8950 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #264] @ (2c8954 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c88ea │ │ │ │ ldr r7, [pc, #256] @ (2c8958 ) │ │ │ │ @@ -85688,25 +85694,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2c8866 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c88ea │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r2, [pc, #236] @ (2c895c ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2c885e │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2c885e │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -85719,36 +85725,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b7bc │ │ │ │ ldr r4, [pc, #172] @ (2c8964 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 2c88fc │ │ │ │ ldr r0, [pc, #164] @ (2c8968 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2c896c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 2d0fd8 │ │ │ │ cbz r0, 2c88fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28dd60 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c88e0 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ b.n 2c88e0 │ │ │ │ ldr r0, [pc, #112] @ (2c8970 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b7bc │ │ │ │ @@ -85764,45 +85770,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c88a6 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + adds r2, r0, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bls.n 2c896c │ │ │ │ + bvc.n 2c8a3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r7, r5] │ │ │ │ + str r4, [r4, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ strb r2, [r4, #31] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - bhi.n 2c890c │ │ │ │ + bvc.n 2c89dc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r1, r1 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + subs r0, r1, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r7, #1 │ │ │ │ + subs r0, r4, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bhi.n 2c8a38 │ │ │ │ + bvs.n 2c8908 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + subs r0, r7, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002c8978 : │ │ │ │ cbz r0, 2c897e │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -85815,45 +85821,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2c89e4 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c89c2 │ │ │ │ ldr.w ip, [pc, #64] @ 2c89e8 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2c89ec ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - adds r2, r1, r5 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvc.n 2c88ec │ │ │ │ + bpl.n 2c89bc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, r1, r4 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c89f0 : │ │ │ │ cbz r0, 2c8a0e │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c8a1a │ │ │ │ @@ -86035,28 +86041,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2c8ba6 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c8c76 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8b9e │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2c8b9e │ │ │ │ ldr r3, [pc, #292] @ (2c8ce0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2c8ce4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8b9e │ │ │ │ ldr r3, [pc, #280] @ (2c8ce8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c8c92 │ │ │ │ @@ -86074,27 +86080,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2c8cf4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2c8c24 │ │ │ │ ldr r3, [pc, #204] @ (2c8ce0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2c8cf8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ ldr r2, [pc, #212] @ (2c8cfc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2c7550 │ │ │ │ mov r1, r0 │ │ │ │ @@ -86107,15 +86113,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -86125,15 +86131,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c8cb2 │ │ │ │ ldr r0, [pc, #132] @ (2c8d04 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c8bec │ │ │ │ ldr r3, [pc, #116] @ (2c8d08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8bd8 │ │ │ │ @@ -86141,66 +86147,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c8bd8 │ │ │ │ ldr r0, [pc, #104] @ (2c8d10 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c8bd8 │ │ │ │ ldr r3, [pc, #96] @ (2c8d14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8c7e │ │ │ │ ldr r3, [pc, #76] @ (2c8d0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8c7e │ │ │ │ ldr r0, [pc, #80] @ (2c8d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c8c7e │ │ │ │ strb r0, [r6, #18] │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r0, r7, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - bpl.n 2c8c14 │ │ │ │ + bmi.n 2c8ce4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r6, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r0] │ │ │ │ + ldr r6, [pc, #424] @ (2c8e90 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2c8d68 │ │ │ │ + bcc.n 2c8c38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r0, #27 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #27 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [pc, #664] @ (2c8f94 ) │ │ │ │ + ldr r6, [pc, #56] @ (2c8d34 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bpl.n 2c8d0c │ │ │ │ + bcc.n 2c8ddc │ │ │ │ lsls r6, r5, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vqshlu.s32 , q6, #31 │ │ │ │ + vmls.i , , d4[0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r5 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [pc, #400] @ (2c8ea8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r5 │ │ │ │ + asrs r0, r2, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8d1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86222,15 +86228,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2c8dc0 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2c8dc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2c8dc8 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -86257,32 +86263,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8d50 │ │ │ │ ldr r0, [pc, #40] @ (2c8dd8 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2c8d50 │ │ │ │ mrc2 0, 7, r0, cr6, cr0, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #416] @ (2c8f68 ) │ │ │ │ + ldr r4, [pc, #832] @ (2c9108 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 2c8d60 │ │ │ │ + bcs.n 2c8e30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bcc.n 2c8d30 │ │ │ │ + bcs.n 2c8e00 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + asrs r4, r7, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8ddc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86294,15 +86300,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2c8e00 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c8e28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8dfa │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2c8dfa │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -86325,15 +86331,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strb r4, [r0, #9] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8e50 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86344,15 +86350,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 2c8ece │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c8ea0 │ │ │ │ cbz r7, 2c8e8c │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -86388,21 +86394,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2c8ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcs.n 2c8fa0 │ │ │ │ + beq.n 2c8e70 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8ef8 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -86480,19 +86486,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ adds r2, #118 @ 0x76 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - bne.n 2c8ecc │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r5, #13 │ │ │ │ + asrs r0, r2, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r0, #27 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8fc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86539,51 +86545,51 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2c9098 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2c909c ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87b1e8 │ │ │ │ + bl 87b058 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c906e │ │ │ │ ldr r2, [pc, #64] @ (2c90a0 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c900c │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2c9010 │ │ │ │ b.n 2c8ffe │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c905c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrrc2 0, 15, r0, ip, cr0 │ │ │ │ mrrc2 0, 15, r0, r4, cr0 │ │ │ │ - bne.n 2c9118 │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ lsls r0, r0, #4 │ │ │ │ stc2 0, cr0, [r8], #-960 @ 0xfffffc40 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r1, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002c90a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86642,54 +86648,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2c91d8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2c91dc ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87b1e8 │ │ │ │ + bl 87b058 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c9182 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2c91e0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c90e0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #124] @ (2c91e4 ) │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ cbnz r0, 2c918e │ │ │ │ ldr r2, [pc, #120] @ (2c91e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2c91ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ b.n 2c9144 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #88] @ (2c91f0 ) │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c916e │ │ │ │ ldr r2, [pc, #80] @ (2c91f4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -86709,33 +86715,33 @@ │ │ │ │ @ instruction: 0xfb8000f0 │ │ │ │ adds r1, #42 @ 0x2a │ │ │ │ lsls r0, r0, #4 │ │ │ │ @ instruction: 0xfb5400f0 │ │ │ │ @ instruction: 0xfb3600f0 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r7, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r7, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r6, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9204 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86775,25 +86781,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r7, #17 │ │ │ │ + asrs r0, r4, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r0, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c928c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86833,23 +86839,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ cmp r7, #94 @ 0x5e │ │ │ │ lsls r0, r0, #4 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r6, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r0, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c930c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86876,30 +86882,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bf74 │ │ │ │ ldr r3, [pc, #140] @ (2c93dc ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2c9366 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ adds r4, #1 │ │ │ │ blx 28bf74 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2c9392 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c9354 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87b1e8 │ │ │ │ + bl 87b058 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c93b4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c9354 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -86915,33 +86921,33 @@ │ │ │ │ bne.n 2c93bc │ │ │ │ ldr r0, [pc, #60] @ (2c93e4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28bf70 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ b.n 2c9386 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrsb.w r0, [r8, r0, lsl #3] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ vst4. {d0-d3}, [ip :256], r0 │ │ │ │ cmp r6, #204 @ 0xcc │ │ │ │ lsls r0, r0, #4 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r7, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [r6, #240] @ 0xf0 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2c9610 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -87158,40 +87164,40 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldrh.w r0, [r8, r0, lsl #3] │ │ │ │ ldrh.w r0, [r4, r0, lsl #3] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c8f08 │ │ │ │ + b.n 2c9bd8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf74800f0 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c9e0c │ │ │ │ + b.n 2c9adc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c9df0 │ │ │ │ + b.n 2c9ac0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c9cd4 │ │ │ │ + b.n 2c99a4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r4, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9654 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2c9718 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -87266,17 +87272,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @ instruction: 0xf5e400f0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #10 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r0, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9728 : │ │ │ │ ldr r0, [pc, #4] @ (2c9730 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c93e8 │ │ │ │ nop │ │ │ │ @@ -87643,19 +87649,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9ab0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9ab4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + ble.n 2c9b20 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + lsrs r6, r2, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r7, #5 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ab8 : │ │ │ │ cbz r0, 2c9abe │ │ │ │ b.w 28ba88 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -87682,19 +87688,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9b08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + bgt.n 2c9ad0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9b0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87738,25 +87744,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2c9b94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #18 │ │ │ │ + bgt.n 2c9c78 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #2 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r5, #3 │ │ │ │ + lsrs r4, r2, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 2c9b8c │ │ │ │ + bgt.n 2c9c5c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + lsrs r4, r0, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9b98 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87788,19 +87794,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 2c9b10 │ │ │ │ + blt.n 2c9be0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + lsrs r0, r2, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9bfc : │ │ │ │ cbz r0, 2c9c0c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87817,19 +87823,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9c38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 2c9cd0 │ │ │ │ + blt.n 2c9ba0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #31 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9c3c : │ │ │ │ cbz r0, 2c9c4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87846,19 +87852,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9c78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 2c9c90 │ │ │ │ + blt.n 2c9d60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9c7c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87877,19 +87883,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9cb8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9cbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bgt.n 2c9c48 │ │ │ │ + blt.n 2c9d18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r4, #30 │ │ │ │ + lsrs r2, r1, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9cc0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87908,19 +87914,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9cfc ) │ │ │ │ ldr r0, [pc, #20] @ (2c9d00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bgt.n 2c9c04 │ │ │ │ + bge.n 2c9cd4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #29 │ │ │ │ + lsrs r6, r0, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d04 : │ │ │ │ cbz r0, 2c9d14 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87937,19 +87943,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9d40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 2c9dc8 │ │ │ │ + bge.n 2c9c98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r1, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d44 : │ │ │ │ cbz r0, 2c9d54 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87966,19 +87972,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9d80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 2c9d88 │ │ │ │ + bge.n 2c9e58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d84 : │ │ │ │ cbz r0, 2c9d94 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87994,19 +88000,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9dc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 2c9d48 │ │ │ │ + bge.n 2c9e18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #25 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9dc4 : │ │ │ │ cbz r0, 2c9dd4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88023,19 +88029,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9e00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 2c9d08 │ │ │ │ + bls.n 2c9dd8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9e04 : │ │ │ │ cbz r0, 2c9e14 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88051,19 +88057,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9e3c ) │ │ │ │ ldr r0, [pc, #20] @ (2c9e40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - blt.n 2c9ec8 │ │ │ │ + bls.n 2c9d98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9e44 : │ │ │ │ cbz r0, 2c9e54 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88079,19 +88085,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9e7c ) │ │ │ │ ldr r0, [pc, #20] @ (2c9e80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - blt.n 2c9e88 │ │ │ │ + bls.n 2c9f58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #22 │ │ │ │ + lsrs r4, r1, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #23 │ │ │ │ + lsrs r6, r0, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9e84 : │ │ │ │ cbz r0, 2c9e94 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88107,19 +88113,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9ebc ) │ │ │ │ ldr r0, [pc, #20] @ (2c9ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bge.n 2c9e48 │ │ │ │ + bls.n 2c9f18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r1, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ec4 : │ │ │ │ cbz r0, 2c9ed4 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88135,19 +88141,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9efc ) │ │ │ │ ldr r0, [pc, #20] @ (2c9f00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bge.n 2c9e08 │ │ │ │ + bhi.n 2c9ed8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r1, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r0, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9f04 : │ │ │ │ cbz r0, 2c9f16 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88164,19 +88170,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9f44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 2c9fc8 │ │ │ │ + bhi.n 2c9e98 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r4, #19 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r3, #20 │ │ │ │ + lsrs r4, r0, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9f48 : │ │ │ │ cbz r0, 2c9f58 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88192,19 +88198,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9f80 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9f84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bge.n 2c9f84 │ │ │ │ + bhi.n 2ca054 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9f88 : │ │ │ │ cbz r0, 2c9f98 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88220,19 +88226,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9fc0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bls.n 2c9f44 │ │ │ │ + bhi.n 2ca014 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #18 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9fc8 : │ │ │ │ cbz r0, 2c9fda │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88249,19 +88255,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca008 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 2c9f04 │ │ │ │ + bvc.n 2c9fd4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r3, #16 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r3, #17 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca00c : │ │ │ │ cbz r0, 2ca01e │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88278,19 +88284,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca04c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 2ca0c0 │ │ │ │ + bvc.n 2c9f90 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca050 : │ │ │ │ cbz r0, 2ca062 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88308,19 +88314,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca090 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2ca07c │ │ │ │ + bvc.n 2ca14c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r2, #14 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r2, #15 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca094 : │ │ │ │ cbz r0, 2ca0a6 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88338,19 +88344,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca0d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2ca038 │ │ │ │ + bvc.n 2ca108 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r6, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca0d8 : │ │ │ │ cbz r0, 2ca0ea │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88368,19 +88374,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca118 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2ca1f4 │ │ │ │ + bvs.n 2ca0c4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r1, #12 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r6, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca11c : │ │ │ │ cbz r0, 2ca130 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88398,19 +88404,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca160 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2ca1ac │ │ │ │ + bvs.n 2ca07c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca164 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2ca178 │ │ │ │ ldr r3, [pc, #20] @ (2ca180 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88418,15 +88424,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bge.n 2ca274 │ │ │ │ + bhi.n 2ca144 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca184 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88453,15 +88459,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28e300 │ │ │ │ - bge.n 2ca228 │ │ │ │ + bhi.n 2ca0f8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca1d8 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2ca1ec │ │ │ │ ldr r3, [pc, #20] @ (2ca1f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88469,15 +88475,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bge.n 2ca204 │ │ │ │ + bhi.n 2ca2d4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca1f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88507,21 +88513,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2ca258 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 2ca1dc │ │ │ │ + bhi.n 2ca2ac │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bls.n 2ca1a4 │ │ │ │ + bhi.n 2ca274 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r7, #8 │ │ │ │ + lsrs r6, r4, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca25c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88580,15 +88586,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28e300 │ │ │ │ nop │ │ │ │ - bls.n 2ca3d4 │ │ │ │ + bvc.n 2ca2a4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ca3a2 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ca37a │ │ │ │ cmp r3, #1 │ │ │ │ @@ -88704,17 +88710,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca36a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2ca34a │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + push {r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -88796,24 +88802,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2ca4f4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2ca518 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28bb34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ca4ee │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ca4ee │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -89021,15 +89027,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r4, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [pc, #4] @ (2ca71c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ lsls r2, r0, #5 │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2ca7a4 │ │ │ │ @@ -89095,123 +89101,122 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2ca870 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #148] @ (2ca874 ) │ │ │ │ ldr r3, [pc, #148] @ (2ca878 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2ca87c ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2ca880 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r3, [pc, #140] @ (2ca884 ) │ │ │ │ ldr r2, [pc, #140] @ (2ca888 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2ca88c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r3, [pc, #132] @ (2ca890 ) │ │ │ │ ldr r2, [pc, #136] @ (2ca894 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2ca898 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r3, [pc, #128] @ (2ca89c ) │ │ │ │ ldr r2, [pc, #128] @ (2ca8a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2ca8a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r3, [pc, #120] @ (2ca8a8 ) │ │ │ │ ldr r2, [pc, #124] @ (2ca8ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2ca8b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r3, [pc, #116] @ (2ca8b4 ) │ │ │ │ ldr r2, [pc, #116] @ (2ca8b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2ca8bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r3, [pc, #108] @ (2ca8c0 ) │ │ │ │ ldr r2, [pc, #112] @ (2ca8c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2ca8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736a08 │ │ │ │ - sxtb r4, r1 │ │ │ │ + b.w 736878 │ │ │ │ + sub sp, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf792005d │ │ │ │ - @ instruction: 0xf76a005d │ │ │ │ + @ instruction: 0xf5fa005d │ │ │ │ + rsbs r0, r2, #14483456 @ 0xdd0000 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ - lsls r1, r5, #1 │ │ │ │ + cdp2 0, 14, cr0, cr0, cr8, {3} │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #24] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #264 @ (adr r3, 2ca9c8 ) │ │ │ │ + add r1, pc, #680 @ (adr r1, 2cab68 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #17 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2ca9b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -89221,61 +89226,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca980 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2ca9c0 ) │ │ │ │ ldr r6, [pc, #188] @ (2ca9c4 ) │ │ │ │ - bl 73f83c │ │ │ │ + bl 73f6ac │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #168] @ (2ca9c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7437f0 │ │ │ │ + bl 743660 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 73f9fc │ │ │ │ + bl 73f86c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ca96a │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 744164 │ │ │ │ + bl 743fd4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #112] @ (2ca9cc ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -89286,40 +89291,40 @@ │ │ │ │ ldr r2, [pc, #76] @ (2ca9d4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + lsls r2, r3, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r4, 2ca9c8 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r1, #16 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r3, #16 │ │ │ │ + lsls r4, r0, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 13, cr0, cr14, cr8, {3} │ │ │ │ - lsls r6, r5, #13 │ │ │ │ + stc2l 0, cr0, [r6, #-416] @ 0xfffffe60 │ │ │ │ + lsls r6, r2, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2caa18 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89327,29 +89332,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2caa20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2caa24 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b7bc │ │ │ │ - add sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - udf #28 │ │ │ │ + bgt.n 2ca930 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2caa68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89357,29 +89362,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2caa70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2caa74 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b7bc │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 2caa10 │ │ │ │ + bgt.n 2caae0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2caab8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89387,29 +89392,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2caac0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2caac4 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b7bc │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 2cabc0 │ │ │ │ + blt.n 2caa90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2cab08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89417,29 +89422,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2cab10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2cab14 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b7bc │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #648 @ 0x288 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 2cab70 │ │ │ │ + blt.n 2caa40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cabc4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -89456,22 +89461,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cabd0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cabd4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8744dc │ │ │ │ + bl 87434c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cab76 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2cab96 │ │ │ │ @@ -89482,15 +89487,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cabe0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #76] @ (2cabe4 ) │ │ │ │ ldr r3, [pc, #48] @ (2cabcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89502,30 +89507,28 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r5, sp, #336 @ 0x150 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cadcc │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r0, r1, #6 │ │ │ │ + movs r6, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + vshr.u32 q8, , #16 │ │ │ │ + add r5, sp, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + movs r0, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + vshr.u32 q0, , #12 │ │ │ │ b.n 2cad2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cac94 │ │ │ │ @@ -89543,22 +89546,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2caca0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2caca4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8744dc │ │ │ │ + bl 87434c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cac46 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2cac66 │ │ │ │ @@ -89569,15 +89572,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cacb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #76] @ (2cacb4 ) │ │ │ │ ldr r3, [pc, #48] @ (2cac9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89589,30 +89592,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cacfc │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + vqadd.u64 q0, q3, │ │ │ │ + vqadd.u32 q0, q0, │ │ │ │ + add r4, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r5, #4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + vshr.u16 q0, , #16 │ │ │ │ + mcr2 0, 7, r0, cr4, cr13, {2} │ │ │ │ svc 210 @ 0xd2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cad64 │ │ │ │ @@ -89630,22 +89629,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cad70 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cad74 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8744dc │ │ │ │ + bl 87434c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cad16 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2cad36 │ │ │ │ @@ -89656,15 +89655,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cad80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #76] @ (2cad84 ) │ │ │ │ ldr r3, [pc, #48] @ (2cad6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89676,27 +89675,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ svc 96 @ 0x60 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 q8, , #2 │ │ │ │ - vshr.u32 q8, , #24 │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + mcr2 0, 3, r0, cr6, cr13, {2} │ │ │ │ + mrc2 0, 2, r0, cr0, cr13, {2} │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r1, #2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vshr.u32 q0, , #20 │ │ │ │ + mrc2 0, 7, r0, cr0, cr13, {2} │ │ │ │ + mrc2 0, 0, r0, cr4, cr13, {2} │ │ │ │ svc 2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cae34 │ │ │ │ @@ -89714,22 +89712,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cae40 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cae44 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8744dc │ │ │ │ + bl 87434c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cade6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2cae06 │ │ │ │ @@ -89740,15 +89738,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cae50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #76] @ (2cae54 ) │ │ │ │ ldr r3, [pc, #48] @ (2cae3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89760,26 +89758,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #912 @ 0x390 │ │ │ │ lsls r2, r6, #1 │ │ │ │ udf #144 @ 0x90 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 q0, q7, │ │ │ │ - vqadd.u16 q0, q4, │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + ldc2 0, cr0, [r6, #372] @ 0x174 │ │ │ │ + stc2 0, cr0, [r0, #372] @ 0x174 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vshr.u32 q8, , #28 │ │ │ │ - mrc2 0, 6, r0, cr12, cr13, {2} │ │ │ │ + mcr2 0, 2, r0, cr12, cr13, {2} │ │ │ │ + stc2l 0, cr0, [r4, #-372] @ 0xfffffe8c │ │ │ │ udf #50 @ 0x32 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cae90 │ │ │ │ @@ -89788,69 +89786,69 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2cae98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - add r3, sp, #680 @ 0x2a8 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mcr2 0, 3, r0, cr0, cr13, {2} │ │ │ │ - mrc2 0, 3, r0, cr2, cr13, {2} │ │ │ │ + stc2l 0, cr0, [r8], {93} @ 0x5d │ │ │ │ + ldc2l 0, cr0, [sl], {93} @ 0x5d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2caed4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2caed8 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2caedc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - add r3, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mrc2 0, 0, r0, cr12, cr13, {2} │ │ │ │ - mcr2 0, 1, r0, cr14, cr13, {2} │ │ │ │ + stc2 0, cr0, [r4], {93} @ 0x5d │ │ │ │ + ldc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2caf18 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2caf1c ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2caf20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #372] @ 0x174 │ │ │ │ - stc2l 0, cr0, [sl, #372]! @ 0x174 │ │ │ │ + mcrr2 0, 5, r0, r0, cr13 │ │ │ │ + mrrc2 0, 5, r0, r2, cr13 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2caf74 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -89858,33 +89856,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2caf7c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2 0, cr0, [r4, #372] @ 0x174 │ │ │ │ - stc2 0, cr0, [r6, #372]! @ 0x174 │ │ │ │ + @ instruction: 0xfbfc005d │ │ │ │ + stc2 0, cr0, [lr], {93} @ 0x5d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2cafd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -89892,88 +89890,88 @@ │ │ │ │ ldr r1, [pc, #60] @ (2cafd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r2, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #936 @ 0x3a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-372]! @ 0xfffffe8c │ │ │ │ - stc2l 0, cr0, [sl, #-372] @ 0xfffffe8c │ │ │ │ + @ instruction: 0xfba0005d │ │ │ │ + @ instruction: 0xfbb2005d │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2cb058 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (2cb05c ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2cb060 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2cb04c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2cb034 │ │ │ │ ldr.w ip, [pc, #84] @ 2cb064 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2cb068 ) │ │ │ │ ldr r1, [pc, #84] @ (2cb06c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 743c70 │ │ │ │ + bl 743ae0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ba88 │ │ │ │ blx 28bdb4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2cb008 │ │ │ │ nop │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc2l 0, cr0, [r0], #372 @ 0x174 │ │ │ │ - ldc2l 0, cr0, [r0], #372 @ 0x174 │ │ │ │ - add r2, sp, #24 │ │ │ │ + @ instruction: 0xfb48005d │ │ │ │ + @ instruction: 0xfb58005d │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #372 @ 0x174 │ │ │ │ - ldc2 0, cr0, [r2, #-372] @ 0xfffffe8c │ │ │ │ + @ instruction: 0xfb64005d │ │ │ │ + @ instruction: 0xfb7a005d │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2cb0ec ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #108] @ (2cb0f0 ) │ │ │ │ @@ -89983,15 +89981,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2cb0c2 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28dd64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -90006,28 +90004,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (2cb0f8 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - mrrc2 0, 5, r0, r0, cr13 @ │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + @ instruction: 0xfab8005d │ │ │ │ + add r7, pc, #1000 @ (adr r7, 2cb4dc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mrrc2 0, 5, r0, r6, cr13 │ │ │ │ - ldc2 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ + @ instruction: 0xfabe005d │ │ │ │ + @ instruction: 0xfba4005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2cb1a4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #152] @ (2cb1a8 ) │ │ │ │ @@ -90036,15 +90034,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2cb1b0 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #140] @ (2cb1b4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2cb138 │ │ │ │ ldr r3, [pc, #132] @ (2cb1b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -90092,26 +90090,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2cced0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cb138 │ │ │ │ nop │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r7, pc, #448 @ (adr r7, 2cb368 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfbba005d │ │ │ │ - @ instruction: 0xfbd2005d │ │ │ │ + @ instruction: 0xfa22005d │ │ │ │ + @ instruction: 0xfa3a005d │ │ │ │ blt.n 2cb1ec │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #3 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldc2l 0, cr0, [lr], {93} @ 0x5d │ │ │ │ - ldc2l 0, cr0, [r2], {93} @ 0x5d │ │ │ │ + @ instruction: 0xfb46005d │ │ │ │ + @ instruction: 0xfb3a005d │ │ │ │ ldr r5, [pc, #176] @ (2cb278 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf776007d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -90140,19 +90138,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 743ad4 │ │ │ │ + bl 743944 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2cb248 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2cb278 │ │ │ │ @@ -90175,20 +90173,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 743ad4 │ │ │ │ + bl 743944 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cb248 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2cb364 │ │ │ │ ldr.w r2, [pc, #1192] @ 2cb748 │ │ │ │ movs r4, #0 │ │ │ │ @@ -90332,19 +90330,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2cb75c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 743b6c │ │ │ │ + bl 7439dc │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2cb248 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2cb24e │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2cb248 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -90644,34 +90642,34 @@ │ │ │ │ b.n 2cb5fa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2cb7dc │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb16005d │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + ldr??.w r0, [lr, sp, lsl #1] │ │ │ │ + add r6, pc, #464 @ (adr r6, 2cb910 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfb16005d │ │ │ │ + ldr??.w r0, [lr, sp, lsl #1] │ │ │ │ bls.n 2cb714 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs.w r0, r0, #16580608 @ 0xfd0000 │ │ │ │ - @ instruction: 0xface005d │ │ │ │ - @ instruction: 0xfa96005d │ │ │ │ - add r6, pc, #168 @ (adr r6, 2cb800 ) │ │ │ │ + ldrsh.w r0, [r6, sp, lsl #1] │ │ │ │ + ldr??.w r0, [lr, #93] @ 0x5d │ │ │ │ + add r4, pc, #584 @ (adr r4, 2cb9a0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb.w r0, [ip, sp, lsl #1] │ │ │ │ - ldrsh.w r0, [r2, sp, lsl #1] │ │ │ │ - vld1.8 @ instruction: 0xf9a6005d │ │ │ │ - vst1.8 @ instruction: 0xf980005d │ │ │ │ - add r4, pc, #840 @ (adr r4, 2cbab4 ) │ │ │ │ + @ instruction: 0xf784005d │ │ │ │ + @ instruction: 0xf79a005d │ │ │ │ + strb.w r0, [lr, sp, lsl #1] │ │ │ │ + @ instruction: 0xf7e8005d │ │ │ │ + add r3, pc, #232 @ (adr r3, 2cb854 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #696 @ (adr r4, 2cba28 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 2cb7c8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb.w r0, [r8, #93] @ 0x5d │ │ │ │ + @ instruction: 0xf700005d │ │ │ │ ldr r3, [pc, #88] @ (2cb7d0 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2cb7aa │ │ │ │ mov ip, r1 │ │ │ │ @@ -90738,15 +90736,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2cb83c ) │ │ │ │ add r0, pc │ │ │ │ - bl 880880 │ │ │ │ + bl 8806f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90778,15 +90776,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2cb888 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2cb88c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 880880 │ │ │ │ + b.w 8806f0 │ │ │ │ ldr r0, [pc, #24] @ (2cb890 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2cb84c │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2cb862 │ │ │ │ @@ -90812,15 +90810,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2cb8cc ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 880880 │ │ │ │ + b.w 8806f0 │ │ │ │ ldr r2, [pc, #16] @ (2cb8d0 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2cb89e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #720] @ (2cbb9c ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -90842,15 +90840,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [pc, #20] @ (2cb910 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 880880 │ │ │ │ + b.w 8806f0 │ │ │ │ ldr r1, [pc, #12] @ (2cb914 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2cb8ec │ │ │ │ nop │ │ │ │ lsrs r4, r5, #4 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -90895,15 +90893,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 2cb954 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bcc.n 2cb9a4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2cb95c │ │ │ │ @@ -90932,15 +90930,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2cbbc0 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #488] @ (2cbbc4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2cbb92 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -90975,15 +90973,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2cb9ea │ │ │ │ ldr r3, [pc, #404] @ (2cbbc8 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #384] @ (2cbbc4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb9e8 │ │ │ │ ldr r3, [pc, #384] @ (2cbbcc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -90996,24 +90994,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2cb9e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2cbbd4 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb9ea │ │ │ │ ldr r2, [pc, #356] @ (2cbbd8 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #320] @ (2cbbc4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cb9e8 │ │ │ │ ldr r2, [pc, #332] @ (2cbbdc ) │ │ │ │ @@ -91027,24 +91025,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cb9e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2cbbe0 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb9ea │ │ │ │ ldr r2, [pc, #264] @ (2cbbc0 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #252] @ (2cbbc4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cb9e8 │ │ │ │ ldr r2, [pc, #272] @ (2cbbe4 ) │ │ │ │ @@ -91058,24 +91056,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2cb9e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2cbbe8 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb9ea │ │ │ │ ldr r2, [pc, #200] @ (2cbbc0 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #188] @ (2cbbc4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2cb9e8 │ │ │ │ ldr r2, [pc, #212] @ (2cbbec ) │ │ │ │ @@ -91089,25 +91087,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2cb9e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2cbbf0 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb9ea │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2ca1d8 │ │ │ │ ldr r3, [pc, #128] @ (2cbbc8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r2, [pc, #112] @ (2cbbc4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2cb9e8 │ │ │ │ ldr r3, [pc, #148] @ (2cbbf4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -91123,15 +91121,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2cbbf8 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb9ea │ │ │ │ ldr r2, [pc, #104] @ (2cbbfc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2cb9e8 │ │ │ │ @@ -91141,52 +91139,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2cb9e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2cbc00 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2cb9e8 │ │ │ │ nop │ │ │ │ bcs.n 2cbae0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #32 │ │ │ │ + lsrs r0, r0, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #32 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ + lsrs r0, r4, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ orrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #26 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r4, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r6, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbc04 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91223,19 +91221,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2cbc70 ) │ │ │ │ ldr r0, [pc, #16] @ (2cbc74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r6, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -91268,30 +91266,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2cbcfa │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2cbd40 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2cbd08 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2cbc04 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 85f1ac │ │ │ │ + bl 85f01c │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2cbd5c │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -91346,25 +91344,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ lsls r4, r0, #22 │ │ │ │ lsls r0, r0, #4 │ │ │ │ lsls r2, r5, #21 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r2, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r4, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r2, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #23 │ │ │ │ + lsrs r6, r1, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbdb4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91403,27 +91401,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2cbe28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbdce │ │ │ │ ldr r0, [pc, #28] @ (2cbe2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2cbdce │ │ │ │ ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r6, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbe30 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91522,15 +91520,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 541dfc │ │ │ │ cbz r0, 2cbf2e │ │ │ │ bl 59c204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 85f1ac │ │ │ │ + b.w 85f01c │ │ │ │ nop │ │ │ │ cmn r0, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ lsls r2, r1, #14 │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002cbf44 : │ │ │ │ @@ -91585,25 +91583,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2cc0b0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2cc0b4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #228] @ (2cc0b8 ) │ │ │ │ ldr r1, [pc, #232] @ (2cc0bc ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #216] @ (2cc0c0 ) │ │ │ │ ldr r3, [pc, #188] @ (2cc0a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91627,26 +91625,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2cc0cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2cbfe6 │ │ │ │ bl 541f94 │ │ │ │ cbnz r0, 2cc044 │ │ │ │ movs r0, #12 │ │ │ │ bl 541dfc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2cbfe6 │ │ │ │ bl 59c204 │ │ │ │ b.n 2cbfe6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 2cbfe6 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2cc064 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cbc04 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -91683,27 +91681,27 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r6, r2, #14 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r4, {r1, r4, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r5, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cc0d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91808,26 +91806,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 541dfc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cc156 │ │ │ │ b.n 2cc1b0 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #48] @ (2cc234 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -91836,15 +91834,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2cc238 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2cc160 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r0, r0, #4 │ │ │ │ lsls r2, r1, #3 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -92020,15 +92018,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -92129,15 +92127,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -92282,15 +92280,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -92333,20 +92331,20 @@ │ │ │ │ stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002cc714 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2cc720 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 880848 │ │ │ │ + b.w 8806b8 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb1400ff │ │ │ │ │ │ │ │ 002cc724 : │ │ │ │ - b.w 880860 │ │ │ │ + b.w 8806d0 │ │ │ │ │ │ │ │ 002cc728 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2cc7a4 ) │ │ │ │ @@ -92421,15 +92419,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2cc7fc │ │ │ │ bl 2cb840 │ │ │ │ ldr r0, [pc, #96] @ (2cc840 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 880880 │ │ │ │ + bl 8806f0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92442,44 +92440,44 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2cc84c ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ b.n 2cc7ea │ │ │ │ ldr r3, [pc, #48] @ (2cc850 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2cc854 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2cc858 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2cc81a │ │ │ │ subs r1, #158 @ 0x9e │ │ │ │ lsls r1, r6, #3 │ │ │ │ @ instruction: 0xfa4a00ff │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r6, r4, #13 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r5, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #16 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -92743,15 +92741,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2ccb38 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87f808 │ │ │ │ + b.w 87f678 │ │ │ │ movs r0, #12 │ │ │ │ blx 28b74c │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -92774,26 +92772,26 @@ │ │ │ │ bpl.n 2ccaca │ │ │ │ ldr r0, [pc, #36] @ (2ccb48 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ stmia r1!, {r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + movs r4, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + movs r2, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2ccbec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -93064,98 +93062,94 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (2cceac ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ccdb6 │ │ │ │ ldr r3, [pc, #160] @ (2cceb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ccc60 │ │ │ │ ldr r3, [pc, #152] @ (2cceb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ccc60 │ │ │ │ ldr r0, [pc, #144] @ (2cceb8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ccc60 │ │ │ │ ldr r2, [pc, #136] @ (2ccebc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (2ccec0 ) │ │ │ │ ldr r1, [pc, #140] @ (2ccec4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ccdbc │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (2ccec8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (2ccecc ) │ │ │ │ add r1, pc │ │ │ │ - bl 87ef54 │ │ │ │ + bl 87edc4 │ │ │ │ b.n 2cce48 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r4} │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #2] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r4, #3 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #3 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bgt.n 2ccecc │ │ │ │ + vqadd.u8 q8, q5, │ │ │ │ + vqadd.u16 q8, q0, │ │ │ │ + bge.n 2ccd9c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + mcr2 0, 6, r0, cr14, cr13, {2} │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r2, r7 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + mcr2 0, 5, r0, cr2, cr13, {2} │ │ │ │ bkpt 0x0076 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - vqadd.u64 q8, q2, │ │ │ │ - ldrh r2, [r3, #42] @ 0x2a │ │ │ │ + ldc2l 0, cr0, [ip, #372] @ 0x174 │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vqadd.u8 q0, q1, │ │ │ │ + stc2l 0, cr0, [sl, #-372]! @ 0xfffffe8c │ │ │ │ asrs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 q0, q6, │ │ │ │ - mrc2 0, 6, r0, cr12, cr13, {2} │ │ │ │ - ldrh r6, [r3, #40] @ 0x28 │ │ │ │ + stc2 0, cr0, [r4, #372] @ 0x174 │ │ │ │ + stc2l 0, cr0, [r4, #-372] @ 0xfffffe8c │ │ │ │ + ldrh r6, [r0, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mcr2 0, 6, r0, cr4, cr13, {2} │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + stc2 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mrc2 0, 4, r0, cr14, cr13, {2} │ │ │ │ + stc2 0, cr0, [r6, #-372] @ 0xfffffe8c │ │ │ │ │ │ │ │ 002cced0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93269,15 +93263,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2cd028 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2cd002 │ │ │ │ ldr r0, [pc, #52] @ (2cd02c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2ccf7c │ │ │ │ ldr r3, [pc, #44] @ (2cd030 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ccff4 │ │ │ │ @@ -93285,27 +93279,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ccff4 │ │ │ │ ldr r0, [pc, #32] @ (2cd038 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ccff4 │ │ │ │ nop │ │ │ │ pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8, #372] @ 0x174 │ │ │ │ + mcrr2 0, 5, r0, r0, cr13 │ │ │ │ asrs r4, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl, #372] @ 0x174 │ │ │ │ + stc2 0, cr0, [r2], {93} @ 0x5d │ │ │ │ │ │ │ │ 002cd03c : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ @@ -93340,15 +93334,15 @@ │ │ │ │ blx 28b608 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87a140 │ │ │ │ + b.w 879fb0 │ │ │ │ │ │ │ │ 002cd0a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -93485,17 +93479,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2cd240 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + strh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfbba005d │ │ │ │ + @ instruction: 0xfa22005d │ │ │ │ │ │ │ │ 002cd244 : │ │ │ │ cbz r1, 2cd254 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2cd26c │ │ │ │ movs r0, #0 │ │ │ │ @@ -93521,15 +93515,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cd290 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -93795,18 +93789,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2cd538 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str.w r0, [ip, #93] @ 0x5d │ │ │ │ - ldr.w r0, [ip, #93] @ 0x5d │ │ │ │ + @ instruction: 0xf734005d │ │ │ │ + @ instruction: 0xf744005d │ │ │ │ │ │ │ │ 002cd53c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -94009,15 +94003,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 879fdc │ │ │ │ + bl 879e4c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2cd7ba │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -94027,15 +94021,15 @@ │ │ │ │ cbz r0, 2cd7be │ │ │ │ ldr r1, [pc, #156] @ (2cd80c ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28c640 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #140] @ (2cd810 ) │ │ │ │ ldr r3, [pc, #124] @ (2cd800 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -94064,19 +94058,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cd824 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 87a140 │ │ │ │ + bl 879fb0 │ │ │ │ b.n 2cd7ba │ │ │ │ ldr r1, [pc, #64] @ (2cd828 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2cd82c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -94091,24 +94085,24 @@ │ │ │ │ ldr r5, [pc, #176] @ (2cd8b8 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, lr} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ push {r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r5, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf662005d │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + @ instruction: 0xf4ca005d │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf65a005d │ │ │ │ - @ instruction: 0xf624005d │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + @ instruction: 0xf4c2005d │ │ │ │ + eor.w r0, ip, #14483456 @ 0xdd0000 │ │ │ │ + strh r6, [r5, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf618005d │ │ │ │ + eor.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94123,25 +94117,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2cd8ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #128] @ (2cd8f0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #120] @ (2cd8f4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28d3ec <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -94175,30 +94169,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2cc23c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2cbe30 │ │ │ │ nop │ │ │ │ - rsbs r0, r8, #14483456 @ 0xdd0000 │ │ │ │ - rsbs r0, r4, #14483456 @ 0xdd0000 │ │ │ │ - rsbs r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + orr.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + bics.w r0, ip, #14483456 @ 0xdd0000 │ │ │ │ + bics.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ │ │ │ │ 002cd8f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2cd948 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2cd94c ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 86f430 │ │ │ │ + bl 86f2a0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2cd932 │ │ │ │ ldr r1, [pc, #48] @ (2cd950 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -94213,15 +94207,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmdb sl!, {r0, r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - adc.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf3b0005d │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002cd954 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94236,15 +94230,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 86f430 │ │ │ │ + bl 86f2a0 │ │ │ │ mov r1, sp │ │ │ │ bl 2cc7a8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #56] @ (2cd9d0 ) │ │ │ │ ldr r3, [pc, #44] @ (2cd9c8 ) │ │ │ │ @@ -94265,15 +94259,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxtb r0, r2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #944 @ (adr r6, 2cdd80 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 2cdb20 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ uxth r2, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002cd9d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94306,33 +94300,33 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cda02 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85eea0 │ │ │ │ + b.w 85ed10 │ │ │ │ ldr r1, [pc, #24] @ (2cda5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7f446c │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + b.w 7f42dc │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - orn r0, sl, #14483456 @ 0xdd0000 │ │ │ │ - eors.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ - bics.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf2d2005d │ │ │ │ + @ instruction: 0xf2f8005d │ │ │ │ + @ instruction: 0xf298005d │ │ │ │ │ │ │ │ 002cda60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -94375,15 +94369,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2cdc3c │ │ │ │ ldr r3, [pc, #480] @ (2cdcc4 ) │ │ │ │ ldr r1, [pc, #484] @ (2cdcc8 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2cdccc │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -94394,100 +94388,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2cdcd4 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2cdb24 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2cdcd8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2cdcdc ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2cdce0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2cdb72 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2cdce4 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cdb04 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #392] @ (2cdce8 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ b.n 2cdb0e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cdbea │ │ │ │ ldr.w r8, [pc, #364] @ 2cdcec │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2cdba8 │ │ │ │ ldr r1, [pc, #352] @ (2cdcf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2cdbe0 │ │ │ │ ldr r1, [pc, #344] @ (2cdcf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2cdbe6 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2cdcf8 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2cdb8c │ │ │ │ ldr r2, [pc, #288] @ (2cdcfc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2cdb8c │ │ │ │ ldr r2, [pc, #284] @ (2cdd00 ) │ │ │ │ @@ -94499,22 +94493,22 @@ │ │ │ │ cbz r3, 2cdc42 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2cdc00 │ │ │ │ ldr r1, [pc, #268] @ (2cdd04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cdac6 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 85ee28 │ │ │ │ + bl 85ec98 │ │ │ │ ldr r2, [pc, #244] @ (2cdd08 ) │ │ │ │ ldr r3, [pc, #152] @ (2cdcb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -94534,91 +94528,91 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2cdc6e │ │ │ │ ldr r3, [pc, #120] @ (2cdcc4 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2cdd0c ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2cdd10 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 2cdbf0 │ │ │ │ ldr r3, [pc, #84] @ (2cdcc4 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #108] @ (2cdce8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ b.n 2cdc5c │ │ │ │ ldr r2, [pc, #52] @ (2cdcc8 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2cdb7c │ │ │ │ ldr r1, [pc, #120] @ (2cdd14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 2cdc12 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cbz r4, 2cdcdc │ │ │ │ lsls r0, r6, #3 │ │ │ │ cbz r0, 2cdcde │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + @ instruction: 0xf27a005d │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + cbz r4, 2cdd24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf3e6005d │ │ │ │ + movw r0, #57437 @ 0xe05d │ │ │ │ strb r4, [r3, #10] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + cbz r4, 2cdd28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf3b2005d │ │ │ │ - ubfx r0, sl, #1, #30 │ │ │ │ - bgt.n 2cddc4 │ │ │ │ + @ instruction: 0xf21a005d │ │ │ │ + @ instruction: 0xf232005d │ │ │ │ + bge.n 2cdc94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 2cdcac │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ubfx r0, ip, #1, #30 │ │ │ │ - usat r0, #29, ip, lsl #1 │ │ │ │ + @ instruction: 0xf234005d │ │ │ │ + @ instruction: 0xf1f4005d │ │ │ │ ldrsb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf378005d │ │ │ │ - @ instruction: 0xf374005d │ │ │ │ - @ instruction: 0xf37a005d │ │ │ │ - ssat r0, #30, r2, lsl #1 │ │ │ │ - blt.n 2cdc48 │ │ │ │ + @ instruction: 0xf1e0005d │ │ │ │ + rsbs r0, ip, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf1e2005d │ │ │ │ + sbc.w r0, sl, #93 @ 0x5d │ │ │ │ + bge.n 2cdd18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - blt.n 2cdc40 │ │ │ │ + bge.n 2cdd10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf336005d │ │ │ │ + @ instruction: 0xf19e005d │ │ │ │ add sp, #152 @ 0x98 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - blt.n 2cdd5c │ │ │ │ + bls.n 2cdc2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf27e005d │ │ │ │ - @ instruction: 0xf21c005d │ │ │ │ + @ instruction: 0xf0e6005d │ │ │ │ + eor.w r0, r4, #93 @ 0x5d │ │ │ │ │ │ │ │ 002cdd18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -94630,51 +94624,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdea4 │ │ │ │ ldr r1, [pc, #380] @ (2cdec0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cde70 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cde52 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cde4c │ │ │ │ ldr r2, [pc, #356] @ (2cdec4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2cdec8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #348] @ (2cdecc ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #340] @ (2cded0 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [pc, #332] @ (2cded4 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #324] @ (2cded8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cde8e │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cde8e │ │ │ │ ldr.w r9, [pc, #300] @ 2cdedc │ │ │ │ @@ -94683,47 +94677,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2cddce │ │ │ │ ldr r1, [pc, #296] @ (2cdee8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cde98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2cdeec ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2cdef0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2cdef4 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2cdef8 │ │ │ │ ldr r2, [pc, #212] @ (2cdefc ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -94742,77 +94736,77 @@ │ │ │ │ b.n 2cdd62 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2cdf08 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdd5e │ │ │ │ b.n 2cde4c │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2cdf0c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdd58 │ │ │ │ b.n 2cde52 │ │ │ │ ldr r1, [pc, #128] @ (2cdf10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85ec0c │ │ │ │ + b.w 85ea7c │ │ │ │ ldr r1, [pc, #108] @ (2cdf14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85ec0c │ │ │ │ + b.w 85ea7c │ │ │ │ nop │ │ │ │ add r7, sp, #24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xf220005d │ │ │ │ - @ instruction: 0xf1e0005d │ │ │ │ - movw r0, #8285 @ 0x205d │ │ │ │ - movw r0, #41053 @ 0xa05d │ │ │ │ - @ instruction: 0xf252005d │ │ │ │ + eor.w r0, r8, #93 @ 0x5d │ │ │ │ + orr.w r0, r8, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf0aa005d │ │ │ │ + @ instruction: 0xf0b2005d │ │ │ │ + @ instruction: 0xf0ba005d │ │ │ │ strb r4, [r3, #9] │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #49245 @ 0xc05d │ │ │ │ - @ instruction: 0xf252005d │ │ │ │ - sxth r0, r6 │ │ │ │ + @ instruction: 0xf0b4005d │ │ │ │ + @ instruction: 0xf0ba005d │ │ │ │ + sub sp, #96 @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf18e005d │ │ │ │ - @ instruction: 0xf29a005d │ │ │ │ - @ instruction: 0xf234005d │ │ │ │ - @ instruction: 0xf22a005d │ │ │ │ - @ instruction: 0xf226005d │ │ │ │ + vshr.s32 q8, , #10 │ │ │ │ + add.w r0, r2, #93 @ 0x5d │ │ │ │ + eors.w r0, ip, #93 @ 0x5d │ │ │ │ + eors.w r0, r2, #93 @ 0x5d │ │ │ │ + eor.w r0, lr, #93 @ 0x5d │ │ │ │ b.n 2ce064 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r1, #58 @ 0x3a │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf128005d │ │ │ │ - @ instruction: 0xf0f2005d │ │ │ │ - sbc.w r0, r6, #93 @ 0x5d │ │ │ │ - @ instruction: 0xf0a8005d │ │ │ │ + vshr.s16 q0, , #16 │ │ │ │ + vqadd.s16 q8, q5, │ │ │ │ + vshr.s8 q8, , #2 │ │ │ │ + vqadd.s16 q0, q0, │ │ │ │ │ │ │ │ 002cdf18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #212] @ (2ce000 ) │ │ │ │ @@ -94826,30 +94820,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2ce00c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #192] @ (2ce010 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #184] @ (2ce014 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ ldr r1, [pc, #176] @ (2ce018 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2ce01c ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -94857,15 +94851,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 868b28 │ │ │ │ + bl 868998 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2cdfce │ │ │ │ mov r0, r7 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #120] @ (2ce020 ) │ │ │ │ ldr r3, [pc, #92] @ (2ce004 ) │ │ │ │ @@ -94887,15 +94881,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2ce024 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 868b28 │ │ │ │ + bl 868998 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cdf9e │ │ │ │ cbnz r0, 2cdfee │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -94905,22 +94899,22 @@ │ │ │ │ b.n 2cdf9e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r4, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r6, #38 @ 0x26 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds.w r0, r6, #93 @ 0x5d │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + vqadd.s64 q8, q7, │ │ │ │ + lsrs r2, r7, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #592 @ 0x250 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strh r0, [r6, r6] │ │ │ │ ... │ │ │ │ @@ -94941,37 +94935,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2ce0ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #144] @ (2ce0f0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #136] @ (2ce0f4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2ce0f8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 868b28 │ │ │ │ + bl 868998 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2ce0c6 │ │ │ │ mov r0, r9 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #92] @ (2ce0fc ) │ │ │ │ ldr r3, [pc, #68] @ (2ce0e4 ) │ │ │ │ @@ -95000,21 +94994,21 @@ │ │ │ │ b.n 2ce096 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r3, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - bics r2, r2 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - and.w r0, r6, #93 @ 0x5d │ │ │ │ + mcr 0, 3, r0, cr14, cr13, {2} │ │ │ │ strh r0, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #624 @ 0x270 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ce100 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -95051,15 +95045,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87ee3c │ │ │ │ + b.w 87ecac │ │ │ │ ldr r1, [pc, #56] @ (2ce1a0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 58072c │ │ │ │ @@ -95067,26 +95061,26 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2ce1a8 ) │ │ │ │ ldr r1, [pc, #40] @ (2ce1ac ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2ce156 │ │ │ │ - vshr.s32 q0, , #30 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + mcr 0, 0, r0, cr10, cr13, {2} │ │ │ │ + cmp r2, #180 @ 0xb4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - vqadd.s8 q8, q0, │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + stc 0, cr0, [r8, #372]! @ 0x174 │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vqadd.s32 q0, q4, │ │ │ │ + ldc 0, cr0, [r0, #372] @ 0x174 │ │ │ │ bl 1901a2 │ │ │ │ - vqadd.s8 q8, q2, │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + stc 0, cr0, [ip, #372]! @ 0x174 │ │ │ │ + ldrb r6, [r6, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mrc 0, 7, r0, cr4, cr13, {2} │ │ │ │ + ldcl 0, cr0, [ip, #-372] @ 0xfffffe8c │ │ │ │ │ │ │ │ 002ce1b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #356] @ (2ce328 ) │ │ │ │ @@ -95102,38 +95096,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2ce338 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 86f340 │ │ │ │ + bl 86f1b0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 86f608 │ │ │ │ + bl 86f478 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2ce25a │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 8744dc │ │ │ │ + bl 87434c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2ce2a2 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2ce312 │ │ │ │ bne.n 2ce2a2 │ │ │ │ @@ -95163,15 +95157,15 @@ │ │ │ │ beq.n 2ce29a │ │ │ │ movs r0, #16 │ │ │ │ blx 28b74c │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 874318 │ │ │ │ + bl 874188 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ce214 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ca4d0 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2ce2a2 │ │ │ │ @@ -95184,20 +95178,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2ce270 │ │ │ │ ldr r1, [pc, #156] @ (2ce340 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 85ef54 │ │ │ │ + bl 85edc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85ef90 │ │ │ │ + bl 85ee00 │ │ │ │ ldr r2, [pc, #132] @ (2ce344 ) │ │ │ │ ldr r3, [pc, #104] @ (2ce32c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -95236,27 +95230,27 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.s16 q0, q0, │ │ │ │ - mcr 0, 7, r0, cr12, cr13, {2} │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + ldcl 0, cr0, [r8, #-372]! @ 0xfffffe8c │ │ │ │ + ldcl 0, cr0, [r4, #-372] @ 0xfffffe8c │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mcr 0, 3, r0, cr10, cr13, {2} │ │ │ │ + ldcl 0, cr0, [r2], {93} @ 0x5d │ │ │ │ add r1, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + strb r0, [r4, #29] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldcl 0, cr0, [lr, #-372] @ 0xfffffe8c │ │ │ │ - ldcl 0, cr0, [r6, #372] @ 0x174 │ │ │ │ + rsb r0, r6, sp, lsr #1 │ │ │ │ + ldc 0, cr0, [lr], #-372 @ 0xfffffe8c │ │ │ │ │ │ │ │ 002ce354 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (2ce3d8 ) │ │ │ │ @@ -95272,37 +95266,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 28cdb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 896964 │ │ │ │ + bl 8967d4 │ │ │ │ ldr r3, [pc, #76] @ (2ce3dc ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2ce39a │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2ce3c6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28bb34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ce394 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8968a0 │ │ │ │ + bl 896710 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2ce39a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95329,44 +95323,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2ce4c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #176] @ (2ce4c8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ ldr r1, [pc, #168] @ (2ce4cc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 86f608 │ │ │ │ + bl 86f478 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2ce4d0 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ ldr r3, [pc, #148] @ (2ce4d4 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 868b28 │ │ │ │ + bl 868998 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2ce48a │ │ │ │ mov r0, r6 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #116] @ (2ce4d8 ) │ │ │ │ ldr r3, [pc, #88] @ (2ce4bc ) │ │ │ │ add r2, pc │ │ │ │ @@ -95403,22 +95397,22 @@ │ │ │ │ b.n 2ce45a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #272 @ 0x110 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xf7a6005f │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + addw r0, lr, #2143 @ 0x85f │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r8, r5 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #864 @ (adr r7, 2ce83c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ce4dc : │ │ │ │ @@ -95438,48 +95432,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2ce5d4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #196] @ (2ce5d8 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2ce5dc ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f340 │ │ │ │ + bl 86f1b0 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f608 │ │ │ │ + bl 86f478 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f340 │ │ │ │ + bl 86f1b0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86f608 │ │ │ │ + bl 86f478 │ │ │ │ ldr r1, [pc, #128] @ (2ce5e0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f708 │ │ │ │ + bl 86f578 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -95516,22 +95510,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #288 @ (adr r7, 2ce6ec ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r0 │ │ │ │ + cbz r4, 2ce5de │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r1, #160 @ 0xa0 │ │ │ │ + adds r0, #8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r7, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stc 0, cr0, [r4], {93} @ 0x5d │ │ │ │ - add r1, pc, #552 @ (adr r1, 2ce80c ) │ │ │ │ + orn r0, ip, sp, lsr #1 │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r6, pc, #632 @ (adr r6, 2ce860 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ce5e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95567,15 +95561,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2ce6f8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95604,15 +95598,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2ce70c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95623,48 +95617,48 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2ce718 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87edbc │ │ │ │ + bl 87ec2c │ │ │ │ b.n 2ce618 │ │ │ │ ldr r3, [pc, #68] @ (2ce71c ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2ce720 ) │ │ │ │ ldr r0, [pc, #68] @ (2ce724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #248 @ (adr r6, 2ce7e8 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r4, #17] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs.w r0, r2, sp, lsr #1 │ │ │ │ - sbcs.w r0, r2, sp, lsr #1 │ │ │ │ + ands.w r0, sl, sp, lsr #1 │ │ │ │ + ldrd r0, r0, [sl, #372] @ 0x174 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #22] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xeb96005d │ │ │ │ - adds.w r0, r6, sp, lsr #1 │ │ │ │ - @ instruction: 0xeada005d │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + ldrd r0, r0, [lr, #372]! @ 0x174 │ │ │ │ + ldrd r0, r0, [lr, #-372]! @ 0x174 │ │ │ │ + strd r0, r0, [r2, #-372] @ 0x174 │ │ │ │ + strb r6, [r1, #15] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xeab2005d │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + ldmdb sl, {r0, r2, r3, r4, r6} │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xead0005d │ │ │ │ - @ instruction: 0xeae0005d │ │ │ │ + ldmdb r8!, {r0, r2, r3, r4, r6} │ │ │ │ + strd r0, r0, [r8, #-372] @ 0x174 │ │ │ │ │ │ │ │ 002ce728 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ (2ce888 ) │ │ │ │ @@ -95746,27 +95740,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2ce8b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ce79e │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2ce82a │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 874984 │ │ │ │ + bl 8747f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ce854 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -95783,27 +95777,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2ce8bc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87edbc │ │ │ │ + bl 87ec2c │ │ │ │ b.n 2ce79e │ │ │ │ ldr r3, [pc, #104] @ (2ce8c0 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2ce8c4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2ce8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ce79e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2ce8cc ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2ce8d0 ) │ │ │ │ ldr r0, [pc, #88] @ (2ce8d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -95811,40 +95805,45 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ add r4, pc, #1008 @ (adr r4, 2cec7c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaf6005d │ │ │ │ + ldrd r0, r0, [lr, #-372] @ 0x174 │ │ │ │ add r4, pc, #944 @ (adr r4, 2cec48 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xeada005d │ │ │ │ + strd r0, r0, [r2, #-372] @ 0x174 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #616 @ (adr r4, 2ceb10 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - eors.w r0, r0, sp, lsr #1 │ │ │ │ - strd r0, r0, [r0, #372] @ 0x174 │ │ │ │ - ldrd r0, r0, [ip, #-372] @ 0x174 │ │ │ │ - strb r0, [r5, #15] │ │ │ │ + ldrd r0, r0, [r8], #372 @ 0x174 │ │ │ │ + @ instruction: 0xe828005d │ │ │ │ + b.n 2ce840 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r0, [r2, #9] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmdb r4!, {r0, r2, r3, r4, r6} │ │ │ │ - strb r2, [r2, #15] │ │ │ │ + b.n 2ce7f8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r2, [r7, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrd r0, r0, [r0, #372]! @ 0x174 │ │ │ │ - strd r0, r0, [ip, #-372] @ 0x174 │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + @ instruction: 0xe858005d │ │ │ │ + b.n 2ce834 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmdb r2!, {r0, r2, r3, r4, r6} │ │ │ │ - strd r0, r0, [r2, #-372] @ 0x174 │ │ │ │ + b.n 2ce808 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 2ce82c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce8d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -95868,28 +95867,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2ce944 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r0, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmdb r4, {r0, r2, r3, r4, r6} │ │ │ │ - ldmia.w r4, {r0, r2, r3, r4, r6} │ │ │ │ + b.n 2ce83c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 2ce740 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce948 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #144] @ 2ce9e8 │ │ │ │ @@ -95925,15 +95926,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2ce9fc ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87edbc │ │ │ │ + bl 87ec2c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95944,32 +95945,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2cea08 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ce9b6 │ │ │ │ add r2, pc, #872 @ (adr r2, 2ced54 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ce9e8 │ │ │ │ + b.n 2ce6b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r1, #10] │ │ │ │ + strb r2, [r6, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce9ac │ │ │ │ + b.n 2ce67c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r3, #9] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xe8ca005d │ │ │ │ - b.n 2ce9b8 │ │ │ │ + b.n 2ce86c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 2ce688 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cea0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -96012,15 +96014,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ceaac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 87edbc │ │ │ │ + bl 87ec2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96028,18 +96030,20 @@ │ │ │ │ nop │ │ │ │ add r1, pc, #960 @ (adr r1, 2cee5c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r5, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strd r0, r0, [r6], #-372 @ 0x174 │ │ │ │ - strex r0, r0, [r2, #372] @ 0x174 │ │ │ │ + b.n 2ce848 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n 2ce804 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ceab0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -96129,15 +96133,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87ee3c │ │ │ │ + b.w 87ecac │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -96160,62 +96164,62 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87ee3c │ │ │ │ + b.w 87ecac │ │ │ │ ldr r1, [pc, #88] @ (2cec44 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2cec48 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2cec4c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87edbc │ │ │ │ - @ instruction: 0xf18c0063 │ │ │ │ + b.w 87ec2c │ │ │ │ + vext.8 q8, q2, , #0 │ │ │ │ add r1, pc, #88 @ (adr r1, 2cec68 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ceba8 │ │ │ │ + b.n 2ce878 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + ldr r4, [r1, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ceba8 │ │ │ │ + b.n 2ce878 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce860 │ │ │ │ + b.n 2ce530 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ceaec │ │ │ │ + b.n 2ce7bc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce80c │ │ │ │ + b.n 2ce4dc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r3, #1] │ │ │ │ + ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cea80 │ │ │ │ + b.n 2ce750 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce7f8 │ │ │ │ + b.n 2ce4c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce7a0 │ │ │ │ + b.n 2ce470 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r7, #0] │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce758 │ │ │ │ + b.n 2cf428 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cec50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -96253,15 +96257,15 @@ │ │ │ │ beq.w 2cef9e │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28ced0 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 873da4 │ │ │ │ + bl 873c14 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2cefd8 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -96361,15 +96365,15 @@ │ │ │ │ b.w 2cd5d0 │ │ │ │ blx 28bea4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 28e1e4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73e3bc │ │ │ │ + bl 73e22c │ │ │ │ ldr r3, [pc, #828] @ (2cf13c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cf054 │ │ │ │ ldr r0, [pc, #820] @ (2cf140 ) │ │ │ │ @@ -96389,23 +96393,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28cdb8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 744840 │ │ │ │ + bl 7446b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cef50 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd4ec │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -96425,40 +96429,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2cd53c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28b878 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28b608 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 744840 │ │ │ │ + bl 7446b0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cee76 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2ceecc │ │ │ │ mov r0, fp │ │ │ │ bl 2cd5d0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28ba8c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2ceede │ │ │ │ mov r0, r8 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2cef62 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2cedc6 │ │ │ │ ldr r2, [pc, #612] @ (2cf150 ) │ │ │ │ ldr r3, [pc, #572] @ (2cf128 ) │ │ │ │ add r2, pc │ │ │ │ @@ -96503,17 +96507,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2cef94 │ │ │ │ mov r0, fp │ │ │ │ blx 28ba8c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cef62 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 873e74 │ │ │ │ + bl 873ce4 │ │ │ │ b.n 2cedc0 │ │ │ │ ldr r2, [pc, #504] @ (2cf164 ) │ │ │ │ ldr r3, [pc, #440] @ (2cf128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -96528,15 +96532,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87ee3c │ │ │ │ + b.w 87ecac │ │ │ │ ldr r2, [pc, #468] @ (2cf174 ) │ │ │ │ ldr r3, [pc, #388] @ (2cf128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -96550,15 +96554,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87ee3c │ │ │ │ + b.w 87ecac │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2ceec0 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28be00 │ │ │ │ ldr r2, [pc, #416] @ (2cf184 ) │ │ │ │ @@ -96569,15 +96573,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2cf18c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2ceee8 │ │ │ │ ldr r2, [pc, #388] @ (2cf190 ) │ │ │ │ ldr r3, [pc, #284] @ (2cf128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -96596,15 +96600,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2cf19c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2cef62 │ │ │ │ mov r0, r9 │ │ │ │ bl 2cd5d0 │ │ │ │ b.n 2cef62 │ │ │ │ ldr r3, [pc, #328] @ (2cf1a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -96616,24 +96620,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cee0a │ │ │ │ ldr r0, [pc, #312] @ (2cf1a8 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2cee0a │ │ │ │ cbz r0, 2cf096 │ │ │ │ bl 2cd5d0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28ba8c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2cedc0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ b.n 2cedc0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28ba8c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2cf08e │ │ │ │ b.n 2cedc0 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ @@ -96646,29 +96650,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2cf1b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cf04c │ │ │ │ b.n 2cef62 │ │ │ │ ldr r3, [pc, #232] @ (2cf1b8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2cf1bc ) │ │ │ │ ldr r1, [pc, #232] @ (2cf1c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, fp │ │ │ │ blx 28b988 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cf04c │ │ │ │ b.n 2cef62 │ │ │ │ ldr r3, [pc, #204] @ (2cf1c4 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -96676,108 +96680,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (2cf1cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, fp │ │ │ │ blx 28b988 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 28b59c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cf04c │ │ │ │ b.n 2cef62 │ │ │ │ ldr r7, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - b.n 2ceef0 │ │ │ │ + b.n 2cebc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cef24 │ │ │ │ + b.n 2cebf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ceeb8 │ │ │ │ + b.n 2ceb88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r2, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bkpt 0x00f6 │ │ │ │ + pop {r1, r2, r3, r4, r6, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - itet eq │ │ │ │ - lsleq r5, r3, #1 │ │ │ │ - ldrne r5, [sp, #320] @ 0x140 │ │ │ │ - lsleq r0, r6, #3 │ │ │ │ + pop {r1, r4, r5, r6, pc} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ + lsls r0, r6, #3 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cea14 │ │ │ │ + b.n 2cf6e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf634 │ │ │ │ + b.n 2cf304 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf5b8 │ │ │ │ + b.n 2cf288 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf92c │ │ │ │ + b.n 2cf5fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce9a0 │ │ │ │ + b.n 2cf670 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf560 │ │ │ │ + b.n 2cf230 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf968 │ │ │ │ + b.n 2cf638 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r7, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf4f8 │ │ │ │ + b.n 2cf1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - b.n 2cea50 │ │ │ │ + b.n 2cf720 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf498 │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r4, [r1, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cea30 │ │ │ │ + b.n 2cf700 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf84c │ │ │ │ + b.n 2cf51c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf3ac │ │ │ │ + svc 100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf870 │ │ │ │ + b.n 2cf540 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf368 │ │ │ │ + svc 58 @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf884 │ │ │ │ + b.n 2cf554 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf32c │ │ │ │ + svc 22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -96789,23 +96793,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 733474 │ │ │ │ - bl 72f55c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #120] @ (2cf27c ) │ │ │ │ ldr r1, [pc, #120] @ (2cf280 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2cf222 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cf1d0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28cdb8 │ │ │ │ @@ -96834,24 +96838,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [lr, #380] @ 0x17c │ │ │ │ - b.n 2cf82c │ │ │ │ + @ instruction: 0xe836005f │ │ │ │ + b.n 2cf4fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r5, #90 @ 0x5a │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2cf810 │ │ │ │ + b.n 2cf4e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cf288 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -96864,26 +96868,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2cf34c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2cf350 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #140] @ (2cf354 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 2cf2fc │ │ │ │ ldr r1, [pc, #132] @ (2cf358 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28c5b4 │ │ │ │ @@ -96903,15 +96907,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2cf360 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96920,51 +96924,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2cf368 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2cf312 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb sl, {r0, r1, r2, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + b.n 2cf250 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #12] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf7d0 │ │ │ │ + b.n 2cf4a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf864 │ │ │ │ + b.n 2cf534 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf78c │ │ │ │ + b.n 2cf45c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf770 │ │ │ │ + b.n 2cf440 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf7d8 │ │ │ │ + b.n 2cf4a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf724 │ │ │ │ + b.n 2cf3f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cf37c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2cf38c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -97068,29 +97073,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldmia r6!, {r4, r5} │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cf704 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf724 │ │ │ │ + svc 148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2cf584 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -97098,39 +97103,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7f06c8 │ │ │ │ + bl 7f0538 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 87e940 │ │ │ │ + bl 87e7b0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2cf556 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 87e7e4 │ │ │ │ + bl 87e654 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7f0718 │ │ │ │ + bl 7f0588 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7f06c8 │ │ │ │ + bl 7f0538 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -97173,74 +97178,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 28b74c │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 7f1048 │ │ │ │ + bl 7f0eb8 │ │ │ │ ldr r1, [pc, #124] @ (2cf638 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ cbz r0, 2cf5d2 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2cf63c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ cbz r0, 2cf5ec │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2cf640 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ cbz r0, 2cf608 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2cf644 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ cbz r0, 2cf624 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2cf6a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97248,15 +97253,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2cf6b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w ip, [pc, #60] @ 2cf6b4 │ │ │ │ ldr r3, [pc, #60] @ (2cf6b8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2cf6bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2cf6c0 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -97270,19 +97275,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r5, #108] @ 0x6c │ │ │ │ + str r6, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + ble.n 2cf650 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #88 @ (adr r6, 2cf70c ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 2cf8ac ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -97313,15 +97318,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97347,31 +97352,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2cf794 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + bgt.n 2cf714 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + bgt.n 2cf77c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cf7d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97379,24 +97384,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2cf7d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2cf4cc │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ble.n 2cf7d4 │ │ │ │ + bgt.n 2cf8a4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + bgt.n 2cf70c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2cf83c ) │ │ │ │ add r4, pc │ │ │ │ @@ -97410,24 +97415,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldmia r2!, {r4, r6} │ │ │ │ lsls r7, r7, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2cf8bc ) │ │ │ │ @@ -97437,56 +97442,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2cf8c4 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e3fc │ │ │ │ ldr r1, [pc, #80] @ (2cf8c8 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #56] @ (2cf8cc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #816 @ 0x330 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r3, sp, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97499,15 +97504,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2cf95c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 2c8708 │ │ │ │ cbz r0, 2cf93e │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -97531,19 +97536,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #68] @ 0x44 │ │ │ │ + str r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #904 @ 0x388 │ │ │ │ + add r0, sp, #296 @ 0x128 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2cfad0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -97552,15 +97557,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2cfad8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2cfabc │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 28bea4 │ │ │ │ @@ -97670,23 +97675,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2cfadc ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2cfae0 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r7, #32] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + add r7, pc, #656 @ (adr r7, 2cfd68 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r7, pc, #736 @ (adr r7, 2cfdbc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2cfac0 │ │ │ │ + bls.n 2cfb90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cfb40 │ │ │ │ + bls.n 2cfa10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -97707,15 +97712,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2cfb9e │ │ │ │ @@ -97736,15 +97741,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -97759,33 +97764,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r7, pc, #408 @ (adr r7, 2cfd50 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 2cfef0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r4, #28] │ │ │ │ + str r6, [r1, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, pc, #400 @ (adr r7, 2cfd50 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 2cfef0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -97819,15 +97824,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2cfde0 ) │ │ │ │ ldr r7, [pc, #404] @ (2cfde4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfd74 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -97846,37 +97851,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2cfd90 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cfd4a │ │ │ │ ldr r0, [pc, #348] @ (2cfdec ) │ │ │ │ add r0, pc │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r3, [pc, #344] @ (2cfdf0 ) │ │ │ │ ldr r2, [pc, #344] @ (2cfdf4 ) │ │ │ │ ldr r1, [pc, #348] @ (2cfdf8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2cfdfc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2cfe00 ) │ │ │ │ ldr r1, [pc, #332] @ (2cfe04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c7454 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -97898,15 +97903,15 @@ │ │ │ │ blx 28b7c0 │ │ │ │ mov r4, r0 │ │ │ │ blx 28cdb8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f05c0 │ │ │ │ + bl 7f0430 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -97921,24 +97926,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cfdb6 │ │ │ │ ldr r4, [pc, #192] @ (2cfe0c ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r3, [pc, #176] @ (2cfe10 ) │ │ │ │ ldr r2, [pc, #180] @ (2cfe14 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2cfcae │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfc66 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -97958,71 +97963,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2cfc8a │ │ │ │ ldr r0, [pc, #116] @ (2cfe20 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2cfc8a │ │ │ │ ldr r3, [pc, #96] @ (2cfe18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cfd4a │ │ │ │ ldr r3, [pc, #88] @ (2cfe1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cfd4a │ │ │ │ ldr r0, [pc, #88] @ (2cfe24 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2cfd4a │ │ │ │ nop │ │ │ │ - str r4, [r2, #16] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2cfec8 │ │ │ │ + bvc.n 2cfd98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2cfd1c │ │ │ │ + bhi.n 2cfdec │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #384 @ 0x180 │ │ │ │ + add r7, pc, #800 @ (adr r7, 2d0110 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + ldrsh r4, [r3, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #112 @ (adr r6, 2cfe68 ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 2d0008 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r6, pc, #976 @ (adr r6, 2d01cc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #16 @ (adr r6, 2cfe14 ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 2cffb4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 2cfe68 ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 2d0008 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2cfe74 │ │ │ │ + bvc.n 2cfd44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #880 @ (adr r7, 2d0180 ) │ │ │ │ + add r6, pc, #272 @ (adr r6, 2cff20 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, pc, #344 @ (adr r5, 2cff70 ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 2d0110 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2cff00 │ │ │ │ + bvs.n 2cfdd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2cfec4 │ │ │ │ + bvs.n 2cfd94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2cff58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -98031,15 +98036,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2cff60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2cff02 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2cfec2 │ │ │ │ @@ -98083,15 +98088,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2cff6c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2c7f40 │ │ │ │ @@ -98116,45 +98121,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2cff78 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2c7ef0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #488 @ (adr r4, 2d0148 ) │ │ │ │ + add r2, pc, #904 @ (adr r2, 2d02e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 2d02fc ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 2d009c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #960 @ (adr r3, 2d032c ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2d00cc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #16 @ (adr r4, 2cff80 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 2d0120 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r4, [r5, r0] │ │ │ │ + ldrb r4, [r2, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #600 @ (adr r3, 2d01d0 ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 2d0370 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #680 @ (adr r3, 2d0224 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 2cffc4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2d00b4 ) │ │ │ │ @@ -98175,15 +98180,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -98206,15 +98211,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2d00c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cf390 │ │ │ │ ldr r2, [pc, #152] @ (2d00cc ) │ │ │ │ @@ -98257,15 +98262,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cf390 │ │ │ │ b.n 2d0030 │ │ │ │ @@ -98273,29 +98278,29 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r6} │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrh r2, [r5, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #680 @ (adr r2, 2d0370 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 2d0110 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #768 @ (adr r2, 2d03cc ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 2d016c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r1, #32] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrh r6, [r4, #30] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r0, [r1, r3] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #192 @ (adr r2, 2d019c ) │ │ │ │ + add r0, pc, #608 @ (adr r0, 2d033c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #272 @ (adr r2, 2d01f0 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 2d0390 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2d02b4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -98313,15 +98318,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 2c8ef8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d02a2 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98334,15 +98339,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28bea4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28e1e4 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -98388,15 +98393,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2cf390 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -98422,15 +98427,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2d02dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28bea4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28e1e4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -98465,37 +98470,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldrh r4, [r0, #26] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #744 @ (adr r1, 2d05a8 ) │ │ │ │ + add r0, pc, #136 @ (adr r0, 2d0348 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #824 @ (adr r1, 2d05fc ) │ │ │ │ + add r0, pc, #216 @ (adr r0, 2d039c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, pc, #976 @ (adr r0, 2d06a0 ) │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #952 @ (adr r0, 2d068c ) │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, r4] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, pc, #480 @ (adr r0, 2d04bc ) │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #560 @ (adr r0, 2d0510 ) │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r1, #14] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - bcc.n 2d0300 │ │ │ │ + bne.n 2d03d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 2d0320 │ │ │ │ + bne.n 2d01f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2d0348 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -98505,42 +98510,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #60] @ (2d0354 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2d032e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2d00e0 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 2cf960 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2d00e0 │ │ │ │ - add r2, pc, #176 @ (adr r2, 2d03fc ) │ │ │ │ + add r0, pc, #592 @ (adr r0, 2d059c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r1, r1] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 2d06b0 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 2d0450 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2d0548 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -98575,15 +98580,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2d0408 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -98642,15 +98647,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2c8ef8 │ │ │ │ @@ -98672,15 +98677,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 28c6e4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -98722,23 +98727,23 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldrh r4, [r1, #6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n 2d0654 │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n 2d0474 │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2d0f9c │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -98752,15 +98757,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2d0fa8 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -98977,15 +98982,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2d08f6 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -99069,15 +99074,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2d0fb8 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2c8a60 │ │ │ │ mov r0, r9 │ │ │ │ @@ -99109,15 +99114,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d05f6 │ │ │ │ ldr.w r0, [pc, #1676] @ 2d0fc4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d05f6 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -99251,15 +99256,15 @@ │ │ │ │ blx 28b7c0 │ │ │ │ mov r6, r0 │ │ │ │ blx 28cdb8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 7f0718 │ │ │ │ + bl 7f0588 │ │ │ │ b.n 2d05f8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -99522,22 +99527,22 @@ │ │ │ │ bpl.w 2d072c │ │ │ │ ldr r0, [pc, #536] @ (2d0fd0 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d072c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2d0fd4 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7f0718 │ │ │ │ + bl 7f0588 │ │ │ │ b.n 2d05f6 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2d05f6 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -99593,15 +99598,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -99634,15 +99639,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -99700,43 +99705,43 @@ │ │ │ │ bgt.w 2d05f6 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2d0f78 │ │ │ │ b.w 2d05f6 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - beq.n 2d105c │ │ │ │ + ldmia r6, {r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n 2d0fec │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r2] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d0fd8 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2d0fe0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -99782,22 +99787,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d11b4 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87e934 │ │ │ │ + bl 87e7a4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87e62c │ │ │ │ + bl 87e49c │ │ │ │ mov r0, r4 │ │ │ │ bl 2cf4cc │ │ │ │ b.n 2d109a │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2d1094 │ │ │ │ @@ -99916,40 +99921,40 @@ │ │ │ │ beq.n 2d11ca │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7f05c0 │ │ │ │ + bl 7f0430 │ │ │ │ b.n 2d1052 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2d1052 │ │ │ │ ldr r1, [pc, #48] @ (2d11fc ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7f05c0 │ │ │ │ + bl 7f0430 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2d104c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #16] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #14] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 002d1200 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99965,24 +99970,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ add sp, #176 @ 0xb0 │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002d1264 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -99994,47 +99999,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2d12a8 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c7fa4 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #848] @ (2d15f4 ) │ │ │ │ + ldr r1, [pc, #240] @ (2d1394 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + ldrh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d12ac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2d12e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7336f0 │ │ │ │ + bl 733560 │ │ │ │ cbz r0, 2d12d2 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2d12e4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 733034 │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ + b.w 732ea4 │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100044,29 +100049,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2d132c ) │ │ │ │ ldr r1, [pc, #44] @ (2d1330 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldr r2, [r3, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r2!, {r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -100080,18 +100085,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2d1374 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d1378 : │ │ │ │ ldr r3, [pc, #48] @ (2d13ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2d1382 │ │ │ │ @@ -100110,15 +100115,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ mrc 0, 0, r0, cr14, cr0, {7} │ │ │ │ ldr r0, [pc, #4] @ (2d13b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r4, sp, #88 @ 0x58 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2d1428 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2d141a │ │ │ │ @@ -100206,15 +100211,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2cc3a8 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2d13fe │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -100223,41 +100228,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 28b74c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 7f1048 │ │ │ │ + bl 7f0eb8 │ │ │ │ ldr r1, [pc, #52] @ (2d1508 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ ldr r1, [pc, #40] @ (2d150c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2d1570 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100265,15 +100270,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2d1578 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w ip, [pc, #60] @ 2d157c │ │ │ │ ldr r3, [pc, #60] @ (2d1580 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2d1584 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2d1588 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -100288,19 +100293,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r5, r5] │ │ │ │ + ldrsb r6, [r2, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r0!, {r5, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r6, [r1, #58] @ 0x3a │ │ │ │ + it eq │ │ │ │ + lsleq r5, r3, #1 │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r5, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -100358,29 +100363,29 @@ │ │ │ │ ldr r3, [pc, #32] @ (2d1638 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d15ac │ │ │ │ ldr r0, [pc, #24] @ (2d163c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d15ac │ │ │ │ nop │ │ │ │ strb r0, [r3, #26] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [r0, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ + itte vs │ │ │ │ + lslvs r5, r3, #1 │ │ │ │ + ldrvs r3, [r0, #124] @ 0x7c │ │ │ │ + ldrvc r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d16d0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ (2d16e0 ) │ │ │ │ @@ -100395,33 +100400,33 @@ │ │ │ │ b.n 2d1698 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 7f0718 │ │ │ │ + bl 7f0588 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 28cc0c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2d16ba │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ - bl 7f06c8 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 7f0538 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2d166e │ │ │ │ @@ -100436,20 +100441,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - itet vs │ │ │ │ - lslvs r5, r3, #1 │ │ │ │ - strhvc r2, [r3, #48] @ 0x30 │ │ │ │ - lslvs r0, r5, #1 │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #248] @ (2d17fc ) │ │ │ │ @@ -100544,19 +100549,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2d181c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1740 │ │ │ │ ldr r0, [pc, #64] @ (2d1820 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d1740 │ │ │ │ ldr r0, [pc, #56] @ (2d1824 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 2d1792 │ │ │ │ ldr r1, [pc, #52] @ (2d1828 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d1736 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r6, #20] │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -100566,27 +100571,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #632 @ 0x278 │ │ │ │ lsls r5, r7, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #18] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - it vc │ │ │ │ - lslvc r5, r3, #1 │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ str r4, [r7, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - itt pl │ │ │ │ - lslpl r5, r3, #1 │ │ │ │ - itet vs @ unpredictable │ │ │ │ - lslvs r5, r3, #1 │ │ │ │ - itt mi @ unpredictable │ │ │ │ - lslmi r5, r3, #1 │ │ │ │ - pushmi {r4, r5, lr} │ │ │ │ + pop {r2, r6, r7, pc} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -100912,15 +100917,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d1ae4 │ │ │ │ ldr r0, [pc, #804] @ (2d1ea4 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d1ae4 │ │ │ │ ldr r3, [pc, #792] @ (2d1ea8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -100929,15 +100934,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2d1a4e │ │ │ │ ldr r0, [pc, #772] @ (2d1eac ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2d1a4e │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2d1d1e │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -101116,15 +101121,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2d1cb4 │ │ │ │ ldr r1, [pc, #316] @ (2d1ed4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2d1ed8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2d1cd4 │ │ │ │ ldr r2, [pc, #296] @ (2d1ed0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d1cd4 │ │ │ │ @@ -101142,15 +101147,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2d1ea0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d1c4e │ │ │ │ ldr r0, [pc, #264] @ (2d1ee0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d1c4e │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2c673c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -101177,15 +101182,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d1d6c │ │ │ │ ldr r0, [pc, #192] @ (2d1ee8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d1d6c │ │ │ │ bl 2c650c │ │ │ │ b.n 2d1d6c │ │ │ │ ldr.w sl, [pc, #180] @ 2d1eec │ │ │ │ add sl, pc │ │ │ │ b.n 2d1e0a │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -101203,79 +101208,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2d1ea0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1df2 │ │ │ │ ldr r0, [pc, #132] @ (2d1ef4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d1df2 │ │ │ │ nop │ │ │ │ strb r6, [r6, #8] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #600 @ (adr r5, 2d20dc ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ add r5, pc, #24 @ (adr r5, 2d1ea0 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + revsh r6, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + revsh r4, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - cbnz r6, 2d1f12 │ │ │ │ + rev16 r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4} │ │ │ │ + hlt 0x0000 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d1f22 │ │ │ │ + rev r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r0, 2d1f0a │ │ │ │ + cbnz r0, 2d1ee4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x009e │ │ │ │ + pop {r1, r2, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r3, pc, #136 @ (adr r3, 2d1f44 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - hlt 0x000e │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r6, r5] │ │ │ │ + ldr r7, [pc, #864] @ (2d2224 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r0, 2d1f14 │ │ │ │ + cbnz r0, 2d1eee │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r2, pc, #576 @ (adr r2, 2d210c ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ - cbnz r2, 2d1f0a │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2d1f00 │ │ │ │ + @ instruction: 0xb808 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - hlt 0x0000 │ │ │ │ + @ instruction: 0xb8e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2d1f1c │ │ │ │ + @ instruction: 0xb84e │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r1, #12] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d1f1a │ │ │ │ + @ instruction: 0xb824 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb8fe │ │ │ │ + @ instruction: 0xb766 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r1, #6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2d1f2a │ │ │ │ + @ instruction: 0xb836 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -101297,22 +101302,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (2d2074 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 2d1f16 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7f0564 │ │ │ │ + b.w 7f03d4 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -101420,19 +101425,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2d1fb2 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2d2036 │ │ │ │ b.n 2d1fe2 │ │ │ │ - ldr r7, [pc, #408] @ (2d2208 ) │ │ │ │ + ldr r5, [pc, #824] @ (2d23a8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + push {lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2d2230 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -101444,15 +101449,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2d223c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2d2126 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -101567,86 +101572,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2d2244 ) │ │ │ │ ldr r0, [pc, #132] @ (2d2248 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d2196 │ │ │ │ b.n 2d219a │ │ │ │ ldr r1, [pc, #112] @ (2d224c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2d2250 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 2d21a0 │ │ │ │ ldr r3, [pc, #100] @ (2d2254 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d2148 │ │ │ │ ldr r3, [pc, #92] @ (2d2258 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d2148 │ │ │ │ ldr r0, [pc, #84] @ (2d225c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2d2148 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d19ec │ │ │ │ b.n 2d21a0 │ │ │ │ ldr r3, [pc, #68] @ (2d2260 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (2d2264 ) │ │ │ │ ldr r0, [pc, #68] @ (2d2268 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldr r6, [pc, #24] @ (2d224c ) │ │ │ │ + ldr r4, [pc, #440] @ (2d23ec ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb628 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb636 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #848] @ (2d2598 ) │ │ │ │ + ldr r3, [pc, #240] @ (2d2338 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #736] @ (2d2530 ) │ │ │ │ + ldr r3, [pc, #128] @ (2d22d0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #464] @ (2d2434 ) │ │ │ │ + ldr r2, [pc, #880] @ (2d25d4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + push {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + push {r1, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d22a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101654,24 +101659,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2d22ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2d1640 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #72] @ (2d22f0 ) │ │ │ │ + ldr r2, [pc, #488] @ (2d2490 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ + push {r1, r2, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2d2314 │ │ │ │ sub sp, #28 │ │ │ │ @@ -101679,15 +101684,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2d231c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 28d5cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2d2320 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -101701,19 +101706,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r3, [pc, #824] @ (2d2650 ) │ │ │ │ + ldr r2, [pc, #216] @ (2d23f0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + cbz r4, 2d2398 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ + cbz r6, 2d239e │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101723,15 +101728,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2d238c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ bl 2d1590 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2d235e │ │ │ │ bl 2cb8d4 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -101744,19 +101749,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #360] @ (2d24f0 ) │ │ │ │ + ldr r1, [pc, #776] @ (2d2690 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r3, r4, lr} │ │ │ │ + cbz r0, 2d23ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + cbz r6, 2d23f2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2d243c │ │ │ │ sub sp, #20 │ │ │ │ @@ -101766,15 +101771,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d2440 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2d2444 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2d240a │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -101816,19 +101821,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [pc, #960] @ (2d2800 ) │ │ │ │ + ldr r1, [pc, #352] @ (2d25a0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + cbz r6, 2d248a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + cbz r4, 2d248a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101838,15 +101843,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2d24e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2d2486 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2d24ac │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -101879,24 +101884,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 2c63a0 │ │ │ │ b.n 2d2498 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #200] @ (2d25ac ) │ │ │ │ + ldr r0, [pc, #616] @ (2d274c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r4, 2d2564 │ │ │ │ + sxtb r4, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 2d256a │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ + cbz r2, 2d2504 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 6924f6 │ │ │ │ + bl 6924f6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2d25cc │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2d25d0 ) │ │ │ │ @@ -101906,15 +101911,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2d25d8 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #176] @ (2d25dc ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2d257c │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -101931,15 +101936,15 @@ │ │ │ │ cbnz r2, 2d25a8 │ │ │ │ mov r0, r3 │ │ │ │ bl 2d1590 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7f0564 │ │ │ │ + b.w 7f03d4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101956,15 +101961,15 @@ │ │ │ │ bpl.n 2d2534 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2d25e8 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2d2534 │ │ │ │ ldr r2, [pc, #64] @ (2d25ec ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d2554 │ │ │ │ @@ -101972,37 +101977,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d2554 │ │ │ │ ldr r0, [pc, #48] @ (2d25f0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2d2554 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #536] @ (2d27e8 ) │ │ │ │ + @ instruction: 0x47ee │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r4, 2d2624 │ │ │ │ + cbz r4, 2d25fe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 2d262c │ │ │ │ + cbz r2, 2d2606 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r2, #112] @ 0x70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2d2640 │ │ │ │ + cbz r0, 2d261a │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r6, #8] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2d2646 │ │ │ │ + cbz r0, 2d2620 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 2d26dc │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -102023,15 +102028,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28d5b4 │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 2d2684 │ │ │ │ @@ -102052,15 +102057,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (2d26f8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73b5dc │ │ │ │ + bl 73b44c │ │ │ │ ldr r2, [pc, #116] @ (2d26fc ) │ │ │ │ ldr r3, [pc, #96] @ (2d26e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -102085,25 +102090,25 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2d2666 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #552] @ (2d2908 ) │ │ │ │ + mov sl, lr │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r6, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxth r4, r6 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxth r6, r7 │ │ │ │ + sub sp, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (2d27a8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r7, #1 │ │ │ │ str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -102126,15 +102131,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (2d281c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 28d5b4 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -102167,15 +102172,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73a288 │ │ │ │ + bl 73a0f8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2d2800 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d275a │ │ │ │ @@ -102207,40 +102212,40 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2d2830 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 2c63a0 │ │ │ │ b.n 2d278a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ b.n 2d275c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - blx r0 │ │ │ │ + cmp r8, sp │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #80] @ 0x50 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cbz r0, 2d2828 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 2d282e │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - add r7, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl 1dc82e │ │ │ │ bl 370832 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d2840 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -102249,44 +102254,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2d28e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #128] @ (2d28ec ) │ │ │ │ ldr r3, [pc, #128] @ (2d28f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2d28f4 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2d28f8 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2d28fc ) │ │ │ │ add r2, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r3, [pc, #120] @ (2d2900 ) │ │ │ │ ldr r2, [pc, #124] @ (2d2904 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2d2908 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r3, [pc, #112] @ (2d290c ) │ │ │ │ ldr r2, [pc, #116] @ (2d2910 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2d2914 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r2, [pc, #108] @ (2d2918 ) │ │ │ │ ldr r3, [pc, #108] @ (2d291c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2d2920 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -102294,60 +102299,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2d2924 ) │ │ │ │ ldr r2, [pc, #104] @ (2d2928 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 736bd8 │ │ │ │ + bl 736a48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mov ip, fp │ │ │ │ + cmp r4, r8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2d295a │ │ │ │ + cbz r4, 2d2934 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2d296a │ │ │ │ + cbz r2, 2d2944 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2d2980 │ │ │ │ + cbz r2, 2d295a │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2d2980 │ │ │ │ + cbz r4, 2d295a │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -102413,15 +102418,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -102440,15 +102445,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 28e108 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2d2b44 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 877f14 │ │ │ │ + bl 877d84 │ │ │ │ cbnz r0, 2d2a60 │ │ │ │ ldr r2, [pc, #744] @ (2d2d20 ) │ │ │ │ ldr r3, [pc, #728] @ (2d2d10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -102549,15 +102554,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ef54 │ │ │ │ + bl 87edc4 │ │ │ │ b.n 2d2a34 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 28ca28 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -102570,33 +102575,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (2d2d2c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 28c4a8 │ │ │ │ b.n 2d2a34 │ │ │ │ ldr r4, [pc, #392] @ (2d2d30 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d2a34 │ │ │ │ ldr r1, [pc, #372] @ (2d2d34 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88c9e8 │ │ │ │ + bl 88c858 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d2c52 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (2d2d38 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -102615,15 +102620,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (2d2d3c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d2b9c │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -102678,87 +102683,87 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (2d2d48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d2b9c │ │ │ │ ldr r2, [pc, #132] @ (2d2d4c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (2d2d50 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (2d2d54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d2b9c │ │ │ │ ldr r2, [pc, #112] @ (2d2d58 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (2d2d5c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (2d2d60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d2b9c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r5 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, sp │ │ │ │ + mvns r6, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sxtb r4, r7 │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #32] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cbz r2, 2d2d46 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bics r6, r4 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2d2ce8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - negs r6, r7 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #760 @ 0x2f8 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - negs r6, r3 │ │ │ │ + lsrs r6, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - tst r6, r7 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2d30d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102947,15 +102952,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 88c9e8 │ │ │ │ + bl 88c858 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28c4a4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d2e0a │ │ │ │ b.n 2d2f40 │ │ │ │ @@ -103075,17 +103080,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2cc23c │ │ │ │ b.n 2d2d84 │ │ │ │ ldrsh r0, [r0, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d3128 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103094,30 +103099,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d3130 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ + add r1, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d3178 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103125,29 +103130,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2d3180 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, sp, #896 @ 0x380 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d31c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103156,29 +103161,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d31d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r4, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, sp, #576 @ 0x240 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d3214 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103186,28 +103191,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d321c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r3, #178 @ 0xb2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, sp, #256 @ 0x100 │ │ │ │ + add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d3264 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103216,29 +103221,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d326c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d32b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103246,28 +103251,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d32b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r3, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #656 @ 0x290 │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d32f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103275,24 +103280,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2d32fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - subs r4, #98 @ 0x62 │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r7, pc, #768 @ (adr r7, 2d35fc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r7, pc, #840 @ (adr r7, 2d3648 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2d3368 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -103300,44 +103305,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2d3370 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2d3354 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2d3360 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 88c9e8 │ │ │ │ + bl 88c858 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 28c4a8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ba88 │ │ │ │ ldr r1, [pc, #16] @ (2d3374 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2d333c │ │ │ │ - subs r4, #32 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ + add r7, pc, #512 @ (adr r7, 2d3570 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ + add r7, pc, #576 @ (adr r7, 2d35b4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103350,15 +103355,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2d33ca │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28dd64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -103373,30 +103378,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2d3400 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r7, pc, #48 @ (adr r7, 2d3428 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r2, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r7, pc, #72 @ (adr r7, 2d3448 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r7, pc, #784 @ (adr r7, 2d3714 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d3404 : │ │ │ │ ldr r3, [pc, #124] @ (2d3484 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2d341e │ │ │ │ @@ -103434,33 +103439,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28be00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d3494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ + add r7, pc, #512 @ (adr r7, 2d3690 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r0, sp, #976 @ 0x3d0 │ │ │ │ + add r7, pc, #368 @ (adr r7, 2d3608 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d3516 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2d34da │ │ │ │ @@ -103639,53 +103644,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2d3678 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - sxth r0, r2 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r1, #218 @ 0xda │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r6, pc, #576 @ (adr r6, 2d3878 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r6, pc, #552 @ (adr r6, 2d3864 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r6, pc, #544 @ (adr r6, 2d3860 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #120 @ 0x78 │ │ │ │ + add r6, pc, #536 @ (adr r6, 2d385c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r0, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r2, [r1, #14] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, pc, #656 @ (adr r4, 2d38e4 ) │ │ │ │ + add r3, pc, #48 @ (adr r3, 2d3684 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, pc, #680 @ (adr r7, 2d3900 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 2d36a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #832 @ (adr r7, 2d399c ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 2d373c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #856 @ (adr r7, 2d39b8 ) │ │ │ │ + add r6, pc, #248 @ (adr r6, 2d3758 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r6, pc, #608 @ (adr r6, 2d38c4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r6, pc, #648 @ (adr r6, 2d38f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r6, pc, #448 @ (adr r6, 2d382c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 2d3a18 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 2d37b8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #816 @ (adr r7, 2d39a4 ) │ │ │ │ + add r6, pc, #208 @ (adr r6, 2d3744 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #696 @ (adr r7, 2d3930 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 2d36d0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #112 @ 0x70 │ │ │ │ + add r6, pc, #528 @ (adr r6, 2d388c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2d369a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -103878,26 +103883,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2d38c6 │ │ │ │ ldr r2, [pc, #152] @ (2d38d0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #144] @ (2d38d4 ) │ │ │ │ ldr r3, [pc, #144] @ (2d38d8 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2d38dc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103940,19 +103945,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ strb r2, [r3, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r2, [pc, #80] @ (2d3924 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #64 @ (adr r6, 2d3918 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 2d3ab8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #82 @ 0x52 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, pc, #992 @ (adr r5, 2d3cc0 ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 2d3a60 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2d3990 ) │ │ │ │ @@ -103964,32 +103969,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73f81c │ │ │ │ + bl 73f68c │ │ │ │ cbz r0, 2d393e │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 28b74c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d380c │ │ │ │ mov r0, r4 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2d3968 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85ed74 │ │ │ │ + bl 85ebe4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2d3998 ) │ │ │ │ ldr r3, [pc, #80] @ (2d3994 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -104085,25 +104090,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2d3a74 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d3a04 │ │ │ │ strh r6, [r0, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #128 @ (adr r4, 2d3af8 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 2d3c98 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2d3b3c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -104115,35 +104120,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d3b1a │ │ │ │ - bl 745df8 │ │ │ │ + bl 745c68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d3b1a │ │ │ │ movs r0, #20 │ │ │ │ blx 28b74c │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 745dfc │ │ │ │ + bl 745c6c │ │ │ │ cbz r0, 2d3b1e │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 73f81c │ │ │ │ + bl 73f68c │ │ │ │ cbz r0, 2d3ada │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2d380c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3524 │ │ │ │ blx 28dd64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2d3b0e │ │ │ │ ldr r2, [pc, #88] @ (2d3b44 ) │ │ │ │ @@ -104159,114 +104164,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 85ec84 │ │ │ │ + bl 85eaf4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d3aea │ │ │ │ ldr r3, [pc, #40] @ (2d3b48 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2d3b4c ) │ │ │ │ ldr r1, [pc, #40] @ (2d3b50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d3ada │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ str r6, [r5, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, r5] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #896 @ (adr r3, 2d3ed0 ) │ │ │ │ + add r2, pc, #288 @ (adr r2, 2d3c70 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #120 @ (adr r3, 2d3bcc ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 2d3d6c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2d3b9e │ │ │ │ mov r4, r1 │ │ │ │ - bl 745944 │ │ │ │ + bl 7457b4 │ │ │ │ ldr r1, [pc, #128] @ (2d3bf4 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 7459a0 │ │ │ │ + bl 745810 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 745a7c │ │ │ │ + bl 7458ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d3be0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d3b7a │ │ │ │ ldr r1, [pc, #100] @ (2d3bf8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 745bac │ │ │ │ + bl 745a1c │ │ │ │ cbz r5, 2d3bd2 │ │ │ │ - bl 745944 │ │ │ │ + bl 7457b4 │ │ │ │ ldr r1, [pc, #84] @ (2d3bfc ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 7459a0 │ │ │ │ + bl 745810 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 745a7c │ │ │ │ + bl 7458ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d3be0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d3bae │ │ │ │ ldr r1, [pc, #56] @ (2d3c00 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 745bac │ │ │ │ + bl 745a1c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - add r3, pc, #720 @ (adr r3, 2d3ec8 ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 2d3c68 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #560 @ (adr r3, 2d3e30 ) │ │ │ │ + add r1, pc, #976 @ (adr r1, 2d3fd0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -104351,15 +104356,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 8751f0 │ │ │ │ + bl 875060 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d3e4e │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -104426,18 +104431,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2d3e90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ b.n 2d3c74 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2d3e16 │ │ │ │ ldr r0, [pc, #220] @ (2d3e94 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -104460,115 +104465,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2d3ea0 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d3da4 │ │ │ │ ldr r3, [pc, #168] @ (2d3ea4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2d3ea8 ) │ │ │ │ ldr r1, [pc, #168] @ (2d3eac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d3da4 │ │ │ │ ldr r3, [pc, #152] @ (2d3eb0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2d3eb4 ) │ │ │ │ ldr r1, [pc, #152] @ (2d3eb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d3da4 │ │ │ │ ldr r3, [pc, #136] @ (2d3ebc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2d3ec0 ) │ │ │ │ ldr r1, [pc, #136] @ (2d3ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d3da4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2d3ec8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2d3ecc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2d3ed0 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d3da4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add r2, pc, #960 @ (adr r2, 2d4240 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 2d3fe0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [pc, #784] @ (2d4194 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r3, [pc, #112] @ (2d3ef8 ) │ │ │ │ + ldr r1, [pc, #528] @ (2d4098 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #736 @ (adr r1, 2d4170 ) │ │ │ │ + add r0, pc, #128 @ (adr r0, 2d3f10 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #712 @ (adr r0, 2d415c ) │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #424] @ (2d4040 ) │ │ │ │ + ldr r0, [pc, #840] @ (2d41e0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #8 @ (adr r2, 2d3ea8 ) │ │ │ │ + add r0, pc, #424 @ (adr r0, 2d4048 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #376 @ (adr r0, 2d401c ) │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r0, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #544 @ (adr r1, 2d40cc ) │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #264 @ (adr r0, 2d3fb8 ) │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #544 @ (adr r1, 2d40d8 ) │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #152 @ (adr r0, 2d3f54 ) │ │ │ │ + ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #224 @ (adr r1, 2d3fa4 ) │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #40 @ (adr r0, 2d3ef0 ) │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #72 @ 0x48 │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #440 @ (adr r1, 2d4088 ) │ │ │ │ + ldr r7, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -104599,20 +104604,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d3fbc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r1, [pc, #136] @ (2d3fc0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2d3f92 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2d3f5c │ │ │ │ cbz r5, 2d3f68 │ │ │ │ @@ -104634,82 +104639,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d3f06 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d3f06 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #40] @ (2d3fc4 ) │ │ │ │ ldr r2, [pc, #44] @ (2d3fc8 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2d3fcc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d3f08 │ │ │ │ - add r0, pc, #872 @ (adr r0, 2d4328 ) │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #864 @ (adr r0, 2d4324 ) │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #0 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, pc, #512 @ (adr r0, 2d41cc ) │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2d3fee │ │ │ │ - bl 745ddc │ │ │ │ + bl 745c4c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2d4000 │ │ │ │ - bl 745ddc │ │ │ │ + bl 745c4c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d4024 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2d4034 │ │ │ │ - bl 73318c │ │ │ │ + bl 732ffc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2d4076 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2d4056 │ │ │ │ - bl 73318c │ │ │ │ + bl 732ffc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -104723,15 +104728,15 @@ │ │ │ │ bl 2ca6a0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2d4046 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d408c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 880448 │ │ │ │ + b.w 8802b8 │ │ │ │ stmia r1!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2d40a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104762,19 +104767,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2d40f8 ) │ │ │ │ ldr r0, [pc, #20] @ (2d40fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - cmp r6, #184 @ 0xb8 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2d41e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104791,15 +104796,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2d4164 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2d4144 │ │ │ │ - bl 74f3b0 │ │ │ │ + bl 74f220 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d4156 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2d4156 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -104813,30 +104818,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 28b74c │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73f82c │ │ │ │ + bl 73f69c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2d4194 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2d380c │ │ │ │ mov r0, r7 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d412e │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 85ecc0 │ │ │ │ + bl 85eb30 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d4164 │ │ │ │ ldr r2, [pc, #52] @ (2d41ec ) │ │ │ │ ldr r3, [pc, #44] @ (2d41e8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -104925,15 +104930,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 87da18 │ │ │ │ + bl 87d888 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2d429a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -105052,15 +105057,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2d443a │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 743c70 │ │ │ │ + bl 743ae0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -105094,26 +105099,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d43de │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2d4484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d43de │ │ │ │ nop │ │ │ │ ldr r0, [pc, #416] @ (2d4618 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #320] @ (2d45c0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2d453c ) │ │ │ │ @@ -105125,26 +105130,26 @@ │ │ │ │ beq.n 2d44ca │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2d4510 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2d4540 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d4516 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2d44ca │ │ │ │ mov r0, r5 │ │ │ │ bl 2d43c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -105164,15 +105169,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d44c0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2d454c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d44c0 │ │ │ │ ldr r0, [pc, #60] @ (2d4550 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2d44b8 │ │ │ │ ldr r3, [pc, #60] @ (2d4554 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -105184,32 +105189,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d44c0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d4558 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d44c0 │ │ │ │ nop │ │ │ │ @ instruction: 0x479e │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2d46d0 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -105231,15 +105236,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d462e │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 743b6c │ │ │ │ + bl 7439dc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d4654 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2d45c4 │ │ │ │ @@ -105248,15 +105253,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 892358 │ │ │ │ + bl 8921c8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2d45ea │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2d4660 │ │ │ │ cbnz r3, 2d4606 │ │ │ │ @@ -105266,15 +105271,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2d46dc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2d46e0 ) │ │ │ │ ldr r3, [pc, #204] @ (2d46d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -105291,15 +105296,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d459c │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 743b6c │ │ │ │ + bl 7439dc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d4654 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2d45b2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -105322,15 +105327,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d45ea │ │ │ │ ldr r0, [pc, #112] @ (2d46f0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d4606 │ │ │ │ b.n 2d45ec │ │ │ │ blx 28bdb4 │ │ │ │ b.n 2d45f2 │ │ │ │ ldr r2, [pc, #72] @ (2d46e4 ) │ │ │ │ @@ -105349,15 +105354,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2d45c2 │ │ │ │ ldr r0, [pc, #60] @ (2d46f8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d45c2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r8, r9 │ │ │ │ lsls r0, r6, #3 │ │ │ │ nop @ (mov r8, r8) │ │ │ │ @@ -105370,19 +105375,19 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2d4c64 │ │ │ │ @@ -105408,28 +105413,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2cc8c4 │ │ │ │ ldr.w r7, [pc, #1308] @ 2d4c68 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d491c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2d4c6c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2d4c70 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2cc894 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105875,15 +105880,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d4a18 │ │ │ │ ldr r0, [pc, #188] @ (2d4c80 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d4a18 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2cc894 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d49b4 │ │ │ │ @@ -105901,70 +105906,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2d4a7e │ │ │ │ ldr r0, [pc, #128] @ (2d4c88 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d4a7e │ │ │ │ ldr r3, [pc, #100] @ (2d4c78 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d4a18 │ │ │ │ ldr r3, [pc, #88] @ (2d4c7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d4a18 │ │ │ │ ldr r0, [pc, #92] @ (2d4c8c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d4a18 │ │ │ │ ldr r3, [pc, #72] @ (2d4c84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d4a7e │ │ │ │ ldr r3, [pc, #48] @ (2d4c7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d4a7e │ │ │ │ ldr r0, [pc, #56] @ (2d4c90 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d4a7e │ │ │ │ nop │ │ │ │ cmp r4, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldr r6, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r3, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2d4d40 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -105989,15 +105994,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca1d8 │ │ │ │ ldr r2, [pc, #100] @ (2d4d44 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r2, [pc, #92] @ (2d4d48 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2d4d1a │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -106024,27 +106029,27 @@ │ │ │ │ bpl.n 2d4cf2 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2d4d54 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d4cf2 │ │ │ │ subs r7, #142 @ 0x8e │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #720] @ (2d5020 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4d58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -106059,21 +106064,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 2d4d8e │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2d4d8e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745df8 │ │ │ │ + bl 745c68 │ │ │ │ cbnz r0, 2d4dae │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106084,46 +106089,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 2d4100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 745e14 │ │ │ │ + bl 745c84 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d4e04 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2d4e3e │ │ │ │ bls.n 2d4e14 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2d4e5a │ │ │ │ ldr r3, [pc, #136] @ (2d4e68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #128] @ (2d4e6c ) │ │ │ │ ldr r2, [pc, #132] @ (2d4e70 ) │ │ │ │ ldr r1, [pc, #132] @ (2d4e74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r5 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ mov r0, r4 │ │ │ │ - bl 85ed38 │ │ │ │ + bl 85eba8 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d4d9a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -106155,19 +106160,19 @@ │ │ │ │ nop │ │ │ │ subs r6, #206 @ 0xce │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r1, r4, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r2, [pc, #80] @ (2d4ebc ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4e78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -106203,58 +106208,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2d367c │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2d4f0e │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ cbz r0, 2d4f0e │ │ │ │ ldr r2, [pc, #184] @ (2d4fb0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2d4f42 │ │ │ │ - bl 745df8 │ │ │ │ + bl 745c68 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d4f42 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 745dfc │ │ │ │ + bl 745c6c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2d38e0 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 2d4f1e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 2d4f76 │ │ │ │ - bl 745df8 │ │ │ │ + bl 745c68 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d4f76 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 745dfc │ │ │ │ + bl 745c6c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2d38e0 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -106276,19 +106281,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ cbz r0, 2d5000 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + subs r4, r4, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r3, #40] @ 0x28 │ │ │ │ + ldrh r2, [r0, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r7, #244 @ 0xf4 │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4fb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106310,15 +106315,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d4fd6 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d500e │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 74c660 │ │ │ │ + b.w 74c4d0 │ │ │ │ cbz r4, 2d503c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d4ff4 │ │ │ │ ldr r3, [pc, #76] @ (2d505c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -106326,15 +106331,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2d5064 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106345,29 +106350,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d5070 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2d5028 │ │ │ │ sxth r4, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r5, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + adds r4, r0, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d5074 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 28b604 │ │ │ │ │ │ │ │ @@ -106532,24 +106537,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d5256 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d3a78 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d5256 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 864da4 │ │ │ │ + bl 864c14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85ec84 │ │ │ │ + bl 85eaf4 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85ecc0 │ │ │ │ + bl 85eb30 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2db4e4 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2def98 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2e4188 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106580,32 +106585,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2d5344 │ │ │ │ ldr r1, [pc, #156] @ (2d5380 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2d52fe │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 2c66a8 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 879080 │ │ │ │ + bl 878ef0 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2d5310 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28ba88 │ │ │ │ @@ -106624,31 +106629,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d5216 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2d538c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d5216 │ │ │ │ subs r2, #50 @ 0x32 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2d5de8 │ │ │ │ @@ -106783,15 +106788,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 87e23c │ │ │ │ + bl 87e0ac │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2d5720 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -106969,25 +106974,25 @@ │ │ │ │ b.n 2d54c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 87e23c │ │ │ │ + bl 87e0ac │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2d55ba │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2cd5d0 │ │ │ │ ldr.w r1, [pc, #1756] @ 2d5e00 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d5a24 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -107139,35 +107144,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 87e23c │ │ │ │ + bl 87e0ac │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2d5992 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 87e2f4 │ │ │ │ + bl 87e164 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 87dbb4 │ │ │ │ + bl 87da24 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2d5970 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -107175,15 +107180,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2d5966 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 87dbb4 │ │ │ │ + bl 87da24 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2d5970 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2d5954 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -107250,15 +107255,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d578e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2d5e14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d578e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -107384,21 +107389,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 8a87c0 │ │ │ │ + bl 8a8630 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 8a87c0 │ │ │ │ + bl 8a8630 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -107501,15 +107506,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 87da18 │ │ │ │ + bl 87d888 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2d5d0e │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d5cde │ │ │ │ @@ -107561,15 +107566,15 @@ │ │ │ │ bpl.w 2d578e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2d5e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d578e │ │ │ │ ldr r3, [pc, #92] @ (2d5e24 ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2d5e28 ) │ │ │ │ ldr r0, [pc, #92] @ (2d5e2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -107586,41 +107591,41 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r5, #122 @ 0x7a │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #78 @ 0x4e │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #6] │ │ │ │ + strh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r1, #232 @ 0xe8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r0, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r7, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + ldrb r4, [r4, #27] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d5e30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -107682,24 +107687,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5f6a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 892278 │ │ │ │ + bl 8920e8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 743ad4 │ │ │ │ + bl 743944 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2d6010 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107722,15 +107727,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d601a │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d5f26 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 892358 │ │ │ │ + bl 8921c8 │ │ │ │ b.n 2d5f2a │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5e9e │ │ │ │ mov r0, r4 │ │ │ │ bl 2d43c0 │ │ │ │ b.n 2d5e9e │ │ │ │ @@ -107769,22 +107774,22 @@ │ │ │ │ cbnz r3, 2d6022 │ │ │ │ ldr r2, [pc, #180] @ (2d6074 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2d6078 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ b.n 2d5e8e │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d5ffa │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2d5ffa │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2d5ffa │ │ │ │ @@ -107835,30 +107840,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r5, #154 @ 0x9a │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r7, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d6094 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2d60a6 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -107893,15 +107898,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 743b6c │ │ │ │ + bl 7439dc │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d611c │ │ │ │ ldr r2, [pc, #64] @ (2d6138 ) │ │ │ │ ldr r3, [pc, #56] @ (2d6134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107953,15 +107958,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 743ad4 │ │ │ │ + bl 743944 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d61a8 │ │ │ │ ldr r2, [pc, #64] @ (2d61c4 ) │ │ │ │ ldr r3, [pc, #56] @ (2d61c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -108023,53 +108028,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2d629c │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d6258 │ │ │ │ mov r0, r5 │ │ │ │ - bl 89226c │ │ │ │ + bl 8920dc │ │ │ │ cbz r0, 2d6258 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d62b2 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2d62d4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 89231c │ │ │ │ + b.w 89218c │ │ │ │ ldr r2, [pc, #108] @ (2d62d8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2d62a6 │ │ │ │ ldr r2, [pc, #104] @ (2d62dc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d62a6 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2d62e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2d62a6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -108098,23 +108103,23 @@ │ │ │ │ cmp r2, #74 @ 0x4a │ │ │ │ lsls r0, r6, #3 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ str r0, [r5, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r6, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2d6374 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -108555,15 +108560,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2d68a8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ ldr r3, [pc, #228] @ (2d689c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2d68ac │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -108645,21 +108650,21 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #132 @ 0x84 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r0, [r5, #12] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r0, #12] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -108874,15 +108879,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2d6b1c ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2d6af8 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2d6af8 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2d6b06 │ │ │ │ mov r0, r4 │ │ │ │ @@ -108894,17 +108899,17 @@ │ │ │ │ bl 2e69e8 │ │ │ │ b.n 2d6ac6 │ │ │ │ nop │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #0] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r5, #31] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2d6dd4 ) │ │ │ │ @@ -109044,15 +109049,15 @@ │ │ │ │ bl 2d61c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6a90 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d6d10 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2d6d48 │ │ │ │ - bl 74f3b0 │ │ │ │ + bl 74f220 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2d6cf4 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2d6cf4 │ │ │ │ blx 28dd64 │ │ │ │ @@ -109060,17 +109065,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d6d10 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2d3a78 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d6d10 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 864c2c │ │ │ │ + bl 864a9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 85ec84 │ │ │ │ + bl 85eaf4 │ │ │ │ ldr r3, [pc, #216] @ (2d6dec ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2d6b92 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d43c0 │ │ │ │ @@ -109149,31 +109154,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ movs r0, #166 @ 0xa6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #1] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + strb r0, [r1, #19] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r0, #2] │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r5, #26] │ │ │ │ + strb r0, [r2, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2d6f2c ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -109264,30 +109269,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2d64fc │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d6a90 │ │ │ │ b.n 2d6e58 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ subs r6, r2, #0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, #0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r4, r3, #7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r2, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2d7018 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -109342,15 +109347,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2d61c8 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [pc, #52] @ (2d702c ) │ │ │ │ ldr r3, [pc, #36] @ (2d701c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109365,15 +109370,15 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109418,25 +109423,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d704e │ │ │ │ ldr r0, [pc, #36] @ (2d70c0 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d704e │ │ │ │ subs r6, r6, r7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #16] │ │ │ │ + strb r0, [r4, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2d717c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109482,15 +109487,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2d61c8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [pc, #56] @ (2d7190 ) │ │ │ │ ldr r3, [pc, #36] @ (2d7180 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109506,15 +109511,15 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #7] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r2, r4, r3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -109588,15 +109593,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d61c8 │ │ │ │ ldr r1, [pc, #180] @ (2d7318 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [pc, #168] @ (2d731c ) │ │ │ │ ldr r3, [pc, #144] @ (2d7304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109619,15 +109624,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d7260 │ │ │ │ ldr r0, [pc, #120] @ (2d7328 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d7260 │ │ │ │ ldr r3, [pc, #112] @ (2d732c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d71ee │ │ │ │ ldr r3, [pc, #92] @ (2d7324 ) │ │ │ │ @@ -109637,15 +109642,15 @@ │ │ │ │ bpl.n 2d71ee │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2d7330 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d71ee │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2d7334 ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2d7338 ) │ │ │ │ ldr r0, [pc, #76] @ (2d733c ) │ │ │ │ add r3, pc │ │ │ │ @@ -109660,34 +109665,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r5, r1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #3] │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r1, r7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r4, [r7, #1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0], #452 @ 0x1c4 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + @ instruction: 0xfb180071 │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2d7520 │ │ │ │ mov r4, r0 │ │ │ │ @@ -109747,15 +109752,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d61c8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [pc, #316] @ (2d7538 ) │ │ │ │ ldr r3, [pc, #296] @ (2d7524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109815,15 +109820,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d61c8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [pc, #164] @ (2d7544 ) │ │ │ │ ldr r3, [pc, #128] @ (2d7524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109841,15 +109846,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d7446 │ │ │ │ ldr r0, [pc, #132] @ (2d7550 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d7446 │ │ │ │ ldr r2, [pc, #116] @ (2d7554 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d73a2 │ │ │ │ @@ -109859,15 +109864,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d73a2 │ │ │ │ ldr r0, [pc, #96] @ (2d7558 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d73a2 │ │ │ │ ldr r3, [pc, #84] @ (2d755c ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2d7560 ) │ │ │ │ ldr r0, [pc, #84] @ (2d7564 ) │ │ │ │ add r3, pc │ │ │ │ @@ -109882,38 +109887,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, r3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r0, r1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r0, r4, r0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r4, [r6, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r2, r3, #30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strh r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #4] │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r0, #13] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #2] │ │ │ │ + ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfa900071 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr??.w r0, [r8, #113] @ 0x71 │ │ │ │ + str r2, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2d7714 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -110028,15 +110033,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2d61c8 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [pc, #112] @ (2d772c ) │ │ │ │ ldr r3, [pc, #88] @ (2d7718 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -110061,36 +110066,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2d7738 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d75a2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r7, #26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r7, #21 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2d7930 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -110174,15 +110179,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2d64fc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [pc, #248] @ (2d7948 ) │ │ │ │ ldr r3, [pc, #228] @ (2d7934 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -110227,15 +110232,15 @@ │ │ │ │ bpl.n 2d77da │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2d7958 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d77da │ │ │ │ ldr r2, [pc, #136] @ (2d795c ) │ │ │ │ ldr r3, [pc, #92] @ (2d7934 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -110275,37 +110280,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #19 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ lsls r0, r6, #3 │ │ │ │ asrs r4, r1, #15 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r4, #13 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xf6960071 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + @ instruction: 0xf4fe0071 │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf67e0071 │ │ │ │ - str r0, [r5, #80] @ 0x50 │ │ │ │ + @ instruction: 0xf4e60071 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2d8590 │ │ │ │ @@ -110363,15 +110368,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8b82 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d889e │ │ │ │ ldr.w r0, [pc, #2940] @ 2d85a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7e0a │ │ │ │ b.n 2d8010 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d8718 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -110402,15 +110407,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2d8a8c │ │ │ │ ldr.w r0, [pc, #2828] @ 2d85a4 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 2d7e0a │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d847e │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -110486,15 +110491,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 8a8b28 │ │ │ │ + bl 8a8998 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -110502,18 +110507,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8a8b28 │ │ │ │ + bl 8a8998 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 8a8b28 │ │ │ │ + bl 8a8998 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2d7bc6 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -110886,15 +110891,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2d64fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6a90 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2d7d08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2d7fe6 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -111114,15 +111119,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2d85c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -111281,15 +111286,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d7c40 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2d85e0 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 2d7c40 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2d7fce │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -111299,15 +111304,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2d7fce │ │ │ │ movs r0, #8 │ │ │ │ b.n 2d7e1e │ │ │ │ ldr r0, [pc, #352] @ (2d85e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7e0a │ │ │ │ b.n 2d8010 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d871e │ │ │ │ ldr r3, [pc, #256] @ (2d859c ) │ │ │ │ @@ -111323,15 +111328,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2d7fe6 │ │ │ │ ldr r0, [pc, #284] @ (2d85e8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7e0a │ │ │ │ b.n 2d8010 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -111403,49 +111408,49 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #10 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r3, #16] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2d82b6 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vcvt.f32.u32 d16, d6, #1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r5, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r0, #4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r1, [pc, #496] @ (2d87b4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2d85ea │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -111520,45 +111525,45 @@ │ │ │ │ bl 2d61c8 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2d864c │ │ │ │ ldr.w r1, [pc, #1560] @ 2d8ce8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ b.w 2d7c4a │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d7568 │ │ │ │ b.w 2d7e0a │ │ │ │ movs r0, #4 │ │ │ │ b.w 2d7e1e │ │ │ │ ldr.w r0, [pc, #1528] @ 2d8cec │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7e0a │ │ │ │ b.n 2d8010 │ │ │ │ ldr.w r0, [pc, #1512] @ 2d8cf0 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7e0a │ │ │ │ b.n 2d8010 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2d7e1e │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2d7e1e │ │ │ │ ldr.w r0, [pc, #1484] @ 2d8cf4 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7e0a │ │ │ │ b.n 2d8010 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2d7bd4 │ │ │ │ @@ -111574,15 +111579,15 @@ │ │ │ │ bpl.w 2d7eb8 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2d8d00 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -111624,15 +111629,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -111656,28 +111661,28 @@ │ │ │ │ bpl.w 2d7dfe │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2d8d14 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2d7dfe │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca1d8 │ │ │ │ ldr.w r3, [pc, #1188] @ 2d8d18 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8c44 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -111753,15 +111758,15 @@ │ │ │ │ bpl.w 2d7e0a │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2d8d28 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 2d7e0a │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d8920 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d8920 │ │ │ │ @@ -111800,15 +111805,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2d8d30 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 2d80a4 │ │ │ │ ldr r2, [pc, #812] @ (2d8d34 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d818a │ │ │ │ ldr r2, [pc, #740] @ (2d8cfc ) │ │ │ │ @@ -111817,15 +111822,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2d818a │ │ │ │ ldr r0, [pc, #788] @ (2d8d38 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2d818a │ │ │ │ ldr r3, [pc, #768] @ (2d8d3c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -111837,15 +111842,15 @@ │ │ │ │ bpl.w 2d850a │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2d8d40 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -111875,15 +111880,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 50f58c │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7e0a │ │ │ │ ldr r0, [pc, #652] @ (2d8d50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.w 2d7e0a │ │ │ │ ldr r2, [pc, #592] @ (2d8d20 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d88d6 │ │ │ │ @@ -111918,34 +111923,34 @@ │ │ │ │ bpl.w 2d7ae6 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2d8d58 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2d7ae6 │ │ │ │ ldr r0, [pc, #516] @ (2d8d5c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d88d6 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2d8d60 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2d7b12 │ │ │ │ ldr r3, [pc, #480] @ (2d8d64 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111958,22 +111963,22 @@ │ │ │ │ bpl.w 2d7a1a │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2d8d68 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 2d7a1a │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2d8d6c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -111981,15 +111986,15 @@ │ │ │ │ bne.w 2d83fe │ │ │ │ b.w 2d7c40 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2d8d70 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -111999,15 +112004,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2d8d74 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -112028,15 +112033,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2d8d7c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d888e │ │ │ │ ldr r3, [pc, #264] @ (2d8d80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7a80 │ │ │ │ ldr r3, [pc, #116] @ (2d8cfc ) │ │ │ │ @@ -112044,15 +112049,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2d7a80 │ │ │ │ ldr r0, [pc, #240] @ (2d8d84 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 2d7a80 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2d8d88 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d89ba │ │ │ │ @@ -112061,106 +112066,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2d89ba │ │ │ │ ldr r0, [pc, #200] @ (2d8d8c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d89ba │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8920 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d43c0 │ │ │ │ b.n 2d8920 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrh r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrh r0, [r4, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #560] @ (2d8f2c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r3, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r4, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vraddhn.i d22, , q3 │ │ │ │ + vmlal.u q11, d15, d30[0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r6, [r2, r2] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + ldrsh r0, [r5, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r5, r3] │ │ │ │ + ldrh r4, [r2, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, r4] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r6, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r0, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2d8e4c │ │ │ │ @@ -112231,15 +112236,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp2 0, 9, cr0, cr2, cr15, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 5, cr0, cr10, cr15, {7} │ │ │ │ cdp2 0, 3, cr0, cr2, cr15, {7} │ │ │ │ - b.n 2d912c │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2d9234 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -112279,15 +112284,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d8eba │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2d8f52 │ │ │ │ mov r0, r4 │ │ │ │ @@ -112315,15 +112320,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d8f0e │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2cd5d0 │ │ │ │ @@ -112399,15 +112404,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2d64fc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6384 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6a90 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d9064 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2d9064 │ │ │ │ @@ -112550,15 +112555,15 @@ │ │ │ │ bpl.w 2d8fac │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2d9268 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d8fac │ │ │ │ ldr r3, [pc, #100] @ (2d926c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d912e │ │ │ │ ldr r3, [pc, #80] @ (2d9264 ) │ │ │ │ @@ -112568,45 +112573,45 @@ │ │ │ │ bpl.n 2d912e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2d9270 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d912e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r4, #956] @ 0x3bc │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r8, #956]! @ 0x3bc │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, r7] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ bne.n 2d923e │ │ │ │ vtbx.8 d31, {d31- │ │ │ │ vcvt.u16.f16 d22, d28, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrb r4, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrb r6, [r7, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2d9574 ) │ │ │ │ @@ -112678,23 +112683,23 @@ │ │ │ │ bne.n 2d9326 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 749c7c │ │ │ │ + bl 749aec │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d9412 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 749f00 │ │ │ │ + bl 749d70 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d946e │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 28d514 │ │ │ │ @@ -112713,15 +112718,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2d6a90 │ │ │ │ ldr r3, [pc, #460] @ (2d9584 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 749f3c │ │ │ │ + bl 749dac │ │ │ │ ldr r2, [pc, #448] @ (2d9588 ) │ │ │ │ ldr r3, [pc, #432] @ (2d9578 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -112736,33 +112741,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d94e2 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d8d90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 749f3c │ │ │ │ + bl 749dac │ │ │ │ b.n 2d93c4 │ │ │ │ ldr r3, [pc, #380] @ (2d9580 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d94b0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2d93f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [pc, #352] @ (2d9580 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d9514 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ b.n 2d940e │ │ │ │ ldr r3, [pc, #332] @ (2d9580 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d940e │ │ │ │ ldr r3, [pc, #332] @ (2d958c ) │ │ │ │ @@ -112780,25 +112785,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2d9598 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2d959c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d940e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [pc, #264] @ (2d9580 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d9542 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ b.n 2d93f4 │ │ │ │ ldr r3, [pc, #276] @ (2d95a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d93a0 │ │ │ │ ldr r3, [pc, #248] @ (2d9590 ) │ │ │ │ @@ -112806,15 +112811,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d93a0 │ │ │ │ ldr r0, [pc, #256] @ (2d95a4 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d93a0 │ │ │ │ ldr r3, [pc, #216] @ (2d958c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d940e │ │ │ │ ldr r3, [pc, #208] @ (2d9590 ) │ │ │ │ @@ -112827,15 +112832,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2d95ac ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2d95b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d940e │ │ │ │ ldr r3, [pc, #168] @ (2d958c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d93f4 │ │ │ │ ldr r3, [pc, #160] @ (2d9590 ) │ │ │ │ @@ -112848,15 +112853,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2d95b8 ) │ │ │ │ ldr r0, [pc, #184] @ (2d95bc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d93f4 │ │ │ │ ldr r3, [pc, #116] @ (2d958c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9428 │ │ │ │ ldr r3, [pc, #108] @ (2d9590 ) │ │ │ │ @@ -112867,15 +112872,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2d95c0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2d95c4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9428 │ │ │ │ ldr r3, [pc, #72] @ (2d958c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9480 │ │ │ │ ldr r3, [pc, #64] @ (2d9590 ) │ │ │ │ @@ -112886,15 +112891,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2d95c8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2d95cc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9480 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh.w r0, [r0, #239] @ 0xef │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 {d0[7]}, [sl] │ │ │ │ @@ -112903,40 +112908,40 @@ │ │ │ │ bvc.n 2d964e │ │ │ │ vqrshrun.s64 d31, q10, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb8c0067 │ │ │ │ - ldrb r0, [r6, r0] │ │ │ │ + ldr??.w r0, [r4, #103] @ 0x67 │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrh r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfb180067 │ │ │ │ - ldrb r0, [r4, r0] │ │ │ │ + vst1.8 {d0[3]}, [r0], r7 │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r6, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfae40067 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + vst4.16 {d16-d19}, [ip :128], r7 │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, r6] │ │ │ │ + ldrh r6, [r0, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, r7] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -112964,94 +112969,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d99c2 │ │ │ │ add r3, pc, #968 @ (adr r3, 2d99f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 733b18 │ │ │ │ + bl 733988 │ │ │ │ ldr r3, [pc, #976] @ (2d9a08 ) │ │ │ │ ldr r2, [pc, #976] @ (2d9a0c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2d9a10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 733b18 │ │ │ │ + bl 733988 │ │ │ │ ldr r1, [pc, #952] @ (2d9a14 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #928] @ (2d9a18 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #920] @ (2d9a1c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #908] @ (2d9a20 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #900] @ (2d9a24 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #888] @ (2d9a28 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #876] @ (2d9a2c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #864] @ (2d9a30 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #856] @ (2d9a34 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #844] @ (2d9a38 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #836] @ (2d9a3c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r1, [pc, #824] @ (2d9a40 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2d98b2 │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -113059,15 +113064,15 @@ │ │ │ │ bl 2c7bac │ │ │ │ ldr r3, [pc, #784] @ (2d9a44 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 743c04 │ │ │ │ + bl 743a74 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d9984 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d992a │ │ │ │ @@ -113081,75 +113086,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 28b74c │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73f82c │ │ │ │ + bl 73f69c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d97aa │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 2d380c │ │ │ │ mov r0, r6 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2d97cc │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85ecc0 │ │ │ │ + bl 85eb30 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d97ec │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d3a78 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d97ec │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 864ab4 │ │ │ │ + bl 864924 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85ec84 │ │ │ │ + bl 85eaf4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3498 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ ldr r2, [pc, #556] @ (2d9a4c ) │ │ │ │ ldr r0, [pc, #556] @ (2d9a50 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -113207,15 +113212,15 @@ │ │ │ │ bl 2c7bac │ │ │ │ ldr r3, [pc, #368] @ (2d9a44 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 743c04 │ │ │ │ + bl 743a74 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d9756 │ │ │ │ blx 28bdb4 │ │ │ │ b.n 2d9756 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -113228,34 +113233,34 @@ │ │ │ │ bl 2c7bac │ │ │ │ ldr r3, [pc, #304] @ (2d9a44 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 743c04 │ │ │ │ + bl 743a74 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d99b4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2d9a58 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ b.n 2d977e │ │ │ │ ldr r2, [pc, #284] @ (2d9a5c ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ b.n 2d977e │ │ │ │ ldr r1, [pc, #268] @ (2d9a60 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2d61c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113304,80 +113309,80 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d9624 │ │ │ │ ldr r0, [pc, #152] @ (2d9a78 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9624 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2d9a6a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movw r0, #2287 @ 0x8ef │ │ │ │ @ instruction: 0xf63c00ef │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2d9ad0 │ │ │ │ + bvc.n 2d99a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #27 │ │ │ │ + asrs r2, r2, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldr r2, [r3, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r5] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldr r0, [r5, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r0, r6] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, r6] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, r6] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r2] │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vrsra.u64 d31, d18, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vqrdmlah.s q9, , d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2d998e │ │ │ │ vsubl.u , d31, d18 │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2d9af8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -113390,60 +113395,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2d9af2 │ │ │ │ ldr r1, [pc, #76] @ (2d9b04 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7437f0 │ │ │ │ + bl 743660 │ │ │ │ ldr r1, [pc, #72] @ (2d9b08 ) │ │ │ │ ldr r2, [pc, #76] @ (2d9b0c ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2d9b10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 744164 │ │ │ │ + bl 743fd4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2d95d0 │ │ │ │ ldr r1, [pc, #32] @ (2d9b14 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d9ab8 │ │ │ │ - bpl.n 2d9b08 │ │ │ │ + bcc.n 2d9bd8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldrsb r6, [r1, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2d9ac8 │ │ │ │ + bcc.n 2d9b98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r2, r1, #9 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d9b18 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -113491,15 +113496,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 89db94 │ │ │ │ + bl 89da04 │ │ │ │ cbnz r0, 2d9bd8 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d61c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6a90 │ │ │ │ @@ -113522,21 +113527,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [pc, #84] @ (2d9c38 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d9bf8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov r0, r4 │ │ │ │ bl 2d8d90 │ │ │ │ b.n 2d9bb0 │ │ │ │ ldr r3, [pc, #64] @ (2d9c3c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113549,32 +113554,32 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2d9c44 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2d9c48 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9bea │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf0c800ef │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0c200ef │ │ │ │ bl 1a1c32 │ │ │ │ eor.w r0, r8, #239 @ 0xef │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2d9e2c ) │ │ │ │ @@ -113644,15 +113649,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2d9e4c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2d9e50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2d61c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -113742,15 +113747,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d9cd2 │ │ │ │ ldr r0, [pc, #112] @ (2d9e64 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d9cd2 │ │ │ │ ldr r3, [pc, #96] @ (2d9e68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113760,45 +113765,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d9dcc │ │ │ │ ldr r0, [pc, #80] @ (2d9e6c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9dcc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ vmla.i16 d16, d26, d7[3] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vmla.i16 d16, d16, d7[3] │ │ │ │ - ldrsb r6, [r5, r1] │ │ │ │ + strb r6, [r2, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f20067 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + adcs.w r0, sl, #103 @ 0x67 │ │ │ │ + strb r0, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r2, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ vhadd.s16 q0, q14, │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vtbx.8 d21, {d15-d18}, d0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strh r2, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r5] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2da0ec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -113902,15 +113907,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d9eb0 │ │ │ │ ldr r0, [pc, #388] @ (2da10c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9eb0 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2d61c8 │ │ │ │ @@ -113987,15 +113992,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2da11c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2da120 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9eb0 │ │ │ │ ldr r3, [pc, #208] @ (2da124 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9f66 │ │ │ │ ldr r3, [pc, #168] @ (2da108 ) │ │ │ │ @@ -114003,20 +114008,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d9f66 │ │ │ │ ldr r0, [pc, #188] @ (2da128 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2d9f66 │ │ │ │ ldr r0, [pc, #176] @ (2da12c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2da01c │ │ │ │ add r1, pc, #8 @ (adr r1, 2da098 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -114051,30 +114056,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r2, #956] @ 0x3bc │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ @ instruction: 0xffff6fbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d0, d6, d7[1] │ │ │ │ - strh r0, [r7, r5] │ │ │ │ + cdp 0, 0, cr0, cr14, cr7, {3} │ │ │ │ + str r0, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + ldr r6, [pc, #792] @ (2da43c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + ldr r7, [pc, #384] @ (2da2ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + str r4, [r7, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da130 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -114207,15 +114212,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cc714 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + ldr r6, [pc, #672] @ (2da554 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2da2ba is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002da2bc : │ │ │ │ @@ -114291,15 +114296,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da2fa │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ bl 2e5500 │ │ │ │ ldr r2, [pc, #132] @ (2da41c ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2c7824 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -114334,15 +114339,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2da430 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2da372 │ │ │ │ ldr r0, [pc, #60] @ (2da434 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2da372 │ │ │ │ nop │ │ │ │ ldrsh r2, [r3, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ strd r0, r0, [r6, #-956]! @ 0x3bc │ │ │ │ @@ -114353,23 +114358,23 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, #2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ lsls r4, r0, #6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vshr.u32 d21, d10, #1 │ │ │ │ + @ instruction: 0xffff4e82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r6, #0 │ │ │ │ lsls r5, r7, #1 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #904] @ (2da7c0 ) │ │ │ │ + ldr r6, [pc, #296] @ (2da560 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da438 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114405,24 +114410,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2da4ac │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2da470 │ │ │ │ ldr r0, [pc, #24] @ (2da4c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f46c4 │ │ │ │ + bl 7f4534 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r4, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r7, [pc, #328] @ (2da60c ) │ │ │ │ + ldr r5, [pc, #744] @ (2da7ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da4c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -114485,17 +114490,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2da590 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2da57e │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 745ddc │ │ │ │ + bl 745c4c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114515,25 +114520,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2da5d0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ b.n 2da590 │ │ │ │ nop │ │ │ │ ldrb r4, [r2, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r3, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + adds r7, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da5d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -114565,94 +114570,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28d414 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da61a │ │ │ │ ldr.w r0, [pc, #2368] @ 2daf78 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 881d10 │ │ │ │ + bl 881b80 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3fd0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2da836 │ │ │ │ ldr.w r1, [pc, #2344] @ 2daf7c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2daf80 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2daf84 │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ ldr.w r1, [pc, #2332] @ 2daf88 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ ldr.w r1, [pc, #2256] @ 2daf8c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dacac │ │ │ │ ldr.w r1, [pc, #2236] @ 2daf90 │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2da866 │ │ │ │ ldr.w r1, [pc, #2224] @ 2daf94 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ cbz r0, 2da6fa │ │ │ │ movs r0, #1 │ │ │ │ - bl 74fe04 │ │ │ │ + bl 74fc74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad2c │ │ │ │ ldr.w r2, [pc, #2204] @ 2daf98 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 8816c8 │ │ │ │ + bl 881538 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2da760 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -114672,15 +114677,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 8816dc │ │ │ │ + bl 88154c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da728 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2da77e │ │ │ │ @@ -114690,15 +114695,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2daf9c │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 8816c8 │ │ │ │ + bl 881538 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2da7f2 │ │ │ │ @@ -114730,37 +114735,37 @@ │ │ │ │ bne.w 2dada4 │ │ │ │ movs r0, #8 │ │ │ │ blx 28b74c │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 8816dc │ │ │ │ + bl 88154c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da7a6 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2da86a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 881d10 │ │ │ │ + bl 881b80 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2da644 │ │ │ │ ldr.w r3, [pc, #1928] @ 2dafa0 │ │ │ │ ldr.w r2, [pc, #1928] @ 2dafa4 │ │ │ │ ldr.w r1, [pc, #1928] @ 2dafa8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr.w r2, [pc, #1908] @ 2dafac │ │ │ │ ldr.w r3, [pc, #1848] @ 2daf74 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114775,39 +114780,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2dafb0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dac68 │ │ │ │ ldr.w r1, [pc, #1844] @ 2dafb4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ cbz r0, 2da8e8 │ │ │ │ ldr.w r3, [pc, #1832] @ 2dafb8 │ │ │ │ ldr.w r2, [pc, #1832] @ 2dafbc │ │ │ │ ldr.w r1, [pc, #1832] @ 2dafc0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3fd0 │ │ │ │ cbz r7, 2da8bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 84c358 │ │ │ │ + bl 84c1c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da836 │ │ │ │ ldr.w r2, [pc, #1792] @ 2dafc4 │ │ │ │ ldr.w r3, [pc, #1708] @ 2daf74 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -114815,98 +114820,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2dacdc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 84c358 │ │ │ │ + b.w 84c1c8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ba5c │ │ │ │ + bl 74b8cc │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da8ae │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 749c4c │ │ │ │ + bl 749abc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad86 │ │ │ │ ldr.w r1, [pc, #1720] @ 2dafc8 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2dafcc │ │ │ │ add r1, pc │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ ldr.w r1, [pc, #1712] @ 2dafd0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ ldr.w r1, [pc, #1696] @ 2dafd4 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2da988 │ │ │ │ - bl 736364 │ │ │ │ + bl 7361d4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 736134 │ │ │ │ + bl 735fa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dadbc │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2daddc │ │ │ │ - bl 733b18 │ │ │ │ + bl 733988 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 74c574 │ │ │ │ + bl 74c3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da8ae │ │ │ │ ldr.w r1, [pc, #1612] @ 2dafd8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2da9a6 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dadfc │ │ │ │ ldr.w r1, [pc, #1588] @ 2dafdc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2dad68 │ │ │ │ ldr.w r1, [pc, #1560] @ 2dafe0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dacf6 │ │ │ │ ldr.w r1, [pc, #1544] @ 2dafe4 │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114926,37 +114931,37 @@ │ │ │ │ bne.w 2daede │ │ │ │ ldr.w r1, [pc, #1500] @ 2daff0 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ ldr.w r1, [pc, #1488] @ 2daff4 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ ldr.w r1, [pc, #1472] @ 2daff8 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2daffc │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2daa74 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -115006,35 +115011,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dae28 │ │ │ │ ldr.w r1, [pc, #1284] @ 2db004 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dae36 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 510074 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2da8ae │ │ │ │ ldr.w r1, [pc, #1252] @ 2db008 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dae40 │ │ │ │ ldr.w r1, [pc, #1236] @ 2db00c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2c8608 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -115064,100 +115069,100 @@ │ │ │ │ beq.w 2dae48 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2daf10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2daf48 │ │ │ │ - bl 73f83c │ │ │ │ + bl 73f6ac │ │ │ │ ldr.w r3, [pc, #1120] @ 2db010 │ │ │ │ ldr.w r2, [pc, #1120] @ 2db014 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2db018 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [pc, #1100] @ 2db01c │ │ │ │ add r1, pc │ │ │ │ - bl 7437f0 │ │ │ │ + bl 743660 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 73f9fc │ │ │ │ + bl 73f86c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2daf3a │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d95d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr.w r1, [pc, #1056] @ 2db020 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ cbz r0, 2dac44 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2dac44 │ │ │ │ - bl 745df8 │ │ │ │ + bl 745c68 │ │ │ │ cbz r0, 2dac44 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 745e14 │ │ │ │ + bl 745c84 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dae64 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2dac38 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2db024 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f46c4 │ │ │ │ + bl 7f4534 │ │ │ │ mov r0, r4 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ cbz r7, 2dac44 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84c358 │ │ │ │ + bl 84c1c8 │ │ │ │ ldr r2, [pc, #992] @ (2db028 ) │ │ │ │ ldr r3, [pc, #812] @ (2daf74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2da8dc │ │ │ │ b.n 2dacdc │ │ │ │ ldr r0, [pc, #972] @ (2db02c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 881d10 │ │ │ │ + bl 881b80 │ │ │ │ b.n 2da814 │ │ │ │ ldr r1, [pc, #964] @ (2db030 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 88180c │ │ │ │ + bl 88167c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2da8fc │ │ │ │ b.n 2da90c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2dace0 │ │ │ │ - bl 84c358 │ │ │ │ + bl 84c1c8 │ │ │ │ ldr r2, [pc, #932] @ (2db034 ) │ │ │ │ ldr r3, [pc, #740] @ (2daf74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -115169,20 +115174,20 @@ │ │ │ │ b.w 2d3fd0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2da86a │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dac84 │ │ │ │ - bl 84c358 │ │ │ │ + bl 84c1c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dac8c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 84c358 │ │ │ │ + bl 84c1c8 │ │ │ │ ldr r2, [pc, #876] @ (2db038 ) │ │ │ │ ldr r3, [pc, #680] @ (2daf74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -115215,64 +115220,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2db048 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2daaea │ │ │ │ ldr r3, [pc, #796] @ (2db04c ) │ │ │ │ ldr r2, [pc, #800] @ (2db050 ) │ │ │ │ ldr r1, [pc, #800] @ (2db054 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #780] @ (2db058 ) │ │ │ │ ldr r3, [pc, #552] @ (2daf74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2daca0 │ │ │ │ b.n 2dacdc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 881d10 │ │ │ │ + bl 881b80 │ │ │ │ b.n 2da814 │ │ │ │ ldr r3, [pc, #752] @ (2db05c ) │ │ │ │ ldr r2, [pc, #756] @ (2db060 ) │ │ │ │ ldr r1, [pc, #756] @ (2db064 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2da8ae │ │ │ │ ldr r3, [pc, #736] @ (2db068 ) │ │ │ │ ldr r2, [pc, #736] @ (2db06c ) │ │ │ │ ldr r1, [pc, #740] @ (2db070 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2da8ae │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2da7e6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115287,40 +115292,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2db07c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2da8ae │ │ │ │ ldr r3, [pc, #672] @ (2db080 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2db084 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2db088 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2da8ae │ │ │ │ ldr r3, [pc, #652] @ (2db08c ) │ │ │ │ ldr r2, [pc, #656] @ (2db090 ) │ │ │ │ ldr r1, [pc, #656] @ (2db094 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2da8ae │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2e691c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2daaf2 │ │ │ │ b.n 2da8ae │ │ │ │ ldr r0, [pc, #620] @ (2db098 ) │ │ │ │ @@ -115341,30 +115346,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3b54 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2daefc │ │ │ │ ldr r1, [pc, #576] @ (2db09c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ cbnz r0, 2dae6c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dac3e │ │ │ │ b.n 2dac44 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dae64 │ │ │ │ - bl 745df8 │ │ │ │ + bl 745c68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dac14 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dac3e │ │ │ │ b.n 2dac44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 2da8ae │ │ │ │ ldr r3, [pc, #432] @ (2db040 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2daabc │ │ │ │ ldr r3, [pc, #424] @ (2db044 ) │ │ │ │ @@ -115375,15 +115380,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2db0a0 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2daabc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2da836 │ │ │ │ ldr r2, [pc, #480] @ (2db0a4 ) │ │ │ │ ldr r3, [pc, #172] @ (2daf74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -115401,232 +115406,230 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2da8ae │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3fd0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2da8c2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84c358 │ │ │ │ + bl 84c1c8 │ │ │ │ b.n 2da8c2 │ │ │ │ ldr r3, [pc, #416] @ (2db0b4 ) │ │ │ │ ldr r2, [pc, #420] @ (2db0b8 ) │ │ │ │ ldr r1, [pc, #420] @ (2db0bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3fd0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84c358 │ │ │ │ + bl 84c1c8 │ │ │ │ b.n 2da8c2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3fd0 │ │ │ │ b.n 2da8c2 │ │ │ │ ldr r3, [pc, #372] @ (2db0c0 ) │ │ │ │ ldr r2, [pc, #376] @ (2db0c4 ) │ │ │ │ ldr r1, [pc, #376] @ (2db0c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2daf40 │ │ │ │ nop │ │ │ │ b.n 2dac04 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrh r0, [r7, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ b.n 2dabec │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r2, [r0, r3] │ │ │ │ + ldr r7, [pc, #168] @ (2db028 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #992] @ (2db364 ) │ │ │ │ + ldr r4, [pc, #384] @ (2db104 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #984] @ (2db360 ) │ │ │ │ + ldr r4, [pc, #376] @ (2db100 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r4, r5, #2 │ │ │ │ + lsrs r4, r2, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #584] @ (2db1e0 ) │ │ │ │ + ldr r3, [pc, #1000] @ (2db380 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb828 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [pc, #944] @ (2db350 ) │ │ │ │ + ldr r3, [pc, #336] @ (2db0f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [pc, #184] @ (2db060 ) │ │ │ │ + ldr r2, [pc, #600] @ (2db200 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2db7ac │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [pc, #272] @ (2db0c4 ) │ │ │ │ + ldr r2, [pc, #688] @ (2db264 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r5!, {r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [pc, #168] @ (2db068 ) │ │ │ │ + ldr r2, [pc, #584] @ (2db208 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #168 @ 0xa8 │ │ │ │ + adds r4, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2db6ac │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [pc, #64] @ (2db00c ) │ │ │ │ + ldr r2, [pc, #480] @ (2db1ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subw r0, ip, #2140 @ 0x85c │ │ │ │ - ldr r4, [pc, #64] @ (2db014 ) │ │ │ │ + adds.w r0, r4, #14417920 @ 0xdc0000 │ │ │ │ + ldr r2, [pc, #480] @ (2db1b4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb622 │ │ │ │ + push {r1, r3, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r3, [pc, #744] @ (2db2c4 ) │ │ │ │ + ldr r2, [pc, #136] @ (2db064 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #128] @ (2db060 ) │ │ │ │ + ldr r2, [pc, #544] @ (2db200 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + movs r5, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #184] @ (2db0a0 ) │ │ │ │ + ldr r2, [pc, #600] @ (2db240 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #144] @ (2db07c ) │ │ │ │ + ldr r2, [pc, #560] @ (2db21c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #136] @ (2db078 ) │ │ │ │ + ldr r2, [pc, #552] @ (2db218 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [pc, #144] @ (2db088 ) │ │ │ │ + ldr r2, [pc, #560] @ (2db228 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #96] @ (2db05c ) │ │ │ │ + ldr r2, [pc, #512] @ (2db1fc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #64] @ (2db040 ) │ │ │ │ + ldr r2, [pc, #480] @ (2db1e0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #728] @ (2db2e0 ) │ │ │ │ + ldr r2, [pc, #120] @ (2db080 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r5, #76 @ 0x4c │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + lsrs r4, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + vmov.i32 q8, #172 @ 0x000000ac │ │ │ │ + vshr.u16 q8, q6, #12 │ │ │ │ + ldr r1, [pc, #712] @ (2db2e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #296] @ (2db148 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [pc, #992] @ (2db408 ) │ │ │ │ + ldr r1, [pc, #384] @ (2db1a8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ svc 244 @ 0xf4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r1, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r2, [r1, #16] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ svc 172 @ 0xac │ │ │ │ lsls r7, r5, #3 │ │ │ │ svc 112 @ 0x70 │ │ │ │ lsls r7, r5, #3 │ │ │ │ svc 88 @ 0x58 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #336] @ (2db19c ) │ │ │ │ + blxns r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bx sl │ │ │ │ + cmp r8, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #16 │ │ │ │ + cmp r7, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ udf #240 @ 0xf0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - stmia r2!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #416] @ (2db204 ) │ │ │ │ + mov r8, sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bx sp │ │ │ │ + cmp sl, sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + cmp r7, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blx r2 │ │ │ │ + cmp r8, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - blx r2 │ │ │ │ + cmp r8, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - blxns r3 │ │ │ │ + mov r4, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vqrshrun.s64 d24, q4, #1 │ │ │ │ + vmlsl.u q12, d31, d0[0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - blxns r8 │ │ │ │ + mov r4, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ble.n 2db194 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - bx r9 │ │ │ │ + itt cs │ │ │ │ + lslcs r1, r6, #1 │ │ │ │ + cmpcs lr, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r5, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r7} │ │ │ │ + bkpt 0x00f2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - blx r5 │ │ │ │ + mov r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + bkpt 0x00ba │ │ │ │ lsls r1, r6, #1 │ │ │ │ - blx r4 │ │ │ │ + mov r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r5, #90 @ 0x5a │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db0cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115646,76 +115649,76 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28d414 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2db0f2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73f978 │ │ │ │ + bl 73f7e8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2db152 │ │ │ │ ldr r3, [pc, #80] @ (2db168 ) │ │ │ │ ldr r2, [pc, #80] @ (2db16c ) │ │ │ │ ldr r1, [pc, #84] @ (2db170 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #68] @ (2db174 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7437f0 │ │ │ │ + bl 743660 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2d95d0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c38 │ │ │ │ + b.w 733aa8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2db10a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [r1, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - bkpt 0x0084 │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfbfa005c │ │ │ │ - stc2 0, cr0, [ip], {92} @ 0x5c │ │ │ │ - sbcs r4, r5 │ │ │ │ + @ instruction: 0xfa62005c │ │ │ │ + @ instruction: 0xfa74005c │ │ │ │ + ands r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2db1d8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 88026c │ │ │ │ + bl 8800dc │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2db1bc │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2db1bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 8822d4 │ │ │ │ + bl 882144 │ │ │ │ cbz r0, 2db1d2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -115729,17 +115732,18 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2db19e │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ - add r5, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrd r0, r0, [r2, #-368] @ 0x170 │ │ │ │ + b.n 2db154 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002db1e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -115751,15 +115755,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2db2bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 88203c │ │ │ │ + bl 881eac │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2db258 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2da2bc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -115786,15 +115790,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2db2c4 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2db2c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88026c │ │ │ │ + bl 8800dc │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 28df90 │ │ │ │ ldr r3, [pc, #92] @ (2db2cc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -115808,38 +115812,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 28b7c0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 881d10 │ │ │ │ + bl 881b80 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2db27e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 882040 │ │ │ │ + bl 881eb0 │ │ │ │ b.n 2db214 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2db230 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bge.n 2db338 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2db2d4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r4, sp, #840 @ 0x348 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r8, sp │ │ │ │ + muls r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add ip, sl │ │ │ │ + orrs r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db2d0 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 28b748 │ │ │ │ @@ -115878,15 +115882,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2d6918 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -115942,15 +115946,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -116016,21 +116020,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2db49a │ │ │ │ nop │ │ │ │ bls.n 2db530 │ │ │ │ lsls r7, r5, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - bics r2, r2 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmn r0, r5 │ │ │ │ + adcs r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r3 │ │ │ │ + asrs r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db4e4 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2db516 │ │ │ │ push {lr} │ │ │ │ @@ -116041,17 +116045,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28dadc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 89228c │ │ │ │ + b.w 8920fc │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 89228c │ │ │ │ + b.w 8920fc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -116613,19 +116617,19 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2dbad0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bmi.n 2dba38 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + push {r2, r3, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, #202 @ 0xca │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -117154,19 +117158,19 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2dc094 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cbz r4, 2dc076 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r7, #82 @ 0x52 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + adds r5, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002dc074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -117424,28 +117428,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -117771,15 +117775,15 @@ │ │ │ │ bl 2dc4ec │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28e184 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd4ec │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 28b878 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117799,15 +117803,15 @@ │ │ │ │ blx 28d37c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28e184 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd4ec │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 28b878 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117861,15 +117865,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2dc3b0 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d61c8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2dc84c ) │ │ │ │ ldr r3, [pc, #108] @ (2dc82c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -117909,17 +117913,17 @@ │ │ │ │ b.n 2dc7ba │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r5, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r5, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -117932,15 +117936,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 28b814 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 28c564 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -117985,15 +117989,15 @@ │ │ │ │ blx 28bb9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dc9fa │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -118021,15 +118025,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2dc3b0 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d61c8 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -118092,21 +118096,21 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #14 │ │ │ │ + cmp r4, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r3, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2dcc30 ) │ │ │ │ @@ -118240,15 +118244,15 @@ │ │ │ │ bgt.n 2dcac6 │ │ │ │ cbz r5, 2dcc00 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2dcc00 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -118265,15 +118269,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcbe4 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ b.n 2dcc02 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcc38 ) │ │ │ │ ldr r3, [pc, #44] @ (2dcc34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118429,15 +118433,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2dce08 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2dce08 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -118454,15 +118458,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcdec │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ b.n 2dce0a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dce40 ) │ │ │ │ ldr r3, [pc, #44] @ (2dce3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118583,15 +118587,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2dcebe │ │ │ │ cbz r6, 2dcfac │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2dcfac │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -118609,15 +118613,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcf8c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ b.n 2dcfae │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcfe4 ) │ │ │ │ ldr r3, [pc, #44] @ (2dcfe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118645,15 +118649,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -118791,23 +118795,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2dd066 │ │ │ │ - add r0, pc, #736 @ (adr r0, 2dd468 ) │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #632 @ (adr r0, 2dd404 ) │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #488 @ (adr r0, 2dd378 ) │ │ │ │ + ldr r6, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #392 @ (adr r0, 2dd31c ) │ │ │ │ + ldr r6, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #264 @ (adr r0, 2dd2a0 ) │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2dd298 ) │ │ │ │ @@ -118892,15 +118896,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2dc1b0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2dd1f0 │ │ │ │ nop │ │ │ │ - add r0, pc, #8 @ (adr r0, 2dd2a4 ) │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -118947,15 +118951,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2dd442 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 28d498 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 28d45c │ │ │ │ @@ -119028,15 +119032,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2dc3b0 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d61c8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2dd470 ) │ │ │ │ ldr r3, [pc, #68] @ (2dd460 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -119265,15 +119269,15 @@ │ │ │ │ b.n 2dd574 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb7b0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xb734 │ │ │ │ lsls r7, r5, #3 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xb64e │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -119808,15 +119812,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2ddbe8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ push {r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ uxth r4, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -119850,15 +119854,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2d64fc │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -119910,15 +119914,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2ddf4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2ddf24 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -120067,17 +120071,17 @@ │ │ │ │ b.n 2ddf68 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #568 @ 0x238 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2de254 │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2ddf60 │ │ │ │ @@ -120231,15 +120235,15 @@ │ │ │ │ bl 2d6a5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2de5a0 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -120339,15 +120343,15 @@ │ │ │ │ blx 28df90 │ │ │ │ ldr r3, [pc, #456] @ (2de400 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2de41c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 879aa0 │ │ │ │ + bl 879910 │ │ │ │ b.n 2ddcd2 │ │ │ │ mov r3, r4 │ │ │ │ b.n 2dde82 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2dddf8 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2ddf72 │ │ │ │ @@ -120513,28 +120517,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #376 @ 0x178 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r3, sp, #896 @ 0x380 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #872] @ 0x368 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2de68a │ │ │ │ vtbx.8 d26, {d31}, d12 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrh r4, [r0, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r3, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ blx 28d5b4 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -120620,15 +120624,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2de198 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -120816,15 +120820,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2de7d2 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -120883,15 +120887,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r7, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -120943,15 +120947,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -121266,15 +121270,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2d64fc │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -121627,17 +121631,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5074 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2def54 │ │ │ │ b.n 2de9a8 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002def7c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2de7fc │ │ │ │ nop │ │ │ │ @@ -121661,24 +121665,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2defba │ │ │ │ blx 28dadc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2defb0 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 89228c │ │ │ │ + b.w 8920fc │ │ │ │ │ │ │ │ 002defec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -121952,23 +121956,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -122078,15 +122082,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2df376 │ │ │ │ - strh r6, [r3, #10] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -122391,24 +122395,22 @@ │ │ │ │ nop │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + vqadd.u32 q8, q6, q6 │ │ │ │ + vmov.i32 q0, #140 @ 0x0000008c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -122625,23 +122627,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2dfabc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2dfa68 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -122685,15 +122687,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2dfab8 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2df9da │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2dfa3e │ │ │ │ @@ -123474,24 +123476,24 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldrh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r3, #22] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrh r4, [r5, #20] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strb r4, [r2, #10] │ │ │ │ + strb r4, [r7, #3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf592005c │ │ │ │ - sub.w r0, r6, #14417920 @ 0xdc0000 │ │ │ │ + @ instruction: 0xf3fa005c │ │ │ │ + and.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #876] @ (2e0640 ) │ │ │ │ @@ -123823,22 +123825,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #10] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf1f0005c │ │ │ │ - addw r0, r4, #92 @ 0x5c │ │ │ │ + orrs.w r0, r8, #92 @ 0x5c │ │ │ │ + orn r0, ip, #92 @ 0x5c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #868] @ (2e09d8 ) │ │ │ │ @@ -124170,22 +124172,22 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ strh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strh r6, [r1, #30] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - mrc 0, 2, r0, cr6, cr12, {2} │ │ │ │ - mcr 0, 3, r0, cr10, cr12, {2} │ │ │ │ + ldc 0, cr0, [lr], #368 @ 0x170 │ │ │ │ + ldcl 0, cr0, [r2], {92} @ 0x5c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -124906,25 +124908,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldrb r2, [r2, #24] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #84] @ 0x54 │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r4, #15] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrb r4, [r6, #14] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r0, #32] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2e0ee4 │ │ │ │ + b.n 2e0bb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e0f10 │ │ │ │ + b.n 2e0be0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125257,23 +125259,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #9] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + ldrsh r2, [r4, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2e1b40 │ │ │ │ + b.n 2e1810 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e1b6c │ │ │ │ + b.n 2e183c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125606,23 +125608,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ strb r4, [r0, #27] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r6, r0] │ │ │ │ + ldrb r4, [r3, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r6, [r2, #19] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrh r0, [r1, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + ble.n 2e1874 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 114 @ 0x72 │ │ │ │ + ble.n 2e18a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -126339,25 +126341,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r3, #12] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strb r2, [r3, r1] │ │ │ │ + strh r2, [r0, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 2e21a4 │ │ │ │ + bpl.n 2e2074 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvc.n 2e21d0 │ │ │ │ + bpl.n 2e20a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -127074,25 +127076,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #192] @ (2e29b0 ) │ │ │ │ + ldr r4, [pc, #608] @ (2e2b50 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [r1, #76] @ 0x4c │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [pc, #312] @ (2e2a34 ) │ │ │ │ + ldr r2, [pc, #728] @ (2e2bd4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -127811,25 +127813,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r3 │ │ │ │ + add lr, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r7, r2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrb r0, [r1, r2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r4, r7 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -128548,26 +128550,26 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r6, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #10 │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r0, [r5, r2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r6, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - itte cs │ │ │ │ - lslcs r4, r3, #1 │ │ │ │ - it cc @ unpredictable │ │ │ │ - lslcc r4, r3, #1 │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + pop {r5, r7, pc} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -128587,15 +128589,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2e3c94 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -128676,15 +128678,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e3ac4 │ │ │ │ ldr.w r3, [pc, #1660] @ 2e4100 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -128706,15 +128708,15 @@ │ │ │ │ blx 28ce48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e40e6 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -129331,21 +129333,21 @@ │ │ │ │ b.n 2e40e0 │ │ │ │ strh r6, [r4, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r7} │ │ │ │ + cbnz r6, 2e4152 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cpsid │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4118 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129395,20 +129397,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e41a6 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 28dadc │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 89228c │ │ │ │ + b.w 8920fc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2e42c0 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -129476,15 +129478,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2e42d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2e4288 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e4230 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129505,35 +129507,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2e42e0 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2e42e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e41f0 │ │ │ │ ldr r2, [pc, #384] @ (2e4444 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb604 │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #224] @ (2e43c0 ) │ │ │ │ + ldr r3, [pc, #640] @ (2e4560 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + push {r1, r2, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, sp, #960 @ 0x3c0 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2e44fc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -129596,55 +129598,55 @@ │ │ │ │ bne.n 2e4404 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 741050 │ │ │ │ + bl 740ec0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4460 │ │ │ │ ldr r2, [pc, #356] @ (2e4510 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2e4514 ) │ │ │ │ ldr r7, [pc, #360] @ (2e4518 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #344] @ (2e451c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7437f0 │ │ │ │ + bl 743660 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e44aa │ │ │ │ mov r0, sl │ │ │ │ - bl 7413cc │ │ │ │ + bl 74123c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2e4520 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 741288 │ │ │ │ + bl 7410f8 │ │ │ │ b.n 2e4346 │ │ │ │ blx 28bdb4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2e438a │ │ │ │ ldr r3, [pc, #276] @ (2e4524 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -129675,33 +129677,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2e4534 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2e4538 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e4332 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e44d0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60ac │ │ │ │ b.n 2e4346 │ │ │ │ ldr r0, [pc, #184] @ (2e453c ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2e4372 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129719,15 +129721,15 @@ │ │ │ │ bpl.n 2e43e6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2e4544 ) │ │ │ │ ldr r0, [pc, #132] @ (2e4548 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e43e6 │ │ │ │ ldr r3, [pc, #88] @ (2e452c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4472 │ │ │ │ ldr r3, [pc, #76] @ (2e4528 ) │ │ │ │ @@ -129738,60 +129740,60 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2e454c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2e4550 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e4472 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #240] @ (2e45f0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #200] @ (2e45d0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #968] @ (2e48d8 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #178 @ 0xb2 │ │ │ │ + adds r5, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #0] @ (2e4528 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #608] @ (2e4794 ) │ │ │ │ + ldr r2, [pc, #0] @ (2e4534 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + cbz r2, 2e458a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #14 │ │ │ │ + lsrs r6, r3, #8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + cbz r4, 2e4592 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + uxtb r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2e46c4 ) │ │ │ │ @@ -129803,28 +129805,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2e46cc ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7463a8 │ │ │ │ + bl 746218 │ │ │ │ cbnz r0, 2e45c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e45be │ │ │ │ ldr r2, [pc, #324] @ (2e46d0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e4630 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -129833,24 +129835,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 28bdb4 │ │ │ │ b.n 2e458a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [pc, #256] @ (2e46d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4668 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ ldr r2, [pc, #236] @ (2e46d8 ) │ │ │ │ ldr r3, [pc, #224] @ (2e46cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -129912,15 +129914,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2e46e8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2e46ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e45dc │ │ │ │ ldr r3, [pc, #76] @ (2e46e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4638 │ │ │ │ ldr r3, [pc, #72] @ (2e46e4 ) │ │ │ │ @@ -129933,15 +129935,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2e46f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e4638 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov sl, sl │ │ │ │ lsls r7, r5, #3 │ │ │ │ mov r8, r9 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -129949,29 +129951,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, sl │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2e4738 │ │ │ │ + cbz r6, 2e4712 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #248] @ (2e47ec ) │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r4, 2e4740 │ │ │ │ + cbz r4, 2e471a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e46fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -130001,26 +130003,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7463a8 │ │ │ │ + bl 746218 │ │ │ │ cbnz r0, 2e47a8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e47a2 │ │ │ │ ldr r2, [pc, #92] @ (2e47c4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2e47c8 ) │ │ │ │ ldr r3, [pc, #64] @ (2e47c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -130036,15 +130038,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bdb4 │ │ │ │ b.n 2e4766 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ b.n 2e477a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add ip, lr │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -130066,20 +130068,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2e4868 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7463a8 │ │ │ │ + bl 746218 │ │ │ │ cbz r0, 2e4832 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ ldr r2, [pc, #96] @ (2e486c ) │ │ │ │ ldr r3, [pc, #88] @ (2e4868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130101,15 +130103,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e480a │ │ │ │ blx 28bdb4 │ │ │ │ b.n 2e483c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, fp │ │ │ │ @@ -130135,49 +130137,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4920 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2e4904 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743480 │ │ │ │ + bl 7432f0 │ │ │ │ ldr r6, [pc, #176] @ (2e4954 ) │ │ │ │ ldr r2, [pc, #180] @ (2e4958 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2e495c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #164] @ (2e4960 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7437f0 │ │ │ │ + bl 743660 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #140] @ (2e4964 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e492a │ │ │ │ ldr r1, [pc, #132] @ (2e4968 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 743558 │ │ │ │ + bl 7433c8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -130208,36 +130210,36 @@ │ │ │ │ bpl.n 2e48e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2e4974 ) │ │ │ │ ldr r0, [pc, #52] @ (2e4978 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e48e0 │ │ │ │ bics r6, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #72] @ 0x48 │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r4, 2e4970 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #624 @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e497c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -130263,58 +130265,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 741050 │ │ │ │ + bl 740ec0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4a60 │ │ │ │ ldr r2, [pc, #208] @ (2e4aac ) │ │ │ │ ldr r1, [pc, #212] @ (2e4ab0 ) │ │ │ │ ldr r3, [pc, #212] @ (2e4ab4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #196] @ (2e4ab8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7437f0 │ │ │ │ + bl 743660 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #168] @ (2e4abc ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e4a76 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7413cc │ │ │ │ + bl 74123c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2e4ac0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 741288 │ │ │ │ + bl 7410f8 │ │ │ │ ldr r2, [pc, #140] @ (2e4ac4 ) │ │ │ │ ldr r3, [pc, #104] @ (2e4aa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130325,15 +130327,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60ac │ │ │ │ b.n 2e4a36 │ │ │ │ blx 28bdb4 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2e49b0 │ │ │ │ ldr r3, [pc, #80] @ (2e4ac8 ) │ │ │ │ @@ -130348,43 +130350,43 @@ │ │ │ │ bpl.n 2e4a1a │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2e4ad0 ) │ │ │ │ ldr r0, [pc, #68] @ (2e4ad4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e4a1a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r4, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + cmp r7, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ tst r2, r0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, sp, #928 @ 0x3a0 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -130444,15 +130446,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4b64 │ │ │ │ ldr.w r4, [pc, #1120] @ 2e4fec │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e50e2 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -130478,15 +130480,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4c72 │ │ │ │ ldr.w r1, [pc, #1032] @ 2e4ff4 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2e4ff8 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -130498,17 +130500,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2e4ffc ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 879548 │ │ │ │ + bl 8793b8 │ │ │ │ mov r0, r7 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2e5000 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2e4fd4 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -130525,36 +130527,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 89226c │ │ │ │ + bl 8920dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e5054 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2e5004 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2e5008 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 8920d8 │ │ │ │ + bl 891f48 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2e4fc8 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -130674,15 +130676,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2e5018 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e4d9e │ │ │ │ mov r7, r3 │ │ │ │ b.n 2e4b88 │ │ │ │ ldr.w lr, [pc, #480] @ 2e501c │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -130695,15 +130697,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2e5020 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -130740,21 +130742,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e4bfc │ │ │ │ mov r5, sl │ │ │ │ @@ -130770,15 +130772,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2e5028 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -130798,106 +130800,106 @@ │ │ │ │ beq.n 2e5030 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 892450 │ │ │ │ + bl 8922c0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 88bad4 │ │ │ │ + bl 88b944 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2e502c ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ b.n 2e4bfc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2e5042 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ asrs r6, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #752 @ 0x2f0 │ │ │ │ + add r5, sp, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #504 @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 892284 │ │ │ │ + bl 8920f4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 89228c │ │ │ │ + bl 8920fc │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e4fae │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 892388 │ │ │ │ + bl 8921f8 │ │ │ │ b.n 2e4c86 │ │ │ │ ldr.w ip, [pc, #140] @ 2e50fc │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2e4d86 │ │ │ │ ldr.w ip, [pc, #124] @ 2e5100 │ │ │ │ @@ -130908,15 +130910,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2e5104 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2e4d86 │ │ │ │ ldr r3, [pc, #84] @ (2e5108 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2e4f20 │ │ │ │ @@ -130931,15 +130933,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e4f2a │ │ │ │ ldr r0, [pc, #60] @ (2e5110 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e4f2a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e4c3c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2e5114 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2e5118 ) │ │ │ │ @@ -130947,44 +130949,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ movs r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #488 @ 0x1e8 │ │ │ │ + add r0, sp, #904 @ 0x388 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ + add r7, pc, #632 @ (adr r7, 2e5394 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 879d8c │ │ │ │ + bl 879bfc │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4ad8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e5132 │ │ │ │ ldr r5, [pc, #36] @ (2e5164 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 8794c0 │ │ │ │ + bl 879330 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 879080 │ │ │ │ + bl 878ef0 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -131027,15 +131029,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -131050,21 +131052,21 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ subs r2, #170 @ 0xaa │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r5, #18] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #416 @ 0x1a0 │ │ │ │ + add r6, pc, #832 @ (adr r6, 2e5540 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #188 @ 0xbc │ │ │ │ + movs r7, #36 @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r6, pc, #632 @ (adr r6, 2e5480 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e520c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -131107,15 +131109,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2e52e0 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -131134,36 +131136,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2e52ec ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e523a │ │ │ │ nop │ │ │ │ subs r2, #12 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #16] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #784 @ (adr r7, 2e55ec ) │ │ │ │ + add r6, pc, #176 @ (adr r6, 2e538c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r4, #15] │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r7, pc, #664 @ (adr r7, 2e557c ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 2e531c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r7, pc, #200 @ (adr r7, 2e53b8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e52f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131188,39 +131190,39 @@ │ │ │ │ cbz r2, 2e533a │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 879548 │ │ │ │ + bl 8793b8 │ │ │ │ b.n 2e5340 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [pc, #36] @ (2e5368 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2e536c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ nop │ │ │ │ subs r1, #54 @ 0x36 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r0, [r1, #13] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #24 @ (adr r7, 2e5380 ) │ │ │ │ + add r5, pc, #440 @ (adr r5, 2e5520 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r2, [r1, #12] │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r6, pc, #848 @ (adr r6, 2e56c0 ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 2e5460 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e5370 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -131241,19 +131243,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2e53dc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2e53bc │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 89226c │ │ │ │ + bl 8920dc │ │ │ │ cbnz r0, 2e5410 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 892450 │ │ │ │ + bl 8922c0 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -131261,53 +131263,53 @@ │ │ │ │ cbz r3, 2e53fe │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2e53fe │ │ │ │ ldr r1, [pc, #92] @ (2e5444 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2d6a90 │ │ │ │ ldr r1, [pc, #72] @ (2e5448 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e5430 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e53bc │ │ │ │ ldr r2, [pc, #48] @ (2e544c ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e53bc │ │ │ │ blx 28bdb4 │ │ │ │ b.n 2e5414 │ │ │ │ nop │ │ │ │ subs r0, #180 @ 0xb4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #54] @ 0x36 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ ... │ │ │ │ │ │ │ │ 002e5450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131358,34 +131360,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e549a │ │ │ │ ldr r1, [pc, #48] @ (2e54fc ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e5370 │ │ │ │ nop │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r6, [r4, #7] │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #640 @ (adr r5, 2e5770 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 2e5510 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r0, #7] │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r5, pc, #576 @ (adr r5, 2e5738 ) │ │ │ │ + add r3, pc, #992 @ (adr r3, 2e58d8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #312 @ (adr r5, 2e5638 ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 2e57d8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e5500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131401,45 +131403,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 28b74c │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 879410 │ │ │ │ + bl 879280 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2e557c ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2e5580 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 879ab8 │ │ │ │ + bl 879928 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strb r6, [r7, #4] │ │ │ │ lsls r6, r7, #3 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - add r6, pc, #472 @ (adr r6, 2e575c ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 2e58fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -131536,15 +131538,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d61c8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6a90 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #128] @ (2e5730 ) │ │ │ │ ldr r3, [pc, #108] @ (2e571c ) │ │ │ │ add r2, pc │ │ │ │ @@ -131589,19 +131591,19 @@ │ │ │ │ b.n 2e5618 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r1, pc, #416 @ (adr r1, 2e58c8 ) │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r5, #90 @ 0x5a │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131643,25 +131645,25 @@ │ │ │ │ bl 2d6984 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e5790 │ │ │ │ ldr r1, [pc, #32] @ (2e57c0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d6a90 │ │ │ │ adds r4, #238 @ 0xee │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2e5828 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132008,15 +132010,15 @@ │ │ │ │ nop │ │ │ │ adds r3, #26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #184 @ 0xb8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r1, #242 @ 0xf2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -132122,15 +132124,15 @@ │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + lsls r2, r2, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ adds r0, #42 @ 0x2a │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -132199,15 +132201,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e5cd4 │ │ │ │ ldr r0, [pc, #48] @ (2e5d2c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e5cd4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #200 @ 0xc8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -132217,15 +132219,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2e5e2c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -132300,15 +132302,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e5d60 │ │ │ │ ldr r0, [pc, #76] @ (2e5e40 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e5d60 │ │ │ │ ldr r3, [pc, #64] @ (2e5e44 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5dcc │ │ │ │ ldr r3, [pc, #48] @ (2e5e3c ) │ │ │ │ @@ -132319,34 +132321,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2e5e48 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2e5e4c ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e5dcc │ │ │ │ nop │ │ │ │ cmp r6, #234 @ 0xea │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2e5f18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132401,15 +132403,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2e5f34 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e5e9e │ │ │ │ ldr r3, [pc, #60] @ (2e5f24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5e9e │ │ │ │ ldr r3, [pc, #52] @ (2e5f28 ) │ │ │ │ @@ -132423,36 +132425,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2e5f40 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e5e9e │ │ │ │ cmp r5, #214 @ 0xd6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #22 │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #228 @ 0xe4 │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -132486,15 +132488,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e5ff4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2e5fc8 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 750608 │ │ │ │ + bl 750478 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e607c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e605a │ │ │ │ @@ -132525,15 +132527,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e6028 │ │ │ │ ldr r0, [pc, #344] @ (2e6160 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e60d8 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2e5fb2 │ │ │ │ @@ -132552,15 +132554,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e5fc8 │ │ │ │ ldr r0, [pc, #280] @ (2e6168 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e5fc8 │ │ │ │ ldr r3, [pc, #264] @ (2e6164 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5fc6 │ │ │ │ ldr r3, [pc, #244] @ (2e615c ) │ │ │ │ @@ -132568,24 +132570,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5fc6 │ │ │ │ ldr r0, [pc, #252] @ (2e616c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e5fc6 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e6118 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e5fc8 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 28c834 │ │ │ │ ldr r3, [pc, #168] @ (2e6150 ) │ │ │ │ @@ -132607,15 +132609,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2e6174 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2e6178 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6092 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e6038 │ │ │ │ b.n 2e5fc8 │ │ │ │ ldr r3, [pc, #108] @ (2e6150 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -132637,15 +132639,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2e6180 ) │ │ │ │ ldr r0, [pc, #124] @ (2e6184 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6092 │ │ │ │ ldr r3, [pc, #84] @ (2e6170 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e608c │ │ │ │ ldr r3, [pc, #56] @ (2e615c ) │ │ │ │ @@ -132656,15 +132658,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2e6188 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e618c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e608c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #218 @ 0xda │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #206 @ 0xce │ │ │ │ @@ -132673,37 +132675,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r0, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #226 @ 0xe2 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r3, #60] @ 0x3c │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -132826,15 +132828,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2e6448 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e61f8 │ │ │ │ ldr r3, [pc, #368] @ (2e644c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6254 │ │ │ │ ldr r3, [pc, #352] @ (2e6444 ) │ │ │ │ @@ -132842,15 +132844,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e6254 │ │ │ │ ldr r0, [pc, #352] @ (2e6450 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6254 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e632c │ │ │ │ ldr r3, [pc, #336] @ (2e6454 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e632c │ │ │ │ @@ -132864,15 +132866,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2e645c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2e6460 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6984 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6984 │ │ │ │ ldr r1, [pc, #292] @ (2e6464 ) │ │ │ │ @@ -132917,15 +132919,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2e6470 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e636e │ │ │ │ ldr r3, [pc, #120] @ (2e6434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e63f4 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e636e │ │ │ │ @@ -132942,15 +132944,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2e6474 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2e6478 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e636e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2e6454 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e63c2 │ │ │ │ @@ -132965,15 +132967,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e6480 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2e6484 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e636e │ │ │ │ nop │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ lsls r7, r5, #3 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -132984,45 +132986,45 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #206 @ 0xce │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #66 @ 0x42 │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e6524 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133078,30 +133080,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e6540 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e64e6 │ │ │ │ movs r7, #158 @ 0x9e │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #216 @ 0xd8 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #28] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -133226,15 +133228,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2e6820 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e65a8 │ │ │ │ ldr r3, [pc, #388] @ (2e6824 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6604 │ │ │ │ ldr r3, [pc, #368] @ (2e681c ) │ │ │ │ @@ -133242,15 +133244,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e6604 │ │ │ │ ldr r0, [pc, #368] @ (2e6828 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6604 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e66f8 │ │ │ │ ldr r3, [pc, #352] @ (2e682c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e66f8 │ │ │ │ @@ -133264,15 +133266,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2e6834 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2e6838 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6984 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6984 │ │ │ │ ldr r1, [pc, #304] @ (2e683c ) │ │ │ │ @@ -133317,15 +133319,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2e6848 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e673a │ │ │ │ ldr r3, [pc, #128] @ (2e680c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e67ca │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e673a │ │ │ │ @@ -133342,15 +133344,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2e684c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2e6850 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e673a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2e682c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6794 │ │ │ │ @@ -133365,15 +133367,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e6858 ) │ │ │ │ ldr r0, [pc, #108] @ (2e685c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e673a │ │ │ │ movs r6, #214 @ 0xd6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r6, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -133383,45 +133385,45 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #2 │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #114 @ 0x72 │ │ │ │ + movs r6, #218 @ 0xda │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #4] │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e68fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133477,30 +133479,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e6918 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e68be │ │ │ │ movs r3, #198 @ 0xc6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e691c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133528,31 +133530,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2e6990 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r4, #5 │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6994 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133615,15 +133617,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 743dc8 │ │ │ │ + bl 743c38 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -133640,15 +133642,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e6b34 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 892358 │ │ │ │ + bl 8921c8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2e6ab0 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e6afe │ │ │ │ movs r2, #0 │ │ │ │ @@ -133690,15 +133692,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e6ab0 │ │ │ │ ldr r0, [pc, #92] @ (2e6b80 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2e6ab0 │ │ │ │ ldr r3, [pc, #60] @ (2e6b74 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6a90 │ │ │ │ @@ -133712,33 +133714,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e6a90 │ │ │ │ ldr r0, [pc, #44] @ (2e6b88 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2e6a90 │ │ │ │ nop │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r7, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #23] │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6b8c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -133793,19 +133795,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 28cf74 │ │ │ │ cbnz r0, 2e6c42 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 892250 │ │ │ │ + bl 8920c0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 89231c │ │ │ │ + bl 89218c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2e6bdc │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6094 │ │ │ │ b.n 2e6bdc │ │ │ │ @@ -133839,43 +133841,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2e7140 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73f81c │ │ │ │ + bl 73f68c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e6e32 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2e6cc8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2e7144 │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 73f82c │ │ │ │ + bl 73f69c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e6ec6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6e28 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2e7148 │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2e714c │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -133900,30 +133902,30 @@ │ │ │ │ bne.n 2e6d4e │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2e6f44 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73f81c │ │ │ │ + bl 73f68c │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2e6d62 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 73f81c │ │ │ │ + bl 73f68c │ │ │ │ cbz r0, 2e6d86 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2e6efa │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2e6eea │ │ │ │ @@ -133980,29 +133982,29 @@ │ │ │ │ bl 2d6a90 │ │ │ │ ldr r1, [pc, #832] @ (2e715c ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2d613c │ │ │ │ b.n 2e6e5a │ │ │ │ - bl 84c31c │ │ │ │ + bl 84c18c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2e6cfa │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [pc, #788] @ (2e7158 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6fb2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov r0, r6 │ │ │ │ bl 2d60ac │ │ │ │ ldr r2, [pc, #772] @ (2e7160 ) │ │ │ │ ldr r3, [pc, #732] @ (2e713c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -134040,15 +134042,15 @@ │ │ │ │ bne.w 2e7038 │ │ │ │ mov r0, fp │ │ │ │ blx 28dc18 │ │ │ │ b.n 2e6e9c │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [pc, #640] @ (2e7158 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e70b0 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ @@ -134082,20 +134084,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2e716c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2e7170 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6ebe │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 74f350 │ │ │ │ + bl 74f1c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2e7068 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -134124,15 +134126,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2e7174 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2e7178 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6ebe │ │ │ │ ldr r3, [pc, #432] @ (2e7164 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6e4e │ │ │ │ ldr r3, [pc, #420] @ (2e7168 ) │ │ │ │ @@ -134143,15 +134145,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2e717c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2e7180 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6e4e │ │ │ │ ldr r3, [pc, #416] @ (2e7184 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e6ffa │ │ │ │ ldr r3, [pc, #376] @ (2e7168 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -134176,15 +134178,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2e718c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2e7190 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6ebe │ │ │ │ ldr r3, [pc, #296] @ (2e7164 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6ebe │ │ │ │ ldr r3, [pc, #288] @ (2e7168 ) │ │ │ │ @@ -134195,19 +134197,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2e7194 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2e7198 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6ebe │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 87ec5c │ │ │ │ + bl 87eacc │ │ │ │ ldr r3, [pc, #228] @ (2e7158 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6ebe │ │ │ │ ldr r3, [pc, #224] @ (2e7164 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -134222,15 +134224,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2e719c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2e71a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6ebe │ │ │ │ ldr r3, [pc, #176] @ (2e7164 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6ee2 │ │ │ │ ldr r3, [pc, #168] @ (2e7168 ) │ │ │ │ @@ -134241,15 +134243,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2e71a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2e71a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6ee2 │ │ │ │ ldr r3, [pc, #128] @ (2e7164 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6e9c │ │ │ │ ldr r3, [pc, #120] @ (2e7168 ) │ │ │ │ @@ -134260,21 +134262,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2e71ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2e71b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e6e9c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2e71b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6df0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -134283,69 +134285,69 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ subs r0, r0, #7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf2160069 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + orns r0, lr, #105 @ 0x69 │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bl 31515e │ │ │ │ adds r6, r3, #7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #7 │ │ │ │ + subs r0, r5, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + ldrb r0, [r5, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -134404,15 +134406,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2e72a2 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 8747d0 │ │ │ │ + bl 874640 │ │ │ │ cbnz r0, 2e72b6 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2e72c6 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -134439,15 +134441,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 8747d0 │ │ │ │ + bl 874640 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2e72ba │ │ │ │ movs r0, #3 │ │ │ │ b.n 2e727c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -134529,15 +134531,15 @@ │ │ │ │ nop │ │ │ │ adds r0, r1, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e739a │ │ │ │ @@ -134919,15 +134921,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2e7790 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2e774a │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 874984 │ │ │ │ + bl 8747f4 │ │ │ │ cbz r0, 2e778a │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28d7f0 │ │ │ │ b.n 2e770c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -134945,15 +134947,15 @@ │ │ │ │ b.n 2e76d2 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2e76d2 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 8747d0 │ │ │ │ + bl 874640 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e774a │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2e76d2 │ │ │ │ bl 2e72dc │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -134987,25 +134989,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #448] @ (2e799c ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r7, [pc, #408] @ (2e7978 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ asrs r4, r5, #20 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - lsls r0, r7, #12 │ │ │ │ + lsls r0, r4, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r3, #8] │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r3, #12 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r3, #8] │ │ │ │ + strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e77fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135055,19 +135057,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #328] @ (2e79d0 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + strh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7894 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135418,15 +135420,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7bf4 │ │ │ │ ldr r0, [pc, #100] @ (2e7c7c ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e7bf4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -135448,23 +135450,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #656] @ (2e7efc ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r7, #3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7c80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135491,50 +135493,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7c9c │ │ │ │ ldr r0, [pc, #24] @ (2e7ce0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e7c9c │ │ │ │ lsrs r0, r5, #30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2e7d14 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e7c80 │ │ │ │ ldr r0, [pc, #28] @ (2e7d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb348 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2eb43c │ │ │ │ nop │ │ │ │ - bvs.n 2e7d90 │ │ │ │ + bmi.n 2e7c60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e7d24 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2eb530 │ │ │ │ @@ -135563,19 +135565,19 @@ │ │ │ │ bl 59d7e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e7d56 │ │ │ │ ldr r0, [pc, #16] @ (2e7d90 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ - asrs r4, r0, #10 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135629,19 +135631,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e7e30 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ ldr r0, [pc, #584] @ (2e8070 ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bpl.n 2e7e94 │ │ │ │ + bcc.n 2e7d64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135692,17 +135694,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ nop │ │ │ │ blxns pc │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2e7f68 ) │ │ │ │ ldr r1, [pc, #132] @ (2e7f6c ) │ │ │ │ @@ -135753,23 +135755,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28cff8 │ │ │ │ b.n 2e7f32 │ │ │ │ nop │ │ │ │ bx pc │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bxns r5 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r3, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2e81f0 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -136002,53 +136004,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28cff8 │ │ │ │ b.n 2e806a │ │ │ │ nop │ │ │ │ mov ip, r8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r6, [r7, #14] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r4, r2, #18 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r3 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r6, r8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r6, #10] │ │ │ │ + ldrb r4, [r3, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r8, ip │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp ip, sl │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, pc │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp r4, sp │ │ │ │ lsls r6, r7, #3 │ │ │ │ add lr, pc │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r1, #2] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r5, #0] │ │ │ │ + ldrb r6, [r2, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2e827c ) │ │ │ │ add r4, pc │ │ │ │ @@ -136064,17 +136066,17 @@ │ │ │ │ blx 28c634 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ add r4, r1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r0, [r6, #30] │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2e82b8 ) │ │ │ │ ldr r1, [pc, #32] @ (2e82bc ) │ │ │ │ @@ -136087,15 +136089,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2e7c80 │ │ │ │ nop │ │ │ │ mvns r6, r0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strh r4, [r1, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2e8328 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -136132,23 +136134,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 28c1e4 │ │ │ │ b.n 2e82ec │ │ │ │ bics r4, r1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ muls r6, r5 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ muls r0, r1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e8352 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -136206,15 +136208,15 @@ │ │ │ │ b.w 2e7c80 │ │ │ │ strb r0, [r7, r1] │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ lsls r2, r5, #3 │ │ │ │ cmn r6, r1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsrs r2, r4, #16 │ │ │ │ + lsrs r2, r1, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e83ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -136274,15 +136276,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r3, r7] │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ lsls r2, r5, #3 │ │ │ │ tst r0, r6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsrs r4, r0, #14 │ │ │ │ + lsrs r4, r5, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136310,19 +136312,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e84dc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ nop │ │ │ │ rors r4, r1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r6, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r6, {r2, r4, r5, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r1, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136350,19 +136352,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e8540 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ nop │ │ │ │ adcs r0, r5 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r7, #10 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e856e │ │ │ │ ldr r3, [pc, #48] @ (2e857c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -136381,17 +136383,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ asrs r4, r2 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldmia r5!, {r4, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, #16] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e85a8 │ │ │ │ @@ -136412,15 +136414,15 @@ │ │ │ │ bne.n 2e859a │ │ │ │ ldr r0, [pc, #12] @ (2e85cc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ strh r2, [r6, r0] │ │ │ │ lsls r4, r7, #1 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002e85d0 : │ │ │ │ ldr r3, [pc, #12] @ (2e85e0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -136755,23 +136757,23 @@ │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #54 @ 0x36 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #14 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r5, #230 @ 0xe6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #180 @ 0xb4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r5, #154 @ 0x9a │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2e8b28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -136970,39 +136972,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ nop │ │ │ │ lsls r2, r0, #12 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r5, #28 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + strb r2, [r1, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, #126 @ 0x7e │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, #80 @ 0x50 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r7, #28] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r3, #0] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + strb r6, [r2, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + strb r2, [r1, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2e8c38 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -137137,27 +137139,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2e8cd8 ) │ │ │ │ ldr r0, [pc, #36] @ (2e8cdc ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r4, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r1, #188 @ 0xbc │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r1, #170 @ 0xaa │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e8d10 │ │ │ │ @@ -137172,17 +137174,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ ldr r0, [pc, #12] @ (2e8d20 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2e8e38 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -137208,19 +137210,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2e8dd0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2e8dd0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336d8 │ │ │ │ - bl 7336e8 │ │ │ │ + bl 733548 │ │ │ │ + bl 733558 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e8e12 │ │ │ │ ldr r1, [pc, #172] @ (2e8e40 ) │ │ │ │ add r1, pc │ │ │ │ @@ -137285,43 +137287,43 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e8e68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e8df2 │ │ │ │ ldr r0, [pc, #60] @ (2e8e6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2e8df2 │ │ │ │ vhadd.u8 q0, q9, q15 │ │ │ │ subs r0, #254 @ 0xfe │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #106 @ 0x6a │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r2, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2e90f0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -137468,15 +137470,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 8747d0 │ │ │ │ + bl 874640 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e90c6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2eb88c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -137582,20 +137584,20 @@ │ │ │ │ adds r6, #206 @ 0xce │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r6, #198 @ 0xc6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ lsls r6, r7, #3 │ │ │ │ @ instruction: 0xfbc800ee │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r5, #204 @ 0xcc │ │ │ │ lsls r6, r7, #3 │ │ │ │ @ instruction: 0xfb9400ee │ │ │ │ - vhadd.u32 q0, q7, q11 │ │ │ │ + ldc2 0, cr0, [r6, #408] @ 0x198 │ │ │ │ │ │ │ │ 002e9124 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (2e9160 ) │ │ │ │ @@ -137650,15 +137652,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r2, #7] │ │ │ │ + strb r0, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e91c4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -137755,17 +137757,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2e91c4 │ │ │ │ nop │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r7, #4] │ │ │ │ + ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e92c8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137811,15 +137813,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - strb r4, [r7, #4] │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9348 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137853,17 +137855,17 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 28b764 │ │ │ │ ldr.w r0, [lr, #238] @ 0xee │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e923c │ │ │ │ + b.n 2e8f0c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e93b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -138034,19 +138036,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 28b764 │ │ │ │ adds r1, #126 @ 0x7e │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - b.n 2e9088 │ │ │ │ + b.n 2e9d58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -138078,15 +138080,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ nop │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e95dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -138182,15 +138184,15 @@ │ │ │ │ bne.n 2e969a │ │ │ │ ldr r0, [pc, #12] @ (2e96d4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ lsls r6, r7, #3 │ │ │ │ - pop {r1, r2, r5, r6} │ │ │ │ + revsh r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e96e6 │ │ │ │ ldr r0, [pc, #84] @ (2e9734 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ @@ -138220,19 +138222,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2e95dc │ │ │ │ ldr r0, [pc, #20] @ (2e973c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r7, #102 @ 0x66 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - pop {r3} │ │ │ │ + rev16 r0, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002e9740 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138317,17 +138319,17 @@ │ │ │ │ @ instruction: 0xf4e400ee │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4dc00ee │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, ip, #7798784 @ 0x770000 │ │ │ │ - b.n 2e9ddc │ │ │ │ + b.n 2e9aac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ + str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9830 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138404,22 +138406,22 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e9910 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87f79c │ │ │ │ + b.w 87f60c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf3f600ee │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3bc00ee │ │ │ │ @ instruction: 0xf36400ee │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9914 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -138476,17 +138478,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c1e0 │ │ │ │ nop │ │ │ │ cmp r5, #4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2e9a4c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138538,15 +138540,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2e9a20 │ │ │ │ nop │ │ │ │ cmp r4, #142 @ 0x8e │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r0, [r4, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #62 @ 0x3e │ │ │ │ lsls r6, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -138640,19 +138642,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 28d604 │ │ │ │ b.n 2e9b18 │ │ │ │ nop │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - str r6, [r0, #112] @ 0x70 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ lsls r6, r7, #3 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ lsls r6, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138684,17 +138686,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2e9bc4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ lsls r6, r7, #3 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2e9c0c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -138745,15 +138747,15 @@ │ │ │ │ bl 2e9948 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e7c80 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r4, #4] │ │ │ │ + str r2, [r1, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9c64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -139000,15 +139002,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e9e42 │ │ │ │ ldr.w r0, [pc, #1468] @ 2ea4a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e9e42 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 28b9d4 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -139127,15 +139129,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e9dfe │ │ │ │ ldr.w r0, [pc, #1156] @ 2ea4c0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e9dfe │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2ea128 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2ea3a0 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2e9f7c │ │ │ │ @@ -139192,15 +139194,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e9dfa │ │ │ │ ldr r0, [pc, #1016] @ (2ea4d4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e9dfa │ │ │ │ ldr r3, [pc, #1004] @ (2ea4d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9e52 │ │ │ │ @@ -139208,15 +139210,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e9e52 │ │ │ │ ldr r0, [pc, #984] @ (2ea4dc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2e9e52 │ │ │ │ ldr r3, [pc, #888] @ (2ea48c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -139289,15 +139291,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e9f6c │ │ │ │ ldr r0, [pc, #812] @ (2ea4f0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e9f6c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9f6c │ │ │ │ b.n 2ea1aa │ │ │ │ ldr r3, [pc, #792] @ (2ea4f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -139308,15 +139310,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e9eb6 │ │ │ │ ldr r0, [pc, #772] @ (2ea4f8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2e9eb6 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -139423,15 +139425,15 @@ │ │ │ │ b.n 2ea294 │ │ │ │ ldr r4, [pc, #556] @ (2ea520 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2ea294 │ │ │ │ ldr r0, [pc, #548] @ (2ea524 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb348 │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb43c │ │ │ │ b.n 2ea11e │ │ │ │ ldr r4, [pc, #532] @ (2ea528 ) │ │ │ │ add r4, pc │ │ │ │ @@ -139515,74 +139517,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2ea49c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e9f6c │ │ │ │ ldr r0, [pc, #400] @ (2ea56c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e9f6c │ │ │ │ ldr r2, [pc, #396] @ (2ea570 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9f6c │ │ │ │ ldr r2, [pc, #172] @ (2ea49c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2e9f6c │ │ │ │ ldr r0, [pc, #376] @ (2ea574 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e9f6c │ │ │ │ ldr r3, [pc, #368] @ (2ea578 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9fea │ │ │ │ ldr r3, [pc, #136] @ (2ea49c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e9fea │ │ │ │ ldr r0, [pc, #348] @ (2ea57c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2e9fea │ │ │ │ ldr r3, [pc, #340] @ (2ea580 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ea11e │ │ │ │ ldr r3, [pc, #100] @ (2ea49c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2ea11e │ │ │ │ ldr r0, [pc, #320] @ (2ea584 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ea11e │ │ │ │ ldr r3, [pc, #312] @ (2ea588 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ea21a │ │ │ │ ldr r3, [pc, #64] @ (2ea49c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ea21a │ │ │ │ ldr r0, [pc, #292] @ (2ea58c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ea21a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ cdp 0, 8, cr0, cr6, cr14, {7} │ │ │ │ cmp r0, #166 @ 0xa6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ @@ -139594,15 +139596,15 @@ │ │ │ │ cdp 0, 3, cr0, cr6, cr14, {7} │ │ │ │ movs r7, #230 @ 0xe6 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #100] @ 0x64 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r7, #78 @ 0x4e │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r7, #24 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r6, #238 @ 0xee │ │ │ │ lsls r6, r7, #3 │ │ │ │ @@ -139610,63 +139612,63 @@ │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r6, #150 @ 0x96 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ lsls r6, r7, #3 │ │ │ │ subs r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #84] @ 0x54 │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r5, #218 @ 0xda │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r5, #174 @ 0xae │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r5, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r7, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r5, #62 @ 0x3e │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r5, #52 @ 0x34 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r5, #8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ blx r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r3, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #68 @ 0x44 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stcl 0, cr0, [r2, #-408]! @ 0xfffffe68 │ │ │ │ + rsb r0, sl, r6, asr #1 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stc 0, cr0, [r4, #-408]! @ 0xfffffe68 │ │ │ │ + @ instruction: 0xeb8c0066 │ │ │ │ adds r5, #18 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r5, #8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r4, #254 @ 0xfe │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r4, #246 @ 0xf6 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrb r6, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r4, #194 @ 0xc2 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ @@ -139684,41 +139686,41 @@ │ │ │ │ lsls r4, r7, #1 │ │ │ │ lsls r6, r7, #7 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r4, #98 @ 0x62 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, #78 @ 0x4e │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r4, #70 @ 0x46 │ │ │ │ lsls r4, r7, #1 │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ lsls r6, r7, #3 │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + str r6, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r0, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + ldrsh r0, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea590 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139767,19 +139769,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #188 @ 0xbc │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bmi.n 2ea5cc │ │ │ │ + bcc.n 2ea69c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r5, r2] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #20] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea620 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -139933,15 +139935,15 @@ │ │ │ │ beq.n 2ea7c4 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2ea890 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ea762 │ │ │ │ ldr r0, [pc, #260] @ (2ea894 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -140042,31 +140044,31 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #6 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, r6, #4 │ │ │ │ lsls r0, r0, #4 │ │ │ │ b.n 2ea1d8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r4, r5, #3 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r4, r6, #2 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r2, r0, #2 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea8b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -140171,15 +140173,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r6, #7 │ │ │ │ lsls r0, r0, #4 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, #5 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -140227,15 +140229,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2eaa34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cmp r7, #186 @ 0xba │ │ │ │ lsls r4, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -140243,15 +140245,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2eaa8c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2eaa90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (2eaa94 ) │ │ │ │ ldr r3, [pc, #52] @ (2eaa98 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -140261,19 +140263,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bne.n 2eaad0 │ │ │ │ + ldmia r7, {r1, r3, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf22a0066 │ │ │ │ + eors.w r0, r2, #102 @ 0x66 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2eaaae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140333,28 +140335,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2eabe0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 2eabb8 │ │ │ │ ldr r3, [pc, #136] @ (2eabe4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2eabe8 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 28b7b0 │ │ │ │ @@ -140382,33 +140384,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2eabec ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7339bc │ │ │ │ + b.w 73382c │ │ │ │ ldr r1, [pc, #36] @ (2eabf0 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2eabf4 ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n 2eac0c │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r1, r6] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldrb r6, [r6, r4] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2eac40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140429,15 +140431,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [r0, #8] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2eaf40 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -140641,85 +140643,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ead2a │ │ │ │ ldr r0, [pc, #300] @ (2eaf68 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ead2a │ │ │ │ ldr r3, [pc, #292] @ (2eaf6c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ead6c │ │ │ │ ldr r3, [pc, #276] @ (2eaf64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2ead6c │ │ │ │ ldr r0, [pc, #276] @ (2eaf70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ead6c │ │ │ │ ldr r3, [pc, #272] @ (2eaf74 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ead7a │ │ │ │ ldr r3, [pc, #244] @ (2eaf64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2ead7a │ │ │ │ ldr r0, [pc, #256] @ (2eaf78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ead7a │ │ │ │ ldr r3, [pc, #248] @ (2eaf7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ead98 │ │ │ │ ldr r3, [pc, #216] @ (2eaf64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ead98 │ │ │ │ ldr r0, [pc, #232] @ (2eaf80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ead98 │ │ │ │ ldr r3, [pc, #228] @ (2eaf84 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ead8a │ │ │ │ ldr r3, [pc, #184] @ (2eaf64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2ead8a │ │ │ │ ldr r0, [pc, #208] @ (2eaf88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2ead8a │ │ │ │ ldr r3, [pc, #200] @ (2eaf8c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eada8 │ │ │ │ ldr r3, [pc, #148] @ (2eaf64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2eada8 │ │ │ │ ldr r0, [pc, #180] @ (2eaf90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2eada8 │ │ │ │ ldr r3, [pc, #176] @ (2eaf94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eadd4 │ │ │ │ ldr r3, [pc, #116] @ (2eaf64 ) │ │ │ │ @@ -140732,15 +140734,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2eadd4 │ │ │ │ ldr r3, [pc, #124] @ (2eaf9c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -140749,66 +140751,66 @@ │ │ │ │ ldr r3, [pc, #56] @ (2eaf64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eae10 │ │ │ │ ldr r0, [pc, #104] @ (2eafa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2eae10 │ │ │ │ nop │ │ │ │ svc 224 @ 0xe0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2eb390 │ │ │ │ + b.n 2eb060 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2eaab8 │ │ │ │ + b.n 2ea788 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, r1] │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r7] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r7] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r1] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eafa4 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -140817,15 +140819,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002eafb0 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2eafbc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7e8f00 │ │ │ │ + b.w 7e8d70 │ │ │ │ adds r2, r3, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ │ │ │ │ 002eafc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -140909,24 +140911,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2eb2d0 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7f1328 │ │ │ │ + bl 7f1198 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 580c90 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #556] @ (2eb2d4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7339bc │ │ │ │ + bl 73382c │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2eb0c4 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2eb2d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -140939,29 +140941,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2eb2dc ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9430 │ │ │ │ + bl 7e92a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2eb2e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2eb2e4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2eb2e8 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ ldr r3, [pc, #484] @ (2eb2ec ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2ea6b4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -140973,15 +140975,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2eb2f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2eb1e6 │ │ │ │ ldr r2, [pc, #444] @ (2eb2fc ) │ │ │ │ ldr r3, [pc, #364] @ (2eb2b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141004,15 +141006,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2eb308 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2eb138 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eb298 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28cdb8 │ │ │ │ @@ -141031,49 +141033,49 @@ │ │ │ │ beq.n 2eb256 │ │ │ │ ldr r0, [pc, #348] @ (2eb310 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 7f1730 │ │ │ │ + bl 7f15a0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2eb066 │ │ │ │ ldr r3, [pc, #324] @ (2eb314 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2eb318 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2eb31c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r6, #0 │ │ │ │ b.n 2eb114 │ │ │ │ ldr r3, [pc, #308] @ (2eb320 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2eb324 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2eb328 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2eb114 │ │ │ │ ldr r0, [pc, #288] @ (2eb32c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7e97cc │ │ │ │ + bl 7e963c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -141117,15 +141119,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eb054 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2eb340 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2eb054 │ │ │ │ ldr r1, [pc, #168] @ (2eb344 ) │ │ │ │ add r1, pc │ │ │ │ blx 28d010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2eb1a2 │ │ │ │ @@ -141137,74 +141139,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2eb314 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r2, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, r6] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ asrs r4, r6, #27 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ asrs r6, r0, #27 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r0, r0] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r0, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bge.n 2eb2f4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r2, r6] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r4, r1] │ │ │ │ + ldr r2, [r1, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r0, #23 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r2, [r0, r6] │ │ │ │ + ldrsb r2, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb348 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141248,15 +141250,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2eb3c2 │ │ │ │ ldr r0, [pc, #112] @ (2eb428 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7e97cc │ │ │ │ + bl 7e963c │ │ │ │ b.n 2eb37c │ │ │ │ ldr r1, [pc, #104] @ (2eb42c ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -141279,15 +141281,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb3aa │ │ │ │ ldr r0, [pc, #56] @ (2eb438 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2eb3aa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2eb3cc │ │ │ │ lsls r6, r5, #3 │ │ │ │ bhi.n 2eb3c4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -141297,21 +141299,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2eb39c │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #16 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r0] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb43c : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 5429e0 │ │ │ │ │ │ │ │ @@ -141376,39 +141378,39 @@ │ │ │ │ │ │ │ │ 002eb4dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr.w ip, [pc, #48] @ 2eb524 │ │ │ │ ldr r2, [pc, #48] @ (2eb528 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eb52c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bls.n 2eb4b4 │ │ │ │ + bhi.n 2eb584 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002eb530 : │ │ │ │ ldr r3, [pc, #24] @ (2eb54c ) │ │ │ │ ldr r2, [pc, #28] @ (2eb550 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -141447,15 +141449,15 @@ │ │ │ │ nop │ │ │ │ bvs.n 2eb538 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #9 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - bcs.n 2eb508 │ │ │ │ + bne.n 2eb5d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002eb598 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2eb5b4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2eb5bc ) │ │ │ │ @@ -141469,17 +141471,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2e7c80 │ │ │ │ ldr r0, [pc, #12] @ (2eb5c4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ asrs r4, r5, #8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #792] @ (2eb8e0 ) │ │ │ │ + ldr r2, [pc, #184] @ (2eb680 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb5c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -141521,15 +141523,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 28c778 │ │ │ │ ldr r3, [pc, #128] @ (2eb6b4 ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7f0718 │ │ │ │ + bl 7f0588 │ │ │ │ ldr r0, [pc, #116] @ (2eb6b8 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e7c80 │ │ │ │ ldr r2, [pc, #112] @ (2eb6bc ) │ │ │ │ ldr r3, [pc, #96] @ (2eb6ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141573,34 +141575,34 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ lsls r0, r0, #4 │ │ │ │ - ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.n 2eb6a0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r3, [pc, #40] @ (2eb6ec ) │ │ │ │ + ldr r1, [pc, #456] @ (2eb88c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + strb r0, [r1, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + str r2, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb6d4 : │ │ │ │ ldr r0, [pc, #4] @ (2eb6dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7c80 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb6e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141629,25 +141631,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2eb744 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eb712 │ │ │ │ ldr r0, [pc, #24] @ (2eb748 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2eb712 │ │ │ │ bpl.n 2eb7d4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r5] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb74c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141718,15 +141720,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eb7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb76a │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 88eca4 │ │ │ │ + bl 88eb14 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb76a │ │ │ │ ldr r2, [pc, #96] @ (2eb870 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2eb844 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141744,15 +141746,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2eb7d6 │ │ │ │ ldr r0, [pc, #72] @ (2eb880 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb7d6 │ │ │ │ ldr r2, [pc, #60] @ (2eb884 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eb814 │ │ │ │ @@ -141760,15 +141762,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb814 │ │ │ │ ldr r0, [pc, #44] @ (2eb888 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb814 │ │ │ │ nop │ │ │ │ bmi.n 2eb824 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141776,19 +141778,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r1] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, r1] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb88c : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2eb898 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -142066,21 +142068,21 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bne.n 2ebb08 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ebaa0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + str r4, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + str r6, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + str r4, [r7, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -142175,25 +142177,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ ldr r1, [pc, #604] @ (2ebecc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ ldr r1, [pc, #596] @ (2ebed0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2ebe44 │ │ │ │ ldr r1, [pc, #580] @ (2ebed4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ @@ -142263,30 +142265,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2ebdac │ │ │ │ ldr r1, [pc, #428] @ (2ebef0 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ ldr r1, [pc, #416] @ (2ebef4 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 88181c │ │ │ │ + bl 88168c │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #372] @ (2ebef8 ) │ │ │ │ ldr r3, [pc, #308] @ (2ebebc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -142299,32 +142301,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2ebefc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 881614 │ │ │ │ + bl 881484 │ │ │ │ cbnz r0, 2ebe10 │ │ │ │ ldr r1, [pc, #324] @ (2ebf00 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 881614 │ │ │ │ + bl 881484 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ebd72 │ │ │ │ ldr r2, [pc, #316] @ (2ebf04 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2ebf08 ) │ │ │ │ ldr r1, [pc, #316] @ (2ebf0c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ebd7a │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2ebd1e │ │ │ │ ldr r1, [pc, #288] @ (2ebf10 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -142334,166 +142336,166 @@ │ │ │ │ bne.n 2ebe92 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2ebc9e │ │ │ │ ldr r1, [pc, #268] @ (2ebf14 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87eacc │ │ │ │ + bl 87e93c │ │ │ │ b.n 2ebdde │ │ │ │ ldr r2, [pc, #260] @ (2ebf18 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2ebf1c ) │ │ │ │ ldr r1, [pc, #264] @ (2ebf20 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ebdde │ │ │ │ ldr r4, [pc, #248] @ (2ebf24 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2ebf28 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2ebf2c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ebdde │ │ │ │ ldr r2, [pc, #232] @ (2ebf30 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2ebf34 ) │ │ │ │ ldr r1, [pc, #236] @ (2ebf38 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r1, [pc, #220] @ (2ebf3c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ b.n 2ebdde │ │ │ │ ldr r2, [pc, #212] @ (2ebf40 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2ebf44 ) │ │ │ │ ldr r1, [pc, #216] @ (2ebf48 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r1, [pc, #200] @ (2ebf4c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ b.n 2ebdde │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2ebf50 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2ebf54 ) │ │ │ │ ldr r1, [pc, #188] @ (2ebf58 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r1, [pc, #172] @ (2ebf5c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ b.n 2ebdde │ │ │ │ beq.n 2ebebc │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (2ebf78 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + ldr r7, [pc, #360] @ (2ec034 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #120] @ (2ebf48 ) │ │ │ │ + mov lr, r0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + ldr r7, [pc, #280] @ (2ebfec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #304] @ (2ec008 ) │ │ │ │ + mov ip, r6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r2, r2, #32 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + ldr r7, [pc, #928] @ (2ec280 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + ldr r7, [pc, #896] @ (2ec264 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + ldr r7, [pc, #472] @ (2ec0c0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + ldr r7, [pc, #456] @ (2ec0b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfa8a005c │ │ │ │ - str r4, [r6, r5] │ │ │ │ + ldr??.w r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r7, [pc, #880] @ (2ec264 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + ldr r7, [pc, #824] @ (2ec230 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + ldr r7, [pc, #480] @ (2ec0e0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + ldr r7, [pc, #464] @ (2ec0d4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r6, r4] │ │ │ │ + ldr r7, [pc, #616] @ (2ec170 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x0004 │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [pc, #592] @ (2ec160 ) │ │ │ │ + ldr r5, [pc, #1008] @ (2ec300 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r2, r0] │ │ │ │ + ldr r6, [pc, #488] @ (2ec0fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, r2] │ │ │ │ + ldr r6, [pc, #1008] @ (2ec308 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + ldr r7, [pc, #128] @ (2ebf9c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [pc, #296] @ (2ec04c ) │ │ │ │ + ldr r5, [pc, #712] @ (2ec1ec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - pop {r2, r3, r4, r7, pc} │ │ │ │ + pop {r2} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [pc, #176] @ (2ebfe0 ) │ │ │ │ + ldr r5, [pc, #592] @ (2ec180 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #192] @ (2ebff4 ) │ │ │ │ + ldr r5, [pc, #608] @ (2ec194 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + cbnz r6, 2ebfb2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [pc, #88] @ (2ebf94 ) │ │ │ │ + ldr r5, [pc, #504] @ (2ec134 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #240] @ (2ec030 ) │ │ │ │ + ldr r5, [pc, #656] @ (2ec1d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #864] @ (2ec2a4 ) │ │ │ │ + ldr r6, [pc, #256] @ (2ec044 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + cbnz r2, 2ebfba │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [pc, #960] @ (2ec30c ) │ │ │ │ + ldr r5, [pc, #352] @ (2ec0ac ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #904] @ (2ec2d8 ) │ │ │ │ + ldr r6, [pc, #296] @ (2ec078 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #472] @ (2ec12c ) │ │ │ │ + ldr r5, [pc, #888] @ (2ec2cc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r3, r4, r5, pc} │ │ │ │ + cbnz r0, 2ebfc0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [pc, #792] @ (2ec274 ) │ │ │ │ + ldr r5, [pc, #184] @ (2ec014 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #944] @ (2ec310 ) │ │ │ │ + ldr r5, [pc, #336] @ (2ec0b0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2ec05c ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -142598,21 +142600,21 @@ │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r5, [pc, #184] @ (2ec124 ) │ │ │ │ + ldr r3, [pc, #600] @ (2ec2c4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #128] @ (2ec0f0 ) │ │ │ │ + ldr r3, [pc, #544] @ (2ec290 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #96] @ (2ec0d4 ) │ │ │ │ + ldr r3, [pc, #512] @ (2ec274 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #80] @ (2ec0c8 ) │ │ │ │ + ldr r3, [pc, #496] @ (2ec268 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2ec1d4 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -142721,15 +142723,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2ec1fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ec110 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -142742,15 +142744,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ec208 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 28c4a8 │ │ │ │ b.n 2ec192 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -142764,25 +142766,25 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #840] @ (2ec540 ) │ │ │ │ + ldr r4, [pc, #232] @ (2ec2e0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rev16 r4, r2 │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #904] @ (2ec588 ) │ │ │ │ + ldr r2, [pc, #296] @ (2ec328 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #712] @ (2ec4cc ) │ │ │ │ + ldr r4, [pc, #104] @ (2ec26c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rev r0, r4 │ │ │ │ + @ instruction: 0xb888 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #696] @ (2ec4c4 ) │ │ │ │ + ldr r2, [pc, #88] @ (2ec264 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -142912,36 +142914,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ec374 ) │ │ │ │ ldr r0, [pc, #56] @ (2ec378 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #360] @ (2ec4b8 ) │ │ │ │ + ldr r3, [pc, #776] @ (2ec658 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #272] @ (2ec464 ) │ │ │ │ + ldr r3, [pc, #688] @ (2ec604 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r5, #242 @ 0xf2 │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfa0a0064 │ │ │ │ - ldr r4, [pc, #688] @ (2ec614 ) │ │ │ │ + ldr??.w r0, [r2, r4, lsl #2] │ │ │ │ + ldr r3, [pc, #80] @ (2ec3b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb8aa │ │ │ │ + @ instruction: 0xb712 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [pc, #240] @ (2ec45c ) │ │ │ │ + ldr r0, [pc, #656] @ (2ec5fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #512] @ (2ec570 ) │ │ │ │ + ldr r2, [pc, #928] @ (2ec710 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb894 │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [pc, #152] @ (2ec410 ) │ │ │ │ + ldr r0, [pc, #568] @ (2ec5b0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #424] @ (2ec524 ) │ │ │ │ + ldr r2, [pc, #840] @ (2ec6c4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ec388 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 28de8c <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -142983,29 +142985,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28de3c │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ec408 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2ec404 │ │ │ │ - b.w 874058 │ │ │ │ + b.w 873ec8 │ │ │ │ b.w 28db00 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28d7fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2ec42e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 874058 │ │ │ │ + b.w 873ec8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28db00 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -143047,17 +143049,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #192] @ (2ec57c ) │ │ │ │ + ldr r1, [pc, #608] @ (2ec71c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #264] @ (2ec5c8 ) │ │ │ │ + ldr r1, [pc, #680] @ (2ec768 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -143135,17 +143137,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2ec4e0 │ │ │ │ b.n 2ec540 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #624] @ (2ec810 ) │ │ │ │ + ldr r1, [pc, #16] @ (2ec5b0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #96] @ (2ec604 ) │ │ │ │ + ldr r0, [pc, #512] @ (2ec7a4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2ec69c ) │ │ │ │ @@ -143228,30 +143230,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb9b8 │ │ │ │ b.n 2ec5e8 │ │ │ │ ldr r1, [pc, #44] @ (2ec6a8 ) │ │ │ │ ldr r0, [pc, #44] @ (2ec6ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fa10 │ │ │ │ + bl 87f880 │ │ │ │ mov r0, r5 │ │ │ │ blx 28c4a8 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ec5e8 │ │ │ │ bl 28e35c │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r1, [pc, #312] @ (2ec7e4 ) │ │ │ │ + @ instruction: 0x47b6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r7, #5 │ │ │ │ lsls r0, r0, #4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143547,61 +143549,61 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #592] @ (2ecc08 ) │ │ │ │ + mov ip, pc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #40] @ (2ec9e4 ) │ │ │ │ + bx lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #144] @ (2eca50 ) │ │ │ │ + blxns r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #56] @ (2ec9fc ) │ │ │ │ + bx lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #8] @ (2ec9d0 ) │ │ │ │ + bx sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blx r8 │ │ │ │ + mov r0, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + mov r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #280] @ (2ecaec ) │ │ │ │ + mov lr, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #272] @ (2ecae8 ) │ │ │ │ + mov ip, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #256] @ (2ecadc ) │ │ │ │ + mov r8, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #240] @ (2ecad0 ) │ │ │ │ + mov ip, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - mov r8, r7 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov ip, r3 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ + ldrb r0, [r1, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov r4, pc │ │ │ │ + add ip, ip │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mov r6, ip │ │ │ │ + add lr, r9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sxtb r6, r1 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mvns r0, r4 │ │ │ │ + negs r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov ip, ip │ │ │ │ + cmp r4, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxth r0, r7 │ │ │ │ + sub sp, #128 @ 0x80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mvns r2, r1 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov lr, fp │ │ │ │ + cmp r6, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2ecb04 ) │ │ │ │ @@ -143695,15 +143697,15 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r4} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - mov r0, r0 │ │ │ │ + add r0, sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ecb14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143783,15 +143785,15 @@ │ │ │ │ beq.n 2ecc34 │ │ │ │ mov r5, r9 │ │ │ │ b.n 2ecb6a │ │ │ │ ldr r1, [pc, #220] @ (2eccc4 ) │ │ │ │ ldr r0, [pc, #224] @ (2eccc8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fa10 │ │ │ │ + bl 87f880 │ │ │ │ mov r0, r4 │ │ │ │ blx 28c4a8 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -143870,30 +143872,30 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ bl 28e35c │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r3} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - mvns r4, r4 │ │ │ │ + negs r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stc2 0, cr0, [lr], {255} @ 0xff │ │ │ │ stmia r0!, {r1, r3, r5} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r2 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, fp │ │ │ │ + cmn r0, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, r6 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144076,17 +144078,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - asrs r0, r5 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + subs r7, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -144242,21 +144244,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 28c4a8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ecf2c │ │ │ │ nop │ │ │ │ - lsls r4, r0 │ │ │ │ + subs r6, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r1 │ │ │ │ + subs r6, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2ed158 ) │ │ │ │ @@ -144451,17 +144453,17 @@ │ │ │ │ b.n 2ed208 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2ed246 │ │ │ │ nop │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2ed54c ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -144681,15 +144683,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2ed414 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2ed560 ) │ │ │ │ ldr r0, [pc, #88] @ (2ed564 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fa10 │ │ │ │ + bl 87f880 │ │ │ │ mov r0, r5 │ │ │ │ blx 28c4a8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -144708,24 +144710,24 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2ed50e │ │ │ │ bl 28e35c │ │ │ │ cbnz r4, 2ed56a │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cbnz r6, 2ed566 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf2ec00ff │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf2b400ff │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -144916,21 +144918,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 28c4a8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ed60c │ │ │ │ nop │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #98 @ 0x62 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2ed9c4 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -145117,15 +145119,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ed95c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2ed9d8 ) │ │ │ │ ldr r0, [pc, #80] @ (2ed9dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fa10 │ │ │ │ + bl 87f880 │ │ │ │ mov r0, r4 │ │ │ │ blx 28c4a8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -145139,21 +145141,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2ed852 │ │ │ │ bl 28e35c │ │ │ │ push {r3, r4, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #190 @ 0xbe │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ mcr 0, 3, r0, cr12, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r0 │ │ │ │ @@ -145407,17 +145409,17 @@ │ │ │ │ b.n 2edbe4 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2edc28 │ │ │ │ ... │ │ │ │ - adds r4, #32 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -145897,63 +145899,63 @@ │ │ │ │ ... │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #720 @ 0x2d0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #42 @ 0x2a │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #32 │ │ │ │ + cmp r3, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #76] @ 0x4c │ │ │ │ + str r2, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #224 @ 0xe0 │ │ │ │ + cmp r6, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #186 @ 0xba │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #88 @ 0x58 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ee1ac : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2ecb14 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2ee1c0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2efa18 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r5, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee1cc ) │ │ │ │ add r2, pc │ │ │ │ b.w 2efa18 │ │ │ │ - cmp r7, #98 @ 0x62 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee1d8 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef994 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee1e4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef994 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r5, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2ee22c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145974,15 +145976,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2ee286 │ │ │ │ mov lr, r3 │ │ │ │ @@ -146016,15 +146018,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ee278 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r5, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2ee2ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -146045,15 +146047,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2ee33e │ │ │ │ mov lr, r3 │ │ │ │ @@ -146085,15 +146087,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ee330 │ │ │ │ - cmp r6, #2 │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2ee3b0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146173,17 +146175,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2ee448 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ nop │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (2ee460 ) │ │ │ │ ldr r2, [pc, #20] @ (2ee464 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2ee468 ) │ │ │ │ @@ -146191,15 +146193,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add r7, pc, #944 @ (adr r7, 2ee814 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -146264,15 +146266,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 874290 │ │ │ │ + bl 874100 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2ee546 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -146718,15 +146720,15 @@ │ │ │ │ beq.n 2eea8e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2eeaee │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2eeaa8 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2eea42 │ │ │ │ ldr r3, [pc, #224] @ (2eeb18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146740,15 +146742,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2eea5e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 28d414 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2eea4a │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eeb08 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2eea80 │ │ │ │ dmb ish │ │ │ │ @@ -146809,15 +146811,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2eea26 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2eeb24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 2eea80 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bl 28e38c │ │ │ │ add r2, pc, #280 @ (adr r2, 2eec28 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -146964,15 +146966,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2eedbc │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2eecd6 │ │ │ │ ldr r3, [pc, #244] @ (2eedc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146986,15 +146988,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2eecee │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2eecde │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eedb8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2eed62 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -147040,15 +147042,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eecfe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2eedc4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eed02 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -147070,19 +147072,19 @@ │ │ │ │ bl 28e38c │ │ │ │ ldr r7, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eedd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -147178,21 +147180,21 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2eee90 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r6, pc, #984 @ (adr r6, 2ef2a8 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 2ef048 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ bls.n 2eee38 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ bls.n 2eefbc │ │ │ │ lsls r7, r7, #3 │ │ │ │ asrs r2, r5, #24 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002eeee4 : │ │ │ │ @@ -147274,15 +147276,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 874290 │ │ │ │ + bl 874100 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2eefd0 │ │ │ │ adds r4, #4 │ │ │ │ @@ -147301,15 +147303,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2eef9c │ │ │ │ lsls r7, r7, #3 │ │ │ │ - add r5, pc, #920 @ (adr r5, 2ef394 ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2ef134 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ bhi.n 2eef58 │ │ │ │ lsls r7, r7, #3 │ │ │ │ bhi.n 2ef0fc │ │ │ │ lsls r7, r7, #3 │ │ │ │ asrs r6, r7, #19 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -147331,15 +147333,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2ef214 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -147518,71 +147520,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5, #18 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bvc.n 2ef1a8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + subs r4, r0, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + subs r2, r2, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ bl 64522a │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + subs r6, r4, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + subs r2, r3, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #232 @ 0xe8 │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r7, #7 │ │ │ │ + subs r4, r4, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r7, #6 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #22] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, r4, #7 │ │ │ │ + subs r6, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r4, #6 │ │ │ │ + adds r2, r1, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r2, #7 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r1, #6 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r7, #6 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r1, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + subs r0, r1, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r3, #6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + adds r6, r6, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r1, #5 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ef28c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147765,83 +147767,83 @@ │ │ │ │ bne.n 2ef352 │ │ │ │ ldr r0, [pc, #144] @ (2ef4d4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ef356 │ │ │ │ ldr.w lr, [pc, #140] @ 2ef4d8 │ │ │ │ add lr, pc │ │ │ │ b.n 2ef2b2 │ │ │ │ - subs r4, r5, #5 │ │ │ │ + adds r4, r2, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + adds r2, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + adds r2, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + adds r0, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + adds r6, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + adds r2, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + adds r6, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + adds r0, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r7, #5 │ │ │ │ + adds r4, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r0, #6 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r7, #5 │ │ │ │ + adds r4, r4, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + adds r2, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + adds r0, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, r1, #2 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, r3, #7 │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -147881,17 +147883,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ef52e │ │ │ │ nop │ │ │ │ - adds r4, r2, #7 │ │ │ │ + adds r4, r7, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r2, #7 │ │ │ │ + adds r2, r7, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147919,15 +147921,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r6, r3, #5 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147955,15 +147957,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r2, r0, #4 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2ef65c ) │ │ │ │ @@ -147985,15 +147987,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r5, #2 │ │ │ │ + subs r0, r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ef660 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -148597,15 +148599,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -148871,19 +148873,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2eff04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r3, #16 │ │ │ │ + asrs r0, r0, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r1, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2effb0 ) │ │ │ │ @@ -148912,23 +148914,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 895630 │ │ │ │ + bl 8954a0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8955fc │ │ │ │ + bl 89546c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8957b4 │ │ │ │ + bl 895624 │ │ │ │ ldr r2, [pc, #56] @ (2effb8 ) │ │ │ │ ldr r3, [pc, #48] @ (2effb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -149080,19 +149082,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f0114 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #14] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #8 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ @@ -149275,21 +149277,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2f0334 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 514d28 │ │ │ │ b.n 2f0296 │ │ │ │ nop │ │ │ │ - subs r6, r6, r1 │ │ │ │ + adds r6, r3, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -149400,21 +149402,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 28d614 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f04f2 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f0502 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -149428,35 +149430,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2f0528 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 88d36c │ │ │ │ + bl 88d1dc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2f04b8 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 88d36c │ │ │ │ + bl 88d1dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r2, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f05ac ) │ │ │ │ @@ -149480,15 +149482,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2f0580 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2f0580 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2f05b4 ) │ │ │ │ ldr r2, [pc, #44] @ (2f05b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -149543,15 +149545,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2f0a36 │ │ │ │ ldr.w r0, [pc, #1116] @ 2f0a68 │ │ │ │ ldr.w r1, [pc, #1116] @ 2f0a6c │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 87fab8 │ │ │ │ + bl 87f928 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -149593,15 +149595,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 885f84 │ │ │ │ + bl 885df4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f08f8 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -149666,15 +149668,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 885f84 │ │ │ │ + bl 885df4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2f07ce │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -149715,23 +149717,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2f0338 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 885f8c │ │ │ │ + bl 885dfc │ │ │ │ b.n 2f07a0 │ │ │ │ ldr r3, [pc, #576] @ (2f0a74 ) │ │ │ │ ldr r1, [pc, #580] @ (2f0a78 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 87fab8 │ │ │ │ + bl 87f928 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -149773,15 +149775,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 885f84 │ │ │ │ + bl 885df4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2f094c │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2f062a │ │ │ │ movs r0, #16 │ │ │ │ blx 28b74c │ │ │ │ @@ -149799,15 +149801,15 @@ │ │ │ │ bl 2f0338 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 885f8c │ │ │ │ + bl 885dfc │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -149882,51 +149884,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 885f8c │ │ │ │ + bl 885dfc │ │ │ │ b.n 2f08ee │ │ │ │ ldr r0, [pc, #68] @ (2f0a7c ) │ │ │ │ ldr r1, [pc, #68] @ (2f0a80 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 87fa10 │ │ │ │ + bl 87f880 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2f0660 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2f0a84 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 87fa10 │ │ │ │ + bl 87f880 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2f0660 │ │ │ │ strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r4} │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r2, r6, #25 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r5, #3 │ │ │ │ ite al │ │ │ │ lslal r7, r7, #3 │ │ │ │ - lsr r4, r4, #12 │ │ │ │ + lsr r4, r1, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r0, r4, #6 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r0, #5 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r7, r1 │ │ │ │ @@ -150029,19 +150031,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f0b32 │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f0ada │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r3, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #6] │ │ │ │ @@ -150349,17 +150351,17 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r7, #27] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #26] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002f0ef0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150485,30 +150487,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2f10cc │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2f10ea │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2f0ffe │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #244] @ (2f1138 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2f113c ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r5, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f111a │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -150525,15 +150527,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f1076 │ │ │ │ mov r5, r1 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r2, [pc, #156] @ (2f1140 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150571,36 +150573,36 @@ │ │ │ │ b.n 2f1036 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f108e │ │ │ │ ldr r0, [pc, #48] @ (2f1144 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 2f1090 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ b.n 2f10c2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r6, #18] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r4, #18] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #17] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @ instruction: 0xb832 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #20 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xb77c │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r3, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002f1148 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2f1180 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -150670,20 +150672,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ blx 28b764 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r4, #15 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ + vshr.u8 q0, , #6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2f1398 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #392] @ (2f139c ) │ │ │ │ @@ -150768,15 +150769,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 88d278 │ │ │ │ + bl 88d0e8 │ │ │ │ cbz r0, 2f1308 │ │ │ │ ldr r2, [pc, #216] @ (2f13b4 ) │ │ │ │ ldr r3, [pc, #192] @ (2f139c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -150829,15 +150830,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f12a6 │ │ │ │ ldr r0, [pc, #104] @ (2f13c4 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2f12a6 │ │ │ │ ldr r3, [pc, #92] @ (2f13c8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f133c │ │ │ │ @@ -150846,46 +150847,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f133c │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2f13cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2f133c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + asrs r0, r3, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #13 │ │ │ │ + lsls r4, r1, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r4, #5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r0, [r6, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #10 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ blxns r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #9 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2f11fc │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2f11fc │ │ │ │ nop │ │ │ │ @@ -151144,15 +151145,15 @@ │ │ │ │ bl 2f71e8 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ b.n 2f150c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ mov r3, r9 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0d2c │ │ │ │ ldr r3, [r7, #24] │ │ │ │ mov r5, r0 │ │ │ │ @@ -151184,15 +151185,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f1464 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2f1722 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f15d8 │ │ │ │ @@ -151210,34 +151211,34 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2f7988 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.n 2f16da │ │ │ │ b.n 2f150c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f16c4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r0, #1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #27] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 q0, q3, │ │ │ │ + ldc2l 0, cr0, [lr, #-364]! @ 0xfffffe94 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #404] @ (2f1934 ) │ │ │ │ @@ -151377,15 +151378,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f17ee │ │ │ │ ldr r0, [pc, #108] @ (2f1958 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f17ee │ │ │ │ ldr r3, [pc, #92] @ (2f195c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f18ac │ │ │ │ @@ -151399,38 +151400,38 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2f1960 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f18ac │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r2, #18] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #18] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrb r4, [r0, #2] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #15] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stc2l 0, cr0, [ip, #364]! @ 0x16c │ │ │ │ + mrrc2 0, 5, r0, r4, cr11 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [lr, #-364]! @ 0xfffffe94 │ │ │ │ + @ instruction: 0xfbd6005b │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [lr, #-364] @ 0xfffffe94 │ │ │ │ + @ instruction: 0xfbc6005b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2f1a74 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #252] @ (2f1a78 ) │ │ │ │ @@ -151531,35 +151532,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2f19ae │ │ │ │ ldr r0, [pc, #48] @ (2f1a94 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f19ae │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r0, #11] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r7, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r0, [r6, #10] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl], #-364 @ 0xfffffe94 │ │ │ │ + @ instruction: 0xfad2005b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2f1b70 │ │ │ │ sub sp, #16 │ │ │ │ ldr r6, [pc, #196] @ (2f1b74 ) │ │ │ │ @@ -151636,35 +151637,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f1ae2 │ │ │ │ ldr r0, [pc, #48] @ (2f1b90 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f1ae2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r1, #6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #22] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r7, #5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb92005b │ │ │ │ + ldr??.w r0, [sl, #91] @ 0x5b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2f1e38 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr r6, [pc, #656] @ (2f1e3c ) │ │ │ │ @@ -151724,15 +151725,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f1d36 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2effbc │ │ │ │ mov r0, r7 │ │ │ │ - bl 895abc │ │ │ │ + bl 89592c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f11fc │ │ │ │ ldr r2, [pc, #500] @ (2f1e4c ) │ │ │ │ ldr r3, [pc, #480] @ (2f1e3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151751,50 +151752,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2f1c3c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 8955fc │ │ │ │ + bl 89546c │ │ │ │ b.n 2f1cb0 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2f1cf0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 895b14 │ │ │ │ + bl 895984 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8957b4 │ │ │ │ + bl 895624 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2f7340 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f1c96 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2f1ce8 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1cc6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 895abc │ │ │ │ + bl 89592c │ │ │ │ b.n 2f1c40 │ │ │ │ ldr r2, [pc, #348] @ (2f1e50 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2efcec │ │ │ │ @@ -151816,15 +151817,15 @@ │ │ │ │ bpl.n 2f1ce8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2f1e5c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f1ce8 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -151907,45 +151908,45 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f1e68 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2f1c24 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2f1c40 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ strb r6, [r1, #2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb36005b │ │ │ │ + ldrsb.w r0, [lr, #91] @ 0x5b │ │ │ │ strb r4, [r2, #1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #124] @ 0x7c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r1, #7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r4, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa26005b │ │ │ │ - strb r4, [r5, #11] │ │ │ │ + strb.w r0, [lr, #91] @ 0x5b │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [pc, #112] @ (2f1ed8 ) │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [r2 :64], fp │ │ │ │ + @ instruction: 0xf76a005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2f2178 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ ldr r3, [pc, #760] @ (2f217c ) │ │ │ │ @@ -152061,15 +152062,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 51450c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 895abc │ │ │ │ + bl 89592c │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2f1efc │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -152161,15 +152162,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2f22ee │ │ │ │ ldr r1, [pc, #260] @ (2f21a4 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -152212,15 +152213,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f21b6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2f2320 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 514cfc │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 514cfc │ │ │ │ @@ -152243,35 +152244,35 @@ │ │ │ │ ... │ │ │ │ ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - str??.w r0, [sl, fp, lsl #1] │ │ │ │ + @ instruction: 0xf6d2005b │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb.w r0, [r6, fp, lsl #1] │ │ │ │ - subs r4, r7, #3 │ │ │ │ + @ instruction: 0xf66e005b │ │ │ │ + adds r4, r4, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf7fa005b │ │ │ │ + @ instruction: 0xf662005b │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf776005b │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + rsbs r0, lr, #14352384 @ 0xdb0000 │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88d384 │ │ │ │ + bl 88d1f4 │ │ │ │ b.n 2f2048 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88d60c │ │ │ │ + bl 88d47c │ │ │ │ b.n 2f2130 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -152283,15 +152284,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2eff08 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8955fc │ │ │ │ + bl 89546c │ │ │ │ b.n 2f2212 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -152299,38 +152300,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2f22fa │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 895b14 │ │ │ │ + bl 895984 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8957b4 │ │ │ │ + bl 895624 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2f73e0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f21f6 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2f224a │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2228 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 895abc │ │ │ │ + bl 89592c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 895abc │ │ │ │ + bl 89592c │ │ │ │ b.n 2f1efc │ │ │ │ ldr r3, [pc, #336] @ (2f23ac ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1ed6 │ │ │ │ ldr r3, [pc, #328] @ (2f23b0 ) │ │ │ │ @@ -152343,24 +152344,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2f23b4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f1ed6 │ │ │ │ ldr r0, [pc, #288] @ (2f23b8 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2f23bc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 87fab8 │ │ │ │ + bl 87f928 │ │ │ │ b.n 2f1f08 │ │ │ │ ldr r3, [pc, #276] @ (2f23c0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1f06 │ │ │ │ ldr r3, [pc, #248] @ (2f23b0 ) │ │ │ │ @@ -152371,26 +152372,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2f23c4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f1f08 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2f1f70 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88d60c │ │ │ │ + bl 88d47c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f20ae │ │ │ │ ldr r2, [pc, #204] @ (2f23c8 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -152427,15 +152428,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f239c │ │ │ │ ldr r1, [pc, #108] @ (2f23cc ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f67d8 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 514cfc │ │ │ │ @@ -152447,32 +152448,32 @@ │ │ │ │ bl 514cfc │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 514cfc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28ba8c │ │ │ │ b.n 2f20c2 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88d60c │ │ │ │ + bl 88d47c │ │ │ │ b.n 2f236a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r2, #14352384 @ 0xdb0000 │ │ │ │ + bfi r0, sl, #1, #27 │ │ │ │ add r5, pc, #528 @ (adr r5, 2f25cc ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xf522005b │ │ │ │ + usat r0, #27, sl, lsl #1 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ - ldr r6, [r2, #84] @ 0x54 │ │ │ │ + ubfx r0, r4, #1, #28 │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xf4b8005b │ │ │ │ + ssat r0, #28, r0, asr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2f2810 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ ldr.w r3, [pc, #1068] @ 2f2814 │ │ │ │ @@ -152698,15 +152699,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2f2834 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2f2478 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -152880,26 +152881,26 @@ │ │ │ │ ... │ │ │ │ ldr r0, [r2, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ands.w r0, r6, #14352384 @ 0xdb0000 │ │ │ │ + @ instruction: 0xf27e005b │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #120] @ 0x78 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf2d4005b │ │ │ │ + @ instruction: 0xf13c005b │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf234005b │ │ │ │ - sub.w r0, ip, fp, lsr #1 │ │ │ │ + eors.w r0, ip, #91 @ 0x5b │ │ │ │ + ands.w r0, r4, fp, lsr #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2f2854 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ beq.n 2f2858 │ │ │ │ @@ -152954,43 +152955,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2f25ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f25ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ b.n 2f2588 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f26a2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ b.n 2f267e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2f25e6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f2764 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ b.n 2f2740 │ │ │ │ ldr r3, [pc, #76] @ (2f2990 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f25e6 │ │ │ │ ldr r3, [pc, #68] @ (2f2994 ) │ │ │ │ @@ -153004,27 +153005,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2f2998 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f25e6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ b.n 2f28d2 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s64 q0, q3, │ │ │ │ + ldc 0, cr0, [lr, #364] @ 0x16c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2f31c4 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ @@ -153205,30 +153206,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 28dd98 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr.w r2, [pc, #1592] @ 2f31e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2f31e4 │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2f2d14 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -153345,15 +153346,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2f2b66 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2f2ae0 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2effbc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28ba8c │ │ │ │ @@ -153399,24 +153400,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2f31f4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f2af0 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f2d1c │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2f2f12 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -153530,15 +153531,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2f2e3c │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2e96 │ │ │ │ b.n 2f2e3c │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2f2d18 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2effbc │ │ │ │ b.n 2f2d24 │ │ │ │ @@ -153675,15 +153676,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2f3208 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f2ffc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2f0458 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2f30b4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -153763,15 +153764,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2f2b66 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2f2ff6 │ │ │ │ ldr r2, [pc, #180] @ (2f3214 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -153781,79 +153782,79 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2f3218 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2f2b66 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2f2f68 │ │ │ │ b.n 2f2d1c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f2faa │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ b.n 2f2f88 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2f2dcc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 6, r0, cr6, cr11, {2} │ │ │ │ - lsls r0, r7, #1 │ │ │ │ - lsls r1, r5, #1 │ │ │ │ + ldc 0, cr0, [lr, #-364]! @ 0xfffffe94 │ │ │ │ + cdp2 0, 14, cr0, cr0, cr8, {3} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, #16] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9ba005b │ │ │ │ + @ instruction: 0xe822005b │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, lr, fp, lsr #1 │ │ │ │ - sbc.w r0, r0, fp, lsr #1 │ │ │ │ - svc 226 @ 0xe2 │ │ │ │ + orr.w r0, r6, fp, lsr #1 │ │ │ │ + strd r0, r0, [r8, #364] @ 0x16c │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r0, r4, #0 │ │ │ │ + adds r0, r1, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + ble.n 2f31c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8d4005b │ │ │ │ - b.n 2f3204 │ │ │ │ + b.n 2f3084 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f3190 │ │ │ │ + b.n 2f2ed4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + b.n 2f2e60 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 2f3138 │ │ │ │ + b.n 2f2e08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2f34ac ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -154009,15 +154010,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2f34d4 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1531 @ 0x5fb │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 55d500 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -154053,15 +154054,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f34e0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f32b0 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 28d87c │ │ │ │ mov r6, r0 │ │ │ │ @@ -154091,50 +154092,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f34ec ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f3330 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r1, r0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f32b0 │ │ │ │ + b.n 2f2f80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + adds r4, r1, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r0, [pc, #864] @ (2f3830 ) │ │ │ │ + bx r8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2f30c8 │ │ │ │ + b.n 2f2d98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + ble.n 2f3434 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2f70 │ │ │ │ + b.n 2f3c40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2ff0 │ │ │ │ + b.n 2f3cc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2f3670 ) │ │ │ │ @@ -154228,22 +154229,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2f3578 │ │ │ │ ldr r0, [pc, #172] @ (2f3694 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 2f35a0 │ │ │ │ ldr r0, [pc, #164] @ (2f3698 ) │ │ │ │ ldr r1, [pc, #164] @ (2f369c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 87fab8 │ │ │ │ + bl 87f928 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2f3584 │ │ │ │ ldr r1, [pc, #152] @ (2f36a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 514d28 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154261,15 +154262,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2f36ac ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f354a │ │ │ │ ldr r3, [pc, #112] @ (2f36b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f35a0 │ │ │ │ ldr r3, [pc, #92] @ (2f36a8 ) │ │ │ │ @@ -154280,53 +154281,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2f36b4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f35a0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r6, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsb r0, [r4, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #248] @ (2f3778 ) │ │ │ │ + ldr r0, [pc, #664] @ (2f3918 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f30f0 │ │ │ │ + b.n 2f3dc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f30f0 │ │ │ │ + b.n 2f3dc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #912] @ (2f3a20 ) │ │ │ │ + ldr r0, [pc, #304] @ (2f37c0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r2, [r1, r2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f3004 │ │ │ │ + b.n 2f3cd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - b.n 2f308c │ │ │ │ + b.n 2f3d5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 2f36b8 │ │ │ │ + add r7, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2efc │ │ │ │ + b.n 2f3bcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r0, #16] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f314c │ │ │ │ + b.n 2f3e1c │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2f37fc │ │ │ │ @@ -154449,15 +154450,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2f3714 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r5, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f31fc │ │ │ │ + b.n 2f3ecc │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -154568,15 +154569,15 @@ │ │ │ │ it pl │ │ │ │ mvnpl.w r3, #94 @ 0x5e │ │ │ │ bpl.n 2f3870 │ │ │ │ add.w r3, r8, #4160 @ 0x1040 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ mov fp, r3 │ │ │ │ bl 2efe68 │ │ │ │ @@ -154664,15 +154665,15 @@ │ │ │ │ bl 2effbc │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2f3870 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f399e │ │ │ │ add r7, sp, #108 @ 0x6c │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ strd ip, ip, [sp, #116] @ 0x74 │ │ │ │ @@ -154767,30 +154768,30 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2effbc │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2f386c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f386c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2f386c │ │ │ │ b.n 2f3b30 │ │ │ │ strh r4, [r7, r7] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f4264 │ │ │ │ + b.n 2f3f34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r6, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f3d74 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -154929,15 +154930,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2f3d44 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2effbc │ │ │ │ b.n 2f3be4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f3c42 │ │ │ │ @@ -154961,42 +154962,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f3d4c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2f3bdc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r0, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - b.n 2f3dc4 │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + lsrs r4, r2, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r4, [r5, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + ble.n 2f3cec │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + ble.n 2f3dec │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2f3e8c │ │ │ │ @@ -155116,36 +155117,36 @@ │ │ │ │ bpl.n 2f3dac │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2f3eac ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2f3dac │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #848] @ (2f41e0 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r7, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r6, [pc, #648] @ (2f4124 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #472] @ (2f407c ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2f3ea8 │ │ │ │ + bgt.n 2f3f78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2f4034 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155266,15 +155267,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2f4058 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f3f26 │ │ │ │ ldr r3, [pc, #100] @ (2f405c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3f78 │ │ │ │ @@ -155290,41 +155291,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2f4060 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f3f78 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #464] @ (2f4208 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #408] @ (2f41d8 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ble.n 2f3fb0 │ │ │ │ + bgt.n 2f4080 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2f3f84 │ │ │ │ + bgt.n 2f4054 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [pc, #680] @ (2f42f8 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r1, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f4008 │ │ │ │ + blt.n 2f40d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f401c │ │ │ │ + blt.n 2f40ec │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2f41c8 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155446,15 +155447,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f40de │ │ │ │ ldr r3, [pc, #76] @ (2f41f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f415c │ │ │ │ ldr r3, [pc, #60] @ (2f41e8 ) │ │ │ │ @@ -155463,40 +155464,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f415c │ │ │ │ ldr r0, [pc, #60] @ (2f41f4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f415c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #768] @ (2f44cc ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #704] @ (2f4494 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - bgt.n 2f4118 │ │ │ │ + blt.n 2f41e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #256] @ (2f42e0 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f4184 │ │ │ │ + bge.n 2f4254 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r1, [pc, #672] @ (2f4494 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f41a8 │ │ │ │ + bge.n 2f4278 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2f42d8 │ │ │ │ @@ -155575,36 +155576,36 @@ │ │ │ │ bpl.n 2f424e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2f42f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f424e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #168] @ (2f4384 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r0, [r3, #19] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #56] @ (2f4320 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #728] @ (2f45c8 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f42ec │ │ │ │ + bls.n 2f43bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2f45e0 ) │ │ │ │ @@ -155747,15 +155748,15 @@ │ │ │ │ b.n 2f4416 │ │ │ │ ldr r0, [pc, #376] @ (2f45fc ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2f4600 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 87fab8 │ │ │ │ + bl 87f928 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2effbc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f11fc │ │ │ │ ldr r2, [pc, #348] @ (2f4604 ) │ │ │ │ @@ -155778,23 +155779,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2f4608 ) │ │ │ │ ldr r1, [pc, #308] @ (2f460c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 87fab8 │ │ │ │ + bl 87f928 │ │ │ │ b.n 2f4374 │ │ │ │ ldr r0, [pc, #296] @ (2f4610 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2f4614 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 87fab8 │ │ │ │ + bl 87f928 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2effbc │ │ │ │ b.n 2f449c │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -155840,15 +155841,15 @@ │ │ │ │ bpl.n 2f4494 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2f4624 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f4494 │ │ │ │ ldr r3, [pc, #168] @ (2f4628 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f436a │ │ │ │ ldr r3, [pc, #148] @ (2f4620 ) │ │ │ │ @@ -155860,15 +155861,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2f462c ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2f436a │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f450e │ │ │ │ @@ -155884,49 +155885,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2f4534 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #144] @ (2f4674 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2f45c4 │ │ │ │ + bcs.n 2f4694 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r1, [pc, #24] @ (2f4608 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f4648 │ │ │ │ + bvc.n 2f4518 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bge.n 2f45d0 │ │ │ │ + bls.n 2f46a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r6, [r2, #28] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bls.n 2f45a4 │ │ │ │ + bhi.n 2f4674 │ │ │ │ lsls r3, r3, #1 │ │ │ │ blxns r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r0, [r1, #26] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bls.n 2f46a8 │ │ │ │ + bvc.n 2f4578 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r2, [r6, #24] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bls.n 2f4558 │ │ │ │ + bhi.n 2f4628 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #112] @ (2f468c ) │ │ │ │ + ldr r1, [pc, #528] @ (2f482c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #560] @ (2f4850 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f4710 │ │ │ │ + bvc.n 2f45e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f46b8 │ │ │ │ + bvs.n 2f4588 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2f4790 │ │ │ │ @@ -156050,36 +156051,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2f47b0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2f4698 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ cmp ip, lr │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f46e8 │ │ │ │ + bvc.n 2f47b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp lr, r7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, sp │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r1, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f4718 │ │ │ │ + bvs.n 2f47e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2f4a6c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -156296,15 +156297,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f4a94 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f4816 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28d87c │ │ │ │ @@ -156336,44 +156337,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2f4a9c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2effbc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f48de │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ add r0, lr │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r6, r9 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldrsb r6, [r1, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 5, r0, ip, cr13 │ │ │ │ + @ instruction: 0xfac4005d │ │ │ │ muls r0, r0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xfb96005d │ │ │ │ + ldr??.w r0, [lr, #93] @ 0x5d │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f4998 │ │ │ │ + bcc.n 2f4a68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [pc, #176] @ (2f4b4c ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f4b3c │ │ │ │ + bcc.n 2f4a0c │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156580,15 +156581,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f4d10 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f4afc │ │ │ │ ldr r3, [pc, #76] @ (2f4d14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4bd6 │ │ │ │ @@ -156597,39 +156598,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4bd6 │ │ │ │ ldr r0, [pc, #56] @ (2f4d18 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f4bd6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs r0, r0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adcs r2, r6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - bmi.n 2f4ce8 │ │ │ │ + bcc.n 2f4db8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2f4d4c │ │ │ │ + bne.n 2f4c1c │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r7, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2f4de0 │ │ │ │ + bne.n 2f4cb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -156712,15 +156713,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2f4e14 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -156820,15 +156821,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2f4fa4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f4d98 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2f4e88 │ │ │ │ ldr r2, [pc, #120] @ (2f4fa8 ) │ │ │ │ @@ -156848,15 +156849,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f4fac ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f4ea4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -156865,31 +156866,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - bcs.n 2f4f70 │ │ │ │ + bne.n 2f5040 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r5, #128 @ 0x80 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f5058 │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrsb r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f503c │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2f50d4 │ │ │ │ @@ -156981,15 +156982,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f5002 │ │ │ │ ldr r0, [pc, #92] @ (2f50f8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2f5002 │ │ │ │ ldr r3, [pc, #80] @ (2f50fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5044 │ │ │ │ @@ -156999,41 +157000,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5044 │ │ │ │ ldr r0, [pc, #64] @ (2f5100 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f5044 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #114 @ 0x72 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsls r6, r0 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r4, #96 @ 0x60 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f50bc │ │ │ │ + bls.n 2f518c │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r3, #222 @ 0xde │ │ │ │ lsls r6, r5, #3 │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f51a4 │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f51ac │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2f524c │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -157148,29 +157149,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2f51e0 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2f51e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2f5218 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2f5200 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ subs r3, #30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #952] @ (2f5610 ) │ │ │ │ + ldr r6, [pc, #344] @ (2f53b0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #200 @ 0xc8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -157329,15 +157330,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f547c ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2effbc │ │ │ │ b.n 2f52f0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f534e │ │ │ │ @@ -157362,40 +157363,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2f5484 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f52e6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #194 @ 0xc2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #158 @ 0x9e │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #58 @ 0x3a │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xfa32005e │ │ │ │ + ldrb.w r0, [sl, #94] @ 0x5e │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ bxns r9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2} │ │ │ │ + ldmia r3, {r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -157535,15 +157536,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f5678 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2effbc │ │ │ │ b.n 2f5518 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f557c │ │ │ │ @@ -157567,40 +157568,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f5680 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2f5510 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r7, #150 @ 0x96 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r4, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #12 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrh.w r0, [r4, lr, lsl #1] │ │ │ │ + @ instruction: 0xf69c005e │ │ │ │ ldr r2, [pc, #912] @ (2f5a04 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157727,15 +157728,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2f58ac ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f56fe │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2efbd8 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -157803,41 +157804,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2f58b8 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f577e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #134 @ 0x86 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r3, {r2, r3, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #34 @ 0x22 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r0!, {r3, r5, r6} │ │ │ │ + bkpt 0x00d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r0!, {r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2f5b4c ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -158002,15 +158003,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2f5b70 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 2f5960 │ │ │ │ ldr r2, [pc, #228] @ (2f5b74 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -158048,15 +158049,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2f5b7c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2f594a │ │ │ │ mov r0, r4 │ │ │ │ bl 2efbd8 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2f59e8 │ │ │ │ @@ -158086,35 +158087,35 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - push {r1, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #194 @ 0xc2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - bkpt 0x0066 │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ sbcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + cbnz r4, 2f5bfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -158152,15 +158153,15 @@ │ │ │ │ bl 2f7584 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f5c68 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5ca6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -158169,25 +158170,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2f5cc0 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -158228,17 +158229,17 @@ │ │ │ │ b.n 2f5c00 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #156 @ 0x9c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r3, #4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r7, #188 @ 0xbc │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158283,17 +158284,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88d158 │ │ │ │ + bl 88cfc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88d278 │ │ │ │ + bl 88d0e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f5d86 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f11fc │ │ │ │ ldr r2, [pc, #160] @ (2f5e00 ) │ │ │ │ ldr r3, [pc, #140] @ (2f5df0 ) │ │ │ │ @@ -158329,15 +158330,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f5d58 │ │ │ │ ldr r0, [pc, #80] @ (2f5e04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f5d58 │ │ │ │ ldr r3, [pc, #72] @ (2f5e08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5d24 │ │ │ │ @@ -158346,39 +158347,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5d24 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f5e10 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2f5d24 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #90 @ 0x5a │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r4, r5 │ │ │ │ + cbz r4, 2f5dfc │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #70 @ 0x46 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #218 @ 0xda │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r4!, {} │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5e14 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -158422,20 +158423,20 @@ │ │ │ │ bmi.n 2f5e7a │ │ │ │ ldr r5, [pc, #108] @ (2f5ee0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f5e7a │ │ │ │ ldr r5, [pc, #108] @ (2f5ee4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 88d14c │ │ │ │ + bl 88cfbc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88cc04 │ │ │ │ + bl 88ca74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88cfa8 │ │ │ │ + b.w 88ce18 │ │ │ │ ldr r5, [pc, #84] @ (2f5ee8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f5e7a │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -158506,38 +158507,38 @@ │ │ │ │ cbz r3, 2f5f5a │ │ │ │ ldr r1, [pc, #96] @ (2f5fa4 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 8862e8 │ │ │ │ + bl 886158 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 885d18 │ │ │ │ + bl 885b88 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2f5f76 │ │ │ │ ldr r1, [pc, #68] @ (2f5fa8 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 8862e8 │ │ │ │ + bl 886158 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 885d18 │ │ │ │ + bl 885b88 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2f5f96 │ │ │ │ ldr r1, [pc, #44] @ (2f5fac ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 8862e8 │ │ │ │ + bl 886158 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 885d18 │ │ │ │ + bl 885b88 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #612] @ 0x264 │ │ │ │ vcvt.u16.f16 , , #1 │ │ │ │ @@ -158641,15 +158642,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 28cfb0 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d83c │ │ │ │ + bl 88d6ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -158683,29 +158684,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2f62e4 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 885c58 │ │ │ │ + bl 885ac8 │ │ │ │ ldr r1, [pc, #452] @ (2f62e8 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 885c58 │ │ │ │ + bl 885ac8 │ │ │ │ ldr r1, [pc, #432] @ (2f62ec ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 885c58 │ │ │ │ + bl 885ac8 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2f62c0 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2f62c8 │ │ │ │ @@ -158716,15 +158717,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #356] @ (2f62f0 ) │ │ │ │ ldr r3, [pc, #328] @ (2f62d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -158745,15 +158746,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4369 @ 0x1111 │ │ │ │ ldr r1, [pc, #304] @ (2f62fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2f5f00 │ │ │ │ b.n 2f6172 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28be00 │ │ │ │ @@ -158764,15 +158765,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4361 @ 0x1109 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2f61d4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f62a0 │ │ │ │ ldr r3, [pc, #252] @ (2f630c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158780,62 +158781,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2f6314 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4315 @ 0x10db │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2f61d4 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2f6318 ) │ │ │ │ ldr r3, [pc, #232] @ (2f631c ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2f6320 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4333 @ 0x10ed │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2f61d4 │ │ │ │ ldr r2, [pc, #208] @ (2f6324 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2f6328 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4366 @ 0x110e │ │ │ │ ldr r1, [pc, #196] @ (2f632c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2f61d4 │ │ │ │ ldr r1, [pc, #188] @ (2f6330 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 87eacc │ │ │ │ + bl 87e93c │ │ │ │ b.n 2f61d4 │ │ │ │ ldr r2, [pc, #176] @ (2f6334 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2f6338 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4323 @ 0x10e3 │ │ │ │ ldr r1, [pc, #168] @ (2f633c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2f61d4 │ │ │ │ ldr r1, [pc, #156] @ (2f6340 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f620e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2f6344 ) │ │ │ │ movw r2, #4297 @ 0x10c9 │ │ │ │ @@ -158855,71 +158856,71 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #98 @ 0x62 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (2f6390 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f62f4 │ │ │ │ + bvc.n 2f63c4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ vtbl.8 d25, {d31- instruction: 0xffff9b3b │ │ │ │ @ instruction: 0xffff2ab0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + adds r6, r5, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbz r2, 2f630e │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + adds r0, r1, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 2f630e │ │ │ │ + add r7, sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r0!, {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + add r7, sp, #320 @ 0x140 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r2, r1 │ │ │ │ + adds r4, r7, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #176 @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + adds r2, r2, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r0!, {r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + nop {15} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + add r6, sp, #864 @ 0x360 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sl, r6 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + adds r4, r0, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r1, r4} │ │ │ │ + add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ + itte vc │ │ │ │ + lslvc r3, r3, #1 │ │ │ │ │ │ │ │ 002f6350 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushvc {r4, r5, lr} │ │ │ │ + movvs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #136] @ 2f63e8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #132] @ (2f63ec ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ add ip, pc │ │ │ │ @@ -158930,30 +158931,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28d5b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2f6396 │ │ │ │ - bl 88c500 │ │ │ │ + bl 88c370 │ │ │ │ movs r1, #1 │ │ │ │ - bl 876284 │ │ │ │ + bl 8760f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6386 │ │ │ │ ldr r0, [pc, #88] @ (2f63f0 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 88cc04 │ │ │ │ - bl 88cfa8 │ │ │ │ + bl 88ca74 │ │ │ │ + bl 88ce18 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2f63bc │ │ │ │ - bl 88c500 │ │ │ │ + bl 88c370 │ │ │ │ movs r1, #1 │ │ │ │ - bl 876284 │ │ │ │ + bl 8760f4 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f63aa │ │ │ │ ldr r2, [pc, #52] @ (2f63f4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f63ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158989,42 +158990,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2f648c ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f6484 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #112] @ (2f6490 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2f6494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r7, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2f6476 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159038,15 +159039,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6464 │ │ │ │ nop │ │ │ │ cmp r0, #46 @ 0x2e │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f64ac │ │ │ │ + add r7, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -159065,29 +159066,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2f6712 │ │ │ │ mov r9, r0 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #588] @ (2f672c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2f6730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r7, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -159237,23 +159238,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f66ee │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2f6740 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2f0c78 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r2, [pc, #156] @ (2f6744 ) │ │ │ │ ldr r3, [pc, #116] @ (2f6720 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -159278,19 +159279,19 @@ │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2f65e4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 88d60c │ │ │ │ + bl 88d47c │ │ │ │ b.n 2f6690 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 88d384 │ │ │ │ + bl 88d1f4 │ │ │ │ b.n 2f654c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f666a │ │ │ │ movs r4, #0 │ │ │ │ b.n 2f666a │ │ │ │ @@ -159303,23 +159304,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #136 @ 0x88 │ │ │ │ lsls r6, r5, #3 │ │ │ │ movs r7, #130 @ 0x82 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r2 │ │ │ │ + cbz r6, 2f674a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb776 │ │ │ │ + push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbz r2, 2f6768 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #146 @ 0x92 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f6748 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159329,42 +159330,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2f67cc ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2f67c0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #100] @ (2f67d0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f67d4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2f67ac │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -159372,15 +159373,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f67b0 │ │ │ │ nop │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #400 @ 0x190 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f67d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159398,44 +159399,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #68] @ (2f685c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2f6860 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 88d000 │ │ │ │ + b.w 88ce70 │ │ │ │ nop │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6864 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2f68d4 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2f687a │ │ │ │ @@ -159449,43 +159450,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2f68d8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2f68dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88d000 │ │ │ │ + b.w 88ce70 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f68e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -159521,42 +159522,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6a02 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #232] @ (2f6a30 ) │ │ │ │ ldr r2, [pc, #232] @ (2f6a34 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r7, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f69bc │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f69f6 │ │ │ │ ldr r2, [pc, #160] @ (2f6a38 ) │ │ │ │ ldr r3, [pc, #140] @ (2f6a28 ) │ │ │ │ add r2, pc │ │ │ │ @@ -159588,25 +159589,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f6a0e │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2f0c78 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f6996 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f6996 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f6942 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f69e6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6996 │ │ │ │ @@ -159616,15 +159617,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r2, #162 @ 0xa2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f6a3c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159638,38 +159639,38 @@ │ │ │ │ bne.n 2f6b22 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f6af6 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #196] @ (2f6b2c ) │ │ │ │ ldr r2, [pc, #196] @ (2f6b30 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f6ace │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6b02 │ │ │ │ ldr r3, [pc, #136] @ (2f6b34 ) │ │ │ │ ldr r2, [pc, #136] @ (2f6b38 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -159684,15 +159685,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6b0e │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f6aaa │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -159700,34 +159701,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f6a62 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f6aaa │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f6ade │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0f70 │ │ │ │ b.n 2f6abe │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f6ac0 │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f6e88 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #272] @ (2f6c4c ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6b3c : │ │ │ │ @@ -159739,40 +159740,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f6bd4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f6bce │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #120] @ (2f6bd8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f6bdc ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f6b9a │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ cbnz r4, 2f6bba │ │ │ │ ldr r3, [pc, #60] @ (2f6be0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -159784,27 +159785,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f6ba0 │ │ │ │ ldr r0, [pc, #28] @ (2f6be4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 2f6baa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6baa │ │ │ │ movs r0, #236 @ 0xec │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #32 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f6f34 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2f6bfe │ │ │ │ + @ instruction: 0xb7c6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6be8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159820,51 +159821,51 @@ │ │ │ │ beq.n 2f6c84 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6c98 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #176] @ (2f6cd0 ) │ │ │ │ ldr r2, [pc, #180] @ (2f6cd4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r5, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2f6c70 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2f6ca4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2f6c5e │ │ │ │ b.n 2f6ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159872,19 +159873,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f6c18 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159892,15 +159893,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2f6c5e │ │ │ │ nop │ │ │ │ movs r0, #62 @ 0x3e │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r7, pc, #744 @ (adr r7, 2f6fc0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6cd8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159912,58 +159913,58 @@ │ │ │ │ bne.n 2f6d84 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6d5a │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #140] @ (2f6d90 ) │ │ │ │ ldr r2, [pc, #140] @ (2f6d94 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f6d40 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6d66 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f6cfe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159971,15 +159972,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6d4a │ │ │ │ nop │ │ │ │ subs r0, r2, #5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r6, pc, #848 @ (adr r6, 2f70e8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6d98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159990,48 +159991,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6e38 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #128] @ (2f6e44 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2f6e48 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2f6e10 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2f6dfe │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -160044,15 +160045,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2f6dfe │ │ │ │ nop │ │ │ │ subs r6, r1, #2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #664 @ (adr r7, 2f70e4 ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 2f6e84 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6e4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160065,41 +160066,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f6f20 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #208] @ (2f6f4c ) │ │ │ │ ldr r2, [pc, #208] @ (2f6f50 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2f6ef6 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6eea │ │ │ │ ldr r3, [pc, #140] @ (2f6f54 ) │ │ │ │ ldr r2, [pc, #144] @ (2f6f58 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -160114,19 +160115,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f6ec4 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6f2c │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f6ec4 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -160134,31 +160135,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f6e76 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f6f06 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0f70 │ │ │ │ b.n 2f6ed8 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f6eda │ │ │ │ nop │ │ │ │ adds r2, r3, #7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #976 @ (adr r6, 2f7324 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 2f70c4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f72a8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #272] @ (2f706c ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6f5c : │ │ │ │ @@ -160202,29 +160203,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2f70d0 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #336] @ (2f7128 ) │ │ │ │ ldr r2, [pc, #340] @ (2f712c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov fp, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, fp │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -160235,15 +160236,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f7088 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7076 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2f7050 │ │ │ │ ldr r3, [pc, #240] @ (2f7130 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -160269,15 +160270,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2f703c │ │ │ │ b.n 2f7050 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0c6c │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -160304,29 +160305,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0c78 │ │ │ │ b.n 2f702c │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88da14 │ │ │ │ + bl 88d884 │ │ │ │ b.n 2f6fd0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0c78 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f7050 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f7050 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2f0f70 │ │ │ │ b.n 2f7050 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2f0ef0 │ │ │ │ @@ -160338,15 +160339,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r6, #2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #616 @ (adr r5, 2f7398 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 2f7138 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f7484 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #272] @ (2f7248 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -160360,40 +160361,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f71d4 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f71ce │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #120] @ (2f71d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f71dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f719a │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ cbnz r4, 2f71ba │ │ │ │ ldr r3, [pc, #60] @ (2f71e0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -160405,27 +160406,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f71a0 │ │ │ │ ldr r0, [pc, #28] @ (2f71e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 2f71aa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f71aa │ │ │ │ subs r4, r5, r3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #32 @ (adr r4, 2f7200 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 2f73a0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #848] @ (2f7534 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2f724c │ │ │ │ + cbz r2, 2f7226 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f71e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160434,56 +160435,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f7268 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7260 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #92] @ (2f726c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f7270 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f724c │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7250 │ │ │ │ nop │ │ │ │ subs r0, r0, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #368 @ (adr r3, 2f73e4 ) │ │ │ │ + add r1, pc, #784 @ (adr r1, 2f7584 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7274 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160496,74 +160497,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7302 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #148] @ (2f7338 ) │ │ │ │ ldr r2, [pc, #148] @ (2f733c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f72e6 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f730e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f729e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f72f0 │ │ │ │ adds r2, r6, r6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #816 @ (adr r2, 2f7670 ) │ │ │ │ + add r1, pc, #208 @ (adr r1, 2f7410 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7340 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160576,57 +160577,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 514370 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #100] @ (2f73d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f73dc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r5, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f73b8 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f73bc │ │ │ │ adds r6, r4, r3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #992 @ (adr r1, 2f77c0 ) │ │ │ │ + add r0, pc, #384 @ (adr r0, 2f7560 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f73e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160639,57 +160640,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 514370 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #100] @ (2f7478 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f747c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7458 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f745c │ │ │ │ adds r6, r0, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #352 @ (adr r1, 2f75e0 ) │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160701,30 +160702,30 @@ │ │ │ │ bne.n 2f7572 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7556 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #204] @ (2f757c ) │ │ │ │ ldr r2, [pc, #208] @ (2f7580 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 28df90 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -160735,15 +160736,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2f751a │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2f7562 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7536 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -160752,47 +160753,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f7508 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f74a8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r7 │ │ │ │ blx 28df90 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f74de │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7508 │ │ │ │ asrs r6, r4, #30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #760 @ (adr r0, 2f787c ) │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7584 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160804,58 +160805,58 @@ │ │ │ │ bne.n 2f7630 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7606 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #140] @ (2f763c ) │ │ │ │ ldr r2, [pc, #140] @ (2f7640 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f75ec │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7612 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f75aa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160863,15 +160864,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f75f6 │ │ │ │ nop │ │ │ │ asrs r4, r4, #26 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7644 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -160898,41 +160899,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2f0c4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7702 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #152] @ (2f7730 ) │ │ │ │ ldr r2, [pc, #152] @ (2f7734 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f76d4 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f770e │ │ │ │ ldr r2, [pc, #88] @ (2f7738 ) │ │ │ │ ldr r3, [pc, #72] @ (2f772c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160946,32 +160947,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f7692 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f76de │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f76de │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r3, #23 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r6, r2, #23 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r2, r3, #21 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f773c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160985,58 +160986,58 @@ │ │ │ │ bne.n 2f77e8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f77be │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #140] @ (2f77f4 ) │ │ │ │ ldr r2, [pc, #140] @ (2f77f8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f77a4 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f77ca │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f7762 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161044,15 +161045,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f77ae │ │ │ │ nop │ │ │ │ asrs r4, r5, #19 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f77fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161061,56 +161062,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f787c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7874 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #92] @ (2f7880 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f7884 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7860 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7864 │ │ │ │ nop │ │ │ │ asrs r4, r5, #16 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7888 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -161139,41 +161140,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f794c │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #152] @ (2f797c ) │ │ │ │ ldr r2, [pc, #156] @ (2f7980 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f791e │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7958 │ │ │ │ ldr r2, [pc, #88] @ (2f7984 ) │ │ │ │ ldr r3, [pc, #72] @ (2f7974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161187,33 +161188,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f78dc │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f7928 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7928 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r3, #14 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #14 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r2, #12 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f7988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161229,59 +161230,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7a14 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #144] @ (2f7a4c ) │ │ │ │ ldr r2, [pc, #148] @ (2f7a50 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f79f8 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7a20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f79b4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161289,15 +161290,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7a02 │ │ │ │ nop │ │ │ │ asrs r4, r3, #10 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7a54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161306,57 +161307,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2f7ae0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2f7ad8 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #100] @ (2f7ae4 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f7ae8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7ac2 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7ac6 │ │ │ │ nop │ │ │ │ asrs r2, r2, #7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7aec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -161393,42 +161394,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7c16 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #232] @ (2f7c44 ) │ │ │ │ ldr r2, [pc, #232] @ (2f7c48 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r7, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f7bd0 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7c0a │ │ │ │ ldr r2, [pc, #160] @ (2f7c4c ) │ │ │ │ ldr r3, [pc, #140] @ (2f7c3c ) │ │ │ │ add r2, pc │ │ │ │ @@ -161460,25 +161461,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f7c22 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2f0c78 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f7baa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f7baa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f7b56 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f7bfa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7baa │ │ │ │ @@ -161488,15 +161489,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r6, r1, #2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f7c50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161509,57 +161510,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f7cf8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7cce │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #136] @ (2f7d04 ) │ │ │ │ ldr r2, [pc, #140] @ (2f7d08 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7cb4 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7cda │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f7c74 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161567,15 +161568,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7cbe │ │ │ │ nop │ │ │ │ lsrs r0, r3, #31 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161588,59 +161589,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7d98 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #148] @ (2f7dd0 ) │ │ │ │ ldr r2, [pc, #148] @ (2f7dd4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7d7c │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7da4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f7d36 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161648,15 +161649,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7d86 │ │ │ │ nop │ │ │ │ lsrs r2, r3, #28 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7dd8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161665,55 +161666,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2f7e54 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7e4e │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #88] @ (2f7e58 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2f7e5c ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7e3a │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7e3e │ │ │ │ lsrs r0, r2, #25 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7e60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161723,29 +161724,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f7ee6 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #100] @ (2f7ef0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f7ef4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r4, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -161753,29 +161754,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7ed0 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7ed4 │ │ │ │ lsrs r6, r0, #23 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7ef8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -161812,43 +161813,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f8024 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #232] @ (2f8050 ) │ │ │ │ ldr r2, [pc, #232] @ (2f8054 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r9, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r9 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f7fde │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8018 │ │ │ │ ldr r2, [pc, #156] @ (2f8058 ) │ │ │ │ ldr r3, [pc, #140] @ (2f8048 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161880,25 +161881,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f8030 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2f0c78 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f7fb8 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ b.n 2f7fb8 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f7f62 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f8008 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7fb8 │ │ │ │ @@ -161907,15 +161908,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #20 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r0, r0, #18 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002f805c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161944,42 +161945,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f8128 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r2, [pc, #132] @ (2f8134 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2f8138 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r5, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f80f0 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161998,36 +161999,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f808a │ │ │ │ nop │ │ │ │ lsrs r0, r1, #15 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.w 88cfa8 │ │ │ │ + b.w 88ce18 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 88cfa8 │ │ │ │ + bl 88ce18 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002f8160 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2f8170 ) │ │ │ │ ldr r0, [pc, #12] @ (2f8174 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 88e484 │ │ │ │ + b.w 88e2f4 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002f8178 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -162041,59 +162042,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f8204 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #148] @ (2f823c ) │ │ │ │ ldr r2, [pc, #148] @ (2f8240 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f81e8 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f81a2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162101,15 +162102,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f81f2 │ │ │ │ nop │ │ │ │ lsrs r6, r5, #10 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8244 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162122,61 +162123,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f82d4 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #152] @ (2f830c ) │ │ │ │ ldr r2, [pc, #152] @ (2f8310 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f82b8 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f82e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f826e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162184,15 +162185,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f82c2 │ │ │ │ nop │ │ │ │ lsrs r2, r4, #7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8314 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162205,29 +162206,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f83a8 │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #156] @ (2f83e0 ) │ │ │ │ ldr r2, [pc, #156] @ (2f83e4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -162236,32 +162237,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f838c │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f83b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f833e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162269,15 +162270,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f8396 │ │ │ │ nop │ │ │ │ lsrs r2, r2, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f83e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162289,73 +162290,73 @@ │ │ │ │ bne.n 2f8496 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f846c │ │ │ │ - bl 88dfa0 │ │ │ │ + bl 88de10 │ │ │ │ ldr r3, [pc, #140] @ (2f84a0 ) │ │ │ │ ldr r2, [pc, #140] @ (2f84a4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ mov r6, r0 │ │ │ │ - bl 88bad4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88b944 │ │ │ │ + bl 88ce70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f8452 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88d000 │ │ │ │ + bl 88ce70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8478 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d6d0 │ │ │ │ b.n 2f840e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d93c │ │ │ │ + bl 88d7ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f845c │ │ │ │ lsrs r0, r0, #1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #368] @ 0x170 │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f84a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162379,15 +162380,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #824 @ (adr r0, 2f882c ) │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f84f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162411,15 +162412,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r0, pc, #504 @ (adr r0, 2f8738 ) │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8540 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162439,15 +162440,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - add r0, pc, #216 @ (adr r0, 2f865c ) │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8584 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162473,83 +162474,83 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f85d4 : │ │ │ │ b.w 28d28c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f85fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrsb r0, [r6, r0] │ │ │ │ lsls r3, r7, #1 │ │ │ │ │ │ │ │ 002f8600 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2f8668 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #80] @ (2f866c ) │ │ │ │ ldr r2, [pc, #80] @ (2f8670 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f8652 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f8674 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf74a006f │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + subs.w r0, r2, #15663104 @ 0xef0000 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #648] @ 0x288 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8678 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162567,59 +162568,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2f8720 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2f86fc │ │ │ │ ldr r6, [pc, #92] @ (2f8724 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2f86fc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f86a2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0xf6d2006f │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + @ instruction: 0xf53a006f │ │ │ │ + lsls r0, r0, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -162794,23 +162795,23 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2f8908 ) │ │ │ │ ldr r0, [pc, #28] @ (2f890c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf4f6006f │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + @ instruction: 0xf35e006f │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf4e2006f │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + @ instruction: 0xf34a006f │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -162837,20 +162838,20 @@ │ │ │ │ ldr r1, [pc, #20] @ (2f896c ) │ │ │ │ ldr r0, [pc, #24] @ (2f8970 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orns r0, r8, #15663104 @ 0xef0000 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + @ instruction: 0xf2e0006f │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162970,22 +162971,22 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ lsls r4, r5, #10 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r2, r3, #7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf328006f │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + @ instruction: 0xf190006f │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2f8b30 │ │ │ │ @@ -163020,15 +163021,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r2, #5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r6, r6, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -163094,18 +163095,18 @@ │ │ │ │ nop │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - addw r0, r8, #111 @ 0x6f │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + orns r0, r0, #111 @ 0x6f │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2f8cf0 ) │ │ │ │ @@ -163840,18 +163841,18 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [sl, sp, lsl #2] │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [lr, #237] @ 0xed │ │ │ │ - and.w r0, lr, pc, asr #1 │ │ │ │ - str r2, [sp, #480] @ 0x1e0 │ │ │ │ + ldrd r0, r0, [r6], #-444 @ 0x1bc │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f93e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163888,18 +163889,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xe990006f │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + b.n 2f9444 │ │ │ │ + lsls r7, r5, #1 │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f945c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164059,17 +164061,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ blx 28b764 │ │ │ │ @ instruction: 0xf78400ed │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6fa00ed │ │ │ │ - b.n 2f95c4 │ │ │ │ + b.n 2f9294 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -164926,15 +164928,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r1, #110 @ 0x6e │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f9f14 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164973,19 +164975,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - udf #98 @ 0x62 │ │ │ │ + bgt.n 2f9f18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9f8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165792,15 +165794,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa720 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165832,15 +165834,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r4, [r7, #22] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa780 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165877,15 +165879,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ movs r0, #154 @ 0x9a │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa7ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165927,15 +165929,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa864 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165980,15 +165982,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subs r0, r6, #6 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r3, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa8e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166036,15 +166038,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subs r0, r6, #4 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r6, #15] │ │ │ │ + strb r2, [r3, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa96c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166095,15 +166097,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subs r0, r5, #2 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa9fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166392,23 +166394,23 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ b.n 2fb14c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #7 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + ldr r4, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ svc 116 @ 0x74 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - beq.n 2facc8 │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r2, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fad28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166654,19 +166656,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r5, r5 │ │ │ │ lsls r7, r7, #3 │ │ │ │ bgt.n 2faf44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r5, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r1, #29] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fafe4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166846,19 +166848,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #28 │ │ │ │ lsls r7, r7, #3 │ │ │ │ bge.n 2fb148 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb1d8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167232,23 +167234,23 @@ │ │ │ │ nop │ │ │ │ bvc.n 2fb468 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #13 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ bvc.n 2fb5b4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r1, r2, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r6, #3] │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r2, #7] │ │ │ │ + strb r4, [r7, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb578 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167581,15 +167583,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bmi.n 2fb940 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #32 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ bcc.n 2fb83c │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fb8b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167785,15 +167787,15 @@ │ │ │ │ nop │ │ │ │ bcs.n 2fbaf4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #24 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r5, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bne.n 2fba44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fbab0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167871,15 +167873,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bne.n 2fbc58 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #21 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r7, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ beq.n 2fbb6c │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fbb84 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167922,15 +167924,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsrs r6, r2, #18 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + ldrsh r4, [r4, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fbbf8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167971,15 +167973,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsrs r2, r4, #16 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fbc6c : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168092,19 +168094,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r7, #11 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + bkpt 0x00c2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fbd94 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168361,19 +168363,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #4 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + pop {r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r0, #116] @ 0x74 │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc02c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168592,19 +168594,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #25 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldmia r2!, {r3, r4} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cbnz r0, 2fc2d6 │ │ │ │ + cbnz r0, 2fc2b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r4, #60] @ 0x3c │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc280 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168946,43 +168948,43 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #18 │ │ │ │ lsls r7, r7, #3 │ │ │ │ stmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xb816 │ │ │ │ + @ instruction: 0xb67e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r0, #8] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r1, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7fe │ │ │ │ + cpsie ai │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7e6 │ │ │ │ + @ instruction: 0xb64e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb636 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7b6 │ │ │ │ + @ instruction: 0xb61e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r4, #0] │ │ │ │ + ldrsh r0, [r1, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + ldrsh r6, [r4, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc674 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169250,23 +169252,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ stmia r3!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vshr.u64 q8, q15, #56 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strh r0, [r2, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + cbz r2, 2fc972 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r4, [r7, r4] │ │ │ │ + ldrh r4, [r4, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc92c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169464,15 +169466,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r8, #-1016] @ 0xfffffc08 │ │ │ │ - strh r2, [r6, r0] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fcb3c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -169625,24 +169627,24 @@ │ │ │ │ blx 28b764 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ itt gt │ │ │ │ lslgt r5, r5, #3 │ │ │ │ - cbz r2, 2fccde @ unpredictable │ │ │ │ + addgt r7, sp, #584 @ 0x248 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ ldr r4, [r1, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fccdc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, ip, [r1, #16] │ │ │ │ @@ -169661,15 +169663,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcd24 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169708,19 +169710,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2fcd9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r6, r1] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcda0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170021,47 +170023,47 @@ │ │ │ │ blx 28b764 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r5, r6, pc} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, r5] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r2, r5] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r6, r1] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r6, r1] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ pop {r1, r2} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #280 @ 0x118 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r5, r6] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #616 @ 0x268 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + strh r4, [r7, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd104 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170146,17 +170148,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 2fd234 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrsb r0, [r0, r5] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + strb r2, [r6, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ hlt 0x0000 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fd1fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170243,17 +170245,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ rev r4, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r2, r6] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r0, 2fd316 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fd2f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170665,19 +170667,19 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb614 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, pc, #376 @ (adr r6, 2fd908 ) │ │ │ │ + add r4, pc, #792 @ (adr r4, 2fdaa8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [pc, #800] @ (2fdab4 ) │ │ │ │ + ldr r5, [pc, #192] @ (2fd854 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r2, r4] │ │ │ │ + ldr r7, [pc, #488] @ (2fd980 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd798 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170782,23 +170784,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ push {r2, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r2] │ │ │ │ + ldr r7, [pc, #112] @ (2fd930 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbz r2, 2fd936 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r5, pc, #168 @ (adr r5, 2fd970 ) │ │ │ │ + add r3, pc, #584 @ (adr r3, 2fdb10 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r5, [pc, #592] @ (2fdb1c ) │ │ │ │ + ldr r3, [pc, #1008] @ (2fdcbc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #1000] @ (2fdcb8 ) │ │ │ │ + ldr r6, [pc, #392] @ (2fda58 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd8d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171075,15 +171077,15 @@ │ │ │ │ b.n 2fdb04 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 2fdc46 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #760] @ (2fdef4 ) │ │ │ │ + ldr r6, [pc, #152] @ (2fdc94 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbz r4, 2fdc0a │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002fdc00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171102,25 +171104,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #516] @ (2fde44 ) │ │ │ │ ldr r2, [pc, #520] @ (2fde48 ) │ │ │ │ ldr r1, [pc, #520] @ (2fde4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2fde50 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -171304,41 +171306,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r1, pc, #568 @ (adr r1, 2fe080 ) │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - uxth r0, r0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r2, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #472] @ (2fe02c ) │ │ │ │ + ldr r2, [pc, #888] @ (2fe1cc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #248] @ (2fdf58 ) │ │ │ │ + mov lr, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #208] @ (2fdf34 ) │ │ │ │ + ldr r1, [pc, #624] @ (2fe0d4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #152] @ (2fdf04 ) │ │ │ │ + mov lr, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #960] @ (2fe230 ) │ │ │ │ + ldr r1, [pc, #352] @ (2fdfd0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ (2fdeb0 ) │ │ │ │ + mov r6, lr │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #688] @ (2fe12c ) │ │ │ │ + ldr r1, [pc, #80] @ (2fdecc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fde7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171939,31 +171941,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ add r5, sp, #656 @ 0x290 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #648] @ (2fe7e4 ) │ │ │ │ + ldr r1, [pc, #40] @ (2fe584 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #936] @ (2fe908 ) │ │ │ │ + bx sl │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #712] @ (2fe82c ) │ │ │ │ + bx r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sl │ │ │ │ + cmp r0, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + cbnz r0, 2fe5e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r7, pc, #376 @ (adr r7, 2fe6e8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r0, r7 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, r3 │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe57c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171985,24 +171987,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ ldr r3, [pc, #488] @ (2fe7ac ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2fe7b0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #472] @ (2fe7b4 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -172036,15 +172038,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 28d150 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2fe62e │ │ │ │ ldr r1, [pc, #368] @ (2fe7b8 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe752 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -172135,25 +172137,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2fe7cc ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fe654 │ │ │ │ ldr r1, [pc, #104] @ (2fe7d0 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fe65c │ │ │ │ ldr r3, [pc, #80] @ (2fe7d4 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2fe7d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -172163,41 +172165,41 @@ │ │ │ │ blx 28b764 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #672 @ (adr r6, 2fea40 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r2 │ │ │ │ + tst r0, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #256 @ 0x100 │ │ │ │ + add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bics r6, r5 │ │ │ │ + tst r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bics r4, r6 │ │ │ │ + tst r4, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - muls r2, r2 │ │ │ │ + sbcs r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmn r4, r2 │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r5, pc, #64 @ (adr r5, 2fe80c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - negs r6, r1 │ │ │ │ + lsls r6, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - negs r4, r0 │ │ │ │ + lsls r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, #176 @ 0xb0 │ │ │ │ + subs r5, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe7dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172635,19 +172637,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ b.n 2fed18 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vsra.u32 d25, d6, #1 │ │ │ │ + vcvt.u32.f32 q12, q15, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fece4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172922,25 +172924,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ bls.n 2ff090 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - cmp r6, #38 @ 0x26 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r1, #132 @ 0x84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #148 @ 0x94 │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002ff00c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173114,25 +173116,25 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + adds r7, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r4, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, #124 @ 0x7c │ │ │ │ + adds r6, #228 @ 0xe4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002ff1e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -173269,43 +173271,43 @@ │ │ │ │ nop │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r5, #204 @ 0xcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #56 @ 0x38 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r5, #184 @ 0xb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ + adds r6, #48 @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2ff290 │ │ │ │ + bvc.n 2ff360 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002ff378 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -173487,49 +173489,49 @@ │ │ │ │ nop │ │ │ │ ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r3, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r3, #20] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #120 @ 0x78 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #30 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r5, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r3, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #176 @ 0xb0 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002ff590 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173649,46 +173651,46 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r5, #3 │ │ │ │ str r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r2, [r3, #8] │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r2, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r2, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r5, #6] │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #148 @ 0x94 │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ff70c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 880448 │ │ │ │ + b.w 8802b8 │ │ │ │ lsrs r2, r5, #31 │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173722,15 +173724,15 @@ │ │ │ │ beq.n 2ff77e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 84b3d8 │ │ │ │ + bl 84b248 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 542728 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 542564 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173764,29 +173766,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2ff840 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2ff840 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -173821,22 +173823,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 8679a0 │ │ │ │ + bl 867810 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 854978 │ │ │ │ + bl 8547e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8690a8 │ │ │ │ + bl 868f18 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ffb88 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -173891,23 +173893,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, fp │ │ │ │ blx 28c4a8 │ │ │ │ mov r0, r5 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r7 │ │ │ │ blx 28e178 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 8546bc │ │ │ │ + bl 85452c │ │ │ │ ldr r2, [pc, #780] @ (2ffc7c ) │ │ │ │ ldr r3, [pc, #756] @ (2ffc68 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -174032,15 +174034,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2ffad6 │ │ │ │ ldr r0, [pc, #452] @ (2ffc90 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2ffaea │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -174094,30 +174096,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2ffc9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2ff95a │ │ │ │ ldr r3, [pc, #272] @ (2ffca0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2ffca4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2ffca8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ff95a │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 28be00 │ │ │ │ ldr r3, [pc, #236] @ (2ffcac ) │ │ │ │ @@ -174127,28 +174129,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2ffcb4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ff95a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ffb32 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ffb42 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2ffb4a │ │ │ │ ldr r0, [pc, #196] @ (2ffcb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ b.n 2ffb4a │ │ │ │ ldr r3, [pc, #188] @ (2ffcbc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2ff9ee │ │ │ │ @@ -174161,15 +174163,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2ffcc8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ff95a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 28b74c │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2ffa0a │ │ │ │ ldr r3, [pc, #140] @ (2ffccc ) │ │ │ │ @@ -174181,76 +174183,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2ffcd4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 2ff95a │ │ │ │ mov r3, sl │ │ │ │ b.n 2ffb68 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r5, {r2, r5, r7} │ │ │ │ lsls r6, r7, #3 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, #224 @ 0xe0 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #202 @ 0xca │ │ │ │ + cmp r7, #50 @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, #238 @ 0xee │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #168 @ 0xa8 │ │ │ │ + cmp r7, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #48 @ 0x30 │ │ │ │ + cmp r6, #152 @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + cmp r7, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, #30] │ │ │ │ + strh r4, [r6, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ffcd8 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -174356,33 +174358,33 @@ │ │ │ │ 002ffdbc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2ffe38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2ffe38 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -174493,15 +174495,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ ble.n 30002c │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002fff48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174514,59 +174516,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2fffa8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2fffa8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fffb0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 300018 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 300018 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -174638,15 +174640,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 52c754 │ │ │ │ vldr d7, [pc, #64] @ 300120 │ │ │ │ ldr r2, [pc, #72] @ (30012c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (300130 ) │ │ │ │ @@ -174676,23 +174678,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 14c12a │ │ │ │ blt.n 300060 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300134 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 300148 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 00300150 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 30017c │ │ │ │ cbz r1, 30016e │ │ │ │ @@ -174812,19 +174814,19 @@ │ │ │ │ ldrh r4, [r3, #20] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl c6292 │ │ │ │ bge.n 3001c4 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r2, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r2, [r5, #14] │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 003002a8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -174934,15 +174936,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300394 │ │ │ │ ldr r0, [pc, #72] @ (300408 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300394 │ │ │ │ ldr r3, [pc, #60] @ (30040c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300364 │ │ │ │ @@ -174950,31 +174952,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 300364 │ │ │ │ ldr r0, [pc, #40] @ (300410 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300364 │ │ │ │ blx 28d9e0 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300414 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175022,15 +175024,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 300448 │ │ │ │ ldr r0, [pc, #72] @ (3004d8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300448 │ │ │ │ ldr r3, [pc, #60] @ (3004dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300448 │ │ │ │ @@ -175038,32 +175040,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 300448 │ │ │ │ ldr r0, [pc, #40] @ (3004e0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300448 │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #22 │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003004e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175080,15 +175082,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -175182,29 +175184,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (300640 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + movs r7, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r1, #56 @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + movs r7, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r7, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300644 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00300648 : │ │ │ │ @@ -175254,15 +175256,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 3006de │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ itt hi │ │ │ │ ldrhi.w r0, [r4, #184] @ 0xb8 │ │ │ │ @@ -175281,51 +175283,51 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3006b8 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r1, [pc, #56] @ (30072c ) │ │ │ │ ldr r3, [pc, #60] @ (300730 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (300734 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ b.n 3006e4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r7, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #30 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -175353,35 +175355,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (3007b4 ) │ │ │ │ ldr r1, [pc, #56] @ (3007b8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cbz r0, 300796 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 300834 │ │ │ │ + bcs.n 300704 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w lr, [pc, #712] @ 300a94 │ │ │ │ sub sp, #28 │ │ │ │ @@ -175452,15 +175454,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300830 │ │ │ │ ldr r0, [pc, #564] @ (300ab0 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300830 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ mov.w r2, lr, lsl #4 │ │ │ │ and.w r3, ip, #2 │ │ │ │ adds r7, r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 300992 │ │ │ │ @@ -175487,15 +175489,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 300830 │ │ │ │ ldr r0, [pc, #484] @ (300ab8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300830 │ │ │ │ ldr r3, [pc, #448] @ (300aa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300830 │ │ │ │ ldr r3, [pc, #468] @ (300abc ) │ │ │ │ @@ -175507,32 +175509,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 300830 │ │ │ │ ldr r0, [pc, #452] @ (300ac0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300830 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #404] @ (300aa0 ) │ │ │ │ add.w r3, r3, lr, lsl #4 │ │ │ │ str.w ip, [r3, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 300a0a │ │ │ │ mov r1, r3 │ │ │ │ mov r0, lr │ │ │ │ bl 300738 │ │ │ │ mov r4, r0 │ │ │ │ - bl 854d18 │ │ │ │ + bl 854b88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8546f8 │ │ │ │ + bl 854568 │ │ │ │ b.n 300830 │ │ │ │ strb r3, [r7, #6] │ │ │ │ ldr r3, [pc, #356] @ (300aa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300830 │ │ │ │ @@ -175545,15 +175547,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 300830 │ │ │ │ ldr r0, [pc, #360] @ (300ac8 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300830 │ │ │ │ ldr r3, [pc, #352] @ (300acc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300830 │ │ │ │ ldr r3, [pc, #308] @ (300aac ) │ │ │ │ @@ -175561,15 +175563,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 300830 │ │ │ │ ldr r0, [pc, #332] @ (300ad0 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300830 │ │ │ │ ldr r3, [pc, #268] @ (300aa0 ) │ │ │ │ strb r1, [r7, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300830 │ │ │ │ @@ -175582,43 +175584,43 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 300830 │ │ │ │ ldr r0, [pc, #284] @ (300ad8 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300830 │ │ │ │ ldr r1, [pc, #276] @ (300adc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r0, [r0, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #272] @ (300ae0 ) │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #268] @ (300ae4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ bl 336a88 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ bl 32bbd4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 300a34 │ │ │ │ ldr r3, [pc, #172] @ (300aa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 300a6c │ │ │ │ ldrd r0, r1, [r6, #20] │ │ │ │ - bl 8589ec │ │ │ │ + bl 85885c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ b.n 300830 │ │ │ │ ldr r2, [pc, #220] @ (300ae8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 300920 │ │ │ │ ldr r2, [pc, #148] @ (300aac ) │ │ │ │ @@ -175627,20 +175629,20 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 300920 │ │ │ │ ldr r0, [pc, #204] @ (300aec ) │ │ │ │ mov r1, lr │ │ │ │ mov r2, ip │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 300920 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73318c │ │ │ │ + bl 732ffc │ │ │ │ ldr r3, [pc, #100] @ (300aa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300830 │ │ │ │ ldr r3, [pc, #168] @ (300af0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175651,30 +175653,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 300830 │ │ │ │ ldr r0, [pc, #148] @ (300af4 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300830 │ │ │ │ ldr r3, [pc, #136] @ (300af8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3009fa │ │ │ │ ldr r3, [pc, #52] @ (300aac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3009fa │ │ │ │ ldr r0, [pc, #120] @ (300afc ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3009fa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -175684,53 +175686,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #32] │ │ │ │ lsls r5, r5, #3 │ │ │ │ strh r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #52 @ 0x34 │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #236 @ 0xec │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + movs r4, #242 @ 0xf2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #34 @ 0x22 │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r4, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r7, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + movs r4, #242 @ 0xf2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 300ab8 │ │ │ │ + beq.n 300b88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r4, #82 @ 0x52 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #200 @ 0xc8 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #712] @ (300dd8 ) │ │ │ │ mov r6, r3 │ │ │ │ @@ -175828,23 +175830,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 300b42 │ │ │ │ ldr r0, [pc, #484] @ (300de8 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300b42 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 300d6a │ │ │ │ ldr r1, [pc, #464] @ (300dec ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #428] @ (300ddc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175860,23 +175862,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 300b42 │ │ │ │ ldr r0, [pc, #416] @ (300df4 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300b42 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 300d7a │ │ │ │ ldr r1, [pc, #400] @ (300df8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #352] @ (300ddc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175892,23 +175894,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 300b42 │ │ │ │ ldr r0, [pc, #352] @ (300e00 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300b42 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300d72 │ │ │ │ ldr r1, [pc, #336] @ (300e04 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #276] @ (300ddc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175924,23 +175926,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 300b42 │ │ │ │ ldr r0, [pc, #288] @ (300e0c ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300b42 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300d82 │ │ │ │ ldr r1, [pc, #272] @ (300e10 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #200] @ (300ddc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175956,24 +175958,24 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 300b42 │ │ │ │ ldr r0, [pc, #224] @ (300e18 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300b42 │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 300d5e │ │ │ │ ldr r1, [pc, #208] @ (300e1c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #124] @ (300ddc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 300dae │ │ │ │ @@ -176004,15 +176006,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 300bc0 │ │ │ │ ldr r0, [pc, #128] @ (300e24 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 300bc0 │ │ │ │ ldr r2, [pc, #120] @ (300e28 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 300d66 │ │ │ │ ldr r2, [pc, #40] @ (300de4 ) │ │ │ │ @@ -176022,61 +176024,61 @@ │ │ │ │ bpl.n 300d66 │ │ │ │ ldr r0, [pc, #104] @ (300e2c ) │ │ │ │ mov r2, ip │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r4, r6 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 300b42 │ │ │ │ nop │ │ │ │ strh r0, [r4, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #74 @ 0x4a │ │ │ │ + movs r4, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb62a │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #136 @ 0x88 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r0, #74 @ 0x4a │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r4, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #154 @ 0x9a │ │ │ │ + movs r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300e30 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -176115,25 +176117,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r5, r6, [sp, #40] @ 0x28 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r3, [pc, #120] @ (300f20 ) │ │ │ │ ldr r2, [pc, #124] @ (300f24 ) │ │ │ │ ldr r1, [pc, #124] @ (300f28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str.w r0, [r4, #180] @ 0xb4 │ │ │ │ cbnz r0, 300ed8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -176164,21 +176166,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 5306ac │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #8] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #148 @ 0x94 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 00300f34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176192,21 +176194,21 @@ │ │ │ │ mov r0, r2 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r4, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w ip, r5, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cbnz r3, 300f8e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176228,25 +176230,25 @@ │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f8600 │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 00300fd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176266,33 +176268,33 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f8600 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r2, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00301044 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -176310,15 +176312,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 3010be │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, r0 │ │ │ │ bls.n 3010c6 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -176340,49 +176342,49 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 301096 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r1, [pc, #56] @ (301108 ) │ │ │ │ ldr r3, [pc, #56] @ (30110c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (301110 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ b.n 301096 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r3, #15] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + strb r6, [r3, #25] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + adds r0, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00301114 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ @@ -177310,105 +177312,105 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfffeffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - movs r1, #100 @ 0x64 │ │ │ │ + subs r4, r1, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r1, #15 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r1, #74 @ 0x4a │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #52 @ 0x34 │ │ │ │ + subs r4, r3, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #18 │ │ │ │ + subs r2, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #26 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #244 @ 0xf4 │ │ │ │ + subs r4, r3, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #222 @ 0xde │ │ │ │ + subs r6, r0, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + subs r4, r6, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + subs r6, r2, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + subs r2, r7, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + subs r2, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + subs r2, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #34 @ 0x22 │ │ │ │ + subs r2, r1, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r5, #7 │ │ │ │ + subs r2, r2, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r6, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r0, #6 │ │ │ │ + adds r4, r5, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #528] @ (301d94 ) │ │ │ │ + ldr r3, [pc, #944] @ (301f34 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + adds r2, r3, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + adds r2, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + adds r0, r6, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r1, #6 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + subs r4, r1, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + subs r0, r1, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + subs r6, r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + subs r2, r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + subs r6, r7, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r1, #3 │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + subs r4, r5, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r7, #8] │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r5, #32] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - revsh r2, r0 │ │ │ │ + cbnz r2, 301bca │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r6, r6, r5 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + asrs r6, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2fc92c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -177726,57 +177728,57 @@ │ │ │ │ ldr r0, [pc, #96] @ (301f70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r2, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r1, #21 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add ip, r0 │ │ │ │ + cmn r4, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r3, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r1, #26 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r7, #23 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r5, #23 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + asrs r0, r3, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r3, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r7, #15 │ │ │ │ + asrs r0, r4, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (301fbc ) │ │ │ │ ldr r3, [pc, #56] @ (301fc0 ) │ │ │ │ @@ -177798,26 +177800,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (301fc8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301f8e │ │ │ │ ldr r0, [pc, #24] @ (301fcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 301f8e │ │ │ │ nop │ │ │ │ ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (302048 ) │ │ │ │ @@ -177854,17 +177856,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f94a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f94a0 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r2, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #200] @ (30212c ) │ │ │ │ @@ -177918,15 +177920,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3020a6 │ │ │ │ ldr r0, [pc, #100] @ (30213c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3020a6 │ │ │ │ ldr r3, [pc, #76] @ (302130 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3020a6 │ │ │ │ ldr r3, [pc, #80] @ (302140 ) │ │ │ │ @@ -177938,48 +177940,48 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3020a6 │ │ │ │ ldr r0, [pc, #64] @ (302144 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3020a6 │ │ │ │ ldr r3, [pc, #56] @ (302148 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3020a6 │ │ │ │ ldr r3, [pc, #32] @ (302138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3020a6 │ │ │ │ ldr r0, [pc, #40] @ (30214c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3020a6 │ │ │ │ nop │ │ │ │ ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #17 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r1, [pc, #1228] @ 302630 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -178014,15 +178016,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 302322 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 30222c │ │ │ │ cmp.w r6, #65536 @ 0x10000 │ │ │ │ beq.w 3023b8 │ │ │ │ cbz r6, 302226 │ │ │ │ - bl 89606c │ │ │ │ + bl 895edc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30226a │ │ │ │ ldr.w r8, [pc, #1128] @ 302640 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc │ │ │ │ @@ -178030,15 +178032,15 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 302268 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ adds r0, #1 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 3021e4 │ │ │ │ mov r0, sl │ │ │ │ mov r7, fp │ │ │ │ blx 28caa4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -178087,24 +178089,24 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #2 │ │ │ │ b.n 302234 │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 30222c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #952] @ (302648 ) │ │ │ │ ldr r2, [pc, #956] @ (30264c ) │ │ │ │ ldr r1, [pc, #956] @ (302650 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30257e │ │ │ │ movs r3, #1 │ │ │ │ @@ -178141,15 +178143,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 302196 │ │ │ │ ldr r0, [pc, #836] @ (30265c ) │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 302196 │ │ │ │ ldr r3, [pc, #828] @ (302660 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 30233a │ │ │ │ ldr r3, [pc, #808] @ (302658 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -178166,15 +178168,15 @@ │ │ │ │ ldr r3, [pc, #776] @ (302658 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 30222c │ │ │ │ ldr r0, [pc, #776] @ (302668 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30222c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 302274 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 302446 │ │ │ │ cmp r3, #6 │ │ │ │ beq.n 30227e │ │ │ │ @@ -178253,24 +178255,24 @@ │ │ │ │ mov r0, r9 │ │ │ │ blx 28ba8c │ │ │ │ b.n 302246 │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 30222c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #536] @ (302670 ) │ │ │ │ ldr r2, [pc, #536] @ (302674 ) │ │ │ │ ldr r1, [pc, #540] @ (302678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3025a8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -178310,15 +178312,15 @@ │ │ │ │ b.n 302246 │ │ │ │ movs r2, #113 @ 0x71 │ │ │ │ b.n 30221a │ │ │ │ ldr r0, [pc, #404] @ (30267c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ it eq │ │ │ │ ldreq r6, [r5, #0] │ │ │ │ beq.w 3021c4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178354,15 +178356,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (302658 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.w 3023e4 │ │ │ │ ldr r0, [pc, #304] @ (302688 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ b.n 3023e4 │ │ │ │ movs r2, #8 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ b.n 302238 │ │ │ │ @@ -178378,15 +178380,15 @@ │ │ │ │ ldr r3, [pc, #200] @ (302658 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3022b0 │ │ │ │ ldr r0, [pc, #244] @ (302690 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 3022b0 │ │ │ │ ldr r3, [pc, #232] @ (302694 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178394,15 +178396,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (302658 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 302478 │ │ │ │ ldr r0, [pc, #208] @ (302698 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 302478 │ │ │ │ ldr r3, [pc, #200] @ (30269c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178412,15 +178414,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 302398 │ │ │ │ ldr r0, [pc, #176] @ (3026a0 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #4076 @ 0xfec │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 302398 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (3026a4 ) │ │ │ │ mov.w r2, #728 @ 0x2d8 │ │ │ │ ldr r1, [pc, #156] @ (3026a8 ) │ │ │ │ ldr r0, [pc, #160] @ (3026ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -178442,88 +178444,88 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r7, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r2, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #8 │ │ │ │ + asrs r0, r7, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + lsrs r6, r2, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + lsrs r2, r1, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + lsrs r2, r4, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, r3] │ │ │ │ + ldr r6, [r3, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r2, #5 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003026bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ blx 28b4dc │ │ │ │ - bl 89606c │ │ │ │ + bl 895edc │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #0 │ │ │ │ blx 28dc48 │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -178543,33 +178545,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #472] @ (3028ec ) │ │ │ │ ldr.w r8, [pc, #472] @ 3028f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #468] @ (3028f4 ) │ │ │ │ add r8, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldr r1, [pc, #444] @ (3028f8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ adds r6, r0, #1 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcd24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r6, [r0, #4] │ │ │ │ mov ip, r0 │ │ │ │ @@ -178608,26 +178610,26 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [ip, #28] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcd24 │ │ │ │ adds r7, #1 │ │ │ │ movs r3, #1 │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -178655,15 +178657,15 @@ │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh r3, [r0, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #192] @ (302908 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r6, #121 @ 0x79 │ │ │ │ add r1, pc │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcd24 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r3, #1 │ │ │ │ @@ -178711,31 +178713,31 @@ │ │ │ │ clz r4, r4 │ │ │ │ movs r3, #7 │ │ │ │ movt r3, #16 │ │ │ │ rsb r4, r4, #31 │ │ │ │ str r3, [r0, #0] │ │ │ │ strb r4, [r0, #4] │ │ │ │ b.n 3028aa │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r0, #36] @ 0x24 │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r6, #29 │ │ │ │ + lsrs r0, r3, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r7, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r2, #0] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0030290c : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cbnz r3, 30291e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178753,25 +178755,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (302960 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f8600 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - uxth r0, r0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00302964 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178826,31 +178828,31 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, r4} │ │ │ │ lsls r2, r7, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00302a0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #124] @ (302a9c ) │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 89606c │ │ │ │ + bl 895edc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 302a8e │ │ │ │ ldr r3, [pc, #112] @ (302aa0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #112] @ (302aa4 ) │ │ │ │ ldr.w sl, [pc, #112] @ 302aa8 │ │ │ │ @@ -178862,26 +178864,26 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ mov r2, r8 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -178897,19 +178899,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28caa0 │ │ │ │ nop │ │ │ │ str r4, [r3, #32] │ │ │ │ lsls r5, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00302ab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -180377,109 +180379,108 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ bl 2ff378 │ │ │ │ bl 2f945c │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ bl 2fccdc │ │ │ │ - bl 89606c │ │ │ │ + bl 895edc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 302aea │ │ │ │ b.n 303b1c │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r0, r2, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r4, r1, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #20 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrc2 0, 4, r0, cr14, cr10, {2} │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r3, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + stc2 0, cr0, [r6, #-360] @ 0xfffffe98 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r7, #17 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r5, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + lsrs r4, r2, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r4, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r1, #14 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #4 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r7, #2 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsls r0, r0, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r7, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r5, #26 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, r2 │ │ │ │ + lsls r4, r6, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + mrc2 0, 3, r0, cr12, cr10, {2} │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #18 │ │ │ │ + lsls r2, r2, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r7, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #14 │ │ │ │ + lsls r6, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r6, r4, #10 │ │ │ │ + lsls r6, r1, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mcr2 0, 4, r0, cr14, cr10, {2} │ │ │ │ - mrc2 0, 5, r0, cr0, cr10, {2} │ │ │ │ - ldc 0, cr0, [sl, #360]! @ 0x168 │ │ │ │ + ldc2l 0, cr0, [r6], #360 @ 0x168 │ │ │ │ + ldc2 0, cr0, [r8, #-360] @ 0xfffffe98 │ │ │ │ + stc 0, cr0, [r2], #-360 @ 0xfffffe98 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r8 │ │ │ │ str.w r4, [sp, #109] @ 0x6d │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str.w r4, [sp, #117] @ 0x75 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ @@ -180518,28 +180519,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 303b90 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28caa0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - mrc2 0, 7, r0, cr2, cr10, {2} │ │ │ │ + ldc2l 0, cr0, [sl, #-360] @ 0xfffffe98 │ │ │ │ str r0, [r1, r3] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (303ba8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r2, pc, #312 @ (adr r2, 303ce4 ) │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (303bb8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ nop │ │ │ │ add r2, pc, #264 @ (adr r2, 303cc4 ) │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180547,156 +180548,156 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (303c1c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #64] @ (303c20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #56] @ (303c24 ) │ │ │ │ ldr r0, [pc, #56] @ (303c28 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (303c2c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r2, [pc, #40] @ (303c30 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 737178 │ │ │ │ - mrc2 0, 2, r0, cr10, cr10, {2} │ │ │ │ + b.w 736fe8 │ │ │ │ + stc2l 0, cr0, [r2], {90} @ 0x5a │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 2, r0, cr0, cr10, {2} │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + ldc2 0, cr0, [r8], #360 @ 0x168 │ │ │ │ + str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr4, cr11, {2} │ │ │ │ - mrc2 0, 2, r0, cr0, cr10, {2} │ │ │ │ + ldcl 0, cr0, [ip, #-364] @ 0xfffffe94 │ │ │ │ + ldc2 0, cr0, [r8], #360 @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (303c90 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (303c94 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #64] @ (303c98 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #56] @ (303c9c ) │ │ │ │ ldr r0, [pc, #56] @ (303ca0 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (303ca4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r2, [pc, #40] @ (303ca8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 737178 │ │ │ │ - mrc2 0, 1, r0, cr14, cr10, {2} │ │ │ │ + b.w 736fe8 │ │ │ │ + stc2 0, cr0, [r6], #360 @ 0x168 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 1, r0, cr4, cr10, {2} │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + ldc2 0, cr0, [ip], {90} @ 0x5a │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 3, r0, cr12, cr11, {2} │ │ │ │ - mrc2 0, 2, r0, cr4, cr10, {2} │ │ │ │ + stcl 0, cr0, [r4], #364 @ 0x16c │ │ │ │ + ldc2 0, cr0, [ip], #360 @ 0x168 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (303d98 ) │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r5, [pc, #208] @ (303d9c ) │ │ │ │ ldr r2, [pc, #212] @ (303da0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (303da4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (303da8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 303d52 │ │ │ │ ldr r2, [pc, #188] @ (303dac ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 303d68 │ │ │ │ ldr r1, [pc, #156] @ (303db0 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 303d78 │ │ │ │ ldr r3, [pc, #144] @ (303db4 ) │ │ │ │ ldr r1, [pc, #144] @ (303db8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr r1, [pc, #136] @ (303dbc ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 303d88 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -180709,102 +180710,102 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (303dc0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #72] @ (303dc4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #60] @ (303dc8 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - add r8, r5 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mcr2 0, 2, r0, cr8, cr10, {2} │ │ │ │ - str r0, [r6, r7] │ │ │ │ + ldc2 0, cr0, [r0], #360 @ 0x168 │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (303f2c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - mcr2 0, 2, r0, cr0, cr10, {2} │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + stc2 0, cr0, [r8], #360 @ 0x168 │ │ │ │ + str r6, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (303e68 ) │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 3, r0, cr2, cr10, {2} │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldc2l 0, cr0, [sl], {90} @ 0x5a │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #360] @ 0x168 │ │ │ │ - ldc2l 0, cr0, [r0, #360]! @ 0x168 │ │ │ │ - mcr2 0, 0, r0, cr14, cr10, {2} │ │ │ │ + mcrr2 0, 5, r0, r4, cr10 │ │ │ │ + mrrc2 0, 5, r0, r8, cr10 │ │ │ │ + ldc2l 0, cr0, [r6], #-360 @ 0xfffffe98 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (303e90 ) │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r5, [pc, #168] @ (303e94 ) │ │ │ │ ldr r2, [pc, #172] @ (303e98 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (303e9c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (303ea0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 303e5a │ │ │ │ ldr r2, [pc, #148] @ (303ea4 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 303e70 │ │ │ │ ldr r1, [pc, #120] @ (303ea8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ cbz r0, 303e80 │ │ │ │ ldr r3, [pc, #108] @ (303eac ) │ │ │ │ ldr r1, [pc, #112] @ (303eb0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr r2, [pc, #100] @ (303eb4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2fd610 │ │ │ │ movs r0, #0 │ │ │ │ @@ -180814,146 +180815,146 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (303eb8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #56] @ (303ebc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ - bics r0, r1 │ │ │ │ + rors r0, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stc2l 0, cr0, [ip, #360] @ 0x168 │ │ │ │ - str r0, [r2, r3] │ │ │ │ + ldc2 0, cr0, [r4], #-360 @ 0xfffffe98 │ │ │ │ + ldr r7, [pc, #224] @ (303f7c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r6, [pc, #256] @ (303fa4 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stc2 0, cr0, [r2, #-360]! @ 0xfffffe98 │ │ │ │ - stc2l 0, cr0, [r0, #360] @ 0x168 │ │ │ │ + @ instruction: 0xfb8a005a │ │ │ │ + stc2 0, cr0, [r8], #-360 @ 0xfffffe98 │ │ │ │ ldr r5, [pc, #176] @ (303f60 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8, #360]! @ 0x168 │ │ │ │ - stc2l 0, cr0, [r2, #360]! @ 0x168 │ │ │ │ - stc2l 0, cr0, [r4, #-360]! @ 0xfffffe98 │ │ │ │ - ldc2l 0, cr0, [ip, #-360]! @ 0xfffffe98 │ │ │ │ + mrrc2 0, 5, r0, r0, cr10 @ │ │ │ │ + mcrr2 0, 5, r0, sl, cr10 │ │ │ │ + @ instruction: 0xfbcc005a │ │ │ │ + @ instruction: 0xfbe4005a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 303f08 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (303f0c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (303f10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, r3 │ │ │ │ + asrs r2, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mrrc2 0, 5, r0, r8, cr10 │ │ │ │ - ldc2 0, cr0, [lr], #-360 @ 0xfffffe98 │ │ │ │ + @ instruction: 0xfac0005a │ │ │ │ + @ instruction: 0xfaa6005a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 303f5c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (303f60 ) │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (303f64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - negs r6, r0 │ │ │ │ + lsls r6, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stc2 0, cr0, [r4], {90} @ 0x5a │ │ │ │ - stc2 0, cr0, [lr], {90} @ 0x5a │ │ │ │ + @ instruction: 0xfa6c005a │ │ │ │ + @ instruction: 0xfaf6005a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 303fa0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (303fa4 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (303fa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ - rors r2, r6 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfbb0005a │ │ │ │ - @ instruction: 0xfb96005a │ │ │ │ + @ instruction: 0xfa18005a │ │ │ │ + ldr??.w r0, [lr, #90] @ 0x5a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 303fe4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (303fe8 ) │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (303fec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ - sbcs r6, r5 │ │ │ │ + ands r6, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfb6c005a │ │ │ │ - @ instruction: 0xfbf6005a │ │ │ │ + ldr??.w r0, [r4, #90] @ 0x5a │ │ │ │ + @ instruction: 0xfa5e005a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 304094 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w lr, [pc, #144] @ 304098 │ │ │ │ @@ -180970,23 +180971,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 869b94 │ │ │ │ + bl 869a04 │ │ │ │ cbz r0, 30405a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 304082 │ │ │ │ ldr r2, [pc, #76] @ (3040a8 ) │ │ │ │ @@ -181006,29 +181007,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (3040ac ) │ │ │ │ ldr r0, [pc, #40] @ (3040b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ - adcs r2, r5 │ │ │ │ + subs r7, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [pc, #136] @ (304124 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba0005a │ │ │ │ - @ instruction: 0xfb0e005a │ │ │ │ + @ instruction: 0xfa08005a │ │ │ │ + ldr??.w r0, [r6, sl, lsl #1] │ │ │ │ ldr r3, [pc, #888] @ (304424 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xfa9a005a │ │ │ │ - @ instruction: 0xfbb8005a │ │ │ │ + vst4.16 {d0-d3}, [r2 :64], sl │ │ │ │ + @ instruction: 0xfa20005a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 304100 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -181036,31 +181037,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (304108 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r6, r4 │ │ │ │ + subs r7, #14 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfa64005a │ │ │ │ - @ instruction: 0xfa4a005a │ │ │ │ + str.w r0, [ip, #90] @ 0x5a │ │ │ │ + ldrh.w r0, [r2, #90] @ 0x5a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 304158 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -181068,31 +181069,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (304160 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - eors r6, r1 │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfa0c005a │ │ │ │ - @ instruction: 0xfa96005a │ │ │ │ + ldr??.w r0, [r4, sl, lsl #1] │ │ │ │ + ldr??.w r0, [lr, #90] @ 0x5a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (304228 ) │ │ │ │ ldr r3, [pc, #176] @ (30422c ) │ │ │ │ @@ -181111,32 +181112,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r2, [pc, #140] @ (30423c ) │ │ │ │ ldr r1, [pc, #140] @ (304240 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 869b94 │ │ │ │ + bl 869a04 │ │ │ │ cbz r0, 3041e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 304216 │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -181160,33 +181161,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (304248 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #768] @ (30452c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [ip, #90] @ 0x5a │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + strb.w r0, [r4, sl, lsl #1] │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb.w r0, [ip, #90] @ 0x5a │ │ │ │ - ldr r5, [pc, #64] @ (304280 ) │ │ │ │ + strb.w r0, [r4, sl, lsl #1] │ │ │ │ + ldr r3, [pc, #480] @ (304420 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r7, #4 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r2, [pc, #320] @ (304388 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xfa26005a │ │ │ │ + strb.w r0, [lr, #90] @ 0x5a │ │ │ │ │ │ │ │ 0030424c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r1 │ │ │ │ @@ -181272,35 +181273,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #864] @ (304690 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e2005a │ │ │ │ + str.w r0, [sl, sl, lsl #1] │ │ │ │ ldr r1, [pc, #232] @ (304424 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 0030433c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #24] @ (30436c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7339c4 │ │ │ │ - bl 7357dc │ │ │ │ + bl 733834 │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #16] @ (304370 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7339c4 │ │ │ │ + b.w 733834 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 00304374 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181470,62 +181471,62 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str??.w r0, [r4, #90] @ 0x5a │ │ │ │ - ldr.w r0, [r4, #90] @ 0x5a │ │ │ │ - strh.w r0, [r8, #90] @ 0x5a │ │ │ │ - strh.w r0, [r6, #90] @ 0x5a │ │ │ │ - strb.w r0, [r8, #90] @ 0x5a │ │ │ │ + @ instruction: 0xf74c005a │ │ │ │ + @ instruction: 0xf73c005a │ │ │ │ + @ instruction: 0xf710005a │ │ │ │ + @ instruction: 0xf70e005a │ │ │ │ + @ instruction: 0xf6f0005a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #232] @ (304658 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 304644 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #212] @ (30465c ) │ │ │ │ ldr r2, [pc, #216] @ (304660 ) │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ ldr r4, [r6, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #200] @ (304664 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ adds r5, #20 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #180] @ (304668 ) │ │ │ │ ldr r1, [pc, #184] @ (30466c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r6, #1780] @ 0x6f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r6, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2f91c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181576,21 +181577,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf73e005a │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + sub.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ + subs r2, #166 @ 0xa6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf72e005a │ │ │ │ - @ instruction: 0xf738005a │ │ │ │ - @ instruction: 0xf72a005a │ │ │ │ - @ instruction: 0xf73c005a │ │ │ │ + @ instruction: 0xf596005a │ │ │ │ + sub.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf592005a │ │ │ │ + sub.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ │ │ │ │ 00304670 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #284] @ (3047a0 ) │ │ │ │ @@ -181702,16 +181703,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f94a0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp ip, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8, #372] @ 0x174 │ │ │ │ - @ instruction: 0xf654005a │ │ │ │ + mcrr2 0, 5, r0, r0, cr13 │ │ │ │ + @ instruction: 0xf4bc005a │ │ │ │ add lr, r7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 003047b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181743,19 +181744,19 @@ │ │ │ │ bl 2fcda0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fcba0 │ │ │ │ bl 2f93e8 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #456] @ (3049e0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7339c4 │ │ │ │ + bl 733834 │ │ │ │ bl 3417c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 304970 │ │ │ │ ldr r3, [pc, #436] @ (3049e4 ) │ │ │ │ mov fp, r0 │ │ │ │ strd r5, r7, [sp, #24] │ │ │ │ @@ -181775,15 +181776,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r0, [fp] │ │ │ │ mov.w r8, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #2 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov.w r9, #8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -181857,15 +181858,15 @@ │ │ │ │ beq.n 3049ba │ │ │ │ ldr r1, [pc, #196] @ (3049f8 ) │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #4 │ │ │ │ ldrb.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ bl 2f91c0 │ │ │ │ ldrb.w r3, [r9, #836] @ 0x344 │ │ │ │ @@ -181916,30 +181917,30 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ add r0, lr │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf3b8005a │ │ │ │ stc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf4f0005a │ │ │ │ - @ instruction: 0xf4fc005a │ │ │ │ - @ instruction: 0xf396005a │ │ │ │ - usat r0, #26, r2, asr #1 │ │ │ │ + @ instruction: 0xf358005a │ │ │ │ + bfi r0, r4, #1, #26 │ │ │ │ + @ instruction: 0xf1fe005a │ │ │ │ + addw r0, sl, #90 @ 0x5a │ │ │ │ cmp r0, r5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r0, #6 │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - usat r0, #26, r4, asr #1 │ │ │ │ - @ instruction: 0xf390005a │ │ │ │ + addw r0, ip, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf1f8005a │ │ │ │ │ │ │ │ 00304a0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -182287,26 +182288,26 @@ │ │ │ │ bl 2f94a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f94a0 │ │ │ │ nop │ │ │ │ - sbfx r0, ip, #1, #27 │ │ │ │ - @ instruction: 0xf236005a │ │ │ │ - @ instruction: 0xf334005a │ │ │ │ - @ instruction: 0xf31e005a │ │ │ │ - ssat r0, #27, r8, lsl #1 │ │ │ │ - rsb r0, r0, #90 @ 0x5a │ │ │ │ - @ instruction: 0xf194005a │ │ │ │ - @ instruction: 0xf29a005a │ │ │ │ - sbc.w r0, ip, #90 @ 0x5a │ │ │ │ - adc.w r0, ip, #90 @ 0x5a │ │ │ │ - sbc.w r0, lr, #90 @ 0x5a │ │ │ │ - add.w r0, r6, #90 @ 0x5a │ │ │ │ + subs.w r0, r4, #90 @ 0x5a │ │ │ │ + eors.w r0, lr, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf19c005a │ │ │ │ + @ instruction: 0xf186005a │ │ │ │ + sbcs.w r0, r0, #90 @ 0x5a │ │ │ │ + bic.w r0, r8, #90 @ 0x5a │ │ │ │ + vshr.s32 q8, q5, #4 │ │ │ │ + add.w r0, r2, #90 @ 0x5a │ │ │ │ + vshr.s16 q8, q5, #12 │ │ │ │ + vshr.s32 q0, q5, #12 │ │ │ │ + vshr.s16 q8, q5, #10 │ │ │ │ + vqadd.s32 q8, q7, q5 │ │ │ │ orrs r2, r3 │ │ │ │ mov.w r1, #0 │ │ │ │ iteee ne │ │ │ │ movne r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ ldreq.w r3, [r0, #336] @ 0x150 │ │ │ │ streq.w r2, [r0, #336] @ 0x150 │ │ │ │ @@ -182342,73 +182343,73 @@ │ │ │ │ moveq r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (304e54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #44] @ (304e98 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 304e86 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3073e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f968 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 72f7d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #44] @ 304ee4 │ │ │ │ ldr r2, [pc, #44] @ (304ee8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (304eec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ands r4, r0 │ │ │ │ + subs r6, #108 @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ (304fe8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -182417,64 +182418,64 @@ │ │ │ │ ldr r1, [pc, #228] @ (304ff0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #208] @ (304ff4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #208] @ (304ff8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #196] @ (304ffc ) │ │ │ │ ldr r1, [pc, #200] @ (305000 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #180] @ (305004 ) │ │ │ │ ldr r1, [pc, #184] @ (305008 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #164] @ (30500c ) │ │ │ │ ldr r1, [pc, #168] @ (305010 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #152] @ (305014 ) │ │ │ │ ldr r1, [pc, #152] @ (305018 ) │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #136] @ (30501c ) │ │ │ │ ldr r2, [pc, #140] @ (305020 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #132] @ (305024 ) │ │ │ │ @@ -182492,47 +182493,47 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #124] @ (305034 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 730aec │ │ │ │ + bl 73095c │ │ │ │ ldr r2, [pc, #112] @ (305038 ) │ │ │ │ ldr r3, [pc, #112] @ (30503c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r8, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mcr 0, 5, r0, cr12, cr10, {2} │ │ │ │ - mrc 0, 5, r0, cr14, cr10, {2} │ │ │ │ - bvs.n 3050c4 │ │ │ │ + ldc 0, cr0, [r4, #-360] @ 0xfffffe98 │ │ │ │ + stc 0, cr0, [r6, #-360]! @ 0xfffffe98 │ │ │ │ + bmi.n 304f94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 304f10 │ │ │ │ + bmi.n 304fe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #186 @ 0xba │ │ │ │ + subs r6, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcr 0, 4, r0, cr12, cr10, {2} │ │ │ │ - mrc 0, 5, r0, cr6, cr10, {2} │ │ │ │ - mrc 0, 5, r0, cr2, cr10, {2} │ │ │ │ + ldcl 0, cr0, [r4], #360 @ 0x168 │ │ │ │ + ldc 0, cr0, [lr, #-360] @ 0xfffffe98 │ │ │ │ + ldc 0, cr0, [sl, #-360] @ 0xfffffe98 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldrh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #26 │ │ │ │ @@ -182591,15 +182592,15 @@ │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (3050f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #628] @ 0x274 │ │ │ │ cbnz r3, 3050de │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -182607,18 +182608,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add.w r0, r0, #1464 @ 0x5b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3072cc │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stcl 0, cr0, [r8, #-360] @ 0xfffffe98 │ │ │ │ - ldcl 0, cr0, [r2, #-360]! @ 0xfffffe98 │ │ │ │ + subs.w r0, r0, sl, lsr #1 │ │ │ │ + rsbs r0, sl, sl, lsr #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 305140 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -182626,28 +182627,28 @@ │ │ │ │ ldr r1, [pc, #52] @ (305148 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 300e30 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1112 @ 0x458 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 300650 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stcl 0, cr0, [r4], #360 @ 0x168 │ │ │ │ - stc 0, cr0, [sl, #-360] @ 0xfffffe98 │ │ │ │ + adc.w r0, ip, sl, lsr #1 │ │ │ │ + sbcs.w r0, r2, sl, lsr #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #148] @ 3051f0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182655,33 +182656,33 @@ │ │ │ │ ldr r1, [pc, #144] @ (3051f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ lsls r1, r4, #28 │ │ │ │ bmi.n 3051d6 │ │ │ │ lsls r2, r4, #25 │ │ │ │ bpl.n 3051b0 │ │ │ │ mov.w ip, #2 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r3, #1136] @ 0x470 │ │ │ │ ldr.w r4, [r3, #1148] @ 0x47c │ │ │ │ orr.w r2, r2, ip │ │ │ │ str.w r2, [r3, #1136] @ 0x470 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ lsls r3, r4, #24 │ │ │ │ bmi.n 3051dc │ │ │ │ lsls r1, r4, #27 │ │ │ │ bmi.n 3051e2 │ │ │ │ lsls r2, r4, #29 │ │ │ │ bmi.n 3051e8 │ │ │ │ lsls r3, r4, #30 │ │ │ │ @@ -182689,29 +182690,29 @@ │ │ │ │ movmi.w ip, #16 │ │ │ │ bmi.n 305186 │ │ │ │ ldr r0, [pc, #52] @ (3051fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87f808 │ │ │ │ + b.w 87f678 │ │ │ │ mov.w ip, #1 │ │ │ │ b.n 305186 │ │ │ │ mov.w ip, #32 │ │ │ │ b.n 305186 │ │ │ │ mov.w ip, #4 │ │ │ │ b.n 305186 │ │ │ │ mov.w ip, #8 │ │ │ │ b.n 305186 │ │ │ │ nop │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + cmp r7, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldc 0, cr0, [r0], {90} @ 0x5a │ │ │ │ - ldc 0, cr0, [sl], #360 @ 0x168 │ │ │ │ - stc 0, cr0, [r6], {90} @ 0x5a │ │ │ │ + @ instruction: 0xeaf8005a │ │ │ │ + @ instruction: 0xeb22005a │ │ │ │ + @ instruction: 0xeaee005a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (3052c4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182721,81 +182722,81 @@ │ │ │ │ ldr r2, [pc, #172] @ (3052cc ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #156] @ (3052d0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 305250 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 301044 │ │ │ │ ldr r1, [pc, #128] @ (3052d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 30526e │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #1112 @ 0x458 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30065c │ │ │ │ ldr r1, [pc, #104] @ (3052d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 30528e │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r6, #1464 @ 0x5b8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 307728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r2, [pc, #68] @ (3052dc ) │ │ │ │ ldr r1, [pc, #72] @ (3052e0 ) │ │ │ │ add.w r3, r5, #132 @ 0x84 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #311 @ 0x137 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stc 0, cr0, [r6], {90} @ 0x5a │ │ │ │ - rsbs r0, r6, sl, lsr #1 │ │ │ │ - mcrr 0, 5, r0, r6, cr10 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + orn r0, lr, sl, lsr #1 │ │ │ │ + bics.w r0, lr, sl, lsr #1 │ │ │ │ + @ instruction: 0xeaae005a │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [r6], {90} @ 0x5a │ │ │ │ - @ instruction: 0xebe4005a │ │ │ │ + orn r0, lr, sl, lsr #1 │ │ │ │ + orr.w r0, ip, sl, lsr #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 3053bc │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182805,65 +182806,65 @@ │ │ │ │ ldr r2, [pc, #192] @ (3053c4 ) │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #176] @ (3053c8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 305332 │ │ │ │ ldr r1, [pc, #164] @ (3053cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3053a8 │ │ │ │ ldr r1, [pc, #156] @ (3053d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 305352 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 300660 │ │ │ │ ldr r1, [pc, #128] @ (3053d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 305372 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 307858 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (3053d8 ) │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #96] @ (3053dc ) │ │ │ │ ldr r1, [pc, #96] @ (3053e0 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #294 @ 0x126 │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -182871,29 +182872,29 @@ │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 300fd4 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r5, #114 @ 0x72 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xeb22005a │ │ │ │ - @ instruction: 0xeaf2005a │ │ │ │ - sbc.w r0, r0, sl, lsr #1 │ │ │ │ - b.n 304bd8 │ │ │ │ + @ instruction: 0xe98a005a │ │ │ │ + ldrd r0, r0, [sl, #-360] @ 0x168 │ │ │ │ + strd r0, r0, [r8, #360] @ 0x168 │ │ │ │ + b.n 3058a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + ldr r7, [pc, #568] @ (30560c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adcs.w r0, sl, sl, lsr #1 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + strd r0, r0, [r2, #360] @ 0x168 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add.w r0, r0, sl, lsr #1 │ │ │ │ + strd r0, r0, [r8, #-360]! @ 0x168 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ (3054c8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182903,25 +182904,25 @@ │ │ │ │ ldr r2, [pc, #204] @ (3054d0 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #188] @ (3054d4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 305450 │ │ │ │ ldr r1, [pc, #180] @ (3054d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 30543c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30290c │ │ │ │ mov r3, r7 │ │ │ │ @@ -182930,69 +182931,69 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300f34 │ │ │ │ ldr r1, [pc, #136] @ (3054dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 305470 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300654 │ │ │ │ ldr r1, [pc, #108] @ (3054e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 305490 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3074f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r2, [pc, #76] @ (3054e4 ) │ │ │ │ ldr r1, [pc, #76] @ (3054e8 ) │ │ │ │ add.w r3, r5, #180 @ 0xb4 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #10 │ │ │ │ + cmp r4, #114 @ 0x72 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bic.w r0, r2, sl, lsr #1 │ │ │ │ - ldrd r0, r0, [r2, #360]! @ 0x168 │ │ │ │ - orn r0, r2, sl, lsr #1 │ │ │ │ - b.n 305ae8 │ │ │ │ + stmia.w sl, {r1, r3, r4, r6} │ │ │ │ + @ instruction: 0xe85a005a │ │ │ │ + @ instruction: 0xe8ca005a │ │ │ │ + b.n 3057b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + ldr r6, [pc, #448] @ (3056a0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r0, [r2, #4] │ │ │ │ + ldrb r0, [r7, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - orns r0, r4, sl, lsr #1 │ │ │ │ - strd r0, r0, [r2, #360]! @ 0x168 │ │ │ │ + @ instruction: 0xe8dc005a │ │ │ │ + strex r0, r0, [sl, #360] @ 0x168 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #264] @ (305608 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #264] @ (30560c ) │ │ │ │ @@ -183001,35 +183002,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #256] @ (305614 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #252] @ (305618 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #232] @ (30561c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #232] @ (305620 ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r5, #4896 @ 0x1320 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #164] @ 3055f0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #208] @ (305624 ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ @@ -183083,30 +183084,32 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r1, #232 @ 0xe8 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r6, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmdb ip, {r1, r3, r4, r6} │ │ │ │ - @ instruction: 0xe8d6005a │ │ │ │ - b.n 305568 │ │ │ │ + b.n 305500 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n 305498 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305598 │ │ │ │ + b.n 305238 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n 305268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r1, #8] │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strd r0, r0, [r6, #360] @ 0x168 │ │ │ │ - @ instruction: 0xe99a005a │ │ │ │ + @ instruction: 0xe82e005a │ │ │ │ + @ instruction: 0xe802005a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #372] @ (3057b8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #372] @ (3057bc ) │ │ │ │ @@ -183114,35 +183117,35 @@ │ │ │ │ ldr r1, [pc, #372] @ (3057c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #356] @ (3057c4 ) │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #356] @ (3057c8 ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r2, [fp, #628] @ 0x274 │ │ │ │ ldr.w r8, [fp, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 30577e │ │ │ │ orr.w r8, r8, #16 │ │ │ │ str.w r8, [fp, #1144] @ 0x478 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a8b28 │ │ │ │ + bl 8a8998 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #308] @ (3057cc ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #308] @ 3057d0 │ │ │ │ ldr r3, [pc, #308] @ (3057d4 ) │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ @@ -183174,17 +183177,17 @@ │ │ │ │ ldr r2, [pc, #244] @ (3057dc ) │ │ │ │ ldr r1, [pc, #244] @ (3057e0 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r0, [fp, #448] @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 72cad0 │ │ │ │ + bl 72c940 │ │ │ │ subs r3, r5, #1 │ │ │ │ add.w r5, r5, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ ite eq │ │ │ │ @@ -183223,51 +183226,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 305768 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a8b28 │ │ │ │ + bl 8a8998 │ │ │ │ mov r5, r0 │ │ │ │ b.n 305694 │ │ │ │ ldr r0, [pc, #84] @ (3057e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r1 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r2, #38 @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 3054e8 │ │ │ │ + b.n 3051b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305510 │ │ │ │ + b.n 3051e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3056f8 │ │ │ │ + b.n 3053c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30574c │ │ │ │ + b.n 30541c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #104 @ 0x68 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xe8cc005a │ │ │ │ - ldmia.w r6!, {r1, r3, r4, r6} │ │ │ │ - subs r0, #2 │ │ │ │ + b.n 305640 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #848] @ (305b34 ) │ │ │ │ + b.n 305618 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r4, [pc, #240] @ (3058d4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe800005a │ │ │ │ + b.n 3054b8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003057e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -183282,15 +183288,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r9, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r8, r0, #4096 @ 0x1000 │ │ │ │ bl 2fb618 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #640] @ (305aac ) │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -183380,15 +183386,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f94a0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3059e6 │ │ │ │ mov r0, r4 │ │ │ │ adds r6, #224 @ 0xe0 │ │ │ │ - bl 8a8b28 │ │ │ │ + bl 8a8998 │ │ │ │ ldr r3, [pc, #428] @ (305acc ) │ │ │ │ mov fp, r0 │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #424] @ (305ad0 ) │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -183529,60 +183535,60 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ blx 28b764 │ │ │ │ ldr r0, [pc, #96] @ (305af0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 3056dc │ │ │ │ + b.n 3053ac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3059d4 │ │ │ │ + b.n 3056a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30567c │ │ │ │ + b.n 30534c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 30595c │ │ │ │ + b.n 30562c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 305a2c │ │ │ │ + beq.n 305afc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305948 │ │ │ │ + b.n 305618 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 305a10 │ │ │ │ + beq.n 305ae0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 305b0c │ │ │ │ + bhi.n 3059dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30590c │ │ │ │ + b.n 3055dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305884 │ │ │ │ + b.n 305554 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305884 │ │ │ │ + b.n 305554 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305898 │ │ │ │ + b.n 305568 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305858 │ │ │ │ + b.n 305528 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 305bd8 │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305600 │ │ │ │ + b.n 3062d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3055f8 │ │ │ │ + b.n 3062c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 305a70 │ │ │ │ + bhi.n 305b40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 3052f0 │ │ │ │ + b.n 305fc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3054f4 │ │ │ │ + b.n 3061c4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305af4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -183612,21 +183618,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f94a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2f94a0 │ │ │ │ nop │ │ │ │ - b.n 305518 │ │ │ │ + b.n 3061e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305570 │ │ │ │ + b.n 306240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2992] @ 0xbb0 │ │ │ │ subw sp, sp, #1068 @ 0x42c │ │ │ │ mov r4, r0 │ │ │ │ @@ -183886,15 +183892,15 @@ │ │ │ │ adds r3, r1, r2 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ ldrb r7, [r3, #1] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ ldr.w r2, [sl, r2, lsl #2] │ │ │ │ mla r7, r2, r8, r7 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ strh.w r0, [fp, r7, lsl #1] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 305e0a │ │ │ │ ldr r7, [sp, #16] │ │ │ │ sub.w r8, fp, #2 │ │ │ │ @@ -184035,19 +184041,19 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #214 @ 0xd6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r1, #226 @ 0xe2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 306384 │ │ │ │ + b.n 306054 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3063a4 │ │ │ │ + b.n 306074 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305fc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184102,15 +184108,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3063d8 │ │ │ │ + b.n 3060a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, #20 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00306060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184456,33 +184462,33 @@ │ │ │ │ b.n 3062fc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3065d8 │ │ │ │ + svc 106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 306540 │ │ │ │ + svc 28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + udf #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #46 @ 0x2e │ │ │ │ lsls r5, r5, #3 │ │ │ │ - udf #130 @ 0x82 │ │ │ │ + bgt.n 3063bc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #146 @ 0x92 │ │ │ │ + bgt.n 3063e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + bgt.n 3063b4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + bgt.n 30631c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003063f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184515,19 +184521,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (30645c ) │ │ │ │ movs r2, #8 │ │ │ │ add r4, r2 │ │ │ │ add r1, pc │ │ │ │ b.n 306426 │ │ │ │ - ble.n 3063b4 │ │ │ │ + bgt.n 306484 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 3063f4 │ │ │ │ + bgt.n 3064c4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 306368 │ │ │ │ + blt.n 306438 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -184585,15 +184591,15 @@ │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ bl 538b80 │ │ │ │ ldr r0, [pc, #408] @ (3066b0 ) │ │ │ │ add.w r1, sp, #22 │ │ │ │ add r0, pc │ │ │ │ - bl 880880 │ │ │ │ + bl 8806f0 │ │ │ │ ldr r2, [pc, #400] @ (3066b4 ) │ │ │ │ ldr r3, [pc, #392] @ (3066ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -184659,27 +184665,27 @@ │ │ │ │ ldr r2, [pc, #224] @ (3066c0 ) │ │ │ │ adds r3, #24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #476 @ 0x1dc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ b.n 3064d6 │ │ │ │ ldr r2, [pc, #204] @ (3066c4 ) │ │ │ │ ldr r3, [pc, #204] @ (3066c8 ) │ │ │ │ ldr r1, [pc, #208] @ (3066cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #539 @ 0x21b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 306520 │ │ │ │ cmp fp, r3 │ │ │ │ beq.n 30666e │ │ │ │ adds.w r0, r4, #24 │ │ │ │ mov.w r6, #8 │ │ │ │ adc.w r1, r5, #0 │ │ │ │ movs r7, #0 │ │ │ │ @@ -184702,28 +184708,28 @@ │ │ │ │ ldr r3, [pc, #124] @ (3066d4 ) │ │ │ │ ldr r1, [pc, #124] @ (3066d8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, sl, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #522 @ 0x20a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 306520 │ │ │ │ ldr r3, [pc, #108] @ (3066dc ) │ │ │ │ ldr r2, [pc, #108] @ (3066e0 ) │ │ │ │ ldr r1, [pc, #112] @ (3066e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #24 │ │ │ │ mov.w r2, #490 @ 0x1ea │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3065f0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -184736,37 +184742,37 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r7, #3 │ │ │ │ movs r7, #24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bgt.n 306714 │ │ │ │ + bge.n 3065e4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 3067b4 │ │ │ │ + bge.n 306684 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 3065c8 │ │ │ │ + bge.n 306698 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bgt.n 3066e0 │ │ │ │ + bge.n 3067b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 306658 │ │ │ │ + bge.n 306728 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + subs r4, r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blt.n 306630 │ │ │ │ + bge.n 306700 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r6, #2 │ │ │ │ + subs r4, r3, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blt.n 306678 │ │ │ │ + bge.n 306748 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 3065fc │ │ │ │ + bls.n 3066cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003066e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -184928,23 +184934,23 @@ │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 87ec60 │ │ │ │ + bl 87ead0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 30685e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r5, #60 @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 306818 │ │ │ │ + bge.n 3068e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, #218 @ 0xda │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 003068a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184953,24 +184959,24 @@ │ │ │ │ ldr r1, [pc, #84] @ (306908 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #84] @ (30690c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ ldr.w ip, [pc, #72] @ 306910 │ │ │ │ ldr r2, [pc, #72] @ (306914 ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cbz r0, 3068f6 │ │ │ │ add.w r0, r0, #5248 @ 0x1480 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ orrs r3, r2 │ │ │ │ bne.n 3068f6 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -184979,21 +184985,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bpl.n 3069e8 │ │ │ │ + bcc.n 3068b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #44 @ 0x2c │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + adds r4, r0, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bpl.n 306968 │ │ │ │ + bcc.n 306838 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306918 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -185003,24 +185009,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #112] @ (3069a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #100] @ (3069a4 ) │ │ │ │ ldr r1, [pc, #100] @ (3069a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cbz r3, 30696a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -185032,34 +185038,34 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 308850 │ │ │ │ ldr r1, [pc, #48] @ (3069ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7344ac │ │ │ │ + bl 73431c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 306956 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 308450 │ │ │ │ nop │ │ │ │ - subs r4, r6, r0 │ │ │ │ + adds r4, r3, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bcc.n 3068b4 │ │ │ │ + bne.n 306984 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 306910 │ │ │ │ + bhi.n 3069e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r4, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 306aac │ │ │ │ + bvc.n 30697c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003069b0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -185172,19 +185178,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bls.n 306b2c │ │ │ │ + bvc.n 3069fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - uxth r6, r4 │ │ │ │ + cbz r6, 306afe │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #504] @ 306d04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -185254,15 +185260,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306b24 │ │ │ │ ldr r0, [pc, #332] @ (306d14 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306b24 │ │ │ │ ldr r3, [pc, #304] @ (306d08 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 306b24 │ │ │ │ @@ -185275,15 +185281,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 306b24 │ │ │ │ ldr r0, [pc, #288] @ (306d1c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306b24 │ │ │ │ ldr r2, [pc, #256] @ (306d08 ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -185299,15 +185305,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 306b24 │ │ │ │ ldr r0, [pc, #236] @ (306d24 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306b24 │ │ │ │ ldr r3, [pc, #192] @ (306d08 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 306b22 │ │ │ │ @@ -185320,15 +185326,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 306b22 │ │ │ │ ldr r0, [pc, #188] @ (306d2c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 306b22 │ │ │ │ ldr r2, [pc, #140] @ (306d08 ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -185343,15 +185349,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 306b24 │ │ │ │ ldr r0, [pc, #132] @ (306d34 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306b24 │ │ │ │ movs r3, #12 │ │ │ │ ldrb.w r2, [r0, #3260] @ 0xcbc │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr r1, [r0, r3] │ │ │ │ cbz r2, 306ccc │ │ │ │ @@ -185371,69 +185377,69 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 306b24 │ │ │ │ ldr r0, [pc, #68] @ (306d3c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 306b24 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 306ca4 │ │ │ │ + bvs.n 306d74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #816] @ (30704c ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 306e18 │ │ │ │ + bpl.n 306ce8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 306d74 │ │ │ │ + bpl.n 306c44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 306cd4 │ │ │ │ + bpl.n 306da4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 306e30 │ │ │ │ + bmi.n 306d00 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 306d74 │ │ │ │ + bmi.n 306c44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #92] @ 306db4 │ │ │ │ ldr r2, [pc, #92] @ (306db8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (306dbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #76] @ (306dc0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 306d98 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 306d98 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -185448,21 +185454,21 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 306d86 │ │ │ │ ldr.w r0, [r4, #1480] @ 0x5c8 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ b.n 306d86 │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + subs r6, r6, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 306eac │ │ │ │ + bcc.n 306d7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -185490,28 +185496,28 @@ │ │ │ │ ldr r1, [pc, #140] @ (306e9c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r5, [r0, #28] │ │ │ │ mov r6, r0 │ │ │ │ cbz r5, 306e5a │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #108] @ (306ea0 ) │ │ │ │ ldr r1, [pc, #112] @ (306ea4 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 306e4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cbz r0, 306e5a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ @@ -185541,23 +185547,23 @@ │ │ │ │ nop │ │ │ │ subs r4, r2, #1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ lsls r7, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #21 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #176 @ 0xb0 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r4, r3, #7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185603,15 +185609,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov fp, r0 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 306f56 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 306f1c │ │ │ │ @@ -185637,15 +185643,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (306fc8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 32bbd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73318c │ │ │ │ + bl 732ffc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 306f1c │ │ │ │ b.n 306f40 │ │ │ │ ldr r3, [pc, #60] @ (306fcc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185655,33 +185661,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306ee2 │ │ │ │ ldr r0, [pc, #44] @ (306fd4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 306ee2 │ │ │ │ adds r4, r5, #5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r1, #11 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bmi.n 306f48 │ │ │ │ + bcc.n 307018 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 306fe0 │ │ │ │ + bcs.n 3070b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (30713c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -185731,25 +185737,25 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str.w r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, r6 │ │ │ │ bne.n 307058 │ │ │ │ ldr r1, [pc, #204] @ (30714c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r7, #3076] @ 0xc04 │ │ │ │ ldr r2, [pc, #188] @ (307150 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 30701e │ │ │ │ @@ -185765,15 +185771,15 @@ │ │ │ │ bpl.n 30701e │ │ │ │ ldr r0, [pc, #172] @ (30715c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r7, #3072] @ 0xc00 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, #0 │ │ │ │ str.w r3, [r0, #3072] @ 0xc00 │ │ │ │ ldr r3, [pc, #124] @ (307150 ) │ │ │ │ @@ -185793,15 +185799,15 @@ │ │ │ │ bpl.n 30701e │ │ │ │ ldr r0, [pc, #112] @ (307164 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ mov r2, r6 │ │ │ │ bl 306eac │ │ │ │ ldr r3, [pc, #68] @ (307150 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30701e │ │ │ │ @@ -185821,75 +185827,75 @@ │ │ │ │ strd r6, r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ b.n 3070f8 │ │ │ │ ldr.w r3, [r7, #3076] @ 0xc04 │ │ │ │ b.n 307090 │ │ │ │ adds r0, r1, #1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - asrs r2, r5, #12 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bcc.n 307054 │ │ │ │ + bne.n 307124 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r4, #72] @ 0x48 │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 307238 │ │ │ │ + bne.n 307108 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3071fc │ │ │ │ + bne.n 3070cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 30723c │ │ │ │ + bne.n 30710c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #176] @ (30721c ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 307184 │ │ │ │ + bne.n 307254 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [r0, #20] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (307220 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #148] @ (307224 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r2, [pc, #144] @ (307228 ) │ │ │ │ ldr r1, [pc, #144] @ (30722c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r6, [r0, #28] │ │ │ │ cbz r6, 307208 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #112] @ (307230 ) │ │ │ │ ldr r1, [pc, #112] @ (307234 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 3071dc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ cbz r0, 307208 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -185905,37 +185911,37 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r7, #0] │ │ │ │ ldr r1, [pc, #56] @ (307238 ) │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 736e98 │ │ │ │ + bl 736d08 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - bne.n 3072e0 │ │ │ │ + ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r3, #7 │ │ │ │ + asrs r6, r0, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + subs r0, r7, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 307230 │ │ │ │ + ldmia r7!, {r1, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #108] @ (3072bc ) │ │ │ │ @@ -185949,15 +185955,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 3072ac │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 3072b2 │ │ │ │ ldr r2, [pc, #72] @ (3072c8 ) │ │ │ │ cmp r5, r0 │ │ │ │ @@ -185976,21 +185982,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 30727e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r2, r5, r7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - beq.n 307204 │ │ │ │ + ldmia r7!, {r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 003072cc : │ │ │ │ @@ -186053,15 +186059,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w fp, [r0, #120] @ 0x78 │ │ │ │ bl 306d40 │ │ │ │ cbz r0, 307388 │ │ │ │ ubfx r1, fp, #3, #5 │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r2, r1 │ │ │ │ @@ -186094,19 +186100,19 @@ │ │ │ │ adds r0, r3, r5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r5] │ │ │ │ lsls r6, r7, #3 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + lsrs r4, r7, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - beq.n 307340 │ │ │ │ + ldmia r7!, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r2, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r4, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 003073e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186128,15 +186134,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #180] @ (3074d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cbnz r3, 30744e │ │ │ │ ldr r2, [pc, #172] @ (3074d4 ) │ │ │ │ ldr r3, [pc, #156] @ (3074c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -186156,29 +186162,29 @@ │ │ │ │ ldr r2, [pc, #132] @ (3074d8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3074dc ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ - bl 72f55c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #116] @ (3074e0 ) │ │ │ │ ldr r1, [pc, #120] @ (3074e4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #108] @ (3074e8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 3074b2 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 307426 │ │ │ │ ldr r3, [pc, #84] @ (3074ec ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -186186,48 +186192,48 @@ │ │ │ │ ldr r1, [pc, #84] @ (3074f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 307426 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ b.n 307496 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, r7, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r2, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #116] @ 0x74 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + ldrsh r0, [r3, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #976 @ (adr r2, 3078b8 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 307658 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003074f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186248,15 +186254,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (3076cc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #412] @ (3076d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3075d6 │ │ │ │ ldrb.w r3, [r6, #3260] @ 0xcbc │ │ │ │ cbnz r3, 307572 │ │ │ │ ldr r2, [pc, #396] @ (3076d4 ) │ │ │ │ ldr r3, [pc, #380] @ (3076c8 ) │ │ │ │ @@ -186276,37 +186282,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #356] @ (3076d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 307546 │ │ │ │ ldr r2, [pc, #340] @ (3076dc ) │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r4, #132 @ 0x84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 44703c │ │ │ │ ldr r2, [pc, #320] @ (3076e0 ) │ │ │ │ ldr r1, [pc, #324] @ (3076e4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72cad0 │ │ │ │ + bl 72c940 │ │ │ │ ldr.w r3, [r5, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 307546 │ │ │ │ ldr r1, [pc, #292] @ (3076e8 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #288] @ (3076ec ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ @@ -186318,40 +186324,40 @@ │ │ │ │ ldr r1, [pc, #276] @ (3076f4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ - bl 72f55c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #260] @ (3076f8 ) │ │ │ │ ldr r1, [pc, #260] @ (3076fc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ bl 447034 │ │ │ │ ldr r1, [pc, #244] @ (307700 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30768c │ │ │ │ mov r0, r4 │ │ │ │ bl 44b2f4 │ │ │ │ ldr r1, [pc, #228] @ (307704 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30769c │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 3076a0 │ │ │ │ @@ -186369,15 +186375,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (30770c ) │ │ │ │ str r2, [r6, r3] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #172] @ (307710 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #164] @ (307714 ) │ │ │ │ ldr r3, [pc, #88] @ (3076c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186386,83 +186392,83 @@ │ │ │ │ movs r1, #2 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f8600 │ │ │ │ ldr r1, [pc, #136] @ (307718 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 307618 │ │ │ │ b.n 30761e │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ ldr r3, [pc, #120] @ (30771c ) │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [pc, #120] @ (307720 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #120] @ (307724 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r5, #28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r7] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r2, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r2, r6, #27 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #32 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r3} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r2, r4 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrb r6, [r1, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #424 @ (adr r1, 3078a8 ) │ │ │ │ + ldr r7, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r4, #20 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r1, #23 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307728 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186482,41 +186488,41 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #196] @ (30782c ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #196] @ (307830 ) │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #192] @ (307834 ) │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 733474 │ │ │ │ - bl 72f55c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #172] @ (307838 ) │ │ │ │ ldr r1, [pc, #172] @ (30783c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #160] @ (307840 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 307806 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ bcs.n 30780c │ │ │ │ @@ -186532,67 +186538,67 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 307812 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f4fc │ │ │ │ + b.w 72f36c │ │ │ │ ldr r3, [pc, #100] @ (30784c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3077c4 │ │ │ │ ldr r3, [pc, #96] @ (307850 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3077c4 │ │ │ │ ldr r0, [pc, #88] @ (307854 ) │ │ │ │ ubfx r1, r7, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3077c4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 3077bc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - asrs r2, r0, #30 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #17 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsh r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307858 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -186615,61 +186621,61 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #372] @ (307a14 ) │ │ │ │ ldr r1, [pc, #372] @ (307a18 ) │ │ │ │ add.w ip, r4, #84 @ 0x54 │ │ │ │ ldr r7, [r0, #120] @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 72f55c │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #348] @ (307a1c ) │ │ │ │ ldr r1, [pc, #348] @ (307a20 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ubfx r7, r7, #3, #5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #332] @ (307a24 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 307984 │ │ │ │ ldr r3, [pc, #312] @ (307a28 ) │ │ │ │ cmp.w r7, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ bcs.n 30798e │ │ │ │ cbnz r3, 307962 │ │ │ │ movs r4, #1 │ │ │ │ strb r4, [r5, #29] │ │ │ │ mov r0, r4 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ movs r3, #12 │ │ │ │ strd r0, r1, [r5, #32] │ │ │ │ lsl.w r1, r4, r8 │ │ │ │ ldr r4, [pc, #264] @ (307a2c ) │ │ │ │ mov r0, r9 │ │ │ │ mla r5, r3, r7, sl │ │ │ │ ldr r2, [pc, #260] @ (307a30 ) │ │ │ │ @@ -186679,15 +186685,15 @@ │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ orrs r6, r1 │ │ │ │ ldr r1, [pc, #252] @ (307a34 ) │ │ │ │ str r6, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #244] @ (307a38 ) │ │ │ │ ldr r3, [pc, #184] @ (307a00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186707,32 +186713,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3078fe │ │ │ │ ldr r0, [pc, #204] @ (307a44 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3078fe │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ ldr r3, [pc, #156] @ (307a28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3079d4 │ │ │ │ ldr r3, [pc, #180] @ (307a48 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #180] @ (307a4c ) │ │ │ │ ldr r1, [pc, #184] @ (307a50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #168] @ (307a54 ) │ │ │ │ ldr r3, [pc, #80] @ (307a00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186756,64 +186762,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 307990 │ │ │ │ ldr r0, [pc, #108] @ (307a58 ) │ │ │ │ mov r2, r8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 307990 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r1, #15 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #11 │ │ │ │ + lsrs r4, r4, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r0, r2] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r6, #14 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r3!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r2, #48] @ 0x30 │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrh r2, [r0, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r5, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r6, r6, #11 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsh r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r1, #10 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r3, {r2, r3, r4, r6} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307a5c : │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cbnz r3, 307a74 │ │ │ │ ldrb.w r3, [r0, #3261] @ 0xcbd │ │ │ │ mov r0, r3 │ │ │ │ @@ -186829,34 +186835,34 @@ │ │ │ │ sub sp, #16 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [r1, #20] │ │ │ │ ldr r1, [pc, #112] @ (307afc ) │ │ │ │ mov r0, r3 │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cbz r0, 307ae2 │ │ │ │ ldr r1, [pc, #100] @ (307b00 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 307ae6 │ │ │ │ ldr.w ip, [pc, #88] @ 307b04 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (307b08 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add.w ip, ip, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #405] @ 0x195 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -186869,21 +186875,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsls r4, r5, #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307b0c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186915,45 +186921,45 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 5306ac │ │ │ │ ldr r1, [pc, #64] @ (307ba4 ) │ │ │ │ addw r2, r4, #3256 @ 0xcb8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 736dd0 │ │ │ │ + bl 736c40 │ │ │ │ ldr r1, [pc, #52] @ (307ba8 ) │ │ │ │ movs r3, #1 │ │ │ │ addw r2, r4, #3258 @ 0xcba │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 736dd0 │ │ │ │ + b.w 736c40 │ │ │ │ ldr r3, [pc, #36] @ (307bac ) │ │ │ │ mov.w r2, #502 @ 0x1f6 │ │ │ │ ldr r1, [pc, #32] @ (307bb0 ) │ │ │ │ ldr r0, [pc, #36] @ (307bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r5, #31 │ │ │ │ + lsls r0, r2, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307bb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187034,15 +187040,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r2, #31 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00307ca0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -187500,43 +187506,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f94a0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f94a0 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + stmia r7!, {r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + stmia r7!, {r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r5!, {r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 003081c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -187599,27 +187605,27 @@ │ │ │ │ bl 2f94a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f94a0 │ │ │ │ nop │ │ │ │ - stmia r4!, {r5, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r6, pc, #632 @ (adr r6, 3084f8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ + add r6, pc, #560 @ (adr r6, 3084b8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + ble.n 308260 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187660,27 +187666,27 @@ │ │ │ │ add r0, pc │ │ │ │ bl 2fb4a0 │ │ │ │ ldr r1, [pc, #300] @ (30842c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 737e28 │ │ │ │ + bl 737c98 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 308390 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 30840e │ │ │ │ cmp r3, #2 │ │ │ │ add.w r7, r7, #1 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86ea48 │ │ │ │ + bl 86e8b8 │ │ │ │ bl 2f9dc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #256] @ (308430 ) │ │ │ │ add r0, pc │ │ │ │ bl 2f9e14 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -187756,72 +187762,72 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 870934 │ │ │ │ + bl 8707a4 │ │ │ │ b.n 3083e4 │ │ │ │ bl 28e3b8 │ │ │ │ ldr r3, [pc, #52] @ (308444 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #52] @ (308448 ) │ │ │ │ ldr r0, [pc, #52] @ (30844c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - it │ │ │ │ - lsl r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vhadd.u32 q8, q1, q15 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stc2l 0, cr0, [sl, #440] @ 0x1b8 │ │ │ │ + adds r0, r2, r4 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #896] @ (3087ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 737e28 │ │ │ │ + bl 737c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3087ca │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 3087d6 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86ea48 │ │ │ │ + bl 86e8b8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3087d2 │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -188051,40 +188057,40 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 308504 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 308790 │ │ │ │ ldr.w r8, [pc, #292] @ 308824 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [pc, #288] @ (308828 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3086e4 │ │ │ │ ldr r1, [pc, #260] @ (30882c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30851a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30851a │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 3086ec │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -188107,96 +188113,96 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f94a0 │ │ │ │ b.n 308532 │ │ │ │ ldr r1, [pc, #164] @ (308838 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3086fe │ │ │ │ ldr r2, [pc, #156] @ (30883c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #156] @ (308840 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3086fe │ │ │ │ b.n 3086e4 │ │ │ │ adds r4, #1 │ │ │ │ b.n 3086ec │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 870934 │ │ │ │ + bl 8707a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3084b6 │ │ │ │ - bl 86ea48 │ │ │ │ + bl 86e8b8 │ │ │ │ mov r5, r0 │ │ │ │ b.n 3084b6 │ │ │ │ bl 28e3b8 │ │ │ │ ldr r3, [pc, #108] @ (308844 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #108] @ (308848 ) │ │ │ │ ldr r0, [pc, #108] @ (30884c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bkpt 0x0090 │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 8, cr0, cr14, cr14, {3} │ │ │ │ - ite vc │ │ │ │ - lslvc r5, r3, #1 │ │ │ │ - cdp2vs 0, 8, cr0, cr0, cr14, {3} │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + ldc2l 0, cr0, [r6], #440 @ 0x1b8 │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stc2l 0, cr0, [r8], #440 @ 0x1b8 │ │ │ │ + itet le │ │ │ │ + lslle r2, r3, #1 │ │ │ │ + itt @ unpredictable │ │ │ │ + lsl r2, r3, #1 │ │ │ │ + bkpt 0x00be │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + sev │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r6} │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + bkpt 0x0050 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + bkpt 0x004a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - it al │ │ │ │ - lslal r2, r3, #1 │ │ │ │ - ittt al │ │ │ │ - lslal r2, r3, #1 │ │ │ │ - lslal r2, r5, #31 │ │ │ │ - lslal r2, r3, #1 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + lsls r2, r2, #25 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strh r2, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r4, 3088a0 │ │ │ │ + rev r4, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ite cs │ │ │ │ - lslcs r2, r3, #1 │ │ │ │ - sxtbcc r0, r2 │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 308892 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + cbnz r0, 30886c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + lsls r6, r6, #22 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb9a006e │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + @ instruction: 0xfa02006e │ │ │ │ + asrs r0, r1, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x00ba │ │ │ │ + pop {r1, r5, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -188244,41 +188250,41 @@ │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [pc, #412] @ (308a68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #412] @ (308a6c ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 308922 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #384] @ (308a70 ) │ │ │ │ mov r1, r8 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w fp, [r0, #52] @ 0x34 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 308922 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ blx fp │ │ │ │ ldr.w r3, [r5, #1756] @ 0x6dc │ │ │ │ cbnz r3, 308984 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ bl 2f94a0 │ │ │ │ @@ -188288,24 +188294,24 @@ │ │ │ │ ldr.w r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 308930 │ │ │ │ ands.w r8, r4, #7 │ │ │ │ beq.n 308894 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 308894 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #280] @ (308a74 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 308894 │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 308938 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -188319,15 +188325,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #240] @ (308a7c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 308928 │ │ │ │ ldr.w r2, [r5, #1756] @ 0x6dc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 308a2e │ │ │ │ ldr r0, [pc, #216] @ (308a80 ) │ │ │ │ @@ -188387,48 +188393,48 @@ │ │ │ │ ldr r1, [pc, #88] @ (308a90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ - hlt 0x0000 │ │ │ │ + @ instruction: 0xb8e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfb06006e │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + vld4.16 {d16-d19}, [lr :128], lr │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfafa006e │ │ │ │ + vld4.16 {d16-d19}, [r2 :128], lr │ │ │ │ lsls r2, r6, #14 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r0, 308a6e │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + str r4, [r2, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r4, r1] │ │ │ │ + str r2, [r1, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ + cbnz r6, 308af8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - hlt 0x003c │ │ │ │ + cbnz r4, 308a8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + @ instruction: 0xb762 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vst4.16 {d16-d19}, [r0 :128], lr │ │ │ │ - pop {r1, r5, r6, r7} │ │ │ │ + @ instruction: 0xf7a8006e │ │ │ │ + cbnz r2, 308ae2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev16 r4, r0 │ │ │ │ + @ instruction: 0xb8ac │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 308aaa │ │ │ │ ite gt │ │ │ │ movgt r0, #1 │ │ │ │ @@ -188456,25 +188462,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 308b0c │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #124] @ (308b68 ) │ │ │ │ ldr r4, [pc, #124] @ (308b6c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r4, [r0, #1264] @ 0x4f0 │ │ │ │ cbz r4, 308b0c │ │ │ │ mov r0, r4 │ │ │ │ bl 442650 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 308b34 │ │ │ │ ldr r2, [pc, #96] @ (308b70 ) │ │ │ │ @@ -188508,19 +188514,19 @@ │ │ │ │ b.n 308b0c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r5, #5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6} │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + hlt 0x003c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vld1.8 {d16[3]}, [r8], lr │ │ │ │ + ldr.w r0, [r0, lr, lsl #2] │ │ │ │ lsls r4, r5, #4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 00308b74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -188555,15 +188561,15 @@ │ │ │ │ blx 28dc48 │ │ │ │ ldr r1, [pc, #412] @ (308d64 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r5, #2 │ │ │ │ - bl 7339c4 │ │ │ │ + bl 733834 │ │ │ │ ldr r1, [pc, #400] @ (308d68 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 28c874 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2fcba0 │ │ │ │ @@ -188711,15 +188717,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r5, #2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 308dce │ │ │ │ + rev r0, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr9, cr15, {7} @ │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ vhadd.u16 q0, q8, q14 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -188730,15 +188736,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (308e88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (308e8c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #244] @ (308e90 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 308dda │ │ │ │ @@ -188788,20 +188794,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 308dc6 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (308ea0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (308ea4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 308e78 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188812,31 +188818,31 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 308e12 │ │ │ │ b.n 308dc6 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xf766006e │ │ │ │ - cbnz r0, 308ec0 │ │ │ │ + rsb r0, lr, #15597568 @ 0xee0000 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 308ec4 │ │ │ │ + @ instruction: 0xb84e │ │ │ │ lsls r2, r3, #1 │ │ │ │ cdp2 0, 10, cr0, cr2, cr12, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 308ec2 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 308eba │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 308fa4 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188914,33 +188920,33 @@ │ │ │ │ bpl.n 308ed6 │ │ │ │ ldr r0, [pc, #48] @ (308fb4 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 308ed6 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 308f30 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [sl, #-944]! @ 0xfffffc50 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (308fc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ strh r6, [r4, r5] │ │ │ │ lsls r2, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188969,15 +188975,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #760] @ (309314 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3091b8 │ │ │ │ @@ -188990,20 +188996,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 547f0c │ │ │ │ ldr r1, [pc, #720] @ (309318 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 3090b6 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #692] @ (30931c ) │ │ │ │ ldr r3, [pc, #664] @ (309304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -189014,27 +189020,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ ldr r3, [pc, #644] @ (309320 ) │ │ │ │ ldr r2, [pc, #648] @ (309324 ) │ │ │ │ ldr r1, [pc, #648] @ (309328 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 30905e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 5300c4 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -189056,15 +189062,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (309334 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30905e │ │ │ │ vldr d7, [pc, #484] @ 3092f0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (309338 ) │ │ │ │ @@ -189115,41 +189121,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30905e │ │ │ │ ldr r0, [pc, #444] @ (30934c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30905e │ │ │ │ ldr r3, [pc, #432] @ (309350 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (309354 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (309358 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 30905e │ │ │ │ ldr r3, [pc, #416] @ (30935c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30902a │ │ │ │ ldr r3, [pc, #384] @ (309348 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 30902a │ │ │ │ ldr r0, [pc, #396] @ (309360 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30902a │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -189157,30 +189163,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 3092b2 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3092b2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 3092b2 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3092b2 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -189192,15 +189198,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (30936c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 309100 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -189215,20 +189221,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 3090d8 │ │ │ │ ldr r3, [pc, #188] @ (309370 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -189236,15 +189242,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (309378 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 309100 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (30937c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (309380 ) │ │ │ │ ldr r1, [pc, #168] @ (309384 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189261,69 +189267,69 @@ │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 0, 14, r0, r8, cr12 │ │ │ │ ldr r5, [pc, #176] @ (3093b0 ) │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 0, 14, r0, r2, cr12 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f2006e │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xf35a006e │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r2, #72 @ 0x48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @ instruction: 0xfbd200ec │ │ │ │ - orr.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xf2b6006e │ │ │ │ + @ instruction: 0xb614 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - and.w r0, r0, #15597568 @ 0xee0000 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xf268006e │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb614 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r1, r0] │ │ │ │ lsls r2, r7, #1 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + push {r1, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + setend le │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r0, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + setpan #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf344006e │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + sub.w r0, ip, #110 @ 0x6e │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subw r0, r2, #110 @ 0x6e │ │ │ │ - push {r3, r4, lr} │ │ │ │ + add.w r0, sl, #110 @ 0x6e │ │ │ │ + cbz r0, 3093cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb696 │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf232006e │ │ │ │ - @ instruction: 0xb604 │ │ │ │ + eors.w r0, sl, #110 @ 0x6e │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r2, r5, r7} │ │ │ │ + cbz r6, 3093be │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf210006e │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + orns r0, r8, #110 @ 0x6e │ │ │ │ + cbz r2, 309402 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + uxtb r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (30947c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189332,26 +189338,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (309484 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #212] @ (309488 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (30948c ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (309490 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #200] @ (309494 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 30943c │ │ │ │ ldr r3, [pc, #192] @ (309498 ) │ │ │ │ @@ -189363,26 +189369,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #160] @ (3094a0 ) │ │ │ │ ldr r1, [pc, #164] @ (3094a4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (3094a8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -189403,15 +189409,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (3094b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3093d6 │ │ │ │ ldr r0, [pc, #96] @ (3094b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3093d6 │ │ │ │ ldr r3, [pc, #92] @ (3094b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 309428 │ │ │ │ ldr r3, [pc, #72] @ (3094b0 ) │ │ │ │ @@ -189419,43 +189425,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 309428 │ │ │ │ ldr r0, [pc, #76] @ (3094bc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ - adc.w r0, ip, #110 @ 0x6e │ │ │ │ - @ instruction: 0xfb4e0059 │ │ │ │ - ldr r0, [pc, #96] @ (3094e8 ) │ │ │ │ + b.w 8847dc │ │ │ │ + vext.8 q0, q2, q15, #0 │ │ │ │ + ldrsh.w r0, [r6, #89] @ 0x59 │ │ │ │ + mov r8, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adcs r0, r0 │ │ │ │ + subs r7, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr??.w r0, [r0, ip, lsl #2] │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ ldr r7, [pc, #120] @ (30951c ) │ │ │ │ lsls r2, r7, #1 │ │ │ │ adds r0, r5, r1 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + cbz r2, 309520 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + cbz r6, 309518 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + cbz r0, 30952e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (3094f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189466,18 +189472,18 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ands.w r0, r0, #110 @ 0x6e │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + cdp 0, 7, cr0, cr8, cr14, {3} │ │ │ │ + cbz r6, 309550 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - uxth r6, r0 │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -189629,26 +189635,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 309670 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (3096b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 309670 │ │ │ │ bl 3094c0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf5e800ec │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 309712 │ │ │ │ + cbz r6, 3096ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 309bc8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189730,15 +189736,15 @@ │ │ │ │ bpl.n 3096ec │ │ │ │ ldr.w r0, [pc, #1072] @ 309bd8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3096ec │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 309778 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 309778 │ │ │ │ @@ -189797,15 +189803,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (309be4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #1 │ │ │ │ bl 44333c │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 309778 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190125,20 +190131,20 @@ │ │ │ │ sbc.w r0, r4, #7733248 @ 0x760000 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r7 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [ip], {110} @ 0x6e │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + @ instruction: 0xeaf4006e │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309be8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -190167,15 +190173,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (309f34 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ bl 44333c │ │ │ │ vldr d7, [pc, #724] @ 309f18 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (309f38 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -190437,15 +190443,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 309d18 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (309f4c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 309d18 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (309f50 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (309f54 ) │ │ │ │ ldr r1, [pc, #80] @ (309f58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -190458,36 +190464,37 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, ip, #236 @ 0xec │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c4006e │ │ │ │ - add r7, pc, #688 @ (adr r7, 30a1e0 ) │ │ │ │ + b.n 309d84 │ │ │ │ + lsls r6, r5, #1 │ │ │ │ + add r6, pc, #80 @ (adr r6, 309f80 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ vmla.i32 d16, d26, d12[1] │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [lr, #944] @ 0x3b0 │ │ │ │ ldr r4, [pc, #544] @ (30a168 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 309b20 │ │ │ │ + b.n 3097f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r6, pc, #776 @ (adr r6, 30a264 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309f5c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00309f60 : │ │ │ │ @@ -190515,15 +190522,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 30a830 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ cbnz r0, 309fde │ │ │ │ ldr.w r2, [pc, #2180] @ 30a834 │ │ │ │ ldr.w r3, [pc, #2160] @ 30a824 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -191308,52 +191315,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r8], #944 @ 0x3b0 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [lr], #944 @ 0x3b0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc 0, cr0, [r6], {236} @ 0xec │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #416 @ 0x1a0 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r7, pc, #864 @ (adr r7, 30abd0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #32 @ (adr r2, 30a894 ) │ │ │ │ + add r0, pc, #448 @ (adr r0, 30aa34 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r7, pc, #496 @ (adr r7, 30aa68 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #888 @ 0x378 │ │ │ │ + add r7, pc, #280 @ (adr r7, 30a994 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #656 @ (adr r4, 30ab10 ) │ │ │ │ + add r3, pc, #48 @ (adr r3, 30a8b0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30a134 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 0030a884 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191374,15 +191381,15 @@ │ │ │ │ bl 3068a4 │ │ │ │ cbz r0, 30a8da │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88c144 │ │ │ │ + bl 88bfb4 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 30a902 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191411,29 +191418,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (30a930 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (30a934 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 30a8da │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 30b068 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 30afe8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r3, pc, #80 @ (adr r3, 30a980 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 30ab20 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 30aa08 │ │ │ │ + bge.n 30a8d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, pc, #1000 @ (adr r2, 30ad20 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 30aac0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030a938 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -191453,35 +191460,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ cbz r0, 30a9d8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (30aa08 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #132] @ (30aa0c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #116] @ (30aa10 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (30aa14 ) │ │ │ │ ldr r3, [pc, #72] @ (30a9fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -191504,45 +191511,45 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (30aa20 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 30a9b0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 30afd4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30a714 │ │ │ │ + b.n 30a3e4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bgt.n 30aa24 │ │ │ │ + bge.n 30aaf4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r2, #16] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #624 @ (adr r2, 30ac84 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 30aa24 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30af28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - blt.n 30a980 │ │ │ │ + bge.n 30aa50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, pc, #448 @ (adr r2, 30abe0 ) │ │ │ │ + add r0, pc, #864 @ (adr r0, 30ad80 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #336 @ (adr r2, 30ab74 ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 30ad14 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30aa30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r1, #162 @ 0xa2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -191550,37 +191557,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (30aa88 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (30aa8c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (30aa90 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (30aa94 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 30ab84 │ │ │ │ + bls.n 30aa54 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 30a3d4 │ │ │ │ + b.n 30b0a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + cmp r7, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #98 @ 0x62 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191670,15 +191677,15 @@ │ │ │ │ b.n 30aacc │ │ │ │ ldr r1, [pc, #264] @ (30ac98 ) │ │ │ │ ldr r0, [pc, #268] @ (30ac9c ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 30aac6 │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 30aacc │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 30aacc │ │ │ │ @@ -191696,15 +191703,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (30aca0 ) │ │ │ │ ldr r0, [pc, #204] @ (30aca4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #172] @ (30ac94 ) │ │ │ │ str.w ip, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 30aacc │ │ │ │ b.n 30abd2 │ │ │ │ @@ -191755,30 +191762,30 @@ │ │ │ │ ldr r1, [pc, #40] @ (30aca8 ) │ │ │ │ ldr r0, [pc, #44] @ (30acac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ b.n 30afb0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 30ad14 │ │ │ │ + bhi.n 30abe4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #944 @ (adr r0, 30b050 ) │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 30ac90 │ │ │ │ + bhi.n 30ad60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #848 @ (adr r0, 30aff8 ) │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 30ad44 │ │ │ │ + bvc.n 30ac14 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #504 @ (adr r0, 30aea8 ) │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #612] @ (30af24 ) │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -191890,15 +191897,15 @@ │ │ │ │ b.n 30ace6 │ │ │ │ ldr r1, [pc, #316] @ (30af2c ) │ │ │ │ ldr r0, [pc, #316] @ (30af30 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 30acde │ │ │ │ ldr r3, [pc, #284] @ (30af28 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -191970,69 +191977,69 @@ │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 30ace6 │ │ │ │ ldr r1, [pc, #100] @ (30af34 ) │ │ │ │ ldr r0, [pc, #100] @ (30af38 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30ace4 │ │ │ │ ldr r1, [pc, #92] @ (30af3c ) │ │ │ │ ldr r0, [pc, #92] @ (30af40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30ae12 │ │ │ │ ldr r1, [pc, #84] @ (30af44 ) │ │ │ │ ldr r0, [pc, #84] @ (30af48 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 30ae4a │ │ │ │ ldr r1, [pc, #72] @ (30af4c ) │ │ │ │ ldr r0, [pc, #72] @ (30af50 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 30ae22 │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ b.n 30add8 │ │ │ │ and.w r3, r3, #63 @ 0x3f │ │ │ │ b.n 30add8 │ │ │ │ nop │ │ │ │ svc 116 @ 0x74 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 30aee4 │ │ │ │ + bvs.n 30afb4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 30af2c │ │ │ │ + bpl.n 30affc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 30af14 │ │ │ │ + bpl.n 30afe4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 30aefc │ │ │ │ + bpl.n 30afcc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 30aedc │ │ │ │ + bpl.n 30afac │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 30afd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -192040,15 +192047,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #104] @ (30afd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #68] @ 30afc8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -192067,19 +192074,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 30b090 │ │ │ │ + bmi.n 30af60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #128] @ (30b070 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192093,23 +192100,23 @@ │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r9, #1000 @ 0x3e8 │ │ │ │ bl 3395ac │ │ │ │ vldr d7, [pc, #56] @ 30b068 │ │ │ │ ldr r2, [pc, #80] @ (30b084 ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -192120,57 +192127,57 @@ │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 52bfc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33965c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 30b01c │ │ │ │ + bmi.n 30b0ec │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #146 @ 0x92 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30b0d4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192178,27 +192185,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (30b140 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (30b144 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #72] @ (30b148 ) │ │ │ │ ldr r1, [pc, #76] @ (30b14c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #64] @ (30b150 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #56] @ (30b154 ) │ │ │ │ ldr r2, [pc, #60] @ (30b158 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -192206,29 +192213,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bpl.n 30b1a8 │ │ │ │ + bcc.n 30b078 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - udf #2 │ │ │ │ + bgt.n 30b218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ lsls r0, r5, #3 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r3 │ │ │ │ @@ -192241,15 +192248,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r7, [pc, #368] @ (30b2f0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #352] @ (30b2f4 ) │ │ │ │ add r7, pc │ │ │ │ lsrs r4, r4, #2 │ │ │ │ mov r6, r0 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -192328,15 +192335,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ strd sl, r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30b1f2 │ │ │ │ uxth r5, r5 │ │ │ │ b.n 30b1ea │ │ │ │ and.w r5, r5, #15 │ │ │ │ b.n 30b1ea │ │ │ │ bfi r5, r5, #8, #1 │ │ │ │ bic.w r5, r5, #32 │ │ │ │ @@ -192353,15 +192360,15 @@ │ │ │ │ bpl.n 30b1a4 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #120] @ (30b310 ) │ │ │ │ mov r3, r8 │ │ │ │ strd r5, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30b1a4 │ │ │ │ ldr r3, [pc, #80] @ (30b2f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 30b1f2 │ │ │ │ ldr r1, [pc, #100] @ (30b314 ) │ │ │ │ @@ -192369,58 +192376,58 @@ │ │ │ │ ldr r0, [pc, #100] @ (30b318 ) │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #44] @ (30b2f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30b1f2 │ │ │ │ ldr r1, [pc, #72] @ (30b31c ) │ │ │ │ sub.w r3, r4, #28 │ │ │ │ ldr r0, [pc, #68] @ (30b320 ) │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 30b2bc │ │ │ │ - bmi.n 30b23c │ │ │ │ + bcc.n 30b30c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bge.n 30b248 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 30b2d8 │ │ │ │ + bcs.n 30b3a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30b2b8 │ │ │ │ + bcs.n 30b388 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30b3f0 │ │ │ │ + bne.n 30b2c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30b3ac │ │ │ │ + bne.n 30b27c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #348] @ (30b494 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -192434,48 +192441,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ ldr.w r8, [pc, #336] @ 30b4a0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #324] @ (30b4a4 ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ add.w r9, r2, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #272] @ (30b4a8 ) │ │ │ │ ldr r1, [pc, #276] @ (30b4ac ) │ │ │ │ mov fp, r0 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #256] @ (30b4b0 ) │ │ │ │ ldr.w r3, [fp, #100] @ 0x64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ @@ -192500,26 +192507,26 @@ │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ mov r7, sl │ │ │ │ mov r6, sl │ │ │ │ b.n 30b45a │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #164] @ (30b4b4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (30b4b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ bl 32b83c │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 339300 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ @@ -192538,15 +192545,15 @@ │ │ │ │ ldr r5, [pc, #96] @ (30b4bc ) │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 33990c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30b3fe │ │ │ │ add sp, #28 │ │ │ │ @@ -192554,35 +192561,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 30b460 │ │ │ │ + bne.n 30b530 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + strh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 30b558 │ │ │ │ + bls.n 30b428 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #32 │ │ │ │ + movs r6, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 30b46c │ │ │ │ + bls.n 30b53c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #162 @ 0xa2 │ │ │ │ + movs r6, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #48] @ (30b500 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -192590,27 +192597,27 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #48] @ (30b508 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ add.w r1, r4, #120 @ 0x78 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c560 │ │ │ │ nop │ │ │ │ - bne.n 30b59c │ │ │ │ + ldmia r7, {r2, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #164] @ (30b5c0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192619,25 +192626,25 @@ │ │ │ │ ldr r1, [pc, #164] @ (30b5c8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #144] @ (30b5cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #140] @ (30b5d0 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #128] @ (30b5d4 ) │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -192670,31 +192677,31 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 30b5c4 │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, #60] @ 0x3c │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r0, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r6, #242 @ 0xf2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b640 ) │ │ │ │ @@ -192702,49 +192709,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b648 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (30b64c ) │ │ │ │ ldr r1, [pc, #64] @ (30b650 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #48] @ (30b654 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - beq.n 30b694 │ │ │ │ + ldmia r6!, {r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bhi.n 30b634 │ │ │ │ + bvc.n 30b704 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b6b4 ) │ │ │ │ @@ -192752,49 +192759,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b6bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (30b6c0 ) │ │ │ │ ldr r1, [pc, #64] @ (30b6c4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #48] @ (30b6c8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bhi.n 30b5c0 │ │ │ │ + bvs.n 30b690 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b728 ) │ │ │ │ @@ -192802,49 +192809,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b730 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (30b734 ) │ │ │ │ ldr r1, [pc, #64] @ (30b738 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #48] @ (30b73c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r5, {r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bhi.n 30b74c │ │ │ │ + bvs.n 30b81c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #214 @ 0xd6 │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (30b7a4 ) │ │ │ │ @@ -192852,25 +192859,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (30b7ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #72] @ (30b7b0 ) │ │ │ │ ldr r1, [pc, #72] @ (30b7b4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #56] @ (30b7b8 ) │ │ │ │ ldr r3, [pc, #56] @ (30b7bc ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -192880,44 +192887,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bvc.n 30b6e0 │ │ │ │ + bvs.n 30b7b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r2, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #544] @ 0x220 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sdiv pc, sp, pc │ │ │ │ - ldr r0, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #84] @ 30b82c │ │ │ │ ldr r2, [pc, #84] @ (30b830 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (30b834 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cbz r1, 30b81e │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r3 │ │ │ │ ldrb.w r2, [r0, #1864] @ 0x748 │ │ │ │ mov.w lr, r3, lsl #3 │ │ │ │ @@ -192929,20 +192936,20 @@ │ │ │ │ bne.n 30b7fc │ │ │ │ subs.w r1, ip, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + b.w 7309bc │ │ │ │ + ldmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #556] @ (30ba78 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -192954,15 +192961,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #548] @ (30ba80 ) │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #544] @ (30ba84 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ lsrs r3, r4, #2 │ │ │ │ orr.w r3, r3, r7, lsl #30 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 30ba0c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -193032,15 +193039,15 @@ │ │ │ │ bpl.n 30b8c2 │ │ │ │ ldr r0, [pc, #392] @ (30ba94 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r6, #924] @ 0x39c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30b8c2 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 30b8ae │ │ │ │ ldr r2, [pc, #352] @ (30ba8c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -193049,15 +193056,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (30ba98 ) │ │ │ │ subs r3, #12 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #352] @ (30ba9c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30b8e8 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 30b978 │ │ │ │ ldr r2, [pc, #312] @ (30ba8c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -193066,15 +193073,15 @@ │ │ │ │ ldr r1, [pc, #320] @ (30baa0 ) │ │ │ │ subs r3, #4 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #316] @ (30baa4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30b8e8 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 30ba60 │ │ │ │ add.w r1, r6, r3, lsl #2 │ │ │ │ @@ -193109,15 +193116,15 @@ │ │ │ │ subs r3, #4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r6, #936] @ 0x3a8 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ and.w r3, r4, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30b8b6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 30ba4a │ │ │ │ mov r7, r8 │ │ │ │ @@ -193131,24 +193138,24 @@ │ │ │ │ ldr r1, [pc, #140] @ (30baa8 ) │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #140] @ (30baac ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ strd r4, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30b8e8 │ │ │ │ ldr r1, [pc, #124] @ (30bab0 ) │ │ │ │ subs r3, #28 │ │ │ │ ldr r0, [pc, #124] @ (30bab4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30b8e8 │ │ │ │ ldr r3, [pc, #108] @ (30bab8 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #108] @ (30babc ) │ │ │ │ ldr r0, [pc, #108] @ (30bac0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -193161,57 +193168,57 @@ │ │ │ │ ldr r0, [pc, #100] @ (30bacc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bcc.n 30ba24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #464] @ (30bc64 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #212] @ (30bbb8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193222,32 +193229,32 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ add.w r1, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30bba0 │ │ │ │ ldr.w fp, [pc, #160] @ 30bbc4 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #16 │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [pc, #148] @ (30bbc8 ) │ │ │ │ add fp, pc │ │ │ │ add.w r8, r8, #112 @ 0x70 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ movs r7, #0 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -193258,72 +193265,72 @@ │ │ │ │ mov.w r3, #1144 @ 0x478 │ │ │ │ ldr r6, [pc, #124] @ (30bbcc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [pc, #124] @ (30bbd0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #100] @ (30bbd4 ) │ │ │ │ mov r2, r7 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #76] @ (30bbd8 ) │ │ │ │ mov r2, fp │ │ │ │ add.w r4, r4, #1144 @ 0x478 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr.w r3, [r9, #100] @ 0x64 │ │ │ │ cmp r3, r7 │ │ │ │ bhi.n 30bb44 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 30bb0c │ │ │ │ + bcs.n 30bbdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30bbe8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cmp r2, #106 @ 0x6a │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193332,25 +193339,25 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (30bc5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #76] @ (30bc60 ) │ │ │ │ ldr r1, [pc, #76] @ (30bc64 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #60] @ (30bc68 ) │ │ │ │ ldr r2, [pc, #64] @ (30bc6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (30bc70 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (30bc74 ) │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -193360,29 +193367,29 @@ │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bcc.n 30bc70 │ │ │ │ + bne.n 30bd40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 30bca4 │ │ │ │ + bne.n 30bb74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 30bc18 │ │ │ │ + bne.n 30bce8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r4, #6 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #32 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r6, #2279 @ 0x8e7 │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ @@ -193403,15 +193410,15 @@ │ │ │ │ bmi.n 30bd08 │ │ │ │ add.w ip, ip, #242 @ 0xf2 │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r0, [r0, ip, lsl #2] │ │ │ │ lsls r0, r0, #10 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r1, #1023 @ 0x3ff │ │ │ │ cmp r0, r1 │ │ │ │ it cs │ │ │ │ movcs r0, r1 │ │ │ │ str.w r0, [r2, #960] @ 0x3c0 │ │ │ │ @@ -193426,15 +193433,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #262144 @ 0x40000 │ │ │ │ ldr.w r0, [r2, #952] @ 0x3b8 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r2, #956] @ 0x3bc │ │ │ │ b.n 30bcd6 │ │ │ │ ldr r3, [pc, #32] @ (30bd2c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ @@ -193443,22 +193450,22 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #28] @ (30bd34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldmia r7, {r1, r3, r4, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #308] @ (30be80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193468,39 +193475,39 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #292] @ (30be8c ) │ │ │ │ ldr r1, [pc, #292] @ (30be90 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #952 @ 0x3b8 │ │ │ │ mov r9, r0 │ │ │ │ bl 3395ac │ │ │ │ ldr r3, [pc, #264] @ (30be94 ) │ │ │ │ mov.w r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ vldr d7, [pc, #208] @ 30be78 │ │ │ │ ldr r2, [pc, #236] @ (30be98 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -193516,54 +193523,54 @@ │ │ │ │ ldr r2, [pc, #200] @ (30be9c ) │ │ │ │ ldr r1, [pc, #200] @ (30bea0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r1, [pc, #180] @ (30bea4 ) │ │ │ │ add.w r4, r5, #968 @ 0x3c8 │ │ │ │ ldr.w r8, [pc, #180] @ 30bea8 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 73180c │ │ │ │ + bl 73167c │ │ │ │ str.w r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #4 │ │ │ │ - bl 736e98 │ │ │ │ + bl 736d08 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 30be02 │ │ │ │ ldr r1, [pc, #148] @ (30beac ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #2 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ - bl 736e98 │ │ │ │ + bl 736d08 │ │ │ │ ldr.w r6, [r5, #1004] @ 0x3ec │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #7812 @ 0x1e84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ cmp r0, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #23437 @ 0x5b8d │ │ │ │ strh.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ cmp r0, r4 │ │ │ │ it cs │ │ │ │ movcs r0, r4 │ │ │ │ strh.w r0, [r5, #1010] @ 0x3f2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -193574,36 +193581,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, #29] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - bne.n 30bed8 │ │ │ │ + ldmia r7, {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 30beec │ │ │ │ sub sp, #12 │ │ │ │ @@ -193611,25 +193618,25 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #40] @ (30bef4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + b.w 7309bc │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 30bf4c │ │ │ │ sub sp, #8 │ │ │ │ @@ -193637,35 +193644,35 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #64] @ (30bf54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ strd r3, r2, [r4, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #408] @ 0x198 │ │ │ │ + str r0, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (30c014 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -193687,15 +193694,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30c020 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #128] @ (30c024 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30bfdc │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -193728,42 +193735,42 @@ │ │ │ │ bpl.n 30bfa8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #56] @ (30c030 ) │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30bfa8 │ │ │ │ ldr r1, [pc, #44] @ (30c034 ) │ │ │ │ ldr r0, [pc, #48] @ (30c038 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30bfc8 │ │ │ │ ldmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + subs r0, r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r1, [sp, #576] @ 0x240 │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #520] @ (30c258 ) │ │ │ │ @@ -193785,15 +193792,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #492] @ (30c270 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30c1c2 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 30c10a │ │ │ │ @@ -193841,15 +193848,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (30c284 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r4, [r9, #956] @ 0x3bc │ │ │ │ lsls r0, r4, #13 │ │ │ │ it mi │ │ │ │ orrmi.w r8, r7, #262144 @ 0x40000 │ │ │ │ lsls r5, r7, #13 │ │ │ │ bmi.n 30c1b2 │ │ │ │ tst.w r8, #65536 @ 0x10000 │ │ │ │ @@ -193861,29 +193868,29 @@ │ │ │ │ beq.n 30c202 │ │ │ │ lsls r1, r4, #18 │ │ │ │ bmi.n 30c0a6 │ │ │ │ movs r0, #1 │ │ │ │ and.w r8, r8, #510 @ 0x1fe │ │ │ │ ldr.w r7, [r9, #964] @ 0x3c4 │ │ │ │ add.w r8, r8, #2 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #20 │ │ │ │ mov r4, r1 │ │ │ │ vldr d7, [pc, #260] @ 30c250 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ smull r3, r1, r8, r3 │ │ │ │ ldrd r7, r8, [r7, #24] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87c0d0 │ │ │ │ + bl 87bf40 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ ldr r0, [pc, #272] @ (30c288 ) │ │ │ │ ldr r1, [pc, #228] @ (30c25c ) │ │ │ │ cmp.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ itt cs │ │ │ │ @@ -193898,19 +193905,19 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 30c246 │ │ │ │ adds r2, r2, r6 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ adc.w r3, r3, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldr.w r0, [r9, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r8, r7, #262144 @ 0x40000 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 30c11a │ │ │ │ ldr r3, [pc, #200] @ (30c28c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30c08e │ │ │ │ ldr r3, [pc, #164] @ (30c274 ) │ │ │ │ @@ -193920,18 +193927,18 @@ │ │ │ │ bpl.w 30c08e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (30c290 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30c08e │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [r9, #956] @ 0x3bc │ │ │ │ b.n 30c0a6 │ │ │ │ ldr r2, [pc, #144] @ (30c294 ) │ │ │ │ ldr r3, [pc, #84] @ (30c25c ) │ │ │ │ @@ -193941,15 +193948,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 30c246 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ ldr r2, [pc, #112] @ (30c298 ) │ │ │ │ ldr r3, [pc, #52] @ (30c25c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -193966,53 +193973,53 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldmia r3, {r3, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + adds r0, r1, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r3, {r3, r4, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + ldrh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r2!, {r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ adds r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldmia r2, {r2, r4} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + stmia r4!, {r3} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30c2b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ movs r4, #70 @ 0x46 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194020,30 +194027,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (30c2f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (30c2fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #32] @ (30c300 ) │ │ │ │ ldr r1, [pc, #36] @ (30c304 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f8e4 │ │ │ │ + b.w 72f754 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r5, r3 │ │ │ │ + asrs r2, r2, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #16 │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsls r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194056,25 +194063,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (30c398 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #104] @ (30c39c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (30c3a0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #60] @ 30c388 │ │ │ │ ldr r2, [pc, #84] @ (30c3a4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (30c3a8 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -194094,27 +194101,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3395ac │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r6, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r0, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ lsls r2, r7, #1 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ (30c424 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194122,15 +194129,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #104] @ (30c42c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #16 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movw r0, #6164 @ 0x1814 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -194147,20 +194154,20 @@ │ │ │ │ addw r0, r4, #1210 @ 0x4ba │ │ │ │ blx 28d5b4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1244] @ 0x4dc │ │ │ │ strh.w r1, [r4, #1240] @ 0x4d8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + b.w 7309bc │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov lr, r3 │ │ │ │ ldr.w ip, [pc, #308] @ 30c578 │ │ │ │ @@ -194237,15 +194244,15 @@ │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ ldr.w r1, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics r2, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -194275,21 +194282,21 @@ │ │ │ │ strcc.w r2, [r3, #924] @ 0x39c │ │ │ │ b.n 30c4f4 │ │ │ │ mov.w r0, #1280 @ 0x500 │ │ │ │ b.n 30c468 │ │ │ │ ldr r0, [pc, #16] @ (30c580 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30c466 │ │ │ │ stmia r7!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #492] @ (30c784 ) │ │ │ │ @@ -194344,15 +194351,15 @@ │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics.w r2, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ldr.w lr, [r3, #928] @ 0x3a0 │ │ │ │ ldrh.w ip, [r3, #1240] @ 0x4d8 │ │ │ │ bic.w r0, r0, r5 │ │ │ │ b.n 30c606 │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ubfx lr, r5, #0, #10 │ │ │ │ @@ -194407,39 +194414,39 @@ │ │ │ │ bics.w lr, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, ip │ │ │ │ strh.w ip, [r3, #1208] @ 0x4b8 │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30c5fa │ │ │ │ ldr r2, [pc, #128] @ (30c788 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 30c5fa │ │ │ │ ldr r0, [pc, #120] @ (30c78c ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30c700 │ │ │ │ ldr r0, [pc, #112] @ (30c790 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30c700 │ │ │ │ ldr r0, [pc, #100] @ (30c794 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ add.w r4, r7, #476 @ 0x1dc │ │ │ │ strh.w r5, [r3, r4, lsl #1] │ │ │ │ b.n 30c6b4 │ │ │ │ add.w ip, r7, #476 @ 0x1dc │ │ │ │ cmp r1, #14 │ │ │ │ ldrh.w ip, [r3, ip, lsl #1] │ │ │ │ bhi.n 30c764 │ │ │ │ @@ -194460,19 +194467,19 @@ │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 30c6f2 │ │ │ │ stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r7, #28] │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c798 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -194500,19 +194507,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r4, #2 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stmia r0!, {r3, r4, r5, r7} │ │ │ │ + wfe │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, #30] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c7fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -194539,19 +194546,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ movs r6, r7 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + bkpt 0x00c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r0, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c85c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194582,19 +194589,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (30c8c0 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 28bf70 │ │ │ │ vshr.u64 q8, , #32 │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c8c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194623,28 +194630,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (30c93c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ bl 30c85c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #24] @ (30c940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ vqadd.u64 q8, q12, │ │ │ │ vqadd.u16 q8, q9, │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r3, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c944 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -194653,44 +194660,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (30c9d4 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 30c9c0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 30c9b2 │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #100] @ (30c9d8 ) │ │ │ │ ldr r2, [pc, #104] @ (30c9dc ) │ │ │ │ ldr r1, [pc, #104] @ (30c9e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #92] @ (30c9e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 53dc2c │ │ │ │ ldr r1, [pc, #84] @ (30c9e8 ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e128 │ │ │ │ + bl 72df98 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f4cc │ │ │ │ + b.w 72f33c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -194698,23 +194705,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mrc2 0, 7, r0, cr4, cr13, {7} │ │ │ │ stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ittt cs │ │ │ │ - lslcs r6, r5, #1 │ │ │ │ - stmiacs r5!, {r2, r3, r4, r5, r6} │ │ │ │ - lslcs r1, r3, #1 │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ + lsls r6, r5, #1 │ │ │ │ + stmia r3!, {r2, r5, r6, r7} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (30ca98 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -194726,15 +194733,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30ca34 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 30cb1c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -195007,31 +195014,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30cd34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ ldr r2, [pc, #24] @ (30cd38 ) │ │ │ │ ldr r1, [pc, #24] @ (30cd3c ) │ │ │ │ ldr r0, [pc, #28] @ (30cd40 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c7fc │ │ │ │ nop │ │ │ │ subs r4, r7, r1 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #62] @ 0x3e │ │ │ │ + strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -195136,15 +195143,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 30cde4 │ │ │ │ b.n 30ce2e │ │ │ │ bkpt 0x00dc │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 30cec2 │ │ │ │ + cbnz r4, 30ce9c │ │ │ │ lsls r6, r5, #1 │ │ │ │ bkpt 0x0082 │ │ │ │ lsls r4, r5, #3 │ │ │ │ bkpt 0x002a │ │ │ │ lsls r4, r5, #3 │ │ │ │ bkpt 0x000a │ │ │ │ lsls r4, r5, #3 │ │ │ │ @@ -195160,17 +195167,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 50f12c │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 50f068 │ │ │ │ ldr r0, [pc, #8] @ (30ceac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87f79c │ │ │ │ + b.w 87f60c │ │ │ │ nop │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195306,25 +195313,25 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ pop {r2, r3, r4, pc} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ pop {r1, r2, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -195369,27 +195376,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (30d14c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #116] @ (30d150 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (30d154 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #92] @ (30d158 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (30d15c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -195405,38 +195412,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #52] @ (30d16c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f8e4 │ │ │ │ - @ instruction: 0xb81c │ │ │ │ + b.w 72f754 │ │ │ │ + @ instruction: 0xb684 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bkpt 0x0026 │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r5, #11 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #25 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30cbd8 │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195444,15 +195451,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30d1a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 30d1d6 │ │ │ │ @@ -195628,15 +195635,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30d3ba │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 30d3cc │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 30d408 │ │ │ │ @@ -196209,15 +196216,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 30da24 │ │ │ │ ldr r0, [pc, #100] @ (30da38 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87f79c │ │ │ │ + b.w 87f60c │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (30da3c ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -196244,15 +196251,15 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 30da90 │ │ │ │ lsls r4, r5, #3 │ │ │ │ sxtb r4, r7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r6, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ sxtb r0, r0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 30d7f4 │ │ │ │ nop │ │ │ │ @@ -196446,33 +196453,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (30dcc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 50e7d8 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 50d79c │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50e7d8 │ │ │ │ nop │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (30ddb8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -196565,34 +196572,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (30de1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 30ceb0 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 30ceb0 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 30ceb0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30dccc │ │ │ │ nop │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (30df08 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -196601,15 +196608,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (30df10 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 50f518 │ │ │ │ cbnz r0, 30de6e │ │ │ │ add sp, #20 │ │ │ │ @@ -196663,41 +196670,41 @@ │ │ │ │ ldr r2, [pc, #64] @ (30df20 ) │ │ │ │ ldr r1, [pc, #64] @ (30df24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 30ddc4 │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #26] │ │ │ │ + strb r4, [r2, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r0, #4 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r7, #27] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r8], {91} @ 0x5b │ │ │ │ + @ instruction: 0xfb40005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (30e25c ) │ │ │ │ mov r1, r3 │ │ │ │ @@ -196710,15 +196717,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30df78 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 30dfaa │ │ │ │ cmp r4, #4 │ │ │ │ @@ -197011,21 +197018,21 @@ │ │ │ │ add r3, sp, #880 @ 0x370 │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r3, sp, #336 @ 0x150 │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str.w pc, [pc, #4095] @ 30f27f │ │ │ │ - strb r2, [r2, #15] │ │ │ │ + strb r2, [r7, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r2, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -197042,37 +197049,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #464 @ (adr r6, 30e4a4 ) │ │ │ │ + add r4, pc, #880 @ (adr r4, 30e644 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197082,31 +197089,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30e35c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ ldr r2, [pc, #24] @ (30e360 ) │ │ │ │ ldr r1, [pc, #24] @ (30e364 ) │ │ │ │ ldr r0, [pc, #28] @ (30e368 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c7fc │ │ │ │ nop │ │ │ │ lsls r0, r6, #21 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r6, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -197309,15 +197316,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30e494 │ │ │ │ ldr r0, [pc, #132] @ (30e620 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 30e494 │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 30e43e │ │ │ │ ldr r2, [pc, #104] @ (30e624 ) │ │ │ │ @@ -197343,43 +197350,43 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #18 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r0, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #6] │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #200 @ (adr r7, 30e6d8 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #3] │ │ │ │ + ldr r4, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -197516,15 +197523,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30e714 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (30e8d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 30e714 │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (30e8c4 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -197591,15 +197598,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (30e8cc ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30e7ce │ │ │ │ ldr r0, [pc, #96] @ (30e8d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 30e7d0 │ │ │ │ ldr r1, [pc, #84] @ (30e8dc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -197613,36 +197620,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (30e8e0 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 30e714 │ │ │ │ nop │ │ │ │ add r5, pc, #440 @ (adr r5, 30ea7c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 30e988 │ │ │ │ sub sp, #28 │ │ │ │ @@ -197651,15 +197658,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30e990 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 50f518 │ │ │ │ cbnz r0, 30e934 │ │ │ │ add sp, #28 │ │ │ │ @@ -197699,22 +197706,22 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30e36c │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #152 @ (adr r0, 30ea24 ) │ │ │ │ + ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vqadd.u32 q8, q7, │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (30ea38 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197723,26 +197730,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (30ea40 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #124] @ (30ea44 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (30ea48 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #104] @ (30ea4c ) │ │ │ │ ldr r3, [pc, #108] @ (30ea50 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -197760,35 +197767,35 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #56] @ (30ea60 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #232 @ (adr r5, 30eb28 ) │ │ │ │ + add r3, pc, #648 @ (adr r3, 30ecc8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - addw r0, r2, #91 @ 0x5b │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + orn r0, sl, #91 @ 0x5b │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb320059 │ │ │ │ + @ instruction: 0xe99a0059 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 5, r0, cr4, cr9, {3} │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 30e974 │ │ │ │ lsls r7, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198015,15 +198022,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 30ebce │ │ │ │ ldr r0, [pc, #160] @ (30ed9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 30ec00 │ │ │ │ ldr r1, [pc, #132] @ (30ed94 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -198041,15 +198048,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30ecea │ │ │ │ ldr r0, [pc, #120] @ (30eda8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 30ecea │ │ │ │ ldr r1, [pc, #104] @ (30edac ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198068,15 +198075,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (30edb0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 30ec10 │ │ │ │ mov r9, r4 │ │ │ │ b.n 30ebaa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #744 @ (adr r1, 30f074 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ @@ -198084,25 +198091,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #680 @ (adr r1, 30f03c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #136 @ (adr r0, 30ee24 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 30eec8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -198234,24 +198241,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (30ef38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 30e36c │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (30ef90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198259,33 +198266,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (30ef98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 50d79c │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 50d79c │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50e7d8 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + str r2, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #108] @ 0x6c │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (30f28c ) │ │ │ │ @@ -198420,15 +198427,15 @@ │ │ │ │ bpl.n 30f052 │ │ │ │ ldr r0, [pc, #436] @ (30f29c ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -198566,36 +198573,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 30f052 │ │ │ │ ldr r0, [pc, #56] @ (30f2ac ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30f1b8 │ │ │ │ b.n 30f22a │ │ │ │ nop │ │ │ │ ldr r4, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #120] @ 0x78 │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #108] @ 0x6c │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r0, #1912] @ 0x778 │ │ │ │ movs r0, #0 │ │ │ │ @@ -198604,101 +198611,101 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30f310 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ ldr r2, [pc, #20] @ (30f314 ) │ │ │ │ ldr r1, [pc, #24] @ (30f318 ) │ │ │ │ ldr r0, [pc, #24] @ (30f31c ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c798 │ │ │ │ @ instruction: 0xf7280079 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #96] @ 0x60 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 86f0b0 │ │ │ │ + bl 86ef20 │ │ │ │ ldr r2, [pc, #108] @ (30f3a8 ) │ │ │ │ ldr r1, [pc, #112] @ (30f3ac ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (30f3b0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 86f24c │ │ │ │ + bl 86f0bc │ │ │ │ ldr r3, [pc, #104] @ (30f3b4 ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 53dd3c │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (30f3b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #84] @ (30f3bc ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72e128 │ │ │ │ + bl 72df98 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 72f4cc │ │ │ │ + bl 72f33c │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ cbz r5, 30f390 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 86fb48 │ │ │ │ + b.w 86f9b8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r0, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (30f468 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #92] @ 0x5c │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r7, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (30f440 ) │ │ │ │ @@ -198706,59 +198713,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (30f448 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #100] @ (30f44c ) │ │ │ │ ldr r1, [pc, #100] @ (30f450 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (30f454 ) │ │ │ │ ldr r3, [pc, #88] @ (30f458 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (30f45c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #60] @ (30f460 ) │ │ │ │ ldr r1, [pc, #60] @ (30f464 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30f410 │ │ │ │ + b.n 30f0e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #936] @ (30f7f8 ) │ │ │ │ + ldr r6, [pc, #328] @ (30f598 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30f678 │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -198902,59 +198909,59 @@ │ │ │ │ b.n 30f532 │ │ │ │ movs r5, #1 │ │ │ │ b.n 30f51a │ │ │ │ str r7, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + ittt mi │ │ │ │ + lslmi r2, r3, #1 │ │ │ │ + strmi r0, [r3, #40] @ 0x28 │ │ │ │ + lslmi r2, r3, #1 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb88c │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r6} │ │ │ │ + bkpt 0x00be │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r6, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30f468 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198979,20 +198986,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 30f6f6 │ │ │ │ @@ -199014,15 +199021,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30f7ea │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 30f6f2 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30f81e │ │ │ │ - bl 87f1ac │ │ │ │ + bl 87f01c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (30f854 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -199073,22 +199080,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #208] @ (30f870 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r2, [pc, #192] @ (30f874 ) │ │ │ │ ldr r3, [pc, #196] @ (30f878 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (30f87c ) │ │ │ │ @@ -199110,18 +199117,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 30f6e4 │ │ │ │ ldr r1, [pc, #136] @ (30f880 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 30f7c0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (30f884 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -199137,50 +199144,50 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r5, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r1, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xf2de0079 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r5, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30f0cc │ │ │ │ + b.n 30fd9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r4, [r4, #24] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r5, #20] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + ldrh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r5, #16] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30f468 │ │ │ │ nop │ │ │ │ b.n 30f468 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -199201,23 +199208,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (30f8f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f400 │ │ │ │ - str r0, [sp, #592] @ 0x250 │ │ │ │ + b.w 72f270 │ │ │ │ + ldrh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30fecc │ │ │ │ + b.n 30fb9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 30f92c │ │ │ │ sub sp, #12 │ │ │ │ @@ -199225,24 +199232,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (30f934 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 43f814 │ │ │ │ nop │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r0, #4] │ │ │ │ + ldrsh r4, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -199396,15 +199403,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30fa68 │ │ │ │ ldr r0, [pc, #160] @ (30fb88 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 30fa5e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -199444,37 +199451,37 @@ │ │ │ │ str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r5, #3 │ │ │ │ movw r0, #49273 @ 0xc079 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 30fbe4 │ │ │ │ + rev r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + ldrsh r2, [r4, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 30fbd4 │ │ │ │ + cbnz r0, 30fbae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r1, r7] │ │ │ │ + ldrsh r0, [r6, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 30fbce │ │ │ │ + cbnz r4, 30fba8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r5, r5] │ │ │ │ + ldrb r0, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - revsh r2, r1 │ │ │ │ + cbnz r2, 30fb9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r1, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r2, r5] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (30fda0 ) │ │ │ │ @@ -199659,29 +199666,29 @@ │ │ │ │ str.w r3, [r4, #2872] @ 0xb38 │ │ │ │ b.n 30fc28 │ │ │ │ str r0, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r5, #3 │ │ │ │ vshr.s32 q8, , #24 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 30fdcc │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r5, r0] │ │ │ │ + ldrb r6, [r2, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + @ instruction: 0xb758 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb8bc │ │ │ │ + @ instruction: 0xb724 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r6, r3] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb6de │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrh r4, [r1, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (30fe68 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -199689,15 +199696,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (30fe70 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #124] @ (30fe74 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 30fe0c │ │ │ │ @@ -199705,15 +199712,15 @@ │ │ │ │ cbz r2, 30fe0c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 30fe00 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 30fe5a │ │ │ │ ldr r6, [pc, #80] @ (30fe78 ) │ │ │ │ ldr.w r8, [pc, #80] @ 30fe7c │ │ │ │ ldr r7, [pc, #80] @ (30fe80 ) │ │ │ │ @@ -199722,56 +199729,56 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30fe36 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30f468 │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stcl 0, cr0, [r0, #484] @ 0x1e4 │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrh r0, [r5, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 30fed8 │ │ │ │ ldr r2, [pc, #64] @ (30fedc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (30fee0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #52] @ (30fee4 ) │ │ │ │ ldr r3, [pc, #56] @ (30fee8 ) │ │ │ │ ldr r1, [pc, #56] @ (30feec ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -199781,28 +199788,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ - ldrh r2, [r0, #22] │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [sp, #336] @ 0x150 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 30ff18 │ │ │ │ + blt.n 30fde8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ it cc │ │ │ │ lslcc r7, r4, #3 │ │ │ │ - ldrh r4, [r4, r5] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30ff60 ) │ │ │ │ @@ -199810,25 +199817,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30ff68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #80] @ (30ff6c ) │ │ │ │ ldr r1, [pc, #80] @ (30ff70 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30ff74 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199839,25 +199846,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r7, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 30fec8 │ │ │ │ + blt.n 30ff98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add lr, r6 │ │ │ │ + orrs r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 30ff34 │ │ │ │ + bmi.n 310004 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30ffe4 ) │ │ │ │ @@ -199865,25 +199872,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30ffec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #80] @ (30fff0 ) │ │ │ │ ldr r1, [pc, #80] @ (30fff4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30fff8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199894,25 +199901,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 310044 │ │ │ │ + bge.n 30ff14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, r6 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 3100b0 │ │ │ │ + bcc.n 30ff80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldr r0, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -200066,17 +200073,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #32] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldrh r6, [r3, #32] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + cbz r6, 310212 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #22] │ │ │ │ lsls r4, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -200129,19 +200136,19 @@ │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 3101be │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #20] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3102a8 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #58] @ 0x3a │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + bkpt 0x00e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3102be │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -200158,23 +200165,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (3102d4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 3102a2 │ │ │ │ @@ -200192,19 +200199,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (31040c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -200318,25 +200325,25 @@ │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 310366 │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r3 │ │ │ │ + sub sp, #264 @ 0x108 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxth r6, r5 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r1, r7] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r6, r5] │ │ │ │ + strb r2, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (310490 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -200345,22 +200352,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 31047a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -200368,19 +200375,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #28] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r5, r2] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -200409,15 +200416,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (31078c ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 310500 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -200656,33 +200663,33 @@ │ │ │ │ b.n 3106c0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r5, #3 │ │ │ │ strh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, r3] │ │ │ │ + strh r0, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (310858 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -200694,33 +200701,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #136] @ (310864 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -200739,37 +200746,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (310870 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + str r2, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, r1] │ │ │ │ + str r4, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + str r2, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + ldr r7, [pc, #544] @ (310a94 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -200792,15 +200799,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 310a8c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 310a44 │ │ │ │ @@ -201073,59 +201080,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 30f468 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + ldr r7, [pc, #1016] @ (310fd8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r3, #28] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #28] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r4, r1] │ │ │ │ + str r0, [r1, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r4, #16] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r2, #14] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r1, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + ldr r7, [pc, #568] @ (310e50 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + ldr r7, [pc, #952] @ (310fdc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r0, #8] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + ldr r7, [pc, #344] @ (310d8c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r1, #4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -201151,26 +201158,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 310cba │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 310c76 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -201220,33 +201227,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (310d54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 310cf2 │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #31] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [pc, #456] @ (310f00 ) │ │ │ │ + ldr r4, [pc, #872] @ (3110a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #528] @ (310f4c ) │ │ │ │ + ldr r4, [pc, #944] @ (3110ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r7, pc, #440 @ (adr r7, 310efc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r6, #17] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #992] @ (31112c ) │ │ │ │ + ldr r6, [pc, #384] @ (310ecc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r7, pc, #224 @ (adr r7, 310e30 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r7, #16] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #600] @ (310fb0 ) │ │ │ │ + ldr r5, [pc, #1016] @ (311150 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (310f88 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -201447,47 +201454,47 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #27] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #27] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrb r4, [r7, #14] │ │ │ │ + ldrb r4, [r4, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #744 @ (adr r7, 311288 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 311028 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #104] @ (31100c ) │ │ │ │ + ldr r5, [pc, #520] @ (3111ac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r0, #23] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r7, pc, #128 @ (adr r7, 31102c ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 3111cc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [pc, #296] @ (3110dc ) │ │ │ │ + ldr r4, [pc, #712] @ (31127c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #944 @ (adr r6, 311368 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 311108 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r7, #2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [pc, #232] @ (3110a8 ) │ │ │ │ + ldr r4, [pc, #648] @ (311248 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #792 @ (adr r6, 3112dc ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 31107c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #832] @ (31130c ) │ │ │ │ + ldr r4, [pc, #224] @ (3110ac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #528 @ (adr r6, 3111e0 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 311380 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r2, #1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #744] @ (3112c0 ) │ │ │ │ + ldr r4, [pc, #136] @ (311060 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 310fea │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -201534,27 +201541,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (31107c ) │ │ │ │ add r2, pc │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r1, [pc, #832] @ (3113c0 ) │ │ │ │ + ldr r0, [pc, #224] @ (311160 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00311080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -201573,15 +201580,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3110d6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 3110aa │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -201591,19 +201598,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + strb r0, [r5, #28] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [pc, #232] @ (3111d8 ) │ │ │ │ + ldr r0, [pc, #648] @ (311378 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #312] @ (31122c ) │ │ │ │ + ldr r0, [pc, #728] @ (3113cc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003110f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -201617,29 +201624,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (311140 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + strb r6, [r7, #26] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #784] @ (311450 ) │ │ │ │ + ldr r0, [pc, #176] @ (3111f0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #64] @ (311184 ) │ │ │ │ + bx pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00311144 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -201655,31 +201662,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + strb r0, [r5, #25] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [pc, #760] @ (311490 ) │ │ │ │ + bx r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #448] @ (31135c ) │ │ │ │ + blx fp │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 3111ac │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -201688,22 +201695,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (3111e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ asrs r0, r0, #22 │ │ │ │ lsls r2, r7, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 311284 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201830,21 +201837,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr.w ip, [pc, #96] @ 3113ac │ │ │ │ add ip, pc │ │ │ │ b.n 31130c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr.w ip, [pc, #80] @ 3113b0 │ │ │ │ add ip, pc │ │ │ │ b.n 3112d8 │ │ │ │ ldr r2, [pc, #76] @ (3113b4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -201861,15 +201868,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (3113c0 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3112ca │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #6] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -201881,15 +201888,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #15 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - str r2, [r3, r0] │ │ │ │ + ldr r6, [pc, #520] @ (3115cc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -202030,15 +202037,15 @@ │ │ │ │ b.n 311512 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (3115f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202055,15 +202062,15 @@ │ │ │ │ bpl.n 311532 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (3115fc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #72] @ (311600 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31151c │ │ │ │ ldr r3, [pc, #52] @ (3115f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -202071,34 +202078,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31151c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (311604 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31151c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 311512 │ │ │ │ nop │ │ │ │ strb r4, [r2, #31] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #184] @ (3116b8 ) │ │ │ │ + ldr r4, [pc, #600] @ (311858 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #128] @ (311688 ) │ │ │ │ + ldr r4, [pc, #544] @ (311828 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (311684 ) │ │ │ │ @@ -202106,61 +202113,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (31168c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #96] @ (311690 ) │ │ │ │ ldr r1, [pc, #96] @ (311694 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #80] @ (311698 ) │ │ │ │ ldr r2, [pc, #84] @ (31169c ) │ │ │ │ ldr r3, [pc, #84] @ (3116a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (3116a4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #60] @ (3116a8 ) │ │ │ │ ldr r1, [pc, #64] @ (3116ac ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - strb r4, [r3, #17] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add lr, r4 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add ip, r7 │ │ │ │ + orrs r4, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -202293,27 +202300,27 @@ │ │ │ │ bne.n 31187e │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 31183a │ │ │ │ cbz r3, 311866 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 3118a8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 88f0d4 │ │ │ │ + bl 88ef44 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 31184c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50f068 │ │ │ │ @@ -202325,15 +202332,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31184c │ │ │ │ b.n 311842 │ │ │ │ ldr r1, [pc, #56] @ (3118b8 ) │ │ │ │ @@ -202347,28 +202354,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3117f8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (3118c0 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3117f8 │ │ │ │ nop │ │ │ │ ... │ │ │ │ strb r2, [r4, #17] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #488] @ (311aac ) │ │ │ │ + ldr r1, [pc, #904] @ (311c4c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -202587,19 +202594,19 @@ │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 311a54 │ │ │ │ nop │ │ │ │ strb r2, [r6, #7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r2, #120] @ 0x78 │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r7, pc, #672 @ (adr r7, 311db0 ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 311b50 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 31200c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -202610,15 +202617,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 312014 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 312018 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -203079,81 +203086,81 @@ │ │ │ │ ldr r1, [pc, #124] @ (31207c ) │ │ │ │ add r1, pc │ │ │ │ b.n 311fac │ │ │ │ ldr r2, [pc, #120] @ (312080 ) │ │ │ │ add r2, pc │ │ │ │ b.n 311fa4 │ │ │ │ nop │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #72] @ (31205c ) │ │ │ │ + bx pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #152] @ (3120b0 ) │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r3, #3] │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #640] @ (3122a8 ) │ │ │ │ + bx r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r5, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0x4792 │ │ │ │ + cmp sl, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov r8, r6 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, #30] │ │ │ │ + ldrh r6, [r7, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + movs r6, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vqadd.s8 q8, q2, │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + stc 0, cr0, [ip, #372]! @ 0x174 │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, lr │ │ │ │ + cmn r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r8, pc │ │ │ │ + muls r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sl │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, r8 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, r7 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, r6 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -203174,22 +203181,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 3121d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 3121d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 312194 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -203248,27 +203255,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88f0d4 │ │ │ │ + b.w 88ef44 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -203288,22 +203295,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 312318 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 312318 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 3122d6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -203360,15 +203367,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88f0d4 │ │ │ │ + b.w 88ef44 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -203381,52 +203388,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (312384 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (312388 ) │ │ │ │ ldr r1, [pc, #64] @ (31238c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (312390 ) │ │ │ │ ldr r3, [pc, #52] @ (312394 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r5, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + adds r6, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r2 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3123f4 ) │ │ │ │ @@ -203434,52 +203441,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3123fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (312400 ) │ │ │ │ ldr r1, [pc, #64] @ (312404 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (312408 ) │ │ │ │ ldr r3, [pc, #52] @ (31240c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb80a │ │ │ │ + cpsid i │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #44 @ 0x2c │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (31246c ) │ │ │ │ @@ -203487,52 +203494,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (312474 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (312478 ) │ │ │ │ ldr r1, [pc, #64] @ (31247c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (312480 ) │ │ │ │ ldr r3, [pc, #52] @ (312484 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r5, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + adds r5, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7 │ │ │ │ + subs r7, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -203633,30 +203640,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312582 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (3125f4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 312582 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 312578 │ │ │ │ nop │ │ │ │ str r6, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #40 @ 0x28 │ │ │ │ + subs r4, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 31267c │ │ │ │ sub sp, #20 │ │ │ │ @@ -203668,15 +203675,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -203702,19 +203709,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (312718 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203722,15 +203729,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (312720 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (312724 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 3126f2 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -203765,27 +203772,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 3126c0 │ │ │ │ nop │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r4, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r4, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (3127f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -203793,15 +203800,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (3127f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (3127fc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 3127cc │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -203810,15 +203817,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 3127a6 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 312794 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 3127c6 │ │ │ │ bl 50d79c │ │ │ │ @@ -203847,27 +203854,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (312808 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 31276e │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r2, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #8 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (3129a4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203879,15 +203886,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (3129b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 50f518 │ │ │ │ cbnz r0, 312860 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -203895,15 +203902,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 312966 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -203957,15 +203964,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -203993,15 +204000,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ b.n 31290a │ │ │ │ ldr r2, [pc, #84] @ (3129bc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (3129c0 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -204021,35 +204028,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (3129cc ) │ │ │ │ ldr r0, [pc, #56] @ (3129d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, #24 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #46 @ 0x2e │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r5, #3 │ │ │ │ bl 29a9b6 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r4, #12] │ │ │ │ + ldrsh r4, [r1, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r1, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 312a38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204059,15 +204066,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 312a22 │ │ │ │ ldr r1, [pc, #52] @ (312a44 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204080,19 +204087,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31280c │ │ │ │ nop │ │ │ │ - str r6, [r1, #8] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #82 @ 0x52 │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 0, cr0, [ip, #-484]! @ 0xfffffe1c │ │ │ │ ldc2 0, cr0, [r8, #-484] @ 0xfffffe1c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204104,15 +204111,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 312a9a │ │ │ │ ldr r1, [pc, #52] @ (312abc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204125,19 +204132,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31280c │ │ │ │ nop │ │ │ │ - str r6, [r2, #0] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 0, cr0, [r4], #484 @ 0x1e4 │ │ │ │ stc2 0, cr0, [r0], #484 @ 0x1e4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204149,15 +204156,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 312b12 │ │ │ │ ldr r1, [pc, #52] @ (312b34 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204170,19 +204177,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31280c │ │ │ │ nop │ │ │ │ - ldrsh r6, [r3, r6] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #98 @ 0x62 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + adds r7, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 0, cr0, [ip], #-484 @ 0xfffffe1c │ │ │ │ stc2 0, cr0, [r8], #-484 @ 0xfffffe1c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -204223,15 +204230,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (312bac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ lsls r2, r5, #6 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ @@ -204330,15 +204337,15 @@ │ │ │ │ ldr.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r5, [r3, #948] @ 0x3b4 │ │ │ │ tst r2, r1 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ beq.n 312c12 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 312c12 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r2, 312d16 │ │ │ │ mov r1, r5 │ │ │ │ bl 314bb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -204403,22 +204410,22 @@ │ │ │ │ ldr r2, [pc, #72] @ (312dd4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (312dd8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #60] @ (312ddc ) │ │ │ │ ldr r1, [pc, #64] @ (312de0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (312de4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -204426,19 +204433,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r5, #20] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r4, #20] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u16 q0, , #2 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -204452,24 +204459,24 @@ │ │ │ │ ldr r1, [pc, #160] @ (312ea0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #144] @ (312ea4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (312ea8 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r6 │ │ │ │ bl 3395ac │ │ │ │ vldr d7, [pc, #92] @ 312e90 │ │ │ │ ldr r2, [pc, #116] @ (312eac ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -204494,46 +204501,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #80] @ (312ebc ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add.w r3, r4, #960 @ 0x3c0 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 735cb8 │ │ │ │ + bl 735b28 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #12] │ │ │ │ + ldrsh r0, [r4, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r5, #27 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + adds r7, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #6 │ │ │ │ + adds r7, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ vqadd.u16 q0, q0, │ │ │ │ - adds r6, #28 │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r3, r7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 312f00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204541,27 +204548,27 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #44] @ (312f08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #28] @ (312f0c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 314ae0 │ │ │ │ - str r6, [r3, #0] │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #66 @ 0x42 │ │ │ │ + adds r6, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 312f64 │ │ │ │ @@ -204570,34 +204577,34 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #64] @ (312f6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ strd r3, r3, [r0, #924] @ 0x39c │ │ │ │ strd r3, r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r6, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #216 @ 0xd8 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #242 @ 0xf2 │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -204707,15 +204714,15 @@ │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ str.w ip, [r4, #932] @ 0x3a4 │ │ │ │ tst.w ip, r3 │ │ │ │ beq.w 312faa │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204730,15 +204737,15 @@ │ │ │ │ movt r0, #2 │ │ │ │ add.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [r4, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 314cc8 │ │ │ │ tst.w ip, #128 @ 0x80 │ │ │ │ beq.n 313156 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -204757,15 +204764,15 @@ │ │ │ │ movne r0, r3 │ │ │ │ str.w ip, [r4, #924] @ 0x39c │ │ │ │ b.n 31312c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (313188 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldc2l 0, cr0, [r2], #-484 @ 0xfffffe1c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #120] @ 313218 │ │ │ │ @@ -204773,15 +204780,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (313220 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r4, [pc, #108] @ (313224 ) │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ beq.n 3131d6 │ │ │ │ bhi.n 3131ea │ │ │ │ @@ -204808,33 +204815,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 3131d6 │ │ │ │ ldr r0, [pc, #40] @ (313230 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3131d6 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.n 3131fa │ │ │ │ b.n 3131d6 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #228 @ 0xe4 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r4, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r7, r1] │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r4, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrd r1, r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r2, r0 │ │ │ │ lsls r0, r1, #22 │ │ │ │ ite mi │ │ │ │ orrmi.w r3, r3, #32 │ │ │ │ bicpl.w r3, r3, #32 │ │ │ │ @@ -204850,15 +204857,15 @@ │ │ │ │ bicne.w r3, r3, #1 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ tst r3, r1 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3132dc │ │ │ │ sub sp, #20 │ │ │ │ @@ -204866,42 +204873,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3132e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #60] @ (3132e8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #60] @ (3132ec ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #2 │ │ │ │ ldr r3, [pc, #40] @ (3132f0 ) │ │ │ │ ldr r1, [pc, #44] @ (3132f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrh r2, [r7, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ + add r7, pc, #536 @ (adr r7, 313500 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ lsls r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb2c0079 │ │ │ │ ldr r3, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -205312,15 +205319,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r4, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (313860 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -205329,24 +205336,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (313868 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #96] @ (31386c ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r2, [pc, #96] @ (313870 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #56] @ 313858 │ │ │ │ ldr r2, [pc, #80] @ (313874 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -205364,23 +205371,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3395ac │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r4] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r4, #19 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r2, r3, #1 │ │ │ │ rsb r0, r8, #16318464 @ 0xf90000 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r2, [r2, #1204] @ 0x4b4 │ │ │ │ cbz r2, 3138be │ │ │ │ ldr.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -205414,15 +205421,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (313920 ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r1, [pc, #72] @ (313924 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ blx 28d5b4 │ │ │ │ mov.w r2, #2688 @ 0xa80 │ │ │ │ movs r3, #11 │ │ │ │ @@ -205431,19 +205438,19 @@ │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ str.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movw r2, #8208 @ 0x2010 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d5b0 │ │ │ │ nop │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -205576,15 +205583,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r4, r0] │ │ │ │ lsls r4, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #64 @ 0x40 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r4, r7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00313aa4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -205605,19 +205612,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (313ae4 ) │ │ │ │ ldr r0, [pc, #20] @ (313ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strh r4, [r5, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #184 @ 0xb8 │ │ │ │ + cmp r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00313aec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -205737,15 +205744,15 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #120] @ (313cbc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r1, [pc, #104] @ (313cc0 ) │ │ │ │ add r0, sp, #20 │ │ │ │ strh.w ip, [r3, #100] @ 0x64 │ │ │ │ mov.w lr, #3 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #96] @ (313cc4 ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ @@ -205779,26 +205786,26 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r6, [r4, r3] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, r0] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r4, #194 @ 0xc2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r5, #230 @ 0xe6 │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00313cd4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -205937,15 +205944,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #1016] @ (314250 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #80] @ (313eb8 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ asrs r2, r1, #2 │ │ │ │ ldr.w ip, [r3, #164] @ 0xa4 │ │ │ │ str.w r1, [r3, #156] @ 0x9c │ │ │ │ @@ -205963,34 +205970,34 @@ │ │ │ │ asrs r3, r3, #4 │ │ │ │ strb.w r3, [r2, #224] @ 0xe0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r0, [r7, r3] │ │ │ │ + ldr r7, [pc, #384] @ (314028 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [pc, #28] @ (313ecc ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r1, [r2, #224] @ 0xe0 │ │ │ │ and.w r1, r1, #31 │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ str.w r3, [r2, #220] @ 0xdc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r4, [r2, r3] │ │ │ │ + ldr r7, [pc, #240] @ (313fc0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (313ed8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ @ instruction: 0xf0c60079 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (313f50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -205999,25 +206006,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (313f58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #512 @ 0x200 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (313f5c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (313f60 ) │ │ │ │ add.w r4, r4, #528 @ 0x210 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #68] @ (313f64 ) │ │ │ │ ldr r2, [pc, #68] @ (313f68 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (313f6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #68] @ (313f70 ) │ │ │ │ @@ -206032,24 +206039,24 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldr r6, [pc, #992] @ (314334 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #1000] @ (314340 ) │ │ │ │ + ldr r6, [pc, #392] @ (3140e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r2, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #16 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r3, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ orn r0, r6, #121 @ 0x79 │ │ │ │ @@ -206068,33 +206075,33 @@ │ │ │ │ ldr r1, [pc, #56] @ (313fd0 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #30 │ │ │ │ add.w ip, ip, #544 @ 0x220 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #1 │ │ │ │ itt eq │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #952] @ (314384 ) │ │ │ │ + ldr r6, [pc, #344] @ (314124 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r1, #250 @ 0xfa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #712] @ (3142ac ) │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -206338,25 +206345,25 @@ │ │ │ │ movs r5, #0 │ │ │ │ b.n 314252 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #320] @ (3143f0 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #440] @ (314470 ) │ │ │ │ + ldr r4, [pc, #856] @ (314610 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [pc, #264] @ (3143c4 ) │ │ │ │ + ldr r4, [pc, #680] @ (314564 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #936] @ (314668 ) │ │ │ │ + ldr r4, [pc, #328] @ (314408 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #760] @ (3145bc ) │ │ │ │ + ldr r4, [pc, #152] @ (31435c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #432] @ (314478 ) │ │ │ │ + ldr r3, [pc, #848] @ (314618 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #232] @ (3143b4 ) │ │ │ │ + ldr r3, [pc, #648] @ (314554 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (3145e0 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -206540,27 +206547,27 @@ │ │ │ │ ldr r1, [pc, #328] @ (314610 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #552] @ (3146f8 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ @ instruction: 0xfa85ffff │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #74 @ 0x4a │ │ │ │ + movs r5, #178 @ 0xb2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + movs r5, #158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r3, #244] @ 0xf4 │ │ │ │ cbnz r2, 31452e │ │ │ │ ldr.w ip, [r3, #240] @ 0xf0 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 314552 │ │ │ │ @@ -206621,15 +206628,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #168] @ (314644 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r7, #544 @ 0x220 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r6, r0 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #220] @ 0xdc │ │ │ │ str.w r5, [r0, #140] @ 0x8c │ │ │ │ bl 3144f0 │ │ │ │ @@ -206664,19 +206671,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #928] @ (3149e0 ) │ │ │ │ + ldr r0, [pc, #320] @ (314780 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #146 @ 0x92 │ │ │ │ + movs r3, #250 @ 0xfa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #884] @ 3149cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -206685,15 +206692,15 @@ │ │ │ │ ldr r1, [pc, #880] @ (3149d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #544 @ 0x220 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ it gt │ │ │ │ movgt r0, #1 │ │ │ │ bgt.n 314690 │ │ │ │ adds r2, r0, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -206855,15 +206862,15 @@ │ │ │ │ ldr r2, [pc, #408] @ (3149e0 ) │ │ │ │ ldr r1, [pc, #412] @ (3149e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 314584 │ │ │ │ b.n 31468e │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ strb.w r3, [r0, #208] @ 0xd0 │ │ │ │ b.n 31468e │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -206970,27 +206977,27 @@ │ │ │ │ bl 313fd4 │ │ │ │ b.n 31468e │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r2, #181] @ 0xb5 │ │ │ │ bl 313fd4 │ │ │ │ b.n 31468e │ │ │ │ - ldr r1, [pc, #136] @ (314a58 ) │ │ │ │ + @ instruction: 0x478a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + subs r0, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bx lr │ │ │ │ + cmp sl, fp │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bxns r7 │ │ │ │ + cmp ip, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r1, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r1, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (314a50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -206999,15 +207006,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (314a58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #544 @ 0x220 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ bl 50f518 │ │ │ │ cbnz r0, 314a32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -207021,27 +207028,27 @@ │ │ │ │ add.w r4, r4, #596 @ 0x254 │ │ │ │ ldr r1, [pc, #36] @ (314a60 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 314584 │ │ │ │ - cmp ip, r0 │ │ │ │ + mvns r4, r5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + subs r2, r2, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r5, #4 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #228 @ 0xe4 │ │ │ │ + subs r4, r1, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -207098,30 +207105,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (314b2c ) │ │ │ │ add.w r2, ip, #544 @ 0x220 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #44] @ (314b30 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strd r5, r4, [r0, #144] @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add ip, r1 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + subs r6, r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00314b34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -207356,49 +207363,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (314dc4 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - subs r0, r2, #4 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r1, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r0, #6 │ │ │ │ + adds r4, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + adds r4, r5, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + adds r0, r0, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + adds r0, r0, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r1, #3 │ │ │ │ + adds r0, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r2, #6 │ │ │ │ + adds r6, r7, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + adds r6, r6, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + adds r2, r7, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (314dd4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ b.n 315258 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r1, [pc, #8] @ (314de4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ nop │ │ │ │ - bx r7 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (314dfc ) │ │ │ │ ldr r2, [pc, #20] @ (314e00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (314e04 ) │ │ │ │ @@ -207406,15 +207413,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r6, #80 @ 0x50 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -207426,15 +207433,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (314e94 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1008 @ 0x3f0 │ │ │ │ add r4, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #92] @ (314e98 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -207457,32 +207464,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 314e4c │ │ │ │ ldr r0, [pc, #44] @ (314ea4 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 314e4c │ │ │ │ - subs r0, r1, #4 │ │ │ │ + adds r0, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r6, r7 │ │ │ │ + tst r6, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + adds r2, r0, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #10 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #3 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (314f18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -207502,15 +207509,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (314f24 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [pc, #52] @ (314f20 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 314ece │ │ │ │ ldr r1, [pc, #44] @ (314f28 ) │ │ │ │ @@ -207521,27 +207528,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314ece │ │ │ │ ldr r0, [pc, #32] @ (314f2c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ subs r5, #128 @ 0x80 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + adds r4, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #84] @ (314f88 ) │ │ │ │ ldr r3, [pc, #88] @ (314f8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 314f4c │ │ │ │ @@ -207562,41 +207569,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (314f94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314f3e │ │ │ │ ldr r0, [pc, #48] @ (314f98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #44] @ (314f9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314f3e │ │ │ │ ldr r3, [pc, #28] @ (314f94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 314f3e │ │ │ │ ldr r0, [pc, #28] @ (314fa0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ subs r5, #8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #976] @ (315364 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, #2 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 315038 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207607,15 +207614,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (315044 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #112] @ (315048 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31500c │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -207646,32 +207653,32 @@ │ │ │ │ bpl.n 314fe0 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (315054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 314fe0 │ │ │ │ nop │ │ │ │ - tst r6, r4 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + subs r4, r1, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + subs r0, r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, #102 @ 0x66 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (3150fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -207680,34 +207687,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (315104 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #132] @ (315108 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (31510c ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (315110 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #100] @ (315114 ) │ │ │ │ ldr r2, [pc, #100] @ (315118 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (31511c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -207733,23 +207740,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adcs r4, r6 │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r5, #0 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r4, #3 │ │ │ │ svc 90 @ 0x5a │ │ │ │ lsls r1, r7, #1 │ │ │ │ asrs r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207923,15 +207930,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -207963,31 +207970,31 @@ │ │ │ │ nop │ │ │ │ subs r2, #246 @ 0xf6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #138 @ 0x8a │ │ │ │ lsls r4, r5, #3 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + subs r6, #102 @ 0x66 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r5, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + subs r2, r1, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #0 │ │ │ │ + subs r0, r3, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + adds r0, r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r5, #10 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r4, r7 │ │ │ │ + adds r6, r1, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 3154ac │ │ │ │ sub sp, #28 │ │ │ │ @@ -208007,15 +208014,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #816 @ 0x330 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 315494 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 3153f6 │ │ │ │ @@ -208036,19 +208043,19 @@ │ │ │ │ cbz r1, 31540e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 31543c │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3153e2 │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -208057,15 +208064,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 31541a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ ldr r2, [pc, #108] @ (3154c0 ) │ │ │ │ ldr r3, [pc, #96] @ (3154b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -208095,33 +208102,33 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ blx 28b764 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r0, #158 @ 0x9e │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r0, r6 │ │ │ │ + asrs r0, r5, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r4, r2 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r2, r1 │ │ │ │ + adds r4, r7, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (3155bc ) │ │ │ │ @@ -208144,31 +208151,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 315592 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ ldr r0, [pc, #156] @ (3155c4 ) │ │ │ │ ldr r2, [pc, #156] @ (3155c8 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (3155cc ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 3155a4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 31554c │ │ │ │ @@ -208214,19 +208221,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 31555a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r3, #32 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, r5, r5 │ │ │ │ + asrs r0, r2, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + asrs r6, r5, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #206 @ 0xce │ │ │ │ lsls r4, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -208276,15 +208283,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (3156c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208294,47 +208301,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (3156d0 ) │ │ │ │ ldr r1, [pc, #80] @ (3156d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #64] @ (3156d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71fc28 │ │ │ │ + bl 71fa98 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (3156dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 315664 │ │ │ │ ldr r0, [pc, #32] @ (3156e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 315664 │ │ │ │ - adds r2, r2, r4 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r2, r0 │ │ │ │ + asrs r2, r7, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r5, r0 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + asrs r2, r0, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r1, r2 │ │ │ │ + asrs r0, r6, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -208352,47 +208359,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 31573a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 31573a │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 3157d6 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ ldr r0, [pc, #164] @ (3157f8 ) │ │ │ │ ldr r2, [pc, #168] @ (3157fc ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (315800 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 3157c2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 315776 │ │ │ │ @@ -208439,19 +208446,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 315744 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r5, #54 @ 0x36 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #142 @ 0x8e │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r3, #29 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208462,15 +208469,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (3158b4 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 3158b8 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 315898 │ │ │ │ ldr r3, [pc, #120] @ (3158bc ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -208507,27 +208514,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1362 @ 0x552 │ │ │ │ blx 28b764 │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r3, #20 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r4, #0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ (315980 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -208541,24 +208548,24 @@ │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 315968 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 71cf2c │ │ │ │ + bl 71cd9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 315968 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 315974 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 8952b4 │ │ │ │ + bl 895124 │ │ │ │ cmp r0, #8 │ │ │ │ bls.n 315974 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ sub.w r9, r0, #8 │ │ │ │ add.w r7, r6, #25 │ │ │ │ b.n 31594c │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ @@ -208599,15 +208606,15 @@ │ │ │ │ bl 3156e4 │ │ │ │ b.n 315960 │ │ │ │ nop │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -208639,15 +208646,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 315bf8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 71cf2c │ │ │ │ + bl 71cd9c │ │ │ │ cbz r0, 315a52 │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 315a7a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -208706,28 +208713,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 315b9c │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ ldr r2, [pc, #376] @ (315c24 ) │ │ │ │ ldr r1, [pc, #380] @ (315c28 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 315b88 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 315aca │ │ │ │ @@ -208753,27 +208760,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 315bbc │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ ldr r1, [pc, #268] @ (315c2c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 315bae │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 315b3e │ │ │ │ @@ -208794,15 +208801,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 315a10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -208855,35 +208862,35 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r1, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, #2 │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + asrs r0, r3, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #230 @ 0xe6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -208908,15 +208915,15 @@ │ │ │ │ cbz r1, 315c7c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 315cc4 │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 315ccc │ │ │ │ ldr r3, [pc, #248] @ (315d88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -208983,72 +208990,72 @@ │ │ │ │ b.n 315c9c │ │ │ │ ldr r1, [pc, #116] @ (315da0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 315cda │ │ │ │ ldr r0, [pc, #112] @ (315da4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 315c96 │ │ │ │ bl 50f068 │ │ │ │ b.n 315d24 │ │ │ │ ldr r1, [pc, #100] @ (315da8 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (315dac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 315c96 │ │ │ │ ldr r3, [pc, #88] @ (315db0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 315ce4 │ │ │ │ ldr r3, [pc, #36] @ (315d88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 315ce4 │ │ │ │ ldr r0, [pc, #72] @ (315db4 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 315ce4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #220 @ 0xdc │ │ │ │ lsls r4, r5, #3 │ │ │ │ cmp r7, #218 @ 0xda │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ lsls r4, r5, #3 │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #12 │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r5, #30 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r5, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r3, #4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r5, #10 │ │ │ │ + asrs r6, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (315f68 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -209067,20 +209074,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 71cf2c │ │ │ │ + bl 71cd9c │ │ │ │ cbnz r0, 315e38 │ │ │ │ ldr r2, [pc, #368] @ (315f80 ) │ │ │ │ ldr r3, [pc, #356] @ (315f74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -209109,29 +209116,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 721604 │ │ │ │ + bl 721474 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 315f1a │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 315e7e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 315f2a │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 315e4a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 315e4a │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -209153,15 +209160,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 8952b4 │ │ │ │ + bl 895124 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 28b74c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -209176,15 +209183,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 314dd8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 721604 │ │ │ │ + bl 721474 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 315e72 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 315e0c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -209202,45 +209209,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (315f94 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 315e44 │ │ │ │ ldr r0, [pc, #72] @ (315f98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 315e44 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r4, #20 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r6, #76 @ 0x4c │ │ │ │ lsls r4, r5, #3 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #80 @ 0x50 │ │ │ │ + adds r4, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #5 │ │ │ │ + lsrs r2, r5, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1784] @ 3166a8 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -209311,15 +209318,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 31609a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 316260 │ │ │ │ ldr.w r3, [pc, #1616] @ 3166d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 3162ea │ │ │ │ @@ -209363,28 +209370,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 3162e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ b.n 31608a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -209466,15 +209473,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 316370 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 316396 │ │ │ │ ldr.w r3, [pc, #1216] @ 3166d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 316436 │ │ │ │ @@ -209522,15 +209529,15 @@ │ │ │ │ bpl.w 3160b0 │ │ │ │ mov r0, r1 │ │ │ │ bl 314d18 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1100] @ 3166e4 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 3160b8 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 316316 │ │ │ │ ldr.w r3, [pc, #1052] @ 3166d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209544,27 +209551,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 31630c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31630c │ │ │ │ ldr.w r0, [pc, #1044] @ 3166ec │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31630c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 3160fe │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1024] @ 3166f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31608a │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 316316 │ │ │ │ ldr r3, [pc, #972] @ (3166d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -209572,41 +209579,41 @@ │ │ │ │ bmi.n 3163ea │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 3160de │ │ │ │ ldr r0, [pc, #988] @ (3166f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 31621c │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 3163d8 │ │ │ │ ldr r3, [pc, #920] @ (3166d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 31621c │ │ │ │ ldr r1, [pc, #948] @ (3166f8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #948] @ (3166fc ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31621c │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 3161d0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 3161ca │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -209628,41 +209635,41 @@ │ │ │ │ bl 3155d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 3160de │ │ │ │ ldr r7, [pc, #848] @ (316700 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [pc, #844] @ (316704 ) │ │ │ │ ldr r2, [pc, #844] @ (316708 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #844] @ (31670c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 71fc28 │ │ │ │ + bl 71fa98 │ │ │ │ b.n 31621c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 316144 │ │ │ │ ldr r0, [pc, #816] @ (316710 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3162c0 │ │ │ │ ldr r0, [pc, #808] @ (316714 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31630c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 316498 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 316492 │ │ │ │ @@ -209691,45 +209698,45 @@ │ │ │ │ ldr r1, [pc, #744] @ (316720 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #744] @ (316724 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31621c │ │ │ │ ldr r3, [pc, #728] @ (316728 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31639e │ │ │ │ ldr r3, [pc, #632] @ (3166d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31639e │ │ │ │ ldr r0, [pc, #712] @ (31672c ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 31639e │ │ │ │ ldr r3, [pc, #704] @ (316730 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31614c │ │ │ │ ldr r3, [pc, #596] @ (3166d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31614c │ │ │ │ ldr r0, [pc, #684] @ (316734 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 31614c │ │ │ │ ldr r7, [pc, #676] @ (316738 ) │ │ │ │ add r7, pc │ │ │ │ b.n 316406 │ │ │ │ ldr r3, [pc, #672] @ (31673c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209740,15 +209747,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3163fa │ │ │ │ ldr r0, [pc, #656] @ (316740 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3163fa │ │ │ │ ldr r2, [pc, #648] @ (316744 ) │ │ │ │ ldr r3, [pc, #496] @ (3166ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -209776,30 +209783,30 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 316538 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 316546 │ │ │ │ ldr r3, [pc, #436] @ (3166d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 316646 │ │ │ │ ldr r1, [pc, #544] @ (316748 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #544] @ (31674c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 316646 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -209821,15 +209828,15 @@ │ │ │ │ bne.n 316658 │ │ │ │ adds r4, r3, #4 │ │ │ │ bcs.n 316658 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 8952b4 │ │ │ │ + bl 895124 │ │ │ │ cmp r0, r4 │ │ │ │ bcc.n 316658 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 28b91c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -209882,153 +209889,153 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ b.n 3160de │ │ │ │ ldr r0, [pc, #280] @ (316754 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 28ba8c │ │ │ │ b.n 3160de │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 8952b4 │ │ │ │ + bl 895124 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ (316758 ) │ │ │ │ mov.w r2, r8, lsl #5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 316646 │ │ │ │ ldr r3, [pc, #228] @ (31675c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3165b0 │ │ │ │ ldr r3, [pc, #80] @ (3166d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3165b0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3165b0 │ │ │ │ ldr r0, [pc, #204] @ (316760 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 316648 │ │ │ │ cmp r4, #134 @ 0x86 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ - adds r5, #32 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r0, #58 @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r0, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r0, #40 @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #156 @ 0x9c │ │ │ │ + adds r2, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r1, #250 @ 0xfa │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r1, #12] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #24 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r5, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + lsrs r4, r0, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r5, #4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r5, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #38 @ 0x26 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r1, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r2, #20 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bl 3e471a │ │ │ │ - adds r1, #4 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #23 │ │ │ │ + lsrs r0, r1, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bl 56473a │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r6, #16 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r6, #11 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r5, #12 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (316900 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -210037,25 +210044,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (316908 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #376] @ (31690c ) │ │ │ │ mov.w r3, #1320 @ 0x528 │ │ │ │ ldr r1, [pc, #376] @ (316910 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r9, [pc, #360] @ 316914 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 5421dc │ │ │ │ ldr r3, [pc, #348] @ (316918 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -210108,15 +210115,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 314dd8 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 3168b2 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 3168c4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 879080 │ │ │ │ + bl 878ef0 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -210127,27 +210134,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 879080 │ │ │ │ + bl 878ef0 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 71e6e0 │ │ │ │ + bl 71e550 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 71e6e0 │ │ │ │ + bl 71e550 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 71e6e0 │ │ │ │ + bl 71e550 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 71e6e0 │ │ │ │ + bl 71e550 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71f160 │ │ │ │ + b.w 71efd0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 50d79c │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 316844 │ │ │ │ @@ -210168,41 +210175,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3167c8 │ │ │ │ ldr r0, [pc, #60] @ (316934 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3167c8 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r0, #206 @ 0xce │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r3, #28 │ │ │ │ + lsls r0, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r7, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r4, #22 │ │ │ │ + lsls r4, r1, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #130 @ 0x82 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 7, APSR_nzcv, cr5, cr15, {7} │ │ │ │ stcl 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -210230,25 +210237,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1030 @ 0x406 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #652] @ (316c24 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (316c28 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (316c2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -210289,51 +210296,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 28b91c │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71f1b8 │ │ │ │ + bl 71f028 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (316c34 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 71e668 │ │ │ │ + bl 71e4d8 │ │ │ │ ldr r2, [pc, #456] @ (316c38 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e668 │ │ │ │ + bl 71e4d8 │ │ │ │ ldr r2, [pc, #444] @ (316c3c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e668 │ │ │ │ + bl 71e4d8 │ │ │ │ ldr r2, [pc, #432] @ (316c40 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e668 │ │ │ │ + bl 71e4d8 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -210362,33 +210369,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1097 @ 0x449 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r8 │ │ │ │ bl 316764 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 316b4e │ │ │ │ ldr r3, [pc, #292] @ (316c50 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (316c54 ) │ │ │ │ ldr r1, [pc, #296] @ (316c58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #268] @ (316c5c ) │ │ │ │ ldr r3, [pc, #192] @ (316c14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -210408,125 +210415,122 @@ │ │ │ │ ldr r1, [pc, #232] @ (316c68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1039 @ 0x40f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 316b46 │ │ │ │ ldr r3, [pc, #208] @ (316c6c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (316c70 ) │ │ │ │ ldr r1, [pc, #212] @ (316c74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1045 @ 0x415 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 316b46 │ │ │ │ ldr r3, [pc, #188] @ (316c78 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3169c8 │ │ │ │ ldr r3, [pc, #180] @ (316c7c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3169c8 │ │ │ │ ldr r0, [pc, #168] @ (316c80 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3169c8 │ │ │ │ ldr r1, [pc, #160] @ (316c84 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (316c88 ) │ │ │ │ ldr r3, [pc, #164] @ (316c8c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (316c90 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ mov.w r2, #1104 @ 0x450 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 316b18 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (316cc0 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + movs r6, #232 @ 0xe8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #14 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 31668e │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 31649a │ │ │ │ vsubw.u , , d31 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #180 @ 0xb4 │ │ │ │ + movs r5, #28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsls r2, r3, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, #234 @ 0xea │ │ │ │ lsls r4, r5, #3 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsls r6, r1, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + movs r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ + vshr.u32 q8, , #24 │ │ │ │ str r0, [r4, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r4, r6, #4 │ │ │ │ + lsls r4, r2, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + vshr.u16 q0, , #4 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r6, #4 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + vshr.u16 q0, , #8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (316d60 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #184] @ (316d64 ) │ │ │ │ @@ -210536,35 +210540,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ mov.w r3, #772 @ 0x304 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (316d6c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #168] @ (316d70 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 316d3e │ │ │ │ mov r0, r5 │ │ │ │ - bl 71cf2c │ │ │ │ + bl 71cd9c │ │ │ │ cbnz r0, 316cf0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 721604 │ │ │ │ + bl 721474 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 316d32 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 28b74c │ │ │ │ mov r3, r0 │ │ │ │ @@ -210574,15 +210578,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 721604 │ │ │ │ + bl 721474 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 316d02 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 315f9c │ │ │ │ @@ -210596,31 +210600,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 316cd2 │ │ │ │ ldr r0, [pc, #40] @ (316d7c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 316cd2 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + mrc2 0, 6, r0, cr10, cr9, {2} │ │ │ │ + mcr2 0, 7, r0, cr14, cr9, {2} │ │ │ │ subs r4, r6, #5 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #29 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (316f10 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -210639,20 +210641,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 71cf2c │ │ │ │ + bl 71cd9c │ │ │ │ cbnz r0, 316e00 │ │ │ │ ldr r2, [pc, #336] @ (316f28 ) │ │ │ │ ldr r3, [pc, #324] @ (316f1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -210681,29 +210683,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 721604 │ │ │ │ + bl 721474 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 316ed0 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 316e46 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 316ec8 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 316e12 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 316e12 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -210724,15 +210726,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 8952b4 │ │ │ │ + bl 895124 │ │ │ │ adds r0, #24 │ │ │ │ blx 28b74c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 316f08 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -210763,42 +210765,42 @@ │ │ │ │ ldr r3, [pc, #76] @ (316f3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 316e0c │ │ │ │ ldr r0, [pc, #68] @ (316f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 316e0c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r0, r3, #2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - vqadd.u64 q8, q6, │ │ │ │ + stc2l 0, cr0, [r4, #356]! @ 0x164 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u16 q0, , #14 │ │ │ │ + ldc2l 0, cr0, [sl, #356]! @ 0x164 │ │ │ │ subs r4, r0, #2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r4, r4, #1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r4, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (316f70 ) │ │ │ │ add r0, pc │ │ │ │ @@ -210810,19 +210812,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c7fc │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r7, #1 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfa38005e │ │ │ │ + strh.w r0, [r0, #94] @ 0x5e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #104] @ (316ffc ) │ │ │ │ @@ -210830,58 +210832,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (317000 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (317004 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #92] @ (317008 ) │ │ │ │ ldr r1, [pc, #96] @ (31700c ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (317010 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f40c │ │ │ │ + b.w 72f27c │ │ │ │ nop │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r1, #23 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #22 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + adds r4, r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (3170ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210890,41 +210892,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (3170b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (3170b8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (3170bc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #100] @ (3170c0 ) │ │ │ │ ldr r1, [pc, #104] @ (3170c4 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #88] @ (3170c8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #80] @ (3170cc ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (3170d0 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -210936,31 +210938,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r2, #56 @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + adds r2, r5, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, #56] @ 0x38 │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #20 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #21 │ │ │ │ + lsls r0, r0, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 3171b0 │ │ │ │ + bne.n 317080 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r1, #3] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -210969,31 +210971,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (317120 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #36] @ (317124 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71f168 │ │ │ │ - movs r3, #14 │ │ │ │ + b.w 71efd8 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r7, #17 │ │ │ │ + lsls r0, r4, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2 0, cr0, [ip], #-356 @ 0xfffffe9c │ │ │ │ + @ instruction: 0xfaa40059 │ │ │ │ │ │ │ │ 00317128 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -211032,15 +211034,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e7208 │ │ │ │ + bl 7e7078 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 3172ea │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 3172a4 │ │ │ │ @@ -211050,15 +211052,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 31731a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 781b08 │ │ │ │ + bl 781978 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 317160 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -211088,69 +211090,69 @@ │ │ │ │ beq.n 317160 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 7e47dc │ │ │ │ + bl 7e464c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 317262 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 3171f8 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7e737c │ │ │ │ + bl 7e71ec │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3171f8 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 72fee0 │ │ │ │ + bl 72fd50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7818e4 │ │ │ │ + bl 781754 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #184] @ (31733c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (317340 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (317344 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ b.n 317166 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 72fee0 │ │ │ │ + bl 72fd50 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7818e4 │ │ │ │ + bl 781754 │ │ │ │ ldr r3, [pc, #132] @ (317348 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (31734c ) │ │ │ │ ldr r3, [pc, #128] @ (317350 ) │ │ │ │ @@ -211160,34 +211162,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 317166 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 7818e4 │ │ │ │ + bl 781754 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (317354 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (317358 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (31735c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ b.n 317166 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (317360 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (317364 ) │ │ │ │ ldr r0, [pc, #68] @ (317368 ) │ │ │ │ add r3, pc │ │ │ │ @@ -211198,37 +211200,37 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r3 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r4, r1, r3 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r1, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r6, #12 │ │ │ │ + lsls r4, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r6, #11 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + subs r2, r5, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + subs r6, r2, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r3, #12 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0031736c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -211258,29 +211260,29 @@ │ │ │ │ cbnz r5, 3173b4 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 31743c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 317474 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 3174f8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 317518 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 3173ec │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 317532 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (317570 ) │ │ │ │ ldr r3, [pc, #376] @ (31756c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -211296,15 +211298,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 317562 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 78487c │ │ │ │ + bl 7846ec │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3174e8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3173b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3173ae │ │ │ │ @@ -211318,46 +211320,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (31757c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ b.n 3173ee │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3173b4 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3173c4 │ │ │ │ ldr r3, [pc, #264] @ (317580 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (317584 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (317588 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 317454 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 78487c │ │ │ │ + bl 7846ec │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 781b08 │ │ │ │ + bl 781978 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 3174da │ │ │ │ cbnz r5, 3174ae │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 317556 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -211400,39 +211402,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (317594 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 317454 │ │ │ │ ldr r3, [pc, #124] @ (317598 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (31759c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (3175a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 317454 │ │ │ │ ldr r3, [pc, #112] @ (3175a4 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (3175a8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (3175ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 317454 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3174ae │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -211442,44 +211444,39 @@ │ │ │ │ nop │ │ │ │ adds r2, r7, r2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r1, r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - movs r0, #10 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r1, #9 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + vshr.u16 q8, , #4 │ │ │ │ + subs r2, r7, #0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r1, #9 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r4, r7, #4 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r1, #5 │ │ │ │ + vshr.u32 q0, , #28 │ │ │ │ + adds r4, r6, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #2 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + vqadd.u16 q0, q7, │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #2 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r2, #4 │ │ │ │ + vqadd.u8 q0, q0, │ │ │ │ + adds r4, r7, #5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ + lsls r6, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ + mcr2 0, 7, r0, cr6, cr9, {2} │ │ │ │ │ │ │ │ 003175b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -211501,49 +211498,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 781ec8 │ │ │ │ + bl 781d38 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 31765c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 317614 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 317614 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 317690 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7833e4 │ │ │ │ + bl 783254 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 317680 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 317670 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7833ec │ │ │ │ + bl 78325c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7831a4 │ │ │ │ + bl 783014 │ │ │ │ mov r0, r6 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 77c638 │ │ │ │ + bl 77c4a8 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -211554,22 +211551,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 783200 │ │ │ │ + bl 783070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 317620 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 783200 │ │ │ │ + bl 783070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 31761a │ │ │ │ blx 28d9e0 │ │ │ │ │ │ │ │ 00317694 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -211622,27 +211619,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31772e │ │ │ │ ldr r3, [pc, #148] @ (3177a8 ) │ │ │ │ ldr r2, [pc, #148] @ (3177ac ) │ │ │ │ ldr r1, [pc, #152] @ (3177b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -211677,32 +211674,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31772e │ │ │ │ nop │ │ │ │ - adds r0, r3, #5 │ │ │ │ + subs r0, r0, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - mcr2 0, 6, r0, cr0, cr9, {2} │ │ │ │ - adds r0, r7, #4 │ │ │ │ + vqadd.u16 q8, q4, │ │ │ │ + stc2 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - mrc2 0, 4, r0, cr14, cr9, {2} │ │ │ │ - adds r6, r1, #3 │ │ │ │ + mrc2 0, 7, r0, cr10, cr9, {2} │ │ │ │ + stc2 0, cr0, [r6, #-356] @ 0xfffffe9c │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - mrc2 0, 1, r0, cr4, cr9, {2} │ │ │ │ + mrc2 0, 5, r0, cr0, cr9, {2} │ │ │ │ + ldc2 0, cr0, [ip], {89} @ 0x59 │ │ │ │ │ │ │ │ 003177c0 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 3178a2 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ @@ -211878,25 +211872,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28d5b4 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 7e737c │ │ │ │ + bl 7e71ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 317a50 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 317a50 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -211911,15 +211905,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 317a4a │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 317a7e │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 317a20 │ │ │ │ @@ -211962,15 +211956,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 317a9a │ │ │ │ ldr r0, [pc, #44] @ (317ae4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 317a9a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r1, #10 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #9 │ │ │ │ @@ -211979,15 +211973,15 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r0, #-356] @ 0xfffffe9c │ │ │ │ + @ instruction: 0xfbb80059 │ │ │ │ │ │ │ │ 00317ae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -212007,15 +212001,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 7848f0 │ │ │ │ + bl 784760 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 317bb0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -212065,15 +212059,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (317d44 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 317b4e │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 317998 │ │ │ │ adds r0, #1 │ │ │ │ @@ -212088,15 +212082,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 317b3e │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -212144,15 +212138,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 317b40 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -212212,15 +212206,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5, #3 │ │ │ │ lsls r4, r5, #3 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], {89} @ 0x59 │ │ │ │ + @ instruction: 0xfafc0059 │ │ │ │ │ │ │ │ 00317d48 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ movls r1, #1 │ │ │ │ @@ -212240,15 +212234,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (317d88 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ cbz r4, 317de6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212268,15 +212262,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e7870 │ │ │ │ + bl 7e76e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 317df0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -212285,17 +212279,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 28be00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (317e08 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87f79c │ │ │ │ + b.w 87f60c │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa720059 │ │ │ │ + ldr.w r0, [sl, #89] @ 0x59 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (317e6c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1064] @ 0x428 │ │ │ │ @@ -212322,52 +212316,52 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 317e36 │ │ │ │ ldr r0, [pc, #28] @ (317e7c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 317e36 │ │ │ │ nop │ │ │ │ lsrs r4, r2, #24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa260059 │ │ │ │ + strb.w r0, [lr, #89] @ 0x59 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (317ee4 ) │ │ │ │ ldr r2, [pc, #84] @ (317ee8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (317eec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #72] @ (317ef0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #68] @ (317ef4 ) │ │ │ │ ldr r1, [pc, #68] @ (317ef8 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #56] @ (317efc ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -212375,19 +212369,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -212557,15 +212551,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (318100 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 317ffe │ │ │ │ ldr r0, [pc, #92] @ (318104 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 317fbc │ │ │ │ ldr r0, [pc, #72] @ (3180fc ) │ │ │ │ @@ -212578,35 +212572,35 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (318108 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 317fbc │ │ │ │ lsrs r6, r2, #19 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vst4.16 {d16-d19}, [r4 :64], r9 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + @ instruction: 0xf7ac0059 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vld4.16 {d0-d3}, [lr :64], r9 │ │ │ │ + @ instruction: 0xf7960059 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [ip, #89] @ 0x59 │ │ │ │ + @ instruction: 0xf7240059 │ │ │ │ str r0, [r7, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [ip, r9, lsl #1] │ │ │ │ + @ instruction: 0xf6940059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -212634,15 +212628,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 3181e6 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3183c6 │ │ │ │ @@ -212662,15 +212656,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (31846c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 531974 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 318200 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #692] @ (318470 ) │ │ │ │ ldr r3, [pc, #668] @ (31845c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -212688,46 +212682,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (318478 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3181b2 │ │ │ │ mov r0, r9 │ │ │ │ bl 5300c4 │ │ │ │ ldr r2, [pc, #628] @ (31847c ) │ │ │ │ ldr r1, [pc, #628] @ (318480 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33965c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3183fa │ │ │ │ - bl 7832e4 │ │ │ │ + bl 783154 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31841a │ │ │ │ vldr d7, [pc, #508] @ 318448 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781ec8 │ │ │ │ + bl 781d38 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3181b2 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 31827a │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -212743,29 +212737,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 318414 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 318400 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -212825,43 +212819,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 28df90 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 3181ba │ │ │ │ ldr r2, [pc, #188] @ (318484 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (318488 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3181b2 │ │ │ │ ldr r2, [pc, #168] @ (31848c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (318490 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3181b2 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 31827a │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 3182d4 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 3182b4 │ │ │ │ @@ -212874,15 +212868,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (31849c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 574538 │ │ │ │ b.n 3181b2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -212893,37 +212887,37 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (318508 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #12 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb.w r0, [r6, #89] @ 0x59 │ │ │ │ - ldr.w r0, [r8, r9, lsl #1] │ │ │ │ + @ instruction: 0xf6ee0059 │ │ │ │ + movt r0, #2137 @ 0x859 │ │ │ │ add r7, sp, #280 @ 0x118 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r6, r7, #9 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strb.w r0, [r8, r9, lsl #1] │ │ │ │ - @ instruction: 0xf7ec0059 │ │ │ │ - revsh r6, r1 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - revsh r4, r4 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf65c0059 │ │ │ │ - addw r0, ip, #2137 @ 0x859 │ │ │ │ - @ instruction: 0xf6720059 │ │ │ │ - @ instruction: 0xf5f20059 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + @ instruction: 0xf6700059 │ │ │ │ + @ instruction: 0xf6540059 │ │ │ │ + cbnz r6, 31848c │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + cbnz r4, 318496 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + @ instruction: 0xf4c40059 │ │ │ │ + orns r0, r4, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf4da0059 │ │ │ │ + orrs.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r2, r6] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 318590 │ │ │ │ @@ -212981,15 +212975,15 @@ │ │ │ │ bpl.n 3184fc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (3185a0 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3184fc │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 3184f0 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -213023,21 +213017,21 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53c0059 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + usat r0, #25, r4, asr #1 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bic.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + @ instruction: 0xf2940059 │ │ │ │ + lsrs r6, r2, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ands.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf27e0059 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (318640 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (318644 ) │ │ │ │ @@ -213046,15 +213040,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (31864c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #112] @ (318650 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31861e │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -213083,29 +213077,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3185e8 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (31865c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3185e8 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf3e00059 │ │ │ │ - @ instruction: 0xf3fa0059 │ │ │ │ + movw r0, #32857 @ 0x8059 │ │ │ │ + @ instruction: 0xf2620059 │ │ │ │ lsls r4, r4, #25 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r4, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf2ec0059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w fp, [pc, #1812] @ 318d8c │ │ │ │ @@ -213163,15 +213157,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 318878 │ │ │ │ ldr.w r0, [pc, #1656] @ 318d9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 31886c │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 31882a │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 318b78 │ │ │ │ @@ -213287,15 +213281,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 318da4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 318814 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 318c14 │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -213460,15 +213454,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 318a4a │ │ │ │ ldr r0, [pc, #764] @ (318dac ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 318a4a │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 3188ba │ │ │ │ mov ip, r2 │ │ │ │ ble.w 3188ba │ │ │ │ @@ -213527,15 +213521,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 318878 │ │ │ │ ldr r0, [pc, #592] @ (318db4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 31886c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -213613,15 +213607,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 318878 │ │ │ │ ldr r0, [pc, #356] @ (318db8 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 31886c │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (318d90 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -213636,15 +213630,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 318944 │ │ │ │ ldr r0, [pc, #308] @ (318dc0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 318944 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 3187fc │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 3188ba │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -213663,15 +213657,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 318878 │ │ │ │ ldr r0, [pc, #236] @ (318dc8 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 31886c │ │ │ │ ldr r3, [pc, #216] @ (318dc4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -213680,15 +213674,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 318a4a │ │ │ │ ldr r0, [pc, #200] @ (318dcc ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 318a4a │ │ │ │ ldr r0, [pc, #152] @ (318db0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -213698,15 +213692,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 318992 │ │ │ │ ldr r0, [pc, #156] @ (318dd0 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 318992 │ │ │ │ ldr r2, [pc, #80] @ (318d90 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 31886c │ │ │ │ @@ -213720,15 +213714,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 318846 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (318dd8 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 318846 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 3188b4 │ │ │ │ mov r6, r7 │ │ │ │ @@ -213738,36 +213732,36 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3e80059 │ │ │ │ + @ instruction: 0xf2500059 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b00059 │ │ │ │ + @ instruction: 0xf2180059 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0be0059 │ │ │ │ + vqadd.s32 q0, q3, │ │ │ │ ldrb r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r8, #89 @ 0x59 │ │ │ │ - vqadd.s16 q0, q6, │ │ │ │ + mcr 0, 5, r0, cr0, cr9, {2} │ │ │ │ + stc 0, cr0, [r4, #356] @ 0x164 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 q8, q0, │ │ │ │ + ldc 0, cr0, [r8, #356]! @ 0x164 │ │ │ │ ldr r0, [pc, #640] @ (319048 ) │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 2, r0, cr8, cr9, {2} │ │ │ │ - mcr 0, 1, r0, cr14, cr9, {2} │ │ │ │ - mcr 0, 3, r0, cr12, cr9, {2} │ │ │ │ + stcl 0, cr0, [r0], {89} @ 0x59 │ │ │ │ + ldc 0, cr0, [r6], {89} @ 0x59 │ │ │ │ + ldcl 0, cr0, [r4], {89} @ 0x59 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6, #-356]! @ 0xfffffe9c │ │ │ │ + rsb r0, lr, r9, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r5, [pc, #2252] @ 3196c0 │ │ │ │ @@ -213907,15 +213901,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 3196d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 318e3a │ │ │ │ b.n 318e48 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 319128 │ │ │ │ @@ -213992,15 +213986,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 318fda │ │ │ │ ldr.w r2, [pc, #1592] @ 3196d8 │ │ │ │ ldr.w r0, [pc, #1592] @ 3196dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318fda │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 319294 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -214028,15 +214022,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 318eb8 │ │ │ │ ldr.w r2, [pc, #1480] @ 3196e0 │ │ │ │ ldr.w r0, [pc, #1480] @ 3196e4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 318eb8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 319506 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -214061,15 +214055,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 3196c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 318ea4 │ │ │ │ ldr.w r0, [pc, #1388] @ 3196f0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 318ea4 │ │ │ │ ldr.w r2, [pc, #1336] @ 3196c8 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -214095,15 +214089,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 319164 │ │ │ │ ldr.w r2, [pc, #1296] @ 3196f4 │ │ │ │ ldr.w r0, [pc, #1296] @ 3196f8 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318e9e │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 319280 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 319280 │ │ │ │ @@ -214123,15 +214117,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 319164 │ │ │ │ ldr.w r2, [pc, #1220] @ 3196fc │ │ │ │ ldr.w r0, [pc, #1220] @ 319700 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318e9e │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 318e88 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -214188,15 +214182,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 319708 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 318e96 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318fda │ │ │ │ ldr r3, [pc, #948] @ (3196d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -214208,15 +214202,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 318fda │ │ │ │ ldr r2, [pc, #980] @ (31970c ) │ │ │ │ ldr r0, [pc, #984] @ (319710 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318fda │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 319534 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -214259,15 +214253,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 319164 │ │ │ │ ldr r2, [pc, #832] @ (319714 ) │ │ │ │ ldr r0, [pc, #836] @ (319718 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318e9e │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -214307,15 +214301,15 @@ │ │ │ │ beq.w 3191a0 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 3191a0 │ │ │ │ ldr r0, [pc, #712] @ (31971c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3191a0 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 28d5b4 │ │ │ │ @@ -214334,15 +214328,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 319032 │ │ │ │ ldr r0, [pc, #644] @ (319724 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 319032 │ │ │ │ ldr r2, [pc, #548] @ (3196d4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31925e │ │ │ │ @@ -214353,15 +214347,15 @@ │ │ │ │ bpl.w 31925e │ │ │ │ ldr r2, [pc, #608] @ (319728 ) │ │ │ │ ldr r0, [pc, #608] @ (31972c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 31925e │ │ │ │ ldr r3, [pc, #500] @ (3196d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3190d8 │ │ │ │ @@ -214371,15 +214365,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3190d8 │ │ │ │ ldr r2, [pc, #568] @ (319730 ) │ │ │ │ ldr r0, [pc, #572] @ (319734 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3190d8 │ │ │ │ ldr r3, [pc, #460] @ (3196d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319132 │ │ │ │ ldr r3, [pc, #436] @ (3196c8 ) │ │ │ │ @@ -214388,15 +214382,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 319132 │ │ │ │ ldr r2, [pc, #536] @ (319738 ) │ │ │ │ ldr r0, [pc, #536] @ (31973c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 319132 │ │ │ │ ldr r3, [pc, #412] @ (3196d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319354 │ │ │ │ @@ -214406,15 +214400,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 319354 │ │ │ │ ldr r2, [pc, #496] @ (319740 ) │ │ │ │ ldr r0, [pc, #500] @ (319744 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 319354 │ │ │ │ ldr r3, [pc, #372] @ (3196d4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 319576 │ │ │ │ ldr r3, [pc, #348] @ (3196c8 ) │ │ │ │ @@ -214435,15 +214429,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 319416 │ │ │ │ ldr r2, [pc, #432] @ (319748 ) │ │ │ │ ldr r0, [pc, #436] @ (31974c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 319416 │ │ │ │ ldr r2, [pc, #424] @ (319750 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31937c │ │ │ │ ldr r2, [pc, #276] @ (3196c8 ) │ │ │ │ @@ -214452,15 +214446,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 31937c │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (319754 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31937c │ │ │ │ ldr r3, [pc, #256] @ (3196d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318fda │ │ │ │ ldr r3, [pc, #232] @ (3196c8 ) │ │ │ │ @@ -214469,20 +214463,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 318fda │ │ │ │ ldr r2, [pc, #364] @ (319758 ) │ │ │ │ ldr r0, [pc, #364] @ (31975c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318fda │ │ │ │ ldr r0, [pc, #348] @ (319760 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 318e9e │ │ │ │ ldr r1, [pc, #328] @ (319764 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -214495,23 +214489,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3192a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (319768 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3192a4 │ │ │ │ ldr r2, [pc, #288] @ (31976c ) │ │ │ │ ldr r0, [pc, #288] @ (319770 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 318e9e │ │ │ │ ldr r3, [pc, #268] @ (319774 ) │ │ │ │ ldr r2, [pc, #268] @ (319778 ) │ │ │ │ @@ -214538,88 +214532,99 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 319164 │ │ │ │ ldr r2, [pc, #212] @ (319780 ) │ │ │ │ ldr r0, [pc, #216] @ (319784 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 318e9e │ │ │ │ cdp2 0, 4, cr0, cr4, cr11, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #224] @ (3197b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4, #-356] @ 0xfffffe9c │ │ │ │ + sbc.w r0, ip, r9, lsr #1 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl], {89} @ 0x59 │ │ │ │ - mrrc 0, 5, r0, r4, cr9 │ │ │ │ - stc 0, cr0, [sl, #-356] @ 0xfffffe9c │ │ │ │ - @ instruction: 0xebe00059 │ │ │ │ + @ instruction: 0xeb320059 │ │ │ │ + @ instruction: 0xeabc0059 │ │ │ │ + sbcs.w r0, r2, r9, lsr #1 │ │ │ │ + orr.w r0, r8, r9, lsr #1 │ │ │ │ strb r0, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ - @ instruction: 0xebfc0059 │ │ │ │ - adds.w r0, r6, r9, lsr #1 │ │ │ │ - rsbs r0, r0, r9, lsr #1 │ │ │ │ - @ instruction: 0xeac20059 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - ldc 0, cr0, [r2], {89} @ 0x59 │ │ │ │ - @ instruction: 0xe9ac0059 │ │ │ │ - strd r0, r0, [r2, #356] @ 0x164 │ │ │ │ - ldrd r0, r0, [ip, #356]! @ 0x164 │ │ │ │ + mrrc 0, 5, r0, r8, cr9 │ │ │ │ + orn r0, r4, r9, lsr #1 │ │ │ │ + ldrd r0, r0, [lr, #-356]! @ 0x164 │ │ │ │ + bics.w r0, r8, r9, lsr #1 │ │ │ │ stmdb sl!, {r0, r3, r4, r6} │ │ │ │ - eor.w r0, r0, r9, lsr #1 │ │ │ │ + movs r4, r3 │ │ │ │ + lsls r6, r5, #1 │ │ │ │ + orns r0, sl, r9, lsr #1 │ │ │ │ + @ instruction: 0xe8140059 │ │ │ │ + @ instruction: 0xe82a0059 │ │ │ │ + strd r0, r0, [r4], #-356 @ 0x164 │ │ │ │ + b.n 319640 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + strd r0, r0, [r8], #356 @ 0x164 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r6, r9, lsr #1 │ │ │ │ - stmdb r6!, {r0, r3, r4, r6} │ │ │ │ - @ instruction: 0xe8300059 │ │ │ │ - ldrd r0, r0, [ip, #-356]! @ 0x164 │ │ │ │ - @ instruction: 0xe8020059 │ │ │ │ - ldmia.w sl, {r0, r3, r4, r6} │ │ │ │ - b.n 3196f0 │ │ │ │ + strd r0, r0, [lr], #-356 @ 0x164 │ │ │ │ + b.n 319648 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 319460 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 3196fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strex r0, r0, [r8, #356] @ 0x164 │ │ │ │ - b.n 31969c │ │ │ │ + b.n 31940c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31971c │ │ │ │ + b.n 319540 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319614 │ │ │ │ + b.n 3193c0 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 3194a4 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 31936c │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 3193ec │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 3192e4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3195f4 │ │ │ │ + b.n 3192c4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3196e0 │ │ │ │ + b.n 3193b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319578 │ │ │ │ + b.n 319248 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 3195e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe8d60059 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8020059 │ │ │ │ - b.n 319594 │ │ │ │ + b.n 319440 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 319264 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 3191a4 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + stc2 0, cr0, [ip], #436 @ 0x1b4 │ │ │ │ + b.n 319490 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3194d4 │ │ │ │ + b.n 319b28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 4, cr0, cr4, cr13, {3} │ │ │ │ - @ instruction: 0xe8220059 │ │ │ │ - b.n 319e58 │ │ │ │ + b.n 31950c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe85c0059 │ │ │ │ - b.n 31942c │ │ │ │ + b.n 3190fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00319788 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214640,163 +214645,163 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3197e6 │ │ │ │ ldr r1, [pc, #264] @ (3198e8 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 338750 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3198ca │ │ │ │ ldr r1, [pc, #244] @ (3198ec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #236] @ (3198f0 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e0ec │ │ │ │ + bl 72df5c │ │ │ │ ldr r1, [pc, #224] @ (3198f4 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (3198f8 ) │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (3198fc ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (319900 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfcc │ │ │ │ + bl 72de3c │ │ │ │ ldr r1, [pc, #208] @ (319904 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #196] @ (319908 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #188] @ (31990c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #176] @ (319910 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #164] @ (319914 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e128 │ │ │ │ + bl 72df98 │ │ │ │ ldr r2, [pc, #156] @ (319918 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #140] @ (31991c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3399a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 3393a8 │ │ │ │ ldr r2, [pc, #108] @ (319920 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (319924 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733474 │ │ │ │ + b.w 7332e4 │ │ │ │ ldr r3, [pc, #92] @ (319928 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (31992c ) │ │ │ │ ldr r0, [pc, #92] @ (319930 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf4a000eb │ │ │ │ - b.n 319d10 │ │ │ │ + b.n 3199e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 319924 │ │ │ │ + bvs.n 3197f4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 319880 │ │ │ │ + b.n 319550 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319880 │ │ │ │ + b.n 319550 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 319954 │ │ │ │ + cbz r6, 31992e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #760 @ (adr r4, 319bf4 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 319994 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319868 │ │ │ │ + b.n 319538 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc2l 0, cr0, [r8], #-436 @ 0xfffffe4c │ │ │ │ - ldrsb r4, [r3, r3] │ │ │ │ + @ instruction: 0xfad0006d │ │ │ │ + strb r4, [r0, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 319840 │ │ │ │ + b.n 319510 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31982c │ │ │ │ + b.n 3194fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r6, #31 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 319aa4 ) │ │ │ │ + add r2, pc, #808 @ (adr r2, 319c44 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (3199d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 319b18 │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319b4c │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfbdc006d │ │ │ │ - b.n 319b44 │ │ │ │ + @ instruction: 0xfa44006d │ │ │ │ + svc 114 @ 0x72 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3196c0 │ │ │ │ + b.n 319390 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00319934 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -214823,44 +214828,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 3199c4 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87f5f8 │ │ │ │ + bl 87f468 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 882034 │ │ │ │ + bl 881ea4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 3199ec │ │ │ │ ldr r3, [pc, #120] @ (319a08 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (319a0c ) │ │ │ │ ldr r2, [pc, #124] @ (319a10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 781cb0 │ │ │ │ + bl 781b20 │ │ │ │ ldr r3, [pc, #100] @ (319a14 ) │ │ │ │ ldr r1, [pc, #104] @ (319a18 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3386e8 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87f610 │ │ │ │ + bl 87f480 │ │ │ │ ldr r2, [pc, #84] @ (319a1c ) │ │ │ │ ldr r3, [pc, #60] @ (319a04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -214872,38 +214877,38 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (319a20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf2dc00eb │ │ │ │ @ instruction: 0xf2d600eb │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb1c006d │ │ │ │ - tst r2, r5 │ │ │ │ + vst1.8 {d0[3]}, [r4]! │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adcs.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + ubfx r0, r2, #1, #25 │ │ │ │ ldr r5, [pc, #176] @ (319ac8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 319aac │ │ │ │ + bmi.n 31997c │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xf27400eb │ │ │ │ - b.n 319630 │ │ │ │ + b.n 319300 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (319a30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -214937,15 +214942,15 @@ │ │ │ │ cmp r7, ip │ │ │ │ sbcs.w fp, r9, lr │ │ │ │ bcs.n 319a6e │ │ │ │ subs r0, r7, r6 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r1, r9, r8 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ add r4, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214956,18 +214961,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (319ad8 ) │ │ │ │ ldr r0, [pc, #20] @ (319adc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ blx 28d9e0 │ │ │ │ - @ instruction: 0xfac2006d │ │ │ │ - b.n 319654 │ │ │ │ + vld4.16 {d0-d3}, [sl :128]! │ │ │ │ + b.n 319324 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319684 │ │ │ │ + b.n 319354 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -214985,15 +214990,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e7870 │ │ │ │ + bl 7e76e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 319b44 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215002,17 +215007,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 28be00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (319b5c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87f79c │ │ │ │ + b.w 87f60c │ │ │ │ nop │ │ │ │ - ble.n 319b9c │ │ │ │ + blt.n 319a6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215054,15 +215059,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #1296] @ 0x510 │ │ │ │ and.w r3, r3, #31 │ │ │ │ ldr.w r2, [r5, r1, lsl #2] │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r5, r1, lsl #2] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r2, [pc, #156] @ (319c88 ) │ │ │ │ ldr r3, [pc, #140] @ (319c7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -215070,15 +215075,15 @@ │ │ │ │ bne.n 319c74 │ │ │ │ movw r2, #50000 @ 0xc350 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldr.w r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, r3 │ │ │ │ blx 28d5b4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -215105,30 +215110,30 @@ │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #48] @ (319c94 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 319bae │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf0c400eb │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0ba00eb │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, lr, #235 @ 0xeb │ │ │ │ ldr r4, [r7, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 319538 │ │ │ │ + b.n 31a208 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ (319cfc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215136,44 +215141,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (319d04 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #72] @ (319d08 ) │ │ │ │ ldr r1, [pc, #72] @ (319d0c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #64] @ (319d10 ) │ │ │ │ ldr r1, [pc, #64] @ (319d14 ) │ │ │ │ movs r2, #21 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr.w r0, [r8, #109] @ 0x6d │ │ │ │ - movw r0, #8280 @ 0x2058 │ │ │ │ - subs r7, #10 │ │ │ │ + @ instruction: 0xf740006d │ │ │ │ + @ instruction: 0xf0aa0058 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -215190,16 +215195,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldr.w r0, [sl, sp, lsl #2] │ │ │ │ - bgt.n 319e18 │ │ │ │ + movt r0, #10349 @ 0x286d │ │ │ │ + bge.n 319ce8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (319d70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -215208,16 +215213,16 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #428 @ 0x1ac │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - strh.w r0, [sl, sp, lsl #2] │ │ │ │ - bgt.n 319de8 │ │ │ │ + @ instruction: 0xf692006d │ │ │ │ + bge.n 319cb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 319dbc │ │ │ │ sub sp, #8 │ │ │ │ @@ -215225,27 +215230,27 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #48] @ (319dc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #912 @ 0x390 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr.w r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7f6006d │ │ │ │ - bgt.n 319dfc │ │ │ │ + @ instruction: 0xf65e006d │ │ │ │ + bge.n 319ccc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31a48c │ │ │ │ + b.n 31a15c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r4, [r0, #806] @ 0x326 │ │ │ │ sub sp, #12 │ │ │ │ @@ -215306,15 +215311,15 @@ │ │ │ │ bpl.n 319e24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ ldr r0, [pc, #96] @ (319ecc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 319e24 │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ mov r4, lr │ │ │ │ b.n 319e1a │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ @@ -215344,15 +215349,15 @@ │ │ │ │ cdp 0, 5, cr0, cr8, cr11, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 319ef0 │ │ │ │ + bge.n 319fc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 319f4c │ │ │ │ sub sp, #16 │ │ │ │ @@ -215361,15 +215366,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (319f54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (319f58 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #92] @ (319f5c ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 319f26 │ │ │ │ movs r2, #0 │ │ │ │ @@ -215393,30 +215398,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 319f08 │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (319f68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 319f08 │ │ │ │ - @ instruction: 0xf69e006d │ │ │ │ - bge.n 319edc │ │ │ │ + add.w r0, r6, #15532032 @ 0xed0000 │ │ │ │ + bls.n 319fac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31a368 │ │ │ │ + b.n 31a038 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldc 0, cr0, [ip, #-940]! @ 0xfffffc54 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 31a060 │ │ │ │ + bls.n 319f30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (319ffc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215444,15 +215449,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 319f8a │ │ │ │ ldr r0, [pc, #76] @ (31a00c ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr.w r1, [r3, #1316] @ 0x524 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 319f8a │ │ │ │ ldr r2, [pc, #52] @ (31a010 ) │ │ │ │ @@ -215464,30 +215469,30 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 319f8a │ │ │ │ ldr r0, [pc, #36] @ (31a014 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 319f8a │ │ │ │ nop │ │ │ │ ldc 0, cr0, [sl], #940 @ 0x3ac │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + udf #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 319fb0 │ │ │ │ + bls.n 31a080 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #392] @ (31a1b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215571,21 +215576,21 @@ │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r3, r1 │ │ │ │ lsls r3, r3, #3 │ │ │ │ orr.w r3, r3, r2, lsr #29 │ │ │ │ lsls r2, r2, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a064 │ │ │ │ ldr r3, [pc, #128] @ (31a1b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215597,29 +215602,29 @@ │ │ │ │ bpl.n 31a064 │ │ │ │ ldr r0, [pc, #116] @ (31a1c0 ) │ │ │ │ ldr.w r2, [r4, #1296] @ 0x510 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #100] @ (31a1c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a040 │ │ │ │ ldr r3, [pc, #80] @ (31a1bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31a040 │ │ │ │ ldr r0, [pc, #80] @ (31a1c8 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r2, [r4, #820] @ 0x334 │ │ │ │ b.n 31a040 │ │ │ │ ldr r3, [pc, #64] @ (31a1cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a080 │ │ │ │ @@ -215627,33 +215632,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31a080 │ │ │ │ ldr r0, [pc, #44] @ (31a1d0 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31a080 │ │ │ │ nop │ │ │ │ stc 0, cr0, [lr], {235} @ 0xeb │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + udf #82 @ 0x52 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - svc 144 @ 0x90 │ │ │ │ + ble.n 31a1bc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r4, #0 │ │ │ │ @@ -215682,15 +215687,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #31 │ │ │ │ mov r0, r9 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #52 @ 0x34 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cbnz r0, 31a24e │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a39e │ │ │ │ ldr.w r3, [r4, #756] @ 0x2f4 │ │ │ │ @@ -215760,15 +215765,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ bl 531974 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a3b8 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #960] @ (31a6e8 ) │ │ │ │ ldr r3, [pc, #936] @ (31a6d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -215791,15 +215796,15 @@ │ │ │ │ ldr r1, [pc, #912] @ (31a6f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #826 @ 0x33a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31a31e │ │ │ │ ldr r3, [pc, #892] @ (31a6f8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #892] @ (31a6fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #892] @ (31a700 ) │ │ │ │ add r3, pc │ │ │ │ @@ -215807,45 +215812,45 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #852 @ 0x354 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31a31e │ │ │ │ ldr r2, [pc, #868] @ (31a704 ) │ │ │ │ add.w r3, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #864] @ (31a708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #822 @ 0x336 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31a31e │ │ │ │ mov r0, sl │ │ │ │ bl 5300c4 │ │ │ │ str.w r0, [r4, #1320] @ 0x528 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31a630 │ │ │ │ - bl 7832e4 │ │ │ │ + bl 783154 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r4, #816] @ 0x330 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a672 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #728] @ 31a6c0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781ec8 │ │ │ │ + bl 781d38 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31a31e │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 31a41c │ │ │ │ ldr.w r2, [r4, #1320] @ 0x528 │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -215939,28 +215944,28 @@ │ │ │ │ ldr r1, [pc, #544] @ (31a71c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 33965c │ │ │ │ ldr r3, [pc, #524] @ (31a720 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ movw r3, #21073 @ 0x5251 │ │ │ │ movt r3, #601 @ 0x259 │ │ │ │ str.w r3, [r4, #850] @ 0x352 │ │ │ │ mov.w r3, #16384 @ 0x4000 │ │ │ │ str.w r3, [r4, #854] @ 0x356 │ │ │ │ mov.w r3, #654311424 @ 0x27000000 │ │ │ │ str.w r3, [r4, #858] @ 0x35a │ │ │ │ @@ -216006,15 +216011,15 @@ │ │ │ │ movw r0, #21072 @ 0x5250 │ │ │ │ movt r0, #12617 @ 0x3149 │ │ │ │ str.w r2, [r4, #902] @ 0x386 │ │ │ │ str.w r0, [r4, #898] @ 0x382 │ │ │ │ str.w r3, [r4, #906] @ 0x38a │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ strb.w r3, [r4, #910] @ 0x38e │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 31a326 │ │ │ │ mov r3, lr │ │ │ │ ldr.w r8, [sp, #28] │ │ │ │ mov lr, fp │ │ │ │ umull r2, ip, r3, sl │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 31a2e0 │ │ │ │ @@ -216031,41 +216036,41 @@ │ │ │ │ ldr r1, [pc, #272] @ (31a72c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31a31e │ │ │ │ str.w r0, [r4, #816] @ 0x330 │ │ │ │ b.n 31a41c │ │ │ │ ldr r3, [pc, #248] @ (31a730 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #248] @ (31a734 ) │ │ │ │ ldr r1, [pc, #248] @ (31a738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #877 @ 0x36d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31a31e │ │ │ │ ldr r3, [pc, #232] @ (31a73c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #232] @ (31a740 ) │ │ │ │ ldr r1, [pc, #232] @ (31a744 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, sl │ │ │ │ bl 33965c │ │ │ │ b.n 31a512 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ b.n 31a3e4 │ │ │ │ ldr r3, [pc, #204] @ (31a748 ) │ │ │ │ @@ -216074,27 +216079,27 @@ │ │ │ │ ldr r1, [pc, #208] @ (31a750 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 31a31e │ │ │ │ ldr r5, [pc, #188] @ (31a754 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #188] @ (31a758 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (31a75c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 574538 │ │ │ │ b.n 31a31e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r7, r1 │ │ │ │ @@ -216103,69 +216108,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, r4, fp, asr #3 │ │ │ │ ldr r5, [pc, #176] @ (31a780 ) │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, sl, fp, asr #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf380006d │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + @ instruction: 0xf1e8006d │ │ │ │ + ble.n 31a770 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 31a5f4 │ │ │ │ + bpl.n 31a6c4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldmdb r2, {r0, r1, r3, r5, r6, r7} │ │ │ │ - @ instruction: 0xf224006d │ │ │ │ - bvs.n 31a680 │ │ │ │ + eor.w r0, ip, #109 @ 0x6d │ │ │ │ + bpl.n 31a750 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 31a728 │ │ │ │ + blt.n 31a5f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - addw r0, r6, #109 @ 0x6d │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + orn r0, lr, #109 @ 0x6d │ │ │ │ + bgt.n 31a630 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 31a6f8 │ │ │ │ + blt.n 31a7c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 31a7a8 │ │ │ │ + bmi.n 31a678 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 31a6bc │ │ │ │ + blt.n 31a78c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + bgt.n 31a660 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #26 │ │ │ │ + bgt.n 31a618 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - eor.w r0, ip, #109 @ 0x6d │ │ │ │ - str r7, [sp, #896] @ 0x380 │ │ │ │ + cdp 0, 15, cr0, cr4, cr13, {3} │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfafbffff │ │ │ │ - vhadd.s32 q8, q6, │ │ │ │ - bmi.n 31a7a8 │ │ │ │ + ldcl 0, cr0, [r4, #436] @ 0x1b4 │ │ │ │ + bcs.n 31a678 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 31a7f0 │ │ │ │ + bhi.n 31a6c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s8 q8, q5, │ │ │ │ - blt.n 31a728 │ │ │ │ + ldc 0, cr0, [r2, #436]! @ 0x1b4 │ │ │ │ + bge.n 31a7f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 31a7b8 │ │ │ │ + bhi.n 31a688 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s32 q0, q7, │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + ldc 0, cr0, [r6, #436] @ 0x1b4 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s8 q0, q4, │ │ │ │ - blt.n 31a834 │ │ │ │ + ldcl 0, cr0, [r0, #-436]! @ 0xfffffe4c │ │ │ │ + bls.n 31a704 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 31a748 │ │ │ │ + bhi.n 31a818 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 14, cr0, cr8, cr13, {3} │ │ │ │ - @ instruction: 0xe8520058 │ │ │ │ - adds r5, #26 │ │ │ │ + ldcl 0, cr0, [r0, #-436] @ 0xfffffe4c │ │ │ │ + b.n 31a4d0 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + adds r3, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #804] @ (31aa98 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -216287,15 +216293,15 @@ │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #512] @ (31aab4 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31a806 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne.n 31a90e │ │ │ │ ldr r3, [pc, #480] @ (31aaa4 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r4, #1304] @ 0x518 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -216402,15 +216408,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31a972 │ │ │ │ ldr r0, [pc, #216] @ (31aac0 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a87e │ │ │ │ ldrh.w r6, [r4, #824] @ 0x338 │ │ │ │ b.n 31a944 │ │ │ │ ldr r3, [pc, #188] @ (31aabc ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216422,30 +216428,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31a976 │ │ │ │ ldr r0, [pc, #172] @ (31aac4 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a87e │ │ │ │ ldr r3, [pc, #160] @ (31aac8 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31aa54 │ │ │ │ ldr r3, [pc, #124] @ (31aab0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31a91e │ │ │ │ ldr r0, [pc, #140] @ (31aacc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a91e │ │ │ │ ldr r3, [pc, #120] @ (31aad0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -216454,24 +216460,24 @@ │ │ │ │ ldr r3, [pc, #76] @ (31aab0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31a91e │ │ │ │ ldr r0, [pc, #100] @ (31aad4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31a91e │ │ │ │ ldrh.w r6, [r4, #826] @ 0x33a │ │ │ │ b.n 31a996 │ │ │ │ ldr r0, [pc, #88] @ (31aad8 ) │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a87e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 31a424 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -216482,33 +216488,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 31a310 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 31a9f8 │ │ │ │ + bcs.n 31aac8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 31ab10 │ │ │ │ + ldmia r7, {r1, r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 31aab4 │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31a9f8 │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31ab74 │ │ │ │ + ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 31ab58 │ │ │ │ + bvs.n 31aa28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #2420] @ 31b464 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -216661,15 +216667,15 @@ │ │ │ │ ldr.w r3, [pc, #2032] @ 31b47c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31ab9e │ │ │ │ ldr.w r0, [pc, #2028] @ 31b484 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31ab9e │ │ │ │ ldrb.w r2, [r4, #1288] @ 0x508 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31af6e │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1292] @ 0x50c │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ @@ -216710,15 +216716,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ac76 │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #1908] @ 31b48c │ │ │ │ strd r6, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ cmp r2, #16 │ │ │ │ beq.w 31aba8 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bne.w 31ae66 │ │ │ │ @@ -216762,15 +216768,15 @@ │ │ │ │ ldr.w r3, [pc, #1748] @ 31b47c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr.w r0, [pc, #1764] @ 31b498 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.w 31abd4 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ beq.w 31aba8 │ │ │ │ @@ -216787,15 +216793,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr.w r0, [pc, #1696] @ 31b4a0 │ │ │ │ movs r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 31ae9e │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -216816,15 +216822,15 @@ │ │ │ │ bpl.w 31ab28 │ │ │ │ uxtb r0, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ ldr.w r0, [pc, #1620] @ 31b4a8 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31ab28 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab9a │ │ │ │ ldr.w r3, [pc, #1576] @ 31b49c │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216836,15 +216842,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr.w r0, [pc, #1560] @ 31b4ac │ │ │ │ movs r3, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31ae16 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ b.n 31aba8 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ @@ -216863,15 +216869,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr.w r0, [pc, #1488] @ 31b4b4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ ldrh.w r7, [r4, #830] @ 0x33e │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r2, [r9] │ │ │ │ @@ -216898,15 +216904,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr.w r0, [pc, #1396] @ 31b4bc │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ movs r2, #7 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ @@ -216924,21 +216930,21 @@ │ │ │ │ str.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31aba8 │ │ │ │ add.w r7, r4, #1312 @ 0x520 │ │ │ │ ldrd r3, r2, [r7, #-8] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 31ae16 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr.w r2, [r7, #-8] │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [r7, #-8] │ │ │ │ movs r3, #6 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ strb.w r6, [r4, #820] @ 0x334 │ │ │ │ @@ -216960,15 +216966,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 31af88 │ │ │ │ ldr.w r0, [pc, #1216] @ 31b4c4 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31af88 │ │ │ │ ldr.w r1, [r4, #812] @ 0x32c │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -217080,26 +217086,26 @@ │ │ │ │ beq.w 31b318 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ movs r0, #1 │ │ │ │ movw r7, #16960 @ 0x4240 │ │ │ │ movt r7, #15 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #821] @ 0x335 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldrb.w r2, [r4, #868] @ 0x364 │ │ │ │ sub.w r5, r2, #32 │ │ │ │ rsb ip, r2, #32 │ │ │ │ lsl.w r2, r7, r2 │ │ │ │ lsl.w r5, r7, r5 │ │ │ │ adds r2, r2, r0 │ │ │ │ lsr.w ip, r7, ip │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ orr.w r5, r5, ip │ │ │ │ adc.w r3, r5, r1 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ b.n 31b08a │ │ │ │ ldr r2, [pc, #832] @ (31b4c8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31b2b2 │ │ │ │ ldr r2, [pc, #744] @ (31b47c ) │ │ │ │ @@ -217108,15 +217114,15 @@ │ │ │ │ lsls r7, r2, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr r0, [pc, #812] @ (31b4cc ) │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ ldr r3, [pc, #792] @ (31b4d0 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -217127,15 +217133,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr r2, [pc, #768] @ (31b4d4 ) │ │ │ │ ldr r0, [pc, #768] @ (31b4d8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 31b012 │ │ │ │ ldr r3, [pc, #736] @ (31b4d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -217147,15 +217153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31b012 │ │ │ │ ldr r2, [pc, #724] @ (31b4dc ) │ │ │ │ ldr r0, [pc, #724] @ (31b4e0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31af88 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31b35e │ │ │ │ ldr.w r3, [r4, #1296] @ 0x510 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ ldrb.w r7, [r4, #867] @ 0x363 │ │ │ │ @@ -217183,15 +217189,15 @@ │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str.w r1, [r4, #1308] @ 0x51c │ │ │ │ str.w r3, [r4, #1304] @ 0x518 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r4, #821] @ 0x335 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab9e │ │ │ │ ldr r3, [pc, #496] @ (31b480 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217200,15 +217206,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31ab9e │ │ │ │ ldr r0, [pc, #572] @ (31b4e4 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31ab9e │ │ │ │ str.w r2, [r4, #812] @ 0x32c │ │ │ │ b.n 31ac7c │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 31b2ec │ │ │ │ add r0, pc, #8 @ (adr r0, 31b2cc ) │ │ │ │ @@ -217270,24 +217276,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 31af88 │ │ │ │ ldr r2, [pc, #408] @ (31b4e8 ) │ │ │ │ ldr r0, [pc, #412] @ (31b4ec ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31af88 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88fa48 │ │ │ │ + bl 88f8b8 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ subs r3, r7, r0 │ │ │ │ sbc.w r2, r8, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs.w r1, r2, #0 │ │ │ │ itt lt │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ @@ -217307,15 +217313,15 @@ │ │ │ │ bpl.w 31b09e │ │ │ │ strd sl, r7, [sp] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #320] @ (31b4f4 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31b09e │ │ │ │ ldr r3, [pc, #308] @ (31b4f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ac78 │ │ │ │ ldr r3, [pc, #172] @ (31b47c ) │ │ │ │ @@ -217323,15 +217329,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #288] @ (31b4fc ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ ldr r3, [pc, #272] @ (31b500 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217339,21 +217345,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (31b47c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31b136 │ │ │ │ ldr r0, [pc, #252] @ (31b504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31b136 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #240] @ (31b508 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab9a │ │ │ │ ldr r3, [pc, #156] @ (31b4d0 ) │ │ │ │ @@ -217367,15 +217373,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31ac76 │ │ │ │ ldr r2, [pc, #188] @ (31b50c ) │ │ │ │ ldr r0, [pc, #188] @ (31b510 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31ae1e │ │ │ │ b.n 31b6f0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -217387,85 +217393,85 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31b438 │ │ │ │ + bmi.n 31b508 │ │ │ │ lsls r1, r3, #1 │ │ │ │ udf #228 @ 0xe4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [pc, #544] @ (31b6b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31b598 │ │ │ │ + bmi.n 31b468 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31b580 │ │ │ │ + bmi.n 31b450 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #224] @ (31b588 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 31b464 │ │ │ │ + bmi.n 31b534 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31b4e8 │ │ │ │ + bcc.n 31b3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31b550 │ │ │ │ + bcs.n 31b420 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 31b450 │ │ │ │ + bcs.n 31b520 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 31b414 │ │ │ │ + beq.n 31b4e4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 31b404 │ │ │ │ + bne.n 31b4d4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r1!, {r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31b52c │ │ │ │ + ldmia r7, {r1, r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 31b54c │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + stmia r4!, {r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b4b4 │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [pc, #784] @ (31b814 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b4f0 │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31b534 │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31b584 │ │ │ │ + ldmia r7, {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031b514 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -217491,184 +217497,184 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh.w r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh.w r3, [sp, #132] @ 0x84 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 31b582 │ │ │ │ ldr r1, [pc, #300] @ (31b6a8 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 338750 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 31b68a │ │ │ │ ldr r1, [pc, #280] @ (31b6ac ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #272] @ (31b6b0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (31b6b4 ) │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #264] @ (31b6b8 ) │ │ │ │ ldrb.w r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ ldr r1, [pc, #252] @ (31b6bc ) │ │ │ │ uxtb.w r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #108 @ 0x6c │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ ldr r1, [pc, #240] @ (31b6c0 ) │ │ │ │ subs r2, r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ ldr r1, [pc, #228] @ (31b6c4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #224] @ (31b6c8 ) │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #220] @ (31b6cc ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #212] @ (31b6d0 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #200] @ (31b6d4 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #192] @ (31b6d8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #184] @ (31b6dc ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e02c │ │ │ │ + bl 72de9c │ │ │ │ ldr r1, [pc, #176] @ (31b6e0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e128 │ │ │ │ + bl 72df98 │ │ │ │ ldr r2, [pc, #168] @ (31b6e4 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #152] @ (31b6e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 3399a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ bl 3393a8 │ │ │ │ ldr r2, [pc, #120] @ (31b6ec ) │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #120] @ (31b6f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733474 │ │ │ │ + b.w 7332e4 │ │ │ │ ldr r3, [pc, #104] @ (31b6f4 ) │ │ │ │ movw r2, #1013 @ 0x3f5 │ │ │ │ ldr r1, [pc, #100] @ (31b6f8 ) │ │ │ │ ldr r0, [pc, #104] @ (31b6fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ bvc.n 31b6cc │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - hlt 0x0000 │ │ │ │ + @ instruction: 0xb8e8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 210 @ 0xd2 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r3, #14] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r2!, {r3} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf2360063 │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + eors.w r0, lr, #99 @ 0x63 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (31b79c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + ble.n 31b7b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ @@ -217717,26 +217723,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28d5b4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 31b796 │ │ │ │ ldr r2, [pc, #68] @ (31b800 ) │ │ │ │ ldr r3, [pc, #48] @ (31b7ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -217756,15 +217762,15 @@ │ │ │ │ nop │ │ │ │ bmi.n 31b784 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmn r2, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #10] │ │ │ │ lsls r1, r7, #1 │ │ │ │ bmi.n 31b704 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -217775,47 +217781,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 78336c │ │ │ │ + bl 7831dc │ │ │ │ cbnz r0, 31b83a │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 28df90 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8955fc │ │ │ │ + bl 89546c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 895664 │ │ │ │ + bl 8954d4 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (31b89c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 78297c │ │ │ │ + bl 7827ec │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -217831,15 +217837,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 895abc │ │ │ │ + bl 89592c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -217896,15 +217902,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31b9e0 │ │ │ │ ldr r0, [pc, #364] @ (31bab0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 31b960 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 31b968 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -217928,41 +217934,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 28d5b4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 31b9e0 │ │ │ │ - bl 78336c │ │ │ │ + bl 7831dc │ │ │ │ cbz r0, 31b9e0 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31ba90 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28df90 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8955fc │ │ │ │ + bl 89546c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 895664 │ │ │ │ + bl 8954d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (31bab4 ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 78297c │ │ │ │ + bl 7827ec │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -217986,21 +217992,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 31b932 │ │ │ │ ldr r0, [pc, #160] @ (31babc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31b972 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 31ba54 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (31baa8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218016,15 +218022,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 31b946 │ │ │ │ b.n 31b9e0 │ │ │ │ ldr r0, [pc, #92] @ (31bac4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31b932 │ │ │ │ ldr r3, [pc, #68] @ (31bab8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b972 │ │ │ │ ldr r3, [pc, #44] @ (31baac ) │ │ │ │ @@ -218044,30 +218050,30 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ bcc.n 31bb68 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ strb r0, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 31b9d0 │ │ │ │ + bls.n 31baa0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (31bb90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -218077,35 +218083,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #152] @ (31bb9c ) │ │ │ │ ldr r1, [pc, #152] @ (31bba0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #136] @ (31bba4 ) │ │ │ │ ldr r1, [pc, #136] @ (31bba8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #120] @ (31bbac ) │ │ │ │ ldr r1, [pc, #120] @ (31bbb0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (31bbb4 ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -218118,19 +218124,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (31bbbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #96] @ (31bbc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (31bbc4 ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -218138,41 +218144,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - blt.n 31bbf0 │ │ │ │ + bls.n 31bac0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bmi.n 31bb98 │ │ │ │ + bcs.n 31bc68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + subs r0, r6, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #170 @ 0xaa │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #27] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 31bc08 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -218212,15 +218218,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cbnz r6, 31bc68 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -218233,21 +218239,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (31bc88 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 31bc58 │ │ │ │ + bhi.n 31bd28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (31be00 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -218259,68 +218265,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (31be08 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (31be0c ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bd9c │ │ │ │ - bl 7832e4 │ │ │ │ + bl 783154 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 31bd06 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 31bdf8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781ec8 │ │ │ │ + bl 781d38 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31bd88 │ │ │ │ ldr r3, [pc, #244] @ (31be10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31bdb6 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 784328 │ │ │ │ + bl 784198 │ │ │ │ ldr r1, [pc, #228] @ (31be14 ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (31be18 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (31be1c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -218333,15 +218339,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (31be28 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #180] @ (31be2c ) │ │ │ │ ldr r1, [pc, #180] @ (31be30 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -218355,15 +218361,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (31be10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31bdd6 │ │ │ │ movs r0, #0 │ │ │ │ - bl 784328 │ │ │ │ + bl 784198 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 28d5b4 │ │ │ │ b.n 31bd5e │ │ │ │ ldr r3, [pc, #124] @ (31be34 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -218374,70 +218380,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31bd24 │ │ │ │ ldr r0, [pc, #112] @ (31be3c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31bd24 │ │ │ │ ldr r3, [pc, #104] @ (31be40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31bda4 │ │ │ │ ldr r3, [pc, #84] @ (31be38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31bda4 │ │ │ │ ldr r0, [pc, #88] @ (31be44 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 31bda4 │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 31bef8 │ │ │ │ + bvc.n 31bdc8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r7!, {r2, r4, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 31bdec │ │ │ │ + bvc.n 31bebc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne.n 31bd84 │ │ │ │ + beq.n 31be54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + adds r6, r4, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 31bd8c │ │ │ │ + bvc.n 31be5c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne.n 31bd3c │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + adds r2, r7, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -218478,19 +218484,19 @@ │ │ │ │ bmi.n 31bea2 │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bvc.n 31be2c │ │ │ │ + bvs.n 31befc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (31bfcc ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -218559,15 +218565,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (31bfd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31bf14 │ │ │ │ ldr r0, [pc, #60] @ (31bfdc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 31bf0a │ │ │ │ @@ -218580,15 +218586,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31c028 │ │ │ │ sub sp, #12 │ │ │ │ @@ -218596,29 +218602,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (31c030 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 31bed0 │ │ │ │ nop │ │ │ │ - bvs.n 31c06c │ │ │ │ + bmi.n 31bf3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r4!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -219063,15 +219069,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31c3c6 │ │ │ │ ldr r0, [pc, #396] @ (31c5c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 31c3c6 │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -219142,15 +219148,15 @@ │ │ │ │ bpl.w 31c1dc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (31c5cc ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 31c1dc │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 31c4bc │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 31c4bc │ │ │ │ @@ -219198,21 +219204,21 @@ │ │ │ │ b.n 31c592 │ │ │ │ ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r4, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r4} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 31c69c │ │ │ │ sub sp, #20 │ │ │ │ @@ -219223,15 +219229,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (31c6a8 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 31c664 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 31c692 │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -219279,39 +219285,39 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31c650 │ │ │ │ ldr r0, [pc, #56] @ (31c6c0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31c650 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 31c138 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31c612 │ │ │ │ - beq.n 31c700 │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r1!, {r2} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ + ite vs │ │ │ │ + lslvs r1, r3, #1 │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 31c6c4 │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r7} │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3300] @ 31d3bc │ │ │ │ sub sp, #28 │ │ │ │ @@ -219322,15 +219328,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3280] @ 31d3c8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [pc, #3276] @ 31d3cc │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -219374,15 +219380,15 @@ │ │ │ │ ldr.w r3, [pc, #3152] @ 31d3d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 31c74e │ │ │ │ ldr.w r0, [pc, #3144] @ 31d3d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31c74e │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31cb7e │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -219416,15 +219422,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c80c │ │ │ │ ldr.w r0, [pc, #3040] @ 31d3dc │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c9b4 │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -219439,15 +219445,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31ca0e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -219456,15 +219462,15 @@ │ │ │ │ ldr.w r3, [pc, #2920] @ 31d3d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 31c960 │ │ │ │ ldr.w r0, [pc, #2924] @ 31d3e0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c960 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -219505,15 +219511,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 31caf6 │ │ │ │ @@ -219575,15 +219581,15 @@ │ │ │ │ ldr.w r3, [pc, #2584] @ 31d3d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 31c960 │ │ │ │ ldr.w r0, [pc, #2596] @ 31d3e8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c960 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -219606,28 +219612,28 @@ │ │ │ │ ldr.w r3, [pc, #2488] @ 31d3d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 31c960 │ │ │ │ ldr.w r0, [pc, #2504] @ 31d3ec │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c960 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2480] @ 31d3f0 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 31cfb8 │ │ │ │ add r2, pc, #8 @ (adr r2, 31ca68 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -219652,15 +219658,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 31c88a │ │ │ │ ldr.w r0, [pc, #2388] @ 31d3f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 31c88a │ │ │ │ ldr.w r3, [pc, #2372] @ 31d3fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c9e6 │ │ │ │ @@ -219670,15 +219676,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31c9e6 │ │ │ │ ldr.w r0, [pc, #2352] @ 31d400 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 31c9e6 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -219698,15 +219704,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31c91e │ │ │ │ ldr.w r0, [pc, #2280] @ 31d408 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 31c91e │ │ │ │ mov r0, r4 │ │ │ │ @@ -219722,20 +219728,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31c7b6 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2220] @ 31d410 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 31c7b6 │ │ │ │ ldr.w r0, [pc, #2208] @ 31d414 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31c74e │ │ │ │ ldr.w r3, [pc, #2200] @ 31d418 │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2196] @ 31d41c │ │ │ │ ldr.w r0, [pc, #2196] @ 31d420 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -220274,15 +220280,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31bed0 │ │ │ │ b.w 31c758 │ │ │ │ ldr.w r0, [pc, #1084] @ 31d428 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31cbb6 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31cbce │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -220292,15 +220298,15 @@ │ │ │ │ ldr r3, [pc, #956] @ (31d3d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 31cbce │ │ │ │ ldr.w r0, [pc, #1036] @ 31d42c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31cbce │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 31c758 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -220346,15 +220352,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #892] @ (31d430 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -220522,15 +220528,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #376] @ (31d434 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 31d2dc │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 31d2f4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -220538,15 +220544,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (31d3d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #332] @ (31d438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31d332 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -220617,77 +220623,77 @@ │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ strb.w r3, [r4, #149] @ 0x95 │ │ │ │ strd r2, r2, [r4, #140] @ 0x8c │ │ │ │ strb.w r1, [r4, #120] @ 0x78 │ │ │ │ b.w 31c758 │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r0!, {r1, r3, r4} │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - itee mi │ │ │ │ - lslmi r1, r3, #1 │ │ │ │ - stmiapl r5!, {r1, r3, r4, r5} │ │ │ │ - lslpl r3, r5, #3 │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ + lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r6} │ │ │ │ + itee ge │ │ │ │ + lslge r1, r3, #1 │ │ │ │ + itt vc @ unpredictable │ │ │ │ + lslvc r1, r3, #1 │ │ │ │ + subvc r4, #236 @ 0xec │ │ │ │ + movs r0, r0 │ │ │ │ + bkpt 0x002c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r2, r4} │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ - movs r0, r0 │ │ │ │ - itt gt │ │ │ │ - lslgt r1, r3, #1 │ │ │ │ - itt vs @ unpredictable │ │ │ │ - lslvs r1, r3, #1 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + pop {r2, r3, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r7, #8] │ │ │ │ movs r0, r0 │ │ │ │ - itt pl │ │ │ │ - lslpl r1, r3, #1 │ │ │ │ - asrpl r4, r5, #4 │ │ │ │ + pop {r2, r6, r7, pc} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + asrs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0088 │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ittt al │ │ │ │ - lslal r1, r3, #1 │ │ │ │ - bkpt 0x00ba │ │ │ │ - lslal r1, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r7} │ │ │ │ + bkpt 0x004a │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + pop {r1, r5, pc} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cbnz r0, 31d47c │ │ │ │ + cbnz r0, 31d456 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - nop {10} │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 31d48c │ │ │ │ + cbnz r2, 31d466 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 31d490 │ │ │ │ + cbnz r2, 31d46a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 31d488 │ │ │ │ + cbnz r4, 31d462 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - revsh r0, r4 │ │ │ │ + cbnz r0, 31d44a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - hlt 0x000e │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #160] @ 0xa0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ @@ -220701,15 +220707,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr.w r0, [pc, #1316] @ 31d998 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 31d1bc │ │ │ │ bhi.n 31d4b4 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31d4c4 │ │ │ │ @@ -220774,15 +220780,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr.w r0, [pc, #1124] @ 31d99c │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -220848,15 +220854,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #908] @ (31d9a0 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 31d37a │ │ │ │ b.n 31d50e │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -220868,27 +220874,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (31d994 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #856] @ (31d9a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31cfd6 │ │ │ │ ldr r3, [pc, #816] @ (31d994 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31cfd6 │ │ │ │ ldr r0, [pc, #824] @ (31d9a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31cfd6 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (31d994 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -220896,15 +220902,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #788] @ (31d9ac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d63e │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -220942,15 +220948,15 @@ │ │ │ │ ldr r3, [pc, #644] @ (31d994 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #660] @ (31d9b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 31c758 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d70c │ │ │ │ @@ -221022,15 +221028,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (31d994 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #436] @ (31d9b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c758 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 31d290 │ │ │ │ @@ -221039,15 +221045,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (31d994 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #396] @ (31d9b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 31d84a │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b8c4 │ │ │ │ @@ -221061,15 +221067,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31d83c │ │ │ │ ldr r0, [pc, #352] @ (31d9c0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31d83c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 31c758 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 31d440 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -221080,15 +221086,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #300] @ (31d9c4 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 31d774 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -221097,15 +221103,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #256] @ (31d9c8 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 31d3a6 │ │ │ │ bhi.n 31d94c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31d95a │ │ │ │ @@ -221127,30 +221133,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 31c758 │ │ │ │ ldr r0, [pc, #180] @ (31d9cc ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 31c758 │ │ │ │ ldr r2, [pc, #168] @ (31d9d0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31d7a2 │ │ │ │ ldr r2, [pc, #96] @ (31d994 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31d7a2 │ │ │ │ ldr r0, [pc, #148] @ (31d9d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 31d7a2 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 31d8fa │ │ │ │ bhi.n 31d962 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -221175,45 +221181,45 @@ │ │ │ │ b.w 31d08e │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 31d4c4 │ │ │ │ b.n 31d4a6 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7be │ │ │ │ + @ instruction: 0xb626 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - setpan #1 │ │ │ │ + push {r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + cbz r6, 31da12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + push {r2, r3, r5, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, lr} │ │ │ │ + cbz r6, 31da2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + cbz r6, 31da0e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + cbz r4, 31da1e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r2, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + cbz r2, 31da10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 31da2e │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 31da1c │ │ │ │ + cbz r0, 31d9f6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r2, r6 │ │ │ │ + cbz r2, 31d9e6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 31da38 │ │ │ │ + cbz r0, 31da12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031d9d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -221223,151 +221229,151 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (31da24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r3, r5} │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, sp, #24 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031da28 : │ │ │ │ ldr r3, [pc, #8] @ (31da34 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + cbnz r0, 31da80 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031da38 : │ │ │ │ ldr r3, [pc, #12] @ (31da48 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + cbnz r2, 31da90 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031da4c : │ │ │ │ ldr r3, [pc, #12] @ (31da5c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + revsh r6, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031da60 : │ │ │ │ ldr r3, [pc, #16] @ (31da74 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + revsh r6, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031da78 : │ │ │ │ ldr r3, [pc, #16] @ (31da8c ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - pop {r1, r2, r5, r6} │ │ │ │ + revsh r6, r1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031da90 : │ │ │ │ ldr r3, [pc, #16] @ (31daa4 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + hlt 0x0036 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031daa8 : │ │ │ │ ldr r3, [pc, #12] @ (31dab8 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031dabc : │ │ │ │ ldr r3, [pc, #12] @ (31dacc ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + hlt 0x000e │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031dad0 : │ │ │ │ ldr r3, [pc, #12] @ (31dae0 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - pop {r1, r4} │ │ │ │ + rev16 r2, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031dae4 : │ │ │ │ ldr r3, [pc, #12] @ (31daf4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbnz r6, 31db76 │ │ │ │ + rev16 r6, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031daf8 : │ │ │ │ ldr r3, [pc, #12] @ (31db08 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cbnz r2, 31db86 │ │ │ │ + rev16 r2, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31db18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r6, [r7, r2] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -221404,15 +221410,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (31dce8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -221431,23 +221437,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31dbe0 │ │ │ │ add r1, pc, #256 @ (adr r1, 31dcd8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [pc, #248] @ (31dcf4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31dcac │ │ │ │ mov r7, r2 │ │ │ │ @@ -221478,24 +221484,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 31dc98 │ │ │ │ add r1, pc, #152 @ (adr r1, 31dce0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r2, [pc, #132] @ (31dcf8 ) │ │ │ │ ldr r3, [pc, #120] @ (31dcec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -221527,15 +221533,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31dc06 │ │ │ │ ldr r0, [pc, #64] @ (31dd04 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31dc06 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -221554,26 +221560,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #800 @ 0x320 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 31db98 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 7313c4 │ │ │ │ + bl 731234 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -221581,15 +221587,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31dd74 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221623,15 +221629,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31db1c │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -221641,15 +221647,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7e9414 │ │ │ │ + bl 7e9284 │ │ │ │ cbz r0, 31de70 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 31de2a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221657,25 +221663,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e8ee8 │ │ │ │ + bl 7e8d58 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31de88 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 31de56 │ │ │ │ ldr r2, [pc, #96] @ (31dea8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ cbz r0, 31de70 │ │ │ │ mov r0, r4 │ │ │ │ bl 31db1c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221715,25 +221721,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31df20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #80] @ (31df24 ) │ │ │ │ ldr r1, [pc, #80] @ (31df28 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #64] @ (31df2c ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (31df30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (31df34 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (31df38 ) │ │ │ │ @@ -221745,24 +221751,24 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r6], #360 @ 0x168 │ │ │ │ - add sp, #216 @ 0xd8 │ │ │ │ + @ instruction: 0xfb5e005a │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r2, [r4, r3] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -221846,24 +221852,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31ddf4 │ │ │ │ ldr r0, [pc, #28] @ (31e034 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 31dfe2 │ │ │ │ nop │ │ │ │ add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 31e218 │ │ │ │ mov r6, r2 │ │ │ │ @@ -221908,16 +221914,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (31e234 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ - bl 72f408 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f278 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e070 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -221953,15 +221959,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 31e07c │ │ │ │ ldr r1, [pc, #280] @ (31e238 ) │ │ │ │ ldr r0, [pc, #284] @ (31e23c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31e07a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -222013,21 +222019,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 31e112 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ b.n 31e112 │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 31e210 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 31e1b4 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 31e112 │ │ │ │ movs r2, #1 │ │ │ │ @@ -222044,22 +222050,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #888 @ 0x378 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb12005a │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + ldr??.w r0, [sl, sl, lsl #1] │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + cbz r6, 31e28a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ @@ -222099,15 +222105,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (31e310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #60] @ 31e300 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -222121,19 +222127,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ - lsls r5, r5, #1 │ │ │ │ - cbz r0, 31e366 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbz r2, 31e372 │ │ │ │ + ittt pl │ │ │ │ + lslpl r5, r5, #1 │ │ │ │ + cbz r0, 31e340 @ unpredictable │ │ │ │ + lslpl r1, r3, #1 │ │ │ │ + cbz r2, 31e34c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 31e370 │ │ │ │ sub sp, #8 │ │ │ │ @@ -222141,34 +222147,34 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (31e378 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #40] @ 31e368 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31db1c │ │ │ │ nop │ │ │ │ ... │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + bkpt 0x00de │ │ │ │ lsls r5, r5, #1 │ │ │ │ - uxtb r0, r3 │ │ │ │ + cbz r0, 31e388 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r2, r7 │ │ │ │ + cbz r2, 31e394 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 31e3fc │ │ │ │ sub sp, #20 │ │ │ │ @@ -222176,54 +222182,54 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (31e404 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #88] @ (31e408 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31e40c ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31e410 ) │ │ │ │ ldr r1, [pc, #56] @ (31e414 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r0!, {r1, r2, r3} │ │ │ │ + bkpt 0x0076 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sxtb r0, r6 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r2, r2 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -222238,26 +222244,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (31e4f8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (31e4fc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (31e500 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #136] @ 31e4e8 │ │ │ │ ldr r2, [pc, #160] @ (31e504 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (31e508 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -222277,28 +222283,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (31e50c ) │ │ │ │ ldr r1, [pc, #120] @ (31e510 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #108] @ (31e514 ) │ │ │ │ ldr r1, [pc, #112] @ (31e518 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73180c │ │ │ │ + bl 73167c │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 7313c4 │ │ │ │ + bl 731234 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -222308,33 +222314,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ite vc │ │ │ │ - lslvc r5, r5, #1 │ │ │ │ - ldrvs r2, [r5, r2] │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + lsls r5, r5, #1 │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 31e52e │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 31e53a │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [pc, #408] @ (31e6a0 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ - cbz r4, 31e53c │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf724005a │ │ │ │ + @ instruction: 0xf58c005a │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - cbz r2, 31e540 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 31e604 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222380,16 +222386,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (31e620 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ - bl 72f408 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f278 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e556 │ │ │ │ cbz r6, 31e5c8 │ │ │ │ ldr r2, [pc, #120] @ (31e624 ) │ │ │ │ ldr r3, [pc, #92] @ (31e608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -222419,39 +222425,39 @@ │ │ │ │ ldr r1, [pc, #64] @ (31e62c ) │ │ │ │ ldr r0, [pc, #64] @ (31e630 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #32 @ (adr r7, 31e628 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #16 @ (adr r7, 31e620 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #864 @ (adr r6, 31e978 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - bkpt 0x0016 │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, sp, #392 @ 0x188 │ │ │ │ + add r7, pc, #808 @ (adr r7, 31e948 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf62c005a │ │ │ │ + eors.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ add r6, pc, #576 @ (adr r6, 31e868 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ add r6, pc, #392 @ (adr r6, 31e7b4 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - pop {r1, r2, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ @@ -222478,16 +222484,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (31e6f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ - bl 72f408 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f278 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e654 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -222514,28 +222520,28 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (31e6f8 ) │ │ │ │ ldr r0, [pc, #36] @ (31e6fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31e65e │ │ │ │ add r5, pc, #952 @ (adr r5, 31eaa0 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + cbnz r6, 31e754 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r6, pc, #888 @ (adr r6, 31ea6c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adc.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + usat r0, #26, r8, asr #1 │ │ │ │ + cbnz r4, 31e748 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ @@ -222564,16 +222570,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (31e80c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ - bl 72f408 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f278 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e724 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -222598,15 +222604,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (31e810 ) │ │ │ │ ldr r0, [pc, #112] @ (31e814 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31e72e │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -222624,35 +222630,35 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 31e7c8 │ │ │ │ nop │ │ │ │ add r5, pc, #120 @ (adr r5, 31e878 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + revsh r6, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, pc, #680 @ (adr r7, 31eab4 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 31e854 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orns r0, r4, #14286848 @ 0xda0000 │ │ │ │ - pop {r1} │ │ │ │ + @ instruction: 0xf2dc005a │ │ │ │ + rev16 r2, r5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, sp, #272 @ 0x110 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31e820 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r4, [pc, #360] @ (31e98c ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r3, r1, [r0, #980] @ 0x3d4 │ │ │ │ @@ -222661,34 +222667,34 @@ │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ and.w r3, r3, r1, lsr #2 │ │ │ │ bic.w r2, r2, #12 │ │ │ │ and.w r3, r3, #12 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ and.w r1, r3, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #956] @ 0x3bc │ │ │ │ ubfx r1, r1, #1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #156] @ (31e94c ) │ │ │ │ sub sp, #32 │ │ │ │ ldr r2, [pc, #156] @ (31e950 ) │ │ │ │ @@ -222724,21 +222730,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov.w ip, #8 │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ str r3, [sp, #4] │ │ │ │ strd r2, ip, [sp, #16] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #12 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #920 @ 0x398 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r3, [pc, #60] @ (31e95c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e8d6 │ │ │ │ ldr r3, [pc, #52] @ (31e960 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -222749,15 +222755,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e8d6 │ │ │ │ ldr r0, [pc, #40] @ (31e968 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31e8d6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #544 @ (adr r3, 31eb70 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #528 @ (adr r3, 31eb68 ) │ │ │ │ @@ -222766,54 +222772,54 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 31e9c0 │ │ │ │ ldr r2, [pc, #64] @ (31e9c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (31e9c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #52] @ (31e9cc ) │ │ │ │ ldr r2, [pc, #56] @ (31e9d0 ) │ │ │ │ ldr r1, [pc, #56] @ (31e9d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #40] @ (31e9d8 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - hlt 0x0022 │ │ │ │ + cbnz r2, 31e9c6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, pc, #432 @ (adr r5, 31eb78 ) │ │ │ │ + add r3, pc, #848 @ (adr r3, 31ed18 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf232005a │ │ │ │ + eors.w r0, sl, #90 @ 0x5a │ │ │ │ ldr r2, [pc, #872] @ (31ed38 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #234 @ 0xea │ │ │ │ @@ -222828,15 +222834,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #68] @ (31ea3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ iteee eq │ │ │ │ moveq r0, r3 │ │ │ │ ldrbne.w r0, [r0, #980] @ 0x3d4 │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ @@ -222844,19 +222850,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - rev r2, r6 │ │ │ │ + @ instruction: 0xb89a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #296 @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 31eac0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222864,15 +222870,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #108] @ (31eac8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 31ea90 │ │ │ │ mov r0, r3 │ │ │ │ bl 31e8a0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -222884,32 +222890,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (31eacc ) │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ mov r0, r3 │ │ │ │ bl 31e8a0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 31eaf6 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #920 @ 0x398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -222920,28 +222926,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (31eb64 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #976] @ 0x3d0 │ │ │ │ cbz r3, 31eb30 │ │ │ │ ldr r2, [pc, #100] @ (31eb68 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #100] @ (31eb6c ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222950,35 +222956,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (31eb70 ) │ │ │ │ ldr r4, [pc, #60] @ (31eb74 ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbnz r0, 31eb70 │ │ │ │ + @ instruction: 0xb7a8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 31ec0c │ │ │ │ sub sp, #16 │ │ │ │ @@ -222987,15 +222993,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (31ec14 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #120] @ (31ec18 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #116] @ (31ec1c ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31ebe8 │ │ │ │ ldr.w r0, [r3, #972] @ 0x3cc │ │ │ │ @@ -223027,33 +223033,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ebb0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31ec28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31ebb0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb6fe │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #592 @ (adr r0, 31ee6c ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (31ecd8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -223062,25 +223068,25 @@ │ │ │ │ ldr r1, [pc, #156] @ (31ece0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #140] @ (31ece4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (31ece8 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #96] @ 31ecd0 │ │ │ │ ldr r2, [pc, #120] @ (31ecec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #120] @ (31ecf0 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -223111,27 +223117,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3395ac │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb64c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r2, r2] │ │ │ │ + ldr r6, [pc, #1016] @ (31f0d8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + ldr r7, [pc, #72] @ (31ed2c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #920 @ 0x398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0x47fa │ │ │ │ lsls r1, r7, #1 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 31eda8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -223141,15 +223147,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #148] @ (31edb4 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #148] @ (31edb8 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31ed82 │ │ │ │ ldr.w r1, [r3, #984] @ 0x3d8 │ │ │ │ @@ -223191,33 +223197,33 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ed2e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31edc4 ) │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31ed2e │ │ │ │ nop │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + push {r1, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #348] @ (31ef34 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -223229,15 +223235,15 @@ │ │ │ │ ldr r5, [pc, #344] @ (31ef40 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ add r5, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 31ee1a │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 31ee54 │ │ │ │ ldr r3, [pc, #312] @ (31ef44 ) │ │ │ │ @@ -223320,15 +223326,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31ee42 │ │ │ │ ldr.w r7, [r0, #988] @ 0x3dc │ │ │ │ movs r1, #0 │ │ │ │ b.n 31ee38 │ │ │ │ ldr.w r7, [r0, #984] @ 0x3d8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -223342,40 +223348,40 @@ │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #980] @ 0x3d4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 31e824 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31ee38 │ │ │ │ ldr r0, [pc, #44] @ (31ef54 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31ee14 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #968 @ 0x3c8 │ │ │ │ + add r7, pc, #360 @ (adr r7, 31f0a4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #840 @ 0x348 │ │ │ │ + add r7, pc, #232 @ (adr r7, 31f028 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r7, pc, #400 @ (adr r7, 31f0e4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r6, pc, #952 @ (adr r6, 31f310 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #268] @ 31f074 │ │ │ │ sub sp, #20 │ │ │ │ @@ -223384,15 +223390,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (31f07c ) │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r4, [pc, #244] @ (31f080 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ add r4, pc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bpl.n 31efa2 │ │ │ │ @@ -223410,15 +223416,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add.w r1, r3, #996 @ 0x3e4 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e8ee8 │ │ │ │ + bl 7e8d58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 31f010 │ │ │ │ ldr r2, [pc, #176] @ (31f084 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223441,15 +223447,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #116] @ (31f088 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31efd0 │ │ │ │ ldr r3, [pc, #92] @ (31f084 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -223463,15 +223469,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (31f090 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31efa2 │ │ │ │ ldr r0, [pc, #76] @ (31f094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31efa2 │ │ │ │ ldr r2, [pc, #72] @ (31f098 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31efda │ │ │ │ ldr r2, [pc, #52] @ (31f090 ) │ │ │ │ @@ -223479,37 +223485,37 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 31efda │ │ │ │ ldr r0, [pc, #56] @ (31f09c ) │ │ │ │ ldrb.w r1, [r3, #996] @ 0x3e4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31efda │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + cbz r6, 31f0be │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, pc, #432 @ (adr r7, 31f22c ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 31f3cc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #264 @ (adr r7, 31f188 ) │ │ │ │ + add r5, pc, #680 @ (adr r5, 31f328 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #872 @ (adr r7, 31f400 ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 31f1a0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r6, pc, #448 @ (adr r6, 31f260 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ @@ -223523,15 +223529,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r6, pc │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #452] @ (31f29c ) │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31f256 │ │ │ │ @@ -223565,15 +223571,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31f102 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 31f0f6 │ │ │ │ add r3, pc, #8 @ (adr r3, 31f150 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ lsls r5, r3, #3 │ │ │ │ @@ -223632,15 +223638,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (31f2a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 31f1ee │ │ │ │ ldr r0, [pc, #160] @ (31f2a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r0, r7 │ │ │ │ b.n 31f1f0 │ │ │ │ ldr.w r3, [r7, #980] @ 0x3d4 │ │ │ │ and.w r2, r8, #12 │ │ │ │ mov r0, r7 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r7, #980] @ 0x3d4 │ │ │ │ @@ -223673,45 +223679,45 @@ │ │ │ │ bpl.w 31f0e6 │ │ │ │ ldr r0, [pc, #64] @ (31f2b0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31f0e6 │ │ │ │ ldr r0, [pc, #44] @ (31f2b4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 31f136 │ │ │ │ nop │ │ │ │ - cbz r4, 31f2ea │ │ │ │ + cbz r4, 31f2c4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 31f2f4 ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 31f494 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #992 @ (adr r5, 31f678 ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 31f418 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + add r6, pc, #464 @ (adr r6, 31f478 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #1016 @ (adr r6, 31f6a4 ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 31f444 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #240 @ (adr r6, 31f3a4 ) │ │ │ │ + add r4, pc, #656 @ (adr r4, 31f544 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #904 @ (adr r6, 31f640 ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 31f3e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31f2c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ negs r6, r3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldrd r2, r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ and.w ip, r3, r2 │ │ │ │ it ne │ │ │ │ @@ -223726,66 +223732,67 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r2 │ │ │ │ orr.w r3, r3, ip │ │ │ │ orrs r3, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #80] @ 31f36c │ │ │ │ ldr r2, [pc, #80] @ (31f370 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (31f374 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #68] @ (31f378 ) │ │ │ │ ldr r2, [pc, #72] @ (31f37c ) │ │ │ │ ldr r1, [pc, #72] @ (31f380 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (31f384 ) │ │ │ │ ldr r1, [pc, #56] @ (31f388 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr.w ip, r2, #16 │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - cbz r6, 31f38e │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia.w r6, {r1, r3, r4, r6} │ │ │ │ + b.n 31f174 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ rors r2, r4 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #416 @ (adr r6, 31f528 ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 31f6c8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r6, #0 │ │ │ │ lsls r7, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -223796,26 +223803,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (31f418 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #100] @ (31f41c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (31f420 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #56] @ 31f408 │ │ │ │ ldr r2, [pc, #80] @ (31f424 ) │ │ │ │ mov r3, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -223833,23 +223840,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3395ac │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #400 @ 0x190 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [pc, #216] @ (31f4f0 ) │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #296] @ (31f544 ) │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #184 @ (adr r6, 31f4d8 ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 31f678 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #40 @ (adr r6, 31f44c ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 31f5ec ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -223864,15 +223871,15 @@ │ │ │ │ ldrd r5, r8, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 7e93d4 │ │ │ │ + bl 7e9244 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [sp, #19] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f554 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #656] @ (31f708 ) │ │ │ │ @@ -223976,15 +223983,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31f47e │ │ │ │ ldr r0, [pc, #420] @ (31f71c ) │ │ │ │ strd r5, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 31f47e │ │ │ │ ldr r1, [pc, #380] @ (31f70c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 31f4a0 │ │ │ │ @@ -223993,15 +224000,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (31f728 ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31f4a0 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #992] @ 0x3e0 │ │ │ │ b.n 31f4a0 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #996] @ 0x3e4 │ │ │ │ b.n 31f4a0 │ │ │ │ @@ -224035,15 +224042,15 @@ │ │ │ │ beq.n 31f6a6 │ │ │ │ lsls r3, r5, #30 │ │ │ │ bpl.n 31f626 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ lsls r6, r3, #30 │ │ │ │ bmi.n 31f626 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #980] @ 0x3d4 │ │ │ │ b.n 31f4a0 │ │ │ │ uxth r5, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #976] @ 0x3d0 │ │ │ │ bl 31f2c4 │ │ │ │ @@ -224051,15 +224058,15 @@ │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ strb.w r5, [sp, #19] │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.w 31f4a0 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #968] @ 0x3c8 │ │ │ │ bic.w r2, r2, #8192 @ 0x2000 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ str.w r2, [r4, #968] @ 0x3c8 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ bl 31f2c4 │ │ │ │ @@ -224076,15 +224083,15 @@ │ │ │ │ ldr r0, [pc, #160] @ (31f734 ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31f4a0 │ │ │ │ movw r1, #16424 @ 0x4028 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ movw r2, #24640 @ 0x6040 │ │ │ │ str.w r3, [r4, #976] @ 0x3d0 │ │ │ │ orr.w r5, r5, #1 │ │ │ │ @@ -224095,17 +224102,17 @@ │ │ │ │ str.w r2, [r4, #1000] @ 0x3e8 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov.w r3, #1792 @ 0x700 │ │ │ │ str.w r3, [r4, #1004] @ 0x3ec │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ strd r2, r3, [r4, #984] @ 0x3d8 │ │ │ │ - bl 87e580 │ │ │ │ + bl 87e3f0 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ mov r0, r4 │ │ │ │ bl 31f2c4 │ │ │ │ b.n 31f614 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -224114,105 +224121,105 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + lsrs r4, r2, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #496 @ (adr r4, 31f910 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 31fab0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r5, sp, #432 @ 0x1b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, pc, #304 @ (adr r4, 31f858 ) │ │ │ │ + add r2, pc, #720 @ (adr r2, 31f9f8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 31f934 ) │ │ │ │ + add r2, pc, #936 @ (adr r2, 31fad4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 31f88c ) │ │ │ │ + add r1, pc, #760 @ (adr r1, 31fa2c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #704 @ (adr r3, 31f9f8 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 31f798 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ bne.n 31f75c │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 87e934 │ │ │ │ + bl 87e7a4 │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #22 │ │ │ │ bmi.n 31f784 │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 31f78c │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movw ip, #31296 @ 0x7a40 │ │ │ │ movt ip, #8 │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88efb4 │ │ │ │ + b.w 88ee24 │ │ │ │ nop │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ ldr r5, [pc, #220] @ (31f8b4 ) │ │ │ │ mov r9, r1 │ │ │ │ - bl 7e93d4 │ │ │ │ + bl 7e9244 │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc │ │ │ │ and.w r8, r3, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f886 │ │ │ │ ldr r3, [pc, #200] @ (31f8b8 ) │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31f894 │ │ │ │ add.w r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e934 │ │ │ │ + bl 87e7a4 │ │ │ │ cmp r0, #3 │ │ │ │ bhi.n 31f860 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e940 │ │ │ │ + bl 87e7b0 │ │ │ │ adds r0, #3 │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ cmp.w r8, r0, lsr #2 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r2, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ ittt ls │ │ │ │ @@ -224228,24 +224235,24 @@ │ │ │ │ str.w r3, [r4, #984] @ 0x3d8 │ │ │ │ bl 31f774 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.n 31f2c4 │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 87e940 │ │ │ │ + bl 87e7b0 │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ ite eq │ │ │ │ orreq.w r7, r9, #24576 @ 0x6000 │ │ │ │ movne r7, r9 │ │ │ │ uxtb r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e5cc │ │ │ │ + bl 87e43c │ │ │ │ lsrs r7, r7, #8 │ │ │ │ subs r6, #1 │ │ │ │ bne.n 31f876 │ │ │ │ b.n 31f812 │ │ │ │ ldr r3, [pc, #48] @ (31f8b8 ) │ │ │ │ ldr r1, [pc, #48] @ (31f8bc ) │ │ │ │ add r1, pc │ │ │ │ @@ -224262,27 +224269,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31f7f8 │ │ │ │ ldr r0, [pc, #28] @ (31f8c8 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31f7f8 │ │ │ │ str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #784 @ (adr r1, 31fbdc ) │ │ │ │ + add r0, pc, #176 @ (adr r0, 31f97c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [r0, #972] @ 0x3cc │ │ │ │ ble.n 31f910 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -224318,15 +224325,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r8, r0, #1016 @ 0x3f8 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r9, r2 │ │ │ │ - bl 7e93d4 │ │ │ │ + bl 7e9244 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ ldr r5, [pc, #612] @ (31fbb0 ) │ │ │ │ orr.w r2, r2, r6, lsl #30 │ │ │ │ lsrs r1, r6, #2 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -224444,15 +224451,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31f980 │ │ │ │ strd r4, r0, [sp] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #300] @ (31fbc4 ) │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 31f980 │ │ │ │ ldr.w r4, [r4, #992] @ 0x3e0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f970 │ │ │ │ ldr.w r4, [r4, #1000] @ 0x3e8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f970 │ │ │ │ @@ -224479,44 +224486,44 @@ │ │ │ │ b.n 31f970 │ │ │ │ ldr.w r4, [r4, #976] @ 0x3d0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f970 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w sl, r4, #952 @ 0x3b8 │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ cbz r0, 31fb12 │ │ │ │ ldr.w r2, [r4, #984] @ 0x3d8 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bpl.n 31fb34 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f970 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87e6d8 │ │ │ │ + bl 87e548 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsls r0, r2 │ │ │ │ adds r2, #8 │ │ │ │ orrs r1, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bne.n 31fb16 │ │ │ │ b.n 31fb04 │ │ │ │ mov r0, sl │ │ │ │ orr.w r1, r1, #32768 @ 0x8000 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87e940 │ │ │ │ + bl 87e7b0 │ │ │ │ adds r0, #3 │ │ │ │ and.w r2, r7, #63 @ 0x3f │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r2, r0 │ │ │ │ ittt hi │ │ │ │ ldrhi.w r2, [r4, #968] @ 0x3c8 │ │ │ │ @@ -224531,46 +224538,46 @@ │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #12] │ │ │ │ bl 31f2c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31f774 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ b.n 31fb0c │ │ │ │ ldr r2, [pc, #48] @ (31fbc8 ) │ │ │ │ ldr r1, [pc, #52] @ (31fbcc ) │ │ │ │ ldr r0, [pc, #52] @ (31fbd0 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31f96c │ │ │ │ str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + lsrs r6, r7, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r7, pc, #440 @ (adr r7, 31fd84 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 31fbe0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov.w r1, #22528 @ 0x5800 │ │ │ │ @@ -224586,15 +224593,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #128] @ (31fc80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #96] @ 31fc70 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ mov.w r1, #1792 @ 0x700 │ │ │ │ movs r2, #4 │ │ │ │ movw r0, #24640 @ 0x6040 │ │ │ │ @@ -224603,17 +224610,17 @@ │ │ │ │ str.w ip, [r4, #980] @ 0x3d4 │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movw r0, #16424 @ 0x4028 │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ strd r0, r3, [r4, #972] @ 0x3cc │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ vstr d7, [r4, #984] @ 0x3d8 │ │ │ │ - bl 87e580 │ │ │ │ + bl 87e3f0 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [r4, #976] @ 0x3d0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -224621,19 +224628,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r7, pc, #32 @ (adr r7, 31fc9c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (31fd04 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -224641,55 +224648,55 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #112] @ (31fd0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e3fc │ │ │ │ ldr r0, [pc, #88] @ (31fd10 ) │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp, #4] │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31fd14 ) │ │ │ │ movs r0, #1 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31fd18 ) │ │ │ │ ldr r1, [pc, #60] @ (31fd1c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r6, pc, #432 @ (adr r6, 31feb8 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ @ instruction: 0xfbe7ffff │ │ │ │ @ instruction: 0xfa4dffff │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ @@ -224709,15 +224716,15 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r1 │ │ │ │ orr.w r3, r3, ip, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 31fd7c │ │ │ │ ldr r2, [pc, #24] @ (31fd88 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ @@ -224726,15 +224733,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r7, pc, #512 @ (adr r7, 31ff8c ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 32012c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -224747,15 +224754,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31fdbc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r0, #6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 31fe28 │ │ │ │ @@ -224766,15 +224773,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -224784,21 +224791,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 31fe1c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ - add r7, pc, #88 @ (adr r7, 31fe84 ) │ │ │ │ + add r5, pc, #504 @ (adr r5, 320024 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 320044 │ │ │ │ sub sp, #28 │ │ │ │ @@ -224808,15 +224815,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -224866,15 +224873,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31ff40 │ │ │ │ @@ -224954,30 +224961,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31ff40 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 31ff2c │ │ │ │ - add r6, pc, #640 @ (adr r6, 3202c8 ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 320068 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -225051,19 +225058,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (32013c ) │ │ │ │ ldr r0, [pc, #20] @ (320140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - add r3, pc, #784 @ (adr r3, 32044c ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 3201ec ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (320200 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -225072,25 +225079,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (320208 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #156] @ (32020c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (320210 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #140] @ (320214 ) │ │ │ │ ldr r1, [pc, #144] @ (320218 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (32021c ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (320220 ) │ │ │ │ @@ -225122,37 +225129,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (320244 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #100] @ (320248 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #592 @ (adr r3, 320454 ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 3205f4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 3202c0 │ │ │ │ + bhi.n 320190 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -225164,15 +225171,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #2 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r1, [sp, #816] @ 0x330 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225262,32 +225269,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (320374 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (320378 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #720 @ (adr r1, 320644 ) │ │ │ │ + add r0, pc, #112 @ (adr r0, 3203e4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 3203c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -225297,32 +225304,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (3203cc ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (3203d0 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #368 @ (adr r1, 32053c ) │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 320440 │ │ │ │ sub sp, #16 │ │ │ │ @@ -225331,15 +225338,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (320448 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 32041e │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225356,19 +225363,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #8 @ (adr r1, 32044c ) │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (3204e0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -225380,57 +225387,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 3204f0 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (3204f4 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 320496 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 3204c8 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 7e9414 │ │ │ │ + bl 7e9284 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 320490 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 320496 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #552 @ (adr r0, 32070c ) │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 3208ec │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -225451,15 +225458,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (320774 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (320778 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -225507,15 +225514,15 @@ │ │ │ │ bpl.n 320696 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 320584 │ │ │ │ b.n 32057e │ │ │ │ @@ -225645,33 +225652,33 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 3206ce │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 3205d0 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r5, #3 │ │ │ │ strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (320790 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cmp r7, #38 @ 0x26 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr.w r1, [r0, #1240] @ 0x4d8 │ │ │ │ cbz r1, 3207a2 │ │ │ │ ldrb.w r1, [r0, #1744] @ 0x6d0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ ldr.w r3, [r0, #1260] @ 0x4ec │ │ │ │ @@ -225685,58 +225692,58 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r3, [r0, #1300] @ 0x514 │ │ │ │ cbz r3, 3207d0 │ │ │ │ ldrb.w r3, [r0, #1746] @ 0x6d2 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (320834 ) │ │ │ │ ldr r2, [pc, #76] @ (320838 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (32083c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #64] @ (320840 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #60] @ (320844 ) │ │ │ │ ldr r1, [pc, #60] @ (320848 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #48] @ (32084c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r5, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 3207d4 │ │ │ │ + bcs.n 3208a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #29 │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -225752,15 +225759,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (3208bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2432] @ 0x980 │ │ │ │ cbz r3, 3208a0 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ rsb r0, r0, #6 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225773,19 +225780,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 320920 │ │ │ │ sub sp, #8 │ │ │ │ @@ -225794,15 +225801,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (320928 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cbz r4, 320904 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225813,19 +225820,19 @@ │ │ │ │ str.w r1, [r0, #1268] @ 0x4f4 │ │ │ │ orr.w r2, r2, #3 │ │ │ │ str.w r2, [r0, #2128] @ 0x850 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 320794 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r3, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 320990 │ │ │ │ sub sp, #20 │ │ │ │ @@ -225833,42 +225840,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (320998 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (32099c ) │ │ │ │ ldr r2, [pc, #56] @ (3209a0 ) │ │ │ │ ldr r1, [pc, #56] @ (3209a4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r3, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr9, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -225880,15 +225887,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #100] @ (320a28 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r2, #2434] @ 0x982 │ │ │ │ cbnz r2, 3209f2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225898,31 +225905,31 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (320a2c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #956] @ 0x3bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -225934,25 +225941,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #100] @ (320ac4 ) │ │ │ │ ldr r1, [pc, #104] @ (320ac8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #60] @ 320ab0 │ │ │ │ ldr r2, [pc, #84] @ (320acc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -225970,23 +225977,23 @@ │ │ │ │ b.w 3395ac │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [sp, #232] @ 0xe8 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r0, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #142 @ 0x8e │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, #50 @ 0x32 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226004,24 +226011,24 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ add.w r1, sp, #11 │ │ │ │ ldr.w r3, [r4, #2284] @ 0x8ec │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ - bl 7e8ee8 │ │ │ │ + bl 7e8d58 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 320b62 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #0 │ │ │ │ str.w r1, [r4, #1260] @ 0x4ec │ │ │ │ strb.w r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -226043,29 +226050,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #52] @ (320b98 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 320b2a │ │ │ │ b.n 320b3a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r5, #1 │ │ │ │ strh r4, [r1, #10] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r7, #6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -226082,15 +226089,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #48] @ 0x30 │ │ │ │ add r7, pc │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #624] @ (320e48 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320cd6 │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ @@ -226189,15 +226196,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 320be0 │ │ │ │ ldr r0, [pc, #356] @ (320e54 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stmia.w sp, {r8, r9, sl} │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 320be0 │ │ │ │ sub.w r2, r4, #1304 @ 0x518 │ │ │ │ orrs r2, r5 │ │ │ │ beq.n 320c3c │ │ │ │ subw r2, r4, #1308 @ 0x51c │ │ │ │ orrs r2, r5 │ │ │ │ bne.n 320c30 │ │ │ │ @@ -226293,29 +226300,29 @@ │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ itt eq │ │ │ │ moveq r2, #1 │ │ │ │ strbeq.w r2, [r3, #2432] @ 0x980 │ │ │ │ b.n 320c3c │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #928] @ 0x3a0 │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r6, #2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #136] @ (320ef4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226325,15 +226332,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #132] @ (320efc ) │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cbz r4, 320ede │ │ │ │ ldr.w r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi.n 320ede │ │ │ │ cmp r4, #0 │ │ │ │ ble.n 320ed0 │ │ │ │ ldr.w r6, [r0, #968] @ 0x3c8 │ │ │ │ @@ -226365,19 +226372,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (320f90 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226385,15 +226392,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #128] @ (320f98 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb.w r3, [r5, #2434] @ 0x982 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ cbnz r0, 320f84 │ │ │ │ movs r1, #0 │ │ │ │ @@ -226419,19 +226426,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bdb4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ b.n 320f38 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #324] @ (3210f4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -226442,15 +226449,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #316] @ (3210fc ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #316] @ (321100 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r3, [r1, #2435] @ 0x983 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321086 │ │ │ │ movw r3, #777 @ 0x309 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -226503,15 +226510,15 @@ │ │ │ │ mov.w ip, ip, lsr #2 │ │ │ │ mls r3, r7, ip, r3 │ │ │ │ str.w r3, [r0, #968] @ 0x3c8 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 3210e0 │ │ │ │ add.w r0, r2, #920 @ 0x398 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 321008 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ @@ -226540,39 +226547,39 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 321012 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #1240] @ 0x4d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 320794 │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ b.n 321078 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r1, #38] @ 0x26 │ │ │ │ + ldrh r4, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r5, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r5, #17] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #32] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r0, #15 │ │ │ │ bhi.n 321178 │ │ │ │ @@ -226614,18 +226621,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3211a8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ movs r5, #192 @ 0xc0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 321214 │ │ │ │ @@ -226658,25 +226665,25 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3211e0 │ │ │ │ ldr r0, [pc, #24] @ (321224 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3211e0 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #26] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r7, [r0, #1016] @ 0x3f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -226691,26 +226698,26 @@ │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ beq.n 321290 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #132 @ (adr r1, 3212e8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r2, r2, r7, lsl #6 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov.w r8, r0, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #100 @ (adr r1, 3212e8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #96] @ (3212f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3212bc │ │ │ │ add sp, #16 │ │ │ │ @@ -226742,30 +226749,30 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #36] @ (321300 ) │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 321298 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldrb r4, [r6, #7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #22] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #112] @ (321384 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -226783,15 +226790,15 @@ │ │ │ │ subs r5, #4 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ tst r7, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 321334 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226808,28 +226815,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321326 │ │ │ │ ldr r0, [pc, #36] @ (321398 ) │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 321326 │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r0, [r2, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #18] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -226905,41 +226912,41 @@ │ │ │ │ str.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 321304 │ │ │ │ ldr r0, [pc, #60] @ (3214ac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 321400 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32142e │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 321448 │ │ │ │ ldr r0, [pc, #32] @ (3214b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 321440 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 32150c │ │ │ │ sub sp, #20 │ │ │ │ @@ -226947,39 +226954,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (321514 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #52] @ (321518 ) │ │ │ │ ldr r1, [pc, #56] @ (32151c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (321520 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #44] @ (321524 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r4, #8] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ lsls r1, r7, #1 │ │ │ │ @@ -226996,26 +227003,26 @@ │ │ │ │ ldr r1, [pc, #196] @ (321608 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #180] @ (32160c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #180] @ (321610 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #136] @ 3215f8 │ │ │ │ ldr r2, [pc, #160] @ (321614 ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r7, r5, #1096 @ 0x448 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ @@ -227041,23 +227048,23 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #88] @ (321624 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (321628 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73180c │ │ │ │ + bl 73167c │ │ │ │ str.w r4, [r5, #1104] @ 0x450 │ │ │ │ str.w r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -227065,35 +227072,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #200] @ 0xc8 │ │ │ │ + ldrh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r6, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #174 @ 0xae │ │ │ │ + movs r6, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r1, #10] │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #218 @ 0xda │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2} │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ mov r8, r2 │ │ │ │ @@ -227196,15 +227203,15 @@ │ │ │ │ lsrs r2, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r5, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 321304 │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ movs r5, #0 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr r2, [pc, #452] @ (32191c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ b.n 3216ba │ │ │ │ ldr r2, [pc, #432] @ (321914 ) │ │ │ │ ldr.w r6, [r5, #928] @ 0x3a0 │ │ │ │ @@ -227331,15 +227338,15 @@ │ │ │ │ bpl.w 3216c2 │ │ │ │ ldr r0, [pc, #224] @ (32195c ) │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 3216c2 │ │ │ │ ldr r2, [pc, #208] @ (321960 ) │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc │ │ │ │ b.n 3216ba │ │ │ │ subs.w r0, r2, #1016 @ 0x3f8 │ │ │ │ @@ -227359,15 +227366,15 @@ │ │ │ │ orr.w r0, r0, #16 │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ b.n 32171c │ │ │ │ ldr r0, [pc, #160] @ (321968 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32169c │ │ │ │ ldr r0, [pc, #144] @ (32196c ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32173e │ │ │ │ @@ -227375,73 +227382,73 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 32173e │ │ │ │ ldr r0, [pc, #124] @ (321970 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32173e │ │ │ │ ldr r0, [pc, #16] @ (321914 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [r3, r0] │ │ │ │ b.n 3216ba │ │ │ │ strb r0, [r6, #23] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf7b8005a │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + @ instruction: 0xf620005a │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + subs r0, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, r3, #4 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [pc, #80] @ (3219ac ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r1, 32197e │ │ │ │ ldr.w r3, [r0, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 32198a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227492,27 +227499,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3219b0 │ │ │ │ ldr r0, [pc, #32] @ (321a14 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3219b0 │ │ │ │ nop │ │ │ │ strb r6, [r2, #10] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #888] @ (321da0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -227614,15 +227621,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 321a6c │ │ │ │ ldr r0, [pc, #692] @ (321dc8 ) │ │ │ │ strd r6, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ b.n 321a6c │ │ │ │ str.w r6, [r5, #936] @ 0x3a8 │ │ │ │ lsls r5, r6, #30 │ │ │ │ beq.n 321ac0 │ │ │ │ ldr r3, [pc, #640] @ (321db4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -227638,15 +227645,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 321c1e │ │ │ │ ldr r0, [pc, #640] @ (321dd0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [r5, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #624] @ (321dd4 ) │ │ │ │ bic.w r3, r3, r6 │ │ │ │ str.w r3, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #568] @ (321da4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227766,15 +227773,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 321d96 │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ lsls r4, r3, #24 │ │ │ │ bpl.n 321cca │ │ │ │ ldrb.w r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 32139c │ │ │ │ ldr.w r3, [r5, #944] @ 0x3b0 │ │ │ │ @@ -227786,15 +227793,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (321db4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 321cac │ │ │ │ ldr r0, [pc, #252] @ (321de8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ b.n 321c9e │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ str.w r1, [r5, #1028] @ 0x404 │ │ │ │ bic.w r2, r2, #96 @ 0x60 │ │ │ │ str.w r1, [r5, #1032] @ 0x408 │ │ │ │ orr.w r2, r2, #144 @ 0x90 │ │ │ │ @@ -227814,15 +227821,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 321ab8 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #188] @ (321df0 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 321ab8 │ │ │ │ ldr r1, [pc, #176] @ (321df4 ) │ │ │ │ ldr r3, [pc, #96] @ (321da4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -227831,34 +227838,34 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 321c1e │ │ │ │ ldr r0, [pc, #160] @ (321df8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ and.w r3, r6, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321c34 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.w 321c34 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r5 │ │ │ │ bl 32139c │ │ │ │ b.n 321c34 │ │ │ │ ldr r0, [pc, #100] @ (321dfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 321cac │ │ │ │ strb r0, [r2, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -227866,47 +227873,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r7, #3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r7, #3] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r0, [r1, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r2, #3] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r0, [r6, #2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r6, [r5, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r6, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r6, [r3, #22] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r1, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #52] @ (321e44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227915,29 +227922,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (321e4c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r3, #58] @ 0x3a │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + ldrb r4, [r5, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 321e94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227945,29 +227952,29 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #48] @ (321e9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 321ed8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227975,24 +227982,24 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #36] @ (321ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 321228 │ │ │ │ nop │ │ │ │ - strh r2, [r7, #52] @ 0x34 │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 321f48 │ │ │ │ sub sp, #20 │ │ │ │ @@ -228000,42 +228007,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (321f50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (321f54 ) │ │ │ │ ldr r2, [pc, #56] @ (321f58 ) │ │ │ │ ldr r1, [pc, #56] @ (321f5c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1040 @ 0x410 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa4fffff │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ bl 59ff5e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -228046,15 +228053,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #116] @ (321ff0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #80] @ 321fe0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ movs r2, #18 │ │ │ │ mov.w r1, #768 @ 0x300 │ │ │ │ str.w r2, [r0, #1024] @ 0x400 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ @@ -228074,46 +228081,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00321ff4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #116] @ (32207c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r3, [pc, #104] @ (322080 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #104] @ (322084 ) │ │ │ │ ldr r1, [pc, #104] @ (322088 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #96] @ (32208c ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #92] @ (322090 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3387bc │ │ │ │ ldr r3, [pc, #84] @ (322094 ) │ │ │ │ @@ -228137,25 +228144,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #26] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, r7, #2 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r2, #3 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldrb r4, [r6, #10] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r5, [pc, #176] @ (322148 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3220be │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -228204,34 +228211,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 88f244 │ │ │ │ + b.w 88f0b4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -228244,15 +228251,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 32219c │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 3221b0 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 3221ea │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 3221ea │ │ │ │ @@ -228261,15 +228268,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 3221c8 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 3221a2 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 3221e4 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -228284,15 +228291,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 3221ba │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (32229c ) │ │ │ │ @@ -228304,15 +228311,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (3222a0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -228321,15 +228328,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r2, [pc, #52] @ (3222a4 ) │ │ │ │ ldr r3, [pc, #44] @ (3222a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228395,31 +228402,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 8a8c10 │ │ │ │ + bl 8a8a80 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 8a8c10 │ │ │ │ + bl 8a8a80 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r3, [pc, #128] @ (3223f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3223b6 │ │ │ │ ldr r2, [pc, #124] @ (3223fc ) │ │ │ │ ldr r3, [pc, #108] @ (3223f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -228454,15 +228461,15 @@ │ │ │ │ bpl.n 32237e │ │ │ │ ldr r0, [pc, #60] @ (322408 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32237e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (3225a0 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (322618 ) │ │ │ │ ldr r4, [r7, #20] │ │ │ │ @@ -228475,15 +228482,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ orrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r7, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (322508 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -228493,19 +228500,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 3224ac │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -228560,30 +228567,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 32249c │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ b.n 3224ac │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (32251c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ asrs r2, r5, #14 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -228604,31 +228611,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 87e580 │ │ │ │ + bl 87e3f0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e580 │ │ │ │ + bl 87e3f0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ mov r0, r4 │ │ │ │ bl 32240c │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -228657,21 +228664,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (3226a0 ) │ │ │ │ ldr r2, [pc, #152] @ (3226a4 ) │ │ │ │ ldr r1, [pc, #152] @ (3226a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3222a8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 32240c │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228691,15 +228698,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bdb4 │ │ │ │ ldr r2, [pc, #60] @ (3226ac ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -228725,34 +228732,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (322700 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (322704 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #44] @ (322708 ) │ │ │ │ ldr r3, [pc, #48] @ (32270c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (322710 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + cbz r6, 32275c │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf75400e6 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ @@ -228799,29 +228806,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 87e924 │ │ │ │ + bl 87e794 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 3227b6 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 322170 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87e5cc │ │ │ │ + bl 87e43c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 3227a4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -228831,40 +228838,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (322884 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #140] @ (322888 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #112] @ (32288c ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldr r0, [pc, #96] @ (322890 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 338aac │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (322894 ) │ │ │ │ @@ -228874,30 +228881,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (32289c ) │ │ │ │ ldr r1, [pc, #84] @ (3228a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e3fc │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e3fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 322520 │ │ │ │ - ldrb r4, [r5, #23] │ │ │ │ + ldrb r4, [r2, #17] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + strb r6, [r4, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r3, #18] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -228913,46 +228920,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (322920 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 7e97cc │ │ │ │ + bl 7e963c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 3228e6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 3228f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28ba8c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 87e5c4 │ │ │ │ + bl 87e434 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e5c4 │ │ │ │ + bl 87e434 │ │ │ │ ldr r0, [pc, #24] @ (322924 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 338bd8 │ │ │ │ - ldrb r0, [r2, #20] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -228972,42 +228979,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 3229b0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 322170 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 322962 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 87e924 │ │ │ │ + bl 87e794 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3229a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e5cc │ │ │ │ + bl 87e43c │ │ │ │ b.n 3229ac │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -229056,15 +229063,15 @@ │ │ │ │ beq.n 322af4 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 322a22 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e8ee8 │ │ │ │ + bl 7e8d58 │ │ │ │ cbz r0, 322a80 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 322a28 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 322a28 │ │ │ │ @@ -229075,33 +229082,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 322b3c │ │ │ │ ldr r2, [pc, #232] @ (322b7c ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 322a28 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ cbnz r0, 322b28 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e6d8 │ │ │ │ + bl 87e548 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 322aea │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 322a50 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -229111,15 +229118,15 @@ │ │ │ │ bne.n 322a5a │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 322170 │ │ │ │ b.n 322a5a │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -229162,37 +229169,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #10] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r1, #25] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r7, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, #26] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r1, #25] │ │ │ │ + strb r4, [r6, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r1, #24] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -229237,15 +229244,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322cdc │ │ │ │ ldr r2, [pc, #188] @ (322cf4 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -229274,52 +229281,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322c4a │ │ │ │ ldr r0, [pc, #76] @ (322cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 322cd6 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322c8a │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322c8a │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322c8a │ │ │ │ ldr r0, [pc, #44] @ (322cfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 322c92 │ │ │ │ ldr r3, [pc, #32] @ (322d00 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (322d04 ) │ │ │ │ ldr r0, [pc, #32] @ (322d08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - strb r2, [r2, #22] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r2, #18] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r4, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -229469,15 +229476,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 322d8c │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ b.n 322d8c │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 322d8c │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -229488,15 +229495,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322d8c │ │ │ │ mov r0, r4 │ │ │ │ bl 322208 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r2, [pc, #520] @ (32310c ) │ │ │ │ ldr r3, [pc, #492] @ (3230f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -229505,25 +229512,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 87e580 │ │ │ │ + bl 87e3f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322e36 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 323034 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -229562,15 +229569,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 322d66 │ │ │ │ ldr r0, [pc, #332] @ (32311c ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 322d66 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 322df6 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 322d8c │ │ │ │ @@ -229593,15 +229600,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87e580 │ │ │ │ + bl 87e3f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322e3c │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (323120 ) │ │ │ │ @@ -229630,36 +229637,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 32305a │ │ │ │ b.n 322e14 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e924 │ │ │ │ + bl 87e794 │ │ │ │ cbnz r0, 3230ce │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e5cc │ │ │ │ + bl 87e43c │ │ │ │ b.n 322f70 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 322e00 │ │ │ │ b.n 322df2 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 322e78 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 322e78 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e6d8 │ │ │ │ + bl 87e548 │ │ │ │ b.n 323098 │ │ │ │ ldr r3, [pc, #76] @ (323128 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (32312c ) │ │ │ │ ldr r0, [pc, #76] @ (323130 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229685,25 +229692,25 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrb r0, [r5, r2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #11] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrh r0, [r0, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -229749,15 +229756,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3231d6 │ │ │ │ ldr r0, [pc, #416] @ (32334c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3231d6 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -229826,15 +229833,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 322170 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 3231cc │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ b.n 3231cc │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 3232b4 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 32318e │ │ │ │ @@ -229844,46 +229851,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 322170 │ │ │ │ b.n 3231cc │ │ │ │ bl 32240c │ │ │ │ b.n 323298 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ cbz r0, 3232e6 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 3232f2 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 323278 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e6d8 │ │ │ │ + bl 87e548 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 3232cc │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ b.n 3232de │ │ │ │ ldr r3, [pc, #40] @ (323350 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (323354 ) │ │ │ │ ldr r0, [pc, #40] @ (323358 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229895,26 +229902,26 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + ldr r0, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r3, #10] │ │ │ │ + strb r6, [r0, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (323368 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ lsls r4, r4, #31 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229923,20 +229930,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (3233c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3233cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (3233d0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3233d4 ) │ │ │ │ ldr r2, [pc, #48] @ (3233d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -229945,19 +229952,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldr r4, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r6, pc, #616 @ (adr r6, 323638 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ adcs.w r0, r2, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #30 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -229973,15 +229980,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (32344c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (323450 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #72] @ (323454 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -229995,19 +230002,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - strb r2, [r2, #9] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r4, #0] │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r7, #0] │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r6, r0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230023,15 +230030,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (3234d8 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #84] @ (3234dc ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -230048,19 +230055,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r4, [r6, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230073,47 +230080,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (323548 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #64] @ (32354c ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r2, [pc, #44] @ (323550 ) │ │ │ │ ldr r1, [pc, #44] @ (323554 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e6c8 │ │ │ │ - strb r4, [r1, #5] │ │ │ │ + b.w 72e538 │ │ │ │ + ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, #112] @ 0x70 │ │ │ │ + ldr r6, [r4, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #592 @ (adr r6, 3237a8 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 323948 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (32362c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -230123,28 +230130,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #176] @ (323638 ) │ │ │ │ ldr r1, [pc, #180] @ (32363c ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f40c │ │ │ │ + bl 72f27c │ │ │ │ cbnz r0, 3235bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230176,45 +230183,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 33965c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3395ac │ │ │ │ nop │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #192 @ (adr r6, 323700 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 3238a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r2, r6, #21 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00323650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -230222,110 +230229,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (323798 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (32379c ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (3237a0 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (3237a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #256] @ (3237a8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 3237ac │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #232] @ (3237b0 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #208] @ (3237b4 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 3387bc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 72f3bc │ │ │ │ + bl 72f22c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r7, [pc, #160] @ (3237b8 ) │ │ │ │ ldr r1, [pc, #164] @ (3237bc ) │ │ │ │ ldr r6, [pc, #164] @ (3237c0 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #140] @ (3237c4 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 3399a8 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 339300 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ bl 3396bc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -230335,43 +230342,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldrsb r4, [r4, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #224 @ (adr r5, 323888 ) │ │ │ │ + add r3, pc, #640 @ (adr r3, 323a28 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r6, r5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r3, #88] @ 0x58 │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r5, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r7, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (323878 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3237d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ lsls r6, r7, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -230383,19 +230390,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (323880 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (323884 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 72f40c │ │ │ │ + bl 72f27c │ │ │ │ cbnz r0, 323822 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230429,25 +230436,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 444010 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #808 @ (adr r3, 323bac ) │ │ │ │ + add r2, pc, #200 @ (adr r2, 32394c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r6, r0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (323918 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230456,26 +230463,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (323920 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #104] @ (323924 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (323928 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #88] @ (32392c ) │ │ │ │ ldr r3, [pc, #88] @ (323930 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -230494,23 +230501,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r6, [r0, r1] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #56 @ (adr r3, 32395c ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 323afc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #13 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -230524,25 +230531,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (323978 ) │ │ │ │ ldr r0, [pc, #40] @ (32397c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 733474 │ │ │ │ - bl 72f4fc │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f36c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730da4 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + b.w 730c14 │ │ │ │ + strb r2, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, pc, #432 @ (adr r2, 323b2c ) │ │ │ │ + add r0, pc, #848 @ (adr r0, 323ccc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (3239dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230551,60 +230558,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (3239e4 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #60] @ (3239e8 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r2, [pc, #44] @ (3239ec ) │ │ │ │ ldr r1, [pc, #44] @ (3239f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e6c8 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + b.w 72e538 │ │ │ │ + ldr r0, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r7, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r6, r4] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 323dd4 ) │ │ │ │ + add r0, pc, #384 @ (adr r0, 323b74 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (323a1c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ lsls r4, r7, #10 │ │ │ │ lsls r1, r7, #1 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 323a4a │ │ │ │ @@ -230629,17 +230636,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323b04 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -230658,16 +230665,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 733474 │ │ │ │ - bl 72f4fc │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f36c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 5306cc │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -230684,40 +230691,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strh r0, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 323b48 ) │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 323c80 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #324] @ (323c84 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (323c88 ) │ │ │ │ ldr r1, [pc, #324] @ (323c8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 323c5a │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -230759,18 +230766,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f40c │ │ │ │ + bl 72f27c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 323c64 │ │ │ │ ldr r0, [pc, #184] @ (323ca0 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -230825,29 +230832,29 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r3] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230858,27 +230865,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (323d44 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #116] @ (323d48 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (323d4c ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #92] @ (323d50 ) │ │ │ │ ldr r2, [pc, #96] @ (323d54 ) │ │ │ │ ldr r3, [pc, #96] @ (323d58 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -230889,35 +230896,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + str r6, [r2, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r7, #27 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ vshr.u32 q0, q12, #2 │ │ │ │ ldrd r0, r0, [r4, #-920] @ 0x398 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230930,25 +230937,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (323e00 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #120] @ (323e04 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (323e08 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #104] @ (323e0c ) │ │ │ │ ldr r3, [pc, #108] @ (323e10 ) │ │ │ │ ldr r1, [pc, #108] @ (323e14 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (323e18 ) │ │ │ │ @@ -230963,36 +230970,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + ldr r7, [pc, #888] @ (324178 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r0, #25 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ vqadd.u16 q0, q5, q12 │ │ │ │ ldmia.w r6!, {r1, r2, r5, r6, r7} │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -231008,22 +231015,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 323ed2 │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 323ed8 │ │ │ │ ldr.w fp, [pc, #116] @ 323ee8 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -231037,23 +231044,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 730bac │ │ │ │ + bl 730a1c │ │ │ │ ldr r2, [pc, #84] @ (323ef4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 323e8c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -231061,38 +231068,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 323e70 │ │ │ │ bl 323a50 │ │ │ │ - lsls r2, r4, #22 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r5, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r3, #92] @ 0x5c │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (323f1c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ mrc2 0, 3, r0, cr4, cr8, {3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (323f98 ) │ │ │ │ @@ -231100,25 +231107,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (323fa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #92] @ (323fa4 ) │ │ │ │ ldr r1, [pc, #92] @ (323fa8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (323fac ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (323fb0 ) │ │ │ │ ldr r1, [pc, #76] @ (323fb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -231135,24 +231142,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - str r4, [r4, #124] @ 0x7c │ │ │ │ + b.w 72e3c4 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r7, [pc, #744] @ (324288 ) │ │ │ │ + ldr r6, [pc, #136] @ (324028 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, #92] @ 0x5c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -231173,31 +231180,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (324018 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r7, #112] @ 0x70 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 324054 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231205,24 +231212,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (32405c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7e92a0 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + b.w 7e9110 │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r1, #80] @ 0x50 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 324098 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231230,24 +231237,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (3240a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 703768 │ │ │ │ + b.w 7035d8 │ │ │ │ nop │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r1, #80] @ 0x50 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3240f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -231258,31 +231265,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 703844 │ │ │ │ + bl 7036b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r3, #100] @ 0x64 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 324150 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231290,33 +231297,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (324158 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 324146 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28bdb0 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 3241d0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -231327,27 +231334,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (3241d8 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (3241dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #80] @ (3241e0 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3241a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 703698 │ │ │ │ + b.w 703508 │ │ │ │ ldr r2, [pc, #56] @ (3241e4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324198 │ │ │ │ ldr r2, [pc, #52] @ (3241e8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -231355,33 +231362,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324198 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (3241ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 324198 │ │ │ │ nop │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r3, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #696] @ (324498 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r0, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 3242a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231392,15 +231399,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (3242ac ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #140] @ (3242b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32427c │ │ │ │ cmp r5, #1 │ │ │ │ @@ -231408,66 +231415,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 324246 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 324266 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 703618 │ │ │ │ + b.w 703488 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7035e4 │ │ │ │ + b.w 703454 │ │ │ │ blx 28bdb4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 703618 │ │ │ │ + b.w 703488 │ │ │ │ ldr r3, [pc, #52] @ (3242b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32422c │ │ │ │ ldr r3, [pc, #48] @ (3242b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32422c │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (3242bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32422c │ │ │ │ nop │ │ │ │ - str r2, [r2, #80] @ 0x50 │ │ │ │ + str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r4, #44] @ 0x2c │ │ │ │ + str r4, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r5, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #104] @ (324318 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r3, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (3243a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -231479,69 +231486,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (3243b0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 7e9414 │ │ │ │ + bl 7e9284 │ │ │ │ cbnz r0, 324312 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 7e8ee8 │ │ │ │ + bl 7e8d58 │ │ │ │ ldr r3, [pc, #148] @ (3243b4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32437e │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 3242fc │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #124] @ (3243b8 ) │ │ │ │ ldr r2, [pc, #124] @ (3243bc ) │ │ │ │ ldr r1, [pc, #128] @ (3243c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3242fc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 703844 │ │ │ │ + bl 7036b4 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3242fc │ │ │ │ ldr r2, [pc, #88] @ (3243c4 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 3242fc │ │ │ │ ldr r3, [pc, #72] @ (3243c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324328 │ │ │ │ @@ -231551,38 +231558,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324328 │ │ │ │ ldr r0, [pc, #60] @ (3243d0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 324328 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r2, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #288] @ (3244d4 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r6, #24] │ │ │ │ + str r4, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 323fcc │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (324474 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -231592,73 +231599,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #124] @ (324480 ) │ │ │ │ ldr r1, [pc, #124] @ (324484 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #96] @ (324488 ) │ │ │ │ ldr r1, [pc, #100] @ (32448c ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 324464 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 32444e │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 81cda0 │ │ │ │ + b.w 81cc10 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 7e963c │ │ │ │ + bl 7e94ac │ │ │ │ b.n 32443a │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r2, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + ldrsh r4, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r2, #20] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #936] @ (32482c ) │ │ │ │ + ldr r1, [pc, #328] @ (3245cc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + ldrsh r6, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (324568 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -231669,36 +231676,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 733474 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 733548 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 324514 │ │ │ │ ldr r2, [pc, #152] @ (324574 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (324578 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (32457c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 32453e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -231713,39 +231720,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (324584 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (324588 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (32458c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 324500 │ │ │ │ blx 28bdb4 │ │ │ │ ldr r2, [pc, #76] @ (324590 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ + str r4, [r3, #12] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r5, #4] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -231766,42 +231773,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #240] @ (3246bc ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 32460a │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324680 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 7e9414 │ │ │ │ + bl 7e9284 │ │ │ │ cbz r0, 32466a │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 324648 │ │ │ │ ldr r1, [pc, #164] @ (3246c0 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -231810,32 +231817,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (3246c8 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7035e4 │ │ │ │ + b.w 703454 │ │ │ │ ldr r5, [pc, #128] @ (3246cc ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (3246d0 ) │ │ │ │ ldr r1, [pc, #128] @ (3246d4 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (3246d8 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231843,42 +231850,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (3246dc ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r4, [r5, r5] │ │ │ │ + ldrb r4, [r2, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r4, #20] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrb r4, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - ldrsh r6, [r4, r5] │ │ │ │ + ldrb r6, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (3247a0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -231888,79 +231895,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 7e9414 │ │ │ │ + bl 7e9284 │ │ │ │ cbz r0, 32475a │ │ │ │ cbz r4, 324770 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #136] @ (3247ac ) │ │ │ │ ldr r1, [pc, #136] @ (3247b0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 32479c │ │ │ │ ldr r3, [pc, #120] @ (3247b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (3247b8 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (3247bc ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (3247c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 32473c │ │ │ │ - str r2, [r4, #0] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r1, r1] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -231971,15 +231978,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3247e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ addw r0, r6, #2168 @ 0x878 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 32485a │ │ │ │ push {lr} │ │ │ │ @@ -231999,18 +232006,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 324892 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -232057,15 +232064,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 324944 │ │ │ │ ldr r3, [pc, #156] @ (324984 ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 324970 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -232088,15 +232095,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (324988 ) │ │ │ │ ldr r2, [pc, #108] @ (32498c ) │ │ │ │ ldr r1, [pc, #108] @ (324990 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -232105,41 +232112,41 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (324998 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r6] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf4f40078 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - ldrb r6, [r4, r5] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r0, r5] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 3249ec │ │ │ │ sub sp, #20 │ │ │ │ @@ -232147,35 +232154,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3249f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #44] @ (3249f8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (3249fc ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (324a00 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r7] │ │ │ │ + ldrb r2, [r3, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + bics r0, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ udf #182 @ 0xb6 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -232189,60 +232196,60 @@ │ │ │ │ ldr r1, [pc, #84] @ (324a70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (324a74 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #72] @ (324a78 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 3395ac │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33965c │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movt r0, #41048 @ 0xa058 │ │ │ │ - subw r0, ip, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf1320058 │ │ │ │ + adds.w r0, r4, #88 @ 0x58 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 324ae4 │ │ │ │ ldr r2, [pc, #84] @ (324ae8 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (324aec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -232256,19 +232263,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, r4] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (324c40 ) │ │ │ │ @@ -232311,15 +232318,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 324bce │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 324bd6 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r2, [pc, #200] @ (324c4c ) │ │ │ │ ldr r3, [pc, #188] @ (324c44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232357,15 +232364,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 324b54 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 324b54 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -232374,31 +232381,31 @@ │ │ │ │ b.n 324b54 │ │ │ │ ldr r1, [pc, #40] @ (324c54 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (324c58 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324bec │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r5 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3 │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsls r6, r6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 324cb0 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -232415,70 +232422,70 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r0, [pc, #4] @ (324cb8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 28bf70 │ │ │ │ - ldrh r2, [r5, r1] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (324cd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ sub.w r0, r6, #120 @ 0x78 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 324d30 │ │ │ │ ldr r2, [pc, #64] @ (324d34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (324d38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #52] @ (324d3c ) │ │ │ │ ldr r1, [pc, #56] @ (324d40 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (324d44 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (324d48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - rors r4, r7 │ │ │ │ + eors r4, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, ip, #120 @ 0x78 │ │ │ │ blt.n 324cf4 │ │ │ │ @@ -232495,15 +232502,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #60] @ 324db8 │ │ │ │ ldr r2, [pc, #76] @ (324dcc ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ @@ -232515,33 +232522,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (324dd0 ) │ │ │ │ ldr r1, [pc, #56] @ (324dd4 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldr r0, [r0, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf0f20078 │ │ │ │ - vqadd.s8 q8, q1, q4 │ │ │ │ - vqadd.s16 q8, q3, q4 │ │ │ │ + stc 0, cr0, [sl, #352]! @ 0x160 │ │ │ │ + ldc 0, cr0, [lr, #352]! @ 0x160 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 324e0a │ │ │ │ @@ -232561,19 +232568,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (324e28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, r7] │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r2, r5] │ │ │ │ + ldrsb r0, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (324ecc ) │ │ │ │ @@ -232615,34 +232622,34 @@ │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 324e78 │ │ │ │ ldr r0, [pc, #52] @ (324ee0 ) │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 324e78 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ b.n 324e78 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #246 @ 0xf6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r5, #192 @ 0xc0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -232678,21 +232685,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ (324f64 ) │ │ │ │ bic.w r2, r4, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 324f24 │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 324fb0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -232700,31 +232707,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (324fb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldrsb r2, [r4, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r0, [r6, r6] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 325020 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232732,49 +232739,49 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (325028 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (32502c ) │ │ │ │ ldr r2, [pc, #56] @ (325030 ) │ │ │ │ ldr r1, [pc, #56] @ (325034 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldrsb r6, [r1, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #4] @ (325040 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ mcr 0, 7, r0, cr2, cr8, {3} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #256] @ (325158 ) │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -232810,33 +232817,33 @@ │ │ │ │ add.w r2, r2, #16 │ │ │ │ add r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #2 │ │ │ │ adds r4, #6 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ strd r0, r7, [sp, #32] │ │ │ │ add r4, r7 │ │ │ │ mov.w r0, #51712 @ 0xca00 │ │ │ │ movt r0, #15258 @ 0x3b9a │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [sp, #28] │ │ │ │ smull r0, r1, r4, r0 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #1016] @ 0x3f8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r3, [pc, #112] @ (325164 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 325120 │ │ │ │ ldr r2, [pc, #108] @ (325168 ) │ │ │ │ ldr r3, [pc, #92] @ (32515c ) │ │ │ │ add r2, pc │ │ │ │ @@ -232869,15 +232876,15 @@ │ │ │ │ ldr.w r1, [r5, #1064] @ 0x428 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (325174 ) │ │ │ │ ldrd r4, r5, [r5, #1016] @ 0x3f8 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3250fa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ subs r3, #226 @ 0xe2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #222 @ 0xde │ │ │ │ @@ -232886,15 +232893,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #62 @ 0x3e │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #112] @ (3251f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232941,25 +232948,25 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3251ca │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (325208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3251ca │ │ │ │ subs r2, #180 @ 0xb4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r1, r3, [r0, #984] @ 0x3d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -232977,27 +232984,27 @@ │ │ │ │ it eq │ │ │ │ cmpeq r2, #2 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ cbz r1, 32526a │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [pc, #112] @ (3252c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32529c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [pc, #84] @ (3252c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325258 │ │ │ │ ldr r3, [pc, #76] @ (3252c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -233009,87 +233016,87 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325258 │ │ │ │ ldr r0, [pc, #64] @ (3252d0 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #52] @ (3252d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325258 │ │ │ │ ldr r3, [pc, #36] @ (3252cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 325258 │ │ │ │ ldr r0, [pc, #36] @ (3252d8 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ subs r2, #16 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r4, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + strb r6, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (325338 ) │ │ │ │ ldr r2, [pc, #76] @ (32533c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (325340 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #64] @ (325344 ) │ │ │ │ ldr r1, [pc, #68] @ (325348 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #56] @ (32534c ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #48] @ (325350 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r7, r4] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 3252bc │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -233124,24 +233131,24 @@ │ │ │ │ ubfx r2, r2, #12, #4 │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -233171,29 +233178,29 @@ │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ str.w r1, [r4, #968] @ 0x3c8 │ │ │ │ cbz r1, 325460 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [pc, #264] @ (32554c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32551c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [pc, #228] @ (32554c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32544c │ │ │ │ ldr r3, [pc, #224] @ (325550 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -233206,15 +233213,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32544c │ │ │ │ ldr r0, [pc, #212] @ (325558 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ bl 32520c │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ orr.w r1, r1, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 32542a │ │ │ │ ldrb.w r3, [r4, #946] @ 0x3b2 │ │ │ │ ubfx r1, r1, #8, #3 │ │ │ │ @@ -233239,15 +233246,15 @@ │ │ │ │ bmi.n 325500 │ │ │ │ mov r0, r4 │ │ │ │ bl 32520c │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ b.n 325426 │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #1064] @ 0x428 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r1, r1, #4, #3 │ │ │ │ adds r1, #1 │ │ │ │ bl 325178 │ │ │ │ @@ -233267,29 +233274,29 @@ │ │ │ │ bpl.n 32544c │ │ │ │ ldr r0, [pc, #44] @ (325560 ) │ │ │ │ ldr.w r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r1, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r7] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 325574 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -233302,15 +233309,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldrd r0, r2, [r0, #980] @ 0x3d4 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, r2] │ │ │ │ ldr.w r0, [r3, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r3, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ str.w r1, [r3, #984] @ 0x3d8 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ str.w r2, [r3, #940] @ 0x3ac │ │ │ │ add sp, #12 │ │ │ │ @@ -233345,15 +233352,15 @@ │ │ │ │ ble.n 325624 │ │ │ │ ldr.w r2, [r4, #980] @ 0x3d4 │ │ │ │ ldrb.w r1, [r5, #1]! │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r4, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ cmp r6, r5 │ │ │ │ mov r3, r1 │ │ │ │ str.w r1, [r4, #984] @ 0x3d8 │ │ │ │ bne.n 325602 │ │ │ │ mov r0, r4 │ │ │ │ bl 325384 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -233409,27 +233416,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 325668 │ │ │ │ ldr r0, [pc, #36] @ (3256e0 ) │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ b.n 325668 │ │ │ │ nop │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #448] @ (32589c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, r2] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 325764 │ │ │ │ sub sp, #20 │ │ │ │ @@ -233437,54 +233444,54 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #108] @ (32576c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #88] @ (325770 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ str.w r5, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (325774 ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (325778 ) │ │ │ │ ldr r1, [pc, #56] @ (32577c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r6, r4] │ │ │ │ + ldr r7, [pc, #616] @ (3259d0 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ mcr2 15, 1, pc, cr5, cr15, {7} @ │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -233498,24 +233505,24 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (32582c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #128] @ (325830 ) │ │ │ │ add r5, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #76] @ 325810 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #108] @ (325834 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [r4, #1016] @ 0x3f8 │ │ │ │ @@ -233543,23 +233550,23 @@ │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + ldr r7, [pc, #0] @ (325824 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 3252ac │ │ │ │ + b.n 325f7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 3252d8 │ │ │ │ + b.n 325fa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + str r6, [r1, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + str r0, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 3256c8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233569,15 +233576,15 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #208] @ (325920 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w ip, [pc, #196] @ 325924 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #192] @ (325928 ) │ │ │ │ add ip, pc │ │ │ │ add.w r2, ip, #168 @ 0xa8 │ │ │ │ add.w ip, ip, #528 @ 0x210 │ │ │ │ add r5, pc │ │ │ │ @@ -233631,33 +233638,33 @@ │ │ │ │ bpl.n 3258d8 │ │ │ │ ldr r0, [pc, #52] @ (325938 ) │ │ │ │ ldr.w r2, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #896] @ (325c9c ) │ │ │ │ + ldr r6, [pc, #288] @ (325a3c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + ldr r7, [pc, #824] @ (325c58 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + ldr r7, [pc, #920] @ (325cbc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 325694 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + ldr r7, [pc, #264] @ (325a44 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #1104] @ 325da0 │ │ │ │ subs.w r5, r2, #20 │ │ │ │ @@ -233703,15 +233710,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 325bc8 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1004] @ (325db4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r5, [r7, #920] @ 0x398 │ │ │ │ b.n 325bc8 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 325966 │ │ │ │ add r1, pc, #8 @ (adr r1, 3259e4 ) │ │ │ │ ldr.w r5, [r1, r5, lsl #2] │ │ │ │ add r1, r5 │ │ │ │ @@ -233746,15 +233753,15 @@ │ │ │ │ ldr r3, [pc, #876] @ (325da8 ) │ │ │ │ bic.w r1, r1, #1 │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr.w r5, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r8, r3 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ mov r0, r6 │ │ │ │ bl 32520c │ │ │ │ ldr r2, [pc, #860] @ (325db8 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ @@ -233780,15 +233787,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 325bc8 │ │ │ │ ldr r0, [pc, #800] @ (325dbc ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325bc8 │ │ │ │ ldr r5, [pc, #784] @ (325dc0 ) │ │ │ │ ldr.w lr, [r0, #1064] @ 0x428 │ │ │ │ movs r0, #0 │ │ │ │ add r5, pc │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -233871,15 +233878,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 325bc8 │ │ │ │ ldr r0, [pc, #584] @ (325dc8 ) │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r5, [r6, #944] @ 0x3b0 │ │ │ │ b.n 325bc8 │ │ │ │ ldr r2, [pc, #564] @ (325dcc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r5, [r0, #940] @ 0x3ac │ │ │ │ add r2, pc │ │ │ │ @@ -233926,15 +233933,15 @@ │ │ │ │ beq.n 325ca6 │ │ │ │ ldr.w r3, [r6, #980] @ 0x3d4 │ │ │ │ ldr.w r1, [r6, #992] @ 0x3e0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrb r3, [r3, r0] │ │ │ │ adds r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r6, #988] @ 0x3dc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325cce │ │ │ │ cmp r1, r5 │ │ │ │ iteee ls │ │ │ │ subls r1, r5, r1 │ │ │ │ @@ -234009,15 +234016,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 325c22 │ │ │ │ ldr r0, [pc, #264] @ (325dec ) │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r5, r1, [r6, #984] @ 0x3d8 │ │ │ │ b.n 325c22 │ │ │ │ ldr r3, [pc, #248] @ (325df0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325ca8 │ │ │ │ @@ -234025,15 +234032,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 325ca8 │ │ │ │ ldr r0, [pc, #232] @ (325df4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325ca8 │ │ │ │ ldr r2, [pc, #148] @ (325dac ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 325bc8 │ │ │ │ ldr r2, [pc, #140] @ (325db0 ) │ │ │ │ @@ -234044,15 +234051,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (325df8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ movs r2, #20 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325bc8 │ │ │ │ ldr r3, [pc, #184] @ (325dfc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325ae4 │ │ │ │ ldr r3, [pc, #96] @ (325db0 ) │ │ │ │ @@ -234060,15 +234067,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325ae4 │ │ │ │ ldr r0, [pc, #164] @ (325e00 ) │ │ │ │ mov r1, lr │ │ │ │ movs r3, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w lr, [r6, #1064] @ 0x428 │ │ │ │ ldr.w ip, [r7] │ │ │ │ b.n 325ae4 │ │ │ │ ldr r2, [pc, #56] @ (325dac ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234081,38 +234088,38 @@ │ │ │ │ ldr r0, [pc, #120] @ (325e04 ) │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ mov r1, lr │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325b04 │ │ │ │ nop │ │ │ │ adds r2, #226 @ 0xe2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 325908 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + ldr r6, [pc, #720] @ (326088 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 325738 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r7, [pc, #456] @ (325f88 ) │ │ │ │ + ldr r5, [pc, #872] @ (326128 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 325690 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 326598 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r6, [pc, #568] @ (326004 ) │ │ │ │ + ldr r4, [pc, #984] @ (3261a4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 3264c8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 326378 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 32635c │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -234122,27 +234129,27 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 326308 │ │ │ │ lsls r0, r7, #1 │ │ │ │ b.n 3262ec │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #368] @ (325f60 ) │ │ │ │ + ldr r3, [pc, #784] @ (326100 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #368] @ (325f68 ) │ │ │ │ + ldr r3, [pc, #784] @ (326108 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #888] @ (326174 ) │ │ │ │ + ldr r3, [pc, #280] @ (325f14 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #192] @ (325ec4 ) │ │ │ │ + ldr r3, [pc, #608] @ (326064 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #528] @ (326018 ) │ │ │ │ + ldr r2, [pc, #944] @ (3261b8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ (326184 ) │ │ │ │ mov r4, r3 │ │ │ │ @@ -234250,15 +234257,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 325e6c │ │ │ │ strd r8, lr, [sp] │ │ │ │ ldr r0, [pc, #632] @ (3261a8 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 325e6c │ │ │ │ sub.w r3, r2, #52 @ 0x34 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 326052 │ │ │ │ sub.w r3, r2, #56 @ 0x38 │ │ │ │ orrs r3, r4 │ │ │ │ @@ -234307,32 +234314,32 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 325ea0 │ │ │ │ ldr r0, [pc, #460] @ (3261b0 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325ea0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #976] @ 0x3d0 │ │ │ │ bl 325400 │ │ │ │ b.n 325ea0 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e9414 │ │ │ │ + bl 7e9284 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 325ea0 │ │ │ │ ldr.w r3, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ add.w r1, sp, #19 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str.w r3, [r6, #936] @ 0x3a8 │ │ │ │ strb.w r8, [sp, #19] │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 326156 │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #972] @ 0x3cc │ │ │ │ orr.w r2, r2, #6 │ │ │ │ @@ -234379,15 +234386,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325ea0 │ │ │ │ ldr r0, [pc, #256] @ (3261b8 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325ea0 │ │ │ │ ldr r1, [pc, #240] @ (3261bc ) │ │ │ │ movs r0, #24 │ │ │ │ add r1, pc │ │ │ │ mla r3, r0, r3, r1 │ │ │ │ ldr.w r4, [r3, #168] @ 0xa8 │ │ │ │ b.n 326094 │ │ │ │ @@ -234413,30 +234420,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 325f90 │ │ │ │ ldr r0, [pc, #160] @ (3261c4 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325f90 │ │ │ │ ldr r3, [pc, #148] @ (3261c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325f7a │ │ │ │ ldr r3, [pc, #100] @ (3261a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 325f7a │ │ │ │ ldr r0, [pc, #128] @ (3261cc ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 325f7a │ │ │ │ ldr r3, [pc, #120] @ (3261d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326032 │ │ │ │ ldr r3, [pc, #64] @ (3261a4 ) │ │ │ │ @@ -234444,15 +234451,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 326032 │ │ │ │ ldr r0, [pc, #100] @ (3261d4 ) │ │ │ │ ldrb.w r2, [sp, #19] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326032 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #28 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 326374 │ │ │ │ @@ -234465,37 +234472,37 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 3261dc │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #680] @ (326454 ) │ │ │ │ + ldr r2, [pc, #72] @ (3261f4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #368] @ (326324 ) │ │ │ │ + ldr r1, [pc, #784] @ (3264c4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [pc, #448] @ (326378 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #80] @ (32620c ) │ │ │ │ + ldr r1, [pc, #496] @ (3263ac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ udf #80 @ 0x50 │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #928] @ (326568 ) │ │ │ │ + ldr r0, [pc, #320] @ (326308 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #312] @ (326308 ) │ │ │ │ + ldr r0, [pc, #728] @ (3264a8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #0] @ (3261d8 ) │ │ │ │ + ldr r0, [pc, #416] @ (326378 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003261d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -234503,47 +234510,47 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #156] @ (32628c ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr r5, [pc, #156] @ (326290 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #148] @ (326294 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ bl 3387bc │ │ │ │ ldr r1, [pc, #140] @ (326298 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #132] @ (32629c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #124] @ (3262a0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r3, [pc, #116] @ (3262a4 ) │ │ │ │ ldr r2, [pc, #116] @ (3262a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (3262ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #104] @ (3262b0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 3399a8 │ │ │ │ cmp.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -234563,83 +234570,83 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - blx ip │ │ │ │ + mov r0, r9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r2, [pc, #80] @ (3262ec ) │ │ │ │ + ldr r0, [pc, #496] @ (32648c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #16] @ (3262b0 ) │ │ │ │ + ldr r0, [pc, #432] @ (326450 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #0] @ (3262a4 ) │ │ │ │ + ldr r0, [pc, #416] @ (326444 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp sl, pc │ │ │ │ + add r2, ip │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bge.n 3261f8 │ │ │ │ + bls.n 3262c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 326228 │ │ │ │ + bls.n 3262f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (326364 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3262c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ udf #178 @ 0xb2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ bne.n 3262d8 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - b.w 87e934 │ │ │ │ + b.w 87e7a4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #92] @ (326350 ) │ │ │ │ ldr r2, [pc, #96] @ (326354 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (326358 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (32635c ) │ │ │ │ ldr r1, [pc, #84] @ (326360 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #68] @ (326364 ) │ │ │ │ ldr r1, [pc, #72] @ (326368 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #60] @ (32636c ) │ │ │ │ ldr r2, [pc, #60] @ (326370 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -234647,23 +234654,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r0, sp │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + strb r2, [r5, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ udf #58 @ 0x3a │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -234686,15 +234693,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 3264d0 │ │ │ │ ldr r1, [pc, #452] @ (326564 ) │ │ │ │ ldr r0, [pc, #452] @ (326568 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3264d0 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ bhi.n 326392 │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w lr, [ip, r2, lsl #2] │ │ │ │ add ip, lr │ │ │ │ bx ip │ │ │ │ @@ -234778,15 +234785,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r1, #956] @ 0x3bc │ │ │ │ b.n 3264a8 │ │ │ │ add.w r3, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 326538 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3264a8 │ │ │ │ ldr.w r3, [r1, #948] @ 0x3b4 │ │ │ │ b.n 3264a8 │ │ │ │ ldr.w r3, [r1, #964] @ 0x3c4 │ │ │ │ @@ -234794,58 +234801,59 @@ │ │ │ │ ldr.w r3, [r1, #920] @ 0x398 │ │ │ │ b.n 3264a8 │ │ │ │ ldr.w r3, [r1, #928] @ 0x3a0 │ │ │ │ b.n 3264a8 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87e940 │ │ │ │ + bl 87e7b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ lsls r3, r0, #4 │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ b.n 3264a8 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87e918 │ │ │ │ + bl 87e788 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3264d0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87e734 │ │ │ │ + bl 87e5a4 │ │ │ │ mov r3, r0 │ │ │ │ b.n 3264a8 │ │ │ │ ldr.w r3, [r1, #940] @ 0x3ac │ │ │ │ b.n 3264a8 │ │ │ │ ldr.w r3, [r1, #936] @ 0x3a8 │ │ │ │ b.n 3264a8 │ │ │ │ ldr.w r3, [r1, #932] @ 0x3a4 │ │ │ │ b.n 3264a8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87e6d8 │ │ │ │ + bl 87e548 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, ip, [r1, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r1, #1016] @ 0x3f8 │ │ │ │ and.w r1, ip, r2 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3264a8 │ │ │ │ nop │ │ │ │ cmp r0, #178 @ 0xb2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r7 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrd r0, r0, [ip, #-352] @ 0x160 │ │ │ │ + b.n 3264f4 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #144] @ 326610 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #144] @ (326614 ) │ │ │ │ @@ -234857,27 +234865,27 @@ │ │ │ │ ldr r5, [pc, #144] @ (326620 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #8 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - bl 87e58c │ │ │ │ + bl 87e3fc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r7, #1016 @ 0x3f8 │ │ │ │ bl 3395ac │ │ │ │ vldr d7, [pc, #60] @ 326608 │ │ │ │ ldr r2, [pc, #84] @ (326624 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r7, #752 @ 0x2f0 │ │ │ │ @@ -234887,34 +234895,34 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 52bfc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bx ip │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmn r6, r2 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bxns r6 │ │ │ │ + cmp ip, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 3266a8 │ │ │ │ + bpl.n 326578 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 3266d0 │ │ │ │ + bpl.n 3265a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ blt.n 326554 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234924,25 +234932,25 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (32666c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87e5c4 │ │ │ │ + b.w 87e434 │ │ │ │ nop │ │ │ │ - tst r6, r3 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mov r4, pc │ │ │ │ + add ip, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov lr, r3 │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3266d0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234950,40 +234958,40 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #76] @ (3266d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #60] @ (3266dc ) │ │ │ │ ldr r1, [pc, #64] @ (3266e0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #984 @ 0x3d8 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - rors r6, r2 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mov r4, r6 │ │ │ │ + add ip, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r2, sl │ │ │ │ + add sl, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234994,81 +235002,81 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #72] @ (326748 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #80 @ 0x50 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, ip, [r3, #920] @ 0x398 │ │ │ │ strd r2, r2, [r3, #928] @ 0x3a0 │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r1, r2, [r3, #948] @ 0x3b4 │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ str.w r2, [r3, #964] @ 0x3c4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87e580 │ │ │ │ - adcs r2, r4 │ │ │ │ + b.w 87e3f0 │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r8, r8 │ │ │ │ + add r0, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp lr, fp │ │ │ │ + add r6, r8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 87e934 │ │ │ │ + bl 87e7a4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, r2 │ │ │ │ bcc.n 3267b2 │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ - bl 87e62c │ │ │ │ + bl 87e49c │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ and.w r5, r3, #15 │ │ │ │ - bl 87e940 │ │ │ │ + bl 87e7b0 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ cmp r0, r5 │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ it cs │ │ │ │ orrcs.w r3, r3, #16 │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ and.w r1, r1, r3 │ │ │ │ it cs │ │ │ │ strcs.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #20] @ (3267c8 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #20] @ (3267cc ) │ │ │ │ ldr r0, [pc, #20] @ (3267d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r4 │ │ │ │ + subs r7, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + bics r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, sl │ │ │ │ + bics r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #512] @ 3269e4 │ │ │ │ mov ip, r3 │ │ │ │ @@ -235190,35 +235198,35 @@ │ │ │ │ str.w r4, [r3, #956] @ 0x3bc │ │ │ │ b.n 32681e │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r4, [sp, #11] │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 32681e │ │ │ │ str.w r4, [r3, #948] @ 0x3b4 │ │ │ │ b.n 32681e │ │ │ │ str.w r4, [r3, #940] @ 0x3ac │ │ │ │ b.n 32681e │ │ │ │ str.w r4, [r3, #936] @ 0x3a8 │ │ │ │ b.n 32681e │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 32681e │ │ │ │ str.w r4, [r3, #928] @ 0x3a0 │ │ │ │ b.n 32681e │ │ │ │ mov r5, r4 │ │ │ │ lsls r1, r4, #22 │ │ │ │ bmi.n 3269d2 │ │ │ │ lsls r2, r4, #16 │ │ │ │ @@ -235229,35 +235237,35 @@ │ │ │ │ b.n 32681e │ │ │ │ ldr r1, [pc, #52] @ (3269f8 ) │ │ │ │ mov r3, ip │ │ │ │ ldr r0, [pc, #52] @ (3269fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32681e │ │ │ │ add.w r0, r3, #968 @ 0x3c8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87e580 │ │ │ │ + bl 87e3f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3269ae │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #74 @ 0x4a │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r5, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 327070 │ │ │ │ + b.n 326d40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00326a00 : │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #26943 @ 0x693f │ │ │ │ movs r2, #0 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -235315,27 +235323,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (326aac ) │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 7f1760 │ │ │ │ + bl 7f15d0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ b.n 326a64 │ │ │ │ nop │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (326ac4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ bvc.n 326b6c │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb.w r3, [r0, #966] @ 0x3c6 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #967] @ 0x3c7 │ │ │ │ ands.w r2, r3, #1 │ │ │ │ beq.n 326ae4 │ │ │ │ @@ -235346,15 +235354,15 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ itett mi │ │ │ │ orrmi.w r2, r2, #2 │ │ │ │ movpl r1, r2 │ │ │ │ strbmi.w r2, [r0, #967] @ 0x3c7 │ │ │ │ movmi r1, #1 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ mov r2, r1 │ │ │ │ b.n 326ae4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -235362,15 +235370,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (326b58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (326b5c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #52] @ (326b60 ) │ │ │ │ ldr.w ip, [pc, #56] @ 326b64 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (326b68 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -235378,21 +235386,21 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bvs.n 326b24 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3} │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -235407,26 +235415,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (326bf8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #100] @ (326bfc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (326c00 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #56] @ 326be8 │ │ │ │ ldr r2, [pc, #80] @ (326c04 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -235444,23 +235452,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3395ac │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne.n 326ca4 │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 326cd0 │ │ │ │ + ldmia r7, {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rors r6, r5 │ │ │ │ + eors r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + ands r2, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bvs.n 326cb0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235577,63 +235585,63 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 326c70 │ │ │ │ ldr r1, [pc, #268] @ (326e70 ) │ │ │ │ ldr r0, [pc, #272] @ (326e74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326c70 │ │ │ │ ldr r3, [pc, #244] @ (326e68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.w 326c70 │ │ │ │ ldr r1, [pc, #248] @ (326e78 ) │ │ │ │ ldr r0, [pc, #248] @ (326e7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326c70 │ │ │ │ ldr r3, [pc, #216] @ (326e68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 326c70 │ │ │ │ ldr r1, [pc, #224] @ (326e80 ) │ │ │ │ ldr r0, [pc, #228] @ (326e84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326c70 │ │ │ │ ldr r3, [pc, #184] @ (326e68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 326c70 │ │ │ │ ldr r1, [pc, #204] @ (326e88 ) │ │ │ │ ldr r0, [pc, #204] @ (326e8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326c70 │ │ │ │ ldr r3, [pc, #156] @ (326e68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 326c70 │ │ │ │ ldr r1, [pc, #180] @ (326e90 ) │ │ │ │ ldr r0, [pc, #184] @ (326e94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326c70 │ │ │ │ movs r3, #0 │ │ │ │ tst.w lr, #2 │ │ │ │ it ne │ │ │ │ strbne.w r3, [r4, #965] @ 0x3c5 │ │ │ │ b.n 326c70 │ │ │ │ and.w lr, lr, #3 │ │ │ │ @@ -235641,15 +235649,15 @@ │ │ │ │ strb.w lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 326ac8 │ │ │ │ b.n 326c70 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w lr, [sp, #3] │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ b.n 326c70 │ │ │ │ add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 326c70 │ │ │ │ ldr r3, [pc, #64] @ (326e68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -235658,62 +235666,62 @@ │ │ │ │ ldr r1, [pc, #100] @ (326e98 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #100] @ (326e9c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326c70 │ │ │ │ ldr r1, [pc, #88] @ (326ea0 ) │ │ │ │ ldr r0, [pc, #88] @ (326ea4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326c70 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #32 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #22 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r6, r6 │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r1, #202 @ 0xca │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r4, r6 │ │ │ │ + subs r7, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ lsls r5, r5, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + subs r6, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #38 @ 0x26 │ │ │ │ + subs r1, #142 @ 0x8e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ands r0, r7 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #8 │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #170 @ 0xaa │ │ │ │ + subs r1, #18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r5, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #154 @ 0x9a │ │ │ │ + subs r1, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ands r4, r6 │ │ │ │ + subs r6, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #604] @ (327114 ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -235807,15 +235815,15 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 326eee │ │ │ │ ldr r1, [pc, #348] @ (32711c ) │ │ │ │ ldr r0, [pc, #348] @ (327120 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326eee │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3270fa │ │ │ │ cmp r3, #8 │ │ │ │ itt ls │ │ │ │ movwls r0, #783 @ 0x30f │ │ │ │ @@ -235836,27 +235844,27 @@ │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 326eee │ │ │ │ ldr r1, [pc, #296] @ (327130 ) │ │ │ │ ldr r0, [pc, #296] @ (327134 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326eee │ │ │ │ ldr r3, [pc, #256] @ (327118 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 326eee │ │ │ │ ldr r1, [pc, #276] @ (327138 ) │ │ │ │ ldr r0, [pc, #276] @ (32713c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326eee │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b.n 326ef0 │ │ │ │ @@ -235866,27 +235874,27 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 326eee │ │ │ │ ldr r1, [pc, #240] @ (327140 ) │ │ │ │ ldr r0, [pc, #244] @ (327144 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326eee │ │ │ │ ldr r3, [pc, #184] @ (327118 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 326eee │ │ │ │ ldr r1, [pc, #220] @ (327148 ) │ │ │ │ ldr r0, [pc, #224] @ (32714c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326eee │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3270f0 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ @@ -235907,15 +235915,15 @@ │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #8 │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ mov r0, r4 │ │ │ │ bl 326ac8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 326ef0 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.n 3270e4 │ │ │ │ subs r0, r2, #4 │ │ │ │ @@ -235939,49 +235947,49 @@ │ │ │ │ movs r0, #3 │ │ │ │ b.n 326ef0 │ │ │ │ ldr r1, [pc, #72] @ (327150 ) │ │ │ │ ldr r0, [pc, #76] @ (327154 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 326eee │ │ │ │ adds r6, r7, #5 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #220 @ 0xdc │ │ │ │ + subs r5, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, #12 │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r4, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r3, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3271b8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -235989,40 +235997,40 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #76] @ (3271c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #60] @ (3271c4 ) │ │ │ │ ldr r1, [pc, #64] @ (3271c8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #244 @ 0xf4 │ │ │ │ + subs r2, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ pli [fp, #255]! │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 327262 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -236038,15 +236046,15 @@ │ │ │ │ lsls r0, r0, #30 │ │ │ │ mov.w r1, #1 │ │ │ │ orr.w r2, r3, #2 │ │ │ │ ite pl │ │ │ │ movpl r1, r3 │ │ │ │ strbmi.w r2, [r4, #967] @ 0x3c7 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ cmp r8, r5 │ │ │ │ beq.n 32724e │ │ │ │ ldrb.w r1, [r4, #965] @ 0x3c5 │ │ │ │ ldrb.w r3, [r4, #964] @ 0x3c4 │ │ │ │ ldrb.w r0, [r8, #1]! │ │ │ │ adds r2, r1, #1 │ │ │ │ add r3, r1 │ │ │ │ @@ -236084,15 +236092,15 @@ │ │ │ │ ldrb.w r0, [r0, #920] @ 0x398 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (327288 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ beq.n 3272f0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -236100,40 +236108,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (3272e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3272ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (3272f0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #52] @ (3272f4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #44] @ (3272f8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r5, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ + str r2, [r7, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 327338 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -236153,23 +236161,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #32 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r9, #980 @ 0x3d4 │ │ │ │ bl 3395ac │ │ │ │ vldr d7, [pc, #56] @ 327388 │ │ │ │ ldr r2, [pc, #80] @ (3273a4 ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -236180,33 +236188,33 @@ │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ bl 52bfc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33965c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #210 @ 0xd2 │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236216,40 +236224,40 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #76] @ (327410 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #60] @ (327414 ) │ │ │ │ ldr r1, [pc, #64] @ (327418 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #948 @ 0x3b4 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r1, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr11, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -236260,35 +236268,35 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #80] @ (327488 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #44] @ 327478 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ ldr.w r0, [r0, #980] @ 0x3d4 │ │ │ │ strd r1, r1, [r3, #924] @ 0x39c │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r1, [r3, #944] @ 0x3b0 │ │ │ │ vstr d7, [r3, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r5, #22 │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #192 @ 0xc0 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 327560 │ │ │ │ sub sp, #12 │ │ │ │ @@ -236298,15 +236306,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (327568 ) │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r5, [pc, #176] @ (32756c ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movw r3, #8196 @ 0x2004 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ bics r3, r1 │ │ │ │ beq.n 3274ea │ │ │ │ @@ -236328,15 +236336,15 @@ │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr.w r0, [r4, #980] @ 0x3d4 │ │ │ │ ands r1, r3 │ │ │ │ strd r3, r2, [r4, #920] @ 0x398 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [pc, #100] @ (327570 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3274d6 │ │ │ │ ldr r3, [pc, #92] @ (327574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236350,15 +236358,15 @@ │ │ │ │ bpl.n 3274d6 │ │ │ │ ldr r0, [pc, #80] @ (32757c ) │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #68] @ (327580 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3274d6 │ │ │ │ ldr r3, [pc, #48] @ (327578 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236366,35 +236374,35 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3274d6 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #48] @ (327584 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r3, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, r0, r1 │ │ │ │ + adds r0, r5, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r7, #29 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #464] @ (327754 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #222 @ 0xde │ │ │ │ + subs r0, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r3 │ │ │ │ @@ -236406,15 +236414,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ ldr r4, [pc, #408] @ (327744 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r6, #25 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 3275d2 │ │ │ │ ldr r3, [pc, #388] @ (327748 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -236493,31 +236501,31 @@ │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ mov.w r9, #0 │ │ │ │ bic.w r3, r3, #32 │ │ │ │ str.w r3, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr.w r1, [r5, #932] @ 0x3a4 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r2, r1 │ │ │ │ tst.w r2, #224 @ 0xe0 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 327650 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 7e92a0 │ │ │ │ + bl 7e9110 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 327650 │ │ │ │ ldr r2, [pc, #92] @ (327750 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32765a │ │ │ │ @@ -236530,46 +236538,46 @@ │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32765a │ │ │ │ ldr r1, [pc, #52] @ (327758 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #52] @ (32775c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3275ce │ │ │ │ nop │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r2, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r0, r5 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r0, #26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r0, #138 @ 0x8a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bpl.n 327708 │ │ │ │ + bmi.n 3277d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #448] @ (327934 ) │ │ │ │ @@ -236590,15 +236598,15 @@ │ │ │ │ ldr r3, [pc, #436] @ (327948 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r6, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #420] @ (32794c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #19] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3278ec │ │ │ │ @@ -236675,25 +236683,25 @@ │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r1, r6 │ │ │ │ str.w r6, [r5, #932] @ 0x3a4 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ beq.n 327894 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 3277cc │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3277cc │ │ │ │ cmp.w r6, #61440 @ 0xf000 │ │ │ │ bcs.n 3277cc │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ strb.w r6, [sp, #19] │ │ │ │ - bl 7e8f00 │ │ │ │ + bl 7e8d70 │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ orr.w r1, r1, #64 @ 0x40 │ │ │ │ b.n 3278da │ │ │ │ cmp.w r6, #1024 @ 0x400 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ itee cc │ │ │ │ @@ -236718,62 +236726,62 @@ │ │ │ │ bpl.w 3277b8 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #84] @ (32795c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r6, r9, [sp, #8] │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3277b8 │ │ │ │ ldr r1, [pc, #68] @ (327960 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #68] @ (327964 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3277cc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r0, #19 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #64] @ 0x40 │ │ │ │ + str r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r6, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r1, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #182 @ 0xb6 │ │ │ │ + adds r0, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #17 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #190 @ 0xbe │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bcc.n 327920 │ │ │ │ + bcs.n 3279f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb.w r0, [r0, #944] @ 0x3b0 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (327984 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -236782,30 +236790,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (3279cc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (3279d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r0, #18 │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (327a48 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -236814,33 +236822,33 @@ │ │ │ │ ldr r1, [pc, #100] @ (327a50 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (327a54 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (327a58 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #68] @ (327a5c ) │ │ │ │ ldr r1, [pc, #72] @ (327a60 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #60] @ (327a64 ) │ │ │ │ ldr r2, [pc, #60] @ (327a68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -236848,23 +236856,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r0, #20 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r6, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r3, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 327ad8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -236932,24 +236940,24 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq r7, #0 │ │ │ │ beq.n 327b32 │ │ │ │ add r1, pc, #196 @ (adr r1, 327be8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r5, #960 @ 0x3c0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ strd sl, r9, [sp, #16] │ │ │ │ - bl 7e907c │ │ │ │ + bl 7e8eec │ │ │ │ ldr r3, [pc, #184] @ (327c00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 327b7e │ │ │ │ ldr r3, [pc, #180] @ (327c04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -236961,15 +236969,15 @@ │ │ │ │ bpl.n 327b7e │ │ │ │ ldr r0, [pc, #168] @ (327c0c ) │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 327b7e │ │ │ │ ldr r3, [pc, #144] @ (327c08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bmi.n 327bd4 │ │ │ │ ldr r2, [pc, #144] @ (327c10 ) │ │ │ │ @@ -236993,60 +237001,60 @@ │ │ │ │ ldr r3, [pc, #92] @ (327c08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 327b7e │ │ │ │ ldr r0, [pc, #92] @ (327c14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 327b7e │ │ │ │ ldr r3, [pc, #72] @ (327c08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 327b7e │ │ │ │ ldr r0, [pc, #76] @ (327c18 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 327b7e │ │ │ │ ldr r0, [pc, #68] @ (327c1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 327b7e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ asrs r0, r7, #6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r2, r7, #2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 327a6c │ │ │ │ movs r0, #0 │ │ │ │ @@ -237065,15 +237073,15 @@ │ │ │ │ add r5, pc │ │ │ │ bpl.n 327c8a │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ bpl.n 327c8a │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [pc, #284] @ (327d8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 327d52 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -237134,15 +237142,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 327d0a │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r3, #23 │ │ │ │ bmi.n 327c64 │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [pc, #116] @ (327d8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327c78 │ │ │ │ ldr r3, [pc, #112] @ (327d90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -237153,15 +237161,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327c78 │ │ │ │ ldr r0, [pc, #100] @ (327d98 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bmi.n 327c64 │ │ │ │ b.n 327c9a │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ lsls r0, r2, #21 │ │ │ │ bmi.n 327c64 │ │ │ │ @@ -237176,15 +237184,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327c78 │ │ │ │ ldr r0, [pc, #56] @ (327da0 ) │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bmi.w 327c64 │ │ │ │ b.n 327cea │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 327cfe │ │ │ │ b.n 327cf6 │ │ │ │ @@ -237192,19 +237200,19 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r2, #140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r2, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #404] @ (327f48 ) │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ @@ -237334,39 +237342,39 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 327ddc │ │ │ │ ldr r0, [pc, #48] @ (327f58 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 327ddc │ │ │ │ ldr r1, [pc, #40] @ (327f5c ) │ │ │ │ ldr r0, [pc, #44] @ (327f60 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ b.n 327dcc │ │ │ │ lsrs r0, r0, #26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #100 @ 0x64 │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r0, #232 @ 0xe8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #288] @ 328094 │ │ │ │ sub sp, #28 │ │ │ │ @@ -237384,15 +237392,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (3280a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r4, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ str.w r1, [r3, #996] @ 0x3e4 │ │ │ │ lsls r5, r2, #28 │ │ │ │ @@ -237418,15 +237426,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r5, r4 │ │ │ │ add.w r4, r3, #960 @ 0x3c0 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e8ee8 │ │ │ │ + bl 7e8d58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 32802a │ │ │ │ ldr r2, [pc, #160] @ (3280b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 328068 │ │ │ │ @@ -237436,15 +237444,15 @@ │ │ │ │ str.w r2, [r3, #944] @ 0x3b0 │ │ │ │ bl 327c40 │ │ │ │ b.n 327fd0 │ │ │ │ ldr r2, [pc, #136] @ (3280b4 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9888 │ │ │ │ + bl 7e96f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #996] @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32800e │ │ │ │ ldr r3, [pc, #108] @ (3280b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -237458,15 +237466,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (3280bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327fd0 │ │ │ │ ldr r0, [pc, #96] @ (3280c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 327fd0 │ │ │ │ ldr r2, [pc, #88] @ (3280c4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 328016 │ │ │ │ ldr r2, [pc, #72] @ (3280bc ) │ │ │ │ @@ -237474,45 +237482,45 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328016 │ │ │ │ ldr r0, [pc, #72] @ (3280c8 ) │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 328016 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsrs r6, r5, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #108 @ 0x6c │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r6, r3, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsrs r0, r5, #17 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #134 @ 0x86 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #520] @ (3282e4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -237635,15 +237643,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (3282f8 ) │ │ │ │ ldr r0, [pc, #216] @ (3282fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ lsls r0, r6, #28 │ │ │ │ mov r0, r4 │ │ │ │ ittt mi │ │ │ │ ldrmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ bicmi.w r3, r3, #32 │ │ │ │ strmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ b.n 32820c │ │ │ │ @@ -237687,49 +237695,49 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3280f4 │ │ │ │ ldr r0, [pc, #72] @ (328304 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3280f4 │ │ │ │ ldr r1, [pc, #60] @ (328308 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #60] @ (32830c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ lsrs r2, r3, #13 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #188 @ 0xbc │ │ │ │ + movs r6, #36 @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #236] @ 32840c │ │ │ │ sub sp, #12 │ │ │ │ @@ -237781,15 +237789,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 32835e │ │ │ │ ldr r0, [pc, #116] @ (32841c ) │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r3, #948] @ 0x3b4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32835e │ │ │ │ ldr r2, [pc, #100] @ (328420 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32836e │ │ │ │ @@ -237800,108 +237808,108 @@ │ │ │ │ bpl.n 32836e │ │ │ │ ldr r0, [pc, #80] @ (328424 ) │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ and.w r1, r3, #1 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r2, [pc, #64] @ (328428 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32835e │ │ │ │ ldr r2, [pc, #36] @ (328418 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32835e │ │ │ │ ldr r0, [pc, #44] @ (32842c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32835e │ │ │ │ lsrs r6, r2, #4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #86 @ 0x56 │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 328470 │ │ │ │ ldr r2, [pc, #44] @ (328474 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (328478 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r2, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + cmp r2, #62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 3284bc │ │ │ │ ldr r2, [pc, #44] @ (3284c0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (3284c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #30 │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 328548 │ │ │ │ sub sp, #20 │ │ │ │ @@ -237909,15 +237917,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #108] @ (328550 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #68] @ 328540 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [r3, #920] @ 0x398 │ │ │ │ strd r0, r1, [r3, #928] @ 0x3a0 │ │ │ │ @@ -237939,19 +237947,19 @@ │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 327c40 │ │ │ │ lsls r0, r0, #3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #32 │ │ │ │ + cmp r1, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -237978,31 +237986,31 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #29 │ │ │ │ add r2, pc │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 3285fe │ │ │ │ ldr r2, [pc, #140] @ (328640 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #140] @ (328644 ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9788 │ │ │ │ + bl 7e95f8 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #112] @ (328648 ) │ │ │ │ ldr r3, [pc, #84] @ (328630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238020,40 +238028,40 @@ │ │ │ │ ldr r1, [pc, #72] @ (32864c ) │ │ │ │ ldr r4, [pc, #76] @ (328650 ) │ │ │ │ add.w r3, r5, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 3285d6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r1, #27 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (3286dc ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #27 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r2, #156 @ 0x9c │ │ │ │ + cmp r1, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #100 @ 0x64 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ - bl 6d0646 │ │ │ │ + bl 6d0646 │ │ │ │ lsls r2, r4, #25 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #162 @ 0xa2 │ │ │ │ + cmp r4, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #192] @ 328728 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238067,23 +238075,23 @@ │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w sl, r4, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #992 @ 0x3e0 │ │ │ │ bl 3395ac │ │ │ │ vldr d7, [pc, #116] @ 328720 │ │ │ │ ldr r2, [pc, #140] @ (32873c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -238093,69 +238101,69 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 52bfc0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33965c │ │ │ │ ldr r2, [pc, #92] @ (328740 ) │ │ │ │ ldr r1, [pc, #92] @ (328744 ) │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #80] @ (328748 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73180c │ │ │ │ + bl 73167c │ │ │ │ str.w r0, [r5, #956] @ 0x3bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #184 @ 0xb8 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cpsie a │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + push {r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ pop {r5, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, r3] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (328758 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ pop {r1, r2, pc} │ │ │ │ lsls r0, r7, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (328768 ) │ │ │ │ add r0, pc │ │ │ │ b.w 338bd8 │ │ │ │ nop │ │ │ │ @@ -238182,15 +238190,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (328a2c ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 328a10 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -238279,15 +238287,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (328a44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328852 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 328852 │ │ │ │ ldr r3, [pc, #388] @ (328a48 ) │ │ │ │ @@ -238296,15 +238304,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (328a50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328852 │ │ │ │ ldr r3, [pc, #376] @ (328a54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -238320,15 +238328,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (328a60 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328852 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -238354,21 +238362,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (328a6c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328852 │ │ │ │ ldr r1, [pc, #260] @ (328a70 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 87eacc │ │ │ │ + bl 87e93c │ │ │ │ b.n 328852 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32888a │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3289f2 │ │ │ │ @@ -238379,28 +238387,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (328a78 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328852 │ │ │ │ ldr r3, [pc, #212] @ (328a7c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (328a80 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (328a84 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328852 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -238419,78 +238427,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (328a8c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328852 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r6, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsls r6, r5, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 328be8 ) │ │ │ │ + add r3, pc, #856 @ (adr r3, 328d88 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #15 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #204 @ 0xcc │ │ │ │ + cmp r2, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r2, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #136 @ 0x88 │ │ │ │ + subs r0, r6, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #242 @ 0xf2 │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r1, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #246 @ 0xf6 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #184 @ 0xb8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #216 @ 0xd8 │ │ │ │ + subs r0, r0, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #152 @ 0x98 │ │ │ │ + cmp r1, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 328afc │ │ │ │ sub sp, #20 │ │ │ │ @@ -238498,25 +238506,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (328b04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w ip, [pc, #72] @ 328b08 │ │ │ │ ldr r3, [pc, #72] @ (328b0c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (328b10 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (328b14 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238525,40 +238533,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, r3, #7 │ │ │ │ + subs r6, r0, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r5, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + ldr r7, [pc, #456] @ (328cd0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ add r3, pc, #344 @ (adr r3, 328c6c ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ - cmp r3, #20 │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 328bdc │ │ │ │ ldr r2, [pc, #176] @ (328be0 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (328be4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 328bae │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 328b9e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 328bc6 │ │ │ │ @@ -238609,29 +238617,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (328bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r2, #5 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #856 @ (adr r1, 328f40 ) │ │ │ │ + add r0, pc, #248 @ (adr r0, 328ce0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + adds r2, r4, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (328bfc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ @ instruction: 0xb896 │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (328e84 ) │ │ │ │ @@ -238648,15 +238656,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (328e98 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 328d62 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238672,26 +238680,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 32cbe8 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 328dda │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r3, [pc, #544] @ (328ea0 ) │ │ │ │ ldr r2, [pc, #548] @ (328ea4 ) │ │ │ │ ldr r1, [pc, #548] @ (328ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (328eac ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -238751,15 +238759,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (328ec4 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #400] @ (328ec8 ) │ │ │ │ ldr r3, [pc, #336] @ (328e8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238787,15 +238795,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (328ed0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 328c58 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328d18 │ │ │ │ ldr r1, [pc, #308] @ (328ed4 ) │ │ │ │ @@ -238816,15 +238824,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (328ee0 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328d18 │ │ │ │ ldr r2, [pc, #264] @ (328ee4 ) │ │ │ │ ldr r3, [pc, #172] @ (328e8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -238833,140 +238841,140 @@ │ │ │ │ bne.n 328e7e │ │ │ │ ldr r1, [pc, #248] @ (328ee8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87eacc │ │ │ │ + b.w 87e93c │ │ │ │ ldr r3, [pc, #232] @ (328eec ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (328ef0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (328ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328d36 │ │ │ │ ldr r4, [pc, #220] @ (328ef8 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (328efc ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328d18 │ │ │ │ ldr r4, [pc, #204] @ (328f00 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (328f04 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328d18 │ │ │ │ ldr r4, [pc, #184] @ (328f08 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (328f0c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328d36 │ │ │ │ ldr r4, [pc, #168] @ (328f10 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (328f14 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 328d18 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r4, r7, #2 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + adds r6, r7, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 328f84 │ │ │ │ + bcs.n 328e54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r7, #24 │ │ │ │ + lsls r4, r4, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r7, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r1, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ lsls r1, r3, #1 │ │ │ │ vhadd.u8 q0, q9, q13 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r7, #29] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cmp r1, #238 @ 0xee │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #162 @ 0xa2 │ │ │ │ + movs r7, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cdp2 0, 5, cr0, cr14, cr10, {7} │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r6, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r1, #3 │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #96 @ 0x60 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #72 @ 0x48 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #76 @ 0x4c │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + movs r6, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #22 │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + movs r7, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #254 @ 0xfe │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 328f7c │ │ │ │ sub sp, #20 │ │ │ │ @@ -238974,23 +238982,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (328f84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #64] @ (328f88 ) │ │ │ │ ldr r1, [pc, #68] @ (328f8c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (328f90 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238999,27 +239007,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - vshr.u32 q0, , #4 │ │ │ │ - ldr r4, [pc, #520] @ (329190 ) │ │ │ │ + mcr2 0, 1, r0, cr4, cr7, {2} │ │ │ │ + ldr r2, [pc, #936] @ (329330 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ add r0, pc, #152 @ (adr r0, 329028 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (328f9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ push {r1, r3, r5, lr} │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -239029,15 +239037,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (32900c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (329010 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 328ffa │ │ │ │ @@ -239047,25 +239055,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 328fe4 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ - subs r2, r7, r5 │ │ │ │ + b.w 7309bc │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + movs r6, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 32907c │ │ │ │ sub sp, #8 │ │ │ │ @@ -239073,24 +239081,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (329084 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #72] @ (329088 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #64] @ (32908c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #56] @ (329090 ) │ │ │ │ ldr r2, [pc, #60] @ (329094 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -239100,18 +239108,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, r0, r4 │ │ │ │ + adds r6, r5, r5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mcr2 0, 6, r0, cr0, cr7, {2} │ │ │ │ - ldr r3, [pc, #544] @ (3292a8 ) │ │ │ │ + stc2 0, cr0, [r8, #-348]! @ 0xfffffea4 │ │ │ │ + ldr r1, [pc, #960] @ (329448 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r1, r2, r5, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -239126,59 +239134,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (3290e4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (3290e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r0, r2 │ │ │ │ + adds r2, r5, r3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r7, #96 @ 0x60 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #114 @ 0x72 │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 329124 │ │ │ │ ldr r2, [pc, #36] @ (329128 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (32912c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d5b0 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + adds r6, r2, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (329180 ) │ │ │ │ @@ -239186,15 +239194,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (329188 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 32916e │ │ │ │ ldr r1, [pc, #44] @ (32918c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -239203,24 +239211,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (329190 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (329194 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - adds r4, r5, r7 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r5, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (3291e4 ) │ │ │ │ @@ -239228,42 +239236,42 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (3291ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #48] @ (3291f0 ) │ │ │ │ ldr r1, [pc, #48] @ (3291f4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b7f4 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc2 0, cr0, [lr, #-348]! @ 0xfffffea4 │ │ │ │ - ldr r1, [pc, #992] @ (3295d8 ) │ │ │ │ + @ instruction: 0xfb960057 │ │ │ │ + ldr r0, [pc, #384] @ (329378 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (329200 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cbz r2, 329264 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -239286,15 +239294,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 329252 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 32923a │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 87da18 │ │ │ │ + bl 87d888 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 3391fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 329222 │ │ │ │ movs r0, #0 │ │ │ │ @@ -239315,25 +239323,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (329350 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #184] @ (329354 ) │ │ │ │ ldr r1, [pc, #184] @ (329358 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (32935c ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -239382,25 +239390,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 28d5b4 │ │ │ │ b.n 329322 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 32931e │ │ │ │ nop │ │ │ │ - adds r0, r3, r3 │ │ │ │ + asrs r0, r0, #29 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #252 @ 0xfc │ │ │ │ + movs r4, #100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3293a8 │ │ │ │ @@ -239409,29 +239417,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3293b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #32] @ (3293b4 ) │ │ │ │ ldr r1, [pc, #36] @ (3293b8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xfb700057 │ │ │ │ - ldr r0, [pc, #232] @ (32949c ) │ │ │ │ + ldr??.w r0, [r8, #87] @ 0x57 │ │ │ │ + mov sl, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ │ │ │ │ 003293bc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -239489,15 +239497,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (32948c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (329490 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 329474 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -239507,22 +239515,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (329494 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7354d4 │ │ │ │ + b.w 735344 │ │ │ │ nop │ │ │ │ strb.w r0, [r8, sl, lsl #2] │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00329498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -239544,15 +239552,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 339250 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 329514 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 87e2f4 │ │ │ │ + bl 87e164 │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 329628 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -239658,31 +239666,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (329648 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #32] @ (32964c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf78c00ea │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #51434 @ 0xc8ea │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r1, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (3298f8 ) │ │ │ │ @@ -239796,15 +239804,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 329790 │ │ │ │ @@ -239861,15 +239869,15 @@ │ │ │ │ b.n 329766 │ │ │ │ ldr r3, [pc, #184] @ (3298fc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3298c4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -239894,15 +239902,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 32977a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 329790 │ │ │ │ @@ -239928,19 +239936,19 @@ │ │ │ │ bpl.w 3297e2 │ │ │ │ b.n 3297de │ │ │ │ rsbs r0, r4, #7667712 @ 0x750000 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + subs r0, r2, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r2, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #106 @ 0x6a │ │ │ │ + subs r2, r2, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329910 : │ │ │ │ ldr r3, [pc, #580] @ (329b58 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -239961,15 +239969,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -240027,15 +240035,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 3299fc │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 329ae6 │ │ │ │ @@ -240076,15 +240084,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 329b42 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -240136,21 +240144,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r2, r0 │ │ │ │ b.n 329a9c │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r2, r0 │ │ │ │ b.n 329a9c │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 329a30 │ │ │ │ @ instruction: 0xf32600ea │ │ │ │ ldr r4, [r2, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ @@ -240183,19 +240191,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329bb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #31 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, r3, #7 │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329bbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240265,21 +240273,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ orn r0, ip, #234 @ 0xea │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #3 │ │ │ │ + subs r6, r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r7, #28 │ │ │ │ + lsrs r4, r4, #22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, r3, #4 │ │ │ │ + subs r6, r0, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r0, #5 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329c84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240295,15 +240303,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 329910 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -240316,19 +240324,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329cf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, r3, #2 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + subs r4, r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329cfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240360,19 +240368,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329d64 ) │ │ │ │ ldr r0, [pc, #20] @ (329d68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r5, #18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, r4, #0 │ │ │ │ + subs r6, r1, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r1, #1 │ │ │ │ + subs r2, r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329d6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240409,19 +240417,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329de0 ) │ │ │ │ ldr r0, [pc, #20] @ (329de4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - lsrs r0, r1, #23 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, r5, r6 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329de8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240431,21 +240439,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 329910 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 329e60 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 329e68 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 329e34 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -240465,19 +240473,19 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, r5, r4 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r1, r5 │ │ │ │ + adds r6, r6, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329e7c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240503,19 +240511,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + adds r4, r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329ed8 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -240544,15 +240552,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 329f4e │ │ │ │ movs r5, #0 │ │ │ │ b.n 329f48 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 329650 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -240573,19 +240581,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329f7c ) │ │ │ │ ldr r0, [pc, #20] @ (329f80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + adds r6, r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 32a002 │ │ │ │ @@ -240648,15 +240656,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 32a082 │ │ │ │ @@ -240683,38 +240691,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (32a0b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, r0, r4 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r6, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a0b4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 32a0e6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ @@ -240729,35 +240737,35 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ add fp, pc │ │ │ │ mov r4, r1 │ │ │ │ ldrb.w r8, [sp, #72] @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r1, [pc, #180] @ (32a1d8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 735c94 │ │ │ │ + bl 735b04 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ ldr r3, [pc, #164] @ (32a1dc ) │ │ │ │ ldr r2, [pc, #168] @ (32a1e0 ) │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #87 @ 0x57 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b91c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r5, #0 │ │ │ │ strb.w r8, [r7, #200] @ 0xc8 │ │ │ │ @@ -240770,15 +240778,15 @@ │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldrd r0, r1, [r4, #72] @ 0x48 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ lsls r3, r0, #4 │ │ │ │ mla r0, fp, r0, sl │ │ │ │ str r0, [r6, r3] │ │ │ │ add r3, r6 │ │ │ │ strd fp, r4, [r3, #4] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ str r7, [r3, #12] │ │ │ │ @@ -240802,25 +240810,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r6, r4, r5 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32a1ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r4, pc, #40 @ (adr r4, 32a218 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (32a214 ) │ │ │ │ @@ -240829,17 +240837,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (32a248 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240849,44 +240857,44 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b764 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r2, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + asrs r4, r5, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 32a28c │ │ │ │ ldr r2, [pc, #36] @ (32a290 ) │ │ │ │ movs r3, #87 @ 0x57 │ │ │ │ ldr r1, [pc, #36] @ (32a294 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + asrs r0, r1, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241002,15 +241010,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #188] @ (32a480 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32a38a │ │ │ │ strd r7, r6, [r2] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32a3b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -241044,63 +241052,63 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ blx 28b764 │ │ │ │ bl 32a1f0 │ │ │ │ ldr r0, [pc, #96] @ (32a48c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32a31e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #80] @ (32a490 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32a33a │ │ │ │ ldr r0, [pc, #68] @ (32a494 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ bl 32a21c │ │ │ │ ldr r3, [pc, #48] @ (32a498 ) │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (32a49c ) │ │ │ │ ldr r0, [pc, #52] @ (32a4a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xe98a00ea │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsls r0, r6, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #27 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsls r4, r3, #25 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mrc 0, 4, r0, cr10, cr10, {2} │ │ │ │ + stc 0, cr0, [r2, #-360] @ 0xfffffe98 │ │ │ │ │ │ │ │ 0032a4a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -241161,15 +241169,15 @@ │ │ │ │ beq.n 32a4f2 │ │ │ │ ldr r0, [pc, #148] @ (32a5d0 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -241196,38 +241204,38 @@ │ │ │ │ strb.w ip, [r1] │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 32a524 │ │ │ │ bl 32a1f0 │ │ │ │ ldr r0, [pc, #40] @ (32a5d4 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32a4ee │ │ │ │ ldr r3, [pc, #32] @ (32a5d8 ) │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #32] @ (32a5dc ) │ │ │ │ ldr r0, [pc, #36] @ (32a5e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ b.n 32a4d8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r2, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stcl 0, cr0, [sl, #-360] @ 0xfffffe98 │ │ │ │ + subs.w r0, r2, sl, lsr #1 │ │ │ │ │ │ │ │ 0032a5e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241286,22 +241294,22 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - lsls r4, r0, #24 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r6, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r2, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldc 0, cr0, [r8], {90} @ 0x5a │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + add.w r0, r0, sl, lsr #1 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a698 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241370,21 +241378,21 @@ │ │ │ │ bpl.n 32a734 │ │ │ │ ldr r0, [pc, #28] @ (32a770 ) │ │ │ │ mov r3, lr │ │ │ │ ldr.w r1, [r4, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ b.n 32a27c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a774 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241466,36 +241474,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #44] @ (32a884 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r5, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32a846 │ │ │ │ ldr r3, [pc, #32] @ (32a888 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #28] @ (32a88c ) │ │ │ │ ldr r0, [pc, #32] @ (32a890 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ b.n 32a1e0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r3, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r6, #15 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - beq.n 32a90c │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a894 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -241569,15 +241577,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32a974 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -241587,15 +241595,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (32a9f8 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrh.w ip, [r0, #160] @ 0xa0 │ │ │ │ add.w r3, ip, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #14 │ │ │ │ bhi.n 32a9be │ │ │ │ add.w r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r5 │ │ │ │ @@ -241609,32 +241617,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r2, r0, #13 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r2, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #12 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r5, #11 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 32aa60 │ │ │ │ sub sp, #20 │ │ │ │ @@ -241642,20 +241650,20 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (32aa68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (32aa6c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (32aa70 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -241663,19 +241671,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 32a408 │ │ │ │ + b.n 32b0d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r4, #10] │ │ │ │ lsls r6, r4, #3 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -241686,26 +241694,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (32aab8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #24] @ (32aabc ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32b6d0 │ │ │ │ - lsls r6, r0, #9 │ │ │ │ + lsls r6, r5, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 32a378 │ │ │ │ + b.n 32b048 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241715,103 +241723,103 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #76] @ (32ab24 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrh.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 32ab08 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r0, #92 @ 0x5c │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrh.w r3, [r6, #160] @ 0xa0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 32aaf4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r4, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r5, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32ab30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032ab34 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #40] @ (32ab7c ) │ │ │ │ ldr r2, [pc, #44] @ (32ab80 ) │ │ │ │ ldr r1, [pc, #44] @ (32ab84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + movs r6, r3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r3, #6 │ │ │ │ + asrs r4, r0, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r6, #6 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032ab88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #56] @ (32abdc ) │ │ │ │ ldr r2, [pc, #56] @ (32abe0 ) │ │ │ │ ldr r1, [pc, #60] @ (32abe4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 32abc8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -241820,19 +241828,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r4, #5 │ │ │ │ - lsls r5, r5, #1 │ │ │ │ - asrs r2, r1, #5 │ │ │ │ + vmla.i q8, q6, d0[7] │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241909,38 +241916,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 32ad28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #3 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 32aa34 │ │ │ │ + b.n 32a704 │ │ │ │ lsls r2, r3, #1 │ │ │ │ svc 188 @ 0xbc │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (32ad70 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 28d414 │ │ │ │ cbnz r0, 32ad04 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 32ad38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -241956,20 +241963,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (32ad7c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 336728 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (32ad80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r3, [pc, #72] @ (32ad84 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -241990,28 +241997,27 @@ │ │ │ │ ldr r0, [pc, #40] @ (32ad90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - movs r6, r1 │ │ │ │ - lsls r5, r5, #1 │ │ │ │ - b.n 32b134 │ │ │ │ + cdp2 0, 7, cr0, cr6, cr12, {3} │ │ │ │ + b.n 32ae04 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r5, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - vmla.i q0, q7, d28[0] │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + cdp2 0, 2, cr0, cr6, cr12, {3} │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #28] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (32ae48 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -242079,21 +242085,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ udf #142 @ 0x8e │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #30 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 32a85c │ │ │ │ + b.n 32b52c │ │ │ │ lsls r2, r3, #1 │ │ │ │ udf #30 │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 0032ae64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242183,21 +242189,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 5446e4 │ │ │ │ bl 339a44 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72f63c │ │ │ │ + bl 72f4ac │ │ │ │ ldr r2, [pc, #144] @ (32afe0 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (32afe4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -242228,39 +242234,39 @@ │ │ │ │ ldr r0, [pc, #64] @ (32aff0 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ble.n 32af30 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cdp2 0, 9, cr0, cr14, cr12, {3} │ │ │ │ + stc2 0, cr0, [r6, #-432] @ 0xfffffe50 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #27 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r7, #2 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r2, #27 │ │ │ │ + lsrs r4, r7, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r6, #4 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ bgt.n 32af6c │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r4, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242367,28 +242373,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (32b114 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (32b118 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #21 │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [sl], {108} @ 0x6c │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + @ instruction: 0xfb02006c │ │ │ │ + lsrs r4, r1, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b11c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242511,18 +242517,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (32b268 ) │ │ │ │ ldr r0, [pc, #20] @ (32b26c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb34006c │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + ldrsb.w r0, [ip, #108] @ 0x6c │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b270 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 32b27c │ │ │ │ @@ -242611,24 +242617,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (32b358 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (32b35c ) │ │ │ │ ldr r1, [pc, #32] @ (32b360 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r1, [pc, #24] @ (32b364 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r7, #2] │ │ │ │ lsls r6, r4, #3 │ │ │ │ │ │ │ │ 0032b368 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -242650,30 +242656,30 @@ │ │ │ │ ldr r1, [pc, #24] @ (32b3b0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b764 │ │ │ │ - ldr??.w r0, [r4, #108] @ 0x6c │ │ │ │ - lsrs r2, r0, #12 │ │ │ │ + ldr.w r0, [ip, ip, lsl #2] │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b3b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 53825c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733b18 │ │ │ │ + b.w 733988 │ │ │ │ │ │ │ │ 0032b3d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 32b458 │ │ │ │ @@ -242683,16 +242689,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (32b460 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ - bl 72ef5c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72edcc │ │ │ │ cbz r0, 32b43c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 32b428 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -242714,18 +242720,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (32b464 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 570680 │ │ │ │ b.n 32b406 │ │ │ │ - ldrsb.w r0, [lr, #108] @ 0x6c │ │ │ │ - blt.n 32b460 │ │ │ │ + strb.w r0, [r6, ip, lsl #2] │ │ │ │ + bls.n 32b530 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #202 @ 0xca │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032b468 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242746,16 +242752,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (32b4d8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ - bl 72ef5c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72edcc │ │ │ │ cbz r0, 32b4be │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -242764,83 +242770,83 @@ │ │ │ │ ldr r1, [pc, #28] @ (32b4dc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 570894 │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r8, #108] @ 0x6c │ │ │ │ - bge.n 32b590 │ │ │ │ + @ instruction: 0xf760006c │ │ │ │ + bhi.n 32b460 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #38 @ 0x26 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #4] @ (32b4e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032b4ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #36] @ (32b52c ) │ │ │ │ ldr r2, [pc, #36] @ (32b530 ) │ │ │ │ ldr r1, [pc, #40] @ (32b534 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldr.w r0, [r4, #108] @ 0x6c │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + @ instruction: 0xf73c006c │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b538 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (32b594 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 32b582 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #56] @ (32b598 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (32b59c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -242848,18 +242854,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr??.w r0, [ip, ip, lsl #2] │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + @ instruction: 0xf6e4006c │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -242921,15 +242927,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 32b6a6 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730c54 │ │ │ │ + bl 730ac4 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 32b6a0 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 32b688 │ │ │ │ ldr.w r9, [pc, #96] @ 32b6bc │ │ │ │ @@ -242940,15 +242946,15 @@ │ │ │ │ blx 28b7c0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 735c94 │ │ │ │ + bl 735b04 │ │ │ │ mov r0, sl │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 32b65e │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -242969,22 +242975,22 @@ │ │ │ │ ldr r0, [pc, #28] @ (32b6cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf74e006c │ │ │ │ - lsrs r4, r1, #3 │ │ │ │ + subs.w r0, r6, #15466496 @ 0xec0000 │ │ │ │ + lsls r4, r6, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b6d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243053,15 +243059,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 735cb8 │ │ │ │ + bl 735b28 │ │ │ │ mov r0, r7 │ │ │ │ blx 28ba8c │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 32b760 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -243087,28 +243093,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 32b804 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r7, #76] @ 0x4c │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsls r2, r3, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf63a006c │ │ │ │ - lsls r0, r7, #30 │ │ │ │ + @ instruction: 0xf4a2006c │ │ │ │ + lsls r0, r4, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b7f4 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 32b700 │ │ │ │ │ │ │ │ @@ -243180,41 +243186,41 @@ │ │ │ │ cbz r3, 32b8c0 │ │ │ │ ldr r1, [pc, #60] @ (32b8dc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 28ba88 │ │ │ │ ldr r1, [pc, #36] @ (32b8e0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b88e │ │ │ │ ldr r0, [pc, #32] @ (32b8e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f9bc │ │ │ │ + bl 72f82c │ │ │ │ ldr r1, [pc, #28] @ (32b8e8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 735c94 │ │ │ │ + bl 735b04 │ │ │ │ b.n 32b89e │ │ │ │ bcc.n 32b83c │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r6, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #28 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r4, #29 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b8ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243224,31 +243230,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (32b934 ) │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (32b938 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b900 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r7, #26 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b93c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -243262,22 +243268,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 32b97e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 32b874 │ │ │ │ @@ -243288,17 +243294,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (32b9b0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b958 │ │ │ │ nop │ │ │ │ - lsls r0, r0, #27 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r0, #25 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b9b4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 32b874 │ │ │ │ @@ -243331,15 +243337,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 28b7c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73707c │ │ │ │ + bl 736eec │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 32b9f0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243358,15 +243364,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 28b7c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73707c │ │ │ │ + bl 736eec │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 32ba30 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 32ba66 │ │ │ │ @@ -243388,47 +243394,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r5, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r7, #22 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r2, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32bab0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0032bab4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #56] @ (32bb08 ) │ │ │ │ ldr r2, [pc, #56] @ (32bb0c ) │ │ │ │ ldr r1, [pc, #60] @ (32bb10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 32baf4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243437,39 +243443,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf380006c │ │ │ │ - strh r6, [r7, #22] │ │ │ │ + @ instruction: 0xf1e8006c │ │ │ │ + strh r6, [r4, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032bb14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #56] @ (32bb68 ) │ │ │ │ ldr r2, [pc, #56] @ (32bb6c ) │ │ │ │ ldr r1, [pc, #60] @ (32bb70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 32bb54 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243478,39 +243484,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf320006c │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + @ instruction: 0xf188006c │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032bb74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #56] @ (32bbc8 ) │ │ │ │ ldr r2, [pc, #56] @ (32bbcc ) │ │ │ │ ldr r1, [pc, #60] @ (32bbd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 32bbb4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243519,39 +243525,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movt r0, #108 @ 0x6c │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + @ instruction: 0xf128006c │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r2, #18] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032bbd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #56] @ (32bc28 ) │ │ │ │ ldr r2, [pc, #56] @ (32bc2c ) │ │ │ │ ldr r1, [pc, #60] @ (32bc30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 32bc14 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243560,18 +243566,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf260006c │ │ │ │ - strh r6, [r3, #14] │ │ │ │ + @ instruction: 0xf0c8006c │ │ │ │ + strh r6, [r0, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 32bc9a │ │ │ │ @@ -243613,17 +243619,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bcc.n 32bd68 │ │ │ │ + bne.n 32bc38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bcc.n 32bd4c │ │ │ │ + bne.n 32bc1c │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 32bcca │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -243679,17 +243685,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (32bd58 ) │ │ │ │ add r0, pc │ │ │ │ b.n 32bd28 │ │ │ │ - bcs.n 32bcac │ │ │ │ + bne.n 32bd7c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bcs.n 32bc8c │ │ │ │ + bne.n 32bd5c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -243937,16 +243943,15 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #984] @ (32c398 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #672] @ (32c264 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #2 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ + mrc2 0, 7, r0, cr14, cr8, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #132] @ (32c064 ) │ │ │ │ @@ -244124,15 +244129,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (32c274 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 32c110 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -244206,27 +244211,27 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr2, cr8, {2} │ │ │ │ + ldc2 0, cr0, [sl, #-352]! @ 0xfffffea0 │ │ │ │ │ │ │ │ 0032c278 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 873d2c │ │ │ │ + bl 873b9c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 32c2e8 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -244253,22 +244258,22 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (32c2fc ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 32c2b6 │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r2, #352]! @ 0x160 │ │ │ │ - stc2l 0, cr0, [r6, #352] @ 0x160 │ │ │ │ - @ instruction: 0xeb90006c │ │ │ │ + mcrr2 0, 5, r0, sl, cr8 │ │ │ │ + stc2 0, cr0, [lr], #-352 @ 0xfffffea0 │ │ │ │ + ldrd r0, r0, [r8, #432]! @ 0x1b0 │ │ │ │ │ │ │ │ 0032c300 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -244332,21 +244337,21 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (32c3b8 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldc2l 0, cr0, [lr, #-352] @ 0xfffffea0 │ │ │ │ - stc2l 0, cr0, [r2, #-352]! @ 0xfffffea0 │ │ │ │ - stc2l 0, cr0, [lr, #-352]! @ 0xfffffea0 │ │ │ │ - stc2l 0, cr0, [lr, #352] @ 0x160 │ │ │ │ - stc2 0, cr0, [r2, #352]! @ 0x160 │ │ │ │ - stc2l 0, cr0, [lr, #-352]! @ 0xfffffea0 │ │ │ │ - ldc2l 0, cr0, [lr, #352] @ 0x160 │ │ │ │ + @ instruction: 0xfbc60058 │ │ │ │ + @ instruction: 0xfbca0058 │ │ │ │ + @ instruction: 0xfbd60058 │ │ │ │ + ldc2 0, cr0, [r6], #-352 @ 0xfffffea0 │ │ │ │ + stc2 0, cr0, [sl], {88} @ 0x58 │ │ │ │ + @ instruction: 0xfbd60058 │ │ │ │ + mcrr2 0, 5, r0, r6, cr8 │ │ │ │ │ │ │ │ 0032c3bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -244390,15 +244395,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (32c560 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r7 │ │ │ │ blx 28c4a8 │ │ │ │ ldr r2, [pc, #296] @ (32c564 ) │ │ │ │ ldr r3, [pc, #276] @ (32c554 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244425,15 +244430,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (32c570 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ b.n 32c434 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 32c41a │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 32c41a │ │ │ │ @@ -244473,28 +244478,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (32c57c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ b.n 32c43a │ │ │ │ ldr r3, [pc, #124] @ (32c580 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (32c584 ) │ │ │ │ ldr r1, [pc, #128] @ (32c588 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 32c434 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (32c58c ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -244503,39 +244508,42 @@ │ │ │ │ ldr r1, [pc, #92] @ (32c594 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ b.n 32c434 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r5, r6} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, lr, ip, asr #1 │ │ │ │ - ldc2 0, cr0, [r4, #352] @ 0x160 │ │ │ │ - ldc2l 0, cr0, [r6], #-352 @ 0xfffffea0 │ │ │ │ + ldmia.w r6!, {r2, r3, r5, r6} │ │ │ │ + @ instruction: 0xfbfc0058 │ │ │ │ + @ instruction: 0xfade0058 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldc2 0, cr0, [r0, #-352]! @ 0xfffffea0 │ │ │ │ - ldrd r0, r0, [r4, #432]! @ 0x1b0 │ │ │ │ - ldc2 0, cr0, [lr], {88} @ 0x58 │ │ │ │ - stc2 0, cr0, [r2], #352 @ 0x160 │ │ │ │ - @ instruction: 0xfbb20058 │ │ │ │ - ldrd r0, r0, [ip, #-432]! @ 0x1b0 │ │ │ │ - strd r0, r0, [r8, #-432]! @ 0x1b0 │ │ │ │ - ldc2 0, cr0, [lr], #352 @ 0x160 │ │ │ │ - @ instruction: 0xfb900058 │ │ │ │ - ldc2l 0, cr0, [r4], #-352 @ 0xfffffea0 │ │ │ │ - ldmdb r8!, {r2, r3, r5, r6} │ │ │ │ - @ instruction: 0xfb620058 │ │ │ │ + @ instruction: 0xfb980058 │ │ │ │ + @ instruction: 0xe85c006c │ │ │ │ + @ instruction: 0xfa860058 │ │ │ │ + @ instruction: 0xfb0a0058 │ │ │ │ + @ instruction: 0xfa1a0058 │ │ │ │ + b.n 32c548 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ + b.n 32c524 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ + @ instruction: 0xfb260058 │ │ │ │ + ldr??.w r0, [r8, #88] @ 0x58 │ │ │ │ + @ instruction: 0xfadc0058 │ │ │ │ + b.n 32c4d4 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ + vst1.8 @ instruction: 0xf9ca0058 │ │ │ │ │ │ │ │ 0032c598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244674,23 +244682,23 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl 2d06ee │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r0, r3, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xfb960058 │ │ │ │ - @ instruction: 0xfb280058 │ │ │ │ - @ instruction: 0xfb5a0058 │ │ │ │ - @ instruction: 0xfb220058 │ │ │ │ + ldr??.w r0, [lr, #88] @ 0x58 │ │ │ │ + ldrsb.w r0, [r0, #88] @ 0x58 │ │ │ │ + vst1.8 @ instruction: 0xf9c20058 │ │ │ │ + vst1.8 @ instruction: 0xf98a0058 │ │ │ │ │ │ │ │ 0032c70c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -244792,15 +244800,15 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r4, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa7a0058 │ │ │ │ + str??.w r0, [r2, #88] @ 0x58 │ │ │ │ │ │ │ │ 0032c818 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #316] @ (32c968 ) │ │ │ │ @@ -244927,20 +244935,20 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28d92c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 32c92e │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r3} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr??.w r0, [ip, #88] @ 0x58 │ │ │ │ + str??.w r0, [r4, r8, lsl #1] │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c80058 │ │ │ │ - ldr??.w r0, [ip, #88] @ 0x58 │ │ │ │ - ldr??.w r0, [ip, r8, lsl #1] │ │ │ │ + ldrh.w r0, [r0, r8, lsl #1] │ │ │ │ + str.w r0, [r4, r8, lsl #1] │ │ │ │ + @ instruction: 0xf7c40058 │ │ │ │ │ │ │ │ 0032c980 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -244957,26 +244965,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (32cbac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 72f968 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 72f7d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #492] @ (32cbb0 ) │ │ │ │ ldr r2, [pc, #492] @ (32cbb4 ) │ │ │ │ ldr r1, [pc, #496] @ (32cbb8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 28d5b4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -245164,34 +245172,34 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 32c504 │ │ │ │ + b.n 32d1d4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ + str r5, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mrc2 0, 4, r0, cr4, cr11, {7} │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrsb.w r0, [r2, r8, lsl #1] │ │ │ │ + @ instruction: 0xf77a0058 │ │ │ │ mrc2 0, 1, r0, cr0, cr11, {7} │ │ │ │ - ldr.w r0, [r6, #88] @ 0x58 │ │ │ │ + @ instruction: 0xf73e0058 │ │ │ │ stmia r1!, {r6} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldc2 0, cr0, [lr, #1004]! @ 0x3ec │ │ │ │ - str??.w r0, [r2, r8, lsl #1] │ │ │ │ + movt r0, #43096 @ 0xa858 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7d20058 │ │ │ │ - strb.w r0, [r8, r8, lsl #1] │ │ │ │ + @ instruction: 0xf63a0058 │ │ │ │ + @ instruction: 0xf6700058 │ │ │ │ │ │ │ │ 0032cbe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -245227,41 +245235,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87546c │ │ │ │ + bl 8752dc │ │ │ │ ldr r3, [pc, #96] @ (32ccbc ) │ │ │ │ ldr r4, [pc, #100] @ (32ccc0 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (32ccc4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 32cc3a │ │ │ │ ldr r3, [pc, #76] @ (32ccc8 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (32cccc ) │ │ │ │ ldr r1, [pc, #76] @ (32ccd0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 32cc74 │ │ │ │ ldr r3, [pc, #60] @ (32ccd4 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (32ccd8 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -245269,29 +245277,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 32cc74 │ │ │ │ nop │ │ │ │ - b.n 32d0e0 │ │ │ │ + b.n 32cdb0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf7720058 │ │ │ │ - bics.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ - b.n 32d0a8 │ │ │ │ + rsbs r0, sl, #14155776 @ 0xd80000 │ │ │ │ + subw r0, r0, #88 @ 0x58 │ │ │ │ + b.n 32cd78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf7400058 │ │ │ │ - ands.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ - b.n 32d074 │ │ │ │ + sub.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf2800058 │ │ │ │ + b.n 32cd44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf7520058 │ │ │ │ - @ instruction: 0xf3f40058 │ │ │ │ + subs.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf25c0058 │ │ │ │ │ │ │ │ 0032cce0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -245398,24 +245406,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72f968 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 72f7d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #288] @ (32cf24 ) │ │ │ │ ldr r1, [pc, #288] @ (32cf28 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 28b74c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 28dd64 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -245516,28 +245524,28 @@ │ │ │ │ b.n 32ce90 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x006c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32d040 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #920] @ 0x398 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + ittt cs │ │ │ │ + lslcs r7, r2, #1 │ │ │ │ + strcs r1, [sp, #312] @ 0x138 │ │ │ │ + lslcs r4, r3, #1 │ │ │ │ @ instruction: 0xfa9800fb │ │ │ │ - rsb r0, r0, #14155776 @ 0xd80000 │ │ │ │ + bic.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ @ instruction: 0xfa4a00fb │ │ │ │ pop {r1, r3, r7, pc} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf52a0058 │ │ │ │ - subs.w r0, r2, #88 @ 0x58 │ │ │ │ - @ instruction: 0xf4b20058 │ │ │ │ + @ instruction: 0xf3920058 │ │ │ │ + ands.w r0, sl, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf31a0058 │ │ │ │ vld1.8 @ instruction: 0xf9ec00fb │ │ │ │ │ │ │ │ 0032cf4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -245573,15 +245581,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r0, r4, r0 │ │ │ │ + asrs r0, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0032cfb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -246062,19 +246070,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ rev16 r4, r1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ rev r2, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, ip, #88 @ 0x58 │ │ │ │ - sbc.w r0, r0, #88 @ 0x58 │ │ │ │ - @ instruction: 0xf1220058 │ │ │ │ - @ instruction: 0xf0c80058 │ │ │ │ - ands.w r0, r2, #88 @ 0x58 │ │ │ │ + vshr.s32 q8, q4, #28 │ │ │ │ + vshr.s8 q8, q4, #8 │ │ │ │ + vshr.s8 q0, q4, #6 │ │ │ │ + vqadd.s64 q0, q0, q4 │ │ │ │ + mrc 0, 3, r0, cr10, cr8, {2} │ │ │ │ │ │ │ │ 0032d488 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -247027,20 +247035,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 32dcf0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 32de4a │ │ │ │ b.n 32dcfa │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -247180,20 +247188,22 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ b.n 32e74a │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vqshrn.u64 d21, q10, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, ip, r8, lsr #1 │ │ │ │ - @ instruction: 0xeac20058 │ │ │ │ - bne.n 32e070 │ │ │ │ + ldrd r0, r0, [r4, #-352]! @ 0x160 │ │ │ │ + stmdb sl!, {r3, r4, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xe8040058 │ │ │ │ - strex r0, r0, [r0, #352] @ 0x160 │ │ │ │ + b.n 32dce0 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + b.n 32dd5c │ │ │ │ + lsls r0, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 32e954 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -247963,23 +247973,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 32e5a4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -248288,33 +248298,33 @@ │ │ │ │ b.w 32d6ce │ │ │ │ bgt.n 32ec3e │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vqshrn.u64 d21, q10, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - svc 40 @ 0x28 │ │ │ │ + ble.n 32eb2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + ble.n 32eba8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 32ebc0 │ │ │ │ + bgt.n 32ec90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 32ed18 │ │ │ │ + blt.n 32ebe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bls.n 32eb6c │ │ │ │ + bhi.n 32ec3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bls.n 32ecf0 │ │ │ │ + bvc.n 32ebc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ec2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -248406,15 +248416,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bhi.n 32ec6c │ │ │ │ + bvc.n 32ed3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ed20 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -248434,15 +248444,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bhi.n 32ee34 │ │ │ │ + bvs.n 32ed04 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ed64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -248543,49 +248553,49 @@ │ │ │ │ beq.n 32eeb8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32eebe │ │ │ │ ldr r0, [pc, #140] @ (32eee8 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (32eeec ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32edac │ │ │ │ movs r7, #1 │ │ │ │ b.n 32ee28 │ │ │ │ ldr r0, [pc, #76] @ (32eef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r0, [pc, #72] @ (32eef4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f3b4 │ │ │ │ + bl 87f224 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32ee52 │ │ │ │ ldr r1, [pc, #60] @ (32eef8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32ee58 │ │ │ │ ldr r1, [pc, #60] @ (32eefc ) │ │ │ │ @@ -248602,25 +248612,25 @@ │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 32eede │ │ │ │ @ instruction: 0xffffdafa │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldr r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - bhi.n 32ee4c │ │ │ │ + bvc.n 32ef1c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 32eea0 │ │ │ │ + bvc.n 32ef70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 32ef1c │ │ │ │ + bpl.n 32efec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 32ef58 │ │ │ │ + bpl.n 32ee28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 32eee0 │ │ │ │ + bpl.n 32efb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 32eed8 │ │ │ │ + bpl.n 32efa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ef00 : │ │ │ │ ldr r3, [pc, #8] @ (32ef0c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -249470,19 +249480,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (32f768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - beq.n 32f7a8 │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 32f7d4 │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f76c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -249527,15 +249537,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f87c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -249561,15 +249571,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 52b620 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 32f890 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32f7c2 │ │ │ │ @@ -249582,15 +249592,15 @@ │ │ │ │ beq.n 32f7c2 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (32f8c4 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 32f7c2 │ │ │ │ ldr r3, [pc, #72] @ (32f8c8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -249616,19 +249626,19 @@ │ │ │ │ str r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f8d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -249668,15 +249678,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 28c1e4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32f920 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86dc84 │ │ │ │ + bl 86daf4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 32f958 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b5d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -249697,27 +249707,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (32f9ac ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ b.n 32f91c │ │ │ │ nop │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r6, r7, #16 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 32f9a4 │ │ │ │ + blt.n 32fa74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f9b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249793,46 +249803,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 295cc8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 72bac0 │ │ │ │ + bl 72b930 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32fa66 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 827ef0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + b.w 827d60 │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032facc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249870,15 +249880,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (32fcb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 32fc9a │ │ │ │ ldr.w r8, [pc, #368] @ 32fcb8 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (32fcbc ) │ │ │ │ ldr.w r9, [pc, #368] @ 32fcc0 │ │ │ │ add r8, pc │ │ │ │ @@ -249912,145 +249922,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 32fc9a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 32fbc6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (32fcc4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb58 │ │ │ │ ldr r1, [pc, #236] @ (32fcc8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb5e │ │ │ │ ldr r1, [pc, #220] @ (32fccc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb66 │ │ │ │ ldr r1, [pc, #204] @ (32fcd0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb6e │ │ │ │ ldr r1, [pc, #184] @ (32fcd4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb76 │ │ │ │ ldr r1, [pc, #168] @ (32fcd8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb7e │ │ │ │ ldr r1, [pc, #148] @ (32fcdc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb86 │ │ │ │ ldr r1, [pc, #132] @ (32fce0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb8e │ │ │ │ ldr r1, [pc, #112] @ (32fce4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fb96 │ │ │ │ ldr r1, [pc, #96] @ (32fce8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32fb9c │ │ │ │ mov r0, sl │ │ │ │ - bl 8284cc │ │ │ │ + bl 82833c │ │ │ │ b.n 32fb06 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fcec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -250086,99 +250096,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 32fdee │ │ │ │ ldr r2, [pc, #348] @ (32fea8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (32feac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fe2c │ │ │ │ ldr r2, [pc, #332] @ (32feb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (32feb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fe38 │ │ │ │ ldr r2, [pc, #320] @ (32feb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (32febc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fe32 │ │ │ │ ldr r2, [pc, #304] @ (32fec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (32fec4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 32fdb6 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fe3e │ │ │ │ ldr r2, [pc, #288] @ (32fec8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (32fecc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r1, [pc, #272] @ (32fed0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 868fec │ │ │ │ + bl 868e5c │ │ │ │ ldr r1, [pc, #256] @ (32fed4 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8690a8 │ │ │ │ + bl 868f18 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32fe44 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 86dbac │ │ │ │ + bl 86da1c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7f8dec │ │ │ │ + bl 7f8c5c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32fd4a │ │ │ │ ldr r2, [pc, #176] @ (32fed8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fd4e │ │ │ │ @@ -250194,17 +250204,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (32fee8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fdaa │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (32feec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 828418 │ │ │ │ + bl 828288 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #144] @ (32fef0 ) │ │ │ │ ldr r3, [pc, #44] @ (32fe90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250226,55 +250236,55 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r1, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r4, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r3, r4} │ │ │ │ + ldmia r2!, {r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r2, r4} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 32ff0c │ │ │ │ + ldmia r7, {r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 32ff04 │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 32fefc │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 32fef4 │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 32feec │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vmla.i16 q0, q1, d7[2] │ │ │ │ + ldc2l 0, cr0, [sl, #412]! @ 0x19c │ │ │ │ ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 0032fef4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -250282,46 +250292,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 3312fc │ │ │ │ ldr r1, [pc, #68] @ (32ff50 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 32ff3c │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 32ff36 │ │ │ │ ldr r2, [pc, #52] @ (32ff54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32ff58 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 853bc8 │ │ │ │ + b.w 853a38 │ │ │ │ ldr r2, [pc, #36] @ (32ff5c ) │ │ │ │ add r2, pc │ │ │ │ b.n 32ff22 │ │ │ │ ldr r1, [pc, #32] @ (32ff60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 853bc8 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + b.w 853a38 │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vqadd.s64 q0, q4, │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stc 0, cr0, [r0, #348]! @ 0x15c │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #0 │ │ │ │ + subs r0, r5, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ff64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -250336,52 +250346,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (32ffec ) │ │ │ │ ldr.w r8, [pc, #100] @ 32fff0 │ │ │ │ ldr.w r9, [pc, #100] @ 32fff4 │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 32ffac │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32ffdc │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 32ff98 │ │ │ │ mov r1, r2 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32ffac │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 853c40 │ │ │ │ + b.w 853ab0 │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fff8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250389,20 +250399,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 331348 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (330028 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 828094 │ │ │ │ + b.w 827f04 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0033002c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250427,17 +250437,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (3300b4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 828508 │ │ │ │ + bl 828378 │ │ │ │ ldr r2, [pc, #52] @ (3300b8 ) │ │ │ │ ldr r3, [pc, #44] @ (3300b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250452,15 +250462,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r0, [r7, #28] │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 003300bc : │ │ │ │ movs r0, #0 │ │ │ │ b.w 33138c │ │ │ │ @@ -250485,31 +250495,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f430 │ │ │ │ + bl 86f2a0 │ │ │ │ ldr r1, [pc, #152] @ (330198 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #144] @ (33019c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 86f430 │ │ │ │ + bl 86f2a0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 72bac0 │ │ │ │ + bl 72b930 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 33017a │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -250540,29 +250550,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (3301a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 330150 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #26] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r6} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vqadd.s8 q8, q5, q7 │ │ │ │ - @ instruction: 0xfb6e0059 │ │ │ │ + ldc 0, cr0, [r2, #376]! @ 0x178 │ │ │ │ + ldr??.w r0, [r6, #89] @ 0x59 │ │ │ │ ldrh r0, [r5, #22] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003301a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -250575,26 +250585,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f430 │ │ │ │ + bl 86f2a0 │ │ │ │ ldr r1, [pc, #104] @ (330240 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f5bc │ │ │ │ + bl 86f42c │ │ │ │ ldr r1, [pc, #96] @ (330244 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 86f430 │ │ │ │ + bl 86f2a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 5243a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -250619,18 +250629,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r7, #18] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mrc 0, 3, r0, cr0, cr14, {2} │ │ │ │ - @ instruction: 0xfa940059 │ │ │ │ + ldcl 0, cr0, [r8], {94} @ 0x5e │ │ │ │ + ldr??.w r0, [ip, #89] @ 0x59 │ │ │ │ ldrh r2, [r6, #16] │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 0033024c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -250735,15 +250745,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (330398 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f430 │ │ │ │ + bl 86f2a0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 5223f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57dd20 │ │ │ │ @@ -250766,15 +250776,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #608 @ (adr r5, 3305fc ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 33039c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r6, [r2, #6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 003303a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250817,71 +250827,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (3306d4 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330696 │ │ │ │ ldr r1, [pc, #692] @ (3306d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #688] @ (3306dc ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #676] @ (3306e0 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #668] @ (3306e4 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #656] @ (3306e8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #648] @ (3306ec ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330674 │ │ │ │ ldr r2, [pc, #628] @ (3306f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (3306f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33066e │ │ │ │ ldr r2, [pc, #612] @ (3306f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (3306fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3303e6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 828904 │ │ │ │ + bl 828774 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #584] @ (330700 ) │ │ │ │ ldr r3, [pc, #528] @ (3306c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250900,166 +250910,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (3306d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33068a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33067a │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3304a0 │ │ │ │ ldr r1, [pc, #476] @ (330704 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 3304a0 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (3306d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330690 │ │ │ │ ldr r1, [pc, #440] @ (330708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #432] @ (33070c ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #424] @ (330710 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #412] @ (330714 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #404] @ (330718 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #392] @ (33071c ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #384] @ (330720 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #372] @ (330724 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 3304a0 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (3306d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33069c │ │ │ │ ldr r1, [pc, #332] @ (330728 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #328] @ (33072c ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #316] @ (330730 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #308] @ (330734 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 3304a0 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (3306d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3306a2 │ │ │ │ ldr r1, [pc, #268] @ (330738 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #260] @ (33073c ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #252] @ (330740 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #240] @ (330744 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [pc, #232] @ (330748 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 3304a0 │ │ │ │ ldr r2, [pc, #220] @ (33074c ) │ │ │ │ add r2, pc │ │ │ │ b.n 330496 │ │ │ │ ldr r2, [pc, #216] @ (330750 ) │ │ │ │ add r2, pc │ │ │ │ b.n 33047e │ │ │ │ ldr r1, [pc, #216] @ (330754 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 330510 │ │ │ │ ldr r3, [pc, #204] @ (330758 ) │ │ │ │ add r3, pc │ │ │ │ b.n 3304fe │ │ │ │ ldr r3, [pc, #200] @ (33075c ) │ │ │ │ add r3, pc │ │ │ │ b.n 33054e │ │ │ │ @@ -251083,95 +251093,95 @@ │ │ │ │ blx 28b764 │ │ │ │ ldrh r4, [r0, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r5} │ │ │ │ + stmia r5!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r7, [pc, #624] @ (330948 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb0c0063 │ │ │ │ - stmia r6!, {r1, r2, r6} │ │ │ │ + ldr??.w r0, [r4, r3, lsl #2] │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfaf40063 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + ldr??.w r0, [ip, r3, lsl #2] │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r5!, {r4, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r3!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r4, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r3, #10] │ │ │ │ + strh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + strh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r4, [r0, #10] │ │ │ │ + strh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r6, pc, #824 @ (adr r6, 330aa8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330774 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251190,20 +251200,20 @@ │ │ │ │ bl 331570 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3307b0 │ │ │ │ ldr r1, [pc, #76] @ (3307f4 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dd20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8280d0 │ │ │ │ + bl 827f40 │ │ │ │ ldr r2, [pc, #56] @ (3307f8 ) │ │ │ │ ldr r3, [pc, #44] @ (3307f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251219,15 +251229,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r5 │ │ │ │ + cbnz r6, 33080c │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 003307fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251248,19 +251258,19 @@ │ │ │ │ bl 331400 │ │ │ │ cbz r0, 330844 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (330890 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 330874 │ │ │ │ mov r0, r4 │ │ │ │ - bl 828580 │ │ │ │ + bl 8283f0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 57dd20 │ │ │ │ ldr r2, [pc, #68] @ (330894 ) │ │ │ │ ldr r3, [pc, #60] @ (33088c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251277,26 +251287,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (330898 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ b.n 33083e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r5, #32] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r5, #30] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (330a08 ) │ │ │ │ @@ -251310,91 +251320,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (330a14 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3309ba │ │ │ │ movs r0, #32 │ │ │ │ blx 28b74c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ blx 28dd64 │ │ │ │ ldr r3, [pc, #300] @ (330a18 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (330a1c ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (330a20 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ ldr r1, [pc, #280] @ (330a24 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ ldr r1, [pc, #268] @ (330a28 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ ldr r1, [pc, #260] @ (330a2c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ ldr r1, [pc, #248] @ (330a30 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3309e4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87f1f0 │ │ │ │ + bl 87f060 │ │ │ │ ldr r2, [pc, #224] @ (330a34 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (330a38 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7355d8 │ │ │ │ + bl 735448 │ │ │ │ ldr r1, [pc, #216] @ (330a3c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 737e28 │ │ │ │ + bl 737c98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 86bc1c │ │ │ │ + bl 86ba8c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 7f8dec │ │ │ │ + bl 7f8c5c │ │ │ │ mov r0, r8 │ │ │ │ - bl 8690a8 │ │ │ │ + bl 868f18 │ │ │ │ cbz r5, 3309ac │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3309f6 │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -251425,60 +251435,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 330952 │ │ │ │ mov r0, r5 │ │ │ │ - bl 870934 │ │ │ │ + bl 8707a4 │ │ │ │ b.n 3309ac │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (330a44 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (330a48 ) │ │ │ │ ldr r0, [pc, #76] @ (330a4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ strh r0, [r1, #28] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - tst r2, r3 │ │ │ │ + lsls r2, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #26] │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 330a6e │ │ │ │ + cbnz r2, 330a48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r5} │ │ │ │ + stmia r5!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r5, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r6, [r7, #18] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - add r5, pc, #216 @ (adr r5, 330b20 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 330cc0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #768] @ 0x300 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (330b5c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -251489,36 +251499,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 330ace │ │ │ │ ldr r6, [pc, #228] @ (330b68 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (330b6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #200] @ (330b70 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 330af8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -251540,23 +251550,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [pc, #120] @ (330b78 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ b.n 330ace │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [pc, #104] @ (330b7c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -251584,125 +251594,125 @@ │ │ │ │ b.n 330b2c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r2, #14] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - add r4, pc, #680 @ (adr r4, 330e14 ) │ │ │ │ - lsls r4, r5, #1 │ │ │ │ - stmia r1!, {r2, r5} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ - lsls r2, r5, #3 │ │ │ │ - stmia r1!, {r3} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + ittt ge │ │ │ │ + lslge r0, r3, #1 │ │ │ │ + addge r3, pc, #72 @ (adr r3, 330bb4 ) │ │ │ │ + lslge r4, r5, #1 │ │ │ │ + ite hi │ │ │ │ + lslhi r0, r3, #1 │ │ │ │ + itte hi @ unpredictable │ │ │ │ + lslhi r0, r3, #1 │ │ │ │ + strhhi r2, [r5, #10] │ │ │ │ + lslls r2, r5, #3 │ │ │ │ + nop {7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + it cc │ │ │ │ + lslcc r0, r3, #1 │ │ │ │ + sev │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (330c10 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 330be4 │ │ │ │ ldr r5, [pc, #108] @ (330c14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (330c18 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #80] @ (330c1c ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 330bfa │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [pc, #28] @ (330c20 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ b.n 330be4 │ │ │ │ nop │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + bkpt 0x0074 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #536 @ (adr r3, 330e30 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 330fd0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r0!, {} │ │ │ │ + bkpt 0x0068 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + bkpt 0x0062 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + bkpt 0x0096 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itte │ │ │ │ - lsl r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5} │ │ │ │ - lslal r0, r3, #1 │ │ │ │ │ │ │ │ 00330c24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 28b74c │ │ │ │ mov r6, r0 │ │ │ │ bl 5cdbb8 │ │ │ │ ldr r5, [pc, #100] @ (330ca8 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #96] @ (330cac ) │ │ │ │ ldr r2, [pc, #100] @ (330cb0 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (330cb4 ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #84] @ (330cb8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ bl 2c27d4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 330c8c │ │ │ │ blx 28df90 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -251719,19 +251729,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #31] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - add r2, pc, #920 @ (adr r2, 331048 ) │ │ │ │ + add r1, pc, #312 @ (adr r1, 330de8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - it pl │ │ │ │ - lslpl r0, r3, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + pop {r6, r7, pc} │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, r0, r5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00330cbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251748,30 +251758,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (330dfc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 29772c │ │ │ │ ldr r3, [pc, #220] @ (330e00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -251783,22 +251793,22 @@ │ │ │ │ blx 28b74c │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 330d92 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 28b74c │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -251846,19 +251856,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #29] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #336 @ (adr r2, 330f4c ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 3310ec ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrb r4, [r5, #28] │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #26] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -251868,15 +251878,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 2977b4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 7339cc │ │ │ │ + bl 73383c │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330f44 │ │ │ │ ldr r3, [pc, #308] @ (330f64 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -251922,15 +251932,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 734368 │ │ │ │ + bl 7341d8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 330ecc │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ @@ -251988,15 +251998,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330f68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252033,88 +252043,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (331044 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r2, [pc, #108] @ (331048 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (33104c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 33101a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 333988 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (331050 ) │ │ │ │ ldr r4, [pc, #48] @ (331054 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + ldr r7, [pc, #472] @ (331228 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r4, 3310b6 │ │ │ │ + cbnz r4, 331090 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r6} │ │ │ │ + hlt 0x002c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331058 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72ff2c │ │ │ │ + bl 72fd9c │ │ │ │ cbnz r0, 33109c │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r1, [pc, #80] @ (3310cc ) │ │ │ │ ldr r2, [pc, #84] @ (3310d0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (3310d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 335ae4 │ │ │ │ ldr r3, [pc, #56] @ (3310d8 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -252122,34 +252132,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (3310e0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + ldr r6, [pc, #848] @ (331428 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r6, 33115a │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r2, 331124 │ │ │ │ + cbnz r2, 3310fe │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003310e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252157,21 +252167,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (331148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 736364 │ │ │ │ + bl 7361d4 │ │ │ │ ldr r1, [pc, #64] @ (33114c ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7339bc │ │ │ │ + bl 73382c │ │ │ │ ldr r2, [pc, #56] @ (331150 ) │ │ │ │ ldr r3, [pc, #44] @ (331148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252202,26 +252212,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (3312c8 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (3312cc ) │ │ │ │ add r0, pc │ │ │ │ blx 28bf04 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r1, [pc, #344] @ (3312d0 ) │ │ │ │ ldr r2, [pc, #344] @ (3312d4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (3312d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3312bc │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (3312dc ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -252310,19 +252320,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 3311f4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 827ef0 │ │ │ │ + bl 827d60 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r7 │ │ │ │ - bl 86dc84 │ │ │ │ + bl 86daf4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 331298 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b5d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -252338,38 +252348,38 @@ │ │ │ │ blx 28c1e4 │ │ │ │ b.n 33121c │ │ │ │ ldr r1, [pc, #56] @ (3312f8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ b.n 331286 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb r6, [r7, #10] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #432] @ (33148c ) │ │ │ │ + ldr r5, [pc, #848] @ (33162c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, 33132e │ │ │ │ + cbnz r0, 331308 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 33132a │ │ │ │ + cbnz r0, 331304 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 33132e │ │ │ │ + cbnz r6, 331308 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xebec0067 │ │ │ │ - revsh r6, r0 │ │ │ │ + orrs.w r0, r4, r7, asr #1 │ │ │ │ + cbnz r6, 3312fe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - hlt 0x003e │ │ │ │ + cbnz r6, 331300 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev r4, r3 │ │ │ │ + @ instruction: 0xb884 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003312fc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252394,15 +252404,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrb r0, [r5, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00331348 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252412,15 +252422,15 @@ │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #36] @ (331388 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 883638 │ │ │ │ + bl 8834a8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -252458,53 +252468,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (3313f8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r6, 331410 │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb646 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003313fc : │ │ │ │ b.w 3b3680 │ │ │ │ │ │ │ │ 00331400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 28b74c │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr.w ip, [pc, #80] @ 331470 │ │ │ │ ldr r2, [pc, #80] @ (331474 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (331478 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3b3780 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -252520,30 +252530,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #776] @ (331784 ) │ │ │ │ + ldr r3, [pc, #168] @ (331524 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 0033147c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 536c28 │ │ │ │ mov r4, r0 │ │ │ │ - bl 86dc84 │ │ │ │ + bl 86daf4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 3314a6 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b5d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252561,21 +252571,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (33150c ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 28bf04 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #56] @ (331510 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7339c4 │ │ │ │ + bl 733834 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86dc84 │ │ │ │ + bl 86daf4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 3314f6 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b5d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252584,35 +252594,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #12] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl a5512 │ │ │ │ │ │ │ │ 00331514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (331568 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 28bf04 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #56] @ (33156c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7339c4 │ │ │ │ + bl 733834 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86dc84 │ │ │ │ + bl 86daf4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 331552 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b5d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252621,15 +252631,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 17d56e │ │ │ │ │ │ │ │ 00331570 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252638,31 +252648,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (3315f4 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 3315d2 │ │ │ │ ldr r4, [pc, #96] @ (3315f8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (3315fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 28b74c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 883638 │ │ │ │ + bl 8834a8 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -252675,55 +252685,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (331608 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3315be │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #352] @ 0x160 │ │ │ │ + str r7, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033160c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f968 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 72f7d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #96] @ (33168c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733288 │ │ │ │ + bl 7330f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 33165a │ │ │ │ ldr r3, [pc, #88] @ (331690 ) │ │ │ │ ldr r2, [pc, #88] @ (331694 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -252733,43 +252743,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (3316a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + cbz r4, 33170e │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3316b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ adds r1, #98 @ 0x62 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -252778,15 +252788,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (3319f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (3319f4 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 3319e0 │ │ │ │ add r3, pc │ │ │ │ @@ -252799,587 +252809,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (331a00 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #744] @ (331a04 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (331a08 ) │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #740] @ (331a0c ) │ │ │ │ ldr r2, [pc, #740] @ (331a10 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #728] @ (331a14 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (331a18 ) │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #724] @ (331a1c ) │ │ │ │ ldr r2, [pc, #724] @ (331a20 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #712] @ (331a24 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (331a28 ) │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #708] @ (331a2c ) │ │ │ │ ldr r2, [pc, #708] @ (331a30 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #696] @ (331a34 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (331a38 ) │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #692] @ (331a3c ) │ │ │ │ ldr r2, [pc, #692] @ (331a40 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #680] @ (331a44 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (331a48 ) │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #676] @ (331a4c ) │ │ │ │ ldr r2, [pc, #676] @ (331a50 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #664] @ (331a54 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #656] @ (331a58 ) │ │ │ │ ldr r1, [pc, #656] @ (331a5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (331a60 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (331a64 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r2, [pc, #640] @ (331a68 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (331a6c ) │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #636] @ (331a70 ) │ │ │ │ ldr r1, [pc, #636] @ (331a74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (331a78 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (331a7c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r2, [pc, #620] @ (331a80 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #612] @ (331a84 ) │ │ │ │ ldr r1, [pc, #612] @ (331a88 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (331a8c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (331a90 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r2, [pc, #596] @ (331a94 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r3, [pc, #588] @ (331a98 ) │ │ │ │ ldr r1, [pc, #592] @ (331a9c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (331aa0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (331aa4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r2, [pc, #576] @ (331aa8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #568] @ (331aac ) │ │ │ │ ldr r3, [pc, #568] @ (331ab0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (331ab4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #560] @ (331ab8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #552] @ (331abc ) │ │ │ │ ldr r3, [pc, #552] @ (331ac0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (331ac4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r2, [pc, #544] @ (331ac8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #536] @ (331acc ) │ │ │ │ ldr r3, [pc, #536] @ (331ad0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (331ad4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r2, [pc, #528] @ (331ad8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #520] @ (331adc ) │ │ │ │ ldr r3, [pc, #520] @ (331ae0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (331ae4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r2, [pc, #512] @ (331ae8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #504] @ (331aec ) │ │ │ │ ldr r3, [pc, #504] @ (331af0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (331af4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r2, [pc, #496] @ (331af8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #488] @ (331afc ) │ │ │ │ ldr r3, [pc, #488] @ (331b00 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (331b04 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r2, [pc, #480] @ (331b08 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #472] @ (331b0c ) │ │ │ │ ldr r3, [pc, #472] @ (331b10 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (331b14 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #464] @ (331b18 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #456] @ (331b1c ) │ │ │ │ ldr r3, [pc, #456] @ (331b20 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (331b24 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736af0 │ │ │ │ + bl 736960 │ │ │ │ ldr r2, [pc, #448] @ (331b28 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #440] @ (331b2c ) │ │ │ │ ldr r3, [pc, #440] @ (331b30 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 735cbc │ │ │ │ + bl 735b2c │ │ │ │ ldr r2, [pc, #424] @ (331b34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r1, [pc, #416] @ (331b38 ) │ │ │ │ ldr r3, [pc, #416] @ (331b3c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (331b40 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #408] @ (331b44 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r2, [pc, #400] @ (331b48 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (331b4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 735cbc │ │ │ │ + bl 735b2c │ │ │ │ ldr r2, [pc, #384] @ (331b50 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737178 │ │ │ │ + bl 736fe8 │ │ │ │ ldr r2, [pc, #376] @ (331b54 ) │ │ │ │ b.n 331b58 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #120] @ (331a6c ) │ │ │ │ + ldr r0, [pc, #536] @ (331c0c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #60] @ 0x3c │ │ │ │ + strh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + push {r1, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #776 @ (adr r0, 331d24 ) │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 332088 │ │ │ │ + b.n 331d58 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r4, [r6, #16] │ │ │ │ lsls r2, r5, #3 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #4] │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + push {r1, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + push {r2, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb742 │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb740 │ │ │ │ + push {r3, r5, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb768 │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb77e │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 331acc │ │ │ │ + bgt.n 331b9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb60c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb622 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ + @ instruction: 0xb61c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb63e │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb638 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb638 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7f0 │ │ │ │ + setend be │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + @ instruction: 0xb65c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + @ instruction: 0xb67c │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #22 │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + @ instruction: 0xb67c │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (331b88 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (331b8c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (331b90 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r2, [pc, #28] @ (331b94 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 737178 │ │ │ │ + b.w 736fe8 │ │ │ │ nop │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r2, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 736364 │ │ │ │ + bl 7361d4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 736134 │ │ │ │ + bl 735fa4 │ │ │ │ cbz r0, 331bce │ │ │ │ ldr r1, [pc, #68] @ (331c00 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 735f0c │ │ │ │ + b.w 735d7c │ │ │ │ ldr r3, [pc, #52] @ (331c04 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 331c08 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (331c0c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cpsid ai │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (331cec ) │ │ │ │ @@ -253387,15 +253397,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (331cf4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253404,26 +253414,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 7336dc │ │ │ │ + bl 73354c │ │ │ │ cbz r0, 331c72 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336e8 │ │ │ │ + bl 733558 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 331cc0 │ │ │ │ blx 28cdb8 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 331cd6 │ │ │ │ ldr r1, [pc, #112] @ (331cf8 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -253461,48 +253471,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (331d04 ) │ │ │ │ ldr r0, [pc, #40] @ (331d08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r2, [r0, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add lr, r8 │ │ │ │ + orrs r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + str r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, lr} │ │ │ │ + cbz r6, 331d7e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #124] @ (331da4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (331da8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (331dac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 28ba8c │ │ │ │ @@ -253532,19 +253542,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mvns r0, r0 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331df8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253553,30 +253563,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r6, #3] │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - orrs r2, r4 │ │ │ │ + sbcs r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331e4c │ │ │ │ sub sp, #8 │ │ │ │ @@ -253585,30 +253595,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331e54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmn r6, r1 │ │ │ │ + asrs r6, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331e9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -253616,29 +253626,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331ea4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #984] @ 0x3d8 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - negs r2, r7 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331ef0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253647,30 +253657,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331ef8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - tst r2, r5 │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331f40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253678,29 +253688,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331f48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #328] @ 0x148 │ │ │ │ + ldrh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rors r6, r2 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331f90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253708,29 +253718,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331f98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #8] │ │ │ │ + ldrh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sbcs r6, r0 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331fe4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253739,30 +253749,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331fec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r1, #112] @ 0x70 │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r6 │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332034 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253770,29 +253780,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (33203c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r4 │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332084 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253800,29 +253810,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (33208c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r2 │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3320d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253831,30 +253841,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (3320e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - eors r2, r0 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332128 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253862,29 +253872,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (332130 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + subs r6, #86 @ 0x56 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33217c │ │ │ │ sub sp, #8 │ │ │ │ @@ -253893,30 +253903,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (332184 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r6, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3321cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -253924,29 +253934,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (3321d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r3, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #74 @ 0x4a │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 332220 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253955,30 +253965,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (332228 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332270 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253986,29 +253996,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (332278 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r5, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3322c4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -254017,30 +254027,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (3322cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332314 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254048,29 +254058,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (33231c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #2 │ │ │ │ + subs r4, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 332370 │ │ │ │ sub sp, #8 │ │ │ │ @@ -254079,148 +254089,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (332378 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #178 @ 0xb2 │ │ │ │ + subs r4, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #196] @ (332460 ) │ │ │ │ ldr r2, [pc, #200] @ (332464 ) │ │ │ │ ldr r1, [pc, #200] @ (332468 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 332454 │ │ │ │ ldr r0, [pc, #180] @ (33246c ) │ │ │ │ add r0, pc │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r1, [pc, #176] @ (332470 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 734d18 │ │ │ │ + bl 734b88 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3323e2 │ │ │ │ ldr r1, [pc, #164] @ (332474 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 734ff4 │ │ │ │ + bl 734e64 │ │ │ │ cbnz r0, 3323fe │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c38 │ │ │ │ + bl 733aa8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 736364 │ │ │ │ + bl 7361d4 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 735c94 │ │ │ │ + bl 735b04 │ │ │ │ ldr r1, [pc, #104] @ (332478 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 734e74 │ │ │ │ + bl 734ce4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3323e0 │ │ │ │ ldr r1, [pc, #92] @ (33247c ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (332480 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (332484 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 737278 │ │ │ │ + bl 7370e8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3323e2 │ │ │ │ ldr r1, [pc, #64] @ (332488 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ b.n 3323e0 │ │ │ │ ldr r0, [pc, #52] @ (33248c ) │ │ │ │ add r0, pc │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ mov r4, r0 │ │ │ │ b.n 3323ce │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r3, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #344 @ (adr r0, 3325d0 ) │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r6, #140 @ 0x8c │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 332518 │ │ │ │ sub sp, #24 │ │ │ │ @@ -254238,25 +254248,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (33252c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #84] @ (332530 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82d0b0 │ │ │ │ + bl 82cf20 │ │ │ │ ldr r2, [pc, #64] @ (332534 ) │ │ │ │ ldr r3, [pc, #44] @ (332520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254266,23 +254276,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - ldrh r6, [r7, #28] │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r2, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -254306,25 +254316,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 86993c │ │ │ │ + bl 8697ac │ │ │ │ ldr r2, [pc, #60] @ (3325d8 ) │ │ │ │ ldr r3, [pc, #44] @ (3325cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254335,23 +254345,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r7, #10] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -254371,23 +254381,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #68] @ 332670 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 86993c │ │ │ │ + bl 8697ac │ │ │ │ cbz r0, 332644 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (33268c ) │ │ │ │ ldr r3, [pc, #56] @ (332680 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -254402,23 +254412,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #230 @ 0xe6 │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r6, #92] @ 0x5c │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -254438,30 +254448,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 827d10 │ │ │ │ + bl 827b80 │ │ │ │ cbz r0, 3326fe │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 296734 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8279a4 │ │ │ │ + bl 827814 │ │ │ │ ldr r2, [pc, #60] @ (33273c ) │ │ │ │ ldr r3, [pc, #44] @ (332730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254472,23 +254482,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254498,24 +254508,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r4, #116] @ 0x74 │ │ │ │ + str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 3327bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -254523,24 +254533,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (3327c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332800 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254548,24 +254558,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332808 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #10 │ │ │ │ + adds r7, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332844 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254573,24 +254583,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (33284c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332888 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254598,24 +254608,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332890 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3328d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254623,25 +254633,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3328d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ nop │ │ │ │ - strh r2, [r7, #60] @ 0x3c │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r2, #96] @ 0x60 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332918 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254649,25 +254659,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (332920 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #246 @ 0xf6 │ │ │ │ + adds r6, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332960 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254675,25 +254685,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (332968 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r0, #88] @ 0x58 │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + adds r6, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3329a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254701,25 +254711,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3329b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ nop │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3329f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254727,26 +254737,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (3329fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ nop │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r5, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 332aa4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -254764,28 +254774,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82d344 │ │ │ │ + bl 82d1b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 332a8c │ │ │ │ cbz r1, 332a68 │ │ │ │ mov r0, r1 │ │ │ │ - bl 82897c │ │ │ │ + bl 8287ec │ │ │ │ ldr r2, [pc, #76] @ (332ab8 ) │ │ │ │ ldr r3, [pc, #64] @ (332aac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254800,26 +254810,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 29608c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332a68 │ │ │ │ - bl 82897c │ │ │ │ + bl 8287ec │ │ │ │ b.n 332a68 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r2, #32] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #192 @ 0xc0 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r2, #28] │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -254839,15 +254849,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (332ba0 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -254874,15 +254884,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (332ba4 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82d53c │ │ │ │ + bl 82d3ac │ │ │ │ ldr r2, [pc, #68] @ (332ba8 ) │ │ │ │ ldr r3, [pc, #44] @ (332b94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -254893,23 +254903,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r7, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r2, [r3, #20] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r4, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r7, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r6, [r5, #16] │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #12] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -254935,15 +254945,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 28df90 │ │ │ │ @@ -254959,17 +254969,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 332bfa │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 827d10 │ │ │ │ + bl 827b80 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8279a4 │ │ │ │ + bl 827814 │ │ │ │ ldr r2, [pc, #64] @ (332c78 ) │ │ │ │ ldr r3, [pc, #52] @ (332c70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254980,23 +254990,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r5, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r5, #30 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #44] @ 0x2c │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r0, #0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -255006,33 +255016,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (332cd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 332cba │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dd60 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r7, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332d28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255041,34 +255051,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332d30 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r3, #14] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r6, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #250 @ 0xfa │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332d84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255077,34 +255087,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332d8c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r3, #24] │ │ │ │ + strh r2, [r0, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r6, #20] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r2, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332de0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255113,34 +255123,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332de8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r2, #16] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #66 @ 0x42 │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332e3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -255149,34 +255159,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332e44 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + strh r2, [r1, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332e9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -255185,34 +255195,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332ea4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r0, #16] │ │ │ │ + strh r6, [r5, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r3, #4] │ │ │ │ + ldrsh r4, [r0, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332efc │ │ │ │ sub sp, #12 │ │ │ │ @@ -255221,34 +255231,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332f5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -255257,34 +255267,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332f64 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332fbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -255293,34 +255303,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332fc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r5 │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + ldrb r6, [r1, #29] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r4, [r7, r4] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + cmp r7, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 333024 │ │ │ │ sub sp, #8 │ │ │ │ @@ -255330,15 +255340,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (333028 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (33302c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 510074 │ │ │ │ cbz r0, 333010 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 28ba8c │ │ │ │ @@ -255349,19 +255359,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + ldrb r0, [r6, #27] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r1, #8 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrb r4, [r7, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (3330bc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -255369,15 +255379,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (3330c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 28ba8c │ │ │ │ @@ -255401,19 +255411,19 @@ │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28ba88 │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrb r2, [r4, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (333170 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -255423,15 +255433,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (333178 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #132] @ (33317c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ cbz r0, 33313e │ │ │ │ ldr r1, [pc, #124] @ (333180 ) │ │ │ │ @@ -255461,36 +255471,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (333188 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r1, #30] │ │ │ │ + ldrb r0, [r6, #23] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #12 │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r4, #13] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #776 @ (adr r2, 33348c ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 33322c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #848 @ (adr r1, 3334d8 ) │ │ │ │ + add r0, pc, #240 @ (adr r0, 333278 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #24 @ (adr r1, 3331a4 ) │ │ │ │ + ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 333274 │ │ │ │ @@ -255520,35 +255530,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82d0b0 │ │ │ │ + bl 82cf20 │ │ │ │ cbz r0, 33323e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 333220 │ │ │ │ mov r1, r4 │ │ │ │ bl 5225f0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33321e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 828940 │ │ │ │ + bl 8287b0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 333246 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 333232 │ │ │ │ mov r1, r4 │ │ │ │ bl 5225f0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -255556,15 +255566,15 @@ │ │ │ │ bne.n 33320e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 331d0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28c474 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #72] @ (333290 ) │ │ │ │ ldr r3, [pc, #44] @ (333278 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -255584,19 +255594,19 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (333334 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrh r0, [r2, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r7, #20 │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r6, r7] │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -255616,15 +255626,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (3333ec ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -255689,15 +255699,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (3333f0 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82d344 │ │ │ │ + bl 82d1b4 │ │ │ │ ldr r2, [pc, #64] @ (3333f4 ) │ │ │ │ ldr r3, [pc, #44] @ (3333e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -255707,23 +255717,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r2, [r0, r6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #44 @ 0x2c │ │ │ │ + cmp r4, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrh r2, [r4, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r4, [r2, r5] │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -255747,24 +255757,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 28df90 │ │ │ │ movs r3, #0 │ │ │ │ @@ -255786,36 +255796,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (3335b4 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 736a70 │ │ │ │ + bl 7368e0 │ │ │ │ ldr r2, [pc, #276] @ (3335b8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 737028 │ │ │ │ + bl 736e98 │ │ │ │ ldr r1, [pc, #268] @ (3335bc ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (3335c0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (3335c4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 736a70 │ │ │ │ + bl 7368e0 │ │ │ │ ldr r2, [pc, #252] @ (3335c8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 737028 │ │ │ │ + bl 736e98 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -255860,71 +255870,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (3335d8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 736a70 │ │ │ │ + bl 7368e0 │ │ │ │ ldr r2, [pc, #116] @ (3335dc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (3335e0 ) │ │ │ │ - bl 737028 │ │ │ │ + bl 736e98 │ │ │ │ ldr r3, [pc, #108] @ (3335e4 ) │ │ │ │ ldr r2, [pc, #112] @ (3335e8 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 736988 │ │ │ │ + bl 7367f8 │ │ │ │ ldr r2, [pc, #100] @ (3335ec ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 737028 │ │ │ │ + bl 736e98 │ │ │ │ b.n 333476 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r5, r0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #222 @ 0xde │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r5, r2] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrsb r0, [r3, r4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 3331e0 │ │ │ │ - ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff675ea <__bss_end__@@Base+0xfec53756> │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (333818 ) │ │ │ │ @@ -255958,30 +255968,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 82d53c │ │ │ │ + bl 82d3ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33370c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33373e │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -256027,19 +256037,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8289b8 │ │ │ │ + bl 828828 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #296] @ (333840 ) │ │ │ │ ldr r3, [pc, #260] @ (33381c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -256078,15 +256088,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (33384c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 333708 │ │ │ │ vldr d7, [pc, #128] @ 333810 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (333850 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (333854 ) │ │ │ │ @@ -256095,15 +256105,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 333708 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (33385c ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (333860 ) │ │ │ │ @@ -256112,15 +256122,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (333864 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 333708 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (333868 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (33386c ) │ │ │ │ @@ -256129,15 +256139,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (333870 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 333708 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -256145,51 +256155,51 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r5, r0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (3338d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r1, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + strb r6, [r3, #31] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r4, [r4, r4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + strb r0, [r3, #29] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #560] @ 0x230 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + strb r0, [r0, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00333874 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -256218,25 +256228,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (333924 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 333914 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336cc │ │ │ │ - bl 7336f0 │ │ │ │ + bl 73353c │ │ │ │ + bl 733560 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 333914 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733288 │ │ │ │ + bl 7330f8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256251,31 +256261,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r6, r5, #16 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333928 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7336f0 │ │ │ │ + bl 733560 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 333976 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733288 │ │ │ │ + bl 7330f8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256300,24 +256310,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (333a70 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #208] @ (333a74 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (333a78 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256343,15 +256353,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 28dd98 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 333a20 │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 28df90 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -256375,41 +256385,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r0, #27] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strh r2, [r0, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + movs r5, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00333a7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (333e5c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #964] @ (333e60 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (333e64 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333de6 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -256586,15 +256596,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (333e70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256605,27 +256615,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (333e7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 333c98 │ │ │ │ ldr r3, [pc, #392] @ (333e80 ) │ │ │ │ ldr r2, [pc, #392] @ (333e84 ) │ │ │ │ ldr r1, [pc, #396] @ (333e88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256636,15 +256646,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (333e94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256655,15 +256665,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256674,15 +256684,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256693,15 +256703,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256710,120 +256720,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (333ec0 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 333c98 │ │ │ │ ldr r3, [pc, #192] @ (333ec4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (333ec8 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (333ecc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 333c98 │ │ │ │ ldr r3, [pc, #172] @ (333ed0 ) │ │ │ │ ldr r2, [pc, #172] @ (333ed4 ) │ │ │ │ ldr r1, [pc, #176] @ (333ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 333c98 │ │ │ │ ldr r1, [pc, #148] @ (333edc ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (333ee0 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strh r2, [r1, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r6, #76 @ 0x4c │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r4, [sp, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r5, #7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r2, #7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r1, #12] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r0, #5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #864] @ 0x360 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r2, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + str r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r3, #9] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333ee4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -256832,28 +256842,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (333f20 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (333f24 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 736a08 │ │ │ │ + bl 736878 │ │ │ │ ldr r2, [pc, #28] @ (333f28 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 737178 │ │ │ │ + b.w 736fe8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb628 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 3fbf22 │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333f2c : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -256897,22 +256907,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 735d84 │ │ │ │ + bl 735bf4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (333fa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333fa8 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 333fb2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 333fbc │ │ │ │ @@ -256928,25 +256938,25 @@ │ │ │ │ 00333fc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #80] @ 33402c │ │ │ │ ldr r2, [pc, #80] @ (334030 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (334034 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 334006 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -256960,19 +256970,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 334014 │ │ │ │ nop │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #872] @ (33439c ) │ │ │ │ + ldr r5, [pc, #264] @ (33413c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r1, #8 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00334038 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -256997,23 +257007,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r2, [pc, #2132] @ 3348e4 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 3348e8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 599fdc │ │ │ │ ldr.w r3, [pc, #2108] @ 3348ec │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 3340c6 │ │ │ │ @@ -257026,15 +257036,15 @@ │ │ │ │ beq.w 33427c │ │ │ │ ldr.w r3, [pc, #2080] @ 3348f0 │ │ │ │ ldr.w r1, [pc, #2080] @ 3348f4 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 3342fc │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 334104 │ │ │ │ mov r0, r4 │ │ │ │ bl 335ea8 │ │ │ │ @@ -257045,29 +257055,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3342c4 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3341b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r3, [pc, #2012] @ 3348f8 │ │ │ │ ldr.w r2, [pc, #2012] @ 3348fc │ │ │ │ ldr.w r1, [pc, #2012] @ 334900 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 7336f0 │ │ │ │ + bl 733560 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3345c0 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3348a8 │ │ │ │ @@ -257075,15 +257085,15 @@ │ │ │ │ cbz r6, 334168 │ │ │ │ b.n 3348bc │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33473a │ │ │ │ mov r0, r9 │ │ │ │ - bl 733288 │ │ │ │ + bl 7330f8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33415e │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33473a │ │ │ │ ldr.w r5, [pc, #1924] @ 334904 │ │ │ │ @@ -257092,74 +257102,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 33490c │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 334894 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 3341b8 │ │ │ │ ldr.w r0, [pc, #1892] @ 334910 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 33420e │ │ │ │ ldr.w r0, [pc, #1876] @ 334914 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 334918 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 33491c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 334920 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [pc, #1856] @ 334924 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 334928 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733088 │ │ │ │ + bl 732ef8 │ │ │ │ ldr.w r1, [pc, #1840] @ 33492c │ │ │ │ ldr.w r0, [pc, #1840] @ 334930 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733088 │ │ │ │ + bl 732ef8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r1, [pc, #1820] @ 334934 │ │ │ │ ldr.w r2, [pc, #1820] @ 334938 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 33493c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ bl 2c2890 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 72ff44 │ │ │ │ + bl 72fdb4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr.w r2, [pc, #1776] @ 334940 │ │ │ │ ldr.w r3, [pc, #1668] @ 3348d8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -257178,17 +257188,17 @@ │ │ │ │ beq.w 3340ec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3340ec │ │ │ │ bl 335170 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3340ec │ │ │ │ - bl 736364 │ │ │ │ + bl 7361d4 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 7344ac │ │ │ │ + bl 73431c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3347d2 │ │ │ │ ldr.w r3, [pc, #1688] @ 334944 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -257208,45 +257218,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 33494c │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 33424c │ │ │ │ ldr.w r3, [pc, #1616] @ 334950 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 334954 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 334958 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3342f2 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 33495c │ │ │ │ blx 28bf04 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r2, [pc, #1580] @ 334960 │ │ │ │ ldr.w r1, [pc, #1580] @ 334964 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -257402,25 +257412,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 28b5d0 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334104 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r3, [pc, #1144] @ 33498c │ │ │ │ ldr.w r2, [pc, #1144] @ 334990 │ │ │ │ ldr.w r1, [pc, #1144] @ 334994 │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 334988 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -257486,33 +257496,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 3346a4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 733288 │ │ │ │ + bl 7330f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3345d6 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 28c680 │ │ │ │ b.n 33417e │ │ │ │ ldr r1, [pc, #920] @ (334998 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ b.n 33441e │ │ │ │ ldr r0, [pc, #912] @ (33499c ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr r0, [pc, #904] @ (3349a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ b.n 3344f8 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 3344e2 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -257529,15 +257539,15 @@ │ │ │ │ beq.n 334640 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 334638 │ │ │ │ ldr r0, [pc, #840] @ (3349a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r1, [pc, #828] @ (3349a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28c1e4 │ │ │ │ b.n 3344a4 │ │ │ │ @@ -257570,19 +257580,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r1, [pc, #760] @ (3349c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 33472a │ │ │ │ ldr r7, [pc, #748] @ (3349cc ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 3349d0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 3349d4 │ │ │ │ @@ -257600,15 +257610,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ mov r0, r5 │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3346f4 │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -257626,23 +257636,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 334802 │ │ │ │ ldr r1, [pc, #628] @ (3349e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 3347c0 │ │ │ │ ldr.w r9, [pc, #616] @ 3349e8 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (3349ec ) │ │ │ │ ldr.w sl, [pc, #616] @ 3349f0 │ │ │ │ @@ -257656,26 +257666,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 334790 │ │ │ │ ldr r1, [pc, #560] @ (3349f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ mov r0, fp │ │ │ │ blx 28ba8c │ │ │ │ b.n 3342f2 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (3349f8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -257683,29 +257693,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (334a00 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r1, [pc, #528] @ (334a04 ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ b.n 3342f2 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 295cc8 │ │ │ │ ldr r1, [pc, #508] @ (334a08 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ b.n 3347ca │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -257726,23 +257736,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 3345aa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (334a10 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r1, [pc, #400] @ (334a14 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (334a18 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -257773,197 +257783,197 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r3, [pc, #872] @ (334c40 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #176] @ (334990 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #168] @ (334990 ) │ │ │ │ + ldr r4, [pc, #584] @ (334b30 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r0, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #624] @ (334b70 ) │ │ │ │ + ldr r4, [pc, #16] @ (334910 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r6, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #296] @ (334a34 ) │ │ │ │ + ldr r3, [pc, #712] @ (334bd4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r5, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [pc, #984] @ (334cf4 ) │ │ │ │ + ldr r3, [pc, #376] @ (334a94 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + adds r2, r1, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + subs r4, r5, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r2, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r0, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mrc2 0, 7, r0, cr2, cr15, {2} │ │ │ │ + ldc2l 0, cr0, [sl, #-380] @ 0xfffffe84 │ │ │ │ ldr r1, [pc, #928] @ (334ce4 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ strh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r6, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [pc, #536] @ (334b7c ) │ │ │ │ + ldr r1, [pc, #952] @ (334d1c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r3, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 334a10 │ │ │ │ + bcc.n 3348e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #112] @ (3349f8 ) │ │ │ │ + ldr r1, [pc, #528] @ (334b98 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #656] @ (334c24 ) │ │ │ │ + ldr r0, [pc, #48] @ (3349c4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r2, r7 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 3348c4 │ │ │ │ + beq.n 334994 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 3348b0 │ │ │ │ + beq.n 334980 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 334a9c │ │ │ │ + beq.n 33496c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 334a88 │ │ │ │ + beq.n 334958 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 334a74 │ │ │ │ + beq.n 334944 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 3349ec │ │ │ │ + beq.n 334abc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bmi.n 334930 │ │ │ │ + bcc.n 334a00 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #376] @ (334b64 ) │ │ │ │ + mov lr, r8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bne.n 334ac8 │ │ │ │ + ldmia r7, {r2, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bmi.n 334a10 │ │ │ │ + bcs.n 334ae0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - setpan #1 │ │ │ │ + push {r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r3, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + ldrh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + ldrh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r4, #12] │ │ │ │ + ldrh r4, [r1, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r2, #12] │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00334a34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (334a74 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 880848 │ │ │ │ + bl 8806b8 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72ff2c │ │ │ │ + bl 72fd9c │ │ │ │ cbz r0, 334a64 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -257972,15 +257982,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r0, [r6, #26] │ │ │ │ lsls r3, r7, #3 │ │ │ │ │ │ │ │ 00334a78 : │ │ │ │ - b.w 880860 │ │ │ │ + b.w 8806d0 │ │ │ │ │ │ │ │ 00334a7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (334b20 ) │ │ │ │ @@ -258004,22 +258014,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 338aac │ │ │ │ ldr r4, [pc, #108] @ (334b30 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 72ff44 │ │ │ │ + bl 72fdb4 │ │ │ │ add r4, pc │ │ │ │ - bl 72f524 │ │ │ │ + bl 72f394 │ │ │ │ bl 339a44 │ │ │ │ bl 338d1c │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 880880 │ │ │ │ + bl 8806f0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 334af6 │ │ │ │ ldr r3, [pc, #64] @ (334b28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -258056,61 +258066,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (334ba8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 334b82 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #80] @ (334bac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (334bb0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 334ba2 │ │ │ │ ldr r1, [pc, #48] @ (334bb4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7339bc │ │ │ │ + bl 73382c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 334b90 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (334bc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ stc2 0, cr0, [sl], {119} @ 0x77 │ │ │ │ │ │ │ │ 00334bc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -258122,24 +258132,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (334c58 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #104] @ (334c5c ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 7339bc │ │ │ │ + bl 73382c │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 334c32 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #84] @ (334c60 ) │ │ │ │ ldr r3, [pc, #72] @ (334c58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -258159,48 +258169,48 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (334c6c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 334c0a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ eors r2, r4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ands r6, r5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (334c78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ stc2 0, cr0, [r6], {119} @ 0x77 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 334ce4 │ │ │ │ ldr r2, [pc, #84] @ (334ce8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (334cec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #72] @ (334cf0 ) │ │ │ │ ldr r2, [pc, #76] @ (334cf4 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (334cf8 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -258216,25 +258226,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r0, #92] @ 0x5c │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - tst r4, r5 │ │ │ │ + lsls r4, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -258257,25 +258267,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (334d60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #16] @ (334d64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -258289,24 +258299,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (33504c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #688] @ (335050 ) │ │ │ │ ldr r2, [pc, #688] @ (335054 ) │ │ │ │ ldr r1, [pc, #692] @ (335058 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 334e8a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -258368,45 +258378,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 334eaa │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334fe0 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 334dee │ │ │ │ ldr r0, [pc, #488] @ (335068 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 334eaa │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 334dc8 │ │ │ │ ldr r3, [pc, #472] @ (33506c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (335070 ) │ │ │ │ ldr r1, [pc, #476] @ (335074 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #460] @ (335078 ) │ │ │ │ ldr r3, [pc, #412] @ (33504c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258440,36 +258450,36 @@ │ │ │ │ bne.n 334faa │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 334f46 │ │ │ │ ldr r6, [pc, #380] @ (335084 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334ffa │ │ │ │ - bl 733b18 │ │ │ │ + bl 733988 │ │ │ │ ldr r1, [pc, #364] @ (335088 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (33508c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (335090 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (335094 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -258482,15 +258492,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 334eaa │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 334eaa │ │ │ │ ldr r3, [pc, #292] @ (335098 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (33509c ) │ │ │ │ ldr r1, [pc, #292] @ (3350a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -258508,15 +258518,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (3350ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 334eaa │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 334f90 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258530,135 +258540,135 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 334efe │ │ │ │ ldr r0, [pc, #220] @ (3350b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ b.n 334efe │ │ │ │ ldr r3, [pc, #212] @ (3350b8 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (3350bc ) │ │ │ │ ldr r1, [pc, #216] @ (3350c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 334eaa │ │ │ │ ldr r3, [pc, #200] @ (3350c4 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (3350c8 ) │ │ │ │ ldr r1, [pc, #200] @ (3350cc ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 334eaa │ │ │ │ ldr r3, [pc, #180] @ (3350d0 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (3350d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (3350d8 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r1, [pc, #164] @ (3350dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87eb34 │ │ │ │ + bl 87e9a4 │ │ │ │ b.n 334eaa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ subs r6, #184 @ 0xb8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #76] @ 0x4c │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r3 │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r1, #13 │ │ │ │ + asrs r2, r6, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r5, #142 @ 0x8e │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrb r6, [r4, #8] │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldrb r0, [r2, #8] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - @ instruction: 0xfbd00057 │ │ │ │ - strb r4, [r1, #20] │ │ │ │ + @ instruction: 0xfa380057 │ │ │ │ + strb r4, [r6, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r3, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrb r0, [r6, #6] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r7, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r5, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -258813,15 +258823,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 335730 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 335630 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 335672 │ │ │ │ @@ -258853,29 +258863,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 33573c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr.w r3, [pc, #1080] @ 335740 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 335744 │ │ │ │ ldr.w r1, [pc, #1076] @ 335748 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr.w r2, [pc, #1056] @ 33574c │ │ │ │ ldr r3, [pc, #1012] @ (335724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258895,41 +258905,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (335758 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr r3, [pc, #996] @ (33575c ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (335760 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (335764 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr r3, [pc, #980] @ (335768 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (33576c ) │ │ │ │ ldr r1, [pc, #984] @ (335770 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -259007,15 +259017,15 @@ │ │ │ │ bcs.n 33542c │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -259146,27 +259156,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (33577c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr r3, [pc, #332] @ (335780 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (335784 ) │ │ │ │ ldr r1, [pc, #336] @ (335788 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 3354a2 │ │ │ │ ldr r3, [pc, #308] @ (33578c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -259174,27 +259184,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (335794 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr r3, [pc, #292] @ (335798 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (33579c ) │ │ │ │ ldr r1, [pc, #292] @ (3357a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (3357a4 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (3357a8 ) │ │ │ │ @@ -259202,15 +259212,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (3357ac ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (3357b0 ) │ │ │ │ @@ -259224,15 +259234,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (3357b4 ) │ │ │ │ ldr r1, [pc, #224] @ (3357b8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (3357bc ) │ │ │ │ @@ -259246,101 +259256,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (3357c0 ) │ │ │ │ ldr r1, [pc, #184] @ (3357c4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33532a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r2, r5] │ │ │ │ + ldrb r4, [r7, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r1, #12 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrb r2, [r2, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #568] @ 0x238 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + ldrh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r6, r0] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, r7] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #528] @ 0x210 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + ldrh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #880] @ 0x370 │ │ │ │ + ldrh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003357c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -259449,15 +259459,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (335a80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259470,15 +259480,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259491,15 +259501,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259512,15 +259522,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259537,15 +259547,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335916 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (335ab4 ) │ │ │ │ ldr r4, [pc, #176] @ (335ab8 ) │ │ │ │ ldr r1, [pc, #176] @ (335abc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -259555,27 +259565,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335916 │ │ │ │ ldr r3, [pc, #144] @ (335ac0 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (335ac4 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (335ac8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335916 │ │ │ │ ldr r3, [pc, #124] @ (335acc ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (335ad0 ) │ │ │ │ ldr r0, [pc, #124] @ (335ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -259587,67 +259597,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (335adc ) │ │ │ │ ldr r0, [pc, #116] @ (335ae0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r3, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r3, r1] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #42] @ 0x2a │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335ae4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259742,15 +259752,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (335d0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -259759,26 +259769,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (335d14 ) │ │ │ │ ldr r1, [pc, #260] @ (335d18 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ ldr r3, [pc, #244] @ (335d1c ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (335d20 ) │ │ │ │ ldr r1, [pc, #244] @ (335d24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 335c80 │ │ │ │ ldr.w ip, [pc, #224] @ 335d28 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (335d2c ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -259787,26 +259797,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ ldr r3, [pc, #204] @ (335d38 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (335d3c ) │ │ │ │ ldr r1, [pc, #208] @ (335d40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ ldr.w ip, [pc, #192] @ 335d44 │ │ │ │ add ip, pc │ │ │ │ b.n 335c4a │ │ │ │ ldr r3, [pc, #188] @ (335d48 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (335d4c ) │ │ │ │ @@ -259814,112 +259824,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ ldr r3, [pc, #172] @ (335d54 ) │ │ │ │ ldr r4, [pc, #172] @ (335d58 ) │ │ │ │ ldr r1, [pc, #176] @ (335d5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ ldr r3, [pc, #152] @ (335d60 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (335d64 ) │ │ │ │ ldr r1, [pc, #152] @ (335d68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ ldr r3, [pc, #136] @ (335d6c ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (335d70 ) │ │ │ │ ldr r1, [pc, #140] @ (335d74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 335bfa │ │ │ │ blx 28d9e0 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + strb r0, [r5, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #776] @ 0x308 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r7, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r2, r1] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r5, #28] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r7, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + subs r4, r2, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r5, #24] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + strb r0, [r4, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #616] @ 0x268 │ │ │ │ + str r2, [sp, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + adds r4, r4, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r3, r7] │ │ │ │ + strb r0, [r0, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r5, #22] │ │ │ │ + ldrh r4, [r2, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, #20] │ │ │ │ + ldrh r6, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #776] @ 0x308 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (335e84 ) │ │ │ │ @@ -259939,35 +259949,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 8679a0 │ │ │ │ + bl 867810 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 82afe8 │ │ │ │ + bl 82ae58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8690a8 │ │ │ │ + bl 868f18 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335e78 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 335e1a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335e42 │ │ │ │ - bl 82810c │ │ │ │ + bl 827f7c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 335e70 │ │ │ │ ldr r2, [pc, #164] @ (335e98 ) │ │ │ │ ldr r3, [pc, #144] @ (335e88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259985,20 +259995,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335de2 │ │ │ │ ldr r1, [pc, #120] @ (335e9c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 881650 │ │ │ │ + bl 8814c0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 875180 │ │ │ │ + bl 874ff0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 335e50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 335de8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -260014,40 +260024,40 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ b.n 335e3a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 335df2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #172 @ 0xac │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #20 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r6, #70 @ 0x46 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335ea8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -260058,24 +260068,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (3361e8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #788] @ (3361ec ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (3361f0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (3361f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 335f28 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 33612c │ │ │ │ @@ -260315,38 +260325,38 @@ │ │ │ │ ble.n 336106 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 336154 │ │ │ │ b.n 336106 │ │ │ │ ldr r0, [pc, #160] @ (336208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #148] @ (33620c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #140] @ (336210 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r0, [pc, #128] @ (336214 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (336218 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r3, [pc, #100] @ (33621c ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (336220 ) │ │ │ │ ldr r0, [pc, #100] @ (336224 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260365,75 +260375,75 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ cmp r5, #124 @ 0x7c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r6, [r1, r6] │ │ │ │ + str r6, [r6, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r7, #228 @ 0xe4 │ │ │ │ + cmp r6, #76 @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #28] │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ lsls r3, r7, #3 │ │ │ │ cmp r3, #50 @ 0x32 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + ldrh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + ldr r7, [pc, #72] @ (336268 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r2, r2] │ │ │ │ + ldr r6, [pc, #1008] @ (33661c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336234 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (336268 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (33626c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88026c │ │ │ │ + bl 8800dc │ │ │ │ ldr r3, [pc, #28] @ (336270 ) │ │ │ │ ldr r1, [pc, #28] @ (336274 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 882694 │ │ │ │ + b.w 882504 │ │ │ │ cmp r1, #246 @ 0xf6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r5, [pc, #176] @ (336324 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 00336278 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -260451,15 +260461,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (336334 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 73508c │ │ │ │ + bl 734efc │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 336304 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -260480,15 +260490,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (336340 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260496,34 +260506,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3362be │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 734ff4 │ │ │ │ + bl 734e64 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r1, #172 @ 0xac │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #888] @ 0x378 │ │ │ │ + ldrh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #568] @ (336574 ) │ │ │ │ + ldr r5, [pc, #984] @ (336714 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r1, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336344 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3364c4 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -260573,15 +260583,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33637c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 828904 │ │ │ │ + bl 828774 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -260669,17 +260679,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 28b764 │ │ │ │ ... │ │ │ │ - ldr r5, [pc, #560] @ (336724 ) │ │ │ │ + ldr r3, [pc, #976] @ (3368c4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003364f8 : │ │ │ │ ldr r3, [pc, #48] @ (33652c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (336530 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260889,81 +260899,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 3366bc │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #48] @ (33671c ) │ │ │ │ ldr r2, [pc, #48] @ (336720 ) │ │ │ │ ldr r1, [pc, #52] @ (336724 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3366c8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33669a │ │ │ │ b.n 3366c8 │ │ │ │ nop │ │ │ │ - cpsid │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bcc.n 33675c │ │ │ │ + bne.n 33662c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [pc, #480] @ (336900 ) │ │ │ │ + ldr r2, [pc, #896] @ (336aa0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + movs r6, #106 @ 0x6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00336728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #60] @ 33677c │ │ │ │ ldr r2, [pc, #60] @ (336780 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (336784 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 336770 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7336cc │ │ │ │ - ldr r4, [pc, #128] @ (336800 ) │ │ │ │ + b.w 73353c │ │ │ │ + ldr r2, [pc, #544] @ (3369a0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r7, #166 @ 0xa6 │ │ │ │ + movs r6, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00336788 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 32b538 │ │ │ │ @@ -261023,38 +261033,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (336884 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 336870 │ │ │ │ ldr r2, [pc, #80] @ (336888 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (33688c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 336870 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -261062,55 +261072,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str.w r0, [ip, #91] @ 0x5b │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + @ instruction: 0xf734005b │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #304] @ (3369c0 ) │ │ │ │ + ldr r1, [pc, #720] @ (336b60 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (336978 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #204] @ (33697c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (336980 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 336956 │ │ │ │ cbz r6, 33692c │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 3368f8 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #168] @ (336984 ) │ │ │ │ ldr r1, [pc, #168] @ (336988 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 336916 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 336916 │ │ │ │ ldr r3, [pc, #144] @ (33698c ) │ │ │ │ @@ -261120,15 +261130,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (336994 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261136,74 +261146,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 336810 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 336916 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (336998 ) │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [pc, #92] @ (33699c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 336914 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (3369a0 ) │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [pc, #68] @ (3369a4 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 336914 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #880] @ (336cec ) │ │ │ │ + ldr r1, [pc, #272] @ (336a8c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r0, #12] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 33696c │ │ │ │ + bcc.n 336a3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33699c │ │ │ │ + bcc.n 336a6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #552] @ (336bb8 ) │ │ │ │ + ldr r0, [pc, #968] @ (336d58 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r4, #22] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r4, #18] │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, #18] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003369a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 336890 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 3369ea │ │ │ │ @@ -261215,57 +261225,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (336a3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3369d4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (336a40 ) │ │ │ │ ldr r5, [pc, #68] @ (336a44 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3369d4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0xf706005b │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + sbc.w r0, lr, #14352384 @ 0xdb0000 │ │ │ │ + movs r3, #42 @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r1, [pc, #536] @ (336c60 ) │ │ │ │ + @ instruction: 0x47ee │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00336a48 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 72f8ac │ │ │ │ + bl 72f71c │ │ │ │ cbz r0, 336a72 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261303,26 +261313,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 00336ac0 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 72f4fc │ │ │ │ + b.w 72f36c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 72e2ec │ │ │ │ + bl 72e15c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 336b5e │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -261338,15 +261348,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (336b7c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261357,15 +261367,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (336b88 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261375,25 +261385,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #992] @ (336f58 ) │ │ │ │ + bx ip │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #10] │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r3, #10] │ │ │ │ + strh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #776] @ (336e90 ) │ │ │ │ + bx r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (336d98 ) │ │ │ │ @@ -261414,28 +261424,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbnz r0, 336c20 │ │ │ │ ldr r2, [pc, #436] @ (336dac ) │ │ │ │ ldr r3, [pc, #420] @ (336d9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -261462,117 +261472,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336bf4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 336c7c │ │ │ │ - bl 784334 │ │ │ │ + bl 7841a4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 765f8c │ │ │ │ + bl 765dfc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336bf4 │ │ │ │ - bl 767200 │ │ │ │ + bl 767070 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 336caa │ │ │ │ ldr r5, [pc, #328] @ (336db0 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (336db4 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 336bf4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 336ca0 │ │ │ │ - bl 7818f4 │ │ │ │ + bl 781764 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 336cb6 │ │ │ │ mov r1, sl │ │ │ │ - bl 781f88 │ │ │ │ + bl 781df8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336d3a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 28ba8c │ │ │ │ b.n 336bf4 │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 336bf4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 781e78 │ │ │ │ + bl 781ce8 │ │ │ │ b.n 336bf4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 765f8c │ │ │ │ + bl 765dfc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 336d06 │ │ │ │ - bl 767200 │ │ │ │ + bl 767070 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 336d6c │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 78165c │ │ │ │ + bl 7814cc │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 781d78 │ │ │ │ + bl 781be8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336cfe │ │ │ │ cbz r6, 336d08 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 781f88 │ │ │ │ + bl 781df8 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 336d3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 784da0 │ │ │ │ + bl 784c10 │ │ │ │ b.n 336c98 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (336db8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (336dbc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (336dc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336cfe │ │ │ │ b.n 336c98 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 781be4 │ │ │ │ + bl 781a54 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 336d4a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 336d72 │ │ │ │ ldr r3, [pc, #120] @ (336dc4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (336dc8 ) │ │ │ │ @@ -261580,69 +261590,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (336dcc ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336cfe │ │ │ │ b.n 336c98 │ │ │ │ - bl 88c500 │ │ │ │ + bl 88c370 │ │ │ │ b.n 336ccc │ │ │ │ ldr r3, [pc, #92] @ (336dd0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (336dd4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (336dd8 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336cfe │ │ │ │ b.n 336c98 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #296] @ (336ecc ) │ │ │ │ + mov sl, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #50 @ 0x32 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + strh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + strh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov r8, fp │ │ │ │ + cmp r0, r8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, #2] │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + add sl, sp │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261688,34 +261698,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 336eca │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7818e4 │ │ │ │ + bl 781754 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 336ed0 │ │ │ │ mov r0, r3 │ │ │ │ blx 28dd64 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #80] @ (336ef4 ) │ │ │ │ ldr r3, [pc, #72] @ (336ef0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261732,30 +261742,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (336ef8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 336e88 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 781b08 │ │ │ │ + bl 781978 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336e88 │ │ │ │ - bl 766184 │ │ │ │ + bl 765ff4 │ │ │ │ mov r3, r0 │ │ │ │ b.n 336e88 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r4, #7 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, #6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r1, #28 │ │ │ │ + subs r4, r0, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (336f84 ) │ │ │ │ @@ -261765,28 +261775,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 336f7a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 336f74 │ │ │ │ blx 28dd64 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #60] @ (336f8c ) │ │ │ │ ldr r3, [pc, #56] @ (336f88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261811,17 +261821,17 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r0, r5, #4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r0, #108 @ 0x6c │ │ │ │ + subs r4, r2, #3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (337014 ) │ │ │ │ @@ -261831,25 +261841,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 33700a │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 28dd64 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #56] @ (33701c ) │ │ │ │ ldr r3, [pc, #48] @ (337018 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261871,25 +261881,25 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r4, r1, #2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, #1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 7e97cc │ │ │ │ + b.w 7e963c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (337168 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -261913,26 +261923,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbnz r0, 3370d4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #204] @ (337178 ) │ │ │ │ ldr r3, [pc, #188] @ (33716c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -261953,77 +261963,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 336ac8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3370a2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 33713e │ │ │ │ - bl 7f1288 │ │ │ │ + bl 7f10f8 │ │ │ │ cbz r0, 337112 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e9430 │ │ │ │ + bl 7e92a0 │ │ │ │ cbz r0, 337148 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28ba8c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 3370aa │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (33717c ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (337180 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (337184 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 337102 │ │ │ │ blx 28ba8c │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 3370a2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [pc, #56] @ (337188 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87eacc │ │ │ │ + bl 87e93c │ │ │ │ b.n 337102 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r4, r7 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (337228 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, r6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cmn r0, r3 │ │ │ │ + adcs r0, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r3, #24] │ │ │ │ + strh r2, [r0, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, #30] │ │ │ │ + strh r4, [r6, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -262035,23 +262045,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbz r0, 337236 │ │ │ │ mov fp, r5 │ │ │ │ blx 28b9d4 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -262074,15 +262084,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 337264 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 874708 │ │ │ │ + bl 874578 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33727e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 33727e │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -262110,15 +262120,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 337212 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ded0 │ │ │ │ + bl 72dd40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28ba8c │ │ │ │ b.n 337236 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 337266 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -262139,15 +262149,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -262170,15 +262180,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 28d520 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r2, [pc, #48] @ (337348 ) │ │ │ │ ldr r3, [pc, #40] @ (337340 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262192,15 +262202,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r0, r2, r6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r4, r4, r4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -262222,27 +262232,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 28d5b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbnz r0, 3373ee │ │ │ │ ldr r2, [pc, #284] @ (3374d8 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (3374d4 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262310,15 +262320,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ded0 │ │ │ │ + bl 72dd40 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 28ba8c │ │ │ │ b.n 3373ba │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -262341,28 +262351,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (3374e4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33748c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ adds r6, r1, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r5, #162 @ 0xa2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 33756c │ │ │ │ sub sp, #16 │ │ │ │ @@ -262372,23 +262382,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbz r0, 337538 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 510074 │ │ │ │ cbz r0, 337538 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -262431,24 +262441,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 5101a0 │ │ │ │ blx 28dd64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #48] @ (3375fc ) │ │ │ │ ldr r3, [pc, #44] @ (3375f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -262483,15 +262493,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r3, [pc, #160] @ (3376d0 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -262517,15 +262527,15 @@ │ │ │ │ blx 28d520 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 3376b0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r2, [pc, #80] @ (3376d8 ) │ │ │ │ ldr r3, [pc, #68] @ (3376cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262550,25 +262560,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #22 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r3, #170 @ 0xaa │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r6, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 3377b0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -262579,26 +262589,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86a4a4 │ │ │ │ + bl 86a314 │ │ │ │ cbz r0, 337740 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 337768 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (3377b8 ) │ │ │ │ ldr r3, [pc, #112] @ (3377b4 ) │ │ │ │ @@ -262613,59 +262623,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r3, [pc, #76] @ (3377bc ) │ │ │ │ ldr r2, [pc, #80] @ (3377c0 ) │ │ │ │ ldr r1, [pc, #80] @ (3377c4 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #64] @ (3377c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 337792 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 33773e │ │ │ │ ldr r2, [pc, #56] @ (3377cc ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (3377d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 337740 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r7, #20 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #19 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r6, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrd r0, r0, [sl, #-364]! @ 0x16c │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + b.n 33778c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (337868 ) │ │ │ │ @@ -262675,23 +262686,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ vldr d7, [pc, #92] @ 337860 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 86a078 │ │ │ │ + bl 869ee8 │ │ │ │ cbnz r0, 337840 │ │ │ │ ldr r2, [pc, #84] @ (337870 ) │ │ │ │ ldr r3, [pc, #80] @ (33786c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -262705,15 +262716,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8960e0 │ │ │ │ + bl 895f50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337818 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 337818 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -262737,26 +262748,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ vldr d7, [pc, #356] @ 337a08 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbnz r0, 3378f0 │ │ │ │ ldr r2, [pc, #336] @ (337a18 ) │ │ │ │ ldr r3, [pc, #332] @ (337a14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -262772,15 +262783,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 874984 │ │ │ │ + bl 8747f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 337982 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 33792c │ │ │ │ ldr r3, [pc, #272] @ (337a1c ) │ │ │ │ @@ -262789,23 +262800,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (337a24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28ba8c │ │ │ │ b.n 3378c4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 874984 │ │ │ │ + bl 8747f4 │ │ │ │ cbnz r0, 3379a0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 33790a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -262838,46 +262849,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (337a3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 337924 │ │ │ │ ldr r3, [pc, #156] @ (337a40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (337a44 ) │ │ │ │ ldr r1, [pc, #160] @ (337a48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 337924 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 8745d8 │ │ │ │ + bl 874448 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337924 │ │ │ │ ldr r3, [pc, #120] @ (337a4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (337a50 ) │ │ │ │ ldr r1, [pc, #124] @ (337a54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 337924 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (337a58 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (337a5c ) │ │ │ │ ldr r0, [pc, #100] @ (337a60 ) │ │ │ │ add r3, pc │ │ │ │ @@ -262889,49 +262900,49 @@ │ │ │ │ ... │ │ │ │ asrs r6, r5, #14 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #13 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r5, #12] │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #134 @ 0x86 │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r2, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (337be8 ) │ │ │ │ @@ -262944,24 +262955,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 869598 │ │ │ │ + bl 869408 │ │ │ │ cbz r0, 337aea │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 337b82 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 337b20 │ │ │ │ @@ -262974,18 +262985,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8696d8 │ │ │ │ + bl 869548 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28ba8c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #260] @ (337bfc ) │ │ │ │ ldr r3, [pc, #240] @ (337bec ) │ │ │ │ add r2, pc │ │ │ │ @@ -263003,15 +263014,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337ae2 │ │ │ │ ldr r1, [pc, #204] @ (337c00 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -263046,15 +263057,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 337ae2 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 869ef4 │ │ │ │ + bl 869d64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337ae2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -263070,57 +263081,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (337c14 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 337ae2 │ │ │ │ ldr r5, [pc, #76] @ (337c18 ) │ │ │ │ add r5, pc │ │ │ │ b.n 337ac6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 72ded0 │ │ │ │ + bl 72dd40 │ │ │ │ b.n 337ae2 │ │ │ │ ldr r5, [pc, #60] @ (337c1c ) │ │ │ │ add r5, pc │ │ │ │ b.n 337ba4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r7, #6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r0, #22] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #5] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r0, #5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r3, #19] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #76 @ 0x4c │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r2, r6] │ │ │ │ + strb r6, [r7, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r7, #8] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (337d48 ) │ │ │ │ @@ -263131,23 +263142,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbnz r0, 337c90 │ │ │ │ ldr r2, [pc, #232] @ (337d50 ) │ │ │ │ ldr r3, [pc, #224] @ (337d4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -263176,15 +263187,15 @@ │ │ │ │ beq.n 337cc2 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ded0 │ │ │ │ + bl 72dd40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 28ba8c │ │ │ │ b.n 337c66 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -263261,26 +263272,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 86a4a4 │ │ │ │ + bl 86a314 │ │ │ │ cbz r0, 337db4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 337dfe │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -263341,15 +263352,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 337eae │ │ │ │ @@ -263361,15 +263372,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86a4a4 │ │ │ │ + bl 86a314 │ │ │ │ ldr r2, [pc, #76] @ (337ebc ) │ │ │ │ ldr r3, [pc, #68] @ (337eb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263415,26 +263426,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 86a4a4 │ │ │ │ + bl 86a314 │ │ │ │ cbz r0, 337f22 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 337f72 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -263499,15 +263510,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 338040 │ │ │ │ @@ -263532,15 +263543,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 86a4a4 │ │ │ │ + bl 86a314 │ │ │ │ ldr r2, [pc, #76] @ (33804c ) │ │ │ │ ldr r3, [pc, #72] @ (338048 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263587,34 +263598,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbz r0, 3380ba │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (33810c ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ cbz r0, 3380e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8836b0 │ │ │ │ + bl 883520 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3380ec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #84] @ (338110 ) │ │ │ │ ldr r3, [pc, #72] @ (338108 ) │ │ │ │ add r2, pc │ │ │ │ @@ -263629,31 +263640,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 8834a0 │ │ │ │ + bl 883310 │ │ │ │ b.n 3380b4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ded0 │ │ │ │ + bl 72dd40 │ │ │ │ b.n 3380b4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #15 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r6, r7, #13 │ │ │ │ lsls r2, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -263665,29 +263676,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 28d5b4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 883598 │ │ │ │ + bl 883408 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r2, [pc, #52] @ (338198 ) │ │ │ │ ldr r3, [pc, #44] @ (338194 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -263707,26 +263718,26 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #11 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r1, [pc, #4] @ (3381a4 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 735224 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + b.w 735094 │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 8510b8 │ │ │ │ + bl 850f28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263745,25 +263756,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 852980 │ │ │ │ + bl 8527f0 │ │ │ │ cbz r0, 338232 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 8510b8 │ │ │ │ + bl 850f28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (338264 ) │ │ │ │ ldr r3, [pc, #40] @ (338260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263792,31 +263803,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 852980 │ │ │ │ + b.w 8527f0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 8510f4 │ │ │ │ + bl 850f64 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263835,25 +263846,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 852a10 │ │ │ │ + bl 852880 │ │ │ │ cbz r0, 338322 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 8510f4 │ │ │ │ + bl 850f64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (338354 ) │ │ │ │ ldr r3, [pc, #40] @ (338350 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263882,27 +263893,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 852a10 │ │ │ │ + b.w 852880 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 3383b2 │ │ │ │ ldr r0, [pc, #52] @ (3383d8 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -263920,17 +263931,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strb r6, [r2, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, #19] │ │ │ │ + strb r4, [r7, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 33844c │ │ │ │ sub sp, #16 │ │ │ │ @@ -263940,44 +263951,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 338436 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75b798 │ │ │ │ + bl 75b608 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 78537c │ │ │ │ + b.w 7851ec │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r0, #2 │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r6, #11 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (338538 ) │ │ │ │ @@ -263988,15 +263999,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72dd34 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28d5b4 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -264033,15 +264044,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 28d520 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r2, [pc, #88] @ (338550 ) │ │ │ │ ldr r3, [pc, #64] @ (33853c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -264065,29 +264076,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ lsls r2, r1, #31 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #11] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r2, r0, #29 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r5, #56 @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r4, #8] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338560 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -264136,15 +264147,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (338624 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -264155,28 +264166,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (338630 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3385ec │ │ │ │ nop │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r4, #138 @ 0x8a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r4, #90 @ 0x5a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r0, #11] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338634 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -264218,15 +264229,15 @@ │ │ │ │ blx 28d520 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (3386e0 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 734d18 │ │ │ │ + bl 734b88 │ │ │ │ ldr r2, [pc, #60] @ (3386e4 ) │ │ │ │ ldr r3, [pc, #48] @ (3386d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -264243,15 +264254,15 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r5, #23 │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r6, r3, #23 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #22 │ │ │ │ lsls r2, r5, #3 │ │ │ │ │ │ │ │ 003386e8 : │ │ │ │ @@ -264262,43 +264273,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 33871e │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7818e4 │ │ │ │ + bl 781754 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 338730 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734d18 │ │ │ │ + b.w 734b88 │ │ │ │ ldr r2, [pc, #44] @ (33874c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734d18 │ │ │ │ + b.w 734b88 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781b08 │ │ │ │ + bl 781978 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338710 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 766184 │ │ │ │ + bl 765ff4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 338710 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsls r4, r5, #28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 00338750 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264306,46 +264317,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 33878c │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7818e4 │ │ │ │ + bl 781754 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 338792 │ │ │ │ ldr r3, [pc, #56] @ (3387b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734d18 │ │ │ │ + b.w 734b88 │ │ │ │ ldr r2, [pc, #40] @ (3387b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 33877a │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781b08 │ │ │ │ + bl 781978 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33877a │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 766184 │ │ │ │ + bl 765ff4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 33877a │ │ │ │ nop │ │ │ │ lsls r0, r3, #19 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsls r2, r0, #27 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 003387bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264356,15 +264367,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 3387f0 │ │ │ │ ldr r3, [pc, #48] @ (33880c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 734d18 │ │ │ │ + b.w 734b88 │ │ │ │ ldr r2, [pc, #36] @ (338810 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3387d8 │ │ │ │ ldr r3, [pc, #32] @ (338814 ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (338818 ) │ │ │ │ ldr r0, [pc, #32] @ (33881c ) │ │ │ │ @@ -264373,21 +264384,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ lsls r4, r5, #17 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338820 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264398,24 +264409,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 338854 │ │ │ │ ldr r3, [pc, #28] @ (33885c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 734d18 │ │ │ │ + b.w 734b88 │ │ │ │ ldr r2, [pc, #16] @ (338860 ) │ │ │ │ add r2, pc │ │ │ │ b.n 33883c │ │ │ │ bl 28e500 │ │ │ │ lsls r0, r1, #16 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 00338864 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264434,15 +264445,15 @@ │ │ │ │ cbz r2, 3388ee │ │ │ │ ldr r3, [pc, #108] @ (3388fc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (338900 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734d18 │ │ │ │ + bl 734b88 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 3388bc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264452,48 +264463,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (338904 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 7344ac │ │ │ │ + bl 73431c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3388a4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 28e500 │ │ │ │ nop │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r6, #14 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (338914 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ stmia r1!, {r1, r5, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264501,58 +264512,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (338964 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (338968 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #40] @ (33896c ) │ │ │ │ ldr r3, [pc, #44] @ (338970 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r3, #23 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (3389e8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr.w ip, [pc, #88] @ 3389ec │ │ │ │ ldr r2, [pc, #88] @ (3389f0 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cbz r0, 3389b4 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3389c8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264572,19 +264583,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r7, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264594,28 +264605,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (338a40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r0, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r0, #20] │ │ │ │ + strb r6, [r5, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 338aa0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -264624,15 +264635,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (338aa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 338a82 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -264643,146 +264654,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + cmp r1, #54 @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r1, #19] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338aac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (338b28 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (338b2c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (338b30 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (338b34 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 338afc │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730134 │ │ │ │ + b.w 72ffa4 │ │ │ │ ldr r1, [pc, #56] @ (338b38 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r2, [pc, #48] @ (338b3c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730134 │ │ │ │ + b.w 72ffa4 │ │ │ │ nop │ │ │ │ - strb r6, [r3, #17] │ │ │ │ + strb r6, [r0, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r7, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #34 @ 0x22 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338b40 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (338bc0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (338bc4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (338bc8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (338bcc ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 338b96 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730134 │ │ │ │ + b.w 72ffa4 │ │ │ │ ldr r1, [pc, #56] @ (338bd0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r2, [pc, #44] @ (338bd4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730134 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + b.w 72ffa4 │ │ │ │ + strb r2, [r6, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r0, #15] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r5, #140 @ 0x8c │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r1, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #14] │ │ │ │ + strb r6, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338bd8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -264799,24 +264810,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 338cb6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (338cec ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #224] @ (338cf0 ) │ │ │ │ ldr r1, [pc, #224] @ (338cf4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (338cf8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -264828,28 +264839,28 @@ │ │ │ │ cbz r4, 338c6e │ │ │ │ ldr r3, [pc, #188] @ (338cfc ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 338c96 │ │ │ │ mov r1, r4 │ │ │ │ - bl 73017c │ │ │ │ + bl 72ffec │ │ │ │ ldr r2, [pc, #176] @ (338d00 ) │ │ │ │ ldr r3, [pc, #148] @ (338ce8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 338cda │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733c38 │ │ │ │ + b.w 733aa8 │ │ │ │ ldr r2, [pc, #148] @ (338d04 ) │ │ │ │ ldr r3, [pc, #116] @ (338ce8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264864,67 +264875,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (338d08 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r2, [pc, #100] @ (338d0c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 338c48 │ │ │ │ ldr r4, [pc, #88] @ (338d10 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r3, [pc, #80] @ (338d14 ) │ │ │ │ ldr r2, [pc, #84] @ (338d18 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 338c06 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #30 │ │ │ │ lsls r3, r7, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #26 │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ subs r4, #204 @ 0xcc │ │ │ │ lsls r3, r7, #3 │ │ │ │ vmla.i32 q8, q13, d9[1] │ │ │ │ vmla.i q8, q13, d1[6] │ │ │ │ - strb r6, [r4, #10] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #10] │ │ │ │ + strb r6, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r1, #10] │ │ │ │ + strb r0, [r6, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338d1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264933,41 +264944,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338d42 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730134 │ │ │ │ + b.w 72ffa4 │ │ │ │ ldr r1, [pc, #48] @ (338d74 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r3, [pc, #40] @ (338d78 ) │ │ │ │ ldr r2, [pc, #40] @ (338d7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730134 │ │ │ │ + b.w 72ffa4 │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r0, #8] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338d80 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264976,41 +264987,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338da6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73017c │ │ │ │ + b.w 72ffec │ │ │ │ ldr r1, [pc, #48] @ (338dd8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r3, [pc, #40] @ (338ddc ) │ │ │ │ ldr r2, [pc, #40] @ (338de0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73017c │ │ │ │ + b.w 72ffec │ │ │ │ subs r3, #120 @ 0x78 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r0, [r3, #6] │ │ │ │ + strb r0, [r0, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r3, #6] │ │ │ │ + strb r4, [r0, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338de4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265019,41 +265030,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338e0a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730838 │ │ │ │ + b.w 7306a8 │ │ │ │ ldr r1, [pc, #48] @ (338e3c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73423c │ │ │ │ + bl 7340ac │ │ │ │ ldr r3, [pc, #40] @ (338e40 ) │ │ │ │ ldr r2, [pc, #40] @ (338e44 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730838 │ │ │ │ + b.w 7306a8 │ │ │ │ subs r3, #20 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + ldr r4, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #18 │ │ │ │ + movs r5, #122 @ 0x7a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r7, #4] │ │ │ │ + ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265062,15 +265073,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (338ea0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (338ea4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (338ea8 ) │ │ │ │ ldr r3, [pc, #52] @ (338eac ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -265080,22 +265091,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #26 │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #328] @ (338ff0 ) │ │ │ │ + mrc2 0, 7, r0, cr4, cr6, {2} │ │ │ │ + ldr r3, [pc, #744] @ (339190 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 338f00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265103,15 +265113,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (338f08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #44] @ (338f0c ) │ │ │ │ ldr r3, [pc, #44] @ (338f10 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -265119,28 +265129,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #180 @ 0xb4 │ │ │ │ + movs r5, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r2, r4 │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + mcr2 0, 4, r0, cr10, cr6, {2} │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (338f20 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ cbnz r4, 338f88 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265153,22 +265162,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 338f72 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 338f8c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -265211,35 +265220,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (339000 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 28b7bc │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r2, #124] @ 0x7c │ │ │ │ + ldr r2, [r7, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (339048 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 339038 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -265247,16 +265256,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (33904c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 7339bc │ │ │ │ - add r4, sp, #896 @ 0x380 │ │ │ │ + b.w 73382c │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265264,30 +265273,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (339098 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33909c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #22 │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mcr2 0, 4, r0, cr8, cr6, {2} │ │ │ │ - ldr r3, [pc, #312] @ (3391d8 ) │ │ │ │ + ldc2l 0, cr0, [r0], #344 @ 0x158 │ │ │ │ + ldr r1, [pc, #728] @ (339378 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (339124 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -265298,15 +265307,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (33912c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 33910e │ │ │ │ ldr.w sl, [pc, #88] @ 339130 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 339134 │ │ │ │ mov r4, r0 │ │ │ │ @@ -265320,34 +265329,34 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f446c │ │ │ │ + bl 7f42dc │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 3390e6 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + movs r3, #42 @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vhadd.u8 q0, q3, │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + stc2l 0, cr0, [lr, #-388]! @ 0xfffffe7c │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339138 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -265359,29 +265368,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (3391e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f9bc │ │ │ │ + bl 72f82c │ │ │ │ ldr r1, [pc, #124] @ (3391e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 3391b8 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (3391e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f9bc │ │ │ │ + bl 72f82c │ │ │ │ ldr r1, [pc, #108] @ (3391ec ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 3391c6 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (3391f0 ) │ │ │ │ ldr r3, [pc, #72] @ (3391dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -265398,32 +265407,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (3391f4 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7339bc │ │ │ │ + bl 73382c │ │ │ │ b.n 339176 │ │ │ │ ldr r1, [pc, #48] @ (3391f8 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7339bc │ │ │ │ + bl 73382c │ │ │ │ b.n 339190 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfaf000e9 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f60057 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + orrs.w r0, lr, #14090240 @ 0xd70000 │ │ │ │ + add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xfaa800e9 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 003391fc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -265437,32 +265446,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (33924c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7344ac │ │ │ │ + bl 73431c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28ba8c │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339250 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265473,35 +265482,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (3392a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #44] @ (3392ac ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32b8ec │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r3, #22 │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc2l 0, cr0, [lr], #-344 @ 0xfffffea8 │ │ │ │ - ldr r1, [pc, #288] @ (3393cc ) │ │ │ │ + @ instruction: 0xfae60056 │ │ │ │ + blx r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r1, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003392b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265512,60 +265521,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (3392f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #28] @ (3392fc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32b8ec │ │ │ │ nop │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r1, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stc2 0, cr0, [r4], #-344 @ 0xfffffea8 │ │ │ │ - ldr r0, [pc, #952] @ (3396b4 ) │ │ │ │ + @ instruction: 0xfa8c0056 │ │ │ │ + bx sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339300 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (339380 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #100] @ (339384 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (339388 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (33938c ) │ │ │ │ ldr r1, [pc, #84] @ (339390 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #68] @ (339394 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 32b874 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 339368 │ │ │ │ @@ -265579,24 +265588,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r0, #200 @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfbb60056 │ │ │ │ - ldr r0, [pc, #512] @ (339594 ) │ │ │ │ + @ instruction: 0xfa1e0056 │ │ │ │ + mov r8, sp │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339398 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -265664,19 +265673,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (339444 ) │ │ │ │ ldr r0, [pc, #20] @ (339448 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - movs r1, #76 @ 0x4c │ │ │ │ + subs r4, r6, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033944c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -265807,19 +265816,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3395a4 ) │ │ │ │ ldr r0, [pc, #20] @ (3395a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - subs r4, r5, #7 │ │ │ │ + subs r4, r2, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003395ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265830,28 +265839,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (3395f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #28] @ (3395f8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32b700 │ │ │ │ - subs r2, r7, #6 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vld4.16 {d0-d3}, [r8 :64], r6 │ │ │ │ - cmp sl, lr │ │ │ │ + @ instruction: 0xf7900056 │ │ │ │ + add r2, fp │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003395fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265865,34 +265874,34 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #28] @ (339658 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b9c0 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + adds r2, r2, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr.w r0, [ip, #86] @ 0x56 │ │ │ │ - cmp ip, r4 │ │ │ │ + @ instruction: 0xf7440056 │ │ │ │ + add r4, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033965c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -265918,19 +265927,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - subs r4, r4, #3 │ │ │ │ + adds r4, r1, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003396bc : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3396d2 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -265948,19 +265957,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3396f8 ) │ │ │ │ ldr r0, [pc, #20] @ (3396fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - subs r0, r3, #2 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339700 : │ │ │ │ cbz r2, 339744 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265996,19 +266005,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (339770 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r4, #0 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339774 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -266026,43 +266035,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r2, [pc, #288] @ (3398d8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (3398dc ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (3398e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (3398e4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (3398e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 339888 │ │ │ │ ldr r3, [pc, #260] @ (3398ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72f4cc │ │ │ │ + bl 72f33c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 339848 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -266125,15 +266134,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3398f8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r3, [pc, #84] @ (3398fc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 3397e4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (339900 ) │ │ │ │ @@ -266142,42 +266151,42 @@ │ │ │ │ ldr r0, [pc, #76] @ (339908 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf4ae00e9 │ │ │ │ - adds r2, r5, #7 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors.w r0, r8, #7634944 @ 0x748000 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #144 @ (adr r5, 33996c ) │ │ │ │ + add r3, pc, #560 @ (adr r3, 339b0c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #224 @ (adr r5, 3399c0 ) │ │ │ │ + add r3, pc, #640 @ (adr r3, 339b60 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r1, #62 @ 0x3e │ │ │ │ lsls r3, r7, #3 │ │ │ │ - @ instruction: 0xf7200056 │ │ │ │ - mvns r2, r5 │ │ │ │ + @ instruction: 0xf5880056 │ │ │ │ + negs r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #176] @ (3399a0 ) │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, sl, #7634944 @ 0x748000 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r0, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + subs r4, r5, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033990c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -266190,58 +266199,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (339994 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (339998 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 339956 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f40c │ │ │ │ + b.w 72f27c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28b74c │ │ │ │ ldr r2, [pc, #60] @ (33999c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (3399a0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r3, [pc, #48] @ (3399a4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f40c │ │ │ │ - adds r4, r3, #1 │ │ │ │ + b.w 72f27c │ │ │ │ + subs r4, r0, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - rsb r0, r2, #14024704 @ 0xd60000 │ │ │ │ - cmp r0, r2 │ │ │ │ + bic.w r0, sl, #14024704 @ 0xd60000 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf30600e9 │ │ │ │ cmp r7, #206 @ 0xce │ │ │ │ lsls r3, r7, #3 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + str r0, [r5, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r2, #96] @ 0x60 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 003399a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266256,58 +266265,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (339a30 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (339a34 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 3399f2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f4cc │ │ │ │ + b.w 72f33c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28b74c │ │ │ │ ldr r2, [pc, #60] @ (339a38 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (339a3c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r3, [pc, #48] @ (339a40 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f4cc │ │ │ │ - subs r0, r0, r7 │ │ │ │ + b.w 72f33c │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf5260056 │ │ │ │ - rors r4, r6 │ │ │ │ + usat r0, #22, lr, lsl #1 │ │ │ │ + eors r4, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf26a00e9 │ │ │ │ cmp r7, #50 @ 0x32 │ │ │ │ lsls r3, r7, #3 │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00339a44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266335,15 +266344,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (339ab8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r2, [pc, #44] @ (339abc ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -266352,17 +266361,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ lsls r3, r7, #3 │ │ │ │ @ instruction: 0xf1e200e9 │ │ │ │ - str r4, [r4, #92] @ 0x5c │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00339ac0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266400,19 +266409,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (339b28 ) │ │ │ │ ldr r0, [pc, #20] @ (339b2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - subs r0, r2, r4 │ │ │ │ + adds r0, r7, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339b30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -266462,15 +266471,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (339bb8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add sp, #120 @ 0x78 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -266488,23 +266497,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (339c7c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (339c80 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #108] @ 339c68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 86993c │ │ │ │ + bl 8697ac │ │ │ │ cbz r0, 339c1e │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 339c48 │ │ │ │ ldr r2, [pc, #100] @ (339c84 ) │ │ │ │ @@ -266529,31 +266538,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (339c88 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (339c8c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 339c1e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ orn r0, r2, #233 @ 0xe9 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + adds r0, r0, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #76] @ 0x4c │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands.w r0, sl, #233 @ 0xe9 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 339d14 │ │ │ │ sub sp, #28 │ │ │ │ @@ -266562,15 +266571,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (339d1c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #96] @ (339d20 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (339d24 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -266579,52 +266588,52 @@ │ │ │ │ ldr r3, [pc, #84] @ (339d28 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (339d2c ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ ldr r1, [pc, #72] @ (339d30 ) │ │ │ │ ldr r3, [pc, #76] @ (339d34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (339d38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 7343c0 │ │ │ │ + bl 734230 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r2, r1, r7 │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movw r0, #16470 @ 0x4056 │ │ │ │ - subs r7, #12 │ │ │ │ + @ instruction: 0xf0ac0056 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 339d8c │ │ │ │ @@ -266632,15 +266641,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (339d94 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (339d98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #52] @ (339d9c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 339d76 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -266649,19 +266658,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r6, r3, r4 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r3, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r6, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cdp 0, 13, cr0, cr4, cr9, {7} │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -266681,25 +266690,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 86993c │ │ │ │ + bl 8697ac │ │ │ │ ldr r2, [pc, #60] @ (339e3c ) │ │ │ │ ldr r3, [pc, #44] @ (339e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266710,22 +266719,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r7, r2 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cdp 0, 7, cr0, cr10, cr9, {7} │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r0, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cdp 0, 3, cr0, cr10, cr9, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -266743,25 +266752,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 86993c │ │ │ │ + bl 8697ac │ │ │ │ ldr r2, [pc, #60] @ (339edc ) │ │ │ │ ldr r3, [pc, #44] @ (339ed0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266772,22 +266781,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r3, r0 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldcl 0, cr0, [sl, #932] @ 0x3a4 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r0, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc 0, cr0, [sl, #932] @ 0x3a4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -266805,23 +266814,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #68] @ 339f70 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 86993c │ │ │ │ + bl 8697ac │ │ │ │ cbz r0, 339f44 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (339f8c ) │ │ │ │ ldr r3, [pc, #56] @ (339f80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266836,71 +266845,71 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r4, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldc 0, cr0, [sl, #-932]! @ 0xfffffc5c │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #28] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldcl 0, cr0, [r4], #932 @ 0x3a4 │ │ │ │ ldr r0, [pc, #4] @ (339f98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (339fd4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 339fc4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 33a030 │ │ │ │ ldr r2, [pc, #68] @ (33a034 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33a038 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (33a03c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (33a040 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -266908,18 +266917,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vqadd.s8 q0, q0, q3 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + stcl 0, cr0, [r8, #-344]! @ 0xfffffea8 │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r4, #3 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266940,25 +266949,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 33a0c6 │ │ │ │ ldr r1, [pc, #124] @ (33a110 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7339c4 │ │ │ │ + bl 733834 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 33a0ea │ │ │ │ ldr r2, [pc, #112] @ (33a114 ) │ │ │ │ ldr r3, [pc, #96] @ (33a108 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266980,47 +266989,47 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 33a0a2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (33a120 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (33a124 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ rsbs r0, r4, r9, asr #3 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ @ instruction: 0xeb9600e9 │ │ │ │ - str r6, [r3, #4] │ │ │ │ + ldrsh r6, [r0, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r7, #0] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (33a134 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267029,29 +267038,29 @@ │ │ │ │ ldr r2, [pc, #44] @ (33a17c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33a180 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #32] @ (33a184 ) │ │ │ │ ldr r1, [pc, #36] @ (33a188 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - asrs r2, r3, #22 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stc 0, cr0, [r0, #344]! @ 0x158 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + stc 0, cr0, [r8], {86} @ 0x56 │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267066,26 +267075,26 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (33a1d8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ bl 32b83c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stcl 0, cr0, [r6, #-344] @ 0xfffffea8 │ │ │ │ - subs r2, #10 │ │ │ │ + sub.w r0, lr, r6, lsr #1 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ (33a2e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -267094,26 +267103,26 @@ │ │ │ │ ldr r1, [pc, #240] @ (33a2e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #220] @ (33a2ec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #220] @ (33a2f0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #180] @ 33a2d8 │ │ │ │ ldr r2, [pc, #204] @ (33a2f4 ) │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -267127,95 +267136,95 @@ │ │ │ │ ldr r1, [pc, #176] @ (33a2fc ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #936 @ 0x3a8 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r3, [pc, #156] @ (33a300 ) │ │ │ │ ldr r1, [pc, #160] @ (33a304 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r2, [pc, #144] @ (33a308 ) │ │ │ │ ldr r1, [pc, #144] @ (33a30c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #132] @ (33a310 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #132] @ (33a314 ) │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #128] @ (33a318 ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r1, [pc, #108] @ (33a31c ) │ │ │ │ add.w r2, r5, #19968 @ 0x4e00 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrb r6, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r7, r5] │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r7, r5] │ │ │ │ + ldrb r4, [r4, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfaba0058 │ │ │ │ - ldcl 0, cr0, [r6], #-344 @ 0xfffffea8 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + vld4.16 {d0-d3}, [r2 :64], r8 │ │ │ │ + @ instruction: 0xeade0056 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w fp, [pc, #732] @ 33a610 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -267228,195 +267237,195 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r6, r4, #24 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r7, [pc, #712] @ (33a61c ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r8, [pc, #712] @ 33a620 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #708] @ (33a624 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #708] @ (33a628 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #16 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r0, [sp, #28] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #608] @ (33a62c ) │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33990c │ │ │ │ cbnz r0, 33a40a │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #536] @ (33a630 ) │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #524] @ (33a634 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a3f4 │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3395fc │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #468] @ (33a638 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a3f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a3f4 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r9, r5, #760 @ 0x2f8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3396bc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ @@ -267497,38 +267506,38 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 339300 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 33a5d4 │ │ │ │ b.n 33a3f4 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xeb940056 │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + ldrd r0, r0, [ip, #344]! @ 0x158 │ │ │ │ + adds r6, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r4, r0] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r7, r0] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r4, r7] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #8] @ (33a648 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ add r6, pc, #176 @ (adr r6, 33a6fc ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267537,31 +267546,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (33a694 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a698 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #36] @ (33a69c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r0, #3 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia.w ip, {r1, r2, r4, r6} │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + b.n 33a480 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -267571,15 +267581,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r2 │ │ │ │ adds r4, r0, r7 │ │ │ │ add r5, r0 │ │ │ │ ldr.w r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r6 │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33a6c0 │ │ │ │ cmp.w r9, #31 │ │ │ │ bgt.n 33a6e4 │ │ │ │ ldr r3, [pc, #44] @ (33a708 ) │ │ │ │ add r3, pc │ │ │ │ add r3, r7 │ │ │ │ @@ -267593,16 +267603,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r8, r3, lsl #2] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730b4c │ │ │ │ - asrs r6, r1, #1 │ │ │ │ + b.w 7309bc │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #204] @ 33a7ec │ │ │ │ sub sp, #8 │ │ │ │ @@ -267613,97 +267623,97 @@ │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #180] @ (33a7f8 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #180] @ (33a7fc ) │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #168] @ (33a800 ) │ │ │ │ ldr r1, [pc, #168] @ (33a804 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r0, #1912 @ 0x778 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #21728 @ 0x54e0 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r3, [pc, #148] @ (33a808 ) │ │ │ │ add.w r2, r5, #1912 @ 0x778 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r4, r5, #23552 @ 0x5c00 │ │ │ │ mov r1, r3 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 73707c │ │ │ │ + bl 736eec │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r0, r5, #1912 @ 0x778 │ │ │ │ ldr.w r9, [pc, #120] @ 33a80c │ │ │ │ add.w r5, r5, #93184 @ 0x16c00 │ │ │ │ ldr.w r8, [pc, #116] @ 33a810 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ add.w r5, r5, #280 @ 0x118 │ │ │ │ add r8, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movw r7, #17456 @ 0x4430 │ │ │ │ movs r1, #0 │ │ │ │ bl 3396bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 33965c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #17456 @ 0x4430 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33a7be │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r5, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r3, r3] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldr r0, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldr r2, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #408] @ 33a9c0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -267717,42 +267727,42 @@ │ │ │ │ mov r2, r8 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #380] @ (33a9cc ) │ │ │ │ ldr r1, [pc, #380] @ (33a9d0 ) │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #364] @ (33a9d4 ) │ │ │ │ ldr r1, [pc, #364] @ (33a9d8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1912 @ 0x778 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, fp │ │ │ │ bl 33990c │ │ │ │ cbnz r0, 33a8b0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -267763,15 +267773,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r6, #748 @ 0x2ec │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3395fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #1 │ │ │ │ bl 32b83c │ │ │ │ @@ -267798,37 +267808,37 @@ │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a89a │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #176] @ (33a9e8 ) │ │ │ │ add.w r3, r1, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #176] @ (33a9ec ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #0 │ │ │ │ mov sl, r7 │ │ │ │ bl 3393a8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -267857,43 +267867,43 @@ │ │ │ │ ldr r1, [pc, #64] @ (33a9f0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b6d0 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r3, #21 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r1, r7] │ │ │ │ + ldr r6, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33a6e4 │ │ │ │ + b.n 33a3b4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33a55c │ │ │ │ + b.n 33a22c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #8] @ (33aa00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ add r2, pc, #672 @ (adr r2, 33aca4 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267902,30 +267912,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (33aa48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33aa4c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #32] @ (33aa50 ) │ │ │ │ ldr r1, [pc, #36] @ (33aa54 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r6, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 33a3f4 │ │ │ │ + b.n 33b0c4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r0, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267940,27 +267950,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (33aaa4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1872 @ 0x750 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ bl 32b83c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #21 │ │ │ │ + lsrs r2, r4, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 33a398 │ │ │ │ + b.n 33b068 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #220] @ (33ab94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -267969,15 +267979,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (33ab9c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ ldr r2, [pc, #188] @ (33aba0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -267988,99 +267998,99 @@ │ │ │ │ ldr r2, [pc, #176] @ (33aba4 ) │ │ │ │ ldr r1, [pc, #180] @ (33aba8 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 33965c │ │ │ │ ldr r2, [pc, #160] @ (33abac ) │ │ │ │ ldr r1, [pc, #164] @ (33abb0 ) │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r5, r3 │ │ │ │ ldr r6, [pc, #152] @ (33abb4 ) │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r3, [pc, #148] @ (33abb8 ) │ │ │ │ ldr r1, [pc, #152] @ (33abbc ) │ │ │ │ add.w r2, r5, #1872 @ 0x750 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ add r6, pc │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r0, [pc, #132] @ (33abc0 ) │ │ │ │ ldr r1, [pc, #132] @ (33abc4 ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, #1760 @ 0x6e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r1, [pc, #112] @ (33abc8 ) │ │ │ │ add.w r2, r5, #20096 @ 0x4e80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r1, [pc, #96] @ (33abcc ) │ │ │ │ add.w r2, r5, #21760 @ 0x5500 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + strb r2, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf1f80058 │ │ │ │ - ldrsb r6, [r7, r5] │ │ │ │ + orn r0, r0, #88 @ 0x58 │ │ │ │ + strb r6, [r4, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r5, r5] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r5, r5] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #968] @ (33afac ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -268096,34 +268106,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r7, r8, #40 @ 0x28 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #940] @ (33afbc ) │ │ │ │ ldr r1, [pc, #944] @ (33afc0 ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ subs r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi.w 33af7e │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 296dc0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r1, [pc, #900] @ (33afc4 ) │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33af52 │ │ │ │ ldr r2, [pc, #888] @ (33afc8 ) │ │ │ │ @@ -268132,104 +268142,104 @@ │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ strd r2, r1, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #864] @ (33afd0 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov fp, r1 │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33af68 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1872 @ 0x750 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r2, r1, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #792] @ (33afd4 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #780] @ (33afd8 ) │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #768] @ (33afdc ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7344ac │ │ │ │ + bl 73431c │ │ │ │ mov r2, sl │ │ │ │ cbz r0, 33ad0a │ │ │ │ ldr r3, [pc, #744] @ (33afe0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734f08 │ │ │ │ + bl 734d78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #728] @ (33afe4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #728] @ 33afe8 │ │ │ │ ldr r7, [pc, #728] @ (33afec ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [pc, #728] @ 33aff0 │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72dfcc │ │ │ │ + bl 72de3c │ │ │ │ add fp, pc │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33af68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r5, r4, #18304 @ 0x4780 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ bl 3395fc │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ @@ -268244,97 +268254,97 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ strd r2, r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #624] @ (33b000 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33af68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #20096 @ 0x4e80 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33af68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #21760 @ 0x5500 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 33990c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33af68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3396bc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -268416,15 +268426,15 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #172] @ (33b008 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268433,74 +268443,74 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #136] @ (33b010 ) │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r6, #15 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ b.n 33b048 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r6, r1] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33b500 │ │ │ │ + b.n 33b1d0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #98 @ 0x62 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r3, r2] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r6, r4] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r1, #11 │ │ │ │ + lsrs r4, r6, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r2, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], #1020 @ 0x3fc │ │ │ │ - cmp r6, #68 @ 0x44 │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 33b2e8 │ │ │ │ + svc 220 @ 0xdc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + str r4, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #128] @ 33b0a8 │ │ │ │ @@ -268549,26 +268559,26 @@ │ │ │ │ movs r2, #87 @ 0x57 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ ldr r0, [pc, #24] @ (33b0b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 33b040 │ │ │ │ nop │ │ │ │ bgt.n 33b0d4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + str r2, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #268] @ 33b1dc │ │ │ │ @@ -268663,25 +268673,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ blx 28b764 │ │ │ │ ldr r0, [pc, #28] @ (33b1ec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ blt.n 33b2b4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r7, r7] │ │ │ │ + str r4, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b1f0 : │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi.n 33b204 │ │ │ │ ldr r3, [pc, #20] @ (33b20c ) │ │ │ │ @@ -268690,15 +268700,15 @@ │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r4, r7, #24 │ │ │ │ + lsls r4, r4, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 0033b210 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi.n 33b224 │ │ │ │ ldr r3, [pc, #20] @ (33b22c ) │ │ │ │ add r3, pc │ │ │ │ @@ -268706,15 +268716,15 @@ │ │ │ │ ldr.w r0, [r3, #172] @ 0xac │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r6, r3, #24 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 0033b230 : │ │ │ │ movs r2, #1 │ │ │ │ sub.w r1, r0, #24 │ │ │ │ rsb r3, r0, #24 │ │ │ │ adds r0, #8 │ │ │ │ @@ -268779,17 +268789,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - str r0, [r3, r5] │ │ │ │ + ldr r7, [pc, #768] @ (33b5ec ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r7, r4] │ │ │ │ + ldr r7, [pc, #648] @ (33b578 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 0033b2f4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -269090,31 +269100,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (33b680 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r1, #8 │ │ │ │ + lsls r6, r6, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r5 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r7 │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r7, #7 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #520] @ (33b87c ) │ │ │ │ + ldr r3, [pc, #936] @ (33ba1c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #1016] @ (33ba70 ) │ │ │ │ + ldr r4, [pc, #408] @ (33b810 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #432] @ (33b830 ) │ │ │ │ + ldr r3, [pc, #848] @ (33b9d0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #608] @ (33b8e4 ) │ │ │ │ + ldr r4, [pc, #0] @ (33b684 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b684 : │ │ │ │ subs r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 33b69e │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -269138,15 +269148,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #156] @ (33b75c ) │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -269195,19 +269205,18 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsls r4, r7, #5 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #592] @ (33b9ac ) │ │ │ │ + vmla.i32 q8, q2, d11[1] │ │ │ │ + ldr r3, [pc, #1008] @ (33bb4c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #984] @ (33bb38 ) │ │ │ │ + ldr r3, [pc, #376] @ (33b8d8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b760 : │ │ │ │ cmp r0, #10 │ │ │ │ bhi.n 33b774 │ │ │ │ tbb [pc, r0] │ │ │ │ str r0, [r3, r5] │ │ │ │ @@ -269228,15 +269237,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #160] @ (33b830 ) │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #519 @ 0x207 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -269286,19 +269295,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r4, r5, #2 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ - ldr r4, [pc, #912] @ (33bbc0 ) │ │ │ │ + vhadd.u16 q0, q2, │ │ │ │ + ldr r3, [pc, #304] @ (33b960 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #160] @ (33b8d4 ) │ │ │ │ + ldr r2, [pc, #576] @ (33ba74 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b834 : │ │ │ │ sub.w r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 33b8be │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ @@ -269378,26 +269386,26 @@ │ │ │ │ add.w r3, lr, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #36] @ (33b920 ) │ │ │ │ ldr r2, [pc, #36] @ (33b924 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #535 @ 0x217 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - vhadd.u8 q8, q3, │ │ │ │ - ldr r2, [pc, #776] @ (33bc2c ) │ │ │ │ + stc2 0, cr0, [lr, #428]! @ 0x1ac │ │ │ │ + ldr r1, [pc, #168] @ (33b9cc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #656] @ (33bbb8 ) │ │ │ │ + ldr r2, [pc, #48] @ (33b958 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ add.w r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -269420,27 +269428,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33ba2e │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #488] @ (33bb68 ) │ │ │ │ ldr r3, [pc, #488] @ (33bb6c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15424 @ 0x3c40 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcs.n 33ba66 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -269490,33 +269498,33 @@ │ │ │ │ ldr r1, [pc, #348] @ (33bb78 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #348] @ (33bb7c ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 33b9d0 │ │ │ │ ldr r1, [pc, #336] @ (33bb80 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b9d8 │ │ │ │ ldr r3, [pc, #324] @ (33bb84 ) │ │ │ │ ldr r2, [pc, #324] @ (33bb88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ adds r3, #12 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15232 @ 0x3b80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcc.n 33b9a2 │ │ │ │ add.w r0, r4, #944 @ 0x3b0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -269588,15 +269596,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (33bb8c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #92] @ (33bb90 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 33b9d0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (33bb94 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #76] @ (33bb98 ) │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ add r3, pc │ │ │ │ @@ -269606,37 +269614,36 @@ │ │ │ │ blx 28b764 │ │ │ │ bcs.n 33bb34 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 33bb1c │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r3, [pc, #424] @ (33bd10 ) │ │ │ │ + ldr r1, [pc, #840] @ (33beb0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #336] @ (33bcbc ) │ │ │ │ + ldr r1, [pc, #752] @ (33be5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, r1 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ + cdp2 0, 7, cr0, cr2, cr11, {3} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 33bc38 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - vhadd.u32 q8, q7, │ │ │ │ - ldr r2, [pc, #936] @ (33bf28 ) │ │ │ │ + ldc2l 0, cr0, [r6, #428] @ 0x1ac │ │ │ │ + ldr r1, [pc, #328] @ (33bcc8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #792] @ (33be9c ) │ │ │ │ + ldr r1, [pc, #184] @ (33bc3c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.u8 q8, q7, │ │ │ │ - ldr r2, [pc, #560] @ (33bdbc ) │ │ │ │ + ldc2 0, cr0, [r6, #428]! @ 0x1ac │ │ │ │ + ldr r0, [pc, #976] @ (33bf5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 5, cr0, cr12, cr11, {3} │ │ │ │ - ldr r2, [pc, #16] @ (33bba4 ) │ │ │ │ + stc2l 0, cr0, [r4], {107} @ 0x6b │ │ │ │ + ldr r0, [pc, #432] @ (33bd44 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 4, cr0, cr4, cr11, {3} │ │ │ │ - ldr r2, [pc, #96] @ (33bbfc ) │ │ │ │ + stc2 0, cr0, [ip], #428 @ 0x1ac │ │ │ │ + ldr r0, [pc, #512] @ (33bd9c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269693,16 +269700,16 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r2, #-428]! @ 0xfffffe54 │ │ │ │ - ldr r1, [pc, #216] @ (33bd1c ) │ │ │ │ + @ instruction: 0xfbca006b │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269737,16 +269744,16 @@ │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r2], #428 @ 0x1ac │ │ │ │ - ldr r0, [pc, #792] @ (33bfcc ) │ │ │ │ + @ instruction: 0xfb5a006b │ │ │ │ + bx r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #1310720 @ 0x140000 │ │ │ │ ldr r0, [pc, #396] @ (33be58 ) │ │ │ │ @@ -269755,27 +269762,27 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bda6 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #372] @ (33be60 ) │ │ │ │ ldr r3, [pc, #376] @ (33be64 ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #15424 @ 0x3c40 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 33bdf0 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -269832,26 +269839,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #192] @ (33be68 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 33bdec │ │ │ │ ldr r3, [pc, #180] @ (33be6c ) │ │ │ │ ldr r2, [pc, #184] @ (33be70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #15232 @ 0x3b80 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ b.n 33bd02 │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ and.w r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -269896,38 +269903,38 @@ │ │ │ │ itt ne │ │ │ │ eorne.w r2, r2, #1 │ │ │ │ eorne r2, r6 │ │ │ │ and.w r2, r2, #1 │ │ │ │ eors r2, r6 │ │ │ │ str.w r2, [r3, #960] @ 0x3c0 │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33bd26 │ │ │ │ nop │ │ │ │ ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + mov r2, ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + mov r2, sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [r0], #428 @ 0x1ac │ │ │ │ - bx r9 │ │ │ │ + @ instruction: 0xfb08006b │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbd8006b │ │ │ │ - bx r3 │ │ │ │ + @ instruction: 0xfa40006b │ │ │ │ + cmp r8, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb98006b │ │ │ │ - bxns sp │ │ │ │ + @ instruction: 0xfa00006b │ │ │ │ + cmp ip, sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r9 │ │ │ │ + cmp ip, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bxns r6 │ │ │ │ + cmp ip, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033be88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -270018,25 +270025,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r9 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - mov lr, r9 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov sl, r6 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov r8, r4 │ │ │ │ + cmp r0, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + add lr, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033bfa8 : │ │ │ │ mov.w ip, #1 │ │ │ │ push {lr} │ │ │ │ lsl.w r1, ip, r1 │ │ │ │ ldrd r3, lr, [r0, #344] @ 0x158 │ │ │ │ @@ -270146,27 +270153,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #40] @ (33c12c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #18816 @ 0x4980 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 340bd0 │ │ │ │ nop │ │ │ │ - vst4.16 {d0-d3}, [r6 :128], fp │ │ │ │ - subs r2, r4, r3 │ │ │ │ + @ instruction: 0xf76e006b │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0033c130 : │ │ │ │ add.w r3, r0, #15936 @ 0x3e40 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r5, r1 │ │ │ │ add.w lr, r0, #15296 @ 0x3bc0 │ │ │ │ @@ -270253,15 +270260,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r3, [r2, #3048] @ 0xbe8 │ │ │ │ ldr.w r4, [r2, #3040] @ 0xbe0 │ │ │ │ ldr.w ip, [r2, #3052] @ 0xbec │ │ │ │ ldr.w r2, [r2, #3044] @ 0xbe4 │ │ │ │ subs r3, r3, r4 │ │ │ │ sbc.w r2, ip, r2 │ │ │ │ @@ -270386,15 +270393,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r6, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movt r0, #2155 @ 0x86b │ │ │ │ + @ instruction: 0xf528006b │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #4 │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r2, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -270613,15 +270620,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ bhi.n 33c638 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #108] @ (33c658 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ cbz r0, 33c646 │ │ │ │ ldrd r1, r2, [r4, #16] │ │ │ │ movs r3, #0 │ │ │ │ adds.w ip, r1, r2 │ │ │ │ adc.w r1, r3, r3 │ │ │ │ cmp.w ip, #262144 @ 0x40000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -270650,28 +270657,28 @@ │ │ │ │ movs r0, #23 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - bics.w r0, ip, #15400960 @ 0xeb0000 │ │ │ │ + subw r0, r4, #107 @ 0x6b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #372] @ (33c7e8 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c7d0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #7 │ │ │ │ bls.n 33c78e │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -270790,18 +270797,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf366006b │ │ │ │ - @ instruction: 0xf35a006b │ │ │ │ + rsb r0, lr, #107 @ 0x6b │ │ │ │ + rsb r0, r2, #107 @ 0x6b │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -270854,39 +270861,39 @@ │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ bls.n 33c8a8 │ │ │ │ ldr r1, [pc, #68] @ (33c8d0 ) │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ movw r2, #737 @ 0x2e1 │ │ │ │ add r1, pc │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #18 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ strh r2, [r4, #12] │ │ │ │ movs r2, #1 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ strb r2, [r4, #14] │ │ │ │ b.n 33c88a │ │ │ │ stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #60 @ 0x3c │ │ │ │ + subs r3, #164 @ 0xa4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -271151,27 +271158,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (33cc14 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 33cbfe │ │ │ │ ldr.w ip, [pc, #76] @ 33cc18 │ │ │ │ movs r3, #30 │ │ │ │ ldr r2, [pc, #76] @ (33cc1c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #76] @ (33cc20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ and.w r1, r3, #7 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ lsls r2, r1 │ │ │ │ ldrb r1, [r5, r3] │ │ │ │ @@ -271182,20 +271189,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 5, cr0, cr8, cr11, {3} │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + stcl 0, cr0, [r0], {107} @ 0x6b │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r0, #136 @ 0x88 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #228] @ (33cd1c ) │ │ │ │ @@ -271210,24 +271217,24 @@ │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ add r9, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [pc, #192] @ (33cd28 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #192] @ (33cd2c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r6, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f174 │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271241,23 +271248,23 @@ │ │ │ │ str r3, [r4, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 33ccd2 │ │ │ │ str.w sl, [sp] │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #88] @ (33cd30 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r2], #4 │ │ │ │ @@ -271280,22 +271287,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [lr, #428]! @ 0x1ac │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ + mrrc 0, 6, r0, r6, cr11 │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #174 @ 0xae │ │ │ │ + subs r0, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + ldr r0, [r7, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r7, #25] │ │ │ │ + strb r4, [r4, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -271311,24 +271318,24 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #476] @ (33cf3c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #464] @ (33cf40 ) │ │ │ │ ldr r1, [pc, #464] @ (33cf44 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 33cf18 │ │ │ │ ldrb.w r1, [r9] │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r1, #4 │ │ │ │ adds r3, #4 │ │ │ │ @@ -271357,24 +271364,24 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 33ce8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #388] @ (33cf58 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 44703c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #380] @ (33cf5c ) │ │ │ │ movs r2, #3 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #5] │ │ │ │ add r1, pc │ │ │ │ cbz r0, 33cdf6 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ movs r2, #3 │ │ │ │ strb r3, [r4, #8] │ │ │ │ strb r2, [r4, #19] │ │ │ │ @@ -271444,15 +271451,15 @@ │ │ │ │ ldrb.w r5, [r8] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 33cece │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #4 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r4, #5] │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ b.n 33cdfc │ │ │ │ movs r0, #2 │ │ │ │ @@ -271490,34 +271497,34 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #4 │ │ │ │ b.n 33cefe │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r0], #428 @ 0x1ac │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + adc.w r0, r8, fp, asr #1 │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r5, #15] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + adds r6, #236 @ 0xec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip], #-428 @ 0xfffffe54 │ │ │ │ - ldcl 0, cr0, [r4], #-428 @ 0xfffffe54 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + @ instruction: 0xeae4006b │ │ │ │ + @ instruction: 0xeadc006b │ │ │ │ + strb r0, [r0, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r3, #20] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #230 @ 0xe6 │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #72] @ 0x48 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ cbz r4, 33cfc6 │ │ │ │ @@ -271833,15 +271840,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (33d31c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r2, [r0, #2888] @ 0xb48 │ │ │ │ ldr.w r3, [r0, #2880] @ 0xb40 │ │ │ │ ldr.w r1, [r0, #2884] @ 0xb44 │ │ │ │ ldr.w r0, [r0, #2892] @ 0xb4c │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -271855,19 +271862,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 33d1f4 │ │ │ │ + b.n 33cec4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r0, #100 @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #72] @ (33d37c ) │ │ │ │ @@ -271879,15 +271886,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33d384 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ bl 33c22c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r3, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -271896,19 +271903,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 33d16c │ │ │ │ + b.n 33ce3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r0, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + cmp r7, #236 @ 0xec │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #88] @ (33d3f4 ) │ │ │ │ @@ -271920,20 +271927,20 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #2128] @ 0x850 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ add.w r3, r4, #18432 @ 0x4800 │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r4, r5, [r5] │ │ │ │ strd r4, r5, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -271941,19 +271948,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 33d114 │ │ │ │ + b.n 33cde4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #30 │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #92] @ (33d470 ) │ │ │ │ @@ -271967,15 +271974,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #5 │ │ │ │ bls.n 33d45a │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ adds r3, #3 │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ bcc.n 33d45a │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -271991,19 +271998,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 33d0a0 │ │ │ │ + b.n 33cd70 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + cmp r7, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #104] @ (33d4f8 ) │ │ │ │ @@ -272018,15 +272025,15 @@ │ │ │ │ add.w r1, r1, #1310720 @ 0x140000 │ │ │ │ ldr r2, [pc, #84] @ (33d4fc ) │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #80] @ (33d500 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cbz r3, 33d4e2 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ mov r1, r6 │ │ │ │ @@ -272046,19 +272053,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 33d030 │ │ │ │ + b.n 33cd00 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r0, #48 @ 0x30 │ │ │ │ + cmp r6, #152 @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #30 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #168] @ (33d5c0 ) │ │ │ │ @@ -272071,15 +272078,15 @@ │ │ │ │ ldr r2, [pc, #160] @ (33d5c8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ ands.w r5, r3, #63 @ 0x3f │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.n 33d5a4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ @@ -272092,15 +272099,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w ip, r1, ip │ │ │ │ cmp r4, r3 │ │ │ │ sbcs.w r2, r2, ip │ │ │ │ it cc │ │ │ │ movcc r0, #15 │ │ │ │ bcc.n 33d5a4 │ │ │ │ - bl 8a87b0 │ │ │ │ + bl 8a8620 │ │ │ │ vldr d5, [pc, #64] @ 33d5b8 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d6, d6, d5 │ │ │ │ movs r3, #4 │ │ │ │ @@ -272120,19 +272127,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33d5a0 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - b.n 33cfe8 │ │ │ │ + b.n 33dcb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r6, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #152] @ (33d678 ) │ │ │ │ @@ -272144,15 +272151,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (33d680 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ mov.w r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r0, #3180] @ 0xc6c │ │ │ │ strb r3, [r4, #1] │ │ │ │ @@ -272189,19 +272196,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 33cf10 │ │ │ │ + b.n 33dbe0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r5, #84 @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #184] @ (33d750 ) │ │ │ │ @@ -272214,15 +272221,15 @@ │ │ │ │ ldr r1, [pc, #180] @ (33d758 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #3 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ bls.n 33d73c │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -272264,19 +272271,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 33de78 │ │ │ │ + b.n 33db48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #52 @ 0x34 │ │ │ │ + cmp r4, #156 @ 0x9c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #164] @ (33d814 ) │ │ │ │ @@ -272288,15 +272295,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (33d81c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r2, r0, #18560 @ 0x4880 │ │ │ │ ldrd r3, r1, [r2, #-8] │ │ │ │ bics.w lr, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33d804 │ │ │ │ add.w ip, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [ip, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272337,19 +272344,19 @@ │ │ │ │ movs r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 33dd8c │ │ │ │ + b.n 33da5c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r3, #196 @ 0xc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r3, #176 @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #144] @ (33d8c4 ) │ │ │ │ @@ -272361,15 +272368,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (33d8cc ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #2208] @ 0x8a0 │ │ │ │ cbz r3, 33d86a │ │ │ │ ldr.w r3, [r0, #2212] @ 0x8a4 │ │ │ │ lsls r3, r3, #4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ @@ -272402,19 +272409,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 33dcb4 │ │ │ │ + b.n 33d984 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (33d990 ) │ │ │ │ @@ -272431,22 +272438,22 @@ │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov.w sl, #0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ adds.w r9, r4, r5 │ │ │ │ adc.w r8, sl, sl │ │ │ │ @@ -272480,19 +272487,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 33dc18 │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #164] @ (33da54 ) │ │ │ │ @@ -272508,23 +272515,23 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r6, #7 │ │ │ │ mov.w r4, #0 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ str r4, [r3, #0] │ │ │ │ bls.n 33da3e │ │ │ │ @@ -272557,19 +272564,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33db40 │ │ │ │ + udf #218 @ 0xda │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [pc, #444] @ (33dc30 ) │ │ │ │ @@ -272580,15 +272587,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ movw r2, #18544 @ 0x4870 │ │ │ │ add.w ip, r0, r2 │ │ │ │ ldr r1, [r0, r2] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -272737,19 +272744,19 @@ │ │ │ │ mcr 0, 4, r0, cr0, cr6, {1} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rev r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - svc 180 @ 0xb4 │ │ │ │ + udf #28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #68 @ 0x44 │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #204] @ (33dd1c ) │ │ │ │ @@ -272761,15 +272768,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (33dd24 ) │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ ldr.w r3, [r3, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33dce2 │ │ │ │ add.w r2, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r2, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272814,34 +272821,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #48] @ (33dd28 ) │ │ │ │ movs r1, #16 │ │ │ │ adds r0, r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 874290 │ │ │ │ + bl 874100 │ │ │ │ ldrb.w r3, [r4, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33dcc8 │ │ │ │ ldr r2, [pc, #32] @ (33dd2c ) │ │ │ │ movs r1, #16 │ │ │ │ add.w r0, r5, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 874290 │ │ │ │ + bl 874100 │ │ │ │ b.n 33dcc8 │ │ │ │ nop │ │ │ │ - ble.n 33dcd4 │ │ │ │ + bgt.n 33dda4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #12 │ │ │ │ + movs r7, #116 @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #6 │ │ │ │ + movs r7, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (33de14 ) │ │ │ │ @@ -272853,15 +272860,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r8, r6, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r8, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #2964] @ 0xb94 │ │ │ │ cbz r3, 33dd9e │ │ │ │ ldrd r2, r1, [r3] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -272918,19 +272925,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bgt.n 33dde0 │ │ │ │ + blt.n 33deb0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #112 @ 0x70 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #232] @ (33df1c ) │ │ │ │ @@ -272943,15 +272950,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (33df24 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ cmp r3, ip │ │ │ │ it cc │ │ │ │ movcc r0, #2 │ │ │ │ bcc.n 33df0a │ │ │ │ @@ -273016,19 +273023,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - blt.n 33df08 │ │ │ │ + bge.n 33dfd8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #140 @ 0x8c │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #240] @ (33e02c ) │ │ │ │ @@ -273040,15 +273047,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 33df80 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ ldrb.w r2, [r3, #2882] @ 0xb42 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -273114,19 +273121,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bge.n 33e00c │ │ │ │ + bls.n 33e0dc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #132 @ 0x84 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #280] @ (33e164 ) │ │ │ │ @@ -273139,15 +273146,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (33e16c ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrh r6, [r5, #0] │ │ │ │ uxth r2, r6 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33e14c │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ @@ -273230,19 +273237,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bls.n 33e120 │ │ │ │ + bhi.n 33e1f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r1, [pc, #324] @ (33e2c8 ) │ │ │ │ @@ -273254,15 +273261,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (33e2d0 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e27c │ │ │ │ ldr.w r1, [r8, #2988] @ 0xbac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33e292 │ │ │ │ @@ -273366,25 +273373,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (33e2d8 ) │ │ │ │ ldr r0, [pc, #32] @ (33e2dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bhi.n 33e214 │ │ │ │ + bvc.n 33e2e4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #50 @ 0x32 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 33e3b8 │ │ │ │ + bpl.n 33e288 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r8, [pc, #320] @ 33e434 │ │ │ │ @@ -273397,15 +273404,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #296] @ (33e43c ) │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r5, #1] │ │ │ │ ldrb.w r2, [r7, #3180] @ 0xc6c │ │ │ │ cmp r2, r1 │ │ │ │ bls.n 33e408 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ sub.w ip, r2, r1 │ │ │ │ @@ -273491,23 +273498,23 @@ │ │ │ │ add.w r3, r8, #168 @ 0xa8 │ │ │ │ ldr r0, [pc, #28] @ (33e444 ) │ │ │ │ movw r2, #2705 @ 0xa91 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 33e49c │ │ │ │ + bpl.n 33e36c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r0, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #276] @ (33e570 ) │ │ │ │ @@ -273522,15 +273529,15 @@ │ │ │ │ add.w r3, r7, #1310720 @ 0x140000 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r6, #7 │ │ │ │ bls.n 33e53c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cbz r3, 33e4c8 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33e4aa │ │ │ │ @@ -273617,19 +273624,19 @@ │ │ │ │ movs r0, #2 │ │ │ │ b.n 33e496 │ │ │ │ movs r5, #12 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [r9, #10] │ │ │ │ str.w r5, [r8] │ │ │ │ b.n 33e496 │ │ │ │ - bpl.n 33e500 │ │ │ │ + bmi.n 33e5d0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + subs r6, r2, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + subs r0, r0, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r0, [pc, #308] @ (33e6c4 ) │ │ │ │ @@ -273652,24 +273659,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r1, r7 │ │ │ │ add.w r7, r6, #18560 @ 0x4880 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33e694 │ │ │ │ add.w r4, r6, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r4, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -273744,23 +273751,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #672 @ (adr r6, 33e968 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 33e5ec │ │ │ │ + bcs.n 33e6bc │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #4 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r5, pc, #648 @ (adr r5, 33e968 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -273769,44 +273776,44 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e792 │ │ │ │ ldr r7, [pc, #232] @ (33e7f8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #232] @ (33e7fc ) │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r1, r5, #2996 @ 0xbb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e7be │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cbnz r3, 33e792 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ ldrh r1, [r6, #18] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ add r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi.n 33e7a8 │ │ │ │ add.w r1, r7, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e7d4 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 33e7a8 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #4 │ │ │ │ @@ -273851,29 +273858,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r7, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e792 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi.n 33e7a8 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #13 │ │ │ │ addw r1, r5, #3026 @ 0xbd2 │ │ │ │ b.n 33e766 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + adds r4, r7, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 33e830 │ │ │ │ + bne.n 33e700 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r6, r7, #6 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #520] @ (33ea1c ) │ │ │ │ @@ -273887,15 +273894,15 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r0, [sp, #16] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r6, [r9] │ │ │ │ ldr.w r7, [r9, #4] │ │ │ │ ands.w r3, r6, #63 @ 0x3f │ │ │ │ bne.w 33e9e8 │ │ │ │ add.w r1, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r4, [r1, #2964] @ 0xb94 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -274055,25 +274062,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33ea30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 33ea48 │ │ │ │ + beq.n 33eb18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + subs r0, r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + subs r6, r1, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 33ea68 │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + subs r4, r7, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r8, [pc, #532] @ 33ec5c │ │ │ │ @@ -274086,15 +274093,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #508] @ (33ec64 ) │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r2, [r4, #3] │ │ │ │ ldrb.w r3, [r6, #3180] @ 0xc6c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 33ec30 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ @@ -274240,23 +274247,23 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (33ec6c ) │ │ │ │ movw r2, #3369 @ 0xd29 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + adds r2, r3, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r7, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r5, [pc, #464] @ (33ee54 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -274279,15 +274286,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28d5b4 │ │ │ │ ldrb r5, [r4, #0] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ @@ -274304,15 +274311,15 @@ │ │ │ │ bne.w 33ee1c │ │ │ │ add.w r1, r2, #3200 @ 0xc80 │ │ │ │ addw r3, r2, #3208 @ 0xc88 │ │ │ │ ldr.w r2, [r2, #3224] @ 0xc98 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.w 33ee10 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ negs r0, r0 │ │ │ │ and.w r0, r0, #31 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -274359,24 +274366,24 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #3224] @ 0xc98 │ │ │ │ blx 28ba8c │ │ │ │ add.w r1, r5, #3200 @ 0xc80 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 28b91c │ │ │ │ mov r1, r8 │ │ │ │ str.w r0, [r5, #3224] @ 0xc98 │ │ │ │ movw r2, #3458 @ 0xd82 │ │ │ │ mov r0, r9 │ │ │ │ - bl 879278 │ │ │ │ + bl 8790e8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r0, r6, #15424 @ 0x3c40 │ │ │ │ str.w r2, [r5, #3212] @ 0xc8c │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r3, [r5, #3208] @ 0xc88 │ │ │ │ bl 33c22c │ │ │ │ @@ -274398,15 +274405,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 3420a8 │ │ │ │ cbnz r0, 33ee46 │ │ │ │ movs r0, #0 │ │ │ │ b.n 33ee1e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 87d788 │ │ │ │ + bl 87d5f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33ed22 │ │ │ │ movs r0, #3 │ │ │ │ ldr r2, [pc, #88] @ (33ee78 ) │ │ │ │ ldr r3, [pc, #60] @ (33ee60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -274426,29 +274433,29 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 342338 │ │ │ │ b.n 33ee0c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + asrs r6, r2, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + asrs r0, r1, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + asrs r6, r5, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -274465,23 +274472,23 @@ │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r6, #18432 @ 0x4800 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r6, #3948544 @ 0x3c4000 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldrd ip, lr, [r7, #104] @ 0x68 │ │ │ │ adds.w r8, r2, #64 @ 0x40 │ │ │ │ ldr.w r0, [r1, #3144] @ 0xc48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -274633,19 +274640,19 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr.w r3, [r1, #2968] @ 0xb98 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r1, #2968] @ 0xb98 │ │ │ │ ldrd r0, r4, [r5] │ │ │ │ b.n 33efa4 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r3, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #644] @ (33f330 ) │ │ │ │ @@ -274659,15 +274666,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr.w fp, [pc, #624] @ 33f33c │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r4, [r8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r9, [r8, #4] │ │ │ │ lsls r2, r4, #26 │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.w 33f2b2 │ │ │ │ @@ -274807,25 +274814,25 @@ │ │ │ │ strd r8, r8, [r4, #20] │ │ │ │ blx 28ba8c │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 33f1fe │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a87b0 │ │ │ │ + bl 8a8620 │ │ │ │ vldr d5, [pc, #168] @ 33f328 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmov.f64 d6, #112 @ 0x3f800000 1.0 │ │ │ │ vmul.f64 d7, d7, d5 │ │ │ │ vcmpe.f64 d6, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite le │ │ │ │ vmovle r0, r1, d7 │ │ │ │ vmovgt r0, r1, d6 │ │ │ │ - bl 8a8c50 │ │ │ │ + bl 8a8ac0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r2, #24] │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [r2, #0] │ │ │ │ add sp, #28 │ │ │ │ @@ -274861,32 +274868,32 @@ │ │ │ │ str r1, [r0, #24] │ │ │ │ ldr.w r1, [fp, #2968] @ 0xb98 │ │ │ │ adds r1, #1 │ │ │ │ str.w r1, [fp, #2968] @ 0xb98 │ │ │ │ b.n 33f228 │ │ │ │ ldr r0, [pc, #40] @ (33f344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 33f146 │ │ │ │ nop.w │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33f310 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r3, #16 │ │ │ │ + asrs r6, r0, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r2, #31 │ │ │ │ bls.w 33f47e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -274895,31 +274902,31 @@ │ │ │ │ ldr r1, [pc, #532] @ (33f578 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r4, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f436 │ │ │ │ ldr r3, [pc, #508] @ (33f57c ) │ │ │ │ ldr r2, [pc, #512] @ (33f580 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r4, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r0, r4, #2996 @ 0xbb4 │ │ │ │ addw r8, r4, #2996 @ 0xbb4 │ │ │ │ - bl 883538 │ │ │ │ + bl 8833a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f48c │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ strb.w r3, [r4, #3013] @ 0xbc5 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and.w r3, r3, #7 │ │ │ │ @@ -274939,15 +274946,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33f46c │ │ │ │ ldr r3, [pc, #412] @ (33f584 ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add.w r1, r3, #16 │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cbz r0, 33f44c │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33f436 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ @@ -274977,15 +274984,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f436 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33f436 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -275003,15 +275010,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33f3a6 │ │ │ │ movs r0, #27 │ │ │ │ b.n 33f438 │ │ │ │ ldrh.w r3, [r4, #3021] @ 0xbcd │ │ │ │ ldrb.w r2, [r4, #3024] @ 0xbd0 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ @@ -275029,21 +275036,21 @@ │ │ │ │ str.w r3, [r4, #2996] @ 0xbb4 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8, #4] │ │ │ │ add.w r1, r2, #16 │ │ │ │ str.w r3, [r8, #8] │ │ │ │ str.w r3, [r8, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ mov r6, r0 │ │ │ │ cbnz r0, 33f504 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r2, #32 │ │ │ │ - bl 88356c │ │ │ │ + bl 8833dc │ │ │ │ cbnz r0, 33f566 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3012] @ 0xbc4 │ │ │ │ str.w r3, [r4, #3016] @ 0xbc8 │ │ │ │ b.n 33f432 │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -275076,23 +275083,23 @@ │ │ │ │ b.n 33f4c4 │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #3039 @ 0xbdf │ │ │ │ blx 28d5b4 │ │ │ │ b.n 33f4f8 │ │ │ │ nop │ │ │ │ - asrs r4, r4, #5 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + lsrs r2, r7, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r6} │ │ │ │ + stmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #252] @ 33f69c │ │ │ │ @@ -275101,40 +275108,40 @@ │ │ │ │ ldr r6, [pc, #252] @ (33f6a4 ) │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r6, #284 @ 0x11c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrh.w r3, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r4, #0] │ │ │ │ ldr r1, [pc, #212] @ (33f6a8 ) │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ strh r3, [r4, #2] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 33f642 │ │ │ │ ldr r2, [pc, #196] @ (33f6ac ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr.w r3, [r0, #1792] @ 0x700 │ │ │ │ ldr.w r2, [r0, #1796] @ 0x704 │ │ │ │ str r2, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -275156,60 +275163,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r9, [pc, #108] @ 33f6b0 │ │ │ │ mov r0, r3 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f610 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #72] @ (33f6b4 ) │ │ │ │ mov r7, r0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #1784] @ 0x6f8 │ │ │ │ ldr.w r1, [r0, #1788] @ 0x6fc │ │ │ │ movs r2, #3 │ │ │ │ str r1, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #44] @ 0x2c │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #46] @ 0x2e │ │ │ │ strh r3, [r4, #6] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b.n 33f610 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #192] @ (33f760 ) │ │ │ │ + ldr r4, [pc, #608] @ (33f900 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 88 @ 0x58 │ │ │ │ + ble.n 33f624 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + lsrs r0, r4, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bx r9 │ │ │ │ + cmp sl, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r5, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r5, #25 │ │ │ │ + lsrs r0, r2, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [pc, #924] @ (33fa68 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -275222,19 +275229,19 @@ │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ movw r2, #3965 @ 0xf7d │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ mov r7, r1 │ │ │ │ ldrd ip, r2, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds.w lr, r1, r2 │ │ │ │ adc.w r0, ip, r3 │ │ │ │ @@ -275256,15 +275263,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #824] @ (33fa7c ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r3, [r5, #2988] @ 0xbac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33fa5e │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ adds r2, #1 │ │ │ │ @@ -275287,24 +275294,24 @@ │ │ │ │ ldr r1, [pc, #756] @ (33fa88 ) │ │ │ │ add.w r0, r5, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r2, [pc, #740] @ (33fa8c ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #740] @ (33fa90 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 44041c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275323,30 +275330,30 @@ │ │ │ │ mov.w r0, ip, lsl #5 │ │ │ │ mov.w r9, r1, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w r9, r9, ip, lsr #27 │ │ │ │ adc.w r1, r1, r9 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, lr, r1 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ adds.w r2, r6, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq.n 33f786 │ │ │ │ ldr r1, [pc, #616] @ (33fa94 ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #4028 @ 0xfbc │ │ │ │ add r1, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ ldrb.w r3, [r4, #70] @ 0x46 │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 33fa56 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33fa4a │ │ │ │ ldrb.w r2, [r4, #71] @ 0x47 │ │ │ │ movs r3, #1 │ │ │ │ @@ -275362,15 +275369,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #556] @ (33faa0 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w sl, [r3, #3952] @ 0xf70 │ │ │ │ ldr.w lr, [sl] │ │ │ │ cmp.w lr, #0 │ │ │ │ ble.n 33f992 │ │ │ │ @@ -275474,15 +275481,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #252] @ (33faac ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33f9e4 │ │ │ │ bl 547f0c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33f9e4 │ │ │ │ bl 5300c4 │ │ │ │ @@ -275540,56 +275547,56 @@ │ │ │ │ b.n 33f76a │ │ │ │ bl 3b7dcc │ │ │ │ b.n 33f77a │ │ │ │ str r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r6, #20 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #168] @ (33fb38 ) │ │ │ │ + ldr r2, [pc, #584] @ (33fcd8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 33fb38 │ │ │ │ + blt.n 33fa08 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r4, #17 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + bkpt 0x00e8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033fab0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87e23c │ │ │ │ + bl 87e0ac │ │ │ │ cmp r4, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -275701,15 +275708,15 @@ │ │ │ │ ldr.w r4, [r7, #3184] @ 0xc70 │ │ │ │ ldr.w r1, [r7, #3188] @ 0xc74 │ │ │ │ adds r4, r4, r0 │ │ │ │ ldr.w r0, [r7, #3204] @ 0xc84 │ │ │ │ adc.w r1, r1, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ sbc.w r1, r1, r6 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 28b91c │ │ │ │ ldr.w r1, [r8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -275724,47 +275731,47 @@ │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr.w r3, [fp, #3188] @ 0xc74 │ │ │ │ sbc.w r5, r5, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r0, r7 │ │ │ │ orrs r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ bne.n 33fce0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r0, r4 │ │ │ │ orrs.w ip, r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ bne.n 33fce0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ adds r5, r0, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e23c │ │ │ │ + bl 87e0ac │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bhi.n 33fce0 │ │ │ │ - bl 87da18 │ │ │ │ + bl 87d888 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r3, sl │ │ │ │ bls.n 33fcfe │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mla r3, r3, sl, r9 │ │ │ │ @@ -275818,15 +275825,15 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ ldr r5, [pc, #296] @ (33fe7c ) │ │ │ │ and.w r3, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33fd94 │ │ │ │ ldr r3, [pc, #288] @ (33fe80 ) │ │ │ │ @@ -275926,34 +275933,34 @@ │ │ │ │ add.w r2, r4, #32 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #1 │ │ │ │ bl 342394 │ │ │ │ b.n 33fe30 │ │ │ │ ldr r0, [pc, #44] @ (33fe88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 33fd68 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - pop {r1, pc} │ │ │ │ + cbnz r2, 33feca │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r0, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r4, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - lsrs r4, r0, #1 │ │ │ │ + lsls r4, r5, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #336] @ (33fff0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -275974,15 +275981,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #308] @ (340000 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r7, #4] │ │ │ │ bls.n 33ff28 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -276083,23 +276090,23 @@ │ │ │ │ str.w r3, [r9, #3172] @ 0xc64 │ │ │ │ add r3, r1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str.w r3, [r9, #3168] @ 0xc60 │ │ │ │ b.n 33fefe │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 340054 │ │ │ │ + cbnz r6, 34002e │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r6, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r4, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -276115,15 +276122,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #520] @ (340240 ) │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r5, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 340058 │ │ │ │ ldr r3, [pc, #504] @ (340244 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -276207,15 +276214,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #276] @ (340248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 340052 │ │ │ │ mov.w fp, #29 │ │ │ │ mov r0, fp │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -276302,25 +276309,25 @@ │ │ │ │ b.n 340114 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 340114 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r3, #8] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ - rev r4, r1 │ │ │ │ + @ instruction: 0xb874 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #18 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r2, [r0, #32] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0034024c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -276521,15 +276528,15 @@ │ │ │ │ ldr r1, [pc, #556] @ (340674 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #7 │ │ │ │ str r0, [sp, #8] │ │ │ │ bls.n 3404ac │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3405a0 │ │ │ │ mov.w sl, #24 │ │ │ │ @@ -276716,20 +276723,18 @@ │ │ │ │ bl 3b7658 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 340606 │ │ │ │ b.n 3405a4 │ │ │ │ bl 28e55c │ │ │ │ nop │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + push {r3, r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ + mrc2 0, 7, r0, cr10, cr7, {2} │ │ │ │ + mcr2 0, 7, r0, cr6, cr7, {2} │ │ │ │ │ │ │ │ 00340678 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -276763,26 +276768,26 @@ │ │ │ │ it ne │ │ │ │ movne r5, #6 │ │ │ │ bne.n 34073c │ │ │ │ ldr r1, [pc, #360] @ (340840 ) │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 34070a │ │ │ │ ldr r3, [pc, #348] @ (340844 ) │ │ │ │ ldr r2, [pc, #352] @ (340848 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 340796 │ │ │ │ mov r2, r8 │ │ │ │ add.w r8, r4, r7 │ │ │ │ @@ -276814,24 +276819,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ orrs r4, r7 │ │ │ │ strh r3, [r6, #10] │ │ │ │ movs r0, #1 │ │ │ │ strb r3, [r6, #14] │ │ │ │ strh r3, [r6, #12] │ │ │ │ strh r4, [r6, #8] │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r6, #16] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -276901,36 +276906,36 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 34082e │ │ │ │ movs r5, #3 │ │ │ │ b.n 34073c │ │ │ │ ldr r0, [pc, #76] @ (34087c ) │ │ │ │ orr.w r1, r4, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 34082a │ │ │ │ strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldc2l 0, cr0, [r4, #348]! @ 0x15c │ │ │ │ - cbz r4, 340898 │ │ │ │ + mrrc2 0, 5, r0, ip, cr7 │ │ │ │ + cbz r4, 340872 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stc2l 0, cr0, [sl, #348]! @ 0x15c │ │ │ │ + mrrc2 0, 5, r0, r2, cr7 │ │ │ │ ldmia r7, {r0, r1, r2, r3, r4, r5, r7} │ │ │ │ @ instruction: 0xffffccdd │ │ │ │ @ instruction: 0xffffd1ed │ │ │ │ vsra.u32 d29, d5, #1 │ │ │ │ @ instruction: 0xffffbe05 │ │ │ │ vaddl.u q15, d15, d29 │ │ │ │ vsli.32 , , #31 │ │ │ │ vqshlu.s64 d30, d1, #63 @ 0x3f │ │ │ │ vmlal.u , d15, d25[0] │ │ │ │ vcvt.f16.u16 , , #1 │ │ │ │ @ instruction: 0xffffbaf1 │ │ │ │ @ instruction: 0xffff5890 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 6, r0, cr4, cr7, {2} │ │ │ │ + stc2 0, cr0, [ip, #-348]! @ 0xfffffea4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #464] @ 340a64 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #464] @ (340a68 ) │ │ │ │ @@ -276966,29 +276971,29 @@ │ │ │ │ bne.n 3409aa │ │ │ │ add.w r3, r0, #1310720 @ 0x140000 │ │ │ │ ldr r1, [pc, #400] @ (340a70 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3409c2 │ │ │ │ ldr r3, [pc, #384] @ (340a74 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #384] @ (340a78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3409b4 │ │ │ │ add.w r0, r0, #2637824 @ 0x284000 │ │ │ │ add.w r0, r0, #2768 @ 0xad0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ ldrb r2, [r4, #11] │ │ │ │ @@ -277050,108 +277055,108 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 3409b8 │ │ │ │ movs r0, #2 │ │ │ │ b.n 340986 │ │ │ │ ldr r0, [pc, #200] @ (340a84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3409b4 │ │ │ │ ldr r1, [pc, #196] @ (340a88 ) │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3409b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r5, [pc, #180] @ (340a8c ) │ │ │ │ ldr r2, [pc, #180] @ (340a90 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w ip, r5, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #160] @ (340a94 ) │ │ │ │ ldr r1, [pc, #160] @ (340a98 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43f060 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3409b4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 44703c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3409b4 │ │ │ │ ldr r1, [pc, #112] @ (340a9c ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3409b4 │ │ │ │ ldr r3, [pc, #96] @ (340aa0 ) │ │ │ │ ldr r2, [pc, #100] @ (340aa4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ add.w r0, r0, #2656 @ 0xa60 │ │ │ │ b.n 340918 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r4, #28] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #28] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xfbec0057 │ │ │ │ - cbz r4, 340a84 │ │ │ │ + @ instruction: 0xfa540057 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfbda0057 │ │ │ │ + @ instruction: 0xfa420057 │ │ │ │ strh r2, [r6, #20] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [lr, #-348] @ 0xfffffea4 │ │ │ │ - stc2l 0, cr0, [r8], {87} @ 0x57 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + @ instruction: 0xfbc60057 │ │ │ │ + @ instruction: 0xfb300057 │ │ │ │ + add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfa9e0057 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + vst4.16 {d0-d3}, [r6 :64], r7 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfa940057 │ │ │ │ + ldr??.w r0, [ip, #87] @ 0x57 │ │ │ │ │ │ │ │ 00340aa8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -277173,18 +277178,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ str r7, [r4, #32] │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ movs r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #65 @ 0x41 │ │ │ │ blx 28d5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ @@ -277202,15 +277207,15 @@ │ │ │ │ 00340b34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ - bl 879080 │ │ │ │ + bl 878ef0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -277272,15 +277277,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #64] @ (340c44 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c428 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -277293,18 +277298,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 340aa8 │ │ │ │ ldr r1, [pc, #24] @ (340c48 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c428 │ │ │ │ b.n 340c16 │ │ │ │ - add r6, sp, #272 @ 0x110 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr.w r0, [ip, #87] @ 0x57 │ │ │ │ - str??.w r0, [r6, #87] @ 0x57 │ │ │ │ + @ instruction: 0xf7440057 │ │ │ │ + @ instruction: 0xf74e0057 │ │ │ │ sbcs r6, r7 │ │ │ │ lsls r7, r0, #3 │ │ │ │ sbcs r4, r2 │ │ │ │ lsls r7, r6, #2 │ │ │ │ │ │ │ │ 00340c4c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -277346,15 +277351,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, ip, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #64] @ (340d08 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c428 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -277367,18 +277372,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 340aa8 │ │ │ │ ldr r1, [pc, #24] @ (340d0c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c428 │ │ │ │ b.n 340cda │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb.w r0, [lr, r7, lsl #1] │ │ │ │ - strh.w r0, [r6, r7, lsl #1] │ │ │ │ + @ instruction: 0xf6860057 │ │ │ │ + @ instruction: 0xf68e0057 │ │ │ │ lsrs r2, r7 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsrs r0, r2 │ │ │ │ lsls r7, r2, #2 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r1, #752] @ 0x2f0 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -277389,15 +277394,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add.w r2, r3, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 829df0 │ │ │ │ + b.w 829c60 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277413,15 +277418,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 829df0 │ │ │ │ + bl 829c60 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 340e16 │ │ │ │ ldr r3, [pc, #368] @ (340ef0 ) │ │ │ │ mov r7, sl │ │ │ │ ldr.w sl, [pc, #368] @ 340ef4 │ │ │ │ add sl, pc │ │ │ │ @@ -277441,24 +277446,24 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r7, #4] │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #320] @ (340efc ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #320] @ (340f00 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r6, [r0, #752] @ 0x2f0 │ │ │ │ mov fp, r0 │ │ │ │ ldrb.w r0, [r0, #836] @ 0x344 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cbz r1, 340dee │ │ │ │ adds r0, #1 │ │ │ │ uxtb r2, r0 │ │ │ │ @@ -277471,15 +277476,15 @@ │ │ │ │ bne.n 340dde │ │ │ │ mov r1, r9 │ │ │ │ bl 33b684 │ │ │ │ strb.w r0, [fp, #837] @ 0x345 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cbz r2, 340e40 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 340da8 │ │ │ │ ldrd r4, r3, [sp, #20] │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [pc, #236] @ (340f04 ) │ │ │ │ @@ -277527,19 +277532,19 @@ │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (340f08 ) │ │ │ │ ldr r2, [pc, #120] @ (340f0c ) │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 3399a8 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 340e06 │ │ │ │ mov r2, r9 │ │ │ │ ldrd r0, r1, [r5, #16] │ │ │ │ bl 33b834 │ │ │ │ strb.w r0, [fp, #838] @ 0x346 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -277551,44 +277556,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (340f18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 340dfe │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #27] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #27] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #176] @ (340fa4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + add r4, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r5, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #72 @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r2, [r4, #24] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r4, #204 @ 0xcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc2 0, cr0, [sl, #-348]! @ 0xfffffea4 │ │ │ │ - stc2 0, cr0, [r0, #-348]! @ 0xfffffea4 │ │ │ │ + @ instruction: 0xfba20057 │ │ │ │ + @ instruction: 0xfb880057 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #96] @ 340f90 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -277600,15 +277605,15 @@ │ │ │ │ ldr.w ip, [pc, #80] @ 340f94 │ │ │ │ add.w r2, sp, #3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 86a118 │ │ │ │ + bl 869f88 │ │ │ │ cbz r0, 340f66 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb r3, [r4, #0] │ │ │ │ ldr r2, [pc, #48] @ (340f98 ) │ │ │ │ ldr r3, [pc, #40] @ (340f94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277647,15 +277652,15 @@ │ │ │ │ strb.w ip, [sp, #3] │ │ │ │ ldr.w ip, [pc, #68] @ 34100c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 86a118 │ │ │ │ + bl 869f88 │ │ │ │ ldr r2, [pc, #48] @ (341010 ) │ │ │ │ ldr r3, [pc, #40] @ (34100c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -277674,15 +277679,15 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #17] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (34101c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r5, #174 @ 0xae │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 341074 │ │ │ │ @@ -277691,15 +277696,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (34107c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (341080 ) │ │ │ │ ldr r3, [pc, #52] @ (341084 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -277709,45 +277714,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbf60057 │ │ │ │ + @ instruction: 0xfa5e0057 │ │ │ │ lsls r5, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (3410c0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 3410ae │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ blx 28dccc │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #296] @ 0x128 │ │ │ │ @@ -277791,19 +277796,19 @@ │ │ │ │ and.w r0, r8, #15 │ │ │ │ ubfx r8, r8, #4, #4 │ │ │ │ bl 33b230 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r2, r2, r8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 341190 │ │ │ │ add.w r7, r6, r7, lsl #2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ lsrs r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -277834,15 +277839,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (341218 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #76] @ (34121c ) │ │ │ │ vldr d7, [r0, #760] @ 0x2f8 │ │ │ │ add.w r5, r0, #840 @ 0x348 │ │ │ │ ldr r1, [pc, #68] @ (341220 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ @@ -277856,81 +277861,81 @@ │ │ │ │ ldr r2, [pc, #48] @ (341224 ) │ │ │ │ ldr r1, [pc, #48] @ (341228 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 33965c │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r1, #222 @ 0xde │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r3, #234 @ 0xea │ │ │ │ lsls r7, r2, #3 │ │ │ │ - @ instruction: 0xfa7a0057 │ │ │ │ - cmp r2, #232 @ 0xe8 │ │ │ │ + str??.w r0, [r2, #87] @ 0x57 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #252 @ 0xfc │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (341290 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 34127c │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #68] @ (341294 ) │ │ │ │ ldr r4, [pc, #72] @ (341298 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #60] @ (34129c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #60] @ (3412a0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [r5, #1008] @ 0x3f0 │ │ │ │ bl 3393a8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r3, #16 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r7, pc, #488 @ (adr r7, 341484 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r0, #248 @ 0xf8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #232] @ (3413a0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -277941,26 +277946,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341370 │ │ │ │ ldr r4, [pc, #208] @ (3413ac ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #208] @ (3413b0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #836] @ 0x344 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341370 │ │ │ │ ldr.w r8, [pc, #188] @ 3413b4 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r6, [pc, #184] @ (3413b8 ) │ │ │ │ @@ -277972,25 +277977,25 @@ │ │ │ │ b.n 34132e │ │ │ │ ldr r2, [pc, #168] @ (3413bc ) │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r0, [r7, #4]! │ │ │ │ ldrb.w r3, [r5, #836] @ 0x344 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 341370 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r9, [sp, #11] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 7363fc │ │ │ │ + bl 73626c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 341310 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [pc, #112] @ (3413c0 ) │ │ │ │ ldr r2, [pc, #112] @ (3413c4 ) │ │ │ │ ldr.w r4, [r1, r4, lsl #2] │ │ │ │ @@ -277998,15 +278003,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (3413c8 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 341372 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #88] @ (3413cc ) │ │ │ │ ldr r3, [pc, #44] @ (3413a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -278024,30 +278029,30 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #6] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r6, pc, #960 @ (adr r6, 341770 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r6, pc, #816 @ (adr r6, 3416e8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r0, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r6, pc, #488 @ (adr r6, 3415ac ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb.w r0, [lr, r7, lsl #1] │ │ │ │ - ldrb.w r0, [r4, #87] @ 0x57 │ │ │ │ + @ instruction: 0xf7860057 │ │ │ │ + @ instruction: 0xf6fc0057 │ │ │ │ ldrb r6, [r0, #3] │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -278069,30 +278074,30 @@ │ │ │ │ adds r5, r2, r1 │ │ │ │ adc.w r6, r6, r3 │ │ │ │ bl 33b230 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ ldrb.w r2, [r4, #836] @ 0x344 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ ldr r2, [pc, #360] @ (34159c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r3, #1780] @ 0x6f4 │ │ │ │ ldr r3, [pc, #352] @ (3415a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34152a │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34152a │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ @@ -278112,41 +278117,41 @@ │ │ │ │ add r9, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r8, r7, #128 @ 0x80 │ │ │ │ str.w r8, [sp] │ │ │ │ mov sl, r2 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 44703c │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 34152a │ │ │ │ ldr r3, [pc, #272] @ (3415b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34152c │ │ │ │ ldr r1, [pc, #256] @ (3415b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 34152a │ │ │ │ ldr r2, [pc, #244] @ (3415b8 ) │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 451728 │ │ │ │ cbz r0, 34152a │ │ │ │ add.w r0, r0, #4416 @ 0x1140 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ adds r0, #16 │ │ │ │ @@ -278154,30 +278159,30 @@ │ │ │ │ bl 3410c4 │ │ │ │ cbz r0, 34152a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43f060 │ │ │ │ cbz r0, 34152a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 44703c │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cbz r4, 34152a │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbnz r0, 34152c │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [pc, #140] @ (3415bc ) │ │ │ │ ldr r3, [pc, #100] @ (341594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -278213,29 +278218,29 @@ │ │ │ │ bne.w 341474 │ │ │ │ b.n 34152a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, pc, #160 @ (adr r7, 341644 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 3417e4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, pc, #928 @ (adr r6, 34194c ) │ │ │ │ + add r5, pc, #320 @ (adr r5, 3416ec ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #56 @ 0x38 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bic.w r0, sl, #87 @ 0x57 │ │ │ │ - rsbs r0, ip, #87 @ 0x57 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + mrc 0, 4, r0, cr2, cr7, {2} │ │ │ │ + orr.w r0, r4, #87 @ 0x57 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ strb r4, [r1, #28] │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -278296,21 +278301,21 @@ │ │ │ │ 00341670 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #16] @ (341698 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7339c4 │ │ │ │ + b.w 733834 │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ │ │ │ │ 0034169c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -278326,53 +278331,53 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #80] @ (341714 ) │ │ │ │ ldr r1, [pc, #84] @ (341718 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ ldr r2, [pc, #76] @ (34171c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 737028 │ │ │ │ + bl 736e98 │ │ │ │ ldr r1, [pc, #68] @ (341720 ) │ │ │ │ ldr r0, [pc, #68] @ (341724 ) │ │ │ │ ldr r3, [pc, #72] @ (341728 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #72] @ (34172c ) │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ ldr r2, [pc, #52] @ (341730 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 737028 │ │ │ │ + b.w 736e98 │ │ │ │ nop │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ - rsbs r0, lr, #14090240 @ 0xd70000 │ │ │ │ + orr.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rsbs r0, r0, #14090240 @ 0xd70000 │ │ │ │ - movs r6, #112 @ 0x70 │ │ │ │ + bics.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ + movs r4, #216 @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 193726 │ │ │ │ bl 17d72a │ │ │ │ - @ instruction: 0xf5e60057 │ │ │ │ - @ instruction: 0xf5ee0057 │ │ │ │ + orr.w r0, lr, #14090240 @ 0xd70000 │ │ │ │ + orrs.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ │ │ │ │ 00341734 : │ │ │ │ cbz r0, 341780 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -278414,27 +278419,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (3417c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #840 @ (adr r3, 341b08 ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 3418a8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - sbcs.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ - orrs.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ + @ instruction: 0xf3e00057 │ │ │ │ + @ instruction: 0xf2be0057 │ │ │ │ │ │ │ │ 003417c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (341824 ) │ │ │ │ @@ -278443,19 +278448,19 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #56] @ (34182c ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 7339c4 │ │ │ │ + bl 733834 │ │ │ │ ldr r2, [pc, #52] @ (341830 ) │ │ │ │ ldr r3, [pc, #40] @ (341828 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -278479,20 +278484,20 @@ │ │ │ │ bl 3b836 │ │ │ │ │ │ │ │ 00341838 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #12] @ (341858 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ - b.w 7339c4 │ │ │ │ + b.w 733834 │ │ │ │ ldr??.w pc, [r9, #4095] @ 0xfff │ │ │ │ │ │ │ │ 0034185c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -278506,19 +278511,19 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7357dc │ │ │ │ + bl 73564c │ │ │ │ ldr r1, [pc, #152] @ (341928 ) │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ - bl 7339c4 │ │ │ │ + bl 733834 │ │ │ │ ldr r1, [pc, #144] @ (34192c ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28cb90 │ │ │ │ cbz r0, 3418ec │ │ │ │ ldr.w fp, [pc, #136] @ 341930 │ │ │ │ @@ -278531,15 +278536,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrd r3, r2, [r0, #760] @ 0x2f8 │ │ │ │ adds r3, r4, r3 │ │ │ │ adc.w r2, r6, r2 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs.w r1, r8, r2 │ │ │ │ ittt cs │ │ │ │ strdcs r4, r6, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -278571,19 +278576,19 @@ │ │ │ │ nop │ │ │ │ strb r4, [r0, #15] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl 33592a │ │ │ │ bl fffb192e <__bss_end__@@Base+0xfec9da9a> │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #154 @ 0x9a │ │ │ │ + movs r3, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, pc, #696 @ (adr r2, 341bf4 ) │ │ │ │ + add r1, pc, #88 @ (adr r1, 341994 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ strb r0, [r1, #13] │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -278688,50 +278693,50 @@ │ │ │ │ ldr r1, [pc, #72] @ (341a8c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r4 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 341a16 │ │ │ │ ldr r3, [pc, #56] @ (341a90 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #56] @ (341a94 ) │ │ │ │ mov r7, r5 │ │ │ │ ldr r1, [pc, #56] @ (341a98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 341a16 │ │ │ │ ldr r3, [pc, #40] @ (341a9c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (341aa0 ) │ │ │ │ ldr r0, [pc, #44] @ (341aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #856 @ (adr r1, 341de0 ) │ │ │ │ + add r0, pc, #248 @ (adr r0, 341b80 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ssat r0, #24, r0, asr #1 │ │ │ │ - @ instruction: 0xf2f00057 │ │ │ │ - add r1, pc, #744 @ (adr r1, 341d7c ) │ │ │ │ + @ instruction: 0xf1880057 │ │ │ │ + adcs.w r0, r8, #87 @ 0x57 │ │ │ │ + add r0, pc, #136 @ (adr r0, 341b1c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ssat r0, #24, r4, asr #1 │ │ │ │ - @ instruction: 0xf2d20057 │ │ │ │ - add r1, pc, #640 @ (adr r1, 341d20 ) │ │ │ │ + @ instruction: 0xf18c0057 │ │ │ │ + @ instruction: 0xf13a0057 │ │ │ │ + add r0, pc, #32 @ (adr r0, 341ac0 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf2be0057 │ │ │ │ - @ instruction: 0xf2d00057 │ │ │ │ + @ instruction: 0xf1260057 │ │ │ │ + @ instruction: 0xf1380057 │ │ │ │ │ │ │ │ 00341aa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #772] @ (341dc0 ) │ │ │ │ @@ -278925,15 +278930,15 @@ │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ ldr r1, [pc, #388] @ (341e10 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ blx 28ba8c │ │ │ │ movs r0, #0 │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #364] @ (341e14 ) │ │ │ │ ldr r3, [pc, #280] @ (341dc4 ) │ │ │ │ @@ -278959,15 +278964,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 341c9c │ │ │ │ ldr r3, [pc, #308] @ (341e24 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #308] @ (341e28 ) │ │ │ │ ldr r1, [pc, #308] @ (341e2c ) │ │ │ │ add r3, pc │ │ │ │ @@ -278983,38 +278988,38 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #296] @ (341e38 ) │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28c090 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 341c9c │ │ │ │ ldr r0, [pc, #276] @ (341e3c ) │ │ │ │ ldr.w r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b.n 341bce │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #260] @ (341e40 ) │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #256] @ (341e44 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #256] @ (341e48 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldrh r3, [r7, #2] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 341b46 │ │ │ │ ldr r3, [pc, #240] @ (341e4c ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #240] @ (341e50 ) │ │ │ │ ldr r0, [pc, #240] @ (341e54 ) │ │ │ │ @@ -279060,79 +279065,79 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r7, #5] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #160 @ (adr r0, 341e6c ) │ │ │ │ + ldr r6, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adc.w r0, r6, #87 @ 0x57 │ │ │ │ - subw r0, sl, #87 @ 0x57 │ │ │ │ - add r0, pc, #64 @ (adr r0, 341e18 ) │ │ │ │ + vshr.s32 q0, , #18 │ │ │ │ + adds.w r0, r2, #87 @ 0x57 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf12e0057 │ │ │ │ - @ instruction: 0xf2720057 │ │ │ │ - ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ + vshr.s16 q0, , #10 │ │ │ │ + @ instruction: 0xf0da0057 │ │ │ │ + ldr r6, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds.w r0, r6, #87 @ 0x57 │ │ │ │ - @ instruction: 0xf2360057 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + vqadd.s64 q8, q7, │ │ │ │ + eors.w r0, lr, #87 @ 0x57 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf0fe0057 │ │ │ │ - @ instruction: 0xf1fa0057 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + vqadd.s32 q8, q3, │ │ │ │ + orn r0, r2, #87 @ 0x57 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf0e40057 │ │ │ │ - subs.w r0, ip, #87 @ 0x57 │ │ │ │ + vqadd.s8 q8, q6, │ │ │ │ + bic.w r0, r4, #87 @ 0x57 │ │ │ │ ldr r2, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf1380057 │ │ │ │ - @ instruction: 0xf0a60057 │ │ │ │ + vshr.s32 q0, , #32 │ │ │ │ + vqadd.s8 q0, q7, │ │ │ │ ldr r2, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add.w r0, r2, #87 @ 0x57 │ │ │ │ - orrs.w r0, ip, #87 @ 0x57 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + vqadd.s32 q8, q5, │ │ │ │ + mcr 0, 6, r0, cr4, cr7, {2} │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf0e40057 │ │ │ │ - bics.w r0, lr, #87 @ 0x57 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + vqadd.s8 q8, q6, │ │ │ │ + mcr 0, 5, r0, cr6, cr7, {2} │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - eors.w r0, ip, #87 @ 0x57 │ │ │ │ - bic.w r0, r2, #87 @ 0x57 │ │ │ │ - @ instruction: 0xf2280057 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + vqadd.s8 q0, q2, │ │ │ │ + mcr 0, 4, r0, cr10, cr7, {2} │ │ │ │ + eors.w r0, r0, #87 @ 0x57 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.s32 q8, , #16 │ │ │ │ - @ instruction: 0xf1e60057 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + mrc 0, 2, r0, cr8, cr7, {2} │ │ │ │ + orr.w r0, lr, #87 @ 0x57 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.s16 q8, , #12 │ │ │ │ - eors.w r0, r8, #87 @ 0x57 │ │ │ │ - ldr r6, [sp, #648] @ 0x288 │ │ │ │ + mrc 0, 1, r0, cr12, cr7, {2} │ │ │ │ + vqadd.s8 q0, q0, │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vmov.i32 q8, #7 @ 0x00000007 │ │ │ │ - rsb r0, r8, #87 @ 0x57 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + mcr 0, 1, r0, cr8, cr7, {2} │ │ │ │ + bics.w r0, r0, #87 @ 0x57 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.s32 q0, , #20 │ │ │ │ - @ instruction: 0xf1340057 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + mrc 0, 0, r0, cr4, cr7, {2} │ │ │ │ + vshr.s16 q0, , #4 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.s16 q0, , #8 │ │ │ │ - adc.w r0, r8, #87 @ 0x57 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + mcr 0, 0, r0, cr0, cr7, {2} │ │ │ │ + vshr.s32 q0, , #16 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vmov.i32 q0, #71 @ 0x00000047 │ │ │ │ - bics.w r0, ip, #87 @ 0x57 │ │ │ │ + stcl 0, cr0, [ip, #348]! @ 0x15c │ │ │ │ + mcr 0, 5, r0, cr4, cr7, {2} │ │ │ │ │ │ │ │ 00341e88 : │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #1200] @ 0x4b0 │ │ │ │ cbnz r3, 341e9e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -279163,17 +279168,17 @@ │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (341ef4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 879278 │ │ │ │ + b.w 8790e8 │ │ │ │ nop │ │ │ │ - strb r0, [r5, #24] │ │ │ │ + strb r0, [r2, #18] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (341f0c ) │ │ │ │ ldr r2, [pc, #20] @ (341f10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (341f14 ) │ │ │ │ @@ -279181,15 +279186,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -279304,15 +279309,15 @@ │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [r4, #-32] │ │ │ │ adds r5, #1 │ │ │ │ strd r6, r7, [r4, #-24] │ │ │ │ strd r6, r7, [r4, #-16] │ │ │ │ strb.w fp, [r4, #-8] │ │ │ │ - bl 879044 │ │ │ │ + bl 878eb4 │ │ │ │ mov r3, r4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ cmp r5, sl │ │ │ │ str.w fp, [r3, #28]! │ │ │ │ str.w r3, [r4, #-40] │ │ │ │ bne.n 342060 │ │ │ │ ldr.w r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -279708,23 +279713,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r1, #8] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r5, #3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3424c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cmp r1, #106 @ 0x6a │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279733,25 +279738,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (342554 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #104] @ (342558 ) │ │ │ │ ldr r1, [pc, #104] @ (34255c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #88] @ (342560 ) │ │ │ │ ldr r2, [pc, #92] @ (342564 ) │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #88] @ (342568 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ @@ -279762,37 +279767,37 @@ │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ movw r2, #6629 @ 0x19e5 │ │ │ │ movt r2, #41251 @ 0xa123 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #52] @ (342570 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r4, #3 │ │ │ │ + adds r2, r1, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa7ffff │ │ │ │ - orrs.w r0, sl, r7, lsr #1 │ │ │ │ + @ instruction: 0xe8c20057 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -279803,25 +279808,25 @@ │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #40] @ (3425b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33c130 │ │ │ │ nop │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + ble.n 34250c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + ble.n 34254c │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #312] @ (342708 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -279838,28 +279843,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3426ec │ │ │ │ ldr r2, [pc, #276] @ (34271c ) │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #272] @ (342720 ) │ │ │ │ add.w r7, r5, #15232 @ 0x3b80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 44afb8 │ │ │ │ add.w r3, r5, #12288 @ 0x3000 │ │ │ │ add.w r2, r8, #17920 @ 0x4600 │ │ │ │ add.w r8, r5, #16384 @ 0x4000 │ │ │ │ @@ -279898,22 +279903,22 @@ │ │ │ │ add r2, pc │ │ │ │ ldr.w r7, [r8, #2352] @ 0x930 │ │ │ │ add r6, pc │ │ │ │ add.w r8, r4, #84 @ 0x54 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 340b94 │ │ │ │ ldr r2, [pc, #104] @ (34272c ) │ │ │ │ ldr r3, [pc, #76] @ (342714 ) │ │ │ │ @@ -279936,42 +279941,44 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #64] @ (342734 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3426c2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + ble.n 3427cc │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 16 │ │ │ │ + ble.n 34280c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r6, r1, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342818 │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + cbz r2, 342792 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldmia.w r6!, {r0, r1, r2, r4, r6} │ │ │ │ - ldmia.w r6, {r0, r1, r2, r4, r6} │ │ │ │ + b.n 342570 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + b.n 342534 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (342740 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ movs r7, #42 @ 0x2a │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279980,15 +279987,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (3427b8 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 342792 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -280005,18 +280012,20 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strd r0, r0, [lr], #-348 @ 0x15c │ │ │ │ - stmia.w ip, {r0, r1, r2, r4, r6} │ │ │ │ + b.n 342564 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + b.n 3425a4 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (342844 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (342848 ) │ │ │ │ @@ -280024,39 +280033,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (34284c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #104] @ (342850 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (342854 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #88] @ (342858 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #80] @ (34285c ) │ │ │ │ ldr r1, [pc, #84] @ (342860 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #68] @ (342864 ) │ │ │ │ ldr r2, [pc, #72] @ (342868 ) │ │ │ │ ldr r3, [pc, #72] @ (34286c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -280066,23 +280075,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r2, 3428c8 │ │ │ │ + sxtb r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orrs r6, r3 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - orrs r2, r6 │ │ │ │ + sbcs r2, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #86 @ 0x56 │ │ │ │ lsls r7, r2, #3 │ │ │ │ asrs r0, r5, #8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ @@ -280100,31 +280109,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (3428b8 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (3428bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 342744 │ │ │ │ + b.n 342414 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 34277c │ │ │ │ + b.n 34244c │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -280132,93 +280141,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (34290c ) │ │ │ │ ldr r1, [pc, #52] @ (342910 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3426f4 │ │ │ │ + b.n 3423c4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 34272c │ │ │ │ + b.n 3423fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 342950 │ │ │ │ ldr r2, [pc, #40] @ (342954 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (342958 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 342a58 │ │ │ │ nop │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 342698 │ │ │ │ + b.n 342368 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 3426d0 │ │ │ │ + b.n 3423a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 3429ac │ │ │ │ ldr r2, [pc, #60] @ (3429b0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (3429b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 342664 │ │ │ │ + b.n 342334 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 34269c │ │ │ │ + b.n 34236c │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -280263,15 +280272,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -280352,15 +280361,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -280912,19 +280921,19 @@ │ │ │ │ b.n 342ce2 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 342d46 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 342d0a │ │ │ │ b.n 342e7e │ │ │ │ - b.n 342ce4 │ │ │ │ + b.n 3429b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + ldrh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + ble.n 343234 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 003431a4 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 3431ae │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -280967,15 +280976,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r4, r4, #3 │ │ │ │ lsls r7, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -281211,38 +281220,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (3434bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - bgt.n 34353c │ │ │ │ + bge.n 34340c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 3434dc │ │ │ │ + bge.n 3435ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r3, #20] │ │ │ │ + ldrh r0, [r0, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - blt.n 343440 │ │ │ │ + bge.n 343510 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blt.n 343468 │ │ │ │ + bge.n 343538 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3434c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r6, r0, r2 │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -281252,15 +281261,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (343534 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (343538 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #68] @ (34353c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -281276,19 +281285,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - blt.n 3434ac │ │ │ │ + bge.n 34357c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blt.n 343498 │ │ │ │ + bge.n 343568 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r6, r1, r1 │ │ │ │ lsls r7, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281298,15 +281307,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3435a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (3435a8 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 3435ac │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (3435b0 ) │ │ │ │ @@ -281317,25 +281326,25 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ - ldrh r6, [r1, #14] │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldrh r6, [r6, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, pc, #360 @ (adr r6, 343710 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 3438b0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, r1, r7 │ │ │ │ lsls r7, r2, #3 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - blt.n 343634 │ │ │ │ + bls.n 343504 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r0, r7, #26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281344,54 +281353,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (3435fc ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (343600 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bge.n 3435a0 │ │ │ │ + bls.n 343670 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 343588 │ │ │ │ + bls.n 343658 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 34363c │ │ │ │ ldr r2, [pc, #36] @ (343640 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (343644 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3433c0 │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bge.n 34354c │ │ │ │ + bhi.n 34361c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 343734 │ │ │ │ + bhi.n 343604 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -289471,26 +289480,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (348d50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ vhadd.u32 q0, q11, q12 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -289648,15 +289657,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (348f2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289665,25 +289674,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (348fd0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #124] @ (348fd4 ) │ │ │ │ ldr r1, [pc, #124] @ (348fd8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #108] @ (348fdc ) │ │ │ │ ldr r3, [pc, #112] @ (348fe0 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -289701,42 +289710,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.u32 q0, , #22 │ │ │ │ - ldr r4, [pc, #456] @ (34919c ) │ │ │ │ + mrc2 0, 0, r0, cr2, cr5, {2} │ │ │ │ + ldr r2, [pc, #872] @ (34933c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r4, r5, r6} │ │ │ │ + uxtb r2, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp sl, r4 │ │ │ │ + add r2, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmia r0!, {r3, r6} │ │ │ │ lsls r6, r2, #3 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r0, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r5, sp, #464 @ 0x1d0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -289849,15 +289858,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 349028 │ │ │ │ ldr r0, [pc, #764] @ (349414 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349028 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -290032,15 +290041,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (349410 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 349018 │ │ │ │ ldr r0, [pc, #304] @ (349418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 349018 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -290083,15 +290092,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (349410 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 349018 │ │ │ │ ldr r0, [pc, #172] @ (34941c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 349018 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 349396 │ │ │ │ bhi.n 3492cc │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 349396 │ │ │ │ bhi.n 3493fc │ │ │ │ @@ -290131,15 +290140,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (349410 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 349018 │ │ │ │ ldr r0, [pc, #56] @ (349420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 349018 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 34901e │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -290149,21 +290158,21 @@ │ │ │ │ stc2 0, cr0, [ip], #-928 @ 0xfffffc60 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + ldrb r2, [r7, #27] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r7, #23] │ │ │ │ + ldrb r4, [r4, #17] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 3495b6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -290620,34 +290629,34 @@ │ │ │ │ ldr r0, [pc, #44] @ (34993c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3497f2 │ │ │ │ ldr r0, [pc, #44] @ (349948 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3497f2 │ │ │ │ ldr r0, [pc, #36] @ (34994c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3497e2 │ │ │ │ nop │ │ │ │ @ instruction: 0xf4b200e8 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + strb r4, [r0, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r5, #2] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -290767,23 +290776,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (349ad4 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 349a90 │ │ │ │ ldr r0, [pc, #24] @ (349ad8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 349a90 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 349778 │ │ │ │ b.n 349a92 │ │ │ │ @ instruction: 0xf22c00e8 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 349b28 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -291372,25 +291381,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (34a17c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, r7, #7 │ │ │ │ + adds r2, r4, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + ldr r0, [r7, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, r4, #7 │ │ │ │ + adds r6, r1, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + ldr r4, [r7, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -297348,15 +297357,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (34e3bc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34e366 │ │ │ │ ldr r0, [pc, #96] @ (34e3c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -297368,15 +297377,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (34e3bc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34e366 │ │ │ │ ldr r0, [pc, #48] @ (34e3c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 34e366 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -297386,17 +297395,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #252 @ 0xfc │ │ │ │ + cmp r5, #100 @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (34e4d8 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -321420,15 +321429,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 35f278 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 35e788 │ │ │ │ ldr.w r0, [pc, #2412] @ 35f27c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 35e788 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35e7aa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 35f280 │ │ │ │ @@ -321490,15 +321499,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 35ecaa │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -321510,15 +321519,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 35f278 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 35e788 │ │ │ │ ldr.w r0, [pc, #2152] @ 35f28c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 35e788 │ │ │ │ movs r3, #3 │ │ │ │ b.n 35e88c │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 35ec2a │ │ │ │ ldr.w r3, [pc, #2132] @ 35f290 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -321582,47 +321591,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 35eb7e │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -321681,15 +321690,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 35f278 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 35e788 │ │ │ │ ldr.w r0, [pc, #1668] @ 35f2a4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 35e788 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 35ef84 │ │ │ │ ldr.w r1, [pc, #1652] @ 35f2a8 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -321904,15 +321913,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (35f2c8 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 35e876 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 35f118 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -321960,15 +321969,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (35f278 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 35e788 │ │ │ │ ldr r0, [pc, #836] @ (35f2d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 35e788 │ │ │ │ ldr r0, [pc, #828] @ (35f2dc ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -322097,15 +322106,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35edce │ │ │ │ b.w 35e924 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 35eb92 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -322131,15 +322140,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 35ebaa │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2c8a60 │ │ │ │ @@ -322208,33 +322217,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 35f300 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r1, #106 @ 0x6a │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r3, pc, #40 @ (adr r3, 35f2ac ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ svc 116 @ 0x74 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r2, #3 │ │ │ │ - cmp r1, #30 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r6, r2, #1 │ │ │ │ udf #210 @ 0xd2 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r0, [r1, #88] @ 0x58 │ │ │ │ lsls r5, r2, #3 │ │ │ │ bpl.n 35f1ae │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vmla.i q13, q7, d6[0] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - movs r7, #78 @ 0x4e │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ bgt.n 35f268 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r4, #3 │ │ │ │ @@ -322244,33 +322253,33 @@ │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr r6, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r0, [r1, #24] │ │ │ │ lsls r5, r2, #3 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #218 @ 0xda │ │ │ │ + movs r2, #66 @ 0x42 │ │ │ │ lsls r6, r2, #1 │ │ │ │ bls.n 35f264 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r2, [r0, #8] │ │ │ │ lsls r5, r2, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ lsls r5, r2, #3 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r2, [r7, #0] │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldrsh r2, [r1, r6] │ │ │ │ lsls r5, r2, #3 │ │ │ │ - ldmia r4, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + subs r2, r7, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (35f4e0 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -322341,15 +322350,15 @@ │ │ │ │ bpl.n 35f3c4 │ │ │ │ ldr r0, [pc, #324] @ (35f4ec ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r1, [pc, #312] @ (35f4f0 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -322400,15 +322409,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 35f31c │ │ │ │ ldr r0, [pc, #180] @ (35f4f8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35f31c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 35f498 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -322457,21 +322466,21 @@ │ │ │ │ nop │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #336] @ (35f648 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #2 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (35f678 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -322535,29 +322544,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35f51e │ │ │ │ ldr r0, [pc, #248] @ (35f688 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35f51e │ │ │ │ ldr r2, [pc, #232] @ (35f684 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35f568 │ │ │ │ ldr r0, [pc, #228] @ (35f68c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 35f2f0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -322654,17 +322663,17 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #1 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + adds r2, r5, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -322798,15 +322807,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 35f7fa │ │ │ │ ldr r0, [pc, #180] @ (35f8d0 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -322857,15 +322866,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + subs r4, r5, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 35febc │ │ │ │ @@ -323287,15 +323296,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 35f8fe │ │ │ │ ldr r0, [pc, #520] @ (35fec8 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -323403,15 +323412,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35f922 │ │ │ │ ldr r0, [pc, #188] @ (35fed8 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35f922 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 35fb0a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -323462,23 +323471,23 @@ │ │ │ │ b.n 35f8fe │ │ │ │ str r3, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r4, [r4, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 35fef4 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -323727,27 +323736,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r6, [r3, r0] │ │ │ │ lsls r5, r2, #3 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r7, [pc, #232] @ (3602d0 ) │ │ │ │ lsls r5, r2, #3 │ │ │ │ - asrs r6, r6, #20 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r2, #20 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 36051a │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -323765,26 +323774,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #340] @ (36039c ) │ │ │ │ ldr r1, [pc, #344] @ (3603a0 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -323827,15 +323836,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (3603a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2c8b68 │ │ │ │ vldr d7, [pc, #152] @ 360388 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -323875,45 +323884,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (3603b0 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + cbnz r0, 3603f8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - blt.n 36042c │ │ │ │ + bls.n 3602fc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sbcs r4, r1 │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 36030c │ │ │ │ + bne.n 3603dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r4, #32] │ │ │ │ + ldrh r0, [r1, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 36037c │ │ │ │ + bvc.n 36044c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 360572 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ subs r3, #1 │ │ │ │ @@ -325084,20 +325093,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (36130c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ mov r4, r3 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #444] @ (3614dc ) │ │ │ │ @@ -325550,15 +325559,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (361850 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (361854 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #52] @ (361858 ) │ │ │ │ ldr.w ip, [pc, #56] @ 36185c │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (361860 ) │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -325566,20 +325575,20 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ - add r7, pc, #792 @ (adr r7, 361b68 ) │ │ │ │ + b.w 72e3c4 │ │ │ │ + add r6, pc, #184 @ (adr r6, 361908 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r0, [r4, #27] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsrs r4, r4 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #54 @ 0x36 │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -325683,24 +325692,24 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 361982 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3618f6 │ │ │ │ ldr r0, [pc, #24] @ (36199c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 36197e │ │ │ │ nop │ │ │ │ strb r0, [r2, #14] │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r7, #254 @ 0xfe │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 4, r0, cr10, cr5, {2} │ │ │ │ + ldc2l 0, cr0, [r2], #340 @ 0x154 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r9, [pc, #260] @ 361ab8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #260] @ (361abc ) │ │ │ │ @@ -325711,25 +325720,25 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #236] @ (361ac4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #236] @ (361ac8 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 361a7e │ │ │ │ vldr d7, [pc, #184] @ 361ab0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [pc, #208] @ (361acc ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -325755,15 +325764,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldr r1, [pc, #140] @ (361ad4 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [r4, #972] @ 0x3cc │ │ │ │ bl 32b6d0 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325783,43 +325792,43 @@ │ │ │ │ ldr r2, [pc, #88] @ (361ad8 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 3, r0, cr0, cr5, {2} │ │ │ │ - mcr2 0, 4, r0, cr2, cr5, {2} │ │ │ │ - add r6, pc, #88 @ (adr r6, 361b1c ) │ │ │ │ + ldc2l 0, cr0, [r8], {85} @ 0x55 │ │ │ │ + stc2l 0, cr0, [sl], #340 @ 0x154 │ │ │ │ + add r4, pc, #504 @ (adr r4, 361cbc ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r3, #2 │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r7, #8 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r3, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ - stc2l 0, cr0, [r0, #340] @ 0x154 │ │ │ │ + stc2 0, cr0, [r8], #-340 @ 0xfffffeac │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 361af2 │ │ │ │ subs r2, #4 │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ str.w r0, [r1], #4 │ │ │ │ @@ -325839,90 +325848,90 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (361b4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #776 @ (adr r4, 361e50 ) │ │ │ │ + add r3, pc, #168 @ (adr r3, 361bf0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-340] @ 0xfffffeac │ │ │ │ - stc2 0, cr0, [r2, #-340]! @ 0xfffffeac │ │ │ │ + @ instruction: 0xfb780055 │ │ │ │ + @ instruction: 0xfb8a0055 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 361b98 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (361b9c ) │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (361ba0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #440 @ (adr r4, 361d54 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 361ef4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldc2 0, cr0, [ip], #340 @ 0x154 │ │ │ │ - stc2l 0, cr0, [lr], {85} @ 0x55 │ │ │ │ + @ instruction: 0xfb240055 │ │ │ │ + @ instruction: 0xfb360055 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 361bec │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (361bf0 ) │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (361bf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #104 @ (adr r4, 361c58 ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 361df8 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stc2l 0, cr0, [r8], #-340 @ 0xfffffeac │ │ │ │ - ldc2l 0, cr0, [sl], #-340 @ 0xfffffeac │ │ │ │ + @ instruction: 0xfad00055 │ │ │ │ + @ instruction: 0xfae20055 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 361c32 │ │ │ │ subs r2, #4 │ │ │ │ push {lr} │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ and.w lr, r0, #65280 @ 0xff00 │ │ │ │ @@ -325977,30 +325986,30 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ ldr.w r5, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #12 │ │ │ │ str.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ ldr.w r0, [r4, #2572] @ 0xa0c │ │ │ │ ldrd r1, r3, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 361cde │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -326104,26 +326113,26 @@ │ │ │ │ bic.w r1, r3, r1 │ │ │ │ str.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r2 │ │ │ │ beq.n 361e10 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #320] @ (361f5c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 361de8 │ │ │ │ ldr r0, [pc, #312] @ (361f60 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ and.w r3, r1, #252 @ 0xfc │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ adds r3, #4 │ │ │ │ str.w r1, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r2, [r4, #1020] @ 0x3fc │ │ │ │ lsls r1, r3, #2 │ │ │ │ cmp r1, r0 │ │ │ │ @@ -326172,15 +326181,15 @@ │ │ │ │ bics r3, r1 │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r2, [r4, #1024] @ 0x400 │ │ │ │ beq.n 361f26 │ │ │ │ ldr.w r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ orr.w r1, sl, r7, lsl #16 │ │ │ │ orr.w r1, r1, r8, lsl #8 │ │ │ │ str r1, [r2, #0] │ │ │ │ b.n 361de2 │ │ │ │ and.w r1, r1, #224 @ 0xe0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ orr.w r1, r1, sl, lsr #6 │ │ │ │ @@ -326199,61 +326208,61 @@ │ │ │ │ ldrd r1, r2, [sp, #4] │ │ │ │ b.n 361e5a │ │ │ │ ldrd r1, r2, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2c8e50 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #972] @ 0x3cc │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movw r2, #20522 @ 0x502a │ │ │ │ movt r2, #254 @ 0xfe │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ nop │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa4a0055 │ │ │ │ + ldrh.w r0, [r2, #85] @ 0x55 │ │ │ │ ldr r0, [pc, #4] @ (361f6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f55c │ │ │ │ + bl 72f3cc │ │ │ │ ldr.w ip, [pc, #36] @ 361fac │ │ │ │ ldr r2, [pc, #36] @ (361fb0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (361fb4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #24] @ (361fb8 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3839a8 │ │ │ │ - add r0, pc, #584 @ (adr r0, 3621f8 ) │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r3, [pc, #496] @ (3621a4 ) │ │ │ │ + ldr r1, [pc, #912] @ (362344 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl :64], r5 │ │ │ │ - orrs.w r0, r0, #85 @ 0x55 │ │ │ │ + @ instruction: 0xf7d20055 │ │ │ │ + mrc 0, 5, r0, cr8, cr5, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (36203c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #112] @ (362040 ) │ │ │ │ @@ -326261,38 +326270,38 @@ │ │ │ │ ldr r1, [pc, #112] @ (362044 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #96] @ (362048 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (36204c ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #80] @ (362050 ) │ │ │ │ ldr r0, [pc, #80] @ (362054 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (362058 ) │ │ │ │ add r0, pc │ │ │ │ strd r1, r0, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #76] @ (36205c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #68] @ (362060 ) │ │ │ │ ldr r2, [pc, #68] @ (362064 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -326300,23 +326309,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, pc, #304 @ (adr r0, 362170 ) │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r3, #112] @ 0x70 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 3620c0 │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [pc, #120] @ (3620c4 ) │ │ │ │ + ldr r1, [pc, #536] @ (362264 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [pc, #200] @ (362118 ) │ │ │ │ + ldr r1, [pc, #616] @ (3622b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326335,31 +326344,31 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (3620bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ str.w r3, [r0, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb.w r0, [r0, #85] @ 0x55 │ │ │ │ - ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ + @ instruction: 0xf6e80055 │ │ │ │ + @ instruction: 0xf6fe0055 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 36212c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -326367,15 +326376,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (362134 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 362112 │ │ │ │ bls.n 362116 │ │ │ │ subs r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ it ls │ │ │ │ @@ -326393,33 +326402,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh.w r0, [r8, r5, lsl #1] │ │ │ │ - ldrh.w r0, [lr, r5, lsl #1] │ │ │ │ + @ instruction: 0xf6900055 │ │ │ │ + subw r0, r6, #2133 @ 0x855 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #148] @ 3621dc │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #144] @ (3621e0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #144] @ (3621e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ ldr r4, [pc, #128] @ (3621e8 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #27 │ │ │ │ add r4, pc │ │ │ │ it eq │ │ │ │ moveq r2, #176 @ 0xb0 │ │ │ │ @@ -326461,32 +326470,32 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 362198 │ │ │ │ ldr r0, [pc, #48] @ (3621f8 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ b.n 362198 │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf7b00055 │ │ │ │ - @ instruction: 0xf7c60055 │ │ │ │ + @ instruction: 0xf6180055 │ │ │ │ + @ instruction: 0xf62e0055 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf75e0055 │ │ │ │ + rsb r0, r6, #13959168 @ 0xd50000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #300] @ 362338 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #296] @ (36233c ) │ │ │ │ @@ -326494,15 +326503,15 @@ │ │ │ │ ldr r1, [pc, #296] @ (362340 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ ldr r4, [pc, #276] @ (362344 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3622b8 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ @@ -326548,15 +326557,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 36230e │ │ │ │ ldr r1, [pc, #176] @ (362354 ) │ │ │ │ ldr r0, [pc, #180] @ (362358 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 36224a │ │ │ │ movs r2, #0 │ │ │ │ strb.w r6, [r0, #104] @ 0x68 │ │ │ │ strb.w r2, [r0, #105] @ 0x69 │ │ │ │ @@ -326582,15 +326591,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36230e │ │ │ │ ldr r1, [pc, #100] @ (36235c ) │ │ │ │ ldr r0, [pc, #100] @ (362360 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 36224a │ │ │ │ ldr r2, [pc, #84] @ (362364 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -326600,47 +326609,47 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 362334 │ │ │ │ ldr r0, [pc, #68] @ (362368 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r2, [r3, #104] @ 0x68 │ │ │ │ b.n 362250 │ │ │ │ mov r2, r1 │ │ │ │ b.n 362250 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf6f00055 │ │ │ │ - @ instruction: 0xf7000055 │ │ │ │ + adcs.w r0, r8, #13959168 @ 0xd50000 │ │ │ │ + sbc.w r0, r8, #13959168 @ 0xd50000 │ │ │ │ ldr r2, [r1, #32] │ │ │ │ lsls r7, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6b00055 │ │ │ │ - @ instruction: 0xf6b00055 │ │ │ │ - @ instruction: 0xf67e0055 │ │ │ │ - @ instruction: 0xf65a0055 │ │ │ │ + adds.w r0, r8, #13959168 @ 0xd50000 │ │ │ │ + adds.w r0, r8, #13959168 @ 0xd50000 │ │ │ │ + @ instruction: 0xf4e60055 │ │ │ │ + @ instruction: 0xf4c20055 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65a0055 │ │ │ │ + @ instruction: 0xf4c20055 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (362380 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ adds r7, #250 @ 0xfa │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -326649,15 +326658,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #992] @ (362780 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r4, [pc, #980] @ (362784 ) │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ add r4, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 3626c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 362400 │ │ │ │ @@ -327094,24 +327103,24 @@ │ │ │ │ lsls r2, r5, #4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ uxtb r2, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b.n 3623ec │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf62e0055 │ │ │ │ - movw r0, #18517 @ 0x4855 │ │ │ │ + eors.w r0, r6, #13959168 @ 0xd50000 │ │ │ │ + @ instruction: 0xf4ac0055 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - @ instruction: 0xf6120055 │ │ │ │ + orns r0, sl, #13959168 @ 0xd50000 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3160055 │ │ │ │ + sbcs.w r0, lr, #85 @ 0x55 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (3627d0 ) │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ ldr.w ip, [pc, #44] @ 3627d4 │ │ │ │ @@ -327130,15 +327139,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2900055 │ │ │ │ + @ instruction: 0xf0f80055 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (362850 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #100] @ (362854 ) │ │ │ │ @@ -327146,25 +327155,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (362858 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (36285c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (362860 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #68] @ (362864 ) │ │ │ │ ldr r2, [pc, #72] @ (362868 ) │ │ │ │ ldr r3, [pc, #72] @ (36286c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ @@ -327181,23 +327190,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 3628cc │ │ │ │ + sxth r2, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmn r6, r7 │ │ │ │ + adcs r6, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orrs r2, r2 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #74 @ 0x4a │ │ │ │ lsls r5, r2, #3 │ │ │ │ @@ -327447,30 +327456,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0cc0055 │ │ │ │ + vqadd.s64 q0, q2, │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w ip, [pc, #108] @ 362b6c │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r2, [pc, #104] @ (362b70 ) │ │ │ │ ldr r1, [pc, #108] @ (362b74 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 362b52 │ │ │ │ bls.n 362b36 │ │ │ │ subs r0, r4, #4 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ @@ -327497,33 +327506,33 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mcr 0, 6, r0, cr6, cr5, {2} │ │ │ │ - mrc 0, 6, r0, cr8, cr5, {2} │ │ │ │ + stc 0, cr0, [lr, #-340]! @ 0xfffffeac │ │ │ │ + stcl 0, cr0, [r0, #-340] @ 0xfffffeac │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #60] @ 362bc8 │ │ │ │ ldr r2, [pc, #60] @ (362bcc ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #60] @ (362bd0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #48] @ (362bd4 ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -327531,18 +327540,18 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov.w r1, #384 @ 0x180 │ │ │ │ str r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8e50 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mrc 0, 1, r0, cr12, cr5, {2} │ │ │ │ - mcr 0, 2, r0, cr14, cr5, {2} │ │ │ │ + stc 0, cr0, [r4], #340 @ 0x154 │ │ │ │ + ldc 0, cr0, [r6], #340 @ 0x154 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ lsls r5, r2, #3 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #172] @ 0xac │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -327582,15 +327591,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (362c4c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -327599,15 +327608,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [pc, #1156] @ 3630f0 │ │ │ │ add r4, pc │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ ldr.w r4, [pc, #1136] @ 3630f4 │ │ │ │ add r4, pc │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 362cf0 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -328090,23 +328099,23 @@ │ │ │ │ and.w r1, r1, #63 @ 0x3f │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ strd r3, r3, [r0, #160] @ 0xa0 │ │ │ │ it pl │ │ │ │ negpl r2, r1 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ b.n 363038 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mrc 0, 2, r0, cr4, cr5, {2} │ │ │ │ - mcr 0, 3, r0, cr10, cr5, {2} │ │ │ │ + ldc 0, cr0, [ip], #340 @ 0x154 │ │ │ │ + ldcl 0, cr0, [r2], {85} @ 0x55 │ │ │ │ ldrsh r0, [r7, r6] │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, ip, r5, lsr #1 │ │ │ │ + ldrd r0, r0, [r4], #340 @ 0x154 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (363174 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #100] @ (363178 ) │ │ │ │ @@ -328114,25 +328123,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (36317c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (363180 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (363184 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #68] @ (363188 ) │ │ │ │ ldr r3, [pc, #72] @ (36318c ) │ │ │ │ movs r1, #2 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -328147,23 +328156,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrb r6, [r7, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + strb r6, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r2, [r2, r0] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb03ffff │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -328177,24 +328186,24 @@ │ │ │ │ ldr r1, [pc, #108] @ (363218 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #92] @ (36321c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (363220 ) │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #80] @ (363224 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #79 @ 0x4f │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #63 @ 0x3f │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -328210,22 +328219,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (363228 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b6d0 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrh r2, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmdb r0, {r0, r2, r4, r6} │ │ │ │ - ldmdb r6, {r0, r2, r4, r6} │ │ │ │ + b.n 3630f0 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + b.n 363120 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ lsls r5, r2, #3 │ │ │ │ ldr??.w pc, [sp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3704] @ 0xe78 │ │ │ │ @@ -328520,21 +328531,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, r7] │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r2, [r7, r6] │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - b.n 363478 │ │ │ │ + b.n 363148 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, r1] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - b.n 36339c │ │ │ │ + b.n 36306c │ │ │ │ lsls r5, r2, #1 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 363570 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 36355e │ │ │ │ movs r0, #0 │ │ │ │ @@ -328600,20 +328611,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (36361c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ movs r6, #148 @ 0x94 │ │ │ │ lsls r5, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -328622,35 +328633,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3636bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #116] @ (3636c0 ) │ │ │ │ ldr r1, [pc, #120] @ (3636c4 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #100] @ (3636c8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (3636cc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (3636d0 ) │ │ │ │ ldr r5, [pc, #76] @ (3636d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -328667,44 +328678,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r3, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #512 @ (adr r5, 3638c0 ) │ │ │ │ + add r3, pc, #928 @ (adr r3, 363a60 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r5, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vshr.s32 q0, q2, #24 │ │ │ │ - vshr.s8 q0, q2, #2 │ │ │ │ + mrc 0, 0, r0, cr0, cr4, {2} │ │ │ │ + ldcl 0, cr0, [r6, #336]! @ 0x150 │ │ │ │ movs r6, #14 │ │ │ │ lsls r5, r2, #3 │ │ │ │ strb r4, [r5, r6] │ │ │ │ lsls r7, r4, #3 │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (3636ec ) │ │ │ │ ldr r2, [pc, #16] @ (3636f0 ) │ │ │ │ ldr r1, [pc, #16] @ (3636f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 736a70 │ │ │ │ + b.w 7368e0 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 363024 │ │ │ │ + b.n 363cf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 363710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328819,52 +328830,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (363888 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #80] @ (36388c ) │ │ │ │ ldr r1, [pc, #80] @ (363890 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (363894 ) │ │ │ │ ldr r3, [pc, #68] @ (363898 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (36389c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #44] @ (3638a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f8e4 │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + b.w 72f754 │ │ │ │ + strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #568 @ (adr r3, 363ac4 ) │ │ │ │ + add r1, pc, #984 @ (adr r1, 363c64 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r2, #14 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #28 │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -328880,73 +328891,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (36392c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #100] @ (363930 ) │ │ │ │ ldr r1, [pc, #100] @ (363934 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #84] @ (363938 ) │ │ │ │ ldr r1, [pc, #88] @ (36393c ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (363940 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (363944 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (363948 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (36394c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 736af0 │ │ │ │ + b.w 736960 │ │ │ │ nop │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r6, [r6, r0] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 363d28 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 363ac8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r5, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #26 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - b.n 363e88 │ │ │ │ + b.n 363b58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 363e1c │ │ │ │ + b.n 363aec │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (3639a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -328956,41 +328967,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #52] @ (3639b4 ) │ │ │ │ ldr r1, [pc, #56] @ (3639b8 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 363e04 │ │ │ │ + b.n 363ad4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 363e30 │ │ │ │ + b.n 363b00 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (363a14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328998,42 +329009,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (363a1c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #56] @ (363a20 ) │ │ │ │ ldr r1, [pc, #56] @ (363a24 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 363d9c │ │ │ │ + b.n 363a6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 363dc8 │ │ │ │ + b.n 363a98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (363a74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -329041,37 +329052,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (363a7c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #44] @ (363a80 ) │ │ │ │ ldr r1, [pc, #44] @ (363a84 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36c114 │ │ │ │ nop │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + lsls r2, r7, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 363d24 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 363d50 │ │ │ │ + svc 204 @ 0xcc │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 363b2c │ │ │ │ sub sp, #16 │ │ │ │ @@ -329079,15 +329090,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (363b34 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2c8d1c │ │ │ │ @@ -329122,19 +329133,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 5306cc │ │ │ │ nop │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 363d34 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 363d64 │ │ │ │ + svc 126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00363b38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -329242,19 +329253,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ lsls r5, r2, #3 │ │ │ │ - b.n 363d38 │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 363d00 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 363c8c │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (363d88 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329265,15 +329276,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 363d94 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 36c28c │ │ │ │ cbnz r0, 363cd2 │ │ │ │ @@ -329291,15 +329302,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (363d9c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8b68 │ │ │ │ ldr r3, [pc, #164] @ (363da0 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -329349,29 +329360,29 @@ │ │ │ │ b.w 444010 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - svc 20 │ │ │ │ + ble.n 363e88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + ble.n 363cb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r7, [pc, #544] @ (363fb8 ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #448] @ (363f64 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + ble.n 363e5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (363ee0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329384,15 +329395,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (363eec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 36c28c │ │ │ │ cbnz r0, 363e02 │ │ │ │ add sp, #28 │ │ │ │ @@ -329421,15 +329432,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (363ef0 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (363ef4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8b68 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -329482,29 +329493,29 @@ │ │ │ │ b.w 444010 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ble.n 363ea0 │ │ │ │ + bgt.n 363f70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 363ed0 │ │ │ │ + bgt.n 363fa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [pc, #424] @ (364098 ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ - str r2, [r0, r3] │ │ │ │ + ldr r7, [pc, #168] @ (363f9c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #448] @ (3640bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 363e10 │ │ │ │ + blt.n 363ee0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 363f34 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 363f20 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -329571,15 +329582,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (363fb4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r6, r3, #1 │ │ │ │ lsls r5, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (3641f0 ) │ │ │ │ @@ -329803,25 +329814,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (36429c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #116] @ (3642a0 ) │ │ │ │ ldr r1, [pc, #116] @ (3642a4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #100] @ (3642a8 ) │ │ │ │ ldr r2, [pc, #104] @ (3642ac ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (3642b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -329836,39 +329847,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r5, #27] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [pc, #856] @ (3645f4 ) │ │ │ │ + ldr r3, [pc, #248] @ (364394 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r4, #6 │ │ │ │ + movs r6, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 364270 │ │ │ │ + bhi.n 364340 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, r7, r6 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -329883,46 +329894,45 @@ │ │ │ │ ldr r1, [pc, #76] @ (364324 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #60] @ (364328 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (36432c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (364330 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736a70 │ │ │ │ + bl 7368e0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + vqadd.u32 q8, q2, q2 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 364240 │ │ │ │ + bvs.n 364310 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 36434c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -329966,15 +329976,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (36463c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -330009,15 +330019,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8b68 │ │ │ │ ldr r3, [pc, #520] @ (364650 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -330096,24 +330106,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (364670 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ - bl 72f55c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #328] @ (364674 ) │ │ │ │ ldr r1, [pc, #332] @ (364678 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 44288c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3645c0 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330127,15 +330137,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (36467c ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -330143,15 +330153,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (364680 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -330195,59 +330205,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #21] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bhi.n 36457c │ │ │ │ + bvc.n 36464c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #480] @ (364820 ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ adds r6, r4, r7 │ │ │ │ lsls r5, r2, #3 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [pc, #808] @ (364974 ) │ │ │ │ + ldr r1, [pc, #200] @ (364714 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (364704 ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 364714 │ │ │ │ + bvs.n 3645e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 364730 │ │ │ │ + bpl.n 364600 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 364720 │ │ │ │ + bpl.n 3645f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #448] @ (364824 ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36467c │ │ │ │ + bvs.n 36474c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r1, [pc, #896] @ (3649f0 ) │ │ │ │ + ldr r0, [pc, #288] @ (364790 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 3646e4 │ │ │ │ + beq.n 3645b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 3646b4 │ │ │ │ + bpl.n 364584 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 364610 │ │ │ │ + bpl.n 3646e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 364768 │ │ │ │ + bmi.n 364638 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 364688 │ │ │ │ + bpl.n 364758 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3646d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330256,30 +330266,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (3646dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #9] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bpl.n 364614 │ │ │ │ + bmi.n 3646e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 364724 │ │ │ │ sub sp, #12 │ │ │ │ @@ -330287,29 +330297,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (36472c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r6, #1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bpl.n 3647bc │ │ │ │ + bcc.n 36468c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #648] @ 0x288 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 36476c │ │ │ │ sub sp, #12 │ │ │ │ @@ -330317,25 +330327,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (364774 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c8d1c │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #6] │ │ │ │ + ldrb r6, [r4, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bmi.n 364764 │ │ │ │ + bcc.n 364834 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ubfx ip, r0, #4, #4 │ │ │ │ bic.w r3, r0, #15 │ │ │ │ orr.w r3, r3, ip │ │ │ │ mov.w ip, r0, lsr #8 │ │ │ │ and.w r2, r0, #15 │ │ │ │ strb r3, [r1, #1] │ │ │ │ @@ -330577,15 +330587,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r4, #23] │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov.w ip, r0, lsl #1 │ │ │ │ push {lr} │ │ │ │ ubfx r3, r0, #15, #1 │ │ │ │ lsrs r2, r0, #4 │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ and.w ip, ip, #62 @ 0x3e │ │ │ │ @@ -330804,15 +330814,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #3004] @ 0xbbc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (364cd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ asrs r2, r7, #8 │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -331687,15 +331697,15 @@ │ │ │ │ ldr.w r0, [lr, #2244] @ 0x8c4 │ │ │ │ b.n 36548c │ │ │ │ cbnz r4, 3656ac │ │ │ │ ldr.w r0, [r0, #2244] @ 0x8c4 │ │ │ │ b.n 36548c │ │ │ │ ldr r0, [pc, #84] @ (3656f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 36517e │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla lr, r3, r4, r0 │ │ │ │ ldr.w r1, [lr, #2248] @ 0x8c8 │ │ │ │ ldr.w r2, [lr, #2252] @ 0x8cc │ │ │ │ lsrs r3, r1, #12 │ │ │ │ mov.w ip, r1, lsr #8 │ │ │ │ @@ -331714,15 +331724,15 @@ │ │ │ │ orr.w r0, r0, r3, lsl #12 │ │ │ │ b.n 36548c │ │ │ │ nop │ │ │ │ subs r5, #96 @ 0x60 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r5, r6} │ │ │ │ + stmia r4!, {r3, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -331732,52 +331742,52 @@ │ │ │ │ beq.n 36576c │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 365728 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 365794 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 365742 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 36578c │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bpl.n 365760 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 365762 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 365748 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 36572e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 3657f4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -331785,39 +331795,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3657fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #52] @ (365800 ) │ │ │ │ ldr r1, [pc, #56] @ (365804 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (365808 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #40] @ (36580c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r5, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r4, r7, #28 │ │ │ │ lsls r5, r2, #3 │ │ │ │ lsls r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -332088,15 +332098,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #298 @ 0x12a │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 365b36 │ │ │ │ ldr r2, [pc, #96] @ (365b6c ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ @@ -332116,32 +332126,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #52] @ (365b70 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov.w r2, #1960 @ 0x7a8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r0!, {r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r6, r6, #15 │ │ │ │ lsls r5, r2, #3 │ │ │ │ - pop {r2, pc} │ │ │ │ + cbnz r4, 365bce │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (365c18 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332151,25 +332161,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #128] @ (365c24 ) │ │ │ │ ldr r1, [pc, #128] @ (365c28 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r2, [r3, #3000] @ 0xbb8 │ │ │ │ bl 3395ac │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -332194,23 +332204,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33965c │ │ │ │ nop.w │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - b.n 365e94 │ │ │ │ + ite │ │ │ │ + lsl r5, r2, #1 │ │ │ │ + svcal 158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 365ebc │ │ │ │ + svc 176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r2, r3, #12 │ │ │ │ lsls r5, r2, #3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 365d18 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332476,17 +332486,17 @@ │ │ │ │ ldr r3, [pc, #32] @ (365f18 ) │ │ │ │ add r3, pc │ │ │ │ b.n 365e3a │ │ │ │ ldr r3, [pc, #28] @ (365f1c ) │ │ │ │ add r3, pc │ │ │ │ b.n 365e3a │ │ │ │ nop │ │ │ │ - itt cs │ │ │ │ - lslcs r5, r2, #1 │ │ │ │ - mrccs 15, 2, APSR_nzcv, cr5, cr15, {7} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + mrc 15, 2, APSR_nzcv, cr5, cr15, {7} │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r7, #3 │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ ldcl 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldc 15, cr15, [pc], #1020 @ 36631c │ │ │ │ push {lr} │ │ │ │ @@ -332526,15 +332536,15 @@ │ │ │ │ mov.w r3, #298 @ 0x12a │ │ │ │ ldr r1, [pc, #180] @ (366048 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r6, #1136 @ 0x470 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #940 @ 0x3ac │ │ │ │ blx 28d5b4 │ │ │ │ @@ -332579,19 +332589,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r6, [r6, #28] │ │ │ │ + str r6, [r3, #4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - pop {r4, r7, pc} │ │ │ │ + cbnz r0, 3660c6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + pop {r2, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #812] @ (36638c ) │ │ │ │ @@ -332869,15 +332879,15 @@ │ │ │ │ nop │ │ │ │ cmp r3, #214 @ 0xd6 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #188 @ 0xbc │ │ │ │ lsls r7, r4, #3 │ │ │ │ - cbnz r4, 3663da │ │ │ │ + @ instruction: 0xb864 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov ip, r1 │ │ │ │ @@ -334361,15 +334371,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 36734e │ │ │ │ ldr r0, [pc, #284] @ (36754c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 36734e │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ @@ -334397,48 +334407,48 @@ │ │ │ │ bl 539984 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 36734e │ │ │ │ ldr r0, [pc, #184] @ (367550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 36734e │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ bl 52fb08 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #3004] @ 0xbbc │ │ │ │ b.n 367380 │ │ │ │ ldr r0, [pc, #148] @ (367554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3672c8 │ │ │ │ ldr r3, [pc, #120] @ (367544 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 3674ee │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ b.n 36734e │ │ │ │ ldr r0, [pc, #124] @ (367558 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r8, #2312] @ 0x908 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ b.n 367476 │ │ │ │ ldr r0, [pc, #108] @ (36755c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3674d4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (367560 ) │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #92] @ (367564 ) │ │ │ │ ldr r0, [pc, #96] @ (367568 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334464,51 +334474,51 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r2 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r7, pc, #664 @ (adr r7, 3677ec ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #960 @ 0x3c0 │ │ │ │ + add r7, pc, #352 @ (adr r7, 3676b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #888 @ 0x378 │ │ │ │ + add r0, sp, #280 @ 0x118 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #512] @ (367764 ) │ │ │ │ + ldr r2, [pc, #928] @ (367904 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r2, [r5, r1] │ │ │ │ + str r2, [r2, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + str r6, [r4, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #424] @ (367718 ) │ │ │ │ + ldr r2, [pc, #840] @ (3678b8 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r6, pc, #432 @ (adr r6, 367724 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r7, pc, #400 @ (adr r7, 367708 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [pc, #20] @ (367590 ) │ │ │ │ movw r2, #1159 @ 0x487 │ │ │ │ ldr r1, [pc, #20] @ (367594 ) │ │ │ │ ldr r0, [pc, #20] @ (367598 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #24] @ (3675ac ) │ │ │ │ + ldr r2, [pc, #440] @ (36774c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r7, pc, #640 @ (adr r7, 367818 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 3675b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r6, pc, #944 @ (adr r6, 36794c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 367638 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335388,15 +335398,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #2228] @ 0x8b4 │ │ │ │ b.n 367ba4 │ │ │ │ ldr r0, [pc, #384] @ (368134 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ movs r3, #1 │ │ │ │ b.n 367eec │ │ │ │ ldrh.w r0, [r2, #2242] @ 0x8c2 │ │ │ │ ubfx r3, r5, #0, #11 │ │ │ │ ubfx r5, r5, #11, #11 │ │ │ │ strh.w r3, [r2, #2242] @ 0x8c2 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -335491,54 +335501,54 @@ │ │ │ │ bpl.w 367a26 │ │ │ │ ldr r0, [pc, #92] @ (36813c ) │ │ │ │ add r0, pc │ │ │ │ b.n 367fb6 │ │ │ │ ldr r0, [pc, #92] @ (368140 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 367b38 │ │ │ │ ldr r0, [pc, #76] @ (368144 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 367eea │ │ │ │ ldr r0, [pc, #64] @ (368148 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 367be0 │ │ │ │ ldr r0, [pc, #52] @ (36814c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 3679e0 │ │ │ │ nop │ │ │ │ asrs r0, r3, #23 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 368106 │ │ │ │ vsli.64 q15, , #63 @ 0x3f │ │ │ │ - vcvt.u32.f32 , q8, #1 │ │ │ │ + @ instruction: 0xffff9dd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 367aea │ │ │ │ - @ instruction: 0xffff9e22 │ │ │ │ + vmull.u , d31, d10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368150 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -335640,19 +335650,19 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #9 │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r0, r5, #8 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + bics r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, r9 │ │ │ │ + bics r0, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368268 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -335763,15 +335773,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3683a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ bgt.n 3682c0 │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #400] @ (368548 ) │ │ │ │ @@ -335930,59 +335940,59 @@ │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #29 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3685b8 ) │ │ │ │ ldr r2, [pc, #76] @ (3685bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3685c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #64] @ (3685c4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #56] @ (3685c8 ) │ │ │ │ ldr r1, [pc, #60] @ (3685cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #48] @ (3685d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r4, #164 @ 0xa4 │ │ │ │ + subs r3, #12 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r7, #5 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r6, [r0, r1] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ bls.n 368624 │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -336012,37 +336022,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [lr, #1076] @ 0x434 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (36864c ) │ │ │ │ ldr r0, [pc, #24] @ (368650 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 368604 │ │ │ │ nop │ │ │ │ lsls r2, r2, #25 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r2, #74 @ 0x4a │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r0, #72 @ 0x48 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36869c │ │ │ │ sub sp, #12 │ │ │ │ @@ -336050,31 +336060,31 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (3686a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r2, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 368714 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336082,15 +336092,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (36871c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ addw lr, r0, #1124 @ 0x464 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1082] @ 0x43a │ │ │ │ mov r4, r0 │ │ │ │ addw ip, r0, #1084 @ 0x43c │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r5, #256 @ 0x100 │ │ │ │ @@ -336104,19 +336114,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r1, #190 @ 0xbe │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (368814 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -336126,15 +336136,15 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r7, [pc, #204] @ (368820 ) │ │ │ │ add r7, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3687e4 │ │ │ │ ldr r3, [pc, #200] @ (368824 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -336142,15 +336152,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movs r7, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ str.w r3, [r4, #1136] @ 0x470 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #172] @ (36882c ) │ │ │ │ ldr r1, [pc, #172] @ (368830 ) │ │ │ │ add.w r3, r3, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -336158,15 +336168,15 @@ │ │ │ │ ldr.w r3, [r4, #1124] @ 0x464 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1132] @ 0x46c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w r7, [r4, #1140] @ 0x474 │ │ │ │ str.w r7, [r4, #1144] @ 0x478 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #140] @ (368834 ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #760] @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #764 @ 0x2fc │ │ │ │ bl 531470 │ │ │ │ mov r0, r6 │ │ │ │ @@ -336188,46 +336198,46 @@ │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #84] @ (368840 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r1, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r0, r5, #19 │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bhi.n 368904 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #384] @ 0x180 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #128] @ (3688d8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -336237,15 +336247,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #92] @ 3688d0 │ │ │ │ ldr r2, [pc, #108] @ (3688e4 ) │ │ │ │ add.w r7, r0, #856 @ 0x358 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -336260,43 +336270,43 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 33965c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3395ac │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #184 @ 0xb8 │ │ │ │ + subs r0, #32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvc.n 368838 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - push {r5, r6} │ │ │ │ + uxtb r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r6} │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r7, r0 │ │ │ │ @@ -336729,15 +336739,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 368e44 │ │ │ │ ldr.w r0, [r5, #1076] @ 0x434 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r1, [pc, #128] @ (368e70 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 368e1c │ │ │ │ ldr r2, [pc, #124] @ (368e74 ) │ │ │ │ ldr r3, [pc, #104] @ (368e64 ) │ │ │ │ @@ -336767,15 +336777,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (368e7c ) │ │ │ │ ldr r0, [pc, #76] @ (368e80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (368e84 ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r1, [pc, #56] @ (368e88 ) │ │ │ │ ldr r0, [pc, #56] @ (368e8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -336790,23 +336800,23 @@ │ │ │ │ lsls r2, r0, #3 │ │ │ │ lsls r7, r4, #3 │ │ │ │ cdp2 0, 7, cr0, cr4, cr6, {7} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 4, cr0, cr2, cr6, {7} │ │ │ │ cdp2 0, 1, cr0, cr12, cr6, {7} │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368e90 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336895,15 +336905,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 36901c │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 369040 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (369054 ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (36904c ) │ │ │ │ add r2, pc │ │ │ │ @@ -336928,31 +336938,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 369040 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ b.n 368fca │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r0, #-920]! @ 0xfffffc68 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r1, #142 @ 0x8e │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc2l 0, cr0, [r2], #-920 @ 0xfffffc68 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -337113,15 +337123,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 369332 │ │ │ │ @@ -337203,15 +337213,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r0, #66 @ 0x42 │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r7, #180 @ 0xb4 │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -337303,15 +337313,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r6, #136 @ 0x88 │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -337402,15 +337412,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -337967,15 +337977,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369c1c │ │ │ │ ldr r0, [pc, #224] @ (369d30 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 369c1c │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -338043,15 +338053,15 @@ │ │ │ │ orns r0, r4, #230 @ 0xe6 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00369d34 : │ │ │ │ ldr r3, [pc, #152] @ (369dd0 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -338084,15 +338094,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (369de4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -338113,23 +338123,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 369dae │ │ │ │ vhadd.s8 q0, q9, q11 │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369efc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -338219,15 +338229,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 5306cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 73318c │ │ │ │ + bl 732ffc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 369e0c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -338283,21 +338293,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (369f9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r0, [r4, #26] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r3, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -338310,22 +338320,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 36a00e │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -338491,15 +338501,15 @@ │ │ │ │ bls.n 36a28e │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 36a298 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -338755,25 +338765,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 36a3f8 │ │ │ │ ldr r0, [pc, #28] @ (36a4fc ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 36a3f8 │ │ │ │ ldrd r0, r0, [r6], #-920 @ 0x398 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 36a530 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -338988,15 +338998,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 36a8a8 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -339174,32 +339184,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 36a95a │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 36a6cc │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c7f40 │ │ │ │ b.n 36a6cc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c7ef0 │ │ │ │ b.n 36a83e │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 36a796 │ │ │ │ @@ -339211,21 +339221,21 @@ │ │ │ │ b.n 36a7d8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 36a724 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 36a4d8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036aa04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339399,15 +339409,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36aa3a │ │ │ │ ldr r0, [pc, #188] @ (36acb0 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 36aa3a │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 36ab28 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -339456,23 +339466,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36a2b0 │ │ │ │ nop │ │ │ │ b.n 36b0d8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + strb r4, [r6, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (36adb8 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -339616,19 +339626,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2c8ef8 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c8ef8 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36ae80 │ │ │ │ @@ -339729,28 +339739,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 36aebe │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c8ef8 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -339818,28 +339828,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a81f8 │ │ │ │ + bl 8a8068 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 36ae80 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 36ae80 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -340669,23 +340679,23 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ udf #28 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ble.n 36b8f4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bmi.n 36ba44 │ │ │ │ lsls r6, r4, #3 │ │ │ │ bcc.n 36b944 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsrs r4, r3, #7 │ │ │ │ + lsrs r4, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -340908,21 +340918,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #952 @ (adr r5, 36bfc8 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsls r4, r0, #27 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r5, #120] @ 0x78 │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036bc20 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -341060,15 +341070,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r3, #20 │ │ │ │ + lsls r4, r0, #14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36bc40 │ │ │ │ movs r1, #0 │ │ │ │ @@ -341297,21 +341307,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #15 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r4, #13 │ │ │ │ + lsls r2, r1, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ b.w 36bdd8 │ │ │ │ │ │ │ │ 0036c0a4 : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 36c0ec │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -341597,15 +341607,15 @@ │ │ │ │ bne.n 36c49c │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36c4e8 │ │ │ │ mov r0, r9 │ │ │ │ bl 5744ec │ │ │ │ mov r0, r9 │ │ │ │ - bl 89e4fc │ │ │ │ + bl 89e36c │ │ │ │ mov r0, r9 │ │ │ │ bl 5300c4 │ │ │ │ ldr r3, [pc, #272] @ (36c528 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (36c52c ) │ │ │ │ @@ -341653,15 +341663,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 36c38e │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 36c3a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 36c466 │ │ │ │ ldr r2, [pc, #152] @ (36c540 ) │ │ │ │ ldr r3, [pc, #152] @ (36c544 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -341680,94 +341690,94 @@ │ │ │ │ ldr r1, [pc, #132] @ (36c558 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 36c4a2 │ │ │ │ ldr r3, [pc, #112] @ (36c55c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (36c560 ) │ │ │ │ ldr r1, [pc, #116] @ (36c564 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ b.n 36c402 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r4, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r4, r5, #29 │ │ │ │ lsls r0, r7, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r0, r7, #27 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvs.n 36c516 │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ @ instruction: 0xffff9cb8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ bge.n 36c52a │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vqrdmulh.s , , d14[0] │ │ │ │ + vcvt.f16.u16 d31, d22, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrsh r4, [r6, r3] │ │ │ │ + ldrb r4, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2 0, cr0, [r0, #416]! @ 0x1a0 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldc2 0, cr0, [r8], {104} @ 0x68 │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r6, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0036c568 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72f968 │ │ │ │ + bl 72f7d8 │ │ │ │ ldr r3, [pc, #128] @ (36c608 ) │ │ │ │ ldr r2, [pc, #132] @ (36c60c ) │ │ │ │ ldr r1, [pc, #132] @ (36c610 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #116] @ (36c614 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cbz r0, 36c5f4 │ │ │ │ ldr r3, [pc, #112] @ (36c618 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (36c61c ) │ │ │ │ @@ -341800,26 +341810,26 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 36c5ac │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6, #-416] @ 0xfffffe60 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + @ instruction: 0xfb7e0068 │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #6 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldrsh r2, [r5, r0] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ │ │ │ │ 0036c628 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -341923,23 +341933,23 @@ │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ + ldrh r0, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r5!, {r2, r3, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ stmia r5!, {r2, r5, r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.w 88356c │ │ │ │ + b.w 8833dc │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (36c7e4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (36c7e8 ) │ │ │ │ @@ -342180,18 +342190,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (36c9a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ lsls r0, r7, #27 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - @ instruction: 0xfa520068 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh.w r0, [sl, #104] @ 0x68 │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036c9ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342239,18 +342249,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ lsls r4, r5, #25 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - vst1.8 {d16[3]}, [r8], r8 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh.w r0, [r0, r8, lsl #2] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r7, r1] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036ca38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342305,15 +342315,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b868 │ │ │ │ lsls r4, r0, #22 │ │ │ │ lsls r0, r7, #3 │ │ │ │ ldr r0, [pc, #8] @ (36cad4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr.w ip, [pc, #64] @ 36cb1c │ │ │ │ ldr r3, [pc, #64] @ (36cb20 ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #248] @ 0xf8 │ │ │ │ @@ -342335,24 +342345,24 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36caec │ │ │ │ ldr r0, [pc, #24] @ (36cb2c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w ip, [pc, #64] @ 36cb74 │ │ │ │ ldr r3, [pc, #64] @ (36cb78 ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #244] @ 0xf4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -342372,24 +342382,24 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cb44 │ │ │ │ ldr r0, [pc, #24] @ (36cb84 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ stmia r1!, {r1, r2} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #156] @ (36cc38 ) │ │ │ │ @@ -342397,15 +342407,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #160] @ (36cc40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #148] @ (36cc44 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ ldr r1, [pc, #136] @ (36cc48 ) │ │ │ │ @@ -342453,32 +342463,32 @@ │ │ │ │ bl 2c8b68 │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str.w r0, [r5, #252] @ 0xfc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c8e50 │ │ │ │ - ldr??.w r0, [r8, r8, lsl #2] │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + @ instruction: 0xf6e00068 │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r3, r5] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ lsls r7, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r4] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342507,15 +342517,15 @@ │ │ │ │ cbnz r3, 36cd08 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ add.w r3, r0, #96 @ 0x60 │ │ │ │ lsrs r1, r1, #7 │ │ │ │ ldr.w r0, [r2, #240] @ 0xf0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ adds r0, r0, r0 │ │ │ │ ldr.w lr, [r3, #20] │ │ │ │ @@ -342552,24 +342562,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cc96 │ │ │ │ ldr r0, [pc, #28] @ (36cd48 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ittt lt │ │ │ │ lsllt r6, r4, #3 │ │ │ │ sublt r0, #8 │ │ │ │ movlt r0, r0 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (36cdc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342578,25 +342588,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (36cdcc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #88] @ (36cdd0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (36cdd4 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #72] @ (36cdd8 ) │ │ │ │ ldr r3, [pc, #76] @ (36cddc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (36cde0 ) │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #72] @ (36cde4 ) │ │ │ │ @@ -342614,27 +342624,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6b40068 │ │ │ │ - stmia r1!, {r1, r3, r7} │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ - lsls r3, r2, #1 │ │ │ │ + adds.w r0, ip, #15204352 @ 0xe80000 │ │ │ │ + itee │ │ │ │ + lsl r3, r2, #1 │ │ │ │ + lsral r2, r7, #18 │ │ │ │ + lslal r6, r2, #1 │ │ │ │ + itte │ │ │ │ + lsl r3, r2, #1 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + lslal r3, r2, #1 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + strb r6, [r6, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342694,37 +342704,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ce1e │ │ │ │ ldr r0, [pc, #56] @ (36ceb8 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #40] @ (36cebc ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w ip, [r5, #250] @ 0xfa │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36ce1a │ │ │ │ bkpt 0x003c │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #784] @ (36d1c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + strb r6, [r2, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #56] @ (36cefc ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #56] @ (36cf00 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #256] @ 0x100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342744,24 +342754,24 @@ │ │ │ │ ldr r3, [pc, #28] @ (36cf08 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ced2 │ │ │ │ ldr r0, [pc, #20] @ (36cf0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + strb r2, [r1, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -342836,15 +342846,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (36d060 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cf56 │ │ │ │ ldr r0, [pc, #104] @ (36d064 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 36cf56 │ │ │ │ lsl.w r3, r9, r6 │ │ │ │ strb.w fp, [r8, #-8] │ │ │ │ orrs r3, r1 │ │ │ │ uxtb r1, r3 │ │ │ │ ldr r3, [pc, #72] @ (36d058 ) │ │ │ │ strb.w r1, [r5, #256] @ 0x100 │ │ │ │ @@ -342860,15 +342870,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (36d060 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36cf76 │ │ │ │ ldr r0, [pc, #52] @ (36d068 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [r5, #256] @ 0x100 │ │ │ │ b.n 36cf76 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -342879,17 +342889,17 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w r2, [r0, #246] @ 0xf6 │ │ │ │ sub sp, #20 │ │ │ │ @@ -342970,15 +342980,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (36d248 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d124 │ │ │ │ ldr r0, [pc, #220] @ (36d24c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 36d124 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -342997,15 +343007,15 @@ │ │ │ │ bpl.n 36d0e2 │ │ │ │ ldr r0, [pc, #176] @ (36d254 ) │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36d0e2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -343013,15 +343023,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ tst.w r2, #32768 @ 0x8000 │ │ │ │ beq.n 36d0e2 │ │ │ │ mov r2, r6 │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36d0e2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -343030,15 +343040,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 36d0e2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36d0e2 │ │ │ │ add.w r1, r0, #192 @ 0xc0 │ │ │ │ add.w r3, r0, #144 @ 0x90 │ │ │ │ mov r2, r1 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ adds r3, #16 │ │ │ │ @@ -343058,19 +343068,19 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36d2b8 ) │ │ │ │ @@ -343101,25 +343111,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d27e │ │ │ │ ldr r0, [pc, #32] @ (36d2c8 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ cbnz r6, 36d2ee │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r4] │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb.w r3, [r0, #247] @ 0xf7 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343261,25 +343271,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36d308 │ │ │ │ ldr r0, [pc, #32] @ (36d4a0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ bl 28e61c │ │ │ │ cbnz r4, 36d4a6 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + ldr r7, [pc, #768] @ (36d7a4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36d504 ) │ │ │ │ @@ -343310,25 +343320,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d4ca │ │ │ │ ldr r0, [pc, #32] @ (36d514 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ @ instruction: 0xb782 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + ldr r7, [pc, #392] @ (36d6a0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #168] @ (36d5d4 ) │ │ │ │ @@ -343336,15 +343346,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #172] @ (36d5dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r6, [pc, #160] @ (36d5e0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ strh.w r5, [r0, #248] @ 0xf8 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w r3, [r0, #244] @ 0xf4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -343390,42 +343400,42 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d56a │ │ │ │ ldr r0, [pc, #40] @ (36d5f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 36d56a │ │ │ │ nop │ │ │ │ - cdp 0, 14, cr0, cr8, cr8, {3} │ │ │ │ - ldr r7, [pc, #712] @ (36d8a4 ) │ │ │ │ + ldcl 0, cr0, [r0, #-416] @ 0xfffffe60 │ │ │ │ + ldr r6, [pc, #104] @ (36d644 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #824] @ (36d918 ) │ │ │ │ + ldr r6, [pc, #216] @ (36d6b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xb6e8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #568] @ (36d82c ) │ │ │ │ + ldr r5, [pc, #984] @ (36d9cc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036d5f4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (36d6a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733430 │ │ │ │ + bl 7332a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36d69a │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (36d6a8 ) │ │ │ │ @@ -343478,21 +343488,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2f94a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 36d618 │ │ │ │ - lsrs r6, r6, #1 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r3, r2] │ │ │ │ + ldr r7, [pc, #24] @ (36d6c4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + ldr r6, [pc, #912] @ (36da40 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + ldr r6, [pc, #776] @ (36d9bc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -343570,15 +343580,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 36d70a │ │ │ │ b.n 36d782 │ │ │ │ ldr r0, [pc, #4] @ (36d7a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrh r6, [r4, #30] │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -343663,15 +343673,15 @@ │ │ │ │ bl 36906c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36a3c0 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36d99a │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36906c │ │ │ │ @@ -343721,15 +343731,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 36d8e4 │ │ │ │ ldr r0, [pc, #92] @ (36d9c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 36d840 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 36d840 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -343741,26 +343751,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 36906c │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36a3c0 │ │ │ │ b.n 36d8d2 │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #440] @ (36db80 ) │ │ │ │ + ldr r3, [pc, #856] @ (36dd20 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (36dad4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -343927,35 +343937,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (36dc54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #128] @ (36dc58 ) │ │ │ │ ldr r1, [pc, #128] @ (36dc5c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #112] @ (36dc60 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #104] @ (36dc64 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (36dc68 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (36dc6c ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -343976,39 +343986,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia.w r0!, {r3, r5, r6} │ │ │ │ - cbz r2, 36dc9e │ │ │ │ + b.n 36da60 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ + cbz r2, 36dc78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u32 q8, , #14 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + mrc2 0, 2, r0, cr10, cr5, {2} │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vld4.16 {d0-d3}, [r2 :64], r3 │ │ │ │ + @ instruction: 0xf78a0053 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r2, [pc, #872] @ (36dfd4 ) │ │ │ │ + ldr r1, [pc, #264] @ (36dd74 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (36dc80 ) │ │ │ │ ldr r1, [pc, #12] @ (36dc84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 737028 │ │ │ │ - ldr r2, [pc, #528] @ (36de94 ) │ │ │ │ + b.w 736e98 │ │ │ │ + ldr r0, [pc, #944] @ (36e034 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #664] @ (36df20 ) │ │ │ │ + ldr r1, [pc, #56] @ (36dcc0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36dcd0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -344016,29 +344027,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (36dcd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8d1c │ │ │ │ - b.n 36dc60 │ │ │ │ + b.n 36d930 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [pc, #528] @ (36dee8 ) │ │ │ │ + ldr r0, [pc, #944] @ (36e088 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #616] @ (36df44 ) │ │ │ │ + ldr r1, [pc, #8] @ (36dce4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (36dfa0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -344048,15 +344059,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (36dfac ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 36dd46 │ │ │ │ @@ -344071,15 +344082,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28d414 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36df82 │ │ │ │ ldr r0, [pc, #632] @ (36dfb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -344125,15 +344136,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (36dfc4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2c8b68 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -344153,63 +344164,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #448] @ (36dfdc ) │ │ │ │ add r1, pc │ │ │ │ bl 38314c │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3879d4 │ │ │ │ ldr r0, [pc, #428] @ (36dfe0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r2, [pc, #424] @ (36dfe4 ) │ │ │ │ ldr r1, [pc, #424] @ (36dfe8 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3831cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #388] @ (36dfec ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #364] @ (36dff0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72f4cc │ │ │ │ + bl 72f33c │ │ │ │ vldr d7, [pc, #236] @ 36df88 │ │ │ │ ldr r2, [pc, #340] @ (36dff4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (36dff8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -344250,43 +344261,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 36dd7a │ │ │ │ ldr r0, [pc, #196] @ (36e004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f808 │ │ │ │ + bl 87f678 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 36dd7a │ │ │ │ ldr r3, [pc, #184] @ (36e008 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (36e00c ) │ │ │ │ ldr r1, [pc, #184] @ (36e010 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344297,67 +344308,67 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36de88 │ │ │ │ + b.n 36db58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [pc, #200] @ (36e070 ) │ │ │ │ + ldr r0, [pc, #616] @ (36e210 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #280] @ (36e0c4 ) │ │ │ │ + ldr r0, [pc, #696] @ (36e264 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldr r2, [pc, #184] @ (36e06c ) │ │ │ │ + ldr r0, [pc, #600] @ (36e20c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #168] @ (36e060 ) │ │ │ │ + ldr r0, [pc, #584] @ (36e200 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #128] @ (36e03c ) │ │ │ │ + ldr r0, [pc, #544] @ (36e1dc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36dd0c │ │ │ │ + b.n 36d9dc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbz r6, 36dfce │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #340]! @ 0x154 │ │ │ │ + stc2l 0, cr0, [r0], #-340 @ 0xfffffeac │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - b.n 36dca4 │ │ │ │ + b.n 36d974 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2 0, cr0, [r8, #340]! @ 0x154 │ │ │ │ - ldr r1, [pc, #984] @ (36e3b8 ) │ │ │ │ + stc2 0, cr0, [r0], #-340 @ 0xfffffeac │ │ │ │ + ldr r0, [pc, #376] @ (36e158 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldr r1, [pc, #448] @ (36e1bc ) │ │ │ │ + blx fp │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #384] @ (36e180 ) │ │ │ │ + blx r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #672] @ (36e2a8 ) │ │ │ │ + bx r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36da30 │ │ │ │ + b.n 36e700 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [pc, #320] @ (36e150 ) │ │ │ │ + mov r8, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #216] @ (36e0ec ) │ │ │ │ + mov lr, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (36e084 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -344365,19 +344376,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (36e08c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -344391,34 +344402,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 36d900 │ │ │ │ + b.n 36e5d0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mov lr, pc │ │ │ │ + cmp r6, ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx r2 │ │ │ │ + cmp r2, pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -344540,15 +344551,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 36eebc │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 36e27c │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 36ed26 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -345093,15 +345104,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 36eeb8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 36e1d6 │ │ │ │ ldr.w r0, [pc, #1616] @ 36eec0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 36e1d6 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 36e7fc │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -345611,27 +345622,27 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + add r8, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r6, #40 @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 36efa8 │ │ │ │ + bmi.n 36ee78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 36ee64 │ │ │ │ + bmi.n 36ef34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -346964,15 +346975,15 @@ │ │ │ │ bpl.w 36ef70 │ │ │ │ ldr.w r0, [pc, #1248] @ 37048c │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 36ef70 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 36ef38 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -347000,15 +347011,15 @@ │ │ │ │ bl 36aa04 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 36f576 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 36fb46 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -347302,15 +347313,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 36ef38 │ │ │ │ ldr r0, [pc, #164] @ (370490 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 36ef38 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -347356,27 +347367,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r3, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r3} │ │ │ │ + bkpt 0x0070 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + strb r0, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itee │ │ │ │ - lsl r0, r5, #1 │ │ │ │ - strbal r0, [r7, #16] │ │ │ │ - lslal r4, r2, #1 │ │ │ │ - strb r4, [r1, #17] │ │ │ │ + bkpt 0x005a │ │ │ │ + lsls r0, r5, #1 │ │ │ │ + strb r0, [r4, #10] │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + strb r4, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003704a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -347449,15 +347460,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 3705ae │ │ │ │ ldr.w r0, [pc, #1364] @ 370adc │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [pc, #1344] @ 370ad8 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 3705ea │ │ │ │ ldr.w r0, [pc, #1336] @ 370ae0 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -347482,15 +347493,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3705ae │ │ │ │ ldr.w r0, [pc, #1280] @ 370ae4 │ │ │ │ add r0, pc │ │ │ │ b.n 37058c │ │ │ │ ldr.w r0, [pc, #1276] @ 370ae8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 3705a4 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -347513,15 +347524,15 @@ │ │ │ │ bpl.n 3705ae │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 370aec │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [pc, #1156] @ 370ad8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 3705a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37062e │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -347923,41 +347934,41 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 3707f6 │ │ │ │ strh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r6, r4, #3 │ │ │ │ - itt le │ │ │ │ - lslle r0, r5, #1 │ │ │ │ - ldrle r0, [r2, r2] │ │ │ │ + bkpt 0x0044 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ + ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r2, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #46 @ 0x2e │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #26 │ │ │ │ + movs r1, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + subs r2, r4, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - hlt 0x001e │ │ │ │ + cbnz r6, 370af8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00370afc : │ │ │ │ ldr r0, [pc, #4] @ (370b04 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ adds r1, #16 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldrb.w r4, [lr, #1]! │ │ │ │ adds r1, #16 │ │ │ │ subs r3, #4 │ │ │ │ @@ -348118,21 +348129,21 @@ │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.n 370d24 │ │ │ │ ldr.w r3, [r0, #796] @ 0x31c │ │ │ │ cbnz r3, 370d1c │ │ │ │ ldr.w r1, [r0, #808] @ 0x328 │ │ │ │ cbnz r1, 370d24 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 370d10 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #656] @ 370fd0 │ │ │ │ cmp r2, #21 │ │ │ │ @@ -348337,41 +348348,41 @@ │ │ │ │ b.n 370f6a │ │ │ │ ldr r1, [pc, #72] @ (370fd8 ) │ │ │ │ ldr r0, [pc, #72] @ (370fdc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.n 370fbe │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #244] @ 0xf4 │ │ │ │ b.n 370d5e │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 370fb6 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #27] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r6, lr} │ │ │ │ + cbz r2, 371054 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #364] @ (37115c ) │ │ │ │ cmp r2, #21 │ │ │ │ @@ -348492,23 +348503,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #20] @ (371164 ) │ │ │ │ ldr r0, [pc, #24] @ (371168 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 371006 │ │ │ │ ldrb r6, [r0, #17] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3711d6 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + asrs r6, r2, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #676] @ (371424 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -348722,15 +348733,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ blx 28e1e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 371278 │ │ │ │ b.n 371294 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ b.n 3712e8 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ bl 370cf8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -348861,27 +348872,27 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #992] @ (37194c ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r0, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (371594 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r6, [pc, #768] @ (371898 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -348889,39 +348900,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (3715f4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3715f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #56] @ (3715fc ) │ │ │ │ ldr.w ip, [pc, #60] @ 371600 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #56] @ (371604 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #40] @ (371608 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f8e4 │ │ │ │ + b.w 72f754 │ │ │ │ nop │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + strb r0, [r5, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [pc, #472] @ (3717d8 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsrs r5, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, r1] │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -348938,26 +348949,26 @@ │ │ │ │ ldr r1, [pc, #156] @ (3716c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #140] @ (3716c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #140] @ (3716c8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #96] @ 3716b0 │ │ │ │ ldr r2, [pc, #120] @ (3716cc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -348989,23 +349000,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r6, #182 @ 0xb6 │ │ │ │ + movs r5, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r4, #13 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r5, [pc, #920] @ (371a68 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -349300,15 +349311,15 @@ │ │ │ │ nop │ │ │ │ strb r4, [r2, #21] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, #13] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subs.w lr, r2, #256 @ 0x100 │ │ │ │ @@ -349336,29 +349347,29 @@ │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1112] @ 0x458 │ │ │ │ and.w r5, r5, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ subs r1, r5, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r4, #1108] @ 0x454 │ │ │ │ orrs r5, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ lsrs r1, r2, #2 │ │ │ │ orr.w r1, r1, r3, lsl #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #12 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -349411,15 +349422,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (371bf8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 371a68 │ │ │ │ ldr r0, [pc, #184] @ (371bfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 371a70 │ │ │ │ ldrb.w r3, [r0, #922] @ 0x39a │ │ │ │ ldrb.w r5, [r0, #920] @ 0x398 │ │ │ │ bic.w r3, r3, ip │ │ │ │ strb.w r3, [r0, #922] @ 0x39a │ │ │ │ @@ -349439,15 +349450,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (371bf8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.n 371ba2 │ │ │ │ ldr r0, [pc, #100] @ (371c00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r0, r4 │ │ │ │ bl 3716d0 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 371a70 │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ @@ -349466,25 +349477,25 @@ │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ str.w ip, [r3, #952] @ 0x3b8 │ │ │ │ b.n 371b28 │ │ │ │ ldr r0, [pc, #24] @ (371c04 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 371a68 │ │ │ │ strb r0, [r7, #7] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r4, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r1, #26 │ │ │ │ + lsrs r4, r6, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r5, #25 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #388] @ 371d9c │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -349618,26 +349629,26 @@ │ │ │ │ ands r2, r1 │ │ │ │ and.w r0, r3, ip │ │ │ │ orrs r0, r2 │ │ │ │ b.n 371c44 │ │ │ │ ldr r0, [pc, #28] @ (371dac ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 371ccc │ │ │ │ nop │ │ │ │ strb r0, [r3, #0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - add r0, sp, #960 @ 0x3c0 │ │ │ │ + add r7, pc, #352 @ (adr r7, 371f04 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r6, pc, #928 @ (adr r6, 372148 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #19 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 371df8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349645,31 +349656,31 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #52] @ (371e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #392 @ (adr r7, 371f84 ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 372124 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r0, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #15 │ │ │ │ + lsrs r2, r3, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (371e74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -349678,15 +349689,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (371e7c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ cbz r1, 371e46 │ │ │ │ ldr r2, [pc, #72] @ (371e80 ) │ │ │ │ addw r0, r0, #1124 @ 0x464 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ @@ -349695,35 +349706,35 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #56] @ (371e88 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #64 @ (adr r7, 371eb8 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 372058 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r4, #14 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r7, #16 │ │ │ │ + lsrs r4, r4, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 371f00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349731,15 +349742,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #96] @ (371f08 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #1100] @ 0x44c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ strd r3, r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ str.w r3, [r0, #1104] @ 0x450 │ │ │ │ @@ -349757,19 +349768,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #536 @ (adr r6, 37211c ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 3722bc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349785,21 +349796,21 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ adds r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ bcs.n 371f76 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ cmp r3, sl │ │ │ │ @@ -349911,15 +349922,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3720a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add lr, r7 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [pc, #1076] @ 3724e8 │ │ │ │ @@ -349954,15 +349965,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 37221e │ │ │ │ ldr r0, [pc, #984] @ (3724f0 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37221e │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r6, #0 │ │ │ │ orr.w r2, r2, ip, lsl #30 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ ldr.w r2, [r0, r2, lsl #2] │ │ │ │ @@ -349998,15 +350009,15 @@ │ │ │ │ ldr r3, [pc, #884] @ (3724ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37213e │ │ │ │ ldr r0, [pc, #896] @ (372500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37213e │ │ │ │ subs.w r2, r1, #256 @ 0x100 │ │ │ │ sbc.w ip, r3, #0 │ │ │ │ cmp.w r2, #768 @ 0x300 │ │ │ │ sbcs.w r5, ip, #0 │ │ │ │ bcs.n 3721da │ │ │ │ ldr.w r5, [r0, #952] @ 0x3b8 │ │ │ │ @@ -350045,15 +350056,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 37221e │ │ │ │ ldr r0, [pc, #768] @ (372504 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37221e │ │ │ │ ldr r3, [pc, #728] @ (3724ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 37234a │ │ │ │ @@ -350072,15 +350083,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.n 37221e │ │ │ │ ldr r0, [pc, #708] @ (372508 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37221e │ │ │ │ ldr.w r2, [r0, #1020] @ 0x3fc │ │ │ │ movs r0, #52 @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ mla r3, r0, r3, r2 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -350165,22 +350176,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 37221e │ │ │ │ ldr r0, [pc, #464] @ (37250c ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37221e │ │ │ │ ldr r0, [pc, #452] @ (372510 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37221e │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ bhi.w 372238 │ │ │ │ add r2, pc, #8 @ (adr r2, 37236c ) │ │ │ │ ldr.w r5, [r2, r1, lsl #2] │ │ │ │ add r2, r5 │ │ │ │ @@ -350310,31 +350321,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ b.n 372136 │ │ │ │ nop │ │ │ │ ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r7, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #112 @ (adr r4, 37256c ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 37270c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r1, [pc, #256] @ (372600 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r6, #31 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 372578 │ │ │ │ sub sp, #8 │ │ │ │ @@ -350342,45 +350353,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (372580 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #68] @ (372584 ) │ │ │ │ ldr r1, [pc, #68] @ (372588 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #60] @ (37258c ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #52] @ (372590 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #280 @ (adr r0, 372694 ) │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r0, #28] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #544] @ (3727b0 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -350401,20 +350412,20 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ strb.w r2, [r1, #1102] @ 0x44e │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r3, #1076] @ 0x434 │ │ │ │ mov r4, r3 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #160] @ (372690 ) │ │ │ │ @@ -350440,15 +350451,15 @@ │ │ │ │ movcs r5, #16 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r8, [r1] │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r9, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 8946c4 │ │ │ │ + bl 894534 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 372650 │ │ │ │ add r4, r5 │ │ │ │ cmp r7, r4 │ │ │ │ bhi.n 372612 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350466,15 +350477,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37263c │ │ │ │ ldr r0, [pc, #56] @ (3726a0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37263c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 372642 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -350487,15 +350498,15 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #20 │ │ │ │ + lsls r0, r7, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ (372780 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -350503,15 +350514,15 @@ │ │ │ │ movs r3, #115 @ 0x73 │ │ │ │ ldr r1, [pc, #204] @ (372788 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r0, #1052] @ 0x41c │ │ │ │ ldrb.w r2, [r0, #958] @ 0x3be │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str.w r3, [r0, #1080] @ 0x438 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r3, [r0, #1084] @ 0x43c │ │ │ │ @@ -350565,21 +350576,21 @@ │ │ │ │ cbz r2, 372770 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #1102 @ 0x44e │ │ │ │ blx 28d5b4 │ │ │ │ ldr.w r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r4, #19 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -350647,41 +350658,41 @@ │ │ │ │ bne.n 3727ac │ │ │ │ ldr r3, [pc, #56] @ (372884 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 372860 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 3727ac │ │ │ │ ldr r3, [pc, #36] @ (372888 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372852 │ │ │ │ ldr r3, [pc, #32] @ (37288c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372852 │ │ │ │ ldr r0, [pc, #24] @ (372890 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 372852 │ │ │ │ str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r4, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w fp, [pc, #744] @ 372b90 │ │ │ │ @@ -350699,23 +350710,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #115 @ 0x73 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w sl, r8, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 3395ac │ │ │ │ vldr d7, [pc, #656] @ 372b88 │ │ │ │ ldr r2, [pc, #684] @ (372ba8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #684] @ (372bac ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -350727,15 +350738,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 52bfc0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ bl 33965c │ │ │ │ ldr.w r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 372b5a │ │ │ │ bl 53825c │ │ │ │ cmp r6, r0 │ │ │ │ @@ -350758,15 +350769,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ ldrb.w r3, [r4, #956] @ 0x3bc │ │ │ │ str.w r6, [r4, #1076] @ 0x434 │ │ │ │ ldrb.w r6, [r4, #958] @ 0x3be │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ subs r6, #0 │ │ │ │ mov.w r1, r1, lsl #12 │ │ │ │ @@ -350819,15 +350830,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1596 @ 0x63c │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350884,15 +350895,15 @@ │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ add r8, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add.w r1, r1, r6, lsl #2 │ │ │ │ adds r6, #1 │ │ │ │ bl 3395ac │ │ │ │ ldrb.w r3, [r4, #957] @ 0x3bd │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 372ac6 │ │ │ │ @@ -350914,15 +350925,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1631 @ 0x65f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350939,69 +350950,65 @@ │ │ │ │ ldr r2, [pc, #132] @ (372be0 ) │ │ │ │ add.w r3, r8, #72 @ 0x48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1563 @ 0x61b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r0, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, #86 @ 0x56 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + lsrs r2, r1, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ + vshr.u32 q8, q2, #6 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfaa1ffff │ │ │ │ - ldr r2, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r1, #4 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - lsls r2, r0, #2 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - lsls r4, r6, #1 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ + vqadd.u64 q8, q0, q2 │ │ │ │ + mcr2 0, 7, r0, cr10, cr4, {2} │ │ │ │ + mrc2 0, 6, r0, cr12, cr4, {2} │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ ldrb.w r3, [r4, #962] @ 0x3c2 │ │ │ │ ldrb.w r1, [r4, #963] @ 0x3c3 │ │ │ │ ldrb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ subs r3, #1 │ │ │ │ subs r1, #1 │ │ │ │ @@ -351225,15 +351232,15 @@ │ │ │ │ cbz r3, 372eb4 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r4, #1032] @ 0x408 │ │ │ │ mov r9, r3 │ │ │ │ b.n 372e72 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ adds r6, #1 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ cmp r6, sl │ │ │ │ beq.n 372eb4 │ │ │ │ ldrb.w r3, [r9, r1] │ │ │ │ adds r0, r1, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.n 372e64 │ │ │ │ movs r3, #1 │ │ │ │ @@ -351252,15 +351259,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (372f44 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372dd6 │ │ │ │ ldr r0, [pc, #156] @ (372f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 372dd6 │ │ │ │ ldr.w r6, [r4, #1052] @ 0x41c │ │ │ │ cbz r6, 372ef2 │ │ │ │ sub.w ip, r7, #255 @ 0xff │ │ │ │ ldr.w r3, [r4, #1048] @ 0x418 │ │ │ │ clz ip, ip │ │ │ │ movs r2, #0 │ │ │ │ @@ -351314,15 +351321,15 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8, #336] @ 0x150 │ │ │ │ + stc2 0, cr0, [r0], {84} @ 0x54 │ │ │ │ ldr r3, [pc, #228] @ (373034 ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 372f7c │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r2, r1, #30 │ │ │ │ @@ -351385,53 +351392,53 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 372f98 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (373044 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 372f98 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 373010 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r0, [pc, #52] @ (373048 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 373000 │ │ │ │ ldr r0, [pc, #36] @ (373040 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 373000 │ │ │ │ ldr r0, [pc, #36] @ (37304c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373000 │ │ │ │ ldrb r2, [r5, r3] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (373060 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r0], #-336 @ 0xfffffeb0 │ │ │ │ + @ instruction: 0xfad80054 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 5, r0, ip, cr4 │ │ │ │ + @ instruction: 0xfac40054 │ │ │ │ ldr r3, [pc, #240] @ (373144 ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 37308a │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r2, r1, #30 │ │ │ │ @@ -351497,54 +351504,54 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3730a6 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #88] @ (373154 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3730a6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 37311e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r0, [pc, #56] @ (373158 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37310e │ │ │ │ ldr r0, [pc, #36] @ (373150 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37310e │ │ │ │ ldr r0, [pc, #40] @ (37315c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37310e │ │ │ │ nop │ │ │ │ ldrh r6, [r4, r7] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (373170 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb620054 │ │ │ │ + vst1.8 @ instruction: 0xf9ca0054 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb4e0054 │ │ │ │ + ldrsh.w r0, [r6, #84] @ 0x54 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #396] @ (3732fc ) │ │ │ │ mov r1, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -351612,15 +351619,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3732d6 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ str r2, [r1, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -351653,15 +351660,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373212 │ │ │ │ ldr r0, [pc, #152] @ (37330c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373212 │ │ │ │ ldr r2, [pc, #140] @ (373310 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351672,15 +351679,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3731e0 │ │ │ │ ldr r0, [pc, #124] @ (373314 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3731e0 │ │ │ │ ldr r2, [pc, #100] @ (373310 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37319a │ │ │ │ @@ -351690,15 +351697,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37319a │ │ │ │ ldr r0, [pc, #84] @ (373318 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 37319a │ │ │ │ ldr r3, [pc, #44] @ (373304 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373212 │ │ │ │ @@ -351706,33 +351713,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 373212 │ │ │ │ ldr r0, [pc, #48] @ (37331c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373212 │ │ │ │ nop │ │ │ │ ldrh r0, [r1, r3] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa0e0054 │ │ │ │ + ldr??.w r0, [r6, r4, lsl #1] │ │ │ │ ldr r4, [pc, #32] @ (373334 ) │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c40054 │ │ │ │ - ldrsb.w r0, [r8, #84] @ 0x54 │ │ │ │ - ldrsb.w r0, [r6, #84] @ 0x54 │ │ │ │ + strh.w r0, [ip, r4, lsl #1] │ │ │ │ + strb.w r0, [r0, r4, lsl #1] │ │ │ │ + @ instruction: 0xf7fe0054 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #412] @ (3734d0 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351828,15 +351835,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3734ae │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #164] @ (3734d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37339c │ │ │ │ ldr r3, [pc, #160] @ (3734dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351846,15 +351853,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (3734e0 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 37339c │ │ │ │ ldr r3, [pc, #120] @ (3734d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3733ca │ │ │ │ @@ -351866,15 +351873,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (3734e4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 3733ca │ │ │ │ ldr r3, [pc, #88] @ (3734e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3733ee │ │ │ │ @@ -351883,48 +351890,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3733ee │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (3734ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3733ee │ │ │ │ ldr r2, [pc, #64] @ (3734f0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373420 │ │ │ │ ldr r2, [pc, #32] @ (3734dc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373420 │ │ │ │ ldr r0, [pc, #48] @ (3734f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 373420 │ │ │ │ nop │ │ │ │ ldr r2, [r0, r4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [ip, r4, lsl #1] │ │ │ │ - ldrh.w r0, [r6, r4, lsl #1] │ │ │ │ + movt r0, #18516 @ 0x4854 │ │ │ │ + @ instruction: 0xf69e0054 │ │ │ │ ldr r4, [pc, #32] @ (37350c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7ba0054 │ │ │ │ + @ instruction: 0xf6220054 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c00054 │ │ │ │ + @ instruction: 0xf6280054 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ (3736b0 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ sub sp, #20 │ │ │ │ @@ -352025,15 +352032,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37368e │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #164] @ (3736b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373568 │ │ │ │ ldr r3, [pc, #160] @ (3736bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -352043,15 +352050,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (3736c0 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 373568 │ │ │ │ ldr r3, [pc, #120] @ (3736b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3735aa │ │ │ │ @@ -352063,15 +352070,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (3736c4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 3735aa │ │ │ │ ldr r3, [pc, #88] @ (3736c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3735ce │ │ │ │ @@ -352080,48 +352087,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3735ce │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (3736cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3735ce │ │ │ │ ldr r2, [pc, #64] @ (3736d0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373600 │ │ │ │ ldr r2, [pc, #32] @ (3736bc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373600 │ │ │ │ ldr r0, [pc, #48] @ (3736d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 373600 │ │ │ │ nop │ │ │ │ ldrsb r2, [r5, r4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6b80054 │ │ │ │ - @ instruction: 0xf6920054 │ │ │ │ + @ instruction: 0xf5200054 │ │ │ │ + @ instruction: 0xf4fa0054 │ │ │ │ ldr r4, [pc, #32] @ (3736ec ) │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, sl, #13893632 @ 0xd40000 │ │ │ │ + orr.w r0, r2, #13893632 @ 0xd40000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5e00054 │ │ │ │ + orr.w r0, r8, #13893632 @ 0xd40000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #404] @ (373880 ) │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #404] @ (373884 ) │ │ │ │ @@ -352192,15 +352199,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37373e │ │ │ │ ldr r0, [pc, #260] @ (373890 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #252] @ (373894 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373836 │ │ │ │ ldr r3, [pc, #232] @ (37388c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -352212,15 +352219,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w ip, r5, r3, lsl #2 │ │ │ │ ldr r0, [pc, #220] @ (373898 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldrb.w ip, [ip, #20] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 37370e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbz r3, 3737f6 │ │ │ │ ldr r3, [pc, #192] @ (37389c ) │ │ │ │ @@ -352232,15 +352239,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3737f6 │ │ │ │ ldr r0, [pc, #180] @ (3738a0 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ beq.n 37373e │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ @@ -352255,15 +352262,15 @@ │ │ │ │ bne.n 37373e │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cbnz r2, 373860 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ cmp r2, #2 │ │ │ │ bne.w 37370e │ │ │ │ b.n 3737d8 │ │ │ │ ldr r3, [pc, #100] @ (3738a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352271,52 +352278,52 @@ │ │ │ │ ldr r3, [pc, #64] @ (37388c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37372e │ │ │ │ ldr r0, [pc, #80] @ (3738a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37372e │ │ │ │ ldr r2, [pc, #72] @ (3738ac ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373826 │ │ │ │ ldr r2, [pc, #32] @ (37388c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 373826 │ │ │ │ ldr r0, [pc, #56] @ (3738b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 373826 │ │ │ │ strb r4, [r1, r5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r6, #2132 @ 0x854 │ │ │ │ + orn r0, lr, #13893632 @ 0xd40000 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, sl, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf3d20054 │ │ │ │ ldr r4, [pc, #32] @ (3738c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r0, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf2d80054 │ │ │ │ str r4, [r3, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r4, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf37c0054 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, lr, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf2760054 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (373ab4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r2, #0] │ │ │ │ @@ -352401,15 +352408,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (373ac0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373a0a │ │ │ │ ldr r0, [pc, #288] @ (373ac4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373a0a │ │ │ │ ldr r3, [pc, #264] @ (373ab8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373a44 │ │ │ │ @@ -352438,25 +352445,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (373ac0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 373a0a │ │ │ │ ldr r0, [pc, #204] @ (373ac8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373a0a │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373a94 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r2, [pc, #176] @ (373acc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373912 │ │ │ │ ldr r2, [pc, #152] @ (373ac0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352464,15 +352471,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373912 │ │ │ │ ldr r0, [pc, #156] @ (373ad0 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373912 │ │ │ │ ldr r2, [pc, #132] @ (373acc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3739b6 │ │ │ │ @@ -352482,15 +352489,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3739b6 │ │ │ │ ldr r0, [pc, #120] @ (373ad4 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3739b6 │ │ │ │ ldr r2, [pc, #96] @ (373acc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37395a │ │ │ │ @@ -352500,48 +352507,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37395a │ │ │ │ ldr r0, [pc, #84] @ (373ad8 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37395a │ │ │ │ ldr r3, [pc, #36] @ (373abc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373a0a │ │ │ │ ldr r3, [pc, #32] @ (373ac0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 373a0a │ │ │ │ ldr r0, [pc, #48] @ (373adc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373a0a │ │ │ │ strh r2, [r6, r5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2e20054 │ │ │ │ - @ instruction: 0xf28a0054 │ │ │ │ + adc.w r0, sl, #84 @ 0x54 │ │ │ │ + @ instruction: 0xf0f20054 │ │ │ │ ldr r4, [pc, #32] @ (373af0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2260054 │ │ │ │ - addw r0, r0, #84 @ 0x54 │ │ │ │ - rsbs r0, r6, #84 @ 0x54 │ │ │ │ - rsbs r0, sl, #84 @ 0x54 │ │ │ │ + eor.w r0, lr, #84 @ 0x54 │ │ │ │ + orn r0, r8, #84 @ 0x54 │ │ │ │ + bics.w r0, lr, #84 @ 0x54 │ │ │ │ + orr.w r0, r2, #84 @ 0x54 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (373ce0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r2, #0] │ │ │ │ @@ -352626,15 +352633,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (373cec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373c36 │ │ │ │ ldr r0, [pc, #288] @ (373cf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373c36 │ │ │ │ ldr r3, [pc, #264] @ (373ce4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373c70 │ │ │ │ @@ -352663,25 +352670,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (373cec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 373c36 │ │ │ │ ldr r0, [pc, #204] @ (373cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373c36 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373cc0 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r2, [pc, #176] @ (373cf8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373b3e │ │ │ │ ldr r2, [pc, #152] @ (373cec ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352689,15 +352696,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373b3e │ │ │ │ ldr r0, [pc, #156] @ (373cfc ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373b3e │ │ │ │ ldr r2, [pc, #132] @ (373cf8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373be2 │ │ │ │ @@ -352707,15 +352714,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373be2 │ │ │ │ ldr r0, [pc, #120] @ (373d00 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373be2 │ │ │ │ ldr r2, [pc, #96] @ (373cf8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373b86 │ │ │ │ @@ -352725,48 +352732,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373b86 │ │ │ │ ldr r0, [pc, #84] @ (373d04 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373b86 │ │ │ │ ldr r3, [pc, #36] @ (373ce8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373c36 │ │ │ │ ldr r3, [pc, #32] @ (373cec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 373c36 │ │ │ │ ldr r0, [pc, #48] @ (373d08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373c36 │ │ │ │ str r6, [r0, r5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b60054 │ │ │ │ - orrs.w r0, lr, #84 @ 0x54 │ │ │ │ + vqadd.s16 q0, q7, q2 │ │ │ │ + mcr 0, 6, r0, cr6, cr4, {2} │ │ │ │ ldr r4, [pc, #32] @ (373d1c ) │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q8, q2, #6 │ │ │ │ - vshr.s16 q8, q2, #12 │ │ │ │ - vshr.s32 q0, q2, #22 │ │ │ │ - vshr.s32 q0, q2, #18 │ │ │ │ + mcr 0, 3, r0, cr2, cr4, {2} │ │ │ │ + mrc 0, 1, r0, cr12, cr4, {2} │ │ │ │ + mrc 0, 0, r0, cr2, cr4, {2} │ │ │ │ + mrc 0, 0, r0, cr6, cr4, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #924] @ (3740b8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w ip, [pc, #924] @ 3740bc │ │ │ │ @@ -352824,15 +352831,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 373dcc │ │ │ │ ldr r0, [pc, #776] @ (3740c8 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.n 373d96 │ │ │ │ @@ -352849,15 +352856,15 @@ │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 37408e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37403e │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ @@ -352885,15 +352892,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 373e00 │ │ │ │ ldr r0, [pc, #624] @ (3740d0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373e00 │ │ │ │ ldr r0, [pc, #612] @ (3740d4 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -352903,15 +352910,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 373f9a │ │ │ │ ldr r0, [pc, #592] @ (3740d8 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 373da6 │ │ │ │ ldrb.w ip, [r2] │ │ │ │ movs.w r0, ip, lsr #3 │ │ │ │ @@ -352928,15 +352935,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373ed4 │ │ │ │ ldr r0, [pc, #532] @ (3740dc ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.w 373d96 │ │ │ │ @@ -352962,15 +352969,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 373e00 │ │ │ │ ldr r0, [pc, #440] @ (3740e0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373e00 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 374018 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -353001,15 +353008,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 373e00 │ │ │ │ ldr r0, [pc, #344] @ (3740e4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373e00 │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 373daa │ │ │ │ ldrb.w ip, [r2] │ │ │ │ @@ -353047,15 +353054,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 373e00 │ │ │ │ ldr r0, [pc, #220] @ (3740e8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373e00 │ │ │ │ ldr r2, [pc, #164] @ (3740c0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353066,15 +353073,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 373f3a │ │ │ │ ldr r0, [pc, #188] @ (3740ec ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373f3a │ │ │ │ ldr r2, [pc, #128] @ (3740c0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373e18 │ │ │ │ @@ -353084,15 +353091,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 373e18 │ │ │ │ ldr r0, [pc, #152] @ (3740f0 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373e18 │ │ │ │ ldr r2, [pc, #84] @ (3740c0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373fb8 │ │ │ │ @@ -353102,15 +353109,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373fb8 │ │ │ │ ldr r0, [pc, #116] @ (3740f4 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373fb8 │ │ │ │ ldr r1, [pc, #60] @ (3740cc ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373e00 │ │ │ │ @@ -353118,42 +353125,42 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 373e00 │ │ │ │ ldr r0, [pc, #80] @ (3740f8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373e00 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #96] @ (37411c ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (3740e4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 4, r0, cr12, cr4, {2} │ │ │ │ + stc 0, cr0, [r4, #-336] @ 0xfffffeb0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 1, r0, cr2, cr4, {2} │ │ │ │ + stc 0, cr0, [sl], {84} @ 0x54 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s64 q0, q0, q2 │ │ │ │ - ldc 0, cr0, [r4, #336] @ 0x150 │ │ │ │ - ldcl 0, cr0, [ip, #-336] @ 0xfffffeb0 │ │ │ │ - ldcl 0, cr0, [r6], #336 @ 0x150 │ │ │ │ - ldcl 0, cr0, [r8], #-336 @ 0xfffffeb0 │ │ │ │ - stc 0, cr0, [ip], #-336 @ 0xfffffeb0 │ │ │ │ - stc 0, cr0, [r2], {84} @ 0x54 │ │ │ │ - rsbs r0, ip, r4, lsr #1 │ │ │ │ - rsbs r0, sl, r4, lsr #1 │ │ │ │ + ldc 0, cr0, [r8, #336] @ 0x150 │ │ │ │ + @ instruction: 0xebfc0054 │ │ │ │ + rsb r0, r4, r4, lsr #1 │ │ │ │ + adcs.w r0, lr, r4, lsr #1 │ │ │ │ + @ instruction: 0xeae00054 │ │ │ │ + eors.w r0, r4, r4, lsr #1 │ │ │ │ + orn r0, sl, r4, lsr #1 │ │ │ │ + orr.w r0, r4, r4, lsr #1 │ │ │ │ + orr.w r0, r2, r4, lsr #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #504] @ (374304 ) │ │ │ │ mov r1, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -353205,15 +353212,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3742dc │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #364] @ (374308 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3742b0 │ │ │ │ ldr r2, [r1, #28] │ │ │ │ ldrb.w r0, [r1, #40] @ 0x28 │ │ │ │ @@ -353243,15 +353250,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37418a │ │ │ │ ldr r0, [pc, #292] @ (374314 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37418a │ │ │ │ ldr r3, [pc, #264] @ (374308 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353284,15 +353291,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37418a │ │ │ │ ldr r0, [pc, #200] @ (374318 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37418a │ │ │ │ ldr r2, [pc, #188] @ (37431c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353303,15 +353310,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374156 │ │ │ │ ldr r0, [pc, #168] @ (374320 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 374156 │ │ │ │ ldr r2, [pc, #144] @ (37431c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 374206 │ │ │ │ @@ -353321,15 +353328,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 374206 │ │ │ │ ldr r0, [pc, #132] @ (374324 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 374206 │ │ │ │ ldr r2, [pc, #104] @ (37431c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3741a6 │ │ │ │ @@ -353339,15 +353346,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3741a6 │ │ │ │ ldr r0, [pc, #92] @ (374328 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3741a6 │ │ │ │ ldr r3, [pc, #44] @ (37430c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37418a │ │ │ │ @@ -353355,34 +353362,36 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37418a │ │ │ │ ldr r0, [pc, #52] @ (37432c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37418a │ │ │ │ ldr r3, [pc, #176] @ (3743b8 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r4, r4, lsr #1 │ │ │ │ - bics.w r0, r4, r4, lsr #1 │ │ │ │ + ldrd r0, r0, [ip], #336 @ 0x150 │ │ │ │ + ldmia.w ip, {r2, r4, r6} │ │ │ │ ldr r4, [pc, #32] @ (374340 ) │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r6, #336]! @ 0x150 │ │ │ │ - @ instruction: 0xe9be0054 │ │ │ │ - @ instruction: 0xe9920054 │ │ │ │ - @ instruction: 0xe98c0054 │ │ │ │ + strex r0, r0, [lr, #336] @ 0x150 │ │ │ │ + @ instruction: 0xe8260054 │ │ │ │ + b.n 374320 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + b.n 374318 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #640] @ (3745c0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldrb.w ip, [r2] │ │ │ │ @@ -353447,15 +353456,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 374402 │ │ │ │ ldr r0, [pc, #480] @ (3745d0 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ strb.w r3, [r1, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353484,15 +353493,15 @@ │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 374598 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #352] @ (3745c4 ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 374570 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ ldrb.w r2, [r1, #40] @ 0x28 │ │ │ │ @@ -353522,15 +353531,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 374452 │ │ │ │ ldr r0, [pc, #288] @ (3745d8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 374452 │ │ │ │ ldr r3, [pc, #252] @ (3745c4 ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353563,15 +353572,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 374452 │ │ │ │ ldr r0, [pc, #196] @ (3745dc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 374452 │ │ │ │ ldr r3, [pc, #184] @ (3745e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353581,15 +353590,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37441e │ │ │ │ ldr r0, [pc, #164] @ (3745e4 ) │ │ │ │ movs r2, #2 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37441e │ │ │ │ ldr r3, [pc, #144] @ (3745e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3744ce │ │ │ │ @@ -353598,15 +353607,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3744ce │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [pc, #128] @ (3745e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3744ce │ │ │ │ ldr r3, [pc, #108] @ (3745e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37446e │ │ │ │ @@ -353615,15 +353624,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37446e │ │ │ │ ldr r0, [pc, #96] @ (3745ec ) │ │ │ │ movs r2, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37446e │ │ │ │ ldr r2, [pc, #56] @ (3745d4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 374452 │ │ │ │ @@ -353631,42 +353640,42 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374452 │ │ │ │ ldr r0, [pc, #60] @ (3745f0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 374452 │ │ │ │ ldr r0, [pc, #976] @ (374994 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #336]! @ 0x150 │ │ │ │ + strex r0, r0, [sl, #336] @ 0x150 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374574 │ │ │ │ + b.n 374244 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3744b8 │ │ │ │ + b.n 374188 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (374604 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374424 │ │ │ │ + b.n 3740f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3743e0 │ │ │ │ + b.n 3740b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374394 │ │ │ │ + b.n 374064 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374394 │ │ │ │ + b.n 374064 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #652] @ (374890 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353730,27 +353739,27 @@ │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 374868 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr.w r6, [r1, #1084] @ 0x43c │ │ │ │ orr.w ip, r6, r2 │ │ │ │ str.w ip, [r1, #1084] @ 0x43c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3747ec │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r1, [r1, #924] @ 0x39c │ │ │ │ ldr.w r0, [r1, r4, lsl #2] │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 374644 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37483e │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ @@ -353779,15 +353788,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 3746a2 │ │ │ │ ldr r0, [pc, #372] @ (3748a0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3746a2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 374818 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ @@ -353817,15 +353826,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.n 3746a2 │ │ │ │ ldr r0, [pc, #284] @ (3748a4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3746a2 │ │ │ │ ldr r1, [pc, #272] @ (3748a8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -353835,15 +353844,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37464c │ │ │ │ ldr r0, [pc, #252] @ (3748ac ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 37464c │ │ │ │ ldr r2, [pc, #236] @ (3748b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37466e │ │ │ │ @@ -353853,15 +353862,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 37466e │ │ │ │ ldr r0, [pc, #216] @ (3748b4 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 37466e │ │ │ │ ldr r1, [pc, #200] @ (3748b8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3746c4 │ │ │ │ @@ -353870,15 +353879,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3746c4 │ │ │ │ ldr r0, [pc, #180] @ (3748bc ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3746c4 │ │ │ │ ldr r2, [pc, #148] @ (3748b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37473e │ │ │ │ @@ -353888,15 +353897,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37473e │ │ │ │ ldr r0, [pc, #144] @ (3748c0 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 37473e │ │ │ │ ldr r2, [pc, #112] @ (3748b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3746e4 │ │ │ │ @@ -353906,15 +353915,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 3746e4 │ │ │ │ ldr r0, [pc, #108] @ (3748c4 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3746e4 │ │ │ │ ldr r1, [pc, #44] @ (374898 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3746a2 │ │ │ │ @@ -353922,47 +353931,47 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3746a2 │ │ │ │ ldr r0, [pc, #68] @ (3748c8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3746a2 │ │ │ │ mov r2, r6 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374350 │ │ │ │ + b.n 375020 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37429c │ │ │ │ + b.n 374f6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r1, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374594 │ │ │ │ + b.n 374264 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (3748d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3741b4 │ │ │ │ + b.n 374e84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374498 │ │ │ │ + b.n 374168 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37411c │ │ │ │ + b.n 374dec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3740cc │ │ │ │ + b.n 374d9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3740cc │ │ │ │ + b.n 374d9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #792] @ (374bf4 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -354046,15 +354055,15 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 374bcc │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ mov.w ip, #2 │ │ │ │ add r0, r2 │ │ │ │ strb.w r1, [r3, #37] @ 0x25 │ │ │ │ strb.w ip, [r3, #39] @ 0x27 │ │ │ │ ldrb.w r2, [r0, #1102] @ 0x44e │ │ │ │ cbz r2, 374a04 │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ @@ -354119,15 +354128,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 3749b6 │ │ │ │ ldr r0, [pc, #396] @ (374c04 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3749b6 │ │ │ │ ldr r2, [pc, #368] @ (374bf8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -354161,15 +354170,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3749b6 │ │ │ │ ldr r0, [pc, #292] @ (374c08 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3749b6 │ │ │ │ movs r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ b.n 3749ca │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -354184,15 +354193,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3749b6 │ │ │ │ ldr r0, [pc, #240] @ (374c0c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3749b6 │ │ │ │ ldr r2, [pc, #228] @ (374c10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354203,15 +354212,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374982 │ │ │ │ ldr r0, [pc, #208] @ (374c14 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 374982 │ │ │ │ ldr r2, [pc, #188] @ (374c10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 374a92 │ │ │ │ @@ -354221,15 +354230,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 374a92 │ │ │ │ ldr r0, [pc, #176] @ (374c18 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 374a92 │ │ │ │ ldr r2, [pc, #148] @ (374c10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 374936 │ │ │ │ @@ -354239,15 +354248,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 374936 │ │ │ │ ldr r0, [pc, #136] @ (374c1c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 374936 │ │ │ │ ldr r2, [pc, #108] @ (374c10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 374a30 │ │ │ │ @@ -354257,15 +354266,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374a30 │ │ │ │ ldr r0, [pc, #100] @ (374c20 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 374a30 │ │ │ │ ldr r1, [pc, #44] @ (374bfc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3749b6 │ │ │ │ @@ -354273,43 +354282,43 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 3749b6 │ │ │ │ ldr r0, [pc, #60] @ (374c24 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3749b6 │ │ │ │ muls r2, r3 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37501c │ │ │ │ + b.n 374cec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374f48 │ │ │ │ + b.n 374c18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374ee0 │ │ │ │ + svc 208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (374c34 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374e48 │ │ │ │ + svc 128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374e00 │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374db0 │ │ │ │ + svc 48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374d60 │ │ │ │ + svc 6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374d60 │ │ │ │ + svc 4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ ldr.w r4, [pc, #1888] @ 37539c │ │ │ │ @@ -354526,15 +354535,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 3750be │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37535c │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 3750be │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ cmp r7, r3 │ │ │ │ it hi │ │ │ │ @@ -354582,15 +354591,15 @@ │ │ │ │ bhi.w 374dcc │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 374fcc │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldrb r2, [r6, #11] │ │ │ │ add r0, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [sp, #92] @ 0x5c │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb r2, [r3, r1] │ │ │ │ @@ -354601,15 +354610,15 @@ │ │ │ │ mov.w fp, #1 │ │ │ │ mov sl, r2 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp │ │ │ │ add.w fp, fp, #1 │ │ │ │ add r0, r3 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [r8, #1]! │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb.w sl, [r3, r1] │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ @@ -354646,15 +354655,15 @@ │ │ │ │ ble.w 3751d0 │ │ │ │ mov r5, r1 │ │ │ │ add.w r7, sp, #91 @ 0x5b │ │ │ │ mov r8, r3 │ │ │ │ b.n 37503e │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ adds r5, #1 │ │ │ │ cmp sl, r5 │ │ │ │ ldrb r3, [r3, r1] │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ beq.w 3751ca │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -354768,15 +354777,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (3753bc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 3751be │ │ │ │ ldr r0, [pc, #596] @ (3753c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 3751be │ │ │ │ ldr r3, [r5, #32] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ bcc.w 374d92 │ │ │ │ @@ -354800,23 +354809,23 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 374d92 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 375336 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 374d92 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, sl │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ str.w r1, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ sub.w fp, r2, r3 │ │ │ │ add.w r3, fp, r8 │ │ │ │ str.w r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 375054 │ │ │ │ @@ -354871,15 +354880,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37511c │ │ │ │ ldr r0, [pc, #352] @ (3753d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37511c │ │ │ │ ldr r3, [pc, #340] @ (3753d4 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354891,31 +354900,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37511c │ │ │ │ ldr r0, [pc, #316] @ (3753d8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37511c │ │ │ │ ldr r0, [pc, #304] @ (3753dc ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37520c │ │ │ │ b.n 3750b0 │ │ │ │ ldr r0, [pc, #288] @ (3753e0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 375240 │ │ │ │ b.n 374f4e │ │ │ │ ldr r3, [pc, #252] @ (3753d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -354927,15 +354936,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 375190 │ │ │ │ ldr r0, [pc, #244] @ (3753e4 ) │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ ldrb.w r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.w 375198 │ │ │ │ b.n 374d92 │ │ │ │ @@ -354949,30 +354958,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 374e8e │ │ │ │ ldr r0, [pc, #192] @ (3753e8 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 374e8e │ │ │ │ ldr r2, [pc, #128] @ (3753b8 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3751be │ │ │ │ ldr r2, [pc, #116] @ (3753bc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 3751be │ │ │ │ ldr r0, [pc, #152] @ (3753ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 3751be │ │ │ │ ldr r2, [pc, #88] @ (3753b8 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354980,15 +354989,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3753bc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374ec6 │ │ │ │ ldr r0, [pc, #120] @ (3753f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 374ec6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (3753f4 ) │ │ │ │ movw r2, #1118 @ 0x45e │ │ │ │ ldr r1, [pc, #104] @ (3753f8 ) │ │ │ │ ldr r0, [pc, #108] @ (3753fc ) │ │ │ │ @@ -355011,45 +355020,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3753f8 │ │ │ │ + bls.n 3752c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 37538c │ │ │ │ + bge.n 37545c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (3753f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 37535c │ │ │ │ + bhi.n 37542c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 3753c4 │ │ │ │ + bge.n 375494 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 3753a0 │ │ │ │ + bge.n 375470 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 3754c0 │ │ │ │ + bvc.n 375390 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 375450 │ │ │ │ + bvc.n 375320 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 375454 │ │ │ │ + bvc.n 375324 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 37540c │ │ │ │ + bvc.n 3754dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r4, #7] │ │ │ │ + strb r4, [r1, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bhi.n 375408 │ │ │ │ + bvs.n 3754d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 3753cc │ │ │ │ + bls.n 37549c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r5, [pc, #1508] @ 3759f8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -355125,15 +355134,15 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 375844 │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w ip, [r6, #957] @ 0x3bd │ │ │ │ ldr.w r1, [r6, #1080] @ 0x438 │ │ │ │ ldr.w r0, [r6, #1084] @ 0x43c │ │ │ │ cmp ip, r4 │ │ │ │ bgt.n 3754ca │ │ │ │ ldr.w r3, [r6, #1088] @ 0x440 │ │ │ │ ands r1, r5 │ │ │ │ @@ -355157,15 +355166,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.w 375900 │ │ │ │ ldr.w r0, [pc, #1232] @ 375a14 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ str.w r5, [r6, #1080] @ 0x438 │ │ │ │ b.n 375470 │ │ │ │ str.w r5, [r6, #1092] @ 0x444 │ │ │ │ b.n 375470 │ │ │ │ ands.w r3, r5, #3 │ │ │ │ beq.n 3755dc │ │ │ │ ldr.w r3, [pc, #1188] @ 375a0c │ │ │ │ @@ -355185,15 +355194,15 @@ │ │ │ │ ldr.w r0, [pc, #1160] @ 375a1c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #3332 @ 0xd04 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r2, [pc, #1140] @ 375a20 │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 375444 │ │ │ │ ldr.w r2, [pc, #1104] @ 375a0c │ │ │ │ ldr.w r7, [r8, r2] │ │ │ │ @@ -355201,15 +355210,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 375444 │ │ │ │ ldr.w r0, [pc, #1112] @ 375a24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 375444 │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #1100] @ 0x44c │ │ │ │ ldr.w r2, [r6, #1096] @ 0x448 │ │ │ │ lsrs r1, r4, #24 │ │ │ │ @@ -355339,30 +355348,30 @@ │ │ │ │ ldr r3, [pc, #708] @ (375a0c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 375688 │ │ │ │ ldr r0, [pc, #740] @ (375a38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 375688 │ │ │ │ ldr r3, [pc, #736] @ (375a3c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37561a │ │ │ │ ldr r3, [pc, #672] @ (375a0c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37561a │ │ │ │ ldr r0, [pc, #712] @ (375a40 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ b.n 37561a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 375810 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -355377,15 +355386,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 3756e4 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 375876 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 3756e4 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3758ba │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ @@ -355400,15 +355409,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 3756b2 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3759aa │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 3756b2 │ │ │ │ ldr r3, [pc, #560] @ (375a44 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37578e │ │ │ │ @@ -355416,15 +355425,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37578e │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 375796 │ │ │ │ b.n 3756e4 │ │ │ │ @@ -355437,15 +355446,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3754e2 │ │ │ │ ldr r0, [pc, #488] @ (375a4c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3754e2 │ │ │ │ ldr r7, [pc, #480] @ (375a50 ) │ │ │ │ add r7, pc │ │ │ │ add.w r7, r7, #340 @ 0x154 │ │ │ │ b.n 375702 │ │ │ │ ldr r2, [pc, #476] @ (375a54 ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -355456,28 +355465,28 @@ │ │ │ │ ldr r2, [pc, #392] @ (375a0c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3757b8 │ │ │ │ ldr r0, [pc, #456] @ (375a58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 3757b8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3759d2 │ │ │ │ ldr r3, [pc, #360] @ (375a0c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #21 │ │ │ │ bpl.w 37572a │ │ │ │ ldr r0, [pc, #424] @ (375a5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37572a │ │ │ │ ldr r2, [pc, #392] @ (375a44 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3757cc │ │ │ │ @@ -355485,15 +355494,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3757cc │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ ldrb.w r2, [r8, #1008] @ 0x3f0 │ │ │ │ cmp r2, #15 │ │ │ │ bne.w 3757d8 │ │ │ │ b.n 3756b2 │ │ │ │ @@ -355527,24 +355536,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldrb.w r1, [r2, #1101] @ 0x44d │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 375734 │ │ │ │ cbnz r3, 375986 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 375734 │ │ │ │ ldr r0, [pc, #256] @ (375a64 ) │ │ │ │ movs r7, #1 │ │ │ │ movt r7, #16384 @ 0x4000 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orrs r3, r7 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ ldr.w r3, [r9] │ │ │ │ bne.n 375930 │ │ │ │ @@ -355557,15 +355566,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (375a0c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 375950 │ │ │ │ ldr r0, [pc, #200] @ (375a68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ b.n 375950 │ │ │ │ ldr r1, [pc, #168] @ (375a54 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -355573,30 +355582,30 @@ │ │ │ │ ldr r1, [pc, #80] @ (375a0c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 375804 │ │ │ │ ldr r0, [pc, #164] @ (375a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r8, #1012] @ 0x3f4 │ │ │ │ b.n 375804 │ │ │ │ ldr r3, [pc, #156] @ (375a70 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3758a2 │ │ │ │ ldr r3, [pc, #40] @ (375a0c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3758a8 │ │ │ │ ldr r0, [pc, #132] @ (375a74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3758a8 │ │ │ │ subs r0, #32 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #22 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -355604,63 +355613,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #196 @ 0xc4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #12 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - bge.n 3759e8 │ │ │ │ + bls.n 375ab8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, #190 @ 0xbe │ │ │ │ lsls r6, r4, #3 │ │ │ │ - bge.n 375ad8 │ │ │ │ + bhi.n 3759a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 375a4c │ │ │ │ + bvc.n 375b1c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 3759d8 │ │ │ │ + bmi.n 375aa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 3759d0 │ │ │ │ + bmi.n 375aa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r3, #25 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [pc, #704] @ (375cf8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 375958 │ │ │ │ + bvs.n 375a28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3759e0 │ │ │ │ + bvs.n 375ab0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (375a68 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3759b0 │ │ │ │ + bpl.n 375a80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r2, r5, #19 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 375a48 │ │ │ │ + bcs.n 375b18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 375a54 │ │ │ │ + bpl.n 375b24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r4, #17 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - bcs.n 375a50 │ │ │ │ + bne.n 375b20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 375a34 │ │ │ │ + bne.n 375b04 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 3759ec │ │ │ │ + bne.n 375abc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 375b68 │ │ │ │ + bcc.n 375a38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #524] @ (375c98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -355742,15 +355751,15 @@ │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 375b02 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 375bf6 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 375b02 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 375c1a │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ @@ -355765,15 +355774,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 375acc │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 375c74 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 375acc │ │ │ │ ldr r2, [pc, #232] @ (375ca8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 375b38 │ │ │ │ @@ -355781,15 +355790,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 375b38 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, fp │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [fp, #28] │ │ │ │ ldrb.w r0, [fp, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [fp, #28] │ │ │ │ cmp r0, #15 │ │ │ │ bne.n 375b44 │ │ │ │ b.n 375b02 │ │ │ │ @@ -355802,15 +355811,15 @@ │ │ │ │ ldr r0, [pc, #168] @ (375cac ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r3, r0, #16 │ │ │ │ bpl.n 375b6a │ │ │ │ ldr r0, [pc, #164] @ (375cb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [fp, #44] @ 0x2c │ │ │ │ b.n 375b6a │ │ │ │ ldr r2, [pc, #140] @ (375ca8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -355819,15 +355828,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 375b7e │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ ldrb.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ cmp r1, #15 │ │ │ │ bne.n 375b8a │ │ │ │ b.n 375acc │ │ │ │ @@ -355839,69 +355848,69 @@ │ │ │ │ ldr r2, [pc, #76] @ (375cac ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 375aa2 │ │ │ │ ldr r0, [pc, #80] @ (375cbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 375aa2 │ │ │ │ ldr r1, [pc, #56] @ (375cb0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 375bb2 │ │ │ │ ldr r1, [pc, #40] @ (375cac ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 375bb2 │ │ │ │ ldr r0, [pc, #52] @ (375cc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #1012] @ 0x3f4 │ │ │ │ b.n 375bb2 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 375c08 │ │ │ │ + beq.n 375cd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 375c08 │ │ │ │ + beq.n 375cd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #32] @ (375ccc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 375da4 │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #704] @ (375f7c ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 375da8 │ │ │ │ + bne.n 375c78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (375cf4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ lsrs r4, r3, #13 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355910,33 +355919,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (375d44 ) │ │ │ │ ldr r1, [pc, #52] @ (375d48 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + ldrsh r6, [r0, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355978,35 +355987,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (375e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #44] @ (375e04 ) │ │ │ │ ldr r1, [pc, #48] @ (375e08 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #36] @ (375e0c ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #23] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #202 @ 0xca │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -356024,72 +356033,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 375f38 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #244] @ (375f3c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #224] @ (375f40 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #208] @ (375f44 ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (375f48 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 735cb8 │ │ │ │ + bl 735b28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 735cb8 │ │ │ │ + bl 735b28 │ │ │ │ ldr r3, [pc, #156] @ (375f4c ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 375f50 │ │ │ │ mov r3, r7 │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 32a008 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -356112,35 +356121,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 531470 │ │ │ │ bl 53825c │ │ │ │ mov r1, r0 │ │ │ │ b.n 375f14 │ │ │ │ - bcc.n 375e8c │ │ │ │ + bcs.n 375f5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 375ebc │ │ │ │ + bcs.n 375f8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r5, #120] @ 0x78 │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r5, #254 @ 0xfe │ │ │ │ lsls r6, r4, #3 │ │ │ │ - bcc.n 375ea4 │ │ │ │ + bcs.n 375f74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 375eb4 │ │ │ │ + bcs.n 375f84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 375fa4 │ │ │ │ + bvs.n 375e74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 375e80 │ │ │ │ + bpl.n 375f50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -356216,15 +356225,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3760b0 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3760b4 ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 3760a0 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -356244,21 +356253,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (3760b8 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 5230c0 │ │ │ │ nop │ │ │ │ - str r0, [r2, #88] @ 0x58 │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bne.n 376038 │ │ │ │ + beq.n 376108 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 3761b0 │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 375fec │ │ │ │ + beq.n 3760bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 376120 │ │ │ │ sub sp, #12 │ │ │ │ @@ -356266,15 +356275,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (376128 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -356285,19 +356294,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r0, #80] @ 0x50 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - beq.n 376120 │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 376148 │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 37619c │ │ │ │ sub sp, #12 │ │ │ │ @@ -356307,15 +356316,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (3761a0 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (3761a4 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 376176 │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -356332,19 +356341,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - beq.n 376100 │ │ │ │ + ldmia r7!, {r1, r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 3760b0 │ │ │ │ + ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (376268 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -356354,44 +356363,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #156] @ (376274 ) │ │ │ │ ldr r1, [pc, #160] @ (376278 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #144] @ (37627c ) │ │ │ │ ldr r1, [pc, #144] @ (376280 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r3, [pc, #128] @ (376284 ) │ │ │ │ ldr r1, [pc, #128] @ (376288 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 3395ac │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 3395ac │ │ │ │ @@ -356412,31 +356421,31 @@ │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3762cc │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - beq.n 376290 │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 376280 │ │ │ │ + bls.n 376350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 3762a8 │ │ │ │ + bls.n 376378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 376294 │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 376374 │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 3762a8 │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 376388 │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r7, #23 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -356448,15 +356457,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (376518 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -356479,15 +356488,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 376334 │ │ │ │ ldr r3, [pc, #508] @ (376524 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -356524,15 +356533,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 538390 │ │ │ │ mov r4, r0 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3764f6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3763da │ │ │ │ cbnz r4, 376400 │ │ │ │ @@ -356562,15 +356571,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3763aa │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (37652c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3763ac │ │ │ │ ldr r3, [pc, #300] @ (376530 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3764ce │ │ │ │ @@ -356608,15 +356617,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 37644e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3764f6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3763ac │ │ │ │ @@ -356628,15 +356637,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3763ac │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (37652c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 3763ac │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37636c │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 52dd38 │ │ │ │ @@ -356654,15 +356663,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37640c │ │ │ │ ldr r0, [pc, #84] @ (37653c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37640c │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (376540 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (376544 ) │ │ │ │ ldr r0, [pc, #72] @ (376548 ) │ │ │ │ add r3, pc │ │ │ │ @@ -356690,21 +356699,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #816 @ 0x330 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -356716,15 +356725,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (376710 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 37659e │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -356733,15 +356742,15 @@ │ │ │ │ beq.n 3765cc │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -356843,19 +356852,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 3766de │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -356938,15 +356947,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 3767ca │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -357080,52 +357089,52 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 376812 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3769f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ vqadd.u32 q0, q11, │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 376a48 │ │ │ │ ldr r2, [pc, #60] @ (376a4c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (376a50 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (376a54 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (376a58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r3, r1] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r1, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 7, r0, cr6, cr3, {6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -357137,26 +357146,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (376b28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #156] @ (376b2c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #156] @ (376b30 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #256 @ 0x100 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r8 │ │ │ │ bl 3395ac │ │ │ │ ldr r2, [pc, #128] @ (376b34 ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -357168,15 +357177,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (376b38 ) │ │ │ │ ldr r1, [pc, #112] @ (376b3c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #100] @ (376b40 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #96] @ (376b44 ) │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ @@ -357195,42 +357204,42 @@ │ │ │ │ bl 5306ac │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bcs.n 376bf0 │ │ │ │ + beq.n 376ac0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 376c1c │ │ │ │ + beq.n 376aec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r2} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #38 @ 0x26 │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc2 0, 1, r0, cr2, cr3, {6} │ │ │ │ asrs r0, r1, #22 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r4, [pc, #68] @ (376ba0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ add r4, pc │ │ │ │ ubfx r2, r2, #9, #3 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 376b7c │ │ │ │ @@ -357248,20 +357257,20 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #20] @ (376ba8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ movs r0, #214 @ 0xd6 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r6, r7} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2936] @ 0xb78 │ │ │ │ ldr r1, [pc, #424] @ (376d68 ) │ │ │ │ subw sp, sp, #1124 @ 0x464 │ │ │ │ @@ -357297,15 +357306,15 @@ │ │ │ │ add.w r0, r4, #924 @ 0x39c │ │ │ │ str.w r5, [r4, #1100] @ 0x44c │ │ │ │ strb.w r3, [r4, #1084] @ 0x43c │ │ │ │ blx 28c598 │ │ │ │ ldr.w r1, [r4, #1104] @ 0x450 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bic.w r1, r5, r1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376d34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ movs r1, #0 │ │ │ │ blx 28d5b4 │ │ │ │ @@ -357425,29 +357434,29 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (376dc8 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #1092] @ 0x444 │ │ │ │ mov r1, r4 │ │ │ │ orrs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [r3, r3] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (376e1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357455,15 +357464,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #64] @ (376e24 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r4, r0, #1344 @ 0x540 │ │ │ │ add.w r5, r0, #2368 @ 0x940 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #16 │ │ │ │ bl 32a5e4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 376dfa │ │ │ │ @@ -357472,19 +357481,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 376e70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357493,27 +357502,27 @@ │ │ │ │ ldr r1, [pc, #52] @ (376e78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bic.w r1, r3, r1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + b.w 7309bc │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #100] @ (376ef0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357524,15 +357533,15 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (376ef8 ) │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w lr, [pc, #80] @ 376efc │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ mov.w ip, #0 │ │ │ │ add lr, pc │ │ │ │ movs r1, #1 │ │ │ │ add.w lr, lr, #60 @ 0x3c │ │ │ │ lsl.w r2, r1, ip │ │ │ │ @@ -357550,21 +357559,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r0, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 376f70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357573,15 +357582,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (376f78 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #1084] @ 0x43c │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r4, [r0, #1112] @ 0x458 │ │ │ │ mov.w ip, r3, lsl #2 │ │ │ │ lsls r3, r2, #4 │ │ │ │ mov.w lr, r1, lsl #2 │ │ │ │ @@ -357595,19 +357604,19 @@ │ │ │ │ bic.w r4, r4, #3 │ │ │ │ str r4, [r1, #8] │ │ │ │ strd lr, ip, [r3, #932] @ 0x3a4 │ │ │ │ strb.w r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 376bac │ │ │ │ - ldrsb r2, [r2, r5] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #140] @ (377018 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357619,17 +357628,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (377020 ) │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #124] @ (377024 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ movw r3, #57101 @ 0xdf0d │ │ │ │ movt r3, #30075 @ 0x757b │ │ │ │ add r5, pc │ │ │ │ cmp r6, #0 │ │ │ │ it eq │ │ │ │ cmpeq r7, r3 │ │ │ │ beq.n 376fec │ │ │ │ @@ -357655,27 +357664,27 @@ │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 530868 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #28] @ (37702c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 376fcc │ │ │ │ - ldrsb r2, [r3, r3] │ │ │ │ + strb r2, [r0, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, r0, #2 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r2!, {} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #416] @ 0x1a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357701,48 +357710,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #468] @ 0x1d4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 377058 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [r4, #2720] @ 0xaa0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 377064 │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #1280] @ 0x500 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37706a │ │ │ │ ldr.w r0, [r4, #1332] @ 0x534 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #1568] @ 0x620 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377070 │ │ │ │ ldr.w r0, [r4, #1620] @ 0x654 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377078 │ │ │ │ ldr.w r0, [r4, #1908] @ 0x774 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #272] @ 0x110 │ │ │ │ cbz r5, 377134 │ │ │ │ @@ -357752,15 +357761,15 @@ │ │ │ │ subs r5, #1 │ │ │ │ beq.n 377134 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377112 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ subs r5, #1 │ │ │ │ bne.n 37711a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -357914,17 +357923,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (3772f4 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.w 28d838 <__printf_chk@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strh r6, [r7, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r1!, {r3, r6, r7} │ │ │ │ + stmia r0!, {r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r2, [r1, #160] @ 0xa0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #208] @ 0xd0 │ │ │ │ strh.w r1, [r3, #168] @ 0xa8 │ │ │ │ cbz r2, 377328 │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -358305,15 +358314,15 @@ │ │ │ │ b.n 3774ec │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r4, [r2, #1392] @ 0x570 │ │ │ │ ldr.w r0, [r2, #1424] @ 0x590 │ │ │ │ str.w r1, [r2, #1392] @ 0x570 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldr.w r3, [r2, #1304] @ 0x518 │ │ │ │ ldr.w r1, [r2, #1388] @ 0x56c │ │ │ │ sub.w r3, r3, #2 │ │ │ │ ldr.w r2, [r2, #1396] @ 0x574 │ │ │ │ clz r3, r3 │ │ │ │ @@ -358350,15 +358359,15 @@ │ │ │ │ and.w r2, r2, #4032 @ 0xfc0 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mla r2, r2, lr, r0 │ │ │ │ ldr.w r0, [r2, #468] @ 0x1d4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ b.n 3774ec │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrh.w r3, [r3, #412] @ 0x19c │ │ │ │ mov r0, r3 │ │ │ │ @@ -358527,15 +358536,15 @@ │ │ │ │ ldrh.w r0, [r0, #228] @ 0xe4 │ │ │ │ b.n 3774ec │ │ │ │ ldr r1, [pc, #648] @ (377ca8 ) │ │ │ │ ldr r0, [pc, #652] @ (377cac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 377464 │ │ │ │ ldr.w r1, [r0, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 377454 │ │ │ │ sub.w r1, r2, #3008 @ 0xbc0 │ │ │ │ cmp r1, #54 @ 0x36 │ │ │ │ bhi.w 377454 │ │ │ │ @@ -358645,15 +358654,15 @@ │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldrh.w r0, [r0, #1360] @ 0x550 │ │ │ │ b.n 3774ec │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #1424] @ 0x590 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w r0, [r3, #1392] @ 0x570 │ │ │ │ ldrb.w lr, [r3, #1358] @ 0x54e │ │ │ │ ldrh.w r2, [r3, #1304] @ 0x518 │ │ │ │ ldrh.w ip, [r3, #1396] @ 0x574 │ │ │ │ lsls r0, r0, #3 │ │ │ │ ldrh.w r1, [r3, #1388] @ 0x56c │ │ │ │ @@ -358720,28 +358729,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ b.n 3774ec │ │ │ │ ldr r1, [pc, #32] @ (377cb0 ) │ │ │ │ ldr r0, [pc, #32] @ (377cb4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3779fa │ │ │ │ nop │ │ │ │ adds r0, r6, r0 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #624] @ (377f1c ) │ │ │ │ + ldr r3, [pc, #16] @ (377cbc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #168] @ (377d5c ) │ │ │ │ + ldr r0, [pc, #584] @ (377efc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb69c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #276] @ (377de0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -359125,23 +359134,23 @@ │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cbz r3, 378140 │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 378140 │ │ │ │ ldr.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr.w r1, [r4, #252] @ 0xfc │ │ │ │ add r0, fp │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ str.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3781c6 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, fp │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ ldr.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r0 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ mul.w r2, r0, r2 │ │ │ │ @@ -359513,17 +359522,17 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ b.n 378202 │ │ │ │ movs r2, #1 │ │ │ │ mvn.w sl, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #4] │ │ │ │ b.n 378224 │ │ │ │ nop │ │ │ │ - mov sl, r1 │ │ │ │ + add sl, lr │ │ │ │ lsls r0, r5, #1 │ │ │ │ - push {r3, r6, r7} │ │ │ │ + cbz r0, 3785e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00378594 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -360006,15 +360015,15 @@ │ │ │ │ ldr.w r0, [pc, #1244] @ 37905c │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ and.w r2, r5, #63 @ 0x3f │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ str.w r2, [r3, #412] @ 0x19c │ │ │ │ b.n 378738 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360298,15 +360307,15 @@ │ │ │ │ b.w 378738 │ │ │ │ ldr r1, [pc, #288] @ (379074 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #288] @ (379078 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls.w 378b0e │ │ │ │ ldr r3, [pc, #216] @ (379050 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -360314,15 +360323,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 378b0e │ │ │ │ ldr r1, [pc, #248] @ (37907c ) │ │ │ │ ldr r0, [pc, #252] @ (379080 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 378b0e │ │ │ │ ldr.w r2, [r3, #428] @ 0x1ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 378a3e │ │ │ │ ldr.w r2, [r3, #424] @ 0x1a8 │ │ │ │ ldr.w r0, [r3, #488] @ 0x1e8 │ │ │ │ str.w r1, [r3, #428] @ 0x1ac │ │ │ │ @@ -360363,53 +360372,53 @@ │ │ │ │ b.n 378a3e │ │ │ │ ldr r1, [pc, #96] @ (379084 ) │ │ │ │ ldr r0, [pc, #100] @ (379088 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r3, [r3, #372] @ 0x174 │ │ │ │ b.n 378b3c │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ bl 377140 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ b.n 378a92 │ │ │ │ lsls r6, r3, #21 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 37902e │ │ │ │ - @ instruction: 0xffff3b3a │ │ │ │ + vtbl.8 d19, {d31-) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #214 @ 0xd6 │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 379246 │ │ │ │ - @ instruction: 0xffff3764 │ │ │ │ + @ instruction: 0xffff35cc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, pc, #816 @ (adr r5, 3793ac ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 37914c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r5, #160 @ 0xa0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, pc, #640 @ (adr r5, 379304 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 3790a4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r5, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, pc, #112 @ (adr r5, 3790fc ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 37929c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037908c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -360462,15 +360471,15 @@ │ │ │ │ str r3, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ movs r2, #32 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w ip, [r3, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 730cec │ │ │ │ + bl 730b5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ add.w r5, r6, r5, lsl #2 │ │ │ │ subs r6, #4 │ │ │ │ @@ -360524,15 +360533,15 @@ │ │ │ │ movw r3, #511 @ 0x1ff │ │ │ │ str.w r3, [r4, #228] @ 0xe4 │ │ │ │ ldr r0, [pc, #116] @ (379250 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r5, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 730d1c │ │ │ │ + bl 730b8c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #8 │ │ │ │ bl 3cdd7c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 378594 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360565,15 +360574,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr7, cr15, {7} │ │ │ │ @ instruction: 0xeba3ffff │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ b.n 3795a2 │ │ │ │ - vrsra.u32 q13, q14, #1 │ │ │ │ + @ instruction: 0xffffa1e4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bgt.n 379298 │ │ │ │ lsls r3, r2, #3 │ │ │ │ │ │ │ │ 0037925c : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add.w r0, r0, #9472 @ 0x2500 │ │ │ │ @@ -360709,26 +360718,26 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r6, #31 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds r2, r0, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 88f214 │ │ │ │ + bl 88f084 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360948,29 +360957,29 @@ │ │ │ │ bic.w r7, r7, r1 │ │ │ │ strd r7, r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 379630 │ │ │ │ cbz r2, 379622 │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ adds r6, r2, #1 │ │ │ │ adc.w r4, r3, #0 │ │ │ │ cmp r6, #3 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 379662 │ │ │ │ @@ -360978,18 +360987,18 @@ │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ b.n 3795f4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00379684 : │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -361032,15 +361041,15 @@ │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ adds r5, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ str.w r6, [r4, #-80] │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 3796dc │ │ │ │ ldr r3, [pc, #48] @ (379738 ) │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361118,15 +361127,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #192] @ (379884 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dba0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 37987a │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r3, #1 │ │ │ │ @@ -361166,15 +361175,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (37988c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ strd lr, r7, [sp] │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dba0 │ │ │ │ mov r1, ip │ │ │ │ adds r0, #1 │ │ │ │ subs r2, r2, r1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ add.w r0, r1, #32 │ │ │ │ @@ -361184,21 +361193,21 @@ │ │ │ │ b.n 3797e2 │ │ │ │ add.w r2, r1, r0, lsl #5 │ │ │ │ mov r1, ip │ │ │ │ b.n 37985e │ │ │ │ mov ip, r1 │ │ │ │ b.n 379786 │ │ │ │ nop │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r5, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r5, #94 @ 0x5e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r5, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00379890 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -361306,15 +361315,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #24 │ │ │ │ str.w lr, [sp, #12] │ │ │ │ strd r9, r7, [sp] │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dba0 │ │ │ │ ldr.w r9, [ip, #20] │ │ │ │ adds.w r7, r9, r2 │ │ │ │ adc.w r3, lr, #0 │ │ │ │ cmp r4, r7 │ │ │ │ sbcs.w r3, r6, r3 │ │ │ │ @@ -361341,32 +361350,32 @@ │ │ │ │ ldr r1, [pc, #36] @ (379a2c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #36] @ (379a30 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28dba0 │ │ │ │ mov ip, r1 │ │ │ │ b.n 3798dc │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r4, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (379a40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ bmi.n 379a88 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -361374,40 +361383,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (379aa0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (379aa4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #56] @ (379aa8 ) │ │ │ │ ldr r1, [pc, #60] @ (379aac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (379ab0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - eors.w r0, r4, #13762560 @ 0xd20000 │ │ │ │ - adcs r2, r3 │ │ │ │ + @ instruction: 0xf2fc0052 │ │ │ │ + subs r7, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 379a6c │ │ │ │ lsls r3, r2, #3 │ │ │ │ @@ -361569,37 +361578,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #40] @ (379ca0 ) │ │ │ │ ldr r0, [pc, #44] @ (379ca4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 379ae2 │ │ │ │ ldr r3, [pc, #32] @ (379ca8 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #32] @ (379cac ) │ │ │ │ ldr r0, [pc, #36] @ (379cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ sbcs.w r0, r6, #229 @ 0xe5 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sub sp, #24 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r1, #68 @ 0x44 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #15 │ │ │ │ @@ -361671,23 +361680,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (379d90 ) │ │ │ │ ldr r0, [pc, #24] @ (379d94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 379d1e │ │ │ │ nop │ │ │ │ vhadd.s q0, q15, │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #238 @ 0xee │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 379df8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361695,15 +361704,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #76] @ (379e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ str.w ip, [r0, #1824] @ 0x720 │ │ │ │ strd r2, r2, [r3] │ │ │ │ @@ -361714,19 +361723,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r0, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #208] @ (379ee8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361736,15 +361745,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #208] @ 379ef4 │ │ │ │ add.w r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #192] @ (379ef8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #192] @ (379efc ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -361758,15 +361767,15 @@ │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ bl 52bfc0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33965c │ │ │ │ vldr d7, [pc, #104] @ 379ee0 │ │ │ │ ldr r3, [pc, #132] @ (379f00 ) │ │ │ │ add.w r2, r4, #164 @ 0xa4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ @@ -361778,23 +361787,23 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 52bfc0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ bl 33965c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ bl 3395ac │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 379eb0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -361804,27 +361813,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #72 @ 0x48 │ │ │ │ + movs r7, #176 @ 0xb0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ beq.n 379f38 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #916] @ 37a2ac │ │ │ │ @@ -362037,15 +362046,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (37a2b4 ) │ │ │ │ ldr r0, [pc, #300] @ (37a2b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mla r3, r3, r6, r0 │ │ │ │ str.w r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -362059,15 +362068,15 @@ │ │ │ │ lsls r2, r6 │ │ │ │ str.w r1, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r5, #1820] @ 0x71c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r5, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r1, [r4, #1180] @ 0x49c │ │ │ │ b.n 379f82 │ │ │ │ strd r3, r3, [r7] │ │ │ │ ldr.w r2, [r4, #1196] @ 0x4ac │ │ │ │ strb.w r8, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ @@ -362117,38 +362126,38 @@ │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [r2, #1820] @ 0x71c │ │ │ │ orrs r3, r0 │ │ │ │ str.w r3, [r2, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 37a238 │ │ │ │ ldr r3, [pc, #36] @ (37a2bc ) │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ ldr r1, [pc, #36] @ (37a2c0 ) │ │ │ │ ldr r0, [pc, #36] @ (37a2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r2, #-916]! @ 0xfffffc6c │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r3, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #202 @ 0xca │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r3, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #848] @ 0x350 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ movs r1, #15 │ │ │ │ @@ -362223,22 +362232,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (37a3b0 ) │ │ │ │ ldr r0, [pc, #28] @ (37a3b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ ldmdb ip, {r0, r2, r5, r6, r7} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ + movs r2, #58 @ 0x3a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r7, pc, #832 @ (adr r7, 37a6f8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (37a46c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -362250,46 +362259,46 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r8, r4, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #148] @ (37a478 ) │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #140] @ (37a47c ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #140] @ (37a480 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ ldr r2, [pc, #124] @ (37a484 ) │ │ │ │ ldr r1, [pc, #128] @ (37a488 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #112] @ (37a48c ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [sl, #1088] @ 0x440 │ │ │ │ add r2, pc │ │ │ │ addw r0, sl, #1092 @ 0x444 │ │ │ │ bl 531470 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ str.w r4, [r0, #1824] @ 0x720 │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ strd r2, r2, [r3] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -362299,98 +362308,98 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r1, #248 @ 0xf8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ strex r0, r0, [lr, #916] @ 0x394 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r5, r4 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a498 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 37a54c │ │ │ │ ldr r2, [pc, #48] @ (37a550 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37a554 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #36] @ (37a558 ) │ │ │ │ ldr r2, [pc, #40] @ (37a55c ) │ │ │ │ ldr r1, [pc, #40] @ (37a560 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f8e4 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + b.w 72f754 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrd r0, r0, [r0, #328] @ 0x148 │ │ │ │ - adds r6, #150 @ 0x96 │ │ │ │ + @ instruction: 0xe8380052 │ │ │ │ + adds r4, #254 @ 0xfe │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r2, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362405,25 +362414,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (37a5fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #112] @ (37a600 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (37a604 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #756 @ 0x2f4 │ │ │ │ bl 3395ac │ │ │ │ ldr r1, [pc, #88] @ (37a608 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ @@ -362434,34 +362443,34 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ str.w r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r1, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r1, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r5, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362471,29 +362480,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (37a654 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88ef2c │ │ │ │ + b.w 88ed9c │ │ │ │ nop │ │ │ │ - movs r1, #242 @ 0xf2 │ │ │ │ + movs r0, #90 @ 0x5a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a660 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldmia r1, {r1, r3, r7} │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362502,15 +362511,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (37a6d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r4, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #68] @ (37a6d4 ) │ │ │ │ ldr r1, [pc, #68] @ (37a6d8 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -362528,24 +362537,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrd r0, r0, [r4], #-328 @ 0x148 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + b.n 37a488 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 37a6f0 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -362564,18 +362574,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37a730 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -362584,25 +362594,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (37a7a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #76] @ (37a7a8 ) │ │ │ │ ldr r1, [pc, #76] @ (37a7ac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #60] @ (37a7b0 ) │ │ │ │ ldr r3, [pc, #64] @ (37a7b4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (37a7b8 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ (37a7bc ) │ │ │ │ @@ -362612,25 +362622,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - movs r1, #0 │ │ │ │ + subs r0, r5, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37a6f0 │ │ │ │ + b.n 37a3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r2, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r6, r7} │ │ │ │ + stmia r2!, {r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362648,53 +362658,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (37a838 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #80] @ (37a83c ) │ │ │ │ ldr r1, [pc, #80] @ (37a840 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #64] @ (37a844 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #56] @ (37a848 ) │ │ │ │ mov.w r2, #2320 @ 0x910 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh.w r2, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + subs r0, r3, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37a664 │ │ │ │ + b.n 37a334 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r2, #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2} │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362709,25 +362719,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #320] @ (37a9ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #304] @ (37a9b0 ) │ │ │ │ ldr r2, [pc, #308] @ (37a9b4 ) │ │ │ │ ldr r1, [pc, #308] @ (37a9b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrh.w r5, [r5, #106] @ 0x6a │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37a8a4 │ │ │ │ ldr r3, [pc, #288] @ (37a9bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -362778,15 +362788,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a930 │ │ │ │ ldr r0, [pc, #176] @ (37a9cc ) │ │ │ │ add r2, sp, #16 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a8a4 │ │ │ │ ldr r3, [pc, #156] @ (37a9d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362822,46 +362832,46 @@ │ │ │ │ ldr r0, [pc, #88] @ (37a9d4 ) │ │ │ │ and.w r3, r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ eor.w r3, r3, #1 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [r7, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 37a94a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bl 28e64c │ │ │ │ nop │ │ │ │ b.n 37b158 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 37b14c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r2, r6, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r1, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 37b0ec │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r0, [r2, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 37aa20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362869,50 +362879,50 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #52] @ (37aa28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r3, #1 │ │ │ │ + adds r2, r0, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r2, #46] @ 0x2e │ │ │ │ + ldrh r0, [r7, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (37aad8 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #152] @ (37aadc ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #148] @ (37aae0 ) │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi.n 37aac6 │ │ │ │ cbz r3, 37aab4 │ │ │ │ ldr.w r9, [pc, #120] @ 37aae4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r8, [pc, #120] @ 37aae8 │ │ │ │ @@ -362931,15 +362941,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ mov r0, sl │ │ │ │ blx 28ba8c │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 37aa7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -362950,57 +362960,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ (37aaf4 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + adds r0, r5, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r1, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (37ab90 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #128] @ (37ab94 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #128] @ (37ab98 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #112] @ (37ab9c ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r3, #18 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 37ab66 │ │ │ │ ldrb.w r2, [r6, #112] @ 0x70 │ │ │ │ add.w r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ bl 32b7f4 │ │ │ │ @@ -363020,25 +363030,25 @@ │ │ │ │ str.w r0, [lr] │ │ │ │ str.w r1, [lr, #4] │ │ │ │ str.w r2, [lr, #8] │ │ │ │ str.w r3, [lr, #12] │ │ │ │ str.w lr, [r4, #196] @ 0xc4 │ │ │ │ b.n 37ab44 │ │ │ │ nop │ │ │ │ - adds r2, r7, #4 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #196] @ (37ac7c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -363046,48 +363056,48 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #196] @ (37ac84 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r6, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ ldr r5, [pc, #176] @ (37ac88 ) │ │ │ │ mov r4, r0 │ │ │ │ and.w r2, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 37ac5a │ │ │ │ add r2, r0 │ │ │ │ ldrb.w r6, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq.n 37ac40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #152] @ (37ac8c ) │ │ │ │ ldr r2, [pc, #152] @ (37ac90 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #148] @ (37ac94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 37ac2c │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 37ac2c │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -363100,69 +363110,69 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 37abec │ │ │ │ ldr r1, [pc, #80] @ (37ac9c ) │ │ │ │ ldr r0, [pc, #80] @ (37aca0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37abec │ │ │ │ ldr r3, [pc, #60] @ (37ac98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ it pl │ │ │ │ movpl r6, #255 @ 0xff │ │ │ │ bpl.n 37abec │ │ │ │ ldr r0, [pc, #56] @ (37aca4 ) │ │ │ │ add.w r1, r6, #104 @ 0x68 │ │ │ │ movs r6, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ b.n 37abe8 │ │ │ │ - adds r4, r1, #2 │ │ │ │ + subs r4, r6, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37ad4c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adds r4, r2, #1 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + subs r6, r4, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #236] @ (37ada8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #232] @ (37adac ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #232] @ (37adb0 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r6, r0 │ │ │ │ ldrb.w r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37ad92 │ │ │ │ sub.w r5, r4, r4, lsl #2 │ │ │ │ mov r7, r4 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ @@ -363180,15 +363190,15 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 37ad1c │ │ │ │ subs r1, r3, #0 │ │ │ │ ldr.w r0, [r5, r7, lsl #2] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r0, [r6, #112] @ 0x70 │ │ │ │ adds r7, #1 │ │ │ │ subs r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ ble.n 37ad92 │ │ │ │ cmp r3, #0 │ │ │ │ add.w ip, r3, #7 │ │ │ │ @@ -363227,19 +363237,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 28e64c │ │ │ │ - subs r0, r1, r6 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 37ae24 │ │ │ │ sub sp, #20 │ │ │ │ @@ -363247,15 +363257,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #92] @ (37ae2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r1, #2130738944 @ 0x7f007f00 │ │ │ │ mov.w r2, #1431655765 @ 0x55555555 │ │ │ │ str.w r3, [r0, #180] @ 0xb4 │ │ │ │ strd r1, r2, [r0, #108] @ 0x6c │ │ │ │ str.w r3, [r0, #184] @ 0xb8 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -363269,19 +363279,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, r7, r1 │ │ │ │ + adds r6, r4, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r3, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (37aed0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -363292,24 +363302,24 @@ │ │ │ │ ldr r2, [pc, #140] @ (37aed8 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #116] @ (37aedc ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 37aeb8 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ ble.n 37aeb8 │ │ │ │ add r5, r7 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -363338,27 +363348,27 @@ │ │ │ │ ldr r0, [pc, #36] @ (37aee8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, r0, r0 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + strh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 37af70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363399,22 +363409,22 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (37af7c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #160 @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ble.n 37afe4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r0, #10] │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (37b030 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -363424,15 +363434,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 37afd2 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r7, [r0, #105] @ 0x69 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363445,49 +363455,49 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb.w r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r7 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ and.w r1, r1, #15 │ │ │ │ bl 37aeec │ │ │ │ mov r0, r4 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #80] @ (37b03c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 37afbe │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 37afbe │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a848c │ │ │ │ + bl 8a82fc │ │ │ │ movs r0, #0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + asrs r2, r3, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #320] @ (37b194 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -363504,32 +363514,32 @@ │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #296] @ (37b1a8 ) │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #276] @ (37b1ac ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #260] @ (37b1b0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -363558,15 +363568,15 @@ │ │ │ │ mov r0, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ asr.w r2, r4, r2 │ │ │ │ ldr r4, [pc, #188] @ (37b1b4 ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r2, [pc, #176] @ (37b1b8 ) │ │ │ │ ldr r3, [pc, #148] @ (37b1a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -363588,73 +363598,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b106 │ │ │ │ ldr r2, [pc, #116] @ (37b1c8 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b106 │ │ │ │ ldr r1, [pc, #92] @ (37b1cc ) │ │ │ │ ldr.w r1, [fp, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r4, #255 @ 0xff │ │ │ │ bpl.n 37b0dc │ │ │ │ ldr r0, [pc, #80] @ (37b1d0 ) │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.n 37b0dc │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ blt.n 37b160 │ │ │ │ lsls r5, r4, #3 │ │ │ │ blt.n 37b154 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #31 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r4, #92] @ 0x5c │ │ │ │ lsls r6, r4, #3 │ │ │ │ blt.n 37b220 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #404] @ (37b37c ) │ │ │ │ mov r6, r2 │ │ │ │ @@ -363671,40 +363681,40 @@ │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #380] @ (37b390 ) │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #360] @ (37b394 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbnz r0, 37b280 │ │ │ │ ldr r2, [pc, #320] @ (37b398 ) │ │ │ │ ldr r3, [pc, #304] @ (37b388 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363750,28 +363760,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #228] @ (37b3ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b254 │ │ │ │ ldr r1, [pc, #212] @ (37b3b0 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ ldr r3, [pc, #212] @ (37b3b4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (37b3b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b254 │ │ │ │ asrs r2, r5, #2 │ │ │ │ adds r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ uxtb r6, r2 │ │ │ │ itt le │ │ │ │ addle r2, r9 │ │ │ │ @@ -363797,77 +363807,77 @@ │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #324 @ 0x144 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b254 │ │ │ │ ldr r3, [pc, #112] @ (37b3c0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ it pl │ │ │ │ movpl.w r2, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 37b30a │ │ │ │ ldr r1, [pc, #96] @ (37b3c4 ) │ │ │ │ ldr r0, [pc, #100] @ (37b3c8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 37b30a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 37b420 │ │ │ │ lsls r5, r4, #3 │ │ │ │ bge.n 37b410 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ bls.n 37b364 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r5, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r0, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r1, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r7, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r7, #36] @ 0x24 │ │ │ │ + strh r4, [r4, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37b3d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ pop {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb.w r5, [r0, #109] @ 0x6d │ │ │ │ @@ -363880,15 +363890,15 @@ │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ orrs r5, r3 │ │ │ │ b.n 37b41a │ │ │ │ strb.w lr, [r9, #106] @ 0x6a │ │ │ │ cbz r0, 37b414 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ adds r4, #1 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 37b456 │ │ │ │ sub.w r3, r4, r9 │ │ │ │ ldrb.w r1, [r9, #106] @ 0x6a │ │ │ │ lsl.w r2, r7, r3 │ │ │ │ asr.w r3, r5, r3 │ │ │ │ @@ -363914,15 +363924,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strb.w r1, [r9, #106] @ 0x6a │ │ │ │ cmp ip, r0 │ │ │ │ mov.w r1, #1 │ │ │ │ beq.n 37b414 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 37b414 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (37b4f4 ) │ │ │ │ @@ -363930,60 +363940,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (37b4fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #92] @ (37b500 ) │ │ │ │ ldr r1, [pc, #92] @ (37b504 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #76] @ (37b508 ) │ │ │ │ ldr r3, [pc, #80] @ (37b50c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (37b510 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #76] @ (37b514 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (37b518 ) │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #64] @ (37b51c ) │ │ │ │ ldr r1, [pc, #64] @ (37b520 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + b.w 72e3c4 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bge.n 37b5b8 │ │ │ │ + bhi.n 37b488 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #38 @ 0x26 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cpsie i │ │ │ │ + push {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + push {r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -364018,31 +364028,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ mov r0, r5 │ │ │ │ blx 28ba8c │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 37b54a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r5, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + strb r4, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -364062,23 +364072,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ strd ip, ip, [sp, #28] │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ cbnz r0, 37b628 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 28ba8c │ │ │ │ ldr r2, [pc, #272] @ (37b710 ) │ │ │ │ ldr r3, [pc, #252] @ (37b700 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364127,15 +364137,15 @@ │ │ │ │ ldr r4, [pc, #176] @ (37b720 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ add r4, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b5f8 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #107] @ 0x6b │ │ │ │ @@ -364153,15 +364163,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (37b728 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b5f8 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ orrs r3, r2 │ │ │ │ b.n 37b690 │ │ │ │ ldr r5, [pc, #76] @ (37b72c ) │ │ │ │ @@ -364169,44 +364179,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (37b730 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37b5f8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bvs.n 37b608 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ bvs.n 37b788 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r6, #28] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r4, [r1, #24] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, #24] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #16] │ │ │ │ + strh r4, [r7, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r4, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 37b77c │ │ │ │ sub sp, #12 │ │ │ │ @@ -364214,31 +364224,31 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #52] @ (37b784 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + strh r4, [r4, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r7, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ (37b7f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -364248,15 +364258,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #92] @ (37b800 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 37b7e2 │ │ │ │ adds r1, r0, r4 │ │ │ │ ldrb.w r3, [r1, #144] @ 0x90 │ │ │ │ cmp r5, r3 │ │ │ │ bne.n 37b7d6 │ │ │ │ add sp, #8 │ │ │ │ @@ -364275,23 +364285,23 @@ │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #28] @ (37b808 ) │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #12] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 37b86c │ │ │ │ sub sp, #12 │ │ │ │ @@ -364299,15 +364309,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #76] @ (37b874 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ and.w r3, r3, #3 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ iteet ls │ │ │ │ addls r0, r0, r3 │ │ │ │ ldrbhi.w r3, [r0, #106] @ 0x6a │ │ │ │ @@ -364318,19 +364328,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 37b8dc │ │ │ │ sub sp, #20 │ │ │ │ @@ -364338,15 +364348,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #80] @ (37b8e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r2, #16711680 @ 0xff0000 │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ str.w r2, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #148] @ 0x94 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 37b3d8 │ │ │ │ @@ -364358,19 +364368,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (37b950 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364380,15 +364390,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #152] @ 0x98 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 37b938 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ bl 32b7f4 │ │ │ │ @@ -364405,19 +364415,19 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ ldmia r4!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.n 37b91a │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + lsrs r2, r0, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + ldrb r2, [r6, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (37ba04 ) │ │ │ │ @@ -364430,15 +364440,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #140] @ (37ba10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #16 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 37b9b6 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r5, [r0, #105] @ 0x69 │ │ │ │ strb.w r2, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364461,38 +364471,38 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 37b9a2 │ │ │ │ ldr r0, [pc, #60] @ (37ba18 ) │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37b9a2 │ │ │ │ add r3, r1 │ │ │ │ strb.w r5, [r3, #106] @ 0x6a │ │ │ │ bl 37b3d8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ bcs.n 37b980 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #27] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ (37bb00 ) │ │ │ │ @@ -364510,15 +364520,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #180] @ (37bb14 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -364535,15 +364545,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orrs r4, r5 │ │ │ │ asrs r4, r2 │ │ │ │ ldr r2, [pc, #140] @ (37bb18 ) │ │ │ │ and.w r4, r4, #1 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ - bl 86a1ac │ │ │ │ + bl 86a01c │ │ │ │ ldr r2, [pc, #128] @ (37bb1c ) │ │ │ │ ldr r3, [pc, #100] @ (37bb04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364562,63 +364572,63 @@ │ │ │ │ ldr r4, [pc, #88] @ (37bb24 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37ba9a │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #64] @ (37bb28 ) │ │ │ │ ldr r4, [pc, #68] @ (37bb2c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 37ba9a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ bcs.n 37bb14 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r5, #28] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r5, r6] │ │ │ │ lsls r6, r4, #3 │ │ │ │ bne.n 37ba5c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r6, [r5, #26] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37bb54 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -364627,60 +364637,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (37bbd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #92] @ (37bbdc ) │ │ │ │ ldr r1, [pc, #92] @ (37bbe0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #76] @ (37bbe4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (37bbe8 ) │ │ │ │ ldr r0, [pc, #80] @ (37bbec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ movs r2, #2 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r2, [pc, #60] @ (37bbf0 ) │ │ │ │ ldr r3, [pc, #64] @ (37bbf4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r3, #24 │ │ │ │ + lsrs r4, r0, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bcc.n 37badc │ │ │ │ + bne.n 37bbac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 37baf4 │ │ │ │ + bne.n 37bbc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 37bb28 │ │ │ │ + bcs.n 37bbf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r7, lr} │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldmia r4!, {r2, r3, r5} │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -364699,29 +364709,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (37bc44 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r4, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (37bcc0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364731,15 +364741,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r1, [r0, #1044] @ 0x414 │ │ │ │ ldrb.w r3, [r0, #1045] @ 0x415 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 37bc94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364751,31 +364761,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (37bccc ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r2, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #22] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #240] @ (37bdd4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -364783,15 +364793,15 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #240] @ (37bddc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [r0, #1040] @ 0x410 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r2, r4 │ │ │ │ ldr.w r9, [pc, #216] @ 37bde0 │ │ │ │ ldr.w r8, [pc, #216] @ 37bde4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364824,23 +364834,23 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37bd8a │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #124] @ (37bdf0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37bdaa │ │ │ │ add.w r3, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 37bd4e │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364860,38 +364870,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37bd7c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #52] @ (37bdfc ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37bd7c │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r7, #17 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bne.n 37bd84 │ │ │ │ + beq.n 37be54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ - subs r4, r4, #1 │ │ │ │ + adds r4, r1, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #17] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (37beb8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364901,35 +364911,35 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #148] @ (37bec4 ) │ │ │ │ ldr r1, [pc, #148] @ (37bec8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #132] @ (37becc ) │ │ │ │ ldr r1, [pc, #132] @ (37bed0 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #116] @ (37bed4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -364954,27 +364964,27 @@ │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32b7f4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #15] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r6, #13 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r6, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 37be40 │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r0, #6 │ │ │ │ + subs r4, r5, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #26] │ │ │ │ + ldrb r4, [r1, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ uxtb r0, r2 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -364986,25 +364996,25 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #156] @ (37bf90 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #140] @ (37bf94 ) │ │ │ │ ldr r1, [pc, #144] @ (37bf98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #144] @ (37bf9c ) │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #132] @ (37bfa0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37bf68 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -365037,35 +365047,35 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37bf24 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37bfac ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37bf24 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r0, #12] │ │ │ │ + ldrb r0, [r5, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r6, #2 │ │ │ │ + subs r0, r3, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r5, {r5} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r6, [pc, #1028] @ 37c3c8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -365098,15 +365108,15 @@ │ │ │ │ ldr r1, [pc, #964] @ (37c3d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #952] @ (37c3dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c1b8 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -365247,15 +365257,15 @@ │ │ │ │ bpl.w 37c02e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #524] @ (37c3e4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37c02e │ │ │ │ subs.w r1, r4, #4048 @ 0xfd0 │ │ │ │ sbc.w r2, r5, #0 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 37bff8 │ │ │ │ lsrs r2, r4, #2 │ │ │ │ @@ -365414,56 +365424,56 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ and.w r7, r1, r2 │ │ │ │ b.n 37c00a │ │ │ │ ldr r0, [pc, #88] @ (37c414 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37c004 │ │ │ │ ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #5 │ │ │ │ + lsls r2, r4, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #2] │ │ │ │ + strb r4, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r7, #29 │ │ │ │ + lsls r0, r4, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r3, #29 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r4, #28 │ │ │ │ + lsls r4, r1, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r3, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r3, #26 │ │ │ │ + lsls r0, r0, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r4, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #688] @ (37c6dc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -365488,15 +365498,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ eor.w r5, r5, #255 @ 0xff │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #632] @ (37c6f0 ) │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37c6a2 │ │ │ │ @@ -365532,23 +365542,23 @@ │ │ │ │ mov.w r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ ite ne │ │ │ │ movne.w fp, #1 │ │ │ │ moveq.w fp, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c610 │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ cmp r5, #8 │ │ │ │ bne.n 37c4c6 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldrb.w r1, [r4, #936] @ 0x3a8 │ │ │ │ mov r9, r3 │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ eor.w r9, r9, r2 │ │ │ │ @@ -365575,15 +365585,15 @@ │ │ │ │ beq.n 37c548 │ │ │ │ ldr r1, [pc, #428] @ (37c708 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37c63c │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne.n 37c548 │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ @@ -365616,27 +365626,27 @@ │ │ │ │ str.w r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r2, [pc, #328] @ (37c714 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r5, [r7, #0] │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 37c66e │ │ │ │ ldr.w r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr.w r5, [r0, #980] @ 0x3d4 │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ bic.w r9, r5, r2 │ │ │ │ orrs r5, r3 │ │ │ │ uxtb.w r9, r9 │ │ │ │ uxtb r5, r5 │ │ │ │ b.n 37c456 │ │ │ │ @@ -365651,15 +365661,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c4f8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #236] @ (37c720 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37c4f8 │ │ │ │ ldr r3, [pc, #228] @ (37c724 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37c570 │ │ │ │ ldr r3, [pc, #208] @ (37c71c ) │ │ │ │ @@ -365672,15 +365682,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #200] @ (37c728 ) │ │ │ │ tst r5, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37c570 │ │ │ │ ldr r5, [pc, #188] @ (37c72c ) │ │ │ │ ldr.w r5, [r8, r5] │ │ │ │ ldrh r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 37c5ec │ │ │ │ ldr r5, [pc, #160] @ (37c71c ) │ │ │ │ @@ -365689,15 +365699,15 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.n 37c5ec │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldr r0, [pc, #164] @ (37c730 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 37c5ec │ │ │ │ ldr r2, [pc, #144] @ (37c734 ) │ │ │ │ @@ -365713,65 +365723,65 @@ │ │ │ │ ldr r0, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ (37c738 ) │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ b.n 37c48a │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r7, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldmia r0!, {r1} │ │ │ │ lsls r5, r4, #3 │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r3, #29 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r1, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r3, #17 │ │ │ │ + lsls r0, r0, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r6, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r5, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #18] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #15] │ │ │ │ + strb r0, [r4, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #1 │ │ │ │ lsl.w r1, r3, r1 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ uxtb r1, r1 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 37c75c │ │ │ │ @@ -365805,15 +365815,15 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ ldr r6, [pc, #1000] @ (37cb80 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #984] @ (37cb84 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c970 │ │ │ │ movw r3, #1321 @ 0x529 │ │ │ │ @@ -365971,15 +365981,15 @@ │ │ │ │ bpl.w 37c7b6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #512] @ (37cb90 ) │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37c7b6 │ │ │ │ ldr r3, [pc, #500] @ (37cb94 ) │ │ │ │ ldr.w r2, [r7, #1040] @ 0x410 │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ itt eq │ │ │ │ @@ -366133,44 +366143,44 @@ │ │ │ │ str.w r2, [r7, #924] @ 0x39c │ │ │ │ b.n 37c9b8 │ │ │ │ ldr r0, [pc, #92] @ (37cbc0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r4, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r4!, {r1, r4, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vmla.i32 q8, q5, d7[1] │ │ │ │ - vmla.i q8, q3, d3[5] │ │ │ │ - vmla.i32 q0, q2, d7[1] │ │ │ │ - vhadd.u q8, q5, │ │ │ │ - vhadd.u16 q8, q7, │ │ │ │ - vhadd.u8 q8, q1, │ │ │ │ - vhadd.u32 q0, q3, │ │ │ │ - vhadd.u8 q0, q5, │ │ │ │ - cdp2 0, 14, cr0, cr14, cr7, {3} │ │ │ │ - cdp2 0, 13, cr0, cr2, cr7, {3} │ │ │ │ - cdp2 0, 11, cr0, cr6, cr7, {3} │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + cdp2 0, 5, cr0, cr2, cr7, {3} │ │ │ │ + cdp2 0, 2, cr0, cr14, cr7, {3} │ │ │ │ + cdp2 0, 0, cr0, cr12, cr7, {3} │ │ │ │ + stc2l 0, cr0, [r2, #412]! @ 0x19c │ │ │ │ + stc2l 0, cr0, [r6, #412] @ 0x19c │ │ │ │ + stc2 0, cr0, [sl, #412]! @ 0x19c │ │ │ │ + stc2 0, cr0, [lr, #412] @ 0x19c │ │ │ │ + ldc2l 0, cr0, [r2, #-412]! @ 0xfffffe64 │ │ │ │ + ldc2l 0, cr0, [r6, #-412] @ 0xfffffe64 │ │ │ │ + ldc2 0, cr0, [sl, #-412]! @ 0xfffffe64 │ │ │ │ + ldc2 0, cr0, [lr, #-412] @ 0xfffffe64 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ clz r0, r1 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #996] @ 0x3e4 │ │ │ │ @@ -366187,15 +366197,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (37cc04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r6, pc, #56 @ (adr r6, 37cc40 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r6, r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366203,15 +366213,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r0, #748 @ 0x2ec │ │ │ │ ands r6, r3 │ │ │ │ lsr.w r1, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ and.w r1, r1, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ cmp r4, #16 │ │ │ │ bne.n 37cc24 │ │ │ │ str.w r6, [r7, #996] @ 0x3e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -366227,15 +366237,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (37cca0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (37cca4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #44] @ (37cca8 ) │ │ │ │ ldr r2, [pc, #48] @ (37ccac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -366244,22 +366254,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [sl, #412] @ 0x19c │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stc2 0, cr0, [r2], {103} @ 0x67 │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r1, #29 │ │ │ │ + lsrs r6, r6, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, pc, #576 @ (adr r5, 37ceec ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #288] @ 37cde0 │ │ │ │ and.w r1, r2, #63 @ 0x3f │ │ │ │ @@ -366353,21 +366363,21 @@ │ │ │ │ b.n 37cd94 │ │ │ │ ldrh.w r0, [r0, #1002] @ 0x3ea │ │ │ │ b.n 37cd94 │ │ │ │ ldrh.w r0, [r0, #1000] @ 0x3e8 │ │ │ │ b.n 37cd94 │ │ │ │ ldr r0, [pc, #16] @ (37cde8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37ccd8 │ │ │ │ ite vc │ │ │ │ lslvc r5, r4, #3 │ │ │ │ ldrvs r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (37ce98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366377,35 +366387,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #144] @ (37cea4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #140] @ (37cea8 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #120] @ (37ceac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37ceb0 ) │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ strh.w r3, [r5, #984] @ 0x3d8 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #16 │ │ │ │ bl 32b7f4 │ │ │ │ @@ -366427,26 +366437,26 @@ │ │ │ │ bl 52bfc0 │ │ │ │ add.w r1, r5, #816 @ 0x330 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbfe0067 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + @ instruction: 0xfa660067 │ │ │ │ + sevl │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #624 @ (adr r3, 37d12c ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366563,15 +366573,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37d004 │ │ │ │ @@ -366595,15 +366605,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37d062 │ │ │ │ @@ -366668,20 +366678,20 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (37d144 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #28 │ │ │ │ bhi.n 37d16e │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r7, r5, #28 │ │ │ │ lsrs r7, r1, #28 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ @@ -366730,35 +366740,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #40] @ (37d1d8 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r3, #204 @ 0xcc │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37d1e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r0, pc, #840 @ (adr r0, 37d530 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366766,27 +366776,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (37d250 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (37d254 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #72] @ (37d258 ) │ │ │ │ ldr r1, [pc, #76] @ (37d25c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #64] @ (37d260 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #56] @ (37d264 ) │ │ │ │ ldr r2, [pc, #60] @ (37d268 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -366795,28 +366805,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh.w r0, [r4, r7, lsl #2] │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf69c0067 │ │ │ │ + cbnz r2, 37d2aa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r1, r4, #3 │ │ │ │ add r0, pc, #528 @ (adr r0, 37d478 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldr r6, [r6, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #960] @ 0x3c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366827,33 +366837,33 @@ │ │ │ │ cbz r3, 37d2c0 │ │ │ │ uxth r1, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ subs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r3, #968] @ 0x3c8 │ │ │ │ ands r1, r2 │ │ │ │ cmp.w r1, #65536 @ 0x10000 │ │ │ │ ite cc │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ subs r1, r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #204] @ (37d3b4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366863,15 +366873,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #188] @ (37d3c0 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ movs r6, #32 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldr r7, [pc, #180] @ (37d3c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -366887,75 +366897,75 @@ │ │ │ │ add.w sl, r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #140] @ (37d3cc ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #128] @ (37d3d0 ) │ │ │ │ ldr r6, [pc, #132] @ (37d3d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #972 @ 0x3cc │ │ │ │ movs r2, #32 │ │ │ │ bl 32b7f4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #964 @ 0x3c4 │ │ │ │ bl 3395ac │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #968 @ 0x3c8 │ │ │ │ bl 3395ac │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7440067 │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ + sub.w r0, ip, #15138816 @ 0xe70000 │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - cbnz r2, 37d43e │ │ │ │ + rev16 r2, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #2 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #24] │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #460] @ (37d5b4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366966,15 +366976,15 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (37d5bc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ ldr r4, [pc, #448] @ (37d5c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #29 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 37d45a │ │ │ │ ldr r2, [pc, #432] @ (37d5c4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -366989,15 +366999,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (37d5d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #408] @ (37d5d4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37d546 │ │ │ │ mov r0, r6 │ │ │ │ @@ -367102,73 +367112,73 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r2, #24] │ │ │ │ bl 37d148 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ (37d5dc ) │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37d446 │ │ │ │ ldr r2, [pc, #76] @ (37d5c4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #20 │ │ │ │ bpl.w 37d41c │ │ │ │ ldr r2, [pc, #92] @ (37d5e0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #92] @ (37d5e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (37d5e8 ) │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37d41c │ │ │ │ ldr r2, [pc, #80] @ (37d5ec ) │ │ │ │ ldr r1, [pc, #84] @ (37d5f0 ) │ │ │ │ ldr r0, [pc, #84] @ (37d5f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37d41c │ │ │ │ - movw r0, #26727 @ 0x6867 │ │ │ │ - ldr r4, [r0, #24] │ │ │ │ + @ instruction: 0xf4ae0067 │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xb836 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, ip, #2151 @ 0x867 │ │ │ │ - revsh r0, r1 │ │ │ │ + orns r0, r4, #15138816 @ 0xe70000 │ │ │ │ + cbnz r0, 37d5dc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r2, #30 │ │ │ │ + lsls r0, r7, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4ae0067 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + @ instruction: 0xf3160067 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eors.w r0, r6, #15138816 @ 0xe70000 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf2fe0067 │ │ │ │ + str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 37d648 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367176,31 +367186,31 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (37d650 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ str.w r1, [r0, #956] @ 0x3bc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37d26c │ │ │ │ nop │ │ │ │ - bic.w r0, r2, #15138816 @ 0xe70000 │ │ │ │ - str r4, [r4, #116] @ 0x74 │ │ │ │ + @ instruction: 0xf28a0067 │ │ │ │ + str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r1, #0 │ │ │ │ @@ -367296,28 +367306,28 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #164] @ (37d818 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #152] @ (37d81c ) │ │ │ │ ldr r1, [pc, #152] @ (37d820 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r7, [pc, #148] @ (37d824 ) │ │ │ │ subs.w r4, r8, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #132] @ (37d828 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d7e8 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -367355,35 +367365,35 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37d7aa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #48] @ (37d834 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37d7aa │ │ │ │ bl 28e6ac │ │ │ │ - movt r0, #24679 @ 0x6067 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + @ instruction: 0xf12e0067 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + push {r1, r3, r6, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r2, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r1, r3, r4, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r7, r6, [r0, #924] @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ @@ -367415,25 +367425,25 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #544] @ (37dac8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #544] @ (37dacc ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r7, [pc, #544] @ (37dad0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #532] @ (37dad4 ) │ │ │ │ add r7, pc │ │ │ │ mov r5, r8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37da66 │ │ │ │ @@ -367508,15 +367518,15 @@ │ │ │ │ ldr r0, [pc, #332] @ (37dae4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [r6, #948] @ 0x3b4 │ │ │ │ mov r0, r6 │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r6, #948] @ 0x3b4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37d838 │ │ │ │ @@ -367544,15 +367554,15 @@ │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 37da12 │ │ │ │ ldr.w r0, [r7, r4, lsl #2] │ │ │ │ cbz r0, 37da12 │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37d9f4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37d838 │ │ │ │ @@ -367564,15 +367574,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 37da4a │ │ │ │ ldr.w r0, [r5, r4, lsl #2] │ │ │ │ cbz r0, 37da4a │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37da2c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367593,66 +367603,66 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 37d148 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (37daec ) │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37d8cc │ │ │ │ ldr r2, [pc, #88] @ (37daf0 ) │ │ │ │ ldr r1, [pc, #92] @ (37daf4 ) │ │ │ │ ldr r0, [pc, #92] @ (37daf8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [sp, #44] @ 0x2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #956] @ 0x3bc │ │ │ │ b.n 37d9b6 │ │ │ │ - sub.w r0, r6, #103 @ 0x67 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + and.w r0, lr, #103 @ 0x67 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb644 │ │ │ │ + push {r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r1, #12 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cbz r6, 37db32 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, lr, #103 @ 0x67 │ │ │ │ - str r4, [r0, #64] @ 0x40 │ │ │ │ + vhadd.s8 q0, q3, │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #56] @ 0x38 │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vmla.i16 d0, d10, d7[2] │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + cdp 0, 0, cr0, cr2, cr7, {3} │ │ │ │ + str r0, [r5, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - it ge │ │ │ │ - lslge r3, r2, #1 │ │ │ │ + bkpt 0x0010 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (37db0c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -367661,15 +367671,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (37db74 ) │ │ │ │ mov.w r3, #344 @ 0x158 │ │ │ │ ldr r1, [pc, #76] @ (37db78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1080 @ 0x438 │ │ │ │ blx 28d5b4 │ │ │ │ ldrd r0, r1, [r4, #752] @ 0x2f0 │ │ │ │ str.w r0, [r4, #1108] @ 0x454 │ │ │ │ @@ -367681,18 +367691,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - vmla.i d0, d2, d3[5] │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + stcl 0, cr0, [sl, #412]! @ 0x19c │ │ │ │ + str r0, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ + str r4, [r3, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (37dbe8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367701,26 +367711,26 @@ │ │ │ │ ldr r1, [pc, #92] @ (37dbf0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #76] @ (37dbf4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #76] @ (37dbf8 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #64] @ (37dbfc ) │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #64] @ (37dc00 ) │ │ │ │ ldr r2, [pc, #64] @ (37dc04 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (37dc08 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -367729,29 +367739,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - vhadd.s16 q0, q4, │ │ │ │ - cbz r6, 37dc4c │ │ │ │ + stc 0, cr0, [r0, #412] @ 0x19c │ │ │ │ + cbz r6, 37dc26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 37dc56 │ │ │ │ + cbz r6, 37dc30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 37dc48 │ │ │ │ + cbz r6, 37dc22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, r1 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ + mrc2 0, 3, r0, cr6, cr4, {2} │ │ │ │ vmaxnm.f32 , , │ │ │ │ str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r1, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xb694 │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367779,59 +367788,59 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (37dcc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #92] @ (37dcc4 ) │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 37dc8c │ │ │ │ tst r2, r3 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r1, [pc, #56] @ (37dcc8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37dc76 │ │ │ │ ldr r1, [pc, #52] @ (37dccc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37dc76 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37dcd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ b.n 37dc76 │ │ │ │ add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - vqadd.u32 q8, q6, q2 │ │ │ │ - cdp 0, 5, cr0, cr4, cr7, {3} │ │ │ │ - uxth r0, r3 │ │ │ │ + ldc2l 0, cr0, [r4, #336] @ 0x150 │ │ │ │ + ldc 0, cr0, [ip], #412 @ 0x19c │ │ │ │ + cbz r0, 37dcc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37dd98 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -367840,26 +367849,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (37dda0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #156] @ (37dda4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (37dda8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #148] @ (37ddac ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #112] @ 37dd90 │ │ │ │ ldr r2, [pc, #140] @ (37ddb0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [pc, #140] @ (37ddb4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -367874,23 +367883,23 @@ │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #768 @ 0x300 │ │ │ │ bl 33965c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ bl 3395ac │ │ │ │ ldr r1, [pc, #72] @ (37ddbc ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ @@ -367900,29 +367909,29 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32b7f4 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [ip, #412]! @ 0x19c │ │ │ │ - str r6, [r2, #24] │ │ │ │ + stc 0, cr0, [r4], #-412 @ 0xfffffe64 │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r2, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 37dde0 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mcr2 0, 5, r0, cr12, cr4, {2} │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldc2 0, cr0, [r4, #-336] @ 0xfffffeb0 │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - bcc.n 37ddb8 │ │ │ │ + bne.n 37de88 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -367972,15 +367981,15 @@ │ │ │ │ add sl, pc │ │ │ │ add.w sl, sl, #76 @ 0x4c │ │ │ │ add fp, pc │ │ │ │ b.n 37de70 │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 37ded4 │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 37de6a │ │ │ │ @@ -367994,15 +368003,15 @@ │ │ │ │ moveq r7, #0 │ │ │ │ ldr r1, [pc, #164] @ (37df34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #148] @ (37df38 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37de5c │ │ │ │ ldr r3, [pc, #140] @ (37df3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -368015,15 +368024,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37de5c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #116] @ (37df40 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37de5c │ │ │ │ ldr.w r3, [r5, #1068] @ 0x42c │ │ │ │ ldr.w r0, [r5, #1168] @ 0x490 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ ldr.w r1, [r5, #1084] @ 0x43c │ │ │ │ ands r3, r0 │ │ │ │ eors r3, r2 │ │ │ │ @@ -368038,42 +368047,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (37df4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #60] @ (37df50 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r2, [r5, #1076] @ 0x434 │ │ │ │ ldr.w r3, [r5, #1072] @ 0x430 │ │ │ │ b.n 37de18 │ │ │ │ add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 6, r0, sl, cr7 │ │ │ │ - sub sp, #112 @ 0x70 │ │ │ │ + pkhtb r0, r2, r7, asr #1 │ │ │ │ + add r7, sp, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2 0, cr0, [sl, #-336]! @ 0xfffffeb0 │ │ │ │ + @ instruction: 0xfb920054 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub.w r0, lr, r7, asr #1 │ │ │ │ - add r7, sp, #968 @ 0x3c8 │ │ │ │ + ands.w r0, r6, r7, asr #1 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2 0, cr0, [ip], #336 @ 0x150 │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + @ instruction: 0xfb240054 │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 37df90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368081,24 +368090,24 @@ │ │ │ │ mov.w r3, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #40] @ (37df98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37ddc0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb3c0067 │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + @ instruction: 0xe9a40067 │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrb r4, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #168] @ (37e054 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -368110,15 +368119,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #164] @ (37e060 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #152] @ (37e064 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37e016 │ │ │ │ cmp r6, #31 │ │ │ │ bhi.n 37e03a │ │ │ │ @@ -368157,45 +368166,45 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37dfd4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #64] @ (37e070 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37dfd4 │ │ │ │ ldr r3, [pc, #56] @ (37e074 ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r4, [pc, #52] @ (37e078 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (37e07c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ - @ instruction: 0xeaf80067 │ │ │ │ - stc2 0, cr0, [r4], {84} @ 0x54 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + strd r0, r0, [r0, #-412]! @ 0x19c │ │ │ │ + @ instruction: 0xfa6c0054 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrb r6, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orn r0, r6, r7, asr #1 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + @ instruction: 0xe8ce0067 │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ lsrs r3, r2, #2 │ │ │ │ @@ -368237,15 +368246,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (37e1b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #188] @ (37e1b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37e158 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -368273,21 +368282,21 @@ │ │ │ │ ldr r1, [pc, #144] @ (37e1c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #128] @ (37e1cc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37e120 │ │ │ │ ldr r3, [pc, #116] @ (37e1d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37e100 │ │ │ │ ldr r3, [pc, #88] @ (37e1bc ) │ │ │ │ @@ -368297,59 +368306,61 @@ │ │ │ │ bpl.n 37e100 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (37e1d4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37e100 │ │ │ │ ldr r3, [pc, #84] @ (37e1d8 ) │ │ │ │ ldr r2, [pc, #88] @ (37e1dc ) │ │ │ │ ldr r1, [pc, #88] @ (37e1e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #72] @ (37e1e4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37e120 │ │ │ │ nop │ │ │ │ add r3, sp, #624 @ 0x270 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strd r0, r0, [r4, #412] @ 0x19c │ │ │ │ - add r6, sp, #32 │ │ │ │ + @ instruction: 0xe82c0067 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfad00054 │ │ │ │ + ldrsh.w r0, [r8, r4, lsl #1] │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r4, #-412]! @ 0x19c │ │ │ │ - add r5, sp, #736 @ 0x2e0 │ │ │ │ + b.n 37e17c │ │ │ │ + lsls r7, r4, #1 │ │ │ │ + add r4, sp, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa800054 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ + str??.w r0, [r8, #84] @ 0x54 │ │ │ │ + ldrb r0, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ + ldrb r0, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmdb r6!, {r0, r1, r2, r5, r6} │ │ │ │ - add r5, sp, #424 @ 0x1a8 │ │ │ │ + b.n 37e0f8 │ │ │ │ + lsls r7, r4, #1 │ │ │ │ + add r3, sp, #840 @ 0x348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa320054 │ │ │ │ - ldrsh r6, [r3, r0] │ │ │ │ + ldrb.w r0, [sl, #84] @ 0x54 │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -368363,15 +368374,15 @@ │ │ │ │ ldr.w r8, [pc, #692] @ 37e4c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r7, fp, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #672] @ (37e4c4 ) │ │ │ │ add r8, pc │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ mov.w r9, r6, lsr #2 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368491,15 +368502,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (37e4d4 ) │ │ │ │ ldr r0, [pc, #372] @ (37e4d8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [r5, #1092] @ 0x444 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -368521,15 +368532,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #300] @ (37e4e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ (37e4e8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37e40a │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368549,24 +368560,24 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #252] @ (37e4f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ (37e4f8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [r5, #1096] @ 0x448 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1096] @ 0x448 │ │ │ │ b.n 37e2d8 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368598,84 +368609,85 @@ │ │ │ │ bpl.w 37e238 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #132] @ (37e500 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37e238 │ │ │ │ str.w r7, [r5, #1204] @ 0x4b4 │ │ │ │ b.n 37e2b2 │ │ │ │ ldr r1, [pc, #116] @ (37e504 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #116] @ (37e508 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #108] @ (37e50c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (37e510 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37e40a │ │ │ │ nop │ │ │ │ - stmia.w r6!, {r0, r1, r2, r5, r6} │ │ │ │ - vld1.8 @ instruction: 0xf9ac0054 │ │ │ │ - add r4, sp, #912 @ 0x390 │ │ │ │ + b.n 37e2d4 │ │ │ │ + lsls r7, r4, #1 │ │ │ │ + ldrb.w r0, [r4, r4, lsl #1] │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37e424 │ │ │ │ + b.n 37e0f4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e36c │ │ │ │ + b.n 37e03c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e2dc │ │ │ │ + b.n 37dfac │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb.w r0, [r8, r4, lsl #1] │ │ │ │ - ldrb r2, [r4, r3] │ │ │ │ + @ instruction: 0xf6700054 │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e268 │ │ │ │ + b.n 37df38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7c60054 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + @ instruction: 0xf62e0054 │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e134 │ │ │ │ + b.n 37de04 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7200054 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + @ instruction: 0xf5880054 │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (37e520 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -368683,46 +368695,46 @@ │ │ │ │ ldr r2, [pc, #68] @ (37e580 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (37e584 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #56] @ (37e588 ) │ │ │ │ ldr r1, [pc, #60] @ (37e58c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (37e590 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 37e1dc │ │ │ │ + b.n 37deac │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf67a0054 │ │ │ │ + @ instruction: 0xf4e20054 │ │ │ │ ldrh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r2, #3 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrh r6, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 37e600 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368730,15 +368742,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #88] @ (37e608 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #2 │ │ │ │ add.w r3, r0, #936 @ 0x3a8 │ │ │ │ add.w r1, r0, #1064 @ 0x428 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [r0, #924] @ 0x39c │ │ │ │ str.w ip, [r0, #1068] @ 0x42c │ │ │ │ str.w ip, [r0, #1072] @ 0x430 │ │ │ │ @@ -368752,19 +368764,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 37e180 │ │ │ │ + b.n 37de50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrh r0, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #268] @ (37e728 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -368775,15 +368787,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #260] @ (37e730 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r6, [pc, #260] @ (37e734 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movw r3, #1309 @ 0x51d │ │ │ │ cmp r4, r3 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcs.n 37e6f0 │ │ │ │ movw r3, #1300 @ 0x514 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -368832,15 +368844,15 @@ │ │ │ │ ldr r0, [pc, #140] @ (37e744 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37e67c │ │ │ │ sub.w r3, r4, #1296 @ 0x510 │ │ │ │ orrs r3, r5 │ │ │ │ itt eq │ │ │ │ moveq.w ip, #0 │ │ │ │ ldreq.w r1, [r0, #928] @ 0x3a0 │ │ │ │ @@ -368867,36 +368879,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (37e748 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #52] @ (37e74c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37e6ea │ │ │ │ nop │ │ │ │ - b.n 37e1c0 │ │ │ │ + b.n 37ee90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, r6] │ │ │ │ + ldrh r2, [r0, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r5, pc, #1016 @ (adr r5, 37eb30 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37dff0 │ │ │ │ + b.n 37ecc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #192] @ (37e820 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -368906,15 +368918,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #152] @ 37e818 │ │ │ │ ldr r2, [pc, #168] @ (37e82c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -368928,75 +368940,75 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [pc, #152] @ (37e83c ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33965c │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #108] @ (37e840 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ movs r2, #32 │ │ │ │ bl 32b7f4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #64] @ (37e844 ) │ │ │ │ movs r3, #1 │ │ │ │ addw r1, r5, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32b700 │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e02c │ │ │ │ + b.n 37ecfc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - and.w r0, sl, #13893632 @ 0xd40000 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + @ instruction: 0xf2720054 │ │ │ │ + strh r0, [r4, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, r5] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #256 @ (adr r7, 37e940 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 37eae0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ add.w r3, r0, #1064 @ 0x428 │ │ │ │ @@ -369084,15 +369096,15 @@ │ │ │ │ str.w r5, [r6, #1068] @ 0x42c │ │ │ │ str.w r7, [r6, #1072] @ 0x430 │ │ │ │ bne.n 37e872 │ │ │ │ ldr.w r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ mov.w r8, #1 │ │ │ │ ands.w r7, r1, #2 │ │ │ │ lsl.w r8, r8, r4 │ │ │ │ bne.n 37e9a2 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37ea46 │ │ │ │ adds r2, r0, #1 │ │ │ │ @@ -369123,15 +369135,15 @@ │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ b.n 37e902 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r9, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r1, [pc, #280] @ (37eaf0 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37e920 │ │ │ │ @@ -369147,15 +369159,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37e920 │ │ │ │ ldr r0, [pc, #252] @ (37eafc ) │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r6, #1068] @ 0x42c │ │ │ │ ldr.w r2, [r6, #1072] @ 0x430 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37e928 │ │ │ │ ands.w r0, ip, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ beq.n 37e984 │ │ │ │ @@ -369217,15 +369229,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 37e8fa │ │ │ │ ldr r0, [pc, #80] @ (37eb00 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh.w r1, [r9, #2] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ and.w r1, r1, #3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #2 │ │ │ │ ite ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -369244,17 +369256,17 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r7, r5] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 37ebcc │ │ │ │ sub sp, #16 │ │ │ │ @@ -369265,15 +369277,15 @@ │ │ │ │ ldr r2, [pc, #176] @ (37ebd4 ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #168] @ (37ebd8 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #164] @ (37ebdc ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37eb8c │ │ │ │ cmp r4, #31 │ │ │ │ @@ -369316,47 +369328,47 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #64] @ (37ebe8 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37eb40 │ │ │ │ ldr r3, [pc, #48] @ (37ebec ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #48] @ (37ebf0 ) │ │ │ │ ldr r0, [pc, #52] @ (37ebf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - b.n 37ec6c │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + strb r0, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r1, pc, #16 @ (adr r1, 37ebec ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + udf #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + strb r6, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -369368,15 +369380,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr.w r8, [pc, #556] @ 37ee48 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #540] @ (37ee4c ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37edfa │ │ │ │ @@ -369540,48 +369552,48 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37ec3e │ │ │ │ ldr r0, [pc, #64] @ (37ee58 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r5, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37ec3e │ │ │ │ ldr r1, [pc, #48] @ (37ee5c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #48] @ (37ee60 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37ec7a │ │ │ │ - svc 88 @ 0x58 │ │ │ │ + ble.n 37edc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, pc, #56 @ (adr r0, 37ee84 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r3] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 37eed8 │ │ │ │ + blt.n 37eda8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strh r2, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37ee6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ strh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -369589,43 +369601,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (37eed0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (37eed4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #64] @ (37eed8 ) │ │ │ │ ldr r1, [pc, #68] @ (37eedc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #56] @ (37eee0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ble.n 37ef98 │ │ │ │ + blt.n 37ee68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #424 @ (adr r0, 37f07c ) │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [r2, #-336]! @ 0xfffffeb0 │ │ │ │ + @ instruction: 0xeb9a0054 │ │ │ │ lsls r3, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #328 @ (adr r7, 37f02c ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369639,35 +369651,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (37ef9c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (37efa0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (37efa4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #124] @ (37efa8 ) │ │ │ │ ldr r1, [pc, #128] @ (37efac ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #112] @ (37efb0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ movs r2, #16 │ │ │ │ @@ -369692,32 +369704,32 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 52bfc0 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33965c │ │ │ │ - bgt.n 37ef78 │ │ │ │ + blt.n 37f048 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [sl], #336 @ 0x150 │ │ │ │ - strb r2, [r0, r1] │ │ │ │ + @ instruction: 0xeb220054 │ │ │ │ + strh r2, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #696] @ (37f264 ) │ │ │ │ + ldr r4, [pc, #88] @ (37f004 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #784] @ (37f2c0 ) │ │ │ │ + ldr r4, [pc, #176] @ (37f060 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w lr, #1 │ │ │ │ mov ip, r0 │ │ │ │ ldrh.w r3, [r0, #996] @ 0x3e4 │ │ │ │ lsl.w lr, lr, r1 │ │ │ │ orr.w r4, r3, lr │ │ │ │ @@ -369744,15 +369756,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r3, [ip, #1006] @ 0x3ee │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ orr.w lr, lr, r3 │ │ │ │ strh.w lr, [ip, #1006] @ 0x3ee │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #380] @ 37f1b8 │ │ │ │ add ip, pc │ │ │ │ @@ -369801,15 +369813,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (37f1c0 ) │ │ │ │ ldr r0, [pc, #284] @ (37f1c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ ldrh.w r2, [r4, #72] @ 0x48 │ │ │ │ eors r3, r5 │ │ │ │ strh.w r5, [r4, #70] @ 0x46 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369825,15 +369837,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ lsl.w lr, r6, lr │ │ │ │ str r2, [sp, #0] │ │ │ │ lsr.w ip, r6, ip │ │ │ │ orr.w r1, r1, lr │ │ │ │ orr.w r1, r1, ip │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37f0d0 │ │ │ │ b.n 37f088 │ │ │ │ ldrh.w r3, [r4, #72] @ 0x48 │ │ │ │ @@ -369849,15 +369861,15 @@ │ │ │ │ clz r2, r2 │ │ │ │ add.w r0, r4, r2, lsl #2 │ │ │ │ lsr.w r1, r5, r2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r0, 37f156 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37f132 │ │ │ │ b.n 37f088 │ │ │ │ strh.w r5, [r4, #74] @ 0x4a │ │ │ │ @@ -369868,15 +369880,15 @@ │ │ │ │ bic.w r1, r1, r5 │ │ │ │ strh.w r1, [r4, #78] @ 0x4e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 37f088 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r1, [pc, #48] @ (37f1bc ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #20 │ │ │ │ bmi.n 37f1a6 │ │ │ │ strh.w r5, [r4, #80] @ 0x50 │ │ │ │ b.n 37f088 │ │ │ │ @@ -369886,32 +369898,32 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 37f0ac │ │ │ │ ldr r1, [pc, #40] @ (37f1d0 ) │ │ │ │ ldr r0, [pc, #40] @ (37f1d4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37f196 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 37f24c │ │ │ │ + bls.n 37f11c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add lr, r7 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 37f264 │ │ │ │ + bhi.n 37f134 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + adds r6, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 37f258 │ │ │ │ + bhi.n 37f128 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #176] @ 37f298 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -369971,35 +369983,35 @@ │ │ │ │ ldrh.w r0, [r4, #80] @ 0x50 │ │ │ │ b.n 37f21e │ │ │ │ ldr r1, [pc, #40] @ (37f2a0 ) │ │ │ │ ldr r0, [pc, #40] @ (37f2a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37f236 │ │ │ │ ldr r1, [pc, #32] @ (37f2a8 ) │ │ │ │ ldr r0, [pc, #32] @ (37f2ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37f270 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 37f388 │ │ │ │ + bvc.n 37f258 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #4 │ │ │ │ + adds r5, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 37f370 │ │ │ │ + bvc.n 37f240 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r5, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (37f320 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370008,15 +370020,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (37f328 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ cbz r3, 37f2f4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -370027,33 +370039,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (37f32c ) │ │ │ │ ldr r4, [pc, #52] @ (37f330 ) │ │ │ │ movs r2, #219 @ 0xdb │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bls.n 37f36c │ │ │ │ + bvc.n 37f23c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + ldr r6, [pc, #984] @ (37f700 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + ldr r7, [pc, #40] @ (37f354 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + ldr r6, [pc, #984] @ (37f708 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, r2] │ │ │ │ + ldr r7, [pc, #24] @ (37f34c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 37f390 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370061,15 +370073,15 @@ │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #72] @ (37f398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #1004] @ 0x3ec │ │ │ │ strd r2, r3, [r0, #996] @ 0x3e4 │ │ │ │ strh.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -370078,30 +370090,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bhi.n 37f2d0 │ │ │ │ + bvc.n 37f3a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + ldr r6, [pc, #448] @ (37f558 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, r0] │ │ │ │ + ldr r6, [pc, #536] @ (37f5b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037f39c : │ │ │ │ str.w r1, [r0, #924] @ 0x39c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37f3b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ strh r6, [r2, #10] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -370183,32 +370195,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37f4d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f4d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #36] @ (37f4d8 ) │ │ │ │ ldr r2, [pc, #40] @ (37f4dc ) │ │ │ │ ldr r1, [pc, #40] @ (37f4e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f8e4 │ │ │ │ - bvc.n 37f434 │ │ │ │ + b.w 72f754 │ │ │ │ + bvs.n 37f504 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37f304 │ │ │ │ + b.n 37efd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r1, #2] │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r1, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370330,23 +370342,23 @@ │ │ │ │ bpl.w 37f52c │ │ │ │ b.n 37f536 │ │ │ │ ldr r1, [pc, #20] @ (37f648 ) │ │ │ │ ldr r0, [pc, #24] @ (37f64c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37f536 │ │ │ │ str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 37f68c │ │ │ │ + bmi.n 37f55c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #176] @ (37f714 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -370360,48 +370372,48 @@ │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r8, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w sl, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #136] @ (37f728 ) │ │ │ │ ldr r1, [pc, #136] @ (37f72c ) │ │ │ │ mov fp, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #100] @ (37f730 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r2, [pc, #84] @ (37f734 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -370413,29 +370425,29 @@ │ │ │ │ bl 33965c │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add.w r1, r5, #1064 @ 0x428 │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b7f4 │ │ │ │ - ldr r5, [pc, #536] @ (37f930 ) │ │ │ │ + ldr r3, [pc, #952] @ (37fad0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 37f6e4 │ │ │ │ + bmi.n 37f7b4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [pc, #304] @ (37f850 ) │ │ │ │ + ldr r3, [pc, #720] @ (37f9f0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37f1b0 │ │ │ │ + b.n 37fe80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r2, r7 │ │ │ │ + add sl, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r6, r9 │ │ │ │ + add lr, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #192] @ (37f7f4 ) │ │ │ │ + ldr r3, [pc, #608] @ (37f994 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r3, #24] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370445,15 +370457,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #88] @ (37f7a8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ uxtb r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #1 │ │ │ │ bl 37f3b4 │ │ │ │ @@ -370470,19 +370482,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bpl.n 37f7ac │ │ │ │ + bcc.n 37f87c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #480] @ (37f988 ) │ │ │ │ + ldr r2, [pc, #896] @ (37fb28 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #608] @ (37fa0c ) │ │ │ │ + ldr r3, [pc, #0] @ (37f7ac ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37f83c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370492,72 +370504,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37f848 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #112] @ (37f84c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37f850 ) │ │ │ │ ldr r6, [pc, #112] @ (37f854 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37f858 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #84] @ (37f85c ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bmi.n 37f75c │ │ │ │ + bcs.n 37f82c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #0] @ (37f844 ) │ │ │ │ + ldr r2, [pc, #416] @ (37f9e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #128] @ (37f8c8 ) │ │ │ │ + ldr r2, [pc, #544] @ (37fa68 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #144] @ (37f8e4 ) │ │ │ │ + ldr r2, [pc, #560] @ (37fa84 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #168] @ (37f900 ) │ │ │ │ + ldr r2, [pc, #584] @ (37faa0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #48] @ (37f88c ) │ │ │ │ + ldr r2, [pc, #464] @ (37fa2c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #120] @ (37f8d8 ) │ │ │ │ + ldr r2, [pc, #536] @ (37fa78 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370627,15 +370639,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #532] @ (37fb34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ addw r5, r4, #1028 @ 0x404 │ │ │ │ mov r3, ip │ │ │ │ addw r6, r4, #1050 @ 0x41a │ │ │ │ bic.w r7, r2, r1 │ │ │ │ tst r7, r3 │ │ │ │ beq.n 37f94e │ │ │ │ @@ -370769,52 +370781,52 @@ │ │ │ │ lsls r0, r2, #31 │ │ │ │ bpl.w 37f90e │ │ │ │ b.n 37f8f0 │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f8de │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r1, r5, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37fa5e │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f94e │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r1, r3, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37fa20 │ │ │ │ str r3, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 37fb9c │ │ │ │ + bne.n 37fa6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ + cbz r6, 37fba8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37fb40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrb r2, [r5, #9] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370822,32 +370834,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37fb8c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37fb90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #36] @ (37fb94 ) │ │ │ │ ldr r2, [pc, #40] @ (37fb98 ) │ │ │ │ ldr r1, [pc, #40] @ (37fb9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f8e4 │ │ │ │ - bne.n 37fc48 │ │ │ │ + b.w 72f754 │ │ │ │ + ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37fc48 │ │ │ │ + udf #194 @ 0xc2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r2, [r6, #8] │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r5, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370905,15 +370917,15 @@ │ │ │ │ ldr r0, [pc, #480] @ (37fe18 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37fc02 │ │ │ │ cmp r2, #241 @ 0xf1 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37fc26 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37fca6 │ │ │ │ @@ -370939,15 +370951,15 @@ │ │ │ │ ldr r0, [pc, #400] @ (37fe24 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37fc02 │ │ │ │ subs.w lr, r2, #228 @ 0xe4 │ │ │ │ movw ip, #4369 @ 0x1111 │ │ │ │ lsr.w ip, ip, lr │ │ │ │ tst.w ip, #1 │ │ │ │ beq.n 37fc26 │ │ │ │ bic.w r2, r2, #3 │ │ │ │ @@ -371052,40 +371064,40 @@ │ │ │ │ add.w r2, r0, #16 │ │ │ │ ldr r1, [pc, #68] @ (37fe2c ) │ │ │ │ ldr r0, [pc, #68] @ (37fe30 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 37fc02 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r0, [sp, #528] @ 0x210 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 37fd1c │ │ │ │ + ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [pc, #128] @ (37fe98 ) │ │ │ │ + mov r8, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #728] @ (3800f4 ) │ │ │ │ + bx r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 37fe74 │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0x47c6 │ │ │ │ + mov r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #224] @ (37ff08 ) │ │ │ │ + mov r8, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r2, lr │ │ │ │ + add sl, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r6, pc │ │ │ │ + add lr, ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37fef8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -371099,48 +371111,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ add.w r9, r4, #52 @ 0x34 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #136] @ (37ff0c ) │ │ │ │ ldr r1, [pc, #140] @ (37ff10 ) │ │ │ │ mov fp, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #104] @ (37ff14 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r2, [pc, #88] @ (37ff18 ) │ │ │ │ ldr r3, [pc, #88] @ (37ff1c ) │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ add r3, pc │ │ │ │ @@ -371154,33 +371166,33 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ addw r1, r5, #1068 @ 0x42c │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b7f4 │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r8, r7 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp ip, pc │ │ │ │ + add r4, ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 37ffd0 │ │ │ │ + blt.n 37fea0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + subs r4, #214 @ 0xd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, sl │ │ │ │ + bics r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r0, [r4, #27] │ │ │ │ lsls r3, r2, #3 │ │ │ │ - mov r0, sp │ │ │ │ + add r8, sl │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ (37ffd0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371188,15 +371200,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #160] @ (37ffd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ movs r6, #0 │ │ │ │ blx 28d5b4 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ @@ -371229,19 +371241,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp lr, sl │ │ │ │ + add r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (38006c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371251,72 +371263,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (380078 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #112] @ (38007c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (380080 ) │ │ │ │ ldr r6, [pc, #112] @ (380084 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (380088 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #84] @ (38008c ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 73655c │ │ │ │ + bl 7363cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldmia r4!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ + muls r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, fp │ │ │ │ + cmn r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r0, [r6, #32] │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r6 │ │ │ │ + negs r4, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r2, r7 │ │ │ │ + negs r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r4, r3 │ │ │ │ + negs r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r6, r5 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r1, [pc, #1108] @ 3804f8 │ │ │ │ @@ -371377,15 +371389,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r2, r3, #84 @ 0x54 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ subs.w r5, r2, #228 @ 0xe4 │ │ │ │ movw r3, #4369 @ 0x1111 │ │ │ │ lsrs r3, r5 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3800d2 │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, r2 │ │ │ │ @@ -371462,15 +371474,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3800e0 │ │ │ │ ldr.w r1, [r3, #1060] @ 0x424 │ │ │ │ addw r2, r3, #1028 @ 0x404 │ │ │ │ addw r7, r3, #1050 @ 0x41a │ │ │ │ movs r5, #1 │ │ │ │ and.w r6, r4, r1 │ │ │ │ tst r5, r6 │ │ │ │ @@ -371652,78 +371664,78 @@ │ │ │ │ bcc.w 380118 │ │ │ │ b.n 3800d2 │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 380306 │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 380276 │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 38034c │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 3802be │ │ │ │ ldr r3, [pc, #44] @ (380518 ) │ │ │ │ ldr r1, [pc, #44] @ (38051c ) │ │ │ │ ldr r0, [pc, #48] @ (380520 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 38013c │ │ │ │ ldrh r2, [r2, #28] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - orrs r4, r4 │ │ │ │ + sbcs r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics r6, r2 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - tst r6, r2 │ │ │ │ + eors r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmn r4, r7 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #106 @ 0x6a │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ands r0, r0 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (380534 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ strb r4, [r3, #4] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371841,37 +371853,37 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 38055c │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r0, [pc, #40] @ (3806c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38055c │ │ │ │ ldr r1, [pc, #36] @ (3806c8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (3806cc ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380570 │ │ │ │ strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #18 │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r4, sl │ │ │ │ + add ip, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (380748 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371880,31 +371892,31 @@ │ │ │ │ ldr r1, [pc, #104] @ (380750 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #88] @ (380754 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (380758 ) │ │ │ │ movs r3, #21 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #72] @ (38075c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #64] @ (380760 ) │ │ │ │ ldr r1, [pc, #64] @ (380764 ) │ │ │ │ ldr r2, [pc, #68] @ (380768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -371916,37 +371928,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r0, #0] │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 3806f0 │ │ │ │ + bcc.n 3807c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r3, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 869ab4 │ │ │ │ + b.w 869924 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #268] @ (380898 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #268] @ (38089c ) │ │ │ │ @@ -371955,15 +371967,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #232] @ 380890 │ │ │ │ ldr r2, [pc, #248] @ (3808a4 ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -371977,122 +371989,122 @@ │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #212] @ 3808b0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #208] @ (3808b4 ) │ │ │ │ add r8, pc │ │ │ │ bl 33965c │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r7, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ movs r2, #16 │ │ │ │ bl 32b7f4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #160] @ (3808b8 ) │ │ │ │ movs r2, #16 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #140] @ (3808bc ) │ │ │ │ movs r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r4, r4, #972 @ 0x3cc │ │ │ │ - bl 73180c │ │ │ │ + bl 73167c │ │ │ │ ldr r1, [pc, #124] @ (3808c0 ) │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (3808c4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #120] @ (3808c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (3808cc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ ldr r3, [pc, #112] @ (3808d0 ) │ │ │ │ ldr r2, [pc, #112] @ (3808d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (3808d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r4, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 380860 │ │ │ │ + bcs.n 380930 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (38093c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -372101,15 +372113,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (380944 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 380922 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -372121,25 +372133,25 @@ │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #32] @ (38094c ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 38090e │ │ │ │ - stmia r4!, {r4, r5} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #40 @ 0x28 │ │ │ │ + subs r3, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #8 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 380a00 │ │ │ │ sub sp, #16 │ │ │ │ @@ -372157,31 +372169,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq.w ip, #0 │ │ │ │ beq.n 3809bc │ │ │ │ add r1, pc, #68 @ (adr r1, 3809f8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 869b94 │ │ │ │ + bl 869a04 │ │ │ │ ldr r2, [pc, #68] @ (380a14 ) │ │ │ │ ldr r3, [pc, #60] @ (380a0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -372196,23 +372208,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r2, [r0, #22] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r2, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r4, [r5, #18] │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372251,15 +372263,15 @@ │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 380a36 │ │ │ │ ldr r0, [pc, #44] @ (380aac ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ adds r1, #1 │ │ │ │ cmp r1, #16 │ │ │ │ bne.n 380a3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -372267,15 +372279,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strh r2, [r1, #16] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #244 @ 0xf4 │ │ │ │ + subs r2, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r7, r8, [r0, #936] @ 0x3a8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372365,15 +372377,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 380b78 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ adds r4, #4 │ │ │ │ cmp.w r8, #16 │ │ │ │ bne.n 380b86 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372393,15 +372405,15 @@ │ │ │ │ bic.w r2, r6, r2 │ │ │ │ itt eq │ │ │ │ moveq r5, r1 │ │ │ │ moveq r6, r2 │ │ │ │ b.n 380afc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 380b7a │ │ │ │ cmp r2, #2 │ │ │ │ orr.w r2, r5, r1 │ │ │ │ bic.w r1, r6, r1 │ │ │ │ itt eq │ │ │ │ moveq r5, r2 │ │ │ │ moveq r6, r1 │ │ │ │ @@ -372416,25 +372428,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 380b6a │ │ │ │ ldr r0, [pc, #28] @ (380c44 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380b6a │ │ │ │ strh r2, [r5, #10] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #112 @ 0x70 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 380cac │ │ │ │ sub sp, #12 │ │ │ │ @@ -372442,15 +372454,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (380cb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [r0, #920] @ 0x398 │ │ │ │ ldr.w r1, [r0, #964] @ 0x3c4 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr.w r1, [r0, #968] @ 0x3c8 │ │ │ │ @@ -372459,19 +372471,19 @@ │ │ │ │ strd r3, r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r2, [r0, #972] @ 0x3cc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 380ab0 │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ - lsls r7, r4, #1 │ │ │ │ - subs r1, #112 @ 0x70 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + itet cs │ │ │ │ + lslcs r7, r4, #1 │ │ │ │ + addcc r7, #216 @ 0xd8 │ │ │ │ + lslcs r4, r2, #1 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #68] @ (380d10 ) │ │ │ │ @@ -372497,25 +372509,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 380ce0 │ │ │ │ ldr r0, [pc, #32] @ (380d20 ) │ │ │ │ mov r2, ip │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380ce0 │ │ │ │ ldrb r0, [r6, #29] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #204 @ 0xcc │ │ │ │ + subs r0, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 380dbc │ │ │ │ sub sp, #20 │ │ │ │ @@ -372533,23 +372545,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strh.w r2, [sp, #10] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, sp, #10 │ │ │ │ - bl 869ab4 │ │ │ │ + bl 869924 │ │ │ │ cbz r0, 380d92 │ │ │ │ ldrh.w r1, [sp, #10] │ │ │ │ mov r0, r7 │ │ │ │ bl 380cb8 │ │ │ │ ldr r2, [pc, #60] @ (380dd0 ) │ │ │ │ ldr r3, [pc, #44] @ (380dc4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -372564,23 +372576,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - itte al │ │ │ │ - lslal r7, r4, #1 │ │ │ │ - ldrbal r6, [r5, #27] │ │ │ │ - lsl r5, r4, #3 │ │ │ │ + bkpt 0x004e │ │ │ │ + lsls r7, r4, #1 │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ + lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #164 @ 0xa4 │ │ │ │ + adds r7, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r4, #26] │ │ │ │ lsls r5, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -372766,118 +372778,118 @@ │ │ │ │ ldr r1, [pc, #184] @ (381088 ) │ │ │ │ ldr r0, [pc, #188] @ (38108c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r1, [pc, #172] @ (381090 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 380e00 │ │ │ │ ldr r1, [pc, #140] @ (38107c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 380e00 │ │ │ │ strd r5, r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ (381094 ) │ │ │ │ ldr.w r1, [r6, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380e00 │ │ │ │ ldr r1, [pc, #140] @ (381098 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (38109c ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r1, [pc, #124] @ (3810a0 ) │ │ │ │ ldr r0, [pc, #124] @ (3810a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380f90 │ │ │ │ ldr r1, [pc, #116] @ (3810a8 ) │ │ │ │ ldr r0, [pc, #116] @ (3810ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380f42 │ │ │ │ ldr r1, [pc, #108] @ (3810b0 ) │ │ │ │ ldr r0, [pc, #108] @ (3810b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380f32 │ │ │ │ ldr r1, [pc, #100] @ (3810b8 ) │ │ │ │ ldr r0, [pc, #100] @ (3810bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380f20 │ │ │ │ ldr r1, [pc, #92] @ (3810c0 ) │ │ │ │ ldr r0, [pc, #92] @ (3810c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 380ef4 │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #25] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + pop {r2, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #166 @ 0xa6 │ │ │ │ + adds r7, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r4, r6, pc} │ │ │ │ + cbnz r4, 3810fa │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + cbnz r2, 3810fa │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + cbnz r6, 3810fc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7} │ │ │ │ + cbnz r6, 381100 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + cbnz r6, 381104 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #44 @ 0x2c │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7} │ │ │ │ + cbnz r6, 381108 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #28 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + cbnz r6, 38110c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #56 @ 0x38 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #236] @ 3811c4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372953,57 +372965,57 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 381126 │ │ │ │ ldr r0, [pc, #48] @ (3811d4 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 381126 │ │ │ │ ldr r0, [pc, #36] @ (3811d8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ bl 28e7cc │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #13] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + adds r3, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (38122c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ str r4, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -373011,15 +373023,15 @@ │ │ │ │ ldr r2, [pc, #104] @ (3812ac ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #104] @ (3812b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #64] @ 381298 │ │ │ │ ldr r3, [pc, #88] @ (3812b4 ) │ │ │ │ add.w r2, r4, #20 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -373044,19 +373056,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 38130a │ │ │ │ + cbnz r0, 3812e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373066,22 +373078,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (381324 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #64] @ (381328 ) │ │ │ │ ldr r1, [pc, #68] @ (38132c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (381330 ) │ │ │ │ ldr r2, [pc, #56] @ (381334 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -373091,42 +373103,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - revsh r6, r5 │ │ │ │ + cbnz r6, 381334 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r2, #3 │ │ │ │ - adds r6, #136 @ 0x88 │ │ │ │ + adds r4, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #92] @ 3813a8 │ │ │ │ ldr r2, [pc, #92] @ (3813ac ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #92] @ (3813b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #60] @ 3813a0 │ │ │ │ ldr r3, [pc, #76] @ (3813b4 ) │ │ │ │ mov.w r1, #312 @ 0x138 │ │ │ │ ldr r2, [pc, #76] @ (3813b8 ) │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ @@ -373146,19 +373158,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r5 │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r4, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #30 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r4, r6, #4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373170,15 +373182,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381438 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #68] @ 381428 │ │ │ │ ldr r3, [pc, #84] @ (38143c ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (381440 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373201,19 +373213,19 @@ │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 38146e │ │ │ │ + @ instruction: 0xb854 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r3, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + adds r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r7, #2 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373225,15 +373237,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (3814c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r4, r4, #1244 @ 0x4dc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #64] @ 3814b0 │ │ │ │ ldr r3, [pc, #80] @ (3814c4 ) │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ ldr r2, [pc, #80] @ (3814c8 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373255,19 +373267,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3814d4 │ │ │ │ + @ instruction: 0xb7cc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r3, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #22 │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r6, r5, #32 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373279,15 +373291,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381548 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #68] @ 381538 │ │ │ │ ldr r3, [pc, #84] @ (38154c ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (381550 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373309,19 +373321,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + @ instruction: 0xb744 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r5, #30 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r5, #28] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373332,15 +373344,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (3815cc ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (3815d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #60] @ 3815b8 │ │ │ │ ldr r3, [pc, #84] @ (3815d4 ) │ │ │ │ addw r2, r4, #2188 @ 0x88c │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -373364,19 +373376,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb854 │ │ │ │ + @ instruction: 0xb6bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r2, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r4, #20] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373386,26 +373398,26 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #44] @ (381620 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1964 @ 0x7ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d5b0 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb636 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ ldrd r5, r4, [r0, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -373433,25 +373445,25 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #140] @ (381720 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #140] @ (381724 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2392 @ 0x958 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (381728 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w sl, [r0, #108] @ 0x6c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 3816ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28cdb8 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -373487,19 +373499,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0xb728 │ │ │ │ + push {r4, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r1, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #212 @ 0xd4 │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -373524,15 +373536,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r8, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #240] @ (381874 ) │ │ │ │ str r7, [sp, #28] │ │ │ │ add r7, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ @@ -373568,15 +373580,15 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ lsl.w r4, r5, r4 │ │ │ │ tst r4, r6 │ │ │ │ ite ne │ │ │ │ movne r4, r5 │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r4, [sp, #23] │ │ │ │ - bl 86a118 │ │ │ │ + bl 869f88 │ │ │ │ ldr r2, [pc, #136] @ (38187c ) │ │ │ │ ldr r3, [pc, #116] @ (381868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373595,57 +373607,57 @@ │ │ │ │ ldr r1, [pc, #96] @ (381884 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #961 @ 0x3c1 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3817f0 │ │ │ │ ldr r3, [pc, #76] @ (381888 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #76] @ (38188c ) │ │ │ │ ldr r1, [pc, #80] @ (381890 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #2416 @ 0x970 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #967 @ 0x3c7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3817f0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb66e │ │ │ │ + push {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r4, #19] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #20 │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r0, [r1, #17] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #148 @ 0x94 │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r7, lr} │ │ │ │ + cbz r0, 381906 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #118 @ 0x76 │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r9, r1 │ │ │ │ @@ -373666,22 +373678,22 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ addw r3, r4, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #184] @ (3819b0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #32] │ │ │ │ blx 28d4ec <__isoc23_sscanf@plt> │ │ │ │ @@ -373699,15 +373711,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (3819b8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #132] @ (3819bc ) │ │ │ │ ldr r3, [pc, #100] @ (3819a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373725,49 +373737,49 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r4, r4, r2, sl │ │ │ │ add r2, sp, #28 │ │ │ │ ldr.w r4, [r4, #1964] @ 0x7ac │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 869b94 │ │ │ │ + bl 869a04 │ │ │ │ b.n 381936 │ │ │ │ ldr r2, [pc, #68] @ (3819c0 ) │ │ │ │ addw r3, r4, #2436 @ 0x984 │ │ │ │ ldr r1, [pc, #64] @ (3819c4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1348 @ 0x544 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 381936 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r1, #14] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + cbz r6, 381a02 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + cmp r7, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + cmp r6, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r0, #12] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - subs r4, r1, #5 │ │ │ │ + adds r4, r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #196] @ (381aa0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -373778,36 +373790,36 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #176] @ (381aac ) │ │ │ │ ldr r1, [pc, #180] @ (381ab0 ) │ │ │ │ mov r9, r0 │ │ │ │ addw r3, r4, #2456 @ 0x998 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r9, #928 @ 0x3a0 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r9, #924 @ 0x39c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3395ac │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov sl, r7 │ │ │ │ movs r4, #0 │ │ │ │ @@ -373841,25 +373853,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ bl 52bfc0 │ │ │ │ add.w r1, r9, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33965c │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 381b22 │ │ │ │ + sxtb r0, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r5, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #256] @ (381bcc ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -373871,23 +373883,23 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r8, [pc, #232] @ 381bd8 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r8, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w fp, [pc, #216] @ 381bdc │ │ │ │ ldr r3, [pc, #216] @ (381be0 ) │ │ │ │ ldr r2, [pc, #216] @ (381be4 ) │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ @@ -373916,15 +373928,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ mov r0, sl │ │ │ │ blx 28ba8c │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 381b2a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #24 │ │ │ │ @@ -373950,43 +373962,43 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ ldr.w r3, [sl, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 381b88 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r5, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r0, r5 │ │ │ │ + cbz r0, 381bec │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #28 │ │ │ │ + cmp r5, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ - @ instruction: 0xf1900053 │ │ │ │ + vshr.s32 q8, , #8 │ │ │ │ lsls r7, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - strh r2, [r0, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374000,22 +374012,22 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ addw r3, r6, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r5, lsl #30 │ │ │ │ ldr r4, [pc, #432] @ (381dfc ) │ │ │ │ subs.w ip, r2, #20 │ │ │ │ mov.w r3, r5, lsr #2 │ │ │ │ adc.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp.w ip, #3 │ │ │ │ @@ -374086,15 +374098,15 @@ │ │ │ │ ldr r1, [pc, #284] @ (381e10 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #284] @ (381e14 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2472 @ 0x9a8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 381ca2 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #240] @ (381e04 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -374112,15 +374124,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 381ca4 │ │ │ │ ldr r0, [pc, #228] @ (381e18 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r1, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 381ca4 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1964] @ 0x7ac │ │ │ │ b.n 381d12 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ @@ -374169,40 +374181,40 @@ │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1968] @ 0x7b0 │ │ │ │ b.n 381d12 │ │ │ │ ldr r0, [pc, #56] @ (381e1c ) │ │ │ │ addw r1, r6, #2472 @ 0x9a8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 381ca2 │ │ │ │ nop │ │ │ │ - cbz r6, 381e1e │ │ │ │ + add sp, #88 @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r4, #124] @ 0x7c │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r3, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #110 @ 0x6e │ │ │ │ + cmp r2, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ sub sp, #20 │ │ │ │ @@ -374235,15 +374247,15 @@ │ │ │ │ bic.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 381f54 │ │ │ │ lsl.w r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 381e94 │ │ │ │ tst.w r8, r3 │ │ │ │ @@ -374317,15 +374329,15 @@ │ │ │ │ bne.n 381e9a │ │ │ │ ldrd r1, r0, [r9, #920] @ 0x398 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 381f3a │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 381f3a │ │ │ │ bhi.n 381f3a │ │ │ │ b.n 381e94 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -374354,22 +374366,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r7, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, sp, #31 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 86a118 │ │ │ │ + bl 869f88 │ │ │ │ cbnz r0, 382002 │ │ │ │ ldr r2, [pc, #248] @ (3820d4 ) │ │ │ │ ldr r3, [pc, #236] @ (3820c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -374435,55 +374447,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (3820e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r2, #990 @ 0x3de │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 381fd8 │ │ │ │ ldr r1, [pc, #76] @ (3820e8 ) │ │ │ │ mov.w r2, #996 @ 0x3e4 │ │ │ │ ldr r3, [pc, #72] @ (3820ec ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (3820f0 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #2492 @ 0x9bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 381fd8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #204 @ 0xcc │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - cmp r1, #144 @ 0x90 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + movs r7, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r1, r1 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + movs r7, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + movs r7, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #16 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r8, r1 │ │ │ │ @@ -374504,29 +374516,29 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ addw ip, r4, #2380 @ 0x94c │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ addw r3, r4, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 869b94 │ │ │ │ + bl 869a04 │ │ │ │ cbnz r0, 382190 │ │ │ │ ldr r2, [pc, #188] @ (382224 ) │ │ │ │ ldr r3, [pc, #168] @ (382214 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -374560,15 +374572,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (382230 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1330 @ 0x532 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 382166 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ adds r3, r0, r1 │ │ │ │ addw r1, r1, #1964 @ 0x7ac │ │ │ │ @@ -374582,38 +374594,38 @@ │ │ │ │ ldr r1, [pc, #64] @ (382238 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1325 @ 0x52d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 382166 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + movs r6, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + movs r6, #194 @ 0xc2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #68 @ 0x44 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #608] @ (3824b0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374627,25 +374639,25 @@ │ │ │ │ mov r4, r2 │ │ │ │ addw r1, r9, #2380 @ 0x94c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ addw r1, r9, #2392 @ 0x958 │ │ │ │ movs r3, #17 │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #560] @ (3824bc ) │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ mov.w r3, r8, lsr #2 │ │ │ │ cmp r4, r2 │ │ │ │ add r5, pc │ │ │ │ sbcs.w r2, r3, #0 │ │ │ │ bcs.n 382324 │ │ │ │ @@ -374676,15 +374688,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 382332 │ │ │ │ ldr r0, [pc, #488] @ (3824cc ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 382332 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ str r2, [sp, #12] │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 382348 │ │ │ │ @@ -374696,15 +374708,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 382330 │ │ │ │ ldr r0, [pc, #440] @ (3824d0 ) │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 382330 │ │ │ │ ldr r3, [pc, #416] @ (3824c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.w 38248e │ │ │ │ movs r4, #0 │ │ │ │ @@ -374724,32 +374736,32 @@ │ │ │ │ ldr r1, [pc, #384] @ (3824d4 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #384] @ (3824d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2532 @ 0x9e4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 382330 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 3823ac │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r6, #0 │ │ │ │ mla r4, r3, r4, sl │ │ │ │ ldr.w r4, [r4, #1992] @ 0x7c8 │ │ │ │ b.n 3822c4 │ │ │ │ mov r0, sl │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ lsrs r2, r4, #5 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, #3 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 3823c6 │ │ │ │ ldr r3, [pc, #296] @ (3824c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374764,15 +374776,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 382330 │ │ │ │ ldr r0, [pc, #292] @ (3824dc ) │ │ │ │ mov r2, r4 │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 382330 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ and.w r1, r3, #31 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r2, sl │ │ │ │ ldr.w r2, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -374835,49 +374847,49 @@ │ │ │ │ eors r4, r3 │ │ │ │ b.n 3822c4 │ │ │ │ ldr r0, [pc, #80] @ (3824e0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 382330 │ │ │ │ ldr r0, [pc, #64] @ (3824e4 ) │ │ │ │ addw r1, r9, #2556 @ 0x9fc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3823a6 │ │ │ │ nop │ │ │ │ - movs r7, #0 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #62 @ 0x3e │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #416 @ 0x1a0 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #24 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #0 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #808] @ (382824 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -374890,23 +374902,23 @@ │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #12] │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ ldrd r8, r9, [sp, #72] @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r5, [pc, #780] @ (382830 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #760] @ (382834 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 382604 │ │ │ │ ldr r2, [r1, #116] @ 0x74 │ │ │ │ @@ -374963,15 +374975,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r1, #2592 @ 0xa20 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #604] @ (382838 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38259e │ │ │ │ ldr r1, [pc, #616] @ (38284c ) │ │ │ │ ldr r0, [pc, #616] @ (382850 ) │ │ │ │ @@ -375001,31 +375013,31 @@ │ │ │ │ bpl.n 382544 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #576] @ (382860 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 382544 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #556] @ (382864 ) │ │ │ │ ldr r2, [pc, #556] @ (382868 ) │ │ │ │ ldr r1, [pc, #560] @ (38286c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, r4, #3 │ │ │ │ mov r9, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 382676 │ │ │ │ ldr r3, [pc, #476] @ (382838 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -375033,15 +375045,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 38259e │ │ │ │ ldr r0, [pc, #520] @ (382870 ) │ │ │ │ addw r1, fp, #2616 @ 0xa38 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ and.w r5, sl, #31 │ │ │ │ ubfx ip, r8, #1, #1 │ │ │ │ mul.w r2, r9, r2 │ │ │ │ @@ -375182,57 +375194,57 @@ │ │ │ │ addw r3, fp, #2652 @ 0xa5c │ │ │ │ ldr r0, [pc, #96] @ (382878 ) │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r7, pc, #152 @ (adr r7, 3828c0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r1, #112] @ 0x70 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r6, pc, #616 @ (adr r6, 382aa8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r5, #204 @ 0xcc │ │ │ │ + movs r4, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #1016 @ (adr r7, 382c40 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 3829e0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #872 @ (adr r7, 382bb8 ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 382958 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #792 @ (adr r7, 382b70 ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 382910 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r3, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r7, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #8 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #528 @ (adr r7, 382a78 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 382c18 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r3, #26 │ │ │ │ + movs r1, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r0, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + movs r1, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r7, [pc, #1576] @ 382eb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -375247,23 +375259,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ addw r7, r7, #2392 @ 0x958 │ │ │ │ ldrd r5, fp, [sp, #80] @ 0x50 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r4, [pc, #1540] @ 382ec4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [pc, #1520] @ 382ec8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 382a3e │ │ │ │ mov.w r2, r9, lsr #2 │ │ │ │ @@ -375349,26 +375361,26 @@ │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ addw r1, r1, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ubfx r7, r5, #5, #3 │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ and.w r1, r5, #31 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mla r3, r3, r7, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ ubfx r8, r5, #16, #4 │ │ │ │ @@ -375407,26 +375419,26 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3828e6 │ │ │ │ ldr.w r0, [pc, #1164] @ 382ee8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3828e6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r0, [pc, #1144] @ 382eec │ │ │ │ add.w r1, r3, #2688 @ 0xa80 │ │ │ │ strd r5, fp, [sp] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ cmp.w r8, #6 │ │ │ │ bhi.w 382e8a │ │ │ │ tbh [pc, r8, lsl #1] │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r1, r1, #7 │ │ │ │ lsls r6, r4, #5 │ │ │ │ lsls r1, r0, #5 │ │ │ │ @@ -375436,15 +375448,15 @@ │ │ │ │ ldr.w r1, [pc, #1096] @ 382ef0 │ │ │ │ ldr.w r0, [pc, #1096] @ 382ef4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #2752 @ 0xac0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r0, r7 │ │ │ │ ands r2, r5 │ │ │ │ mla r4, r4, sl, r8 │ │ │ │ ldr.w r1, [r4, #1964] @ 0x7ac │ │ │ │ bl 381624 │ │ │ │ @@ -375758,15 +375770,15 @@ │ │ │ │ ands r3, r5 │ │ │ │ eors r3, r1 │ │ │ │ orn r3, r3, r6 │ │ │ │ ands r2, r3 │ │ │ │ bl 381624 │ │ │ │ str.w r0, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 382c5c │ │ │ │ - bl 8a8b28 │ │ │ │ + bl 8a8998 │ │ │ │ cmp r6, r0 │ │ │ │ itt cs │ │ │ │ subcs r6, r6, r0 │ │ │ │ strcs.w r6, [r8, #920] @ 0x398 │ │ │ │ bcs.w 382bac │ │ │ │ ldr r3, [pc, #144] @ (382f04 ) │ │ │ │ movw r2, #890 @ 0x37a │ │ │ │ @@ -375789,62 +375801,62 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #2688 @ 0xa80 │ │ │ │ strd r5, fp, [sp, #80] @ 0x50 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ - add r5, pc, #144 @ (adr r5, 382f4c ) │ │ │ │ + b.w 8847dc │ │ │ │ + add r3, pc, #560 @ (adr r3, 3830ec ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + subs r4, r3, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #104 @ (adr r4, 382f3c ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 3830dc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r0, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r7, #6 │ │ │ │ + subs r4, r4, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #8 @ (adr r4, 382ee8 ) │ │ │ │ + add r2, pc, #424 @ (adr r2, 383088 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r0, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r7, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #198 @ 0xc6 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + subs r4, r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #80 @ (adr r3, 382f44 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 3830e4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r4, #6 │ │ │ │ + subs r6, r1, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r4, r6 │ │ │ │ + subs r4, r1, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r3, #5 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r2, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + subs r4, r7, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00382f18 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375853,28 +375865,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (382f58 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (382f5c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r4, #1 │ │ │ │ + adds r2, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r7, pc, #880 @ (adr r7, 3832cc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + adds r6, r4, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 382f7a │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 382f82 │ │ │ │ @@ -375901,24 +375913,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (383014 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #8 │ │ │ │ - bl 72f55c │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #88] @ (383018 ) │ │ │ │ ldr r1, [pc, #92] @ (38301c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 382ff6 │ │ │ │ mov r4, r0 │ │ │ │ @@ -375937,34 +375949,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r1, sp, #144 @ 0x90 │ │ │ │ + add r7, pc, #560 @ (adr r7, 383240 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + b.n 382f64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmdb sl!, {r0, r1, r4, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (383044 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r1, [pc, #32] @ (383068 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3830c0 ) │ │ │ │ @@ -375974,62 +375987,63 @@ │ │ │ │ ldr r1, [pc, #104] @ (3830c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #88] @ (3830cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (3830d0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (3830d4 ) │ │ │ │ ldr r0, [pc, #72] @ (3830d8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #52] @ (3830dc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r6, pc, #848 @ (adr r6, 383414 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r6, [r1, r2] │ │ │ │ + ldrb r6, [r6, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r0, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r1, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - strd r0, r0, [r8], #-332 @ 0x14c │ │ │ │ + b.n 382e7c │ │ │ │ + lsls r3, r2, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ cbnz r2, 3830fc │ │ │ │ @@ -376076,24 +376090,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (3831bc ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72cc9c │ │ │ │ + bl 72cb0c │ │ │ │ ldr.w ip, [pc, #84] @ 3831c0 │ │ │ │ ldr r2, [pc, #84] @ (3831c4 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3831c8 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -376108,19 +376122,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 3830fc │ │ │ │ + b.n 382dcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #360 @ (adr r7, 38332c ) │ │ │ │ + add r5, pc, #776 @ (adr r5, 3834cc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0x47a6 │ │ │ │ lsls r3, r2, #3 │ │ │ │ │ │ │ │ 003831cc : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -376161,23 +376175,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (383294 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -376199,19 +376213,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r6, pc, #752 @ (adr r6, 383580 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 383320 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + adds r7, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #4 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00383298 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -376268,15 +376282,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88bad4 │ │ │ │ + b.w 88b944 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 383310 │ │ │ │ nop │ │ │ │ │ │ │ │ 00383334 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -376307,15 +376321,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88bad4 │ │ │ │ + b.w 88b944 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 38336a │ │ │ │ │ │ │ │ 0038338c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -376334,20 +376348,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (38345c ) │ │ │ │ cbz r2, 3833e8 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 38341c │ │ │ │ movs r1, #3 │ │ │ │ @@ -376386,35 +376400,35 @@ │ │ │ │ bpl.n 3833e2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (383468 ) │ │ │ │ ldr r0, [pc, #48] @ (38346c ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3833e2 │ │ │ │ ldr r6, [r2, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r5, pc, #104 @ (adr r5, 3834bc ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 38365c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #21 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, r0, r6 │ │ │ │ + asrs r0, r5, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 383574 │ │ │ │ sub sp, #28 │ │ │ │ @@ -376453,20 +376467,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 383546 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 38352e │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (38358c ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3834d4 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -376482,15 +376496,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 3834c4 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (383598 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3834c4 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -376515,31 +376529,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 38349e │ │ │ │ movs r5, #1 │ │ │ │ b.n 383530 │ │ │ │ nop │ │ │ │ ldrsb r2, [r6, r6] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - b.n 38318c │ │ │ │ + b.n 382e5c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #120 @ (adr r4, 3835fc ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 38379c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r4, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0038359c : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 383470 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -376587,20 +376601,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 38362a │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (383698 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3835e6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -376629,64 +376643,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3835ee │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (3836a4 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3835ee │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrsb r4, [r6, r1] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r2, pc, #960 @ (adr r2, 383a50 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 3837f0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003836a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (383734 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #108] @ (383738 ) │ │ │ │ ldr r2, [pc, #112] @ (38373c ) │ │ │ │ ldr r1, [pc, #112] @ (383740 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 38372c │ │ │ │ ldr r2, [pc, #96] @ (383744 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 383704 │ │ │ │ mov r0, r5 │ │ │ │ @@ -376711,35 +376725,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3836ea │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (383750 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 3836ea │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3836f2 │ │ │ │ nop │ │ │ │ strb r4, [r7, r5] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 383b34 ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 3838d4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r2, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383754 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -376757,25 +376771,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #92] @ (3837ec ) │ │ │ │ ldr r2, [pc, #92] @ (3837f0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (3837f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 383774 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -376796,33 +376810,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 383776 │ │ │ │ ldr r0, [pc, #44] @ (383804 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 383776 │ │ │ │ nop │ │ │ │ strb r6, [r2, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r1, pc, #224 @ (adr r1, 3838d0 ) │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r2, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383808 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -376835,20 +376849,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 3838ac │ │ │ │ ldr r7, [pc, #132] @ (3838b0 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (3838b4 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 38385c │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -376876,49 +376890,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 383858 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (3838c0 ) │ │ │ │ ldr r0, [pc, #48] @ (3838c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 383858 │ │ │ │ nop │ │ │ │ strb r4, [r3, r0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r0, pc, #640 @ (adr r0, 383b2c ) │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #640 @ (adr r7, 383b44 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 3838e4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003838c8 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (38392c ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 3838de │ │ │ │ ldr r1, [pc, #92] @ (383930 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3838ec │ │ │ │ mov r0, r2 │ │ │ │ - b.w 88bad4 │ │ │ │ + b.w 88b944 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (383934 ) │ │ │ │ @@ -376935,136 +376949,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (38393c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88bad4 │ │ │ │ + b.w 88b944 │ │ │ │ nop │ │ │ │ strh r0, [r6, r5] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #208] @ (383a08 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383940 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #60] @ (383994 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ ldr.w ip, [pc, #52] @ 383998 │ │ │ │ ldr r2, [pc, #52] @ (38399c ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (3839a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r5} │ │ │ │ + hlt 0x000a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r0, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r0, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003839a4 : │ │ │ │ - b.w 72f4cc │ │ │ │ + b.w 72f33c │ │ │ │ │ │ │ │ 003839a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (383a10 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #76] @ (383a14 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ ldr r1, [pc, #68] @ (383a18 ) │ │ │ │ ldr r2, [pc, #68] @ (383a1c ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (383a20 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #56] @ (383a24 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72f4cc │ │ │ │ + bl 72f33c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r6, [r6, r1] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - cbnz r2, 383a84 │ │ │ │ + rev r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (383a30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ subs r7, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -377072,15 +377086,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (383a88 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (383a8c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (383a90 ) │ │ │ │ ldr r2, [pc, #52] @ (383a94 ) │ │ │ │ ldr r3, [pc, #52] @ (383a98 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -377090,19 +377104,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #188 @ 0xbc │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #206 @ 0xce │ │ │ │ + cmp r7, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -377122,32 +377136,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 383af6 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 383b20 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r2, [pc, #68] @ (383b44 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (383b48 ) │ │ │ │ @@ -377163,25 +377177,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r6, [r0, r6] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r7, #15 │ │ │ │ + asrs r6, r4, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r4, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 383c14 │ │ │ │ sub sp, #20 │ │ │ │ @@ -377191,15 +377205,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (383c20 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 383ba6 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 383be0 │ │ │ │ @@ -377212,15 +377226,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r1, [pc, #116] @ (383c24 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -377236,15 +377250,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (383c24 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (383c2c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -377256,45 +377270,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r0, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #68] @ 383c8c │ │ │ │ ldr r2, [pc, #68] @ (383c90 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (383c94 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 383c76 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -377304,19 +377318,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 383e2c │ │ │ │ sub sp, #16 │ │ │ │ @@ -377327,29 +377341,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (383e38 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 383d7e │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 383dc6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 383d32 │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r2, [pc, #336] @ (383e3c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (383e40 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -377391,15 +377405,15 @@ │ │ │ │ beq.n 383dc0 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 383de0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 383dbc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r2, [pc, #220] @ (383e3c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (383e44 ) │ │ │ │ @@ -377418,15 +377432,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 383df4 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 383d1e │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r1, [pc, #152] @ (383e3c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (383e48 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -377438,80 +377452,80 @@ │ │ │ │ bl 383c30 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 383d32 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 383d32 │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r2, [pc, #104] @ (383e3c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (383e4c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 383cf6 │ │ │ │ - bl 735e40 │ │ │ │ + bl 735cb0 │ │ │ │ ldr r2, [pc, #84] @ (383e3c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (383e50 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 383cf6 │ │ │ │ bl 383c30 │ │ │ │ b.n 383d1e │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #84] @ (383e54 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (383e58 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (383e5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 383d1e │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 383d1e │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r2, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r4, #7 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r7, [pc, #488] @ (384024 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #13 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r2, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r7, #5 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #2 │ │ │ │ + lsrs r6, r2, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383e60 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -378005,30 +378019,30 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ (3843bc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ adds r7, #28 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378037,25 +378051,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #168] @ (384480 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #156] @ (384484 ) │ │ │ │ ldr r1, [pc, #156] @ (384488 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #96] @ 384460 │ │ │ │ ldr r2, [pc, #136] @ (38448c ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #136] @ (384490 ) │ │ │ │ mov.w ip, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -378094,25 +378108,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [pc, #104] @ (3844e8 ) │ │ │ │ + ldr r1, [pc, #520] @ (384688 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ + lsrs r6, r7, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r1, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378143,15 +378157,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (38454c ) │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #100] @ (384550 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 384504 │ │ │ │ ldr r1, [pc, #76] @ (384548 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 384534 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -378173,27 +378187,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (384554 ) │ │ │ │ ldr r0, [pc, #32] @ (384558 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 384504 │ │ │ │ blxns r1 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r2, #32 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #128] @ (3845e4 ) │ │ │ │ sub.w ip, r2, #12 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ @@ -378227,41 +378241,41 @@ │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #64] @ (3845f0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ str.w r5, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (3845f4 ) │ │ │ │ ldr r0, [pc, #36] @ (3845f8 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ mov ip, sl │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #512] @ 0x200 │ │ │ │ + str r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378273,31 +378287,31 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (384658 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3846a4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378305,69 +378319,69 @@ │ │ │ │ movs r3, #241 @ 0xf1 │ │ │ │ ldr r1, [pc, #52] @ (3846ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1108 @ 0x454 │ │ │ │ blx 28d5b4 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 38338c │ │ │ │ nop │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r1, #8 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 384700 │ │ │ │ ldr r2, [pc, #60] @ (384704 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (384708 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #48] @ (38470c ) │ │ │ │ ldr r3, [pc, #52] @ (384710 ) │ │ │ │ ldr r1, [pc, #52] @ (384714 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #40] @ (384718 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + b.w 72e3c4 │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [pc, #160] @ (3847a8 ) │ │ │ │ + mov r8, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldrsb r0, [r5, r4] │ │ │ │ lsls r1, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -378380,25 +378394,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (384788 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #72] @ (38478c ) │ │ │ │ ldr r1, [pc, #72] @ (384790 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (384794 ) │ │ │ │ ldr r2, [pc, #60] @ (384798 ) │ │ │ │ ldr r3, [pc, #60] @ (38479c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ @@ -378409,25 +378423,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + mov r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r2, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r1, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378438,29 +378452,29 @@ │ │ │ │ ldr r2, [pc, #88] @ (38480c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (384810 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #76] @ (384814 ) │ │ │ │ ldr r1, [pc, #80] @ (384818 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #64] @ (38481c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r2, [pc, #56] @ (384820 ) │ │ │ │ ldr r3, [pc, #56] @ (384824 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -378468,28 +378482,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #624] @ 0x270 │ │ │ │ + str r0, [sp, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bx r7 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #202 @ 0xca │ │ │ │ lsls r3, r2, #3 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ ldrsb r6, [r7, r0] │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsrs r7, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #148] @ (3848d0 ) │ │ │ │ @@ -378497,25 +378511,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (3848d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #140] @ (3848dc ) │ │ │ │ ldr r1, [pc, #140] @ (3848e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #88] @ 3848c0 │ │ │ │ ldr r2, [pc, #120] @ (3848e4 ) │ │ │ │ movw r1, #32782 @ 0x800e │ │ │ │ ldr r3, [pc, #120] @ (3848e8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378548,25 +378562,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + ldrh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov sl, r6 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r5, #32 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsls r4, r2, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfadfffff │ │ │ │ @ instruction: 0xfac9ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378576,25 +378590,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (3849a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #140] @ (3849a4 ) │ │ │ │ ldr r1, [pc, #140] @ (3849a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #88] @ 384988 │ │ │ │ ldr r2, [pc, #120] @ (3849ac ) │ │ │ │ movw r1, #32784 @ 0x8010 │ │ │ │ ldr r3, [pc, #120] @ (3849b0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378627,25 +378641,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp sl, sp │ │ │ │ + add r2, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r0, #30 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r0, #32 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfa17ffff │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378655,25 +378669,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (384a60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #132] @ (384a64 ) │ │ │ │ ldr r1, [pc, #132] @ (384a68 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #80] @ 384a48 │ │ │ │ ldr r3, [pc, #112] @ (384a6c ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #112] @ (384a70 ) │ │ │ │ movw r4, #16398 @ 0x400e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -378703,25 +378717,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7, #26 │ │ │ │ + lsls r2, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ pli [r5, #255]! │ │ │ │ pli [r1, #255]! │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378731,25 +378745,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (384b30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #148] @ (384b34 ) │ │ │ │ ldr r1, [pc, #148] @ (384b38 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #88] @ 384b10 │ │ │ │ ldr r2, [pc, #128] @ (384b3c ) │ │ │ │ movw r1, #16398 @ 0x400e │ │ │ │ ldr r3, [pc, #128] @ (384b40 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378785,25 +378799,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, ip │ │ │ │ + cmn r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r3, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378817,22 +378831,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #84 @ 0x54 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 384bc8 │ │ │ │ ldr.w r9, [pc, #84] @ 384bec │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #84] @ 384bf0 │ │ │ │ add.w r4, r4, #3152 @ 0xc50 │ │ │ │ add r9, pc │ │ │ │ @@ -378840,56 +378854,56 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w r3, #1280 @ 0x500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldrb.w r3, [r6, #100] @ 0x64 │ │ │ │ add.w r4, r4, #1280 @ 0x500 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 384ba8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #156] @ (384ca0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #144] @ (384ca4 ) │ │ │ │ ldr r1, [pc, #148] @ (384ca8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #145] @ 0x91 │ │ │ │ cbz r3, 384c8e │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 384c6a │ │ │ │ ldr.w r3, [r4, #1156] @ 0x484 │ │ │ │ @@ -378923,23 +378937,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (384cac ) │ │ │ │ add.w r3, r5, #152 @ 0x98 │ │ │ │ ldr r0, [pc, #24] @ (384cb0 ) │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r0, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ + lsls r6, r5, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r6, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #536] @ (384ee0 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -378968,15 +378982,15 @@ │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ite ne │ │ │ │ movne.w fp, #21 │ │ │ │ moveq.w fp, #10 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 384d3c │ │ │ │ ldr r3, [pc, #444] @ (384eec ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -379015,15 +379029,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov.w r8, #1 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ bl 538390 │ │ │ │ mov r5, r0 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384ebe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 384e08 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -379062,27 +379076,27 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 384dba │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #212] @ (384ef4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 384dba │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 384e78 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 384e78 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ bl 537e18 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb r3, [r2, #0] │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384ebe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 384dbe │ │ │ │ @@ -379094,15 +379108,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 384dbe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (384ef4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 384dbe │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384d76 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 52dd38 │ │ │ │ @@ -379120,15 +379134,15 @@ │ │ │ │ b.n 384de0 │ │ │ │ ldr r1, [pc, #84] @ (384efc ) │ │ │ │ ldr r0, [pc, #84] @ (384f00 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 384ea0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (384f04 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (384f08 ) │ │ │ │ ldr r0, [pc, #68] @ (384f0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -379152,23 +379166,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #88 @ 0x58 │ │ │ │ lsls r5, r4, #3 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r1, #12 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, #20] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -379176,25 +379190,25 @@ │ │ │ │ ldr r5, [pc, #760] @ (385224 ) │ │ │ │ mov r4, r2 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add r5, pc │ │ │ │ lsls r2, r3, #29 │ │ │ │ bmi.n 384fda │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #744] @ (385228 ) │ │ │ │ ldr r2, [pc, #748] @ (38522c ) │ │ │ │ ldr r1, [pc, #748] @ (385230 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cmp r4, #21 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 384fb0 │ │ │ │ subs.w r3, r4, #24 │ │ │ │ sbc.w r2, r6, #0 │ │ │ │ cmp r3, #17 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ @@ -379235,24 +379249,24 @@ │ │ │ │ ldr.w r0, [r7, #1096] @ 0x448 │ │ │ │ mov r9, r8 │ │ │ │ bl 3831d8 │ │ │ │ mov.w r8, r0, lsl #16 │ │ │ │ orn r8, r8, #65536 @ 0x10000 │ │ │ │ b.n 384f8e │ │ │ │ ldr.w r8, [pc, #608] @ 38523c │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #604] @ (385240 ) │ │ │ │ ldr r1, [pc, #604] @ (385244 ) │ │ │ │ add r8, pc │ │ │ │ add.w r3, r8, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cmp r4, #109 @ 0x6d │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 38509e │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 385084 │ │ │ │ cmp r4, #45 @ 0x2d │ │ │ │ @@ -379294,15 +379308,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldrb.w r1, [r7, #1100] @ 0x44c │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #468] @ (38524c ) │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 384f9a │ │ │ │ subs.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #4369 @ 0x1111 │ │ │ │ lsls r3, r1 │ │ │ │ ands r2, r3 │ │ │ │ @@ -379374,15 +379388,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 384f88 │ │ │ │ ldr r1, [pc, #240] @ (385250 ) │ │ │ │ ldr r0, [pc, #244] @ (385254 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 384f88 │ │ │ │ ldr.w r8, [r7, #1272] @ 0x4f8 │ │ │ │ mov r9, r2 │ │ │ │ b.n 38504c │ │ │ │ ldr r3, [pc, #208] @ (385248 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -379397,34 +379411,34 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldrb.w r1, [r7, #1100] @ 0x44c │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (385258 ) │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 384f9a │ │ │ │ ldr r3, [pc, #140] @ (385234 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3850aa │ │ │ │ ldr r0, [pc, #168] @ (38525c ) │ │ │ │ add.w r1, r8, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3850aa │ │ │ │ ldr r1, [pc, #156] @ (385260 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #156] @ (385264 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 384f88 │ │ │ │ subs.w r2, r4, #48 @ 0x30 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.w 38509e │ │ │ │ movw r3, #4113 @ 0x1011 │ │ │ │ @@ -379444,72 +379458,64 @@ │ │ │ │ ldr r1, [pc, #84] @ (385268 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #84] @ (38526c ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3850aa │ │ │ │ subs r5, #10 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + vshr.u32 q0, , #26 │ │ │ │ + vmov.i32 q8, #163 @ 0x000000a3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r3, #2 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + vqadd.u8 q0, q0, │ │ │ │ + vqadd.u16 q0, q6, │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + vshr.u16 q8, , #4 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - movs r4, r3 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - strh r4, [r1, #60] @ 0x3c │ │ │ │ + vqadd.u64 q0, q0, │ │ │ │ + mrc2 0, 5, r0, cr10, cr3, {2} │ │ │ │ + mcr2 0, 4, r0, cr4, cr3, {2} │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfb340052 │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrsb.w r0, [ip, #82] @ 0x52 │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfae40052 │ │ │ │ + vst4.16 {d16-d19}, [ip :64], r2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #452] @ (385454 ) │ │ │ │ ldr r2, [pc, #456] @ (385458 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #452] @ (38545c ) │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (385460 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #444] @ (385464 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [r4, #1124] @ 0x464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr.w r0, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -379532,15 +379538,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ str.w r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -379660,61 +379666,60 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3853a8 │ │ │ │ ldr r0, [pc, #120] @ (3854b0 ) │ │ │ │ ldr.w r1, [fp, #1108] @ 0x454 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3853a8 │ │ │ │ ldr.w sl, [pc, #104] @ 3854b4 │ │ │ │ mov.w r8, #5 │ │ │ │ add sl, pc │ │ │ │ b.n 38534a │ │ │ │ - strh r2, [r0, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc2l 0, cr0, [r8, #332]! @ 0x14c │ │ │ │ + mrrc2 0, 5, r0, r0, cr3 @ │ │ │ │ subs r1, #158 @ 0x9e │ │ │ │ lsls r5, r4, #3 │ │ │ │ - mcr2 0, 0, r0, cr4, cr3, {2} │ │ │ │ + stc2l 0, cr0, [ip], #-332 @ 0xfffffeb4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mrc2 0, 7, r0, cr2, cr3, {2} │ │ │ │ - mrc2 0, 7, r0, cr2, cr3, {2} │ │ │ │ - mcr2 0, 7, r0, cr14, cr3, {2} │ │ │ │ - mcr2 0, 7, r0, cr14, cr3, {2} │ │ │ │ - mrc2 0, 7, r0, cr2, cr3, {2} │ │ │ │ - mrc2 0, 7, r0, cr2, cr3, {2} │ │ │ │ - lsls r0, r0, #5 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + ldc2l 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2l 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2l 0, cr0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2l 0, cr0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2l 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2l 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + vshr.u32 q0, , #24 │ │ │ │ + subs r2, #100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + subs r2, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #238 @ 0xee │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #224 @ 0xe0 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr12, cr3, {2} │ │ │ │ - ldc2l 0, cr0, [r0, #332]! @ 0x14c │ │ │ │ + ldc2 0, cr0, [r4], #332 @ 0x14c │ │ │ │ + mrrc2 0, 5, r0, r8, cr3 │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #332] @ (385618 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r4, [pc, #332] @ (38561c ) │ │ │ │ @@ -379729,25 +379734,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ - bl 72f55c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f3cc │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #241 @ 0xf1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #296] @ (38562c ) │ │ │ │ ldr r1, [pc, #296] @ (385630 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #29 │ │ │ │ bmi.n 385556 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -379829,32 +379834,32 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb7e0053 │ │ │ │ - @ instruction: 0xfbc40053 │ │ │ │ + vld1.8 @ instruction: 0xf9e60053 │ │ │ │ + @ instruction: 0xfa2c0053 │ │ │ │ adds r6, #254 @ 0xfe │ │ │ │ lsls r5, r4, #3 │ │ │ │ adds r6, #110 @ 0x6e │ │ │ │ lsls r5, r4, #3 │ │ │ │ - @ instruction: 0xfb900053 │ │ │ │ - ldc2 0, cr0, [sl], #332 @ 0x14c │ │ │ │ + ldr??.w r0, [r8, #83] @ 0x53 │ │ │ │ + @ instruction: 0xfb220053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #300] @ (385784 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #300] @ (385788 ) │ │ │ │ @@ -379864,49 +379869,49 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #241 @ 0xf1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #280] @ (385790 ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ blx 28b7c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #268] @ (385794 ) │ │ │ │ add r0, pc │ │ │ │ blx 28b7c0 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38576a │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r7, [pc, #248] @ (385798 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #248] @ (38579c ) │ │ │ │ ldr r6, [pc, #252] @ (3857a0 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add.w r5, r5, #340 @ 0x154 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #1104 @ 0x450 │ │ │ │ bl 3395ac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w sl, [pc, #204] @ 3857a4 │ │ │ │ bl 38314c │ │ │ │ ldr r1, [pc, #200] @ (3857a8 ) │ │ │ │ @@ -379927,15 +379932,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 52bfc0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33965c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r0, r1, [fp, #120] @ 0x78 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add.w r2, sl, #528 @ 0x210 │ │ │ │ mov r1, r4 │ │ │ │ @@ -379944,15 +379949,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 52bfc0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ bl 33965c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28ba8c │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -379961,32 +379966,32 @@ │ │ │ │ add.w r3, r5, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #60] @ (3857b0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1467 @ 0x5bb │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 385758 │ │ │ │ - @ instruction: 0xfa260053 │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strb.w r0, [lr, #83] @ 0x53 │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfa640053 │ │ │ │ - ldc2 0, cr0, [ip], #332 @ 0x14c │ │ │ │ - stc2l 0, cr0, [r0], {83} @ 0x53 │ │ │ │ - b.n 38540c │ │ │ │ + str.w r0, [ip, #83] @ 0x53 │ │ │ │ + @ instruction: 0xfb240053 │ │ │ │ + @ instruction: 0xfb280053 │ │ │ │ + b.n 3850dc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [sl, #83] @ 0x53 │ │ │ │ - b.n 38543c │ │ │ │ + str??.w r0, [r2, r3, lsl #1] │ │ │ │ + b.n 38510c │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r3, #172 @ 0xac │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldc2 0, cr0, [r6], {83} @ 0x53 │ │ │ │ - @ instruction: 0xfbdc0053 │ │ │ │ - @ instruction: 0xfa1c0053 │ │ │ │ + @ instruction: 0xfafe0053 │ │ │ │ + @ instruction: 0xfa440053 │ │ │ │ + strb.w r0, [r4, #83] @ 0x53 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #536] @ (3859e0 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #536] @ (3859e4 ) │ │ │ │ @@ -379995,35 +380000,35 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #340 @ 0x154 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r7, [pc, #520] @ (3859ec ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #516] @ (3859f0 ) │ │ │ │ add r7, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, sl, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, #120] @ 0x78 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r7, #136] @ 0x88 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -380063,27 +380068,27 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b.n 3858e0 │ │ │ │ mov r3, r9 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73543c │ │ │ │ + bl 7352ac │ │ │ │ ldr r2, [pc, #360] @ (385a00 ) │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ cbz r1, 385904 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r4, fp │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (385a04 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 33990c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r1, 385904 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -380097,15 +380102,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ ble.n 38591a │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ ldrb.w r4, [r8, #108] @ 0x6c │ │ │ │ - bl 735f0c │ │ │ │ + bl 735d7c │ │ │ │ ldr r1, [pc, #276] @ (385a08 ) │ │ │ │ mov r2, fp │ │ │ │ cmp r4, fp │ │ │ │ ite le │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ add r1, pc │ │ │ │ @@ -380183,44 +380188,44 @@ │ │ │ │ ldr r1, [pc, #88] @ (385a20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1291 @ 0x50b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 385904 │ │ │ │ nop │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3853fc │ │ │ │ + b.n 3860cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 38542c │ │ │ │ + b.n 3860fc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb.w r0, [sl, #83] @ 0x53 │ │ │ │ - ldrh.w r0, [r2, #83] @ 0x53 │ │ │ │ + @ instruction: 0xf7020053 │ │ │ │ + @ instruction: 0xf71a0053 │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 38528c │ │ │ │ + b.n 385f5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3852a0 │ │ │ │ + b.n 385f70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa920053 │ │ │ │ - @ instruction: 0xfa560053 │ │ │ │ + ldr??.w r0, [sl, #83] @ 0x53 │ │ │ │ + ldrh.w r0, [lr, #83] @ 0x53 │ │ │ │ movs r0, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldr??.w r0, [r2, #83] @ 0x53 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldr.w r0, [sl, r3, lsl #1] │ │ │ │ + ldrb r4, [r6, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e60053 │ │ │ │ - @ instruction: 0xf7c20053 │ │ │ │ + str.w r0, [lr, r3, lsl #1] │ │ │ │ + @ instruction: 0xf62a0053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #1052] @ 385e58 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -380242,25 +380247,25 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #7340032 @ 0x700000 │ │ │ │ str.w r3, [r0, #1128] @ 0x468 │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #992] @ (385e64 ) │ │ │ │ ldr r2, [pc, #992] @ (385e68 ) │ │ │ │ ldr r1, [pc, #996] @ (385e6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r1, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ @@ -380354,24 +380359,24 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsls r0, r2, #22 │ │ │ │ bpl.w 385d7a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 385d6c │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #676] @ (385e78 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #672] @ (385e7c ) │ │ │ │ ldr r1, [pc, #676] @ (385e80 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 385e36 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ add.w r5, r4, #1280 @ 0x500 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r2, r3, #29 │ │ │ │ @@ -380466,15 +380471,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #352] @ (385e8c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (385e90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 385b1a │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ bl 383808 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ b.n 385b5e │ │ │ │ ldr.w r3, [r4, #1160] @ 0x488 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -380517,29 +380522,29 @@ │ │ │ │ ldr.w r3, [fp, #1108] @ 0x454 │ │ │ │ ldr r1, [pc, #208] @ (385e94 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #204] @ (385e98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 385c64 │ │ │ │ ldr r3, [pc, #176] @ (385e88 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 385b3c │ │ │ │ ldr r1, [pc, #180] @ (385e9c ) │ │ │ │ ldr r0, [pc, #180] @ (385ea0 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r5, #-8] │ │ │ │ add.w r1, r1, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 385b3c │ │ │ │ ldr r2, [pc, #132] @ (385e84 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 385d9a │ │ │ │ ldr r2, [pc, #124] @ (385e88 ) │ │ │ │ @@ -380551,15 +380556,15 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ ldr r0, [pc, #140] @ (385ea8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r0, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ b.n 385d9a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ (385eac ) │ │ │ │ add.w r3, r5, #376 @ 0x178 │ │ │ │ ldr r0, [pc, #112] @ (385eb0 ) │ │ │ │ @@ -380575,43 +380580,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #248 @ 0xf8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf5f80053 │ │ │ │ - @ instruction: 0xf6160053 │ │ │ │ + orn r0, r0, #13828096 @ 0xd30000 │ │ │ │ + orns r0, lr, #13828096 @ 0xd30000 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r0, [r7, #21] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf4a20053 │ │ │ │ - @ instruction: 0xf4be0053 │ │ │ │ + ssat r0, #20, sl, lsl #1 │ │ │ │ + ssat r0, #20, r6, asr #1 │ │ │ │ movs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf6b20053 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + adds.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ + strh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf6180053 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + eor.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf61c0053 │ │ │ │ - addw r0, lr, #2131 @ 0x853 │ │ │ │ - rsb r0, r6, #13828096 @ 0xd30000 │ │ │ │ - @ instruction: 0xf3520053 │ │ │ │ - bfi r0, r4, #1, #19 │ │ │ │ + eor.w r0, r4, #13828096 @ 0xd30000 │ │ │ │ + orns r0, r6, #13828096 @ 0xd30000 │ │ │ │ + bic.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ + subs.w r0, sl, #83 @ 0x53 │ │ │ │ + rsb r0, ip, #83 @ 0x53 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #440] @ (386080 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #440] @ (386084 ) │ │ │ │ @@ -380622,26 +380627,26 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #436] @ (38608c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ - bl 72f55c │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f3cc │ │ │ │ ldr r2, [pc, #420] @ (386090 ) │ │ │ │ ldr r1, [pc, #420] @ (386094 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #241 @ 0xf1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bmi.n 385f62 │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 385f7a │ │ │ │ @@ -380705,21 +380710,21 @@ │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ b.n 385f46 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ orr.w r3, r3, #65536 @ 0x10000 │ │ │ │ orr.w r3, r3, #148 @ 0x94 │ │ │ │ str.w r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #184] @ (38609c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385f4c │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -380727,15 +380732,15 @@ │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r6, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 385f4c │ │ │ │ ldr.w r3, [r4, #1148] @ 0x47c │ │ │ │ lsls r6, r3, #22 │ │ │ │ bpl.n 386068 │ │ │ │ ldrh.w r3, [r4, #1154] @ 0x482 │ │ │ │ ldr.w r1, [r4, #1184] @ 0x4a0 │ │ │ │ ldr.w r2, [r4, #1168] @ 0x490 │ │ │ │ @@ -380749,41 +380754,41 @@ │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 3838c8 │ │ │ │ b.n 385f4c │ │ │ │ ldr r0, [pc, #68] @ (3860a0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r5, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 385f74 │ │ │ │ ldr r3, [pc, #44] @ (386098 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 385f74 │ │ │ │ ldr r0, [pc, #48] @ (3860a4 ) │ │ │ │ add.w r1, r5, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 385f74 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #28 │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - @ instruction: 0xf1900053 │ │ │ │ - rsbs r0, r4, #83 @ 0x53 │ │ │ │ + vshr.s32 q8, , #8 │ │ │ │ + bics.w r0, ip, #83 @ 0x53 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0bc0053 │ │ │ │ - and.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ - ubfx r0, r0, #1, #20 │ │ │ │ + vqadd.s32 q0, q2, │ │ │ │ + @ instruction: 0xf2680053 │ │ │ │ + @ instruction: 0xf2280053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r2, [pc, #2264] @ 386994 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr.w r3, [pc, #2264] @ 386998 │ │ │ │ @@ -380806,23 +380811,23 @@ │ │ │ │ movne.w fp, #5 │ │ │ │ moveq.w fp, #4 │ │ │ │ movne r5, #6 │ │ │ │ moveq r5, #5 │ │ │ │ ite ne │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r2, [pc, #2204] @ 3869a4 │ │ │ │ ldr.w r1, [pc, #2204] @ 3869a8 │ │ │ │ add.w r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ add.w r2, r4, r3, lsl #2 │ │ │ │ ldr.w r2, [r2, #1128] @ 0x468 │ │ │ │ tst.w r2, #960 @ 0x3c0 │ │ │ │ beq.n 386146 │ │ │ │ @@ -380913,25 +380918,25 @@ │ │ │ │ tst.w r3, #4194304 @ 0x400000 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ ite ne │ │ │ │ movne.w r2, #5242880 @ 0x500000 │ │ │ │ moveq.w r2, #4718592 @ 0x480000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r3, [pc, #1872] @ 3869b8 │ │ │ │ ldr.w r2, [pc, #1872] @ 3869bc │ │ │ │ ldr.w r1, [pc, #1872] @ 3869c0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl r2, #8 │ │ │ │ ldrpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ bmi.w 386532 │ │ │ │ @@ -380996,15 +381001,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 38698e │ │ │ │ ldr.w r0, [pc, #1640] @ 3869c8 │ │ │ │ add.w r1, sl, #464 @ 0x1d0 │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ b.n 3862aa │ │ │ │ ldr.w r2, [r4, #1116] @ 0x45c │ │ │ │ lsls r0, r2, #9 │ │ │ │ @@ -381047,25 +381052,25 @@ │ │ │ │ bicmi.w r3, r3, #7864320 @ 0x780000 │ │ │ │ bicpl.w r3, r3, #7864320 @ 0x780000 │ │ │ │ itete mi │ │ │ │ orrmi.w r3, r3, #6291456 @ 0x600000 │ │ │ │ orrpl.w r3, r3, #6291456 @ 0x600000 │ │ │ │ strmi.w r3, [r4, #1116] @ 0x45c │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r3, [pc, #1452] @ 3869cc │ │ │ │ ldr.w r2, [pc, #1452] @ 3869d0 │ │ │ │ ldr.w r1, [pc, #1452] @ 3869d4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ moveq r2, #5 │ │ │ │ @@ -381119,15 +381124,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [pc, #1284] @ 3869dc │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1284] @ 3869e0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [fp, r9] │ │ │ │ b.n 38648a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3865fc │ │ │ │ ldr.w r3, [r4, #1116] @ 0x45c │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ @@ -381208,15 +381213,15 @@ │ │ │ │ ldr.w r3, [r7, #1108] @ 0x454 │ │ │ │ ldr r0, [pc, #1020] @ (3869e4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [pc, #1016] @ (3869e8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r1, [sp, #51] @ 0x33 │ │ │ │ b.n 38657a │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ @@ -381398,15 +381403,15 @@ │ │ │ │ str.w r1, [r2, #1108] @ 0x454 │ │ │ │ b.n 38676a │ │ │ │ ldr r1, [pc, #480] @ (386a18 ) │ │ │ │ ldr r0, [pc, #484] @ (386a1c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #488 @ 0x1e8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ b.n 3861a8 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 3868a8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 386912 │ │ │ │ lsls r3, r0, #23 │ │ │ │ @@ -381476,15 +381481,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (386a54 ) │ │ │ │ ldr r1, [pc, #368] @ (386a58 ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #1 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r7, #1108] @ 0x454 │ │ │ │ b.n 386814 │ │ │ │ ldr r3, [pc, #352] @ (386a5c ) │ │ │ │ ldr r2, [pc, #352] @ (386a60 ) │ │ │ │ ldr.w r9, [pc, #356] @ 386a64 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -381519,15 +381524,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r2, #1108] @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r2, #1108] @ 0x454 │ │ │ │ mov r2, sl │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3866e8 │ │ │ │ ldr.w r3, [r2, #1108] @ 0x454 │ │ │ │ bic.w r3, r3, #256 @ 0x100 │ │ │ │ str.w r3, [r2, #1108] @ 0x454 │ │ │ │ b.n 3867d6 │ │ │ │ ldr r1, [pc, #268] @ (386a78 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -381549,102 +381554,102 @@ │ │ │ │ b.n 38668e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - vqadd.s64 q8, q2, │ │ │ │ - vshr.s16 q0, , #16 │ │ │ │ + ldcl 0, cr0, [ip, #332] @ 0x14c │ │ │ │ + ldcl 0, cr0, [r8, #332]! @ 0x14c │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strb r4, [r4, #27] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mrc 0, 0, r0, cr0, cr3, {2} │ │ │ │ - mcr 0, 1, r0, cr14, cr3, {2} │ │ │ │ + ldcl 0, cr0, [r8], #-332 @ 0xfffffeb4 │ │ │ │ + ldc 0, cr0, [r6], {83} @ 0x53 │ │ │ │ cmp r0, #240 @ 0xf0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adcs.w r0, r2, #83 @ 0x53 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + vshr.s32 q0, , #6 │ │ │ │ + strb r2, [r2, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mrrc 0, 5, r0, r8, cr3 │ │ │ │ - ldcl 0, cr0, [r4], #-332 @ 0xfffffeb4 │ │ │ │ + @ instruction: 0xeac00053 │ │ │ │ + @ instruction: 0xeadc0053 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orr.w r0, r4, #83 @ 0x53 │ │ │ │ - vqadd.s64 q0, q3, │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + mcr 0, 5, r0, cr12, cr3, {2} │ │ │ │ + ldc 0, cr0, [lr, #332] @ 0x14c │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 0, r0, cr2, cr3, {2} │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + ldcl 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldcl 0, cr0, [lr, #332]! @ 0x14c │ │ │ │ - mcr 0, 0, r0, cr4, cr3, {2} │ │ │ │ - mcr 0, 0, r0, cr8, cr3, {2} │ │ │ │ - mcr 0, 0, r0, cr4, cr3, {2} │ │ │ │ - ldcl 0, cr0, [ip, #332]! @ 0x14c │ │ │ │ - ldcl 0, cr0, [r6, #332]! @ 0x14c │ │ │ │ - subs.w r0, r0, r3, lsr #1 │ │ │ │ - mcr 0, 0, r0, cr2, cr3, {2} │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + stcl 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + stcl 0, cr0, [ip], #-332 @ 0xfffffeb4 │ │ │ │ + ldcl 0, cr0, [r0], #-332 @ 0xfffffeb4 │ │ │ │ + stcl 0, cr0, [ip], #-332 @ 0xfffffeb4 │ │ │ │ + stcl 0, cr0, [r4], #-332 @ 0xfffffeb4 │ │ │ │ + mrrc 0, 5, r0, lr, cr3 │ │ │ │ + ands.w r0, r8, r3, lsr #1 │ │ │ │ + stcl 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc 0, cr0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + sbcs.w r0, lr, r3, lsr #1 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #124 @ 0x7c │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #110 @ 0x6e │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xebfa0053 │ │ │ │ - @ instruction: 0xebfc0053 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + orn r0, r2, r3, lsr #1 │ │ │ │ + orn r0, r4, r3, lsr #1 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #48 @ 0x30 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #38 @ 0x26 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rsbs r0, r4, r3, lsr #1 │ │ │ │ - ldc 0, cr0, [ip], #-332 @ 0xfffffeb4 │ │ │ │ - adc.w r0, r4, r3, lsr #1 │ │ │ │ - @ instruction: 0xeb860053 │ │ │ │ - @ instruction: 0xeb940053 │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + bics.w r0, ip, r3, lsr #1 │ │ │ │ + @ instruction: 0xeaa40053 │ │ │ │ + @ instruction: 0xe9ac0053 │ │ │ │ + strd r0, r0, [lr, #332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [ip, #332]! @ 0x14c │ │ │ │ + movs r5, #72 @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sbcs.w r0, r2, r3, lsr #1 │ │ │ │ - movs r6, #204 @ 0xcc │ │ │ │ + ldrd r0, r0, [sl, #332] @ 0x14c │ │ │ │ + movs r5, #52 @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sbc.w r0, r0, r3, lsr #1 │ │ │ │ - sub.w r0, r4, r3, lsr #1 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + strd r0, r0, [r8, #332] @ 0x14c │ │ │ │ + and.w r0, ip, r3, lsr #1 │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds.w r0, r4, r3, lsr #1 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + ldrd r0, r0, [ip, #-332]! @ 0x14c │ │ │ │ + movs r4, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xeafc0053 │ │ │ │ - add.w r0, r0, r3, lsr #1 │ │ │ │ + strd r0, r0, [r4, #-332]! @ 0x14c │ │ │ │ + strd r0, r0, [r8, #-332]! @ 0x14c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -381653,25 +381658,25 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, sl, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r3, #29 │ │ │ │ bpl.n 386b24 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w r3, [pc, #2328] @ 3873dc │ │ │ │ ldr.w r2, [pc, #2328] @ 3873e0 │ │ │ │ ldr.w r1, [pc, #2328] @ 3873e4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [pc, #2312] @ 3873e8 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386e34 │ │ │ │ cmp r6, #109 @ 0x6d │ │ │ │ @@ -381687,26 +381692,26 @@ │ │ │ │ ldr.w r0, [pc, #2276] @ 3873f4 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #516 @ 0x204 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ - bl 7336d8 │ │ │ │ + b.w 8847dc │ │ │ │ + bl 733548 │ │ │ │ ldr.w r3, [pc, #2252] @ 3873f8 │ │ │ │ ldr.w r2, [pc, #2252] @ 3873fc │ │ │ │ ldr.w r1, [pc, #2252] @ 387400 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [pc, #2208] @ 3873e8 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386df8 │ │ │ │ cmp r6, #41 @ 0x29 │ │ │ │ @@ -381938,15 +381943,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1512] @ 387410 │ │ │ │ ldrb.w r1, [r5, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 386b54 │ │ │ │ ldr.w r3, [pc, #1492] @ 38740c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 386aee │ │ │ │ ldr.w r3, [pc, #1448] @ 3873ec │ │ │ │ @@ -381958,15 +381963,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1456] @ 387414 │ │ │ │ ldrb.w r1, [r5, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 386aee │ │ │ │ tst.w r8, #2 │ │ │ │ bne.w 387268 │ │ │ │ movw r3, #50175 @ 0xc3ff │ │ │ │ movt r3, #113 @ 0x71 │ │ │ │ and.w r3, r8, r3 │ │ │ │ str.w r3, [r5, #1108] @ 0x454 │ │ │ │ @@ -381995,15 +382000,15 @@ │ │ │ │ ldr.w r1, [pc, #1360] @ 387418 │ │ │ │ ldr.w r0, [pc, #1360] @ 38741c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #572 @ 0x23c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrb.w r3, [fp, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 386e88 │ │ │ │ ldr.w r3, [pc, #1280] @ 3873ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -382046,15 +382051,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r5, #1128] @ 0x468 │ │ │ │ tst.w r3, #24 │ │ │ │ beq.w 3872c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 385a24 │ │ │ │ b.n 386f2c │ │ │ │ ubfx r3, r8, #0, #15 │ │ │ │ @@ -382211,15 +382216,15 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 386e88 │ │ │ │ ldr.w r3, [r5, #1132] @ 0x46c │ │ │ │ tst.w r3, #24 │ │ │ │ bne.w 386f8a │ │ │ │ b.n 386e88 │ │ │ │ movw r3, #61567 @ 0xf07f │ │ │ │ @@ -382246,15 +382251,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 386f2c │ │ │ │ str.w r8, [r5, #1140] @ 0x474 │ │ │ │ b.n 386e88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 386e88 │ │ │ │ ldrb.w r3, [r5, #1100] @ 0x44c │ │ │ │ movs r2, #1 │ │ │ │ @@ -382265,15 +382270,15 @@ │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #440] @ (3873ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 386e88 │ │ │ │ ldr r1, [pc, #512] @ (387440 ) │ │ │ │ ldr r0, [pc, #512] @ (387444 ) │ │ │ │ @@ -382353,27 +382358,27 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r0, [r5, #752] @ 0x2f0 │ │ │ │ ldr r4, [pc, #288] @ (387458 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #288] @ (38745c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #288] @ (387460 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 386e88 │ │ │ │ ldr.w r1, [r5, #752] @ 0x2f0 │ │ │ │ movs r4, #1 │ │ │ │ ldrb.w r2, [r5, #1100] @ 0x44c │ │ │ │ @@ -382417,112 +382422,112 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 386f48 │ │ │ │ + b.n 386c18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386f84 │ │ │ │ + b.n 386c54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3877d0 │ │ │ │ + b.n 3874a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, #96] @ 0x60 │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 386e98 │ │ │ │ + b.n 387b68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386ed4 │ │ │ │ + b.n 387ba4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38771c │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mvns r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 387284 │ │ │ │ + b.n 386f54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 387210 │ │ │ │ + b.n 386ee0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387370 │ │ │ │ + b.n 387040 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387a84 │ │ │ │ + b.n 387754 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3870e4 │ │ │ │ + b.n 386db4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 386f88 │ │ │ │ + b.n 386c58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + str r2, [r2, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387640 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - svc 144 @ 0x90 │ │ │ │ + ble.n 387438 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387ad0 │ │ │ │ + b.n 3877a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387a2c │ │ │ │ + b.n 3876fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 3874e4 │ │ │ │ + blt.n 3873b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 387520 │ │ │ │ + blt.n 3873f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3878b8 │ │ │ │ + b.n 387588 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 387408 │ │ │ │ + bgt.n 3874d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3878a0 │ │ │ │ + b.n 387570 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00387478 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #84] @ (3874e8 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r2, [pc, #84] @ (3874ec ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3874f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 3874d2 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 3874d2 │ │ │ │ mov.w r3, #1280 @ 0x500 │ │ │ │ movw r2, #4248 @ 0x1098 │ │ │ │ @@ -382540,19 +382545,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r6, [r7, #72] @ 0x48 │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 3874bc │ │ │ │ + bge.n 38758c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 3874fc │ │ │ │ + bge.n 3875cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (387550 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -382582,28 +382587,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (387560 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (387564 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 387512 │ │ │ │ nop │ │ │ │ asrs r2, r6, #28 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #32 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - b.n 387924 │ │ │ │ + b.n 3875f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 3875cc │ │ │ │ mov r4, r0 │ │ │ │ @@ -382634,31 +382639,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38758e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (3875dc ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 38758e │ │ │ │ asrs r4, r7, #26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3878e0 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (3875ec ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ nop │ │ │ │ lsls r2, r2, #30 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382667,15 +382672,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (387640 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (387644 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #44] @ (387648 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -382683,21 +382688,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r5, r3 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3878f4 │ │ │ │ + svc 188 @ 0xbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3876c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382706,26 +382711,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (3876cc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #88] @ (3876d0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3876d4 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #72] @ (3876d8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 38314c │ │ │ │ ldr r1, [pc, #64] @ (3876dc ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -382737,25 +382742,25 @@ │ │ │ │ bl 32b6d0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b7f4 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r2, #84] @ 0x54 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3878f0 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 38791c │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bic.w r0, r0, #83 @ 0x53 │ │ │ │ + mcr 0, 4, r0, cr8, cr3, {2} │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 003876e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -382988,15 +382993,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 38782c │ │ │ │ ldr r0, [pc, #116] @ (38797c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 38782c │ │ │ │ ldr r2, [pc, #100] @ (387980 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -383007,15 +383012,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 387844 │ │ │ │ ldr r0, [pc, #84] @ (387984 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 387844 │ │ │ │ ldr r2, [pc, #68] @ (387988 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -383025,36 +383030,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3878ac │ │ │ │ ldr r0, [pc, #52] @ (38798c ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 3878ac │ │ │ │ blx 28d9e0 │ │ │ │ asrs r6, r0, #21 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #448] @ (387b38 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + ble.n 387a2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + ble.n 38799c │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + bgt.n 38790c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -383069,29 +383074,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ │ │ │ │ 003879d4 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3879f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ lsls r6, r1, #16 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383099,30 +383104,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (387a38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (387a3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #32] @ (387a40 ) │ │ │ │ ldr r1, [pc, #36] @ (387a44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f8e4 │ │ │ │ + b.w 72f754 │ │ │ │ nop │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r4, #19 │ │ │ │ + asrs r4, r1, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r2, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r3, #15 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -383136,35 +383141,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #164] @ (387b14 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #160] @ (387b18 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #140] @ (387b1c ) │ │ │ │ ldr r1, [pc, #140] @ (387b20 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #88] @ 387b00 │ │ │ │ ldr r2, [pc, #120] @ (387b24 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383193,65 +383198,65 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #20] │ │ │ │ + ldrsh r4, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + ble.n 387bd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + ble.n 387b8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r0, r1, #13 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - rsbs r0, sl, r3, lsr #1 │ │ │ │ + orr.w r0, r2, r3, lsr #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 387b80 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #64] @ (387b84 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #64] @ (387b88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, #8] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #8 │ │ │ │ + bgt.n 387c68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #30 │ │ │ │ + bgt.n 387a98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r0, #929] @ 0x3a1 │ │ │ │ @@ -383280,15 +383285,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ cmp r2, #17 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 387c18 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -383390,15 +383395,15 @@ │ │ │ │ ldrb.w r0, [r2, #928] @ 0x3a0 │ │ │ │ tst.w r0, #32 │ │ │ │ beq.n 387ca4 │ │ │ │ orr.w ip, r0, #16 │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ strb.w ip, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 387ca4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383531,15 +383536,15 @@ │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.w 387d52 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ bic.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [r3, #928] @ 0x3a0 │ │ │ │ ldrb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ lsls r1, r0, #26 │ │ │ │ bpl.n 387f6c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ tst.w r2, #32 │ │ │ │ @@ -383568,15 +383573,15 @@ │ │ │ │ mov r1, ip │ │ │ │ bic.w r2, r2, #32 │ │ │ │ mov.w lr, #1 │ │ │ │ strb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ strb.w lr, [r3, #933] @ 0x3a5 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 38338c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #27 │ │ │ │ ittt pl │ │ │ │ ldrbpl.w r2, [r3, #929] @ 0x3a1 │ │ │ │ @@ -383600,48 +383605,48 @@ │ │ │ │ strb.w r0, [r3, #931] @ 0x3a3 │ │ │ │ lsls r1, r2, #26 │ │ │ │ bpl.w 387d52 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 387e82 │ │ │ │ orr.w r2, r0, #16 │ │ │ │ b.n 387e90 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (387fc8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ mrc2 0, 6, r0, cr10, cr2, {6} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #72] @ 388028 │ │ │ │ ldr r2, [pc, #72] @ (38802c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (388030 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #60] @ (388034 ) │ │ │ │ ldr r1, [pc, #64] @ (388038 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (38803c ) │ │ │ │ ldr r3, [pc, #52] @ (388040 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -383649,26 +383654,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r3, r0] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r6, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 0, 5, r0, cr4, cr2, {6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 387f84 │ │ │ │ + bhi.n 388054 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 3880b0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -383676,15 +383681,15 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #88] @ (3880b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrh.w r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w r2, #65280 @ 0xff00 │ │ │ │ beq.n 388088 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 38338c │ │ │ │ @@ -383699,19 +383704,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r4, r6] │ │ │ │ + ldrh r6, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 388180 │ │ │ │ + bvc.n 388050 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3881b0 │ │ │ │ + bvc.n 388080 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #152] @ (388168 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -383721,15 +383726,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #116] @ 388160 │ │ │ │ ldr r2, [pc, #132] @ (388174 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383743,23 +383748,23 @@ │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33965c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 3395ac │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38314c │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ add sp, #24 │ │ │ │ @@ -383770,24 +383775,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 388180 │ │ │ │ + bvc.n 388250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r5, r4] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bhi.n 38813c │ │ │ │ + bvc.n 38820c │ │ │ │ lsls r3, r2, #1 │ │ │ │ stc2 0, cr0, [r6, #840]! @ 0x348 │ │ │ │ - cbnz r4, 3881f6 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 3881f4 │ │ │ │ + rev r0, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #756] @ (388484 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -383799,15 +383804,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #748] @ (38848c ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #748] @ (388490 ) │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #17 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 38820a │ │ │ │ ldr r2, [pc, #728] @ (388494 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -383820,15 +383825,15 @@ │ │ │ │ ldr r1, [pc, #720] @ (3884a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 38825c │ │ │ │ tbh [pc, r5, lsl #1] │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ @@ -383916,15 +383921,15 @@ │ │ │ │ ldr r2, [pc, #496] @ (3884b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #464] @ (3884a8 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #476] @ (3884b8 ) │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -383943,29 +383948,29 @@ │ │ │ │ bpl.n 38826e │ │ │ │ ldr r0, [pc, #448] @ (3884c0 ) │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 38826e │ │ │ │ ldrh.w r2, [r0, #934] @ 0x3a6 │ │ │ │ ldr r3, [pc, #428] @ (3884c4 ) │ │ │ │ ldr r1, [pc, #428] @ (3884c8 ) │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #428] @ (3884cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #412] @ (3884d0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 388264 │ │ │ │ ldrh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -383975,15 +383980,15 @@ │ │ │ │ ldr r2, [pc, #404] @ (3884dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #388] @ (3884e0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 388264 │ │ │ │ ldr r3, [pc, #380] @ (3884e4 ) │ │ │ │ @@ -383992,15 +383997,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrh.w r6, [r0, #930] @ 0x3a2 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #364] @ (3884f0 ) │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 388264 │ │ │ │ ldr r2, [pc, #260] @ (388494 ) │ │ │ │ @@ -384014,15 +384019,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (3884fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #332] @ (388500 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 388264 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ @@ -384037,27 +384042,27 @@ │ │ │ │ lsls r1, r1, #25 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ strh.w r0, [r3, #936] @ 0x3a8 │ │ │ │ bpl.w 3882b0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3882b0 │ │ │ │ ldr r2, [pc, #264] @ (388504 ) │ │ │ │ ldr r1, [pc, #264] @ (388508 ) │ │ │ │ ldr r0, [pc, #268] @ (38850c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 3881c6 │ │ │ │ movs r6, #0 │ │ │ │ b.n 3883b2 │ │ │ │ movs r6, #0 │ │ │ │ b.n 3882d4 │ │ │ │ movs r6, #0 │ │ │ │ @@ -384078,128 +384083,128 @@ │ │ │ │ ldr r1, [pc, #216] @ (388518 ) │ │ │ │ ldr r0, [pc, #216] @ (38851c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 3882ae │ │ │ │ ldr r2, [pc, #200] @ (388520 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #200] @ (388524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #200] @ (388528 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 388398 │ │ │ │ ldr r2, [pc, #188] @ (38852c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #188] @ (388530 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #188] @ (388534 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 3882ae │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bhi.n 3884d4 │ │ │ │ + bvs.n 3883a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 388504 │ │ │ │ + bvs.n 3883d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r1, #10 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 3884c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldrsb r2, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 388500 │ │ │ │ + bpl.n 3883d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #192] @ (388580 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 388448 │ │ │ │ + bvs.n 388518 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldrsb r6, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r1, #15 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 388454 │ │ │ │ + bpl.n 388524 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4, #14 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 388400 │ │ │ │ + bmi.n 3884d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + ldrsb r0, [r0, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r0, #14 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 3885b8 │ │ │ │ + bmi.n 388488 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, r1] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + lsrs r0, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r3, r0] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 3885a0 │ │ │ │ + bmi.n 388470 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 3884c4 │ │ │ │ + bmi.n 388594 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 38843c │ │ │ │ + bmi.n 38850c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 38848c │ │ │ │ + bmi.n 38855c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 388450 │ │ │ │ + bmi.n 388520 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 3884b0 │ │ │ │ + bmi.n 388580 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r2, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 388428 │ │ │ │ + bcc.n 3884f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 388558 │ │ │ │ + bmi.n 388628 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r2, r6] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 388604 │ │ │ │ + bcc.n 3884d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 3884e4 │ │ │ │ + bmi.n 3885b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #828] @ (388888 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384210,26 +384215,26 @@ │ │ │ │ add.w r6, r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #808] @ (388894 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #808] @ (388898 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #808] @ (38889c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 38859c │ │ │ │ tbb [pc, r5] │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ lsrs r7, r0, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ @@ -384279,15 +384284,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3885a8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #696] @ (3888b4 ) │ │ │ │ strd r7, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3885a8 │ │ │ │ ldr r2, [pc, #680] @ (3888b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3885a0 │ │ │ │ ldr r2, [pc, #680] @ (3888bc ) │ │ │ │ add r2, pc │ │ │ │ b.n 3885a0 │ │ │ │ @@ -384427,48 +384432,48 @@ │ │ │ │ ldr r0, [pc, #280] @ (3888d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r0, [pc, #264] @ (3888d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #264] @ (3888d8 ) │ │ │ │ ldr r1, [pc, #268] @ (3888dc ) │ │ │ │ add r0, pc │ │ │ │ ldrh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ bl 388044 │ │ │ │ strh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ b.n 3885c0 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ b.n 3886da │ │ │ │ ldr r2, [pc, #216] @ (3888e0 ) │ │ │ │ ldr r1, [pc, #220] @ (3888e4 ) │ │ │ │ ldr r0, [pc, #220] @ (3888e8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ and.w r2, r1, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ bl 38359c │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ cbz r0, 38886c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ @@ -384482,72 +384487,72 @@ │ │ │ │ lsls r1, r2, #25 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ bpl.w 3885c0 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldrh.w r2, [r8, #934] @ 0x3a6 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ ldrh.w r1, [r8, #940] @ 0x3ac │ │ │ │ strh.w r1, [r8, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #24 │ │ │ │ bpl.w 3885c0 │ │ │ │ b.n 38884e │ │ │ │ - ldrsb r2, [r6, r2] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bmi.n 388794 │ │ │ │ + bcs.n 388864 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 388964 │ │ │ │ + bcs.n 388834 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r0, #6 │ │ │ │ + lsls r0, r5, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r2, r0, #27 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb62a │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3888ec │ │ │ │ + bcs.n 3887bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 388898 │ │ │ │ + bcc.n 388968 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 3888a0 │ │ │ │ + bcs.n 388970 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 3888a8 │ │ │ │ + bcs.n 388978 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 388870 │ │ │ │ + bcs.n 388940 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 388858 │ │ │ │ + bcs.n 388928 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strh r6, [r6, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcs.n 388920 │ │ │ │ + beq.n 3887f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 38884c │ │ │ │ + bne.n 38891c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + strh r4, [r3, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r3, #28 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bne.n 388890 │ │ │ │ + beq.n 388960 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 388804 │ │ │ │ + beq.n 3888d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.n 38891a │ │ │ │ tbb [pc, r0] │ │ │ │ asrs r5, r6, #4 │ │ │ │ @@ -384604,45 +384609,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (388990 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - push {r2, r6} │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3889e4 │ │ │ │ + beq.n 3888b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3889e8 │ │ │ │ + beq.n 3888b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 3889e0 │ │ │ │ + beq.n 3888b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3889dc │ │ │ │ + beq.n 3888ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3889e0 │ │ │ │ + beq.n 3888b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3889dc │ │ │ │ + beq.n 3888ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 388980 │ │ │ │ + beq.n 388a50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov ip, sl │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3889b8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ @ instruction: 0xf59c00d2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (388a28 ) │ │ │ │ @@ -384650,25 +384655,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (388a30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #80] @ (388a34 ) │ │ │ │ ldr r1, [pc, #80] @ (388a38 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (388a3c ) │ │ │ │ ldr r3, [pc, #68] @ (388a40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (388a44 ) │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (388a48 ) │ │ │ │ @@ -384683,30 +384688,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + str r0, [r5, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r0, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r4, r7] │ │ │ │ + str r6, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf53e00d2 │ │ │ │ lsls r3, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 388b34 │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 388a94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384714,31 +384719,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (388a9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r5, r7] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bne.n 388afc │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 388b44 │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 388b08 │ │ │ │ sub sp, #20 │ │ │ │ @@ -384746,15 +384751,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #84] @ (388b10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #932] @ 0x3a4 │ │ │ │ mov r3, r0 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ cmp r2, #31 │ │ │ │ beq.n 388ae4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -384770,19 +384775,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r3, r6] │ │ │ │ + str r2, [r0, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 388ad0 │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 388b10 │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (388bc8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -384792,15 +384797,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #124] @ 388bc0 │ │ │ │ ldr r2, [pc, #140] @ (388bd4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384814,23 +384819,23 @@ │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33965c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 3395ac │ │ │ │ ldr r1, [pc, #72] @ (388be0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 38314c │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ @@ -384844,26 +384849,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 388af0 │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + ldr r7, [pc, #560] @ (388e00 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 388c9c │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf3f200d2 │ │ │ │ - cbz r4, 388c00 │ │ │ │ + add r7, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 388bfe │ │ │ │ + add r7, sp, #896 @ 0x380 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 388c18 │ │ │ │ + bls.n 388ae8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #572] @ (388e34 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384874,15 +384879,15 @@ │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #564] @ (388e3c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #564] @ (388e40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 388c2e │ │ │ │ ldr r3, [pc, #548] @ (388e44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -384976,15 +384981,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3888f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ (388e50 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 388cd4 │ │ │ │ ldrb.w r6, [r0, #934] @ 0x3a6 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388ccc │ │ │ │ ldrb.w r6, [r0, #933] @ 0x3a5 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388ccc │ │ │ │ @@ -385020,15 +385025,15 @@ │ │ │ │ bpl.n 388dae │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb.w r3, [r6, #931] @ 0x3a3 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 388dae │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r0, [r6, #930] @ 0x3a2 │ │ │ │ mov r6, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388ccc │ │ │ │ ldrb.w r6, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 388ccc │ │ │ │ @@ -385039,15 +385044,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (388e58 ) │ │ │ │ ldr r0, [pc, #140] @ (388e5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 388c28 │ │ │ │ ldrb.w r1, [r0, #931] @ 0x3a3 │ │ │ │ ldrb.w r2, [r0, #934] @ 0x3a6 │ │ │ │ tst.w r1, #4 │ │ │ │ ite eq │ │ │ │ moveq r0, #88 @ 0x58 │ │ │ │ movne r0, #80 @ 0x50 │ │ │ │ @@ -385065,39 +385070,39 @@ │ │ │ │ bmi.n 388e1e │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ b.n 388ccc │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r6, r8, [sp, #8] │ │ │ │ b.n 388ccc │ │ │ │ nop │ │ │ │ - str r0, [r3, r1] │ │ │ │ + ldr r6, [pc, #768] @ (389138 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7, {r1, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #528] @ (389068 ) │ │ │ │ + ldr r4, [pc, #944] @ (389208 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -385109,15 +385114,15 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #948] @ (389238 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #936] @ (38923c ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 389106 │ │ │ │ @@ -385274,15 +385279,15 @@ │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r1, r3, #24 │ │ │ │ bpl.w 388eb6 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bmi.w 388eb6 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #25 │ │ │ │ bpl.w 388eb6 │ │ │ │ ldrb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -385339,37 +385344,37 @@ │ │ │ │ ldr r0, [pc, #284] @ (389248 ) │ │ │ │ and.w r3, r8, #255 @ 0xff │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 388ea2 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 389030 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 389030 │ │ │ │ ldr r0, [pc, #236] @ (38924c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #236] @ (389250 ) │ │ │ │ ldr r1, [pc, #240] @ (389254 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ - bl 72f400 │ │ │ │ + bl 7332e4 │ │ │ │ + bl 72f270 │ │ │ │ b.n 388fac │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ bl 38338c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ and.w r3, r3, #239 @ 0xef │ │ │ │ @@ -385382,15 +385387,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp r2, #11 │ │ │ │ itt eq │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq.w r2, [r5, #932] @ 0x3a4 │ │ │ │ b.n 389048 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 388eb6 │ │ │ │ @@ -385400,15 +385405,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ strb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 38338c │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 389030 │ │ │ │ ldrb.w r2, [r5, #930] @ 0x3a2 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ tst.w r2, #1 │ │ │ │ ite eq │ │ │ │ moveq r2, #24 │ │ │ │ @@ -385423,45 +385428,45 @@ │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 388eb6 │ │ │ │ b.n 38920c │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #864] @ (389590 ) │ │ │ │ + ldr r4, [pc, #256] @ (389330 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5, {r3, r4, r5} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stc2 0, cr0, [r8, #912]! @ 0x390 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #960] @ (389610 ) │ │ │ │ + ldr r1, [pc, #352] @ (3893b0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc2 0, cr0, [lr, #324] @ 0x144 │ │ │ │ - ldr r2, [pc, #344] @ (3893b0 ) │ │ │ │ + @ instruction: 0xfbf60051 │ │ │ │ + ldr r0, [pc, #760] @ (389550 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #736] @ (38953c ) │ │ │ │ + ldr r1, [pc, #128] @ (3892dc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r2!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (389270 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ stc 0, cr0, [lr, #840]! @ 0x348 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #76] @ (3892d0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -385490,23 +385495,23 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #24] @ (3892d8 ) │ │ │ │ ldr r1, [pc, #24] @ (3892dc ) │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38929c │ │ │ │ nop │ │ │ │ ldrsh.w r0, [r2, #228] @ 0xe4 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #1000] @ (3896c8 ) │ │ │ │ + ldr r0, [pc, #392] @ (389468 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #188] @ (3893ac ) │ │ │ │ movw ip, #285 @ 0x11d │ │ │ │ @@ -385563,31 +385568,31 @@ │ │ │ │ ldr r0, [pc, #52] @ (3893bc ) │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ vst4. {d16-d19}, [r4 :128], r4 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #368] @ (389528 ) │ │ │ │ + blxns r8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [pc, #216] @ (389494 ) │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (389440 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -385596,25 +385601,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (389448 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #92] @ (38944c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (389450 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #52] @ 389438 │ │ │ │ ldr r2, [pc, #76] @ (389454 ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (389458 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -385631,26 +385636,26 @@ │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #928] @ (3897e4 ) │ │ │ │ + bx sl │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r7, pc, #424 @ (adr r7, 3895f0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r7, pc, #496 @ (adr r7, 38963c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stc 0, cr0, [r8], {210} @ 0xd2 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3894bc │ │ │ │ sub sp, #20 │ │ │ │ @@ -385658,23 +385663,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3894c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #60] @ (3894c8 ) │ │ │ │ ldr r1, [pc, #64] @ (3894cc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (3894d0 ) │ │ │ │ ldr r3, [pc, #52] @ (3894d4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -385682,24 +385687,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r0, [pc, #296] @ (3895e8 ) │ │ │ │ + mov sl, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfa780051 │ │ │ │ - bx r7 │ │ │ │ + str??.w r0, [r0, #81] @ 0x51 │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xeb8c00d2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 389530 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385707,15 +385712,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #68] @ (389538 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ blx 28d5b4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -385724,26 +385729,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + mov r6, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r5, r7} │ │ │ │ + stmia r6!, {r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (38954c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ sbcs.w r0, r8, r2, lsr #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385751,27 +385756,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (389590 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (389594 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + mov r2, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9880051 │ │ │ │ - mov r6, r9 │ │ │ │ + @ instruction: 0xf7f00051 │ │ │ │ + add lr, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb.w r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ lsls r1, r2, #29 │ │ │ │ bpl.n 3895c6 │ │ │ │ ldrb.w r1, [r0, #929] @ 0x3a1 │ │ │ │ lsls r0, r2, #25 │ │ │ │ @@ -385779,15 +385784,15 @@ │ │ │ │ tst.w r1, #112 @ 0x70 │ │ │ │ beq.n 3895da │ │ │ │ ldrb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ movs r1, #1 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ strb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ lsls r0, r1, #29 │ │ │ │ @@ -385830,25 +385835,25 @@ │ │ │ │ ldr r1, [pc, #96] @ (389698 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #80] @ (38969c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3896a0 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #64] @ (3896a4 ) │ │ │ │ ldr r1, [pc, #68] @ (3896a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (3896ac ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #64] @ (3896b0 ) │ │ │ │ @@ -385862,23 +385867,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mov ip, sp │ │ │ │ + cmp r4, sl │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr.w r0, [r2, #81] @ 0x51 │ │ │ │ - str??.w r0, [sl, #81] @ 0x51 │ │ │ │ - strh.w r0, [r2, #81] @ 0x51 │ │ │ │ - cmp r2, sp │ │ │ │ + @ instruction: 0xf73a0051 │ │ │ │ + @ instruction: 0xf7520051 │ │ │ │ + @ instruction: 0xf70a0051 │ │ │ │ + mvns r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ orrs.w r0, r8, r2, lsr #3 │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -385890,25 +385895,25 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #40] @ (3896f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ - mov r6, sl │ │ │ │ + b.w 7309bc │ │ │ │ + add lr, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 389778 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385916,15 +385921,15 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #104] @ (389780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ mov.w r2, #130023424 @ 0x7c00000 │ │ │ │ mov.w r1, #4128768 @ 0x3f0000 │ │ │ │ str.w r2, [r0, #933] @ 0x3a5 │ │ │ │ str.w ip, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -385941,19 +385946,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - mov r6, r1 │ │ │ │ + add r6, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385971,15 +385976,15 @@ │ │ │ │ strb.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r5, [pc, #72] @ (38980c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #64] @ (389810 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3897e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -385994,29 +385999,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3897d6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #36] @ (38981c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3897d6 │ │ │ │ - cmp r6, sp │ │ │ │ + mvns r6, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7380051 │ │ │ │ - mvns r4, r7 │ │ │ │ + sub.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ + negs r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ orn r0, lr, #7471104 @ 0x720000 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #160] @ (3898d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -386025,25 +386030,25 @@ │ │ │ │ ldr r1, [pc, #160] @ (3898d8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #140] @ (3898dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #136] @ (3898e0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ mov r7, r0 │ │ │ │ bl 3395ac │ │ │ │ vldr d7, [pc, #88] @ 3898c8 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #108] @ (3898e4 ) │ │ │ │ mov r1, r6 │ │ │ │ @@ -386062,15 +386067,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (3898ec ) │ │ │ │ ldr r1, [pc, #84] @ (3898f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #72] @ (3898f4 ) │ │ │ │ add r1, pc │ │ │ │ bl 38314c │ │ │ │ str.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -386079,31 +386084,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, sp │ │ │ │ + muls r4, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #552 @ (adr r4, 389b08 ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 389ca8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 389b54 ) │ │ │ │ + add r3, pc, #16 @ (adr r3, 3898f4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ strex r0, r0, [r2, #840] @ 0x348 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf6580051 │ │ │ │ - orrs r0, r4 │ │ │ │ + @ instruction: 0xf4c00051 │ │ │ │ + sbcs r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -386124,15 +386129,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (3899d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (3899dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 389986 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 389598 │ │ │ │ ldr r0, [pc, #140] @ (3899e0 ) │ │ │ │ @@ -386140,15 +386145,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (3899e4 ) │ │ │ │ ldr r1, [pc, #140] @ (3899e8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #100] @ (3899d0 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 3899aa │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bl 383808 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ @@ -386165,54 +386170,54 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389948 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ (3899f4 ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 389948 │ │ │ │ ldr r3, [pc, #76] @ (3899f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389970 │ │ │ │ ldr r3, [pc, #56] @ (3899f0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 389970 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #56] @ (3899fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 389970 │ │ │ │ nop │ │ │ │ @ instruction: 0xf32400e4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r6, r5 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs.w r0, r8, #13697024 @ 0xd10000 │ │ │ │ - cmp r2, r0 │ │ │ │ + bic.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ + lsrs r2, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r2, r1 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf5980051 │ │ │ │ - negs r0, r4 │ │ │ │ + and.w r0, r0, #13697024 @ 0xd10000 │ │ │ │ + lsrs r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #512] @ (389c14 ) │ │ │ │ @@ -386249,15 +386254,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb.w r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389af8 │ │ │ │ adds r5, #1 │ │ │ │ uxtb r5, r5 │ │ │ │ cmp r5, #16 │ │ │ │ it ne │ │ │ │ @@ -386268,15 +386273,15 @@ │ │ │ │ ldr r2, [pc, #392] @ (389c2c ) │ │ │ │ ldr r1, [pc, #396] @ (389c30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389ba0 │ │ │ │ cmp r5, r7 │ │ │ │ strb.w r5, [r6, #956] @ 0x3bc │ │ │ │ bcc.n 389b78 │ │ │ │ orr.w r3, r5, #64 @ 0x40 │ │ │ │ @@ -386308,15 +386313,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 389a90 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #296] @ (389c3c ) │ │ │ │ ldrb.w r2, [r4, #958] @ 0x3be │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 389a90 │ │ │ │ ldrb.w r2, [r6, #951] @ 0x3b7 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r6, #929] @ 0x3a1 │ │ │ │ orr.w r3, r2, #2 │ │ │ │ strb.w r3, [r6, #951] @ 0x3b7 │ │ │ │ @@ -386328,15 +386333,15 @@ │ │ │ │ ldr r2, [pc, #256] @ (389c44 ) │ │ │ │ ldr r1, [pc, #260] @ (389c48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389bf0 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ bl 383808 │ │ │ │ ldrb.w r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -386374,92 +386379,92 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389aba │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #148] @ (389c50 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 389aba │ │ │ │ ldr r4, [pc, #140] @ (389c54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #140] @ (389c58 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (389c5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ (389c60 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #112] @ (389c64 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389b5a │ │ │ │ ldr r3, [pc, #56] @ (389c38 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 389b5a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #92] @ (389c68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 389b5a │ │ │ │ nop │ │ │ │ @ instruction: 0xf22400e4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, lr, #13697024 @ 0xd10000 │ │ │ │ - adcs r4, r4 │ │ │ │ + ssat r0, #18, r6, lsl #1 │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmn r6, r0 │ │ │ │ + asrs r6, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, r0 │ │ │ │ + lsrs r0, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - orr.w r0, lr, #13697024 @ 0xd10000 │ │ │ │ - asrs r6, r2 │ │ │ │ + @ instruction: 0xf2b60051 │ │ │ │ + subs r7, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rors r0, r4 │ │ │ │ + eors r0, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - usat r0, #17, lr, asr #1 │ │ │ │ - eors r6, r6 │ │ │ │ + @ instruction: 0xf2160051 │ │ │ │ + subs r6, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs r4, r2 │ │ │ │ + subs r7, #188 @ 0xbc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ssat r0, #18, r2, asr #1 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + @ instruction: 0xf18a0051 │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldrb.w r1, [r0, #956] @ 0x3bc │ │ │ │ - lsls r3, r1, #27 │ │ │ │ + itee gt │ │ │ │ + lslgt r3, r2, #1 │ │ │ │ + ldrble.w r1, [r0, #956] @ 0x3bc │ │ │ │ + lslle r3, r1, #27 │ │ │ │ beq.n 389c96 │ │ │ │ ldrb.w r2, [r0, #974] @ 0x3ce │ │ │ │ subs r1, #1 │ │ │ │ add.w ip, r0, r2 │ │ │ │ adds r2, #1 │ │ │ │ and.w r2, r2, #15 │ │ │ │ ldrb.w ip, [ip, #958] @ 0x3be │ │ │ │ @@ -386555,15 +386560,15 @@ │ │ │ │ ldr r2, [pc, #772] @ (38a090 ) │ │ │ │ ldr r1, [pc, #772] @ (38a094 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #760] @ (38a098 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389e70 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -386603,15 +386608,15 @@ │ │ │ │ bpl.n 389e22 │ │ │ │ mov r0, r4 │ │ │ │ bl 389550 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #644] @ (38a09c ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov.w r9, #0 │ │ │ │ b.n 389d86 │ │ │ │ ldrb.w r3, [r0, #931] @ 0x3a3 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r7, r3 │ │ │ │ b.n 389d86 │ │ │ │ ldrb.w r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -386648,15 +386653,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #532] @ (38a0a4 ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 389da6 │ │ │ │ subs.w r3, r6, #16 │ │ │ │ sbc.w r2, r8, #0 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 389cda │ │ │ │ cmp r3, #14 │ │ │ │ @@ -386823,34 +386828,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 389550 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #48] @ (38a0a8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 389ce6 │ │ │ │ nop │ │ │ │ vmla.i d0, d28, d0[5] │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sbc.w r0, r4, #81 @ 0x51 │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + vshr.s8 q8, , #4 │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3} │ │ │ │ + bkpt 0x0070 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ite le │ │ │ │ - lslle r3, r2, #1 │ │ │ │ - ldrgt r7, [sp, #440] @ 0x1b8 │ │ │ │ + bkpt 0x003c │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r3 │ │ │ │ @@ -386867,15 +386872,15 @@ │ │ │ │ ldr.w r5, [pc, #2160] @ 38a94c │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ ldrb.w r6, [r0, #935] @ 0x3a7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [pc, #2140] @ 38a950 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a3c6 │ │ │ │ cmp.w r8, #32 │ │ │ │ @@ -386899,15 +386904,15 @@ │ │ │ │ ldr.w r0, [pc, #2076] @ 38a958 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp.w r8, #31 │ │ │ │ bhi.n 38a10c │ │ │ │ add r3, pc, #8 @ (adr r3, 38a160 ) │ │ │ │ ldr.w r2, [r3, r8, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -386987,15 +386992,15 @@ │ │ │ │ ldr.w r2, [pc, #1832] @ 38a960 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1828] @ 38a964 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1816] @ 38a968 │ │ │ │ movs r2, #24 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 38a142 │ │ │ │ ldrb.w r3, [r4, #935] @ 0x3a7 │ │ │ │ @@ -387024,24 +387029,24 @@ │ │ │ │ ldr.w r2, [pc, #1744] @ 38a970 │ │ │ │ ldr.w r1, [pc, #1744] @ 38a974 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1728] @ 38a978 │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ tst.w r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ and.w r2, r3, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r3, r2 │ │ │ │ strb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ @@ -387131,15 +387136,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r0, [pc, #1432] @ 38a980 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38a102 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 38a566 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38a570 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ @@ -387241,15 +387246,15 @@ │ │ │ │ ldr.w r2, [pc, #1128] @ 38a988 │ │ │ │ ldr.w r1, [pc, #1128] @ 38a98c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a8ec │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #976] @ 0x3d0 │ │ │ │ @@ -387388,15 +387393,15 @@ │ │ │ │ ldr r2, [pc, #692] @ (38a994 ) │ │ │ │ ldr r1, [pc, #696] @ (38a998 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38a33a │ │ │ │ ldr r3, [pc, #672] @ (38a99c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387408,15 +387413,15 @@ │ │ │ │ bpl.w 38a33a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ clz r3, r7 │ │ │ │ ldr r0, [pc, #648] @ (38a9a0 ) │ │ │ │ mov r2, r6 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov r0, r4 │ │ │ │ b.n 38a33c │ │ │ │ and.w r2, r7, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r9, r6, lsr #1 │ │ │ │ bl 38359c │ │ │ │ @@ -387427,15 +387432,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ and.w r7, r6, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 38a7aa │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 38a870 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ ldrsb.w r2, [r4, #933] @ 0x3a5 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -387472,15 +387477,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #484] @ (38a9b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38a75a │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #20 │ │ │ │ strb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 38a41a │ │ │ │ mov r0, r4 │ │ │ │ @@ -387503,15 +387508,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (38a9bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #416] @ (38a9c0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ (38a9c4 ) │ │ │ │ movs r2, #31 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 38a142 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ @@ -387582,134 +387587,135 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38a53c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #192] @ (38a9cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38a53c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 38a886 │ │ │ │ ldr r3, [pc, #180] @ (38a9d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #180] @ (38a9d4 ) │ │ │ │ ldr r1, [pc, #184] @ (38a9d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #168] @ (38a9dc ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38a87a │ │ │ │ nop │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r2, #188 @ 0xbc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #236 @ 0xec │ │ │ │ + subs r1, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrc 0, 0, r0, cr6, cr1, {2} │ │ │ │ + ldcl 0, cr0, [lr], #-324 @ 0xfffffebc │ │ │ │ adcs.w r0, r8, r4, asr #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #228 @ 0xe4 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc 0, cr0, [r2], #324 @ 0x144 │ │ │ │ - subs r1, #122 @ 0x7a │ │ │ │ + adds.w r0, sl, r1, lsr #1 │ │ │ │ + adds r7, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + pop {r1, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r0, #230 @ 0xe6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mcrr 0, 5, r0, ip, cr1 │ │ │ │ - subs r1, #20 │ │ │ │ + @ instruction: 0xeab40051 │ │ │ │ + adds r7, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r3, r5, r6, r7} │ │ │ │ + cbnz r2, 38a9d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x003c │ │ │ │ + cbnz r4, 38a98c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #0 │ │ │ │ + adds r6, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strd r0, r0, [lr, #324] @ 0x144 │ │ │ │ - adds r6, #150 @ 0x96 │ │ │ │ + @ instruction: 0xe8360051 │ │ │ │ + adds r4, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xe8120051 │ │ │ │ - adds r4, #218 @ 0xda │ │ │ │ + b.n 38a68c │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb854 │ │ │ │ + @ instruction: 0xb6bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #228 @ 0xe4 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a910 │ │ │ │ + b.n 38a5e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r3, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a764 │ │ │ │ + b.n 38a434 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #154 @ 0x9a │ │ │ │ + adds r2, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7d4 │ │ │ │ + @ instruction: 0xb63c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + push {r1, r2, r4, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a57c │ │ │ │ + b.n 38a24c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + push {r1, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38a9ec ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ bvc.n 38aae8 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f968 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 72f7d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #88] @ 38aa64 │ │ │ │ ldr r2, [pc, #88] @ (38aa68 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (38aa6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 38aa44 │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -387727,19 +387733,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + adds r1, #196 @ 0xc4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a3c8 │ │ │ │ + b.n 38b098 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb6d8 │ │ │ │ + push {r6, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (38aaf0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -387748,33 +387754,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (38aaf8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #96] @ (38aafc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (38ab00 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #80] @ (38ab04 ) │ │ │ │ ldr r1, [pc, #84] @ (38ab08 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #72] @ (38ab0c ) │ │ │ │ ldr r1, [pc, #72] @ (38ab10 ) │ │ │ │ ldr r2, [pc, #76] @ (38ab14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -387786,23 +387792,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r2, #232 @ 0xe8 │ │ │ │ + adds r1, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a3c4 │ │ │ │ + b.n 38b094 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 38aee8 ) │ │ │ │ + add r2, pc, #392 @ (adr r2, 38ac88 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #88 @ (adr r4, 38ab5c ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 38acfc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 38aa40 │ │ │ │ lsls r2, r2, #3 │ │ │ │ @@ -387822,15 +387828,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (38ab94 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (38ab98 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 38ab7c │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -387851,19 +387857,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r7, lr} │ │ │ │ + cbz r0, 38ac16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 38abf4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387871,15 +387877,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (38abfc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -387888,19 +387894,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + adds r0, #34 @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r2, lr} │ │ │ │ + cbz r4, 38ac56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + cbz r2, 38ac60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 38ac54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -387908,15 +387914,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (38ac5c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 28c564 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387924,19 +387930,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + cbz r0, 38ac9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + cbz r4, 38aca6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (38ad00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -387948,22 +387954,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 28c564 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387980,31 +387986,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (38ad0c ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r6} │ │ │ │ + uxth r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r2, r4, r6} │ │ │ │ + uxth r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r3} │ │ │ │ + sxtb r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ad10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -388012,51 +388018,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (38ad78 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #68] @ (38ad7c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 72dfec │ │ │ │ + bl 72de5c │ │ │ │ ldr r3, [pc, #60] @ (38ad80 ) │ │ │ │ ldr r2, [pc, #60] @ (38ad84 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (38ad88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72f4cc │ │ │ │ - cbz r0, 38ade4 │ │ │ │ + b.w 72f33c │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ svc 0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r0, [pc, #264] @ (38ae88 ) │ │ │ │ + mov sl, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r2, 38ade4 │ │ │ │ + cbz r2, 38adbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (38ae3c ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0038ad8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -388104,19 +388110,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38ae14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r5, #218 @ 0xda │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + cbz r0, 38ae1e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 38ae58 │ │ │ │ + cbz r0, 38ae32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ae18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -388310,39 +388316,39 @@ │ │ │ │ ldr r1, [pc, #48] @ (38b050 ) │ │ │ │ ldr r0, [pc, #52] @ (38b054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sxtb r2, r6 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r6, 38b044 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r2, 38b052 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r2, 38b05e │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38b060 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ bne.n 38b158 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388386,24 +388392,24 @@ │ │ │ │ orrs r2, r5 │ │ │ │ str.w r2, [r4, #948] @ 0x3b4 │ │ │ │ b.n 38b0a2 │ │ │ │ ldr r1, [pc, #20] @ (38b100 ) │ │ │ │ ldr r0, [pc, #24] @ (38b104 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38b090 │ │ │ │ nop │ │ │ │ blt.n 38b07c │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #32 │ │ │ │ + cmp r3, #136 @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #8 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (38b1b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -388412,35 +388418,35 @@ │ │ │ │ ldr r1, [pc, #148] @ (38b1b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #128] @ (38b1bc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #128] @ (38b1c0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #116] @ (38b1c4 ) │ │ │ │ ldr r1, [pc, #116] @ (38b1c8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #104] @ (38b1cc ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 38314c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r6, #920 @ 0x398 │ │ │ │ @@ -388462,33 +388468,33 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33965c │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r3, #82 @ 0x52 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 38b150 │ │ │ │ + bgt.n 38b220 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, #28] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ + cbz r4, 38b23c │ │ │ │ lsls r3, r2, #1 │ │ │ │ beq.n 38b274 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #72] @ (38b230 ) │ │ │ │ orrs r3, r2 │ │ │ │ @@ -388514,27 +388520,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (38b238 ) │ │ │ │ ldr r0, [pc, #24] @ (38b23c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38b210 │ │ │ │ bge.n 38b2d8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38b248 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -388544,15 +388550,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (38b328 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r2, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #160] @ (38b32c ) │ │ │ │ @@ -388588,69 +388594,69 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (38b33c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 38b2bc │ │ │ │ ldr r3, [pc, #76] @ (38b340 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (38b344 ) │ │ │ │ ldr r1, [pc, #80] @ (38b348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #499 @ 0x1f3 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 38b2bc │ │ │ │ nop.w │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r2, #94 @ 0x5e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r1, #230 @ 0xe6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r5, sp, #512 @ 0x200 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #100 @ 0x64 │ │ │ │ + cmp r1, #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r1, [r0, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ands r1, r3 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne.n 38b38c │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 38b3a4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -388658,65 +388664,65 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 38b37a │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38b418 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #76] @ (38b41c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (38b420 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #64] @ (38b424 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #56] @ (38b428 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #48] @ (38b42c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 38b458 │ │ │ │ + bls.n 38b328 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ str.w r0, [r4, #224] @ 0xe0 │ │ │ │ lsls r7, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 2, pc, cr9, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -388940,15 +388946,15 @@ │ │ │ │ ldr r2, [pc, #76] @ (38b730 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #76] @ (38b734 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #950] @ 0x3b6 │ │ │ │ strh.w r3, [r0, #954] @ 0x3ba │ │ │ │ strd r3, r3, [r0, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r0, #964] @ 0x3c4 │ │ │ │ strd r3, r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -388959,19 +388965,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (38b7d4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -388980,34 +388986,34 @@ │ │ │ │ ldr r1, [pc, #140] @ (38b7dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #124] @ (38b7e0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #124] @ (38b7e4 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #112] @ (38b7e8 ) │ │ │ │ ldr r1, [pc, #112] @ (38b7ec ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ bl 3395ac │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 3395ac │ │ │ │ add.w r1, r5, #928 @ 0x3a0 │ │ │ │ @@ -389024,27 +389030,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movs r7, #12 │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvc.n 38b718 │ │ │ │ + bvs.n 38b7e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r4, #102 @ 0x66 │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, #30] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #464] @ 38b9d4 │ │ │ │ @@ -389213,23 +389219,23 @@ │ │ │ │ bne.n 38b92a │ │ │ │ b.n 38b9a2 │ │ │ │ ldr r1, [pc, #20] @ (38b9dc ) │ │ │ │ ldr r0, [pc, #24] @ (38b9e0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38b87c │ │ │ │ bmi.n 38ba48 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r2, #252 @ 0xfc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #856] @ (38bd50 ) │ │ │ │ @@ -389359,15 +389365,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #556] @ (38bd54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 38baae │ │ │ │ ldr r1, [pc, #556] @ (38bd60 ) │ │ │ │ ldr r0, [pc, #560] @ (38bd64 ) │ │ │ │ @@ -389417,15 +389423,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 38b6cc │ │ │ │ bic.w r3, r6, #12352 @ 0x3040 │ │ │ │ lsls r2, r6, #16 │ │ │ │ bic.w r3, r3, #56 @ 0x38 │ │ │ │ strh.w r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -389469,15 +389475,15 @@ │ │ │ │ ldr r1, [pc, #332] @ (38bd88 ) │ │ │ │ ldr r0, [pc, #332] @ (38bd8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ ite hi │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ ands r3, r6 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ @@ -389562,49 +389568,49 @@ │ │ │ │ bne.w 38baf4 │ │ │ │ b.n 38bafa │ │ │ │ nop │ │ │ │ bcs.n 38bdd8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #40 @ 0x28 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r1, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 38be10 │ │ │ │ + bne.n 38bce0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r0, #22 │ │ │ │ + subs r6, r7, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r0, #222 @ 0xde │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 38bd9c │ │ │ │ + bne.n 38be6c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r7, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, pc, #288 @ (adr r6, 38beb0 ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 38c050 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r0, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, pc, #512 @ (adr r5, 38bf98 ) │ │ │ │ + add r3, pc, #928 @ (adr r3, 38c138 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #138 @ 0x8a │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, pc, #544 @ (adr r5, 38bfc0 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 38c160 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038bda0 : │ │ │ │ str.w r1, [r0, #940] @ 0x3ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -389627,65 +389633,65 @@ │ │ │ │ ldr r2, [pc, #44] @ (38bdfc ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #44] @ (38be00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r0, #138 @ 0x8a │ │ │ │ + subs r2, r6, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #968 @ (adr r3, 38c1cc ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 38bf6c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 38be48 │ │ │ │ ldr r2, [pc, #48] @ (38be4c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (38be50 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r0, #182 @ 0xb6 │ │ │ │ + subs r6, r3, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, pc, #544 @ (adr r4, 38c070 ) │ │ │ │ + add r2, pc, #960 @ (adr r2, 38c210 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #632 @ (adr r4, 38c0cc ) │ │ │ │ + add r3, pc, #24 @ (adr r3, 38be6c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38be60 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r6} │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -389696,45 +389702,45 @@ │ │ │ │ ldr r1, [pc, #152] @ (38bf18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #132] @ (38bf1c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #132] @ (38bf20 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #120] @ (38bf24 ) │ │ │ │ ldr r1, [pc, #124] @ (38bf28 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #104] @ (38bf2c ) │ │ │ │ ldr r1, [pc, #108] @ (38bf30 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #92] @ (38bf34 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #92] @ (38bf38 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #88] @ (38bf3c ) │ │ │ │ add r2, pc │ │ │ │ @@ -389751,36 +389757,36 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r4, r3, [ip, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + b.w 72e3c4 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 38c008 │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - beq.n 38be38 │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - beq.n 38bfac │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + subs r2, r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, #62] @ 0x3e │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #928 @ (adr r3, 38c2dc ) │ │ │ │ + add r2, pc, #320 @ (adr r2, 38c07c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -389803,23 +389809,23 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #88 @ 0x58 │ │ │ │ mov sl, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ mov fp, r0 │ │ │ │ cmp r2, r9 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ orreq.w r3, r6, #1 │ │ │ │ cbz r3, 38bfce │ │ │ │ @@ -389869,50 +389875,50 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r3, pc, #240 @ (adr r3, 38c130 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 38c2d0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 38c19c ) │ │ │ │ + add r1, pc, #760 @ (adr r1, 38c33c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r4, #5 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 38c08c │ │ │ │ ldr r2, [pc, #48] @ (38c090 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (38c094 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r6, #1 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, pc, #272 @ (adr r2, 38c1a4 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 38c344 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #360 @ (adr r2, 38c200 ) │ │ │ │ + add r0, pc, #776 @ (adr r0, 38c3a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 38c108 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389921,15 +389927,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (38c110 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #84] @ (38c114 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #80] @ (38c118 ) │ │ │ │ add r4, pc │ │ │ │ ldrb.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38c0e6 │ │ │ │ mov r0, r1 │ │ │ │ @@ -389949,32 +389955,32 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38c0d2 │ │ │ │ ldr r0, [pc, #40] @ (38c124 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 38c0d2 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r1, pc, #960 @ (adr r1, 38c4d0 ) │ │ │ │ + add r0, pc, #352 @ (adr r0, 38c270 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #40 @ (adr r2, 38c13c ) │ │ │ │ + add r0, pc, #456 @ (adr r0, 38c2dc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #888 @ (adr r1, 38c4a0 ) │ │ │ │ + add r0, pc, #280 @ (adr r0, 38c240 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (38c1a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389982,24 +389988,24 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #112] @ (38c1b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #96] @ (38c1b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (38c1b8 ) │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r5, #196] @ 0xc4 │ │ │ │ cbz r0, 38c186 │ │ │ │ blx 28dd64 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -390018,46 +390024,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, r2, #6 │ │ │ │ + subs r4, r7, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r1, pc, #392 @ (adr r1, 38c338 ) │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #496 @ (adr r1, 38c3a4 ) │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r4, r4, r1 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #512 @ (adr r1, 38c3c0 ) │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #120] @ (38c258 ) │ │ │ │ ldr r2, [pc, #124] @ (38c25c ) │ │ │ │ ldr r1, [pc, #124] @ (38c260 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #116] @ (38c264 ) │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ add r6, pc │ │ │ │ cbz r3, 38c218 │ │ │ │ add.w r1, r4, #152 @ 0x98 │ │ │ │ movs r3, #0 │ │ │ │ asr.w r2, r5, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -390089,30 +390095,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38c220 │ │ │ │ ldr r0, [pc, #40] @ (38c274 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ - adds r2, r6, #3 │ │ │ │ + b.w 8847dc │ │ │ │ + subs r2, r3, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #776 @ (adr r0, 38c568 ) │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 38c5cc ) │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r2, {r2, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #960] @ (38c630 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #816 @ (adr r0, 38c5a8 ) │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 38c2b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -390120,25 +390126,25 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #36] @ (38c2b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 38c1c0 │ │ │ │ nop │ │ │ │ - adds r2, r0, #1 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #64 @ (adr r0, 38c2f8 ) │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #168 @ (adr r0, 38c364 ) │ │ │ │ + ldr r6, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (38c344 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -390151,15 +390157,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cbz r4, 38c31e │ │ │ │ cmp r4, #1 │ │ │ │ bne.n 38c30e │ │ │ │ ldrb r1, [r6, #0] │ │ │ │ bl 38c1c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -390180,34 +390186,34 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 38c318 │ │ │ │ ldr r0, [pc, #44] @ (38c358 ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38c318 │ │ │ │ ldr r0, [pc, #36] @ (38c35c ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38c318 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + subs r2, r4, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #104 @ (adr r0, 38c3c4 ) │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #144 @ (adr r0, 38c3f0 ) │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #172] @ (38c420 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -390218,24 +390224,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 38c40a │ │ │ │ ldr.w fp, [pc, #120] @ 38c42c │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #120] @ (38c430 ) │ │ │ │ add.w r7, r9, #152 @ 0x98 │ │ │ │ add.w r6, r9, #160 @ 0xa0 │ │ │ │ @@ -390252,15 +390258,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ bl 38314c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r6, #4]! │ │ │ │ blx 28ba8c │ │ │ │ ldrb.w r3, [sl, #124] @ 0x7c │ │ │ │ @@ -390271,56 +390277,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r2, r5 │ │ │ │ + adds r2, r7, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r5} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r4, #31 │ │ │ │ + asrs r4, r1, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0038c438 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (38c4bc ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #112] @ (38c4c0 ) │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r1, [pc, #108] @ (38c4c4 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ add r1, pc │ │ │ │ add.w ip, r5, #96 @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r7, #124] @ 0x7c │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 38c4a8 │ │ │ │ add.w r0, r0, r6, lsl #2 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390333,21 +390339,21 @@ │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ movs r2, #171 @ 0xab │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ movs r0, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ - ldr r6, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c566 │ │ │ │ movs r3, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r3 │ │ │ │ @@ -390410,15 +390416,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (38c5c8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (38c5cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (38c5d0 ) │ │ │ │ ldr r2, [pc, #52] @ (38c5d4 ) │ │ │ │ ldr r3, [pc, #52] @ (38c5d8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -390428,29 +390434,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, r5, r7 │ │ │ │ + adds r2, r2, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + strh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38c5e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 38c624 │ │ │ │ @@ -390459,43 +390465,43 @@ │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #40] @ (38c62c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ - adds r6, r6, r5 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #72] @ 38c690 │ │ │ │ ldr r2, [pc, #72] @ (38c694 ) │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #72] @ (38c698 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ cmp r0, #1 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ strb.w r0, [r4, #152] @ 0x98 │ │ │ │ blx 28b91c │ │ │ │ @@ -390504,19 +390510,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r0, r5, r4 │ │ │ │ + asrs r0, r2, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (38c704 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -390528,21 +390534,21 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (38c70c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 38c6f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ @@ -390550,19 +390556,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r6, r0, r3 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c710 : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r3, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -390572,15 +390578,15 @@ │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 8a87c0 │ │ │ │ + bl 8a8630 │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vmov d8, r0, r1 │ │ │ │ vmov.f64 d0, #36 @ 0x41200000 10.0 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ blx 28beb0 │ │ │ │ vmul.f64 d0, d8, d0 │ │ │ │ vpop {d8} │ │ │ │ @@ -390609,15 +390615,15 @@ │ │ │ │ add.w ip, sp, #16 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 28beb0 │ │ │ │ vcvt.f64.s32 d7, s16 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ vdiv.f64 d8, d7, d0 │ │ │ │ - bl 8a87c0 │ │ │ │ + bl 8a8630 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vsub.f64 d8, d8, d7 │ │ │ │ vldr s15, [sp, #16] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ @@ -390686,22 +390692,22 @@ │ │ │ │ strb.w r2, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 38c85e │ │ │ │ mov ip, lr │ │ │ │ b.n 38c83c │ │ │ │ ldr r0, [pc, #20] @ (38c884 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w ip, [r4, #172] @ 0xac │ │ │ │ b.n 38c83c │ │ │ │ stmia r4!, {r1, r4} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c888 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -390936,24 +390942,24 @@ │ │ │ │ ldr r2, [pc, #80] @ (38cb24 ) │ │ │ │ ldr r1, [pc, #84] @ (38cb28 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (38cb2c ) │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ ldrb.w r3, [r4, #153] @ 0x99 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #44] @ (38cb30 ) │ │ │ │ movs r2, #105 @ 0x69 │ │ │ │ ldr r4, [pc, #44] @ (38cb34 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #44] @ (38cb38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -390961,27 +390967,27 @@ │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ stmia r1!, {r4, r6, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r4!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r2, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #2856] @ 38d674 │ │ │ │ sub sp, #32 │ │ │ │ @@ -390997,22 +391003,22 @@ │ │ │ │ add.w r4, r5, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ ldr.w r6, [pc, #2792] @ 38d688 │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38ce0e │ │ │ │ ldrb.w ip, [r4, #154] @ 0x9a │ │ │ │ cmp.w ip, #255 @ 0xff │ │ │ │ @@ -391341,15 +391347,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38ce60 │ │ │ │ ldr.w r3, [pc, #2080] @ 38d694 │ │ │ │ ldr.w r0, [pc, #2080] @ 38d698 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #88 @ 0x58 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 38cddc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ @@ -391598,15 +391604,15 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 38ce84 │ │ │ │ ldr.w r1, [pc, #1360] @ 38d69c │ │ │ │ ldr.w r0, [pc, #1360] @ 38d6a0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38ce84 │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ movs r0, #0 │ │ │ │ mla r3, r1, r3, r2 │ │ │ │ add r1, sp, #20 │ │ │ │ movs r2, #1 │ │ │ │ @@ -392067,33 +392073,33 @@ │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ bl 38c810 │ │ │ │ b.n 38ce84 │ │ │ │ stmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r7, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ bkpt 0x0052 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + lsrs r0, r5, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r5, #24 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -393061,21 +393067,21 @@ │ │ │ │ bl 38c810 │ │ │ │ b.w 38ce84 │ │ │ │ ldr r0, [pc, #28] @ (38e1f0 ) │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.w 38ce2a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e1f4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393118,24 +393124,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #28] @ (38e27c ) │ │ │ │ ldr r0, [pc, #28] @ (38e280 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r1, [r4, #164] @ 0xa4 │ │ │ │ subs r3, #1 │ │ │ │ b.n 38e236 │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6, #-408] @ 0xfffffe68 │ │ │ │ - strh r2, [r4, #20] │ │ │ │ + @ instruction: 0xfb7e0066 │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e284 : │ │ │ │ ldr r1, [pc, #172] @ (38e334 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #2 │ │ │ │ @@ -393193,25 +393199,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e33c ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e340 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e2ac │ │ │ │ nop │ │ │ │ add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 6, r0, sl, cr6 │ │ │ │ - strh r6, [r3, #16] │ │ │ │ + @ instruction: 0xfac20066 │ │ │ │ + strh r6, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e344 : │ │ │ │ ldr r1, [pc, #172] @ (38e3f4 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #3 │ │ │ │ @@ -393269,25 +393275,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e3fc ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e400 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e36c │ │ │ │ nop │ │ │ │ add r0, sp, #968 @ 0x3c8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb9a0066 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + @ instruction: 0xfa020066 │ │ │ │ + ldrb r2, [r7, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e404 : │ │ │ │ ldr r1, [pc, #168] @ (38e4b0 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #5 │ │ │ │ @@ -393343,25 +393349,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e4b8 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e4bc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e42c │ │ │ │ nop │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfade0066 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + vst4.16 {d16-d19}, [r6 :128], r6 │ │ │ │ + ldrb r6, [r6, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e4c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -393414,24 +393420,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e568 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e56c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e4e8 │ │ │ │ add r7, pc, #408 @ (adr r7, 38e6fc ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa2c0066 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + ldrb.w r0, [r4, #102] @ 0x66 │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e570 : │ │ │ │ push {r4, lr} │ │ │ │ ldrb.w lr, [r0, #152] @ 0x98 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 38e7b0 │ │ │ │ @@ -393634,22 +393640,22 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r6, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38ea1c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38eae0 │ │ │ │ strd r5, r7, [r4, #164] @ 0xa4 │ │ │ │ @@ -393965,20 +393971,20 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38ead0 │ │ │ │ ldr.w r3, [pc, #2248] @ 38f3ec │ │ │ │ ldr.w r0, [pc, #2248] @ 38f3f0 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #192 @ 0xc0 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38ead0 │ │ │ │ ldr.w r0, [pc, #2232] @ 38f3f4 │ │ │ │ add.w r1, r6, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38ea2c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mov r0, r4 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ bl 38e284 │ │ │ │ strb r0, [r6, #11] │ │ │ │ @@ -394680,29 +394686,29 @@ │ │ │ │ bl 38e344 │ │ │ │ strh.w r0, [r6, #100] @ 0x64 │ │ │ │ b.w 38ead0 │ │ │ │ add r4, pc, #384 @ (adr r4, 38f550 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ add r4, pc, #336 @ (adr r4, 38f524 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ - @ instruction: 0xf7880066 │ │ │ │ + @ instruction: 0xf5f00066 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r2, pc, #288 @ (adr r2, 38f508 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, lr, #15073280 @ 0xe60000 │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + @ instruction: 0xf2b60066 │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, #0] │ │ │ │ + strb r0, [r6, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ lsls r2, r3, #23 │ │ │ │ bpl.w 38ea4c │ │ │ │ @@ -394711,30 +394717,30 @@ │ │ │ │ strh.w r0, [r6, #102] @ 0x66 │ │ │ │ b.w 38ead0 │ │ │ │ ldr r1, [pc, #56] @ (38f454 ) │ │ │ │ ldr r0, [pc, #56] @ (38f458 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [r4, #152] @ 0x98 │ │ │ │ b.w 38ea7c │ │ │ │ movs r1, #0 │ │ │ │ strh.w r1, [r3, #178] @ 0xb2 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #180] @ 0xb4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #200] @ 0xc8 │ │ │ │ b.w 38ead0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adcs.w r0, sl, r6, asr #1 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strd r0, r0, [r2, #408] @ 0x198 │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038f45c : │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w r3, [r0, #153] @ 0x99 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394796,29 +394802,29 @@ │ │ │ │ b.n 38f4a8 │ │ │ │ ldr r3, [pc, #28] @ (38f514 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (38f518 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38f4f0 │ │ │ │ nop │ │ │ │ str r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, ip, r6, asr #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strd r0, r0, [r4], #408 @ 0x198 │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38f528 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ ands.w r1, r3, #1024 @ 0x400 │ │ │ │ itt ne │ │ │ │ ldrbne.w r1, [r0, #932] @ 0x3a4 │ │ │ │ ubfxne r1, r1, #3, #1 │ │ │ │ @@ -394830,33 +394836,33 @@ │ │ │ │ lsls r3, r3, #23 │ │ │ │ it mi │ │ │ │ ldrbmi.w r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ itt mi │ │ │ │ ubfxmi r3, r3, #1, #1 │ │ │ │ orrmi r1, r3 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 38f5bc │ │ │ │ ldr r2, [pc, #68] @ (38f5c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (38f5c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (38f5c8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (38f5cc ) │ │ │ │ ldr r2, [pc, #52] @ (38f5d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -394866,18 +394872,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeae20066 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + strd r0, r0, [sl, #-408] @ 0x198 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 38f23c │ │ │ │ + b.n 38ef0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -394891,15 +394897,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #80] @ (38f640 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #44] @ 38f630 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strd r3, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r3, r2, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ vstr d7, [r0, #944] @ 0x3b0 │ │ │ │ @@ -394913,18 +394919,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, r6 │ │ │ │ - orns r0, r2, r6, asr #1 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + @ instruction: 0xe8da0066 │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #136] @ (38f6e0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -394934,15 +394940,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 38314c │ │ │ │ vldr d7, [pc, #88] @ 38f6d8 │ │ │ │ ldr r2, [pc, #104] @ (38f6ec ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -394960,41 +394966,41 @@ │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 33965c │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3395ac │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - and.w r0, r0, r6, asr #1 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strd r0, r0, [r8], #-408 @ 0x198 │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - mov r0, fp │ │ │ │ + add r8, r8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r4, r7 │ │ │ │ + add ip, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ (38f8e4 ) │ │ │ │ @@ -395142,15 +395148,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #80] @ (38f8ec ) │ │ │ │ ldr r0, [pc, #84] @ (38f8f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38f722 │ │ │ │ ldr.w r0, [r1, #920] @ 0x398 │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 383754 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r1, #936] @ 0x3a8 │ │ │ │ @@ -395168,17 +395174,17 @@ │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str.w r2, [r1, #932] @ 0x3a4 │ │ │ │ b.n 38f81a │ │ │ │ str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38f878 │ │ │ │ + b.n 38f548 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strh r2, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #552] @ (38fb30 ) │ │ │ │ @@ -395348,15 +395354,15 @@ │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #100] @ (38fb3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ and.w r2, ip, #1 │ │ │ │ ldrb.w r1, [r3, #940] @ 0x3ac │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 38359c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -395376,17 +395382,17 @@ │ │ │ │ orr.w r1, r1, #256 @ 0x100 │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ b.n 38fa14 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38f64c │ │ │ │ + b.n 39031c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + str r6, [r1, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -395434,26 +395440,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (38fbe8 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38fb90 │ │ │ │ nop │ │ │ │ str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38fc4c │ │ │ │ mov r4, r1 │ │ │ │ @@ -395481,25 +395487,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38fc0e │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (38fc5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38fc0e │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #960] @ (390018 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -395533,15 +395539,15 @@ │ │ │ │ cbz r2, 38fcc0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 38fd1c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #188] @ (38fd8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fd66 │ │ │ │ ldr r3, [pc, #180] @ (38fd90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -395549,15 +395555,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38fd66 │ │ │ │ ldr r0, [pc, #176] @ (38fd94 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fd72 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 38fd72 │ │ │ │ @@ -395570,19 +395576,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 38fd1c │ │ │ │ ldr r0, [pc, #136] @ (38fd9c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #92] @ (38fd88 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fcc0 │ │ │ │ ldr r3, [pc, #84] @ (38fd8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -395602,45 +395608,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38fcc0 │ │ │ │ ldr r0, [pc, #72] @ (38fda4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38fcc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38fd46 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 38fd46 │ │ │ │ b.n 38fd00 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38fd46 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldrh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r4, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -395693,19 +395699,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28b5cc │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, #32] │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 390038 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395836,15 +395842,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (39005c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38ff04 │ │ │ │ ldr r3, [pc, #136] @ (390060 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38feb2 │ │ │ │ ldr r3, [pc, #116] @ (390058 ) │ │ │ │ @@ -395853,15 +395859,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38feb2 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (390064 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 38feb2 │ │ │ │ ldr r3, [pc, #96] @ (390068 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38ff56 │ │ │ │ @@ -395873,44 +395879,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (39006c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 38ff56 │ │ │ │ nop │ │ │ │ ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3904a8 │ │ │ │ + b.n 390178 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + str r6, [r6, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -395943,20 +395949,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (3900dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrh r0, [r1, #28] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 390160 │ │ │ │ @@ -395995,28 +396001,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (390174 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 390112 │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #24] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396163,15 +396169,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3903d6 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 390370 │ │ │ │ - bl 7829c8 │ │ │ │ + bl 782838 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 390388 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -396229,25 +396235,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 390300 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (390420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 390300 │ │ │ │ ldrh r4, [r1, #10] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #688] @ (3906cc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (3905fc ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -396314,17 +396320,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (390600 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3905d0 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 526b4c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396338,24 +396344,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 783210 │ │ │ │ + bl 783080 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 39057c │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 3905a8 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 783278 │ │ │ │ + bl 7830e8 │ │ │ │ b.n 390452 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -396399,27 +396405,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3904fc │ │ │ │ ldr r0, [pc, #36] @ (39060c ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3904fc │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #64] @ 0x40 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (3906dc ) │ │ │ │ @@ -396603,29 +396609,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 39074a │ │ │ │ ldr r0, [pc, #172] @ (3908e0 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (3908e4 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 390846 │ │ │ │ ldr r2, [pc, #116] @ (3908e8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 390720 │ │ │ │ ldr r2, [pc, #108] @ (3908ec ) │ │ │ │ @@ -396638,15 +396644,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 390720 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (3908f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 390720 │ │ │ │ ldr r3, [pc, #64] @ (3908e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39074a │ │ │ │ ldr r3, [pc, #68] @ (3908f8 ) │ │ │ │ @@ -396659,34 +396665,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39074a │ │ │ │ ldr r0, [pc, #48] @ (3908fc ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39074a │ │ │ │ nop │ │ │ │ strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r0, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r7, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r7, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r4, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (390c4c ) │ │ │ │ @@ -396715,15 +396721,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #768] @ (390c64 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -396911,15 +396917,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 390a28 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (390c74 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 390a2c │ │ │ │ ldr r3, [pc, #256] @ (390c78 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -396931,15 +396937,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 390b96 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 390980 │ │ │ │ b.n 390bb6 │ │ │ │ ldr r0, [pc, #228] @ (390c7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 390980 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -396971,15 +396977,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (390c88 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 390a2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 390bca │ │ │ │ ldr r3, [pc, #120] @ (390c8c ) │ │ │ │ @@ -396994,60 +397000,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 390bca │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (390c90 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 390bca │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (390c94 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 390bca │ │ │ │ nop │ │ │ │ strh r4, [r4, #24] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #24] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 390d60 │ │ │ │ + bpl.n 390c30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #14] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #8] │ │ │ │ + ldrsh r4, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r7] │ │ │ │ + ldrsh r0, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #288] @ (390db0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -397090,15 +397096,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390ce6 │ │ │ │ ldr r0, [pc, #68] @ (390d54 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 390ce6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 390ce6 │ │ │ │ ldr r3, [pc, #48] @ (390d58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -397108,29 +397114,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (390d50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 390ce6 │ │ │ │ ldr r0, [pc, #32] @ (390d5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 390ce6 │ │ │ │ ldrb r4, [r0, #30] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #896] @ (3910dc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r5] │ │ │ │ + ldrb r4, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -397288,15 +397294,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (391010 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 390e9a │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3900e0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -397358,57 +397364,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 390e9a │ │ │ │ ldr r1, [pc, #92] @ (391044 ) │ │ │ │ add r1, pc │ │ │ │ b.n 390f3a │ │ │ │ ldrb r0, [r7, #26] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 39103c │ │ │ │ + bvc.n 390f0c │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r7 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 390f28 │ │ │ │ + bvs.n 390ff8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldrb r2, [r6, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev r4, r3 │ │ │ │ + @ instruction: 0xb884 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev r4, r1 │ │ │ │ + @ instruction: 0xb874 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r4, r6] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 391064 │ │ │ │ + @ instruction: 0xb83c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 391010 │ │ │ │ + bvs.n 3910e0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 391004 │ │ │ │ + bvs.n 3910d4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r7, r5] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + ldrb r0, [r5, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -397494,25 +397500,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3910da │ │ │ │ ldr r0, [pc, #32] @ (391160 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3910da │ │ │ │ ldrb r0, [r7, #14] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r1] │ │ │ │ + ldrh r0, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (391228 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -397564,39 +397570,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 391180 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (391238 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 391180 │ │ │ │ ldr r2, [pc, #52] @ (39123c ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (391240 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88bad4 │ │ │ │ + b.w 88b944 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #11] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -397772,15 +397778,15 @@ │ │ │ │ bpl.n 39139e │ │ │ │ ldr.w r1, [pc, #1908] @ 391ba8 │ │ │ │ ldr.w r0, [pc, #1908] @ 391bac │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39139e │ │ │ │ ldr.w r3, [pc, #1876] @ 391ba0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3912e2 │ │ │ │ ldr.w r3, [pc, #1876] @ 391bb0 │ │ │ │ @@ -397793,15 +397799,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3912e2 │ │ │ │ ldr.w r0, [pc, #1848] @ 391bb4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3912e2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 3900e0 │ │ │ │ ldr.w r3, [pc, #1800] @ 391ba0 │ │ │ │ @@ -397822,15 +397828,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 391bbc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39139e │ │ │ │ ldr.w r3, [pc, #1732] @ 391ba0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3912e2 │ │ │ │ ldr.w r3, [pc, #1748] @ 391bc0 │ │ │ │ @@ -397843,15 +397849,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3912e2 │ │ │ │ ldr.w r0, [pc, #1720] @ 391bc4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3912e2 │ │ │ │ ldr.w r3, [pc, #1668] @ 391ba0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3912e2 │ │ │ │ ldr.w r3, [pc, #1692] @ 391bc8 │ │ │ │ @@ -397864,15 +397870,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3912e2 │ │ │ │ ldr.w r0, [pc, #1664] @ 391bcc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3912e2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391754 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 39139e │ │ │ │ @@ -397898,15 +397904,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3912e2 │ │ │ │ ldr.w r0, [pc, #1568] @ 391bd4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3912e2 │ │ │ │ ldr.w r3, [pc, #1556] @ 391bd8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 391726 │ │ │ │ @@ -397926,15 +397932,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 39139e │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 391be0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39139e │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 391406 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -397994,15 +398000,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39139e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39139e │ │ │ │ ldr.w r2, [pc, #1264] @ 391bec │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -398206,15 +398212,15 @@ │ │ │ │ b.n 39139e │ │ │ │ ldr r0, [pc, #684] @ (391bf8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 391878 │ │ │ │ b.n 39188a │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -398225,15 +398231,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (391bfc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 391942 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -398259,15 +398265,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (391c04 ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 391942 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -398287,15 +398293,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3918be │ │ │ │ ldr r0, [pc, #480] @ (391c0c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3918be │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3918be │ │ │ │ ldr r3, [pc, #456] @ (391c10 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -398320,23 +398326,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 391738 │ │ │ │ ldr r0, [pc, #400] @ (391c14 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 391738 │ │ │ │ ldr r0, [pc, #388] @ (391c18 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -398421,100 +398427,100 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldrb r6, [r4, #6] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #144] @ (391c44 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r0] │ │ │ │ + ldr r2, [r2, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r5] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r2] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldrsb r0, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r3] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r2] │ │ │ │ + strh r6, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (391c8c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3918b4 │ │ │ │ ldr r0, [pc, #80] @ (391c90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3918aa │ │ │ │ ldr r0, [pc, #68] @ (391c94 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 391894 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3917dc │ │ │ │ ldr r2, [pc, #48] @ (391c98 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -398522,29 +398528,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 3917dc │ │ │ │ ldr r0, [pc, #36] @ (391c9c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 3917dc │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - strb r4, [r7, r4] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strh r0, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strh r4, [r0, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r3] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391e50 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -398682,39 +398688,39 @@ │ │ │ │ b.n 391df6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 391244 │ │ │ │ b.n 391ddc │ │ │ │ ldr r0, [pc, #40] @ (391e68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 391df6 │ │ │ │ ldr r0, [pc, #36] @ (391e6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ b.n 391df6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strb r6, [r3, r7] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 391244 │ │ │ │ nop │ │ │ │ @@ -398816,15 +398822,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 391f16 │ │ │ │ ldr r0, [pc, #492] @ (392194 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 391f16 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 391f74 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -398867,15 +398873,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 391f90 │ │ │ │ ldr r0, [pc, #388] @ (3921a0 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 391f90 │ │ │ │ b.n 391f16 │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -398937,15 +398943,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 392028 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 391f14 │ │ │ │ ldr r0, [pc, #192] @ (3921a8 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -398958,26 +398964,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 391ff0 │ │ │ │ ldr r0, [pc, #172] @ (3921ac ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 392092 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 391f90 │ │ │ │ ldr r0, [pc, #144] @ (3921b0 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 392028 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 392004 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 391f14 │ │ │ │ @@ -398993,15 +398999,15 @@ │ │ │ │ beq.w 391ff0 │ │ │ │ ldr r0, [pc, #96] @ (3921b8 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 391f74 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 391f7c │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r4, #3 │ │ │ │ @@ -399013,33 +399019,33 @@ │ │ │ │ lsls r2, r2, #3 │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + strb r2, [r2, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strh r2, [r4, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r4, r6] │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -399112,15 +399118,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 392218 │ │ │ │ ldr r3, [pc, #44] @ (3922c4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (3922c8 ) │ │ │ │ ldr r1, [pc, #44] @ (3922cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -399134,21 +399140,21 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r6] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0016 │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + str r0, [r3, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, sp │ │ │ │ + mvns r6, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -399219,17 +399225,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #16] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + str r6, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + str r4, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00392394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -399268,15 +399274,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 3923f2 │ │ │ │ ldr r0, [pc, #152] @ (3924a4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 730cec │ │ │ │ + bl 730b5c │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 392482 │ │ │ │ ldr.w r9, [pc, #140] @ 3924a8 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -399321,19 +399327,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ bgt.n 3923ea │ │ │ │ vaddl.u q11, d15, d24 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + hlt 0x0004 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - muls r2, r7 │ │ │ │ + rors r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r5, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003924b8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -399347,15 +399353,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 397cf0 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 397cf0 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 73318c │ │ │ │ + bl 732ffc │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 3924d2 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ @@ -399410,26 +399416,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 392526 │ │ │ │ ldr r0, [pc, #28] @ (3925ac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 392526 │ │ │ │ nop │ │ │ │ str r6, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + ldr r7, [pc, #296] @ (3926d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 392a60 │ │ │ │ mov r6, r3 │ │ │ │ @@ -399485,15 +399491,15 @@ │ │ │ │ bpl.n 39262a │ │ │ │ ldr.w r0, [pc, #1056] @ 392a6c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r2, [pc, #1040] @ 392a70 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399512,15 +399518,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39262a │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 392612 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -399608,15 +399614,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3925e6 │ │ │ │ ldr r0, [pc, #768] @ (392a8c ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3925e6 │ │ │ │ mov r0, r8 │ │ │ │ bl 392508 │ │ │ │ b.n 39276a │ │ │ │ ldr r3, [pc, #744] @ (392a90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -399745,15 +399751,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #332] @ (392a68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (392a98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399764,22 +399770,22 @@ │ │ │ │ bpl.n 3928f6 │ │ │ │ ldr r0, [pc, #360] @ (392a9c ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3928f6 │ │ │ │ ldr r0, [pc, #344] @ (392aa0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 392622 │ │ │ │ ldr r3, [pc, #332] @ (392aa4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39262a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -399789,29 +399795,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (392aa8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39262a │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 3928a8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 3902d0 │ │ │ │ b.n 3928a8 │ │ │ │ ldr r0, [pc, #276] @ (392aac ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 3929fa │ │ │ │ add r3, pc, #8 @ (adr r3, 3929b8 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -399849,15 +399855,15 @@ │ │ │ │ bpl.n 392a2e │ │ │ │ ldr r0, [pc, #148] @ (392ab4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39262a │ │ │ │ ldr r3, [pc, #128] @ (392ab8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399868,63 +399874,63 @@ │ │ │ │ bpl.w 39262a │ │ │ │ ldr r0, [pc, #108] @ (392abc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39266c │ │ │ │ str r0, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r2] │ │ │ │ + ldr r6, [pc, #928] @ (392e10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r6, r7] │ │ │ │ lsls r2, r2, #3 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + ldr r7, [pc, #496] @ (392c6c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r0, r6] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r7, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #160] @ (392b28 ) │ │ │ │ + ldr r5, [pc, #576] @ (392cc8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #24] @ (392aa8 ) │ │ │ │ + ldr r5, [pc, #440] @ (392c48 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [pc, #368] @ (392c04 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #496] @ (392c88 ) │ │ │ │ + ldr r5, [pc, #912] @ (392e28 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #976] @ (392e70 ) │ │ │ │ + ldr r5, [pc, #368] @ (392c10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #568] @ (392cdc ) │ │ │ │ + ldr r5, [pc, #984] @ (392e7c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #776] @ (392db4 ) │ │ │ │ + ldr r6, [pc, #168] @ (392b54 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #296] @ (392bd8 ) │ │ │ │ + ldr r4, [pc, #712] @ (392d78 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r6, [r0, r1] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r4, [pc, #864] @ (392e18 ) │ │ │ │ + ldr r3, [pc, #256] @ (392bb8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #0] @ (392ac0 ) │ │ │ │ + ldr r3, [pc, #416] @ (392c60 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -399979,15 +399985,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (392b5c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrh r6, [r5, r5] │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399998,27 +400004,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (392c70 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #224] @ (392c74 ) │ │ │ │ ldr r1, [pc, #228] @ (392c78 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 392394 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -400079,27 +400085,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (392c80 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r7, lr} │ │ │ │ + cbz r0, 392ce6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r3, r5] │ │ │ │ + ldr r7, [pc, #776] @ (392f78 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, r5] │ │ │ │ + ldr r7, [pc, #864] @ (392fd4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r0, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + ldr r7, [pc, #56] @ (392cb8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r3, #140 @ 0x8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (392d18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -400108,27 +400114,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (392d20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #116] @ (392d24 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (392d28 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (392d2c ) │ │ │ │ ldr r0, [pc, #92] @ (392d30 ) │ │ │ │ ldr r3, [pc, #96] @ (392d34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -400139,35 +400145,35 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r2, r5, r6} │ │ │ │ + uxtb r4, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r7, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r6, pc, #712 @ (adr r6, 392ff4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ ldr r6, [r3, r7] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -400209,25 +400215,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (392dc4 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (392dc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 392508 │ │ │ │ nop │ │ │ │ - cbz r6, 392e1a │ │ │ │ + cbz r6, 392df4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r7, [pc, #224] @ (392ea8 ) │ │ │ │ + ldr r5, [pc, #640] @ (393048 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #312] @ (392f04 ) │ │ │ │ + ldr r5, [pc, #728] @ (3930a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 392e0c │ │ │ │ @@ -400235,27 +400241,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (392e14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43f814 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3924b8 │ │ │ │ - cbz r2, 392e56 │ │ │ │ + cbz r2, 392e30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #976] @ (3931e4 ) │ │ │ │ + ldr r5, [pc, #368] @ (392f84 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #48] @ (392e48 ) │ │ │ │ + ldr r5, [pc, #464] @ (392fe8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (392e90 ) │ │ │ │ @@ -400263,64 +400269,64 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (392e98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (392e9c ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (392ea0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 730bac │ │ │ │ + bl 730a1c │ │ │ │ ldr r2, [pc, #68] @ (392ea4 ) │ │ │ │ ldr r1, [pc, #72] @ (392ea8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 392310 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - uxtb r0, r2 │ │ │ │ + cbz r0, 392ea2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #680] @ (393140 ) │ │ │ │ + ldr r5, [pc, #72] @ (392ee0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #776] @ (3931a4 ) │ │ │ │ + ldr r5, [pc, #168] @ (392f44 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #776] @ (3931a8 ) │ │ │ │ + ldr r5, [pc, #168] @ (392f48 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - str r2, [r2, #8] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #360 @ 0x168 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (392eb8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ ldr r0, [r2, r2] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400329,47 +400335,47 @@ │ │ │ │ ldr r2, [pc, #88] @ (392f28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (392f2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #76] @ (392f30 ) │ │ │ │ ldr.w ip, [pc, #80] @ 392f34 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (392f38 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #60] @ (392f3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - sxtb r4, r7 │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r6, [r3, #0] │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r2, r1] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #22] │ │ │ │ lsls r0, r4, #3 │ │ │ │ @@ -400386,59 +400392,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (392fc4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #88] @ (392fc8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (392fcc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #72] @ (392fd0 ) │ │ │ │ ldr r1, [pc, #76] @ (392fd4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ bl 392310 │ │ │ │ add.w r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 33965c │ │ │ │ addw r1, r5, #1124 @ 0x464 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3395ac │ │ │ │ - cbz r0, 392ffe │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [pc, #824] @ (3932fc ) │ │ │ │ + ldr r4, [pc, #216] @ (39309c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #936] @ (393370 ) │ │ │ │ + ldr r4, [pc, #328] @ (393110 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r4, #15 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r5, r5] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #608 @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 393014 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400446,25 +400452,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #40] @ (39301c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 392508 │ │ │ │ nop │ │ │ │ - cbz r6, 39302e │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [pc, #208] @ (3930ec ) │ │ │ │ + ldr r3, [pc, #624] @ (39328c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #328] @ (393168 ) │ │ │ │ + ldr r3, [pc, #744] @ (393308 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #56] @ 393068 │ │ │ │ sub sp, #20 │ │ │ │ @@ -400474,38 +400480,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #44] @ (393074 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #40] @ (393078 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 392394 │ │ │ │ - cbz r6, 393070 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #944] @ (393420 ) │ │ │ │ + ldr r3, [pc, #336] @ (3931c0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #32] @ (393094 ) │ │ │ │ + ldr r3, [pc, #448] @ (393234 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r5, r7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (393084 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrsb r6, [r6, r4] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400513,32 +400519,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (3930d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3930d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #36] @ (3930d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + add r7, sp, #296 @ 0x128 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrb r0, [r7, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r1, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r2, [r0, r4] │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -400552,15 +400558,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ lsrs r3, r7, #2 │ │ │ │ orr.w r3, r3, r5, lsl #30 │ │ │ │ ldr r4, [pc, #144] @ (3931a4 ) │ │ │ │ add.w r2, r3, #326 @ 0x146 │ │ │ │ mov.w ip, r5, lsr #2 │ │ │ │ add r4, pc │ │ │ │ ldr.w r6, [r6, r2, lsl #2] │ │ │ │ @@ -400607,31 +400613,31 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 393142 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #968 @ 0x3c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #312] @ (3932d8 ) │ │ │ │ + ldr r2, [pc, #728] @ (393478 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #176] @ (393254 ) │ │ │ │ + ldr r2, [pc, #592] @ (3933f4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r4, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #888] @ (393530 ) │ │ │ │ + ldr r2, [pc, #280] @ (3932d0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (39323c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -400642,24 +400648,24 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (393244 ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r2 │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #96] @ (393248 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #80] @ (39324c ) │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #1136 @ 0x470 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ @@ -400678,21 +400684,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #328] @ (39338c ) │ │ │ │ + ldr r1, [pc, #744] @ (39352c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #432] @ (3933f8 ) │ │ │ │ + ldr r1, [pc, #848] @ (393598 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #800] @ (39356c ) │ │ │ │ + ldr r2, [pc, #192] @ (39330c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r6, r6] │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -400707,15 +400713,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r4, [pc, #124] @ (3932f0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #108] @ (3932f4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3932b2 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r8, lsl #30 │ │ │ │ @@ -400744,35 +400750,35 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39328e │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #840] @ (393634 ) │ │ │ │ + ldr r1, [pc, #232] @ (3933d4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #728] @ (3935c8 ) │ │ │ │ + ldr r1, [pc, #120] @ (393368 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r6, r6] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #976] @ (3936d4 ) │ │ │ │ + ldr r1, [pc, #368] @ (393474 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39330c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ strb r2, [r2, r5] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400780,33 +400786,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (393360 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (393364 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 393348 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 5421dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #952 @ 0x3b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #928] @ (393704 ) │ │ │ │ + ldr r1, [pc, #320] @ (3934a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #1016] @ (393760 ) │ │ │ │ + ldr r1, [pc, #408] @ (393500 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 3933ec │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -400854,15 +400860,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r7, r2] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #560] @ (393628 ) │ │ │ │ + ldr r0, [pc, #976] @ (3937c8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r7, r1] │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400872,15 +400878,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (393454 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #44] @ (393458 ) │ │ │ │ ldr r3, [pc, #44] @ (39345c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -400888,19 +400894,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldr r6, [r7, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r5, #2] │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00393460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400910,29 +400916,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (3934a4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72cc74 │ │ │ │ + bl 72cae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #720] @ (393778 ) │ │ │ │ + ldr r0, [pc, #112] @ (393518 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003934a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -400943,56 +400949,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 393512 │ │ │ │ ldr r0, [pc, #84] @ (39351c ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #76] @ (393520 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ mov r0, r6 │ │ │ │ - bl 781cb0 │ │ │ │ + bl 781b20 │ │ │ │ ldr r3, [pc, #64] @ (393524 ) │ │ │ │ ldr r1, [pc, #64] @ (393528 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 3386e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72f4cc │ │ │ │ + bl 72f33c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (39352c ) │ │ │ │ add r0, pc │ │ │ │ b.n 3934ca │ │ │ │ ldrsb r6, [r7, r5] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r1, [pc, #464] @ (3936f0 ) │ │ │ │ + blxns fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (3935d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #192] @ (3935f0 ) │ │ │ │ + blx r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393530 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 393560 │ │ │ │ @@ -401027,15 +401033,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (393590 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ strh r2, [r0, r4] │ │ │ │ lsls r2, r2, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 399b90 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -401047,25 +401053,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (393604 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #68] @ (393608 ) │ │ │ │ ldr r1, [pc, #68] @ (39360c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #52] @ (393610 ) │ │ │ │ ldr r2, [pc, #56] @ (393614 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (393618 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (39361c ) │ │ │ │ @@ -401073,29 +401079,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + b.w 72e3c4 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #24 @ (adr r6, 393620 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 3937c0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #520] @ (393814 ) │ │ │ │ + mov sl, sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #624] @ (393880 ) │ │ │ │ + bxns r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - subs r2, #26 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #568] @ (393854 ) │ │ │ │ + mov lr, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r4, #3 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -401219,22 +401225,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b208 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 782728 │ │ │ │ + b.w 782598 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -401248,15 +401254,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 782a0c │ │ │ │ + bl 78287c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -401295,25 +401301,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 39385c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 39385c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 889834 │ │ │ │ + bl 8896a4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 28ba88 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 393848 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 895b94 │ │ │ │ + bl 895a04 │ │ │ │ b.n 3937fa │ │ │ │ ldr r3, [pc, #36] @ (393870 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (393874 ) │ │ │ │ ldr r0, [pc, #36] @ (393878 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -401324,25 +401330,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (393880 ) │ │ │ │ ldr r0, [pc, #32] @ (393884 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r7, pc, #1016 @ (adr r7, 393c6c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bx r7 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r8 │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r7, pc, #944 @ (adr r7, 393c30 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bx ip │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx lr │ │ │ │ + cmp lr, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393888 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401390,15 +401396,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3938ce │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (39394c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3938ce │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 3938b6 │ │ │ │ mov r2, lr │ │ │ │ b.n 3938bc │ │ │ │ @@ -401407,15 +401413,15 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, lr │ │ │ │ + cmp r4, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 393996 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -401426,15 +401432,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 7833ec │ │ │ │ + bl 78325c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -401467,15 +401473,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88c500 │ │ │ │ + bl 88c370 │ │ │ │ ldr r1, [pc, #76] @ (393a44 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 59b8e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -401494,29 +401500,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3939ca │ │ │ │ ldr r0, [pc, #32] @ (393a50 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3939ca │ │ │ │ nop │ │ │ │ strh r6, [r7, r1] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r7 │ │ │ │ + add r8, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r1, 393a5c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 393a6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -401530,22 +401536,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (393a9c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (393aa0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88bad4 │ │ │ │ + b.w 88b944 │ │ │ │ nop │ │ │ │ - mov r0, r6 │ │ │ │ + add r8, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -401626,17 +401632,17 @@ │ │ │ │ ldr r4, [r0, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #888 @ (adr r6, 393ee4 ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 393c84 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + add r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393b70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401730,15 +401736,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393ba0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (393c90 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 393ba0 │ │ │ │ nop │ │ │ │ str r2, [r6, r2] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ @@ -401752,15 +401758,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r1 │ │ │ │ + cmn r6, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -401793,15 +401799,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 393d34 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -401837,19 +401843,19 @@ │ │ │ │ nop │ │ │ │ ldr r7, [pc, #560] @ (393f9c ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #440] @ (393f2c ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r4, pc, #568 @ (adr r4, 393fb0 ) │ │ │ │ + add r2, pc, #984 @ (adr r2, 394150 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + lsls r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r0, r4 │ │ │ │ + negs r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (393e98 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -401859,15 +401865,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 393e74 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 393db4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7829c8 │ │ │ │ + bl 782838 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 393dc8 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -401939,28 +401945,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393da0 │ │ │ │ ldr r0, [pc, #32] @ (393eac ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 393da0 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #664] @ (394134 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r4, r1 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -402008,17 +402014,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 39404e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 394018 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 394026 │ │ │ │ @@ -402039,49 +402045,49 @@ │ │ │ │ beq.n 393f60 │ │ │ │ vldr d7, [pc, #260] @ 394088 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 394056 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 394056 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (394098 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 782a64 │ │ │ │ + bl 7828d4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (39409c ) │ │ │ │ ldr r3, [pc, #156] @ (394094 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -402091,17 +402097,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c8a4 │ │ │ │ + bl 77c714 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 393ff4 │ │ │ │ ldr r2, [pc, #108] @ (3940a0 ) │ │ │ │ @@ -402115,17 +402121,17 @@ │ │ │ │ bne.n 394080 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 59b8a0 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 393f46 │ │ │ │ b.n 394024 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ movs r1, #5 │ │ │ │ - bl 77c8a8 │ │ │ │ + bl 77c718 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 394026 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -402157,41 +402163,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 782704 │ │ │ │ + bl 782574 │ │ │ │ ldr r0, [pc, #100] @ (394138 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 784574 │ │ │ │ + bl 7843e4 │ │ │ │ ldr r3, [pc, #88] @ (39413c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (394140 ) │ │ │ │ ldr r1, [pc, #92] @ (394144 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #72] @ (394148 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (39414c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88c90c │ │ │ │ + bl 88c77c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 393f04 │ │ │ │ @@ -402201,21 +402207,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0x47e6 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add r1, pc, #0 @ (adr r1, 394140 ) │ │ │ │ + ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #16] @ (394154 ) │ │ │ │ + ldr r4, [pc, #432] @ (3942f4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #816] @ 0x330 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors r4, r5 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bl 1d214e │ │ │ │ │ │ │ │ 00394150 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (39418c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -402246,15 +402252,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -402268,15 +402274,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402294,15 +402300,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ │ │ │ │ 00394234 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -402392,15 +402398,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39426e │ │ │ │ ldr r0, [pc, #60] @ (394358 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 39426e │ │ │ │ blx 28d9e0 │ │ │ │ ldr r1, [pc, #928] @ (3946d4 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402409,20 +402415,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 72234e │ │ │ │ + bl 72234e │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039435c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -402508,15 +402514,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39438c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (394468 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39438c │ │ │ │ ldr r0, [pc, #792] @ (39475c ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402528,15 +402534,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ bl 61445e │ │ │ │ ldrh r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #152 @ 0x98 │ │ │ │ + subs r4, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (394508 ) │ │ │ │ @@ -402549,15 +402555,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -402578,15 +402584,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 3944c8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0x47ba │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -402686,15 +402692,15 @@ │ │ │ │ bpl.n 394544 │ │ │ │ ldr r0, [pc, #96] @ (394658 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 394544 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -402722,15 +402728,15 @@ │ │ │ │ bl 45464a │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ blxns r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039465c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402794,15 +402800,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (394804 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3946b4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 394780 │ │ │ │ cbz r3, 39471e │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -402873,15 +402879,15 @@ │ │ │ │ cbz r3, 3947cc │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 3947d0 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3946ac │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3947c4 │ │ │ │ mov r3, r1 │ │ │ │ b.n 3947d0 │ │ │ │ @@ -402891,15 +402897,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 394768 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - subs r3, #122 @ 0x7a │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -402980,15 +402986,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -403031,15 +403037,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 394960 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -403202,15 +403208,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 394c7c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 394c18 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -403224,35 +403230,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #240] @ (394cbc ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 78297c │ │ │ │ + bl 7827ec │ │ │ │ ldr r2, [pc, #212] @ (394cc0 ) │ │ │ │ ldr r3, [pc, #192] @ (394cb0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -403282,31 +403288,31 @@ │ │ │ │ cbz r3, 394c40 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 394c70 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr r2, [pc, #116] @ (394cc8 ) │ │ │ │ ldr r3, [pc, #92] @ (394cb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 394ca8 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 77c8a8 │ │ │ │ + b.w 77c718 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 394c48 │ │ │ │ ldr r3, [pc, #76] @ (394ccc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 394b58 │ │ │ │ ldr r3, [pc, #68] @ (394cd0 ) │ │ │ │ @@ -403315,15 +403321,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 394b58 │ │ │ │ ldr r0, [pc, #56] @ (394cd4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 394b58 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3 │ │ │ │ @@ -403337,15 +403343,15 @@ │ │ │ │ bl c0cc6 │ │ │ │ subs r7, #232 @ 0xe8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #28 │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00394cd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403478,15 +403484,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 6bae5a │ │ │ │ + bl 6bae5a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -403562,15 +403568,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403795,15 +403801,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 39505c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -404034,15 +404040,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 28c564 │ │ │ │ b.n 395324 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 395376 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -404125,15 +404131,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 7833e4 │ │ │ │ + bl 783254 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -404383,15 +404389,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 395800 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -404766,15 +404772,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 395a08 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 395a08 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 395c18 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 395b1c │ │ │ │ @@ -404814,18 +404820,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 395dae │ │ │ │ b.n 395aa2 │ │ │ │ b.n 395c8a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vqshlu.s32 q12, q10, #31 │ │ │ │ + vsri.64 q12, q6, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 3958f2 │ │ │ │ - vsli.64 d24, d18, #63 @ 0x3f │ │ │ │ + vsri.32 d24, d10, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 395646 │ │ │ │ Address 0x395dda is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00395ddc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -404858,22 +404864,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8a38 │ │ │ │ + bl 8a88a8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404995,15 +405001,15 @@ │ │ │ │ blx 28b74c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 784328 │ │ │ │ + bl 784198 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (396038 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -405017,15 +405023,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 782930 │ │ │ │ + bl 7827a0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 396002 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -405038,15 +405044,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 782748 │ │ │ │ + b.w 7825b8 │ │ │ │ nop │ │ │ │ bhi.n 39605a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -405085,15 +405091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3961f4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 396156 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -405108,23 +405114,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (396230 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -405164,28 +405170,28 @@ │ │ │ │ cbz r3, 39617e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3961e8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr r2, [pc, #172] @ (39623c ) │ │ │ │ ldr r3, [pc, #144] @ (396224 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 39621c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 77c8a8 │ │ │ │ + b.w 77c718 │ │ │ │ ldr r3, [pc, #144] @ (396240 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -405203,15 +405209,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 39621c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 396186 │ │ │ │ ldr r2, [pc, #80] @ (396248 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3960a2 │ │ │ │ ldr r2, [pc, #72] @ (39624c ) │ │ │ │ @@ -405220,15 +405226,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3960a2 │ │ │ │ ldr r0, [pc, #64] @ (396250 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3960a2 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ @@ -405245,15 +405251,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vtbx.8 d18, {d15-d17}, d28 │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r1, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + subs r4, r7, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 39626c │ │ │ │ @@ -405433,15 +405439,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 396466 │ │ │ │ ldr r3, [pc, #132] @ (3964d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 396498 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 782f78 │ │ │ │ + bl 782de8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 3964b6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -405458,30 +405464,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 396430 │ │ │ │ ldr r0, [pc, #84] @ (3964e0 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 396430 │ │ │ │ ldr r3, [pc, #72] @ (3964e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 396454 │ │ │ │ ldr r3, [pc, #56] @ (3964dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396454 │ │ │ │ ldr r0, [pc, #56] @ (3964e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 396454 │ │ │ │ ldr r3, [pc, #52] @ (3964ec ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (3964f0 ) │ │ │ │ ldr r0, [pc, #52] @ (3964f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -405493,25 +405499,25 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #2 │ │ │ │ + adds r6, r5, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + adds r2, r4, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r5, #20] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, r1, r3 │ │ │ │ + adds r2, r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + adds r0, r1, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (396544 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -405597,15 +405603,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 3965dc │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 3965dc │ │ │ │ blt.n 3965fa │ │ │ │ Address 0x396626 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00396628 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -405723,15 +405729,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ bge.n 3967da │ │ │ │ Address 0x39676e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00396770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -405740,25 +405746,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 783210 │ │ │ │ + bl 783080 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 3967c6 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 3967f0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 783278 │ │ │ │ + bl 7830e8 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405777,17 +405783,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (39686c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c8a4 │ │ │ │ + bl 77c714 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 396850 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 396858 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -405806,45 +405812,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 3967a0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 3967a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3966e8 │ │ │ │ b.n 3967a0 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 399400 │ │ │ │ b.n 3967a0 │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bls.n 3968d2 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 3968da │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 3968a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 3968b6 │ │ │ │ @@ -405858,15 +405864,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 396770 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39688e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -405896,26 +405902,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #40] @ (396984 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 782aac │ │ │ │ + bl 78291c │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406040,29 +406046,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7833ec │ │ │ │ + bl 78325c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 396a32 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 396a08 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 396a32 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7833ec │ │ │ │ + bl 78325c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 3968f8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -406141,17 +406147,17 @@ │ │ │ │ cbz r1, 396bd2 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 396770 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 396c5e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -406189,15 +406195,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 396c5e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -406217,21 +406223,21 @@ │ │ │ │ beq.n 396c30 │ │ │ │ blx r3 │ │ │ │ b.n 396c30 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -406369,15 +406375,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 396ff6 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 396f90 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -406480,38 +406486,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 397068 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3966e8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ b.n 396ef8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3966e8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr r2, [pc, #300] @ (3970cc ) │ │ │ │ ldr r3, [pc, #252] @ (3970a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 397068 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 77c8a8 │ │ │ │ + b.w 77c718 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 396ef0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 396dc6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (3970d0 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -406544,15 +406550,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (3970e0 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 396e3c │ │ │ │ ldr r2, [pc, #144] @ (3970d4 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 396e3c │ │ │ │ @@ -406591,15 +406597,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #5 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, #0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r5, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 3970b2 │ │ │ │ @ instruction: 0xffff1d82 │ │ │ │ lsls r4, r4, #3 │ │ │ │ adds r0, r0, #5 │ │ │ │ lsls r4, r4, #3 │ │ │ │ @@ -406609,31 +406615,31 @@ │ │ │ │ adds r2, r3, #2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #1008] @ (3974c8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r4, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, sp, #296 @ 0x128 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r2, #28 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r6, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r7, #27 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r3, #13 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406643,17 +406649,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 39712e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 396770 │ │ │ │ cbnz r0, 397186 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 394a7c │ │ │ │ @@ -406682,15 +406688,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 003971ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -406746,22 +406752,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #100] @ (3972d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3971ac │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -406830,15 +406836,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (397414 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 88bad8 │ │ │ │ + bl 88b948 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 39739c │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -406904,19 +406910,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ blx 28d9e0 │ │ │ │ adds r6, r6, r3 │ │ │ │ lsls r4, r4, #3 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r1, #14 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -406983,22 +406989,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #100] @ (397578 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3971ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -407132,30 +407138,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 3975e8 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r1, [pc, #92] @ (3976f0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3975b6 │ │ │ │ ldr r1, [pc, #84] @ (3976f4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 3975b6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (3976f8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3975b6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 39761a │ │ │ │ ldr r3, [pc, #56] @ (3976fc ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (397700 ) │ │ │ │ @@ -407173,21 +407179,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vsubl.u , d31, d20 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r0, #3 │ │ │ │ + lsls r0, r5, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r5, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00397708 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -407236,15 +407242,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 397580 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -407309,29 +407315,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (3978c4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 397744 │ │ │ │ nop │ │ │ │ asrs r4, r3, #20 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #72 @ (adr r7, 39790c ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003978c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -407341,15 +407347,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 3978f8 │ │ │ │ ldr r2, [pc, #124] @ (397964 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39793a │ │ │ │ - bl 7829c8 │ │ │ │ + bl 782838 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 393d80 │ │ │ │ @@ -407378,28 +407384,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (39796c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3978ec │ │ │ │ ldr r0, [pc, #32] @ (397970 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 3978ec │ │ │ │ nop │ │ │ │ asrs r4, r3, #13 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #448] @ (397b2c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r4, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00397974 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -407418,15 +407424,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 7828e0 │ │ │ │ + bl 782750 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -407443,47 +407449,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 397ac4 │ │ │ │ - bl 7e6c20 │ │ │ │ + bl 7e6a90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397b28 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78336c │ │ │ │ + bl 7831dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397b4a │ │ │ │ ldr r1, [pc, #344] @ (397b74 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 782124 │ │ │ │ + bl 781f94 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397ada │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 874290 │ │ │ │ + bl 874100 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 397a94 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 874290 │ │ │ │ + bl 874100 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 397abc │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 874290 │ │ │ │ + bl 874100 │ │ │ │ mov r0, r4 │ │ │ │ bl 393d80 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 782400 │ │ │ │ + bl 782270 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (397b78 ) │ │ │ │ ldr r3, [pc, #252] @ (397b70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -407508,22 +407514,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 397a54 │ │ │ │ - bl 874044 │ │ │ │ + bl 873eb4 │ │ │ │ mov r2, r0 │ │ │ │ b.n 397a54 │ │ │ │ ldr r1, [pc, #184] @ (397b80 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 782124 │ │ │ │ + bl 781f94 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 397a34 │ │ │ │ ldr r3, [pc, #168] @ (397b84 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -407556,59 +407562,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (397b98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 397a6e │ │ │ │ ldr r3, [pc, #80] @ (397b9c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (397ba0 ) │ │ │ │ ldr r1, [pc, #80] @ (397ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 397b44 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r6, #10 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #26 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r2, r1, #7 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r0, r7, #23 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r1, #11 │ │ │ │ + lsrs r4, r6, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r6, r6, #8 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #104] @ 0x68 │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r7, #8 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r3, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00397ba8 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 397be6 │ │ │ │ @@ -407662,37 +407668,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 8897d0 │ │ │ │ + bl 889640 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 28d5b4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 784328 │ │ │ │ + bl 784198 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 28d5b4 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #84] @ (397cc8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 393d80 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -407723,51 +407729,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00397cf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 397d14 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 889834 │ │ │ │ + bl 8896a4 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 889834 │ │ │ │ + b.w 8896a4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00397d2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 397d54 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 75ba84 │ │ │ │ + bl 75b8f4 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 397d42 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -407917,17 +407923,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 397cd0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 397f78 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 396670 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -407960,17 +407966,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 397e70 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a4 │ │ │ │ + bl 77c714 │ │ │ │ b.n 397f16 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 397d60 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -407987,28 +407993,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 397e80 │ │ │ │ ldr r0, [pc, #40] @ (397fe4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 397e80 │ │ │ │ lsrs r6, r0, #25 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r3, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #3 │ │ │ │ + lsls r4, r7, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -408053,15 +408059,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 7e6f10 │ │ │ │ + bl 7e6d80 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -408136,26 +408142,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 398124 │ │ │ │ ldr r0, [pc, #32] @ (398194 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 398124 │ │ │ │ lsrs r6, r4, #12 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #688] @ (398440 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -408218,15 +408224,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 397cd0 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39822a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7e708c │ │ │ │ + bl 7e6efc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 39822a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -408235,15 +408241,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 398244 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39825e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 7e6c20 │ │ │ │ + bl 7e6a90 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -408277,45 +408283,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 398390 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3985d2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 398512 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 3984b6 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 39846e │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77c8a8 │ │ │ │ + bl 77c718 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3980fc │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 397d60 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408400,21 +408406,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e737c │ │ │ │ + bl 7e71ec │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 398364 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a4 │ │ │ │ + bl 77c714 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 398354 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 398358 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -408423,15 +408429,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e737c │ │ │ │ + bl 7e71ec │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 39849a │ │ │ │ b.n 398370 │ │ │ │ ldr r3, [pc, #568] @ (39871c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408443,30 +408449,30 @@ │ │ │ │ bpl.w 3982f2 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (398724 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3982f2 │ │ │ │ ldr r3, [pc, #532] @ (398728 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398332 │ │ │ │ ldr r3, [pc, #508] @ (398720 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 398332 │ │ │ │ ldr r0, [pc, #508] @ (39872c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 398332 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 398688 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -408492,15 +408498,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 398468 │ │ │ │ ldr r0, [pc, #416] @ (398734 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 398468 │ │ │ │ ldr r3, [pc, #400] @ (398738 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398428 │ │ │ │ @@ -408509,15 +408515,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 398428 │ │ │ │ ldr r0, [pc, #376] @ (39873c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 398428 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 398674 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -408532,21 +408538,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3986b4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (398740 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -408566,17 +408572,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77c8a8 │ │ │ │ + bl 77c718 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 398358 │ │ │ │ ldr r3, [pc, #184] @ (398744 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408586,29 +408592,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 398542 │ │ │ │ ldr r0, [pc, #160] @ (398748 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 398542 │ │ │ │ ldr r3, [pc, #148] @ (39874c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 398610 │ │ │ │ ldr r3, [pc, #92] @ (398720 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 398610 │ │ │ │ ldr r0, [pc, #128] @ (398750 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 398610 │ │ │ │ ldr r3, [pc, #124] @ (398754 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (398758 ) │ │ │ │ ldr r0, [pc, #124] @ (39875c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408635,49 +408641,49 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r6, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r0, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r6, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adcs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r7, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #5] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r1, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #10 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r3, r4] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r7, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r0, r4] │ │ │ │ + ldrh r6, [r5, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r6, #12 │ │ │ │ + lsls r4, r3, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r4, #13 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 3988b8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -408707,21 +408713,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #216] @ (3988c0 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -408774,15 +408780,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (3988d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (3988d4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3987fe │ │ │ │ b.n 39879c │ │ │ │ ldr r3, [pc, #72] @ (3988d8 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (3988dc ) │ │ │ │ @@ -408806,31 +408812,29 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bl 18a8c2 │ │ │ │ subs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + cbnz r4, 39891a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r4, sp, #648 @ 0x288 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r3, #9 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r2, #6 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + vshr.u32 q8, q1, #4 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + vshr.u32 q8, q1, #26 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -408980,36 +408984,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 398aec │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #40] @ (398b00 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3971ac │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3982b4 │ │ │ │ - bl 69ab02 │ │ │ │ + bl 69ab02 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -409272,15 +409276,15 @@ │ │ │ │ b.n 398dca │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 3980fc │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7e6c20 │ │ │ │ + bl 7e6a90 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 398e2a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 398e36 │ │ │ │ mov r1, r5 │ │ │ │ @@ -409619,18 +409623,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 399000 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adcs.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + ubfx r0, r4, #1, #19 │ │ │ │ + str r0, [r2, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -409665,17 +409669,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3992a2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 39926c │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a0 │ │ │ │ + bl 77c710 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 399294 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409683,17 +409687,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3982b4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c8a4 │ │ │ │ + bl 77c714 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -409715,25 +409719,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39922a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (3992dc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 39922a │ │ │ │ @ instruction: 0xfa2000e3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bx r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [sl, r2, lsl #1] │ │ │ │ + @ instruction: 0xf6e20052 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -409750,21 +409754,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 399356 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #40] @ (39936c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409799,21 +409803,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 3993e6 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 784570 │ │ │ │ + bl 7843e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c718 │ │ │ │ + bl 77c588 │ │ │ │ ldr r1, [pc, #40] @ (3993fc ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409874,25 +409878,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399422 │ │ │ │ ldr r0, [pc, #32] @ (39949c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 399422 │ │ │ │ ldrh.w r0, [r8, r3, lsl #2] │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #688] @ (399748 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ + movt r0, #8274 @ 0x2052 │ │ │ │ │ │ │ │ 003994a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (399684 ) │ │ │ │ @@ -409935,15 +409939,15 @@ │ │ │ │ bne.n 3994f0 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 3994f0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e6c20 │ │ │ │ + bl 7e6a90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3994f0 │ │ │ │ ldr r2, [pc, #356] @ (399690 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 399546 │ │ │ │ @@ -409971,15 +409975,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 397cd0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e6c20 │ │ │ │ + bl 7e6a90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 399502 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 399502 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -410023,27 +410027,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3994cc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 8946c4 │ │ │ │ + bl 894534 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 399660 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 28b5d0 │ │ │ │ b.n 3994cc │ │ │ │ ldr r0, [pc, #132] @ (3996a0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3995ea │ │ │ │ b.n 3994cc │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -410060,15 +410064,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 39955e │ │ │ │ ldr r0, [pc, #80] @ (3996a8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39955e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39960e │ │ │ │ ldr r3, [pc, #44] @ (399698 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -410076,32 +410080,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39960e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (3996ac ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39960e │ │ │ │ @ instruction: 0xf78400e3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 3, r0, cr14, cr1, {6} │ │ │ │ mrc2 0, 0, r0, cr4, cr1, {6} │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r2, #13762560 @ 0xd20000 │ │ │ │ + usat r0, #18, sl, asr #1 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ - adds.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ + @ instruction: 0xf3d80052 │ │ │ │ + @ instruction: 0xf3780052 │ │ │ │ │ │ │ │ 003996b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -410118,20 +410122,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (399708 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ lsls r4, r2, #17 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -410143,22 +410147,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 39979a │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 3997d2 │ │ │ │ @@ -410170,15 +410174,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (399850 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410214,15 +410218,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410234,49 +410238,49 @@ │ │ │ │ ldr r1, [pc, #88] @ (399868 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 399786 │ │ │ │ ldr r3, [pc, #72] @ (39986c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (399870 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (399874 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 399786 │ │ │ │ - b.n 399694 │ │ │ │ + b.n 399364 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #128] @ (3998c8 ) │ │ │ │ + ldr r3, [pc, #544] @ (399a68 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 3996c8 │ │ │ │ + b.n 399398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf4e00052 │ │ │ │ - orns r0, r8, #13762560 @ 0xd20000 │ │ │ │ - ldr r4, [pc, #440] @ (399a10 ) │ │ │ │ + sbfx r0, r8, #1, #19 │ │ │ │ + @ instruction: 0xf2e00052 │ │ │ │ + ldr r2, [pc, #856] @ (399bb0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bic.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ - ands.w r0, r2, #13762560 @ 0xd20000 │ │ │ │ - ldr r4, [pc, #232] @ (39994c ) │ │ │ │ + @ instruction: 0xf2920052 │ │ │ │ + @ instruction: 0xf27a0052 │ │ │ │ + ldr r2, [pc, #648] @ (399aec ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bics.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ - @ instruction: 0xf3e00052 │ │ │ │ - ldr r4, [pc, #112] @ (3998e0 ) │ │ │ │ + @ instruction: 0xf2980052 │ │ │ │ + movw r0, #32850 @ 0x8052 │ │ │ │ + ldr r2, [pc, #528] @ (399a80 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ands.w r0, r2, #13762560 @ 0xd20000 │ │ │ │ - ubfx r0, r2, #1, #19 │ │ │ │ + @ instruction: 0xf27a0052 │ │ │ │ + @ instruction: 0xf22a0052 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (3998d0 ) │ │ │ │ ldr r1, [pc, #72] @ (3998d4 ) │ │ │ │ @@ -410287,36 +410291,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (3998dc ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7346fc │ │ │ │ + bl 73456c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 734ff4 │ │ │ │ + bl 734e64 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3d80052 │ │ │ │ + movw r0, #82 @ 0x52 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (399944 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -410325,25 +410329,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (39994c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #68] @ (399950 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (399954 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #52] @ (399958 ) │ │ │ │ ldr r2, [pc, #56] @ (39995c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (399960 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (399964 ) │ │ │ │ @@ -410351,29 +410355,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - ldr r3, [pc, #320] @ (399a88 ) │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldr r1, [pc, #736] @ (399c28 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf5f60050 │ │ │ │ - cmp r6, r7 │ │ │ │ + orrs.w r0, lr, #13631488 @ 0xd00000 │ │ │ │ + asrs r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3993c8 │ │ │ │ + b.n 39a098 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3993fc │ │ │ │ + b.n 39a0cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 399904 │ │ │ │ + bpl.n 3999d4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbfx r0, sl, #1, #19 │ │ │ │ + subs.w r0, r2, #82 @ 0x52 │ │ │ │ cmp r7, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -410384,28 +410388,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (3999b4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 869ef4 │ │ │ │ + b.w 869d64 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #776] @ (399cb8 ) │ │ │ │ + ldr r1, [pc, #168] @ (399a58 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 399370 │ │ │ │ + b.n 39a040 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 399338 │ │ │ │ + b.n 39a008 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 399a10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -410413,15 +410417,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (399a18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #52] @ (399a1c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (399a20 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 399a24 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -410429,24 +410433,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ - ldr r2, [pc, #472] @ (399bec ) │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldr r0, [pc, #888] @ (399d8c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds.w r0, ip, #13631488 @ 0xd00000 │ │ │ │ - rors r2, r4 │ │ │ │ + usat r0, #16, r4, lsl #1 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r7, #18 │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - b.n 399294 │ │ │ │ + b.n 399f64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (399a90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -410455,57 +410459,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (399a98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #72] @ (399a9c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (399aa0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (399aa4 ) │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #60] @ (399aa8 ) │ │ │ │ ldr r1, [pc, #60] @ (399aac ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (399ab0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ - ldr r2, [pc, #32] @ (399ab4 ) │ │ │ │ + b.w 72e3c4 │ │ │ │ + ldr r0, [pc, #448] @ (399c54 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf4ae0050 │ │ │ │ - adcs r6, r6 │ │ │ │ + @ instruction: 0xf3160050 │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39a284 │ │ │ │ + b.n 399f54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3992b8 │ │ │ │ + b.n 399f88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 3999c4 │ │ │ │ + bcc.n 399a94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #134 @ 0x86 │ │ │ │ lsls r0, r4, #3 │ │ │ │ - addw r0, lr, #82 @ 0x52 │ │ │ │ + orns r0, r6, #82 @ 0x52 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 399b70 │ │ │ │ ldr.w lr, [pc, #168] @ 399b74 │ │ │ │ @@ -410521,23 +410525,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 869ef4 │ │ │ │ + bl 869d64 │ │ │ │ cbnz r0, 399b36 │ │ │ │ ldr r2, [pc, #112] @ (399b84 ) │ │ │ │ ldr r3, [pc, #96] @ (399b78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -410553,15 +410557,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5227bc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 399b4a │ │ │ │ mov r0, r4 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 399b12 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 399b42 │ │ │ │ cbz r3, 399b64 │ │ │ │ @@ -410572,26 +410576,26 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 399b42 │ │ │ │ ldr r2, [pc, #36] @ (399b8c ) │ │ │ │ add r2, pc │ │ │ │ b.n 399b5a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #488] @ (399d5c ) │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sbc.w r0, r6, #227 @ 0xe3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39a288 │ │ │ │ + b.n 399f58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a248 │ │ │ │ + b.n 399f18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf12600e3 │ │ │ │ - adc.w r0, r8, #82 @ 0x52 │ │ │ │ - adc.w r0, r2, #82 @ 0x52 │ │ │ │ + vshr.s32 q0, q1, #16 │ │ │ │ + vshr.s32 q0, q1, #22 │ │ │ │ │ │ │ │ 00399b90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -410659,33 +410663,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (399d80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 88c500 │ │ │ │ + bl 88c370 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 78165c │ │ │ │ + bl 7814cc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 781f88 │ │ │ │ + bl 781df8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 399bb6 │ │ │ │ ldr r3, [pc, #252] @ (399d84 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (399d88 ) │ │ │ │ ldr r0, [pc, #252] @ (399d8c ) │ │ │ │ add r3, pc │ │ │ │ @@ -410734,15 +410738,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (399da0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410753,15 +410757,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (399dac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410776,35 +410780,35 @@ │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 399cc6 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 28dd64 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 399cbe │ │ │ │ - ldr r0, [pc, #24] @ (399d94 ) │ │ │ │ + mov r6, sp │ │ │ │ lsls r6, r4, #1 │ │ │ │ - orn r0, ip, #82 @ 0x52 │ │ │ │ - vshr.s32 q0, q1, #20 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + mrc 0, 6, r0, cr4, cr2, {2} │ │ │ │ + mrc 0, 0, r0, cr4, cr2, {2} │ │ │ │ + mov r2, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vqadd.s32 q8, q2, q1 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + stcl 0, cr0, [ip, #328] @ 0x148 │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vshr.s16 q8, q1, #8 │ │ │ │ - vmov.i32 q8, #2 @ 0x00000002 │ │ │ │ - bx r9 │ │ │ │ + mcr 0, 2, r0, cr0, cr2, {2} │ │ │ │ + mcr 0, 1, r0, cr8, cr2, {2} │ │ │ │ + cmp sl, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vmov.i32 q8, #66 @ 0x00000042 │ │ │ │ - mrc 0, 7, r0, cr0, cr2, {2} │ │ │ │ - bxns r3 │ │ │ │ + mcr 0, 1, r0, cr12, cr2, {2} │ │ │ │ + ldcl 0, cr0, [r8, #-328] @ 0xfffffeb8 │ │ │ │ + cmp ip, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vshr.s32 q0, q1, #2 │ │ │ │ - mcr 0, 6, r0, cr2, cr2, {2} │ │ │ │ - vqadd.s8 q8, q7, q1 │ │ │ │ - vqadd.s16 q8, q0, q1 │ │ │ │ + mcr 0, 1, r0, cr6, cr2, {2} │ │ │ │ + stc 0, cr0, [sl, #-328]! @ 0xfffffeb8 │ │ │ │ + ldc 0, cr0, [r6, #328]! @ 0x148 │ │ │ │ + ldc 0, cr0, [r8, #328]! @ 0x148 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 399b90 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 399b90 │ │ │ │ movs r2, #1 │ │ │ │ @@ -411019,22 +411023,22 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (399ff8 ) │ │ │ │ ldr r0, [pc, #24] @ (399ffc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - cmp lr, r8 │ │ │ │ + add r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + bics r6, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add sl, ip │ │ │ │ + muls r2, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldcl 0, cr0, [r4, #-328] @ 0xfffffeb8 │ │ │ │ - stcl 0, cr0, [r2, #-328]! @ 0xfffffeb8 │ │ │ │ + subs.w r0, ip, r2, lsr #1 │ │ │ │ + rsb r0, sl, r2, lsr #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -411105,29 +411109,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (39a0e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a078 │ │ │ │ ldr r0, [pc, #40] @ (39a0e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39a078 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldc 0, cr0, [lr], {227} @ 0xe3 │ │ │ │ ldc 0, cr0, [r6], {227} @ 0xe3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, r0, r3, asr #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4], #328 @ 0x148 │ │ │ │ + add.w r0, ip, r2, lsr #1 │ │ │ │ │ │ │ │ 0039a0e8 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 39a0f6 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -411143,55 +411147,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 39a13e │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 39a12e │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28ba8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 39a170 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88efb4 │ │ │ │ + b.w 88ee24 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b74c │ │ │ │ ldr r3, [pc, #28] @ (39a194 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 39a160 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -411575,15 +411579,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39a4b0 │ │ │ │ ldr r0, [pc, #200] @ (39a65c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 39a4b0 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 39a5e2 │ │ │ │ @@ -411642,29 +411646,29 @@ │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 39a502 │ │ │ │ nop │ │ │ │ b.n 39a5d4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - subs r7, #252 @ 0xfc │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39a630 │ │ │ │ + b.n 39a300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39a478 │ │ │ │ + b.n 39a148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a548 │ │ │ │ + b.n 39a218 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039a66c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 39a67e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411719,15 +411723,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 39a722 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411751,15 +411755,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2cb8d4 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 39a776 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411835,20 +411839,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (39a85c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ eor.w r0, ip, #6848512 @ 0x688000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #60] @ (39a8b0 ) │ │ │ │ @@ -411856,41 +411860,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39a8b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #52] @ (39a8bc ) │ │ │ │ ldr r1, [pc, #52] @ (39a8c0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #36] @ (39a8c4 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f948 │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + b.w 72f7b8 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39a5ac │ │ │ │ + b.n 39a27c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r3, #66 @ 0x42 │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39a4bc │ │ │ │ + b.n 39a18c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a4f4 │ │ │ │ + b.n 39a1c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -411913,15 +411917,15 @@ │ │ │ │ str.w r4, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39a980 │ │ │ │ ubfx r1, r4, #3, #1 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ str.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411934,67 +411938,67 @@ │ │ │ │ ldr r2, [pc, #116] @ (39a9bc ) │ │ │ │ ldr r1, [pc, #120] @ (39a9c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39ca2c │ │ │ │ ldr r3, [pc, #92] @ (39a9c4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 39a924 │ │ │ │ ldr r0, [pc, #84] @ (39a9c8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ lsls r2, r4, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 39a912 │ │ │ │ b.n 39a90e │ │ │ │ ldr.w ip, [pc, #64] @ 39a9cc │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r2, [pc, #60] @ (39a9d0 ) │ │ │ │ ldr r1, [pc, #64] @ (39a9d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39c614 │ │ │ │ nop │ │ │ │ b.n 39b060 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - subs r4, #216 @ 0xd8 │ │ │ │ + subs r3, #64 @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39a484 │ │ │ │ + b.n 39b154 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a4bc │ │ │ │ + b.n 39b18c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39a4a4 │ │ │ │ + b.n 39b174 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r2, #244 @ 0xf4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39a400 │ │ │ │ + b.n 39b0d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a450 │ │ │ │ + b.n 39b120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #236] @ 39aad4 │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -412076,72 +412080,72 @@ │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bl 39c52c │ │ │ │ str.w r0, [r4, #932] @ 0x3a4 │ │ │ │ b.n 39aa7e │ │ │ │ ldr r0, [pc, #24] @ (39aae0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39aaa8 │ │ │ │ nop │ │ │ │ b.n 39af68 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + subs r2, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39a348 │ │ │ │ + b.n 39b018 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (39aba8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #176] @ (39abac ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (39abb0 ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #152] @ (39abb4 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #112] @ (39abb8 ) │ │ │ │ ldr r1, [pc, #116] @ (39abbc ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r8 │ │ │ │ bl 33990c │ │ │ │ cbnz r0, 39ab7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -412153,53 +412157,53 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (39abc4 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - b.n 39b2c8 │ │ │ │ + b.n 39af98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b300 │ │ │ │ + b.n 39afd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r1, #132 @ 0x84 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39b3a4 │ │ │ │ + b.n 39b074 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + ldrh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 39b218 │ │ │ │ + b.n 39aee8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b304 │ │ │ │ + b.n 39afd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 39ac14 │ │ │ │ ldr r2, [pc, #56] @ (39ac18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (39ac1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #44] @ (39ac20 ) │ │ │ │ ldr r2, [pc, #48] @ (39ac24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -412208,19 +412212,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + subs r0, #166 @ 0xa6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39b23c │ │ │ │ + b.n 39af0c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r6, #62 @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf0d800d1 │ │ │ │ lsls r7, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -412231,41 +412235,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39ac80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #52] @ (39ac84 ) │ │ │ │ ldr r1, [pc, #52] @ (39ac88 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #36] @ (39ac8c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f948 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + b.w 72f7b8 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39b1e4 │ │ │ │ + b.n 39aeb4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39b0f4 │ │ │ │ + b.n 39adc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b12c │ │ │ │ + b.n 39adfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -412278,54 +412282,54 @@ │ │ │ │ add.w r1, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (39ad0c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #80] @ (39ad10 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [pc, #60] @ (39ad14 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (39ad18 ) │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r1, #122 @ 0x7a │ │ │ │ + adds r7, #226 @ 0xe2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39b0c0 │ │ │ │ + b.n 39ad90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b208 │ │ │ │ + b.n 39aed8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b0d8 │ │ │ │ + b.n 39ada8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b0f0 │ │ │ │ + b.n 39adc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (39ad90 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -412336,54 +412340,54 @@ │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (39ad98 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #80] @ (39ad9c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [pc, #60] @ (39ada0 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (39ada4 ) │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + adds r7, #86 @ 0x56 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39b034 │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b144 │ │ │ │ + b.n 39ae14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b04c │ │ │ │ + svc 190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b07c │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b074 │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (39ae08 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412392,60 +412396,60 @@ │ │ │ │ ldr r1, [pc, #80] @ (39ae10 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #60] @ (39ae14 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (39ae18 ) │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #48] @ (39ae1c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 32b7fc │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 32b9b4 │ │ │ │ - subs r0, #96 @ 0x60 │ │ │ │ + adds r6, #200 @ 0xc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39af9c │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39afcc │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39b040 │ │ │ │ + svc 124 @ 0x7c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r4, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39b0c0 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ str.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 39ae3a │ │ │ │ lsls r3, r1, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bpl.n 39ae3a │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (39af08 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -412455,25 +412459,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #156] @ (39af14 ) │ │ │ │ ldr r1, [pc, #156] @ (39af18 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #112] @ 39af00 │ │ │ │ ldr r2, [pc, #136] @ (39af1c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -412491,15 +412495,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (39af20 ) │ │ │ │ ldr r1, [pc, #92] @ (39af24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #80] @ (39af28 ) │ │ │ │ ldr r1, [pc, #84] @ (39af2c ) │ │ │ │ mov r2, r0 │ │ │ │ movs r4, #1 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -412513,30 +412517,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39af98 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r6, #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39af54 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mrc 0, 1, r0, cr2, cr1, {6} │ │ │ │ - b.n 39af78 │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r4, #244 @ 0xf4 │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39aff4 │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (39aff4 ) │ │ │ │ @@ -412544,48 +412548,48 @@ │ │ │ │ ldr r6, [pc, #176] @ (39aff8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (39affc ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #152] @ (39b000 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #112] @ (39b004 ) │ │ │ │ ldr r1, [pc, #116] @ (39b008 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r8 │ │ │ │ bl 33990c │ │ │ │ cbnz r0, 39afc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -412597,38 +412601,38 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (39b010 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + ble.n 39af4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + ble.n 39af84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r5, #56 @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + ble.n 39b09c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + ble.n 39af88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -412650,49 +412654,49 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (39b07c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldcl 0, cr0, [r8, #-836]! @ 0xfffffcbc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (39b130 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #148] @ (39b134 ) │ │ │ │ ldr r1, [pc, #152] @ (39b138 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #136] @ (39b13c ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (39b140 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #124] @ (39b144 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39b110 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -412725,33 +412729,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 39b0d2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (39b150 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39b0d2 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r4, #148 @ 0x94 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #14 │ │ │ │ + bgt.n 39b224 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #130 @ 0x82 │ │ │ │ + bgt.n 39b110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #18 │ │ │ │ + bgt.n 39b234 │ │ │ │ lsls r2, r2, #1 │ │ │ │ blt.n 39b22c │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #40 @ 0x28 │ │ │ │ + bgt.n 39b074 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (39b1e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412760,72 +412764,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (39b1ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (39b1f0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (39b1f4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #92] @ (39b1f8 ) │ │ │ │ ldr r1, [pc, #96] @ (39b1fc ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #80] @ (39b200 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (39b204 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 730aec │ │ │ │ + bl 73095c │ │ │ │ ldr r3, [pc, #64] @ (39b208 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 39b0f0 │ │ │ │ + blt.n 39b1c0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r0, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 39b100 │ │ │ │ + blt.n 39b1d0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ble.n 39b130 │ │ │ │ + bgt.n 39b200 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ble.n 39b220 │ │ │ │ + blt.n 39b2f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 39b108 │ │ │ │ + blt.n 39b1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r0], {209} @ 0xd1 │ │ │ │ ldr r1, [pc, #8] @ (39b218 ) │ │ │ │ @@ -412929,17 +412933,17 @@ │ │ │ │ b.n 39b2a4 │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 39b29c │ │ │ │ nop │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, #24 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -412958,45 +412962,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (39b410 ) │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #144] @ (39b414 ) │ │ │ │ ldr r1, [pc, #148] @ (39b418 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #132] @ (39b41c ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (39b420 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #116] @ (39b424 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 39b3ee │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 39b3c0 │ │ │ │ @@ -413028,34 +413032,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b3b6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (39b430 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39b3b6 │ │ │ │ nop │ │ │ │ - adds r3, #72 @ 0x48 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blt.n 39b46c │ │ │ │ + bls.n 39b33c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 39b358 │ │ │ │ + bge.n 39b428 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 39b48c │ │ │ │ + bls.n 39b35c │ │ │ │ lsls r2, r2, #1 │ │ │ │ bhi.n 39b350 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 39b4f0 │ │ │ │ + bls.n 39b3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (39b49c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -413064,25 +413068,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (39b4a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #72] @ (39b4a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (39b4ac ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #56] @ (39b4b0 ) │ │ │ │ ldr r3, [pc, #60] @ (39b4b4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -413091,23 +413095,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bge.n 39b3e8 │ │ │ │ + bls.n 39b4b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 39b400 │ │ │ │ + bls.n 39b4d0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bge.n 39b434 │ │ │ │ + bls.n 39b504 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -413120,72 +413124,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (39b550 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (39b554 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (39b558 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #92] @ (39b55c ) │ │ │ │ ldr r1, [pc, #96] @ (39b560 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #80] @ (39b564 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (39b568 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 730aec │ │ │ │ + bl 73095c │ │ │ │ ldr r3, [pc, #64] @ (39b56c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r0, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bge.n 39b58c │ │ │ │ + bhi.n 39b45c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r6, #230 @ 0xe6 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 39b59c │ │ │ │ + bhi.n 39b46c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bge.n 39b5cc │ │ │ │ + bhi.n 39b49c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bls.n 39b4bc │ │ │ │ + bhi.n 39b58c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 39b5a4 │ │ │ │ + bhi.n 39b474 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ stmia.w ip!, {r0, r4, r6, r7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -413196,31 +413200,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (39b5c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r1, #66 @ 0x42 │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 39b600 │ │ │ │ + bvc.n 39b4d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 39b4f0 │ │ │ │ + bvc.n 39b5c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39b600 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413228,25 +413232,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (39b608 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ - adds r0, #238 @ 0xee │ │ │ │ + b.w 7309bc │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 39b5a0 │ │ │ │ + bvc.n 39b670 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 39b690 │ │ │ │ + bvc.n 39b560 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 39b6c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413256,15 +413260,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (39b6cc ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -413309,19 +413313,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 39b5d0 │ │ │ │ + bvs.n 39b6a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 39b6bc │ │ │ │ + bvc.n 39b78c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 39b738 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413329,15 +413333,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (39b740 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #48] @ 39b730 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -413348,19 +413352,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvc.n 39b6c0 │ │ │ │ + bvs.n 39b790 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 39b7b0 │ │ │ │ + bvs.n 39b680 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (39b798 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -413369,40 +413373,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (39b7a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #48] @ (39b7a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (39b7a8 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b7f4 │ │ │ │ nop │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r5, #216 @ 0xd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvc.n 39b83c │ │ │ │ + bpl.n 39b70c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39b724 │ │ │ │ + bvs.n 39b7f4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39b8a0 │ │ │ │ + bpl.n 39b770 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 39b894 │ │ │ │ sub sp, #16 │ │ │ │ @@ -413412,15 +413416,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (39b8a0 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #200] @ (39b8a4 ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39b810 │ │ │ │ @@ -413463,21 +413467,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b800 │ │ │ │ ldr r0, [pc, #96] @ (39b8b4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39b800 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (39b8b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -413485,33 +413489,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 39b83c │ │ │ │ b.n 39b800 │ │ │ │ nop │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 39b864 │ │ │ │ + bpl.n 39b934 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39b950 │ │ │ │ + bpl.n 39b820 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bmi.n 39b964 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #9] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 39b92c │ │ │ │ + bpl.n 39b7fc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39b8e4 │ │ │ │ + bpl.n 39b9b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 39b968 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413519,15 +413523,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (39b970 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 39b902 │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -413569,19 +413573,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 39b920 │ │ │ │ + bmi.n 39b9f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39ba08 │ │ │ │ + bmi.n 39b8d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 39baa4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413592,15 +413596,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (39bab0 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #268] @ (39bab4 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39ba82 │ │ │ │ @@ -413648,15 +413652,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ adds r2, #1 │ │ │ │ bge.n 39b9ee │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -413671,15 +413675,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 39b9e8 │ │ │ │ ldr r3, [pc, #56] @ (39babc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39b9b2 │ │ │ │ ldr r3, [pc, #48] @ (39bac0 ) │ │ │ │ @@ -413687,33 +413691,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b9b2 │ │ │ │ ldr r0, [pc, #44] @ (39bac4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39b9b2 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 39badc │ │ │ │ + bcc.n 39b9ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 39b9c8 │ │ │ │ + bcc.n 39ba98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bcs.n 39b9e0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r5, [pc, #0] @ (39bac0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 39baf8 │ │ │ │ + bcc.n 39b9c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -413885,15 +413889,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (39bfec ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 39bb48 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413905,15 +413909,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 39bae4 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39bae4 │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 39b974 │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -414208,47 +414212,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 39c078 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 39c0c0 │ │ │ │ + bcs.n 39bf90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsh r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 39c0ec │ │ │ │ + bne.n 39bfbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 39bf50 │ │ │ │ + bcs.n 39c020 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 39bf90 │ │ │ │ + bne.n 39c060 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - beq.n 39c054 │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 39c06c │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (39c270 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414258,15 +414262,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (39c278 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (39c27c ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -414364,15 +414368,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r1, [pc, #280] @ (39c280 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 39c23c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -414456,33 +414460,33 @@ │ │ │ │ bpl.n 39c170 │ │ │ │ ldr r0, [pc, #56] @ (39c28c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 39c170 │ │ │ │ ... │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r5, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r5, {r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r4!, {r2} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 39c2fa │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -414575,15 +414579,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0039c394 : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -414612,15 +414616,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ │ │ │ │ 0039c3fc : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -414659,15 +414663,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0039c484 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414700,15 +414704,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 39c4e2 │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414766,24 +414770,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39c562 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -414799,27 +414803,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39c54c │ │ │ │ ldr r0, [pc, #32] @ (39c610 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 39c54c │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c614 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414832,15 +414836,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (39c90c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #716] @ (39c910 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414889,15 +414893,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -414960,15 +414964,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39c654 │ │ │ │ ldr r0, [pc, #400] @ (39c920 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39c654 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 39c6b2 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -414984,15 +414988,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 39c7aa │ │ │ │ ldr r3, [pc, #312] @ (39c924 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -415003,15 +415007,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39c6a2 │ │ │ │ ldr r0, [pc, #292] @ (39c928 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39c6a2 │ │ │ │ mov r0, r7 │ │ │ │ bl 39b7ac │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -415092,35 +415096,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 39c886 │ │ │ │ nop │ │ │ │ - movs r0, #158 @ 0x9e │ │ │ │ + subs r6, r0, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, #6 │ │ │ │ + adds r6, r7, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [pc, #944] @ (39cccc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c92c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -415151,26 +415155,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c950 │ │ │ │ ldr r0, [pc, #28] @ (39c99c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 39c950 │ │ │ │ stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c9a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -415191,15 +415195,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 39c290 │ │ │ │ ldr r3, [pc, #52] @ (39ca20 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415208,32 +415212,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c9be │ │ │ │ ldr r0, [pc, #40] @ (39ca28 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39c9be │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #4 │ │ │ │ + subs r6, r5, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r2, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039ca2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -415246,15 +415250,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 39cea8 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r2, [pc, #1096] @ 39ceac │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 39cc00 │ │ │ │ @@ -415301,15 +415305,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 39cbd0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -415388,15 +415392,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39cb1c │ │ │ │ ldr r2, [pc, #684] @ (39ceb0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39ca74 │ │ │ │ @@ -415406,15 +415410,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 39ca74 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (39ceb8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39ca74 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 39cbbe │ │ │ │ @@ -415602,49 +415606,49 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 39cd82 │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 39cdf8 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 39cdf8 │ │ │ │ nop │ │ │ │ - adds r2, r0, #2 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (39cec8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 733050 │ │ │ │ + b.w 732ec0 │ │ │ │ nop │ │ │ │ bne.n 39cf94 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -415655,15 +415659,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (39cf64 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ cbz r0, 39cf30 │ │ │ │ movs r1, #4 │ │ │ │ blx 28b91c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -415684,35 +415688,35 @@ │ │ │ │ add.w r3, r6, #20 │ │ │ │ ldr r1, [pc, #56] @ (39cf70 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r4, r0, r7 │ │ │ │ + adds r4, r5, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ bne.n 39cf70 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (39cfdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -415721,26 +415725,26 @@ │ │ │ │ ldr r1, [pc, #88] @ (39cfe4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #72] @ (39cfe8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (39cfec ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (39cff0 ) │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #60] @ (39cff4 ) │ │ │ │ ldr r2, [pc, #60] @ (39cff8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #60] @ (39cffc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ @@ -415748,28 +415752,28 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - adds r4, r3, r4 │ │ │ │ + asrs r4, r0, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ittt vs │ │ │ │ - lslvs r0, r2, #1 │ │ │ │ - lsrvs r2, r5, #16 │ │ │ │ - lslvs r3, r2, #1 │ │ │ │ - itet vs │ │ │ │ - lslvs r0, r2, #1 │ │ │ │ - ittt hi @ unpredictable │ │ │ │ - lslhi r0, r2, #1 │ │ │ │ - vmaxnmhi.f32 , , @ │ │ │ │ - beq.n 39d0c4 @ unpredictable │ │ │ │ + pop {r1, r3, r6, r7, pc} │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + vmaxnm.f32 , , │ │ │ │ + beq.n 39d0c4 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #23 │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -415780,51 +415784,51 @@ │ │ │ │ ldr r2, [pc, #36] @ (39d03c ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (39d040 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ - adds r6, r1, r2 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 39d080 │ │ │ │ ldr r2, [pc, #40] @ (39d084 ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (39d088 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d5b0 │ │ │ │ - adds r2, r1, r1 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ @@ -415832,15 +415836,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #116] @ (39d118 ) │ │ │ │ ldr r2, [pc, #116] @ (39d11c ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bl 2ca1f8 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cbz r2, 39d100 │ │ │ │ mov r6, r0 │ │ │ │ @@ -415859,43 +415863,43 @@ │ │ │ │ cmp r0, r1 │ │ │ │ beq.n 39d0c8 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr.w r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, r4 │ │ │ │ bhi.n 39d0ce │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r2, r0, r0 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (39d138 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -415904,31 +415908,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (39d1dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #124] @ (39d1e0 ) │ │ │ │ ldr r1, [pc, #124] @ (39d1e4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #108] @ (39d1e8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #100] @ (39d1ec ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (39d1f0 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -415954,23 +415958,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r4, #9 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r4, r0, #19 │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415997,30 +416001,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71ecdc │ │ │ │ + b.w 71eb4c │ │ │ │ nop │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + nop {15} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39d2e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -416028,15 +416032,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (39d2e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 39d2d0 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 39d2b8 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -416058,36 +416062,36 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 28ba88 │ │ │ │ nop │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + ittt ls │ │ │ │ + lslls r2, r2, #1 │ │ │ │ + ittt lt @ unpredictable │ │ │ │ + lsllt r2, r2, #1 │ │ │ │ + pushlt {r4, lr} │ │ │ │ + movlt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 39d35c │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (39d360 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (39d364 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 39d34c │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 39d330 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 39d34c │ │ │ │ @@ -416103,45 +416107,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c560 │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d5b0 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r6, r7} │ │ │ │ + yield │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itee cc │ │ │ │ + lslcc r2, r2, #1 │ │ │ │ + pushcs {r4, r5, r6, lr} │ │ │ │ + movcs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (39d3dc ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #92] @ (39d3e0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (39d3e4 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 39d3c8 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 39d3c8 │ │ │ │ add sp, #16 │ │ │ │ @@ -416151,47 +416155,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r2, r7, #21 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + bkpt 0x0092 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ + bkpt 0x00b2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (39d458 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #88] @ (39d45c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (39d460 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #72] @ (39d464 ) │ │ │ │ ldr r1, [pc, #76] @ (39d468 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 39d444 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -416199,51 +416203,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - itet ge │ │ │ │ - lslge r2, r2, #1 │ │ │ │ - itet gt @ unpredictable │ │ │ │ - lslgt r2, r2, #1 │ │ │ │ - ldrle r2, [sp, #488] @ 0x1e8 │ │ │ │ - lslgt r1, r2, #1 │ │ │ │ - ldr r2, [sp, #608] @ 0x260 │ │ │ │ + bkpt 0x0012 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + bkpt 0x0032 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (39d4e0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #92] @ (39d4e4 ) │ │ │ │ ldr r1, [pc, #92] @ (39d4e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 39d4cc │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 39d4cc │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -416253,79 +416257,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - itt cs │ │ │ │ - lslcs r2, r2, #1 │ │ │ │ - itte mi @ unpredictable │ │ │ │ - lslmi r2, r2, #1 │ │ │ │ - stmdbmi sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - movpl.w ip, #4096 @ 0x1000 │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (39d574 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (39d578 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (39d57c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #92] @ (39d580 ) │ │ │ │ ldr r1, [pc, #92] @ (39d584 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 39d558 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 71e6e0 │ │ │ │ + bl 71e550 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 71e6e0 │ │ │ │ + bl 71e550 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71f160 │ │ │ │ - bkpt 0x00ae │ │ │ │ + b.w 71efd0 │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (39d688 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -416340,53 +416344,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 39d620 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 895194 │ │ │ │ + bl 895004 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 39d60e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ mov r0, r4 │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 721604 │ │ │ │ + bl 721474 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 39d64e │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39d5f4 │ │ │ │ @@ -416398,15 +416402,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 39d602 │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ ldr r2, [pc, #64] @ (39d69c ) │ │ │ │ ldr r3, [pc, #48] @ (39d68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -416422,19 +416426,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb69c │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0008 │ │ │ │ + pop {r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x0028 │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r1, #13 │ │ │ │ + asrs r2, r6, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r5, r6, r7, lr} │ │ │ │ lsls r3, r4, #3 │ │ │ │ │ │ │ │ 0039d6a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -416472,26 +416476,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 39d7ac │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 721604 │ │ │ │ + bl 721474 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39d6f4 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 39d734 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 71d3a4 │ │ │ │ + bl 71d214 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 39d71c │ │ │ │ ldr r3, [pc, #252] @ (39d834 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416510,17 +416514,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (39d840 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 71e790 │ │ │ │ + bl 71e600 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -416538,19 +416542,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39d756 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 39d7de │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 895104 │ │ │ │ + bl 894f74 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 71dc14 │ │ │ │ + bl 71da84 │ │ │ │ mov r0, r5 │ │ │ │ blx 28ba8c │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 39d756 │ │ │ │ @@ -416583,30 +416587,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39d744 │ │ │ │ ldr r0, [pc, #40] @ (39d84c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ push {r2, r7, lr} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r1, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 39d8c2 │ │ │ │ + rev r0, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039d850 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 39d85e │ │ │ │ b.n 39d86a │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -416679,17 +416683,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cbz r6, 39d976 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #1 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r6, 39d96a │ │ │ │ + cbnz r6, 39d944 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (39da6c ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -416704,38 +416708,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #284] @ (39da80 ) │ │ │ │ ldr r1, [pc, #288] @ (39da84 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 39d9a2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -416773,27 +416777,27 @@ │ │ │ │ bne.n 39d9d8 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 39da56 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71f1b8 │ │ │ │ + bl 71f028 │ │ │ │ ldr r2, [pc, #140] @ (39da8c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 71e668 │ │ │ │ + bl 71e4d8 │ │ │ │ ldr r2, [pc, #132] @ (39da90 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 71e668 │ │ │ │ + bl 71e4d8 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (39da94 ) │ │ │ │ ldr r3, [pc, #76] @ (39da70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -416805,15 +416809,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 39da20 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (39da98 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (39da9c ) │ │ │ │ ldr r0, [pc, #64] @ (39daa0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -416821,35 +416825,35 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ cbz r4, 39dab2 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r7 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + cbnz r0, 39da7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - muls r4, r2 │ │ │ │ + sbcs r4, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bl 2b7a8e │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ sxth r0, r3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r0, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r6, 39dad2 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r2, 39dadc │ │ │ │ + @ instruction: 0xb84a │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039daa4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416925,35 +416929,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ cbz r2, 39db74 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r6 │ │ │ │ + eors r4, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbz r0, 39db70 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (39dbac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -416975,24 +416979,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (39de1c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #552] @ (39de20 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39dc44 │ │ │ │ @@ -417071,15 +417075,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (39de38 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [pc, #348] @ (39de3c ) │ │ │ │ ldr r2, [pc, #348] @ (39de40 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -417108,15 +417112,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 868adc │ │ │ │ + bl 86894c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (39de4c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -417191,53 +417195,53 @@ │ │ │ │ b.n 39dc44 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ add sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r4, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb706 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb7da │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r0, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #16] @ (39de44 ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #18 │ │ │ │ + lsrs r0, r2, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xb7b8 │ │ │ │ + @ instruction: 0xb620 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ + lsrs r0, r5, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrh r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb77c │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r0, #15 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39dedc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -417246,31 +417250,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (39dee4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #88] @ (39dee8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (39deec ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #76] @ (39def0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [pc, #64] @ (39def4 ) │ │ │ │ ldr r1, [pc, #68] @ (39def8 ) │ │ │ │ ldr r2, [pc, #68] @ (39defc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (39df00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -417281,22 +417285,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r2, #12 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldc2 0, cr0, [ip, #-328]! @ 0xfffffeb8 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + @ instruction: 0xfba40052 │ │ │ │ + cbz r6, 39df4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, lr} │ │ │ │ + cbz r6, 39df58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r2, r7 │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417314,28 +417318,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39df4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #28] @ (39df50 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldc2 0, cr0, [sl], {82} @ 0x52 │ │ │ │ + @ instruction: 0xfb020052 │ │ │ │ vshr.u64 q0, , #16 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 39df94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -417343,28 +417347,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39df9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #28] @ (39dfa0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e554 │ │ │ │ + b.w 72e3c4 │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - mcrr2 0, 5, r0, sl, cr2 │ │ │ │ + @ instruction: 0xfab20052 │ │ │ │ vqadd.u32 q8, q8, │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #108] @ 39e020 │ │ │ │ sub sp, #28 │ │ │ │ @@ -417379,15 +417383,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (39e030 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 39d6a0 │ │ │ │ ldr r2, [pc, #60] @ (39e034 ) │ │ │ │ ldr r3, [pc, #48] @ (39e02c ) │ │ │ │ add r2, pc │ │ │ │ @@ -417402,23 +417406,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r6, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cbz r2, 39e0a4 │ │ │ │ + sxtb r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2} │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, sp, #264 @ 0x108 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -417427,25 +417431,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (39e074 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (39e078 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2cb8d4 │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #4 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbz r0, 39e0d0 │ │ │ │ + cbz r0, 39e0aa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + uxth r6, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -417453,29 +417457,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (39e0c8 ) │ │ │ │ ldr r1, [pc, #52] @ (39e0cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 39e0ba │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cb840 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cb894 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbz r2, 39e112 │ │ │ │ + cbz r2, 39e0ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 39e14a │ │ │ │ + sxtb r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (39e138 ) │ │ │ │ @@ -417483,15 +417487,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (39e140 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 2cb7d4 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -417508,19 +417512,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2cb918 │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #2 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - uxtb r2, r1 │ │ │ │ + cbz r2, 39e14c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 39e1aa │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 39e240 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -417539,23 +417543,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (39e254 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #204] @ (39e258 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #192] @ (39e25c ) │ │ │ │ ldr r1, [pc, #192] @ (39e260 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -417614,25 +417618,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 39e1fa │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ add r2, sp, #880 @ 0x370 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsls r2, r2, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r0 │ │ │ │ + sub sp, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r2, sp, #792 @ 0x318 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cbz r6, 39e298 │ │ │ │ + cbz r6, 39e272 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sxtb r6, r0 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ itt vc │ │ │ │ lslvc r1, r2, #3 │ │ │ │ subvc r6, #110 @ 0x6e │ │ │ │ lsls r4, r4, #3 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417651,15 +417655,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (39e31c ) │ │ │ │ ldr r1, [pc, #148] @ (39e320 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (39e324 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 39e2ee │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 39e2c0 │ │ │ │ @@ -417701,25 +417705,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r5, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbz r0, 39e32a │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 39e362 │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r1, sp, #648 @ 0x288 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 39e368 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (39e430 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -417736,23 +417740,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39e440 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #216] @ (39e444 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (39e448 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417814,29 +417818,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 39e39a │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r2, r0, #25 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 39e44c │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r2, r2, #1 │ │ │ │ pop {r3, r4, r7, pc} │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r4, #128 @ 0x80 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, sp, #256 @ 0x100 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r3, #242 @ 0xf2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417857,23 +417861,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39e56c ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #216] @ (39e570 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (39e574 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417935,29 +417939,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 39e4c6 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #800 @ (adr r7, 39e880 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ pop {r2, r3, r5, r6} │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r7, pc, #80 @ (adr r7, 39e5d4 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r2, #198 @ 0xc6 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417977,24 +417981,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (39e700 ) │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #320] @ (39e704 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #304] @ (39e708 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -418093,33 +418097,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #624 @ (adr r6, 39e964 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, #42 @ 0x2a │ │ │ │ lsls r4, r4, #3 │ │ │ │ cbnz r2, 39e75a │ │ │ │ lsls r1, r2, #3 │ │ │ │ add r5, pc, #472 @ (adr r5, 39e8ec ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [pc, #4] @ (39e71c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cbnz r2, 39e772 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418128,33 +418132,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (39e7a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #92] @ (39e7a4 ) │ │ │ │ ldr r1, [pc, #92] @ (39e7a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #76] @ (39e7ac ) │ │ │ │ ldr r1, [pc, #80] @ (39e7b0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r1, [pc, #68] @ (39e7b4 ) │ │ │ │ ldr r2, [pc, #68] @ (39e7b8 ) │ │ │ │ ldr r3, [pc, #72] @ (39e7bc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -418164,23 +418168,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r6, #11 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, sp, #488 @ 0x1e8 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #664 @ (adr r7, 39ea40 ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 39e7e0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - orns r0, r0, #13762560 @ 0xd20000 │ │ │ │ + @ instruction: 0xf2d80052 │ │ │ │ revsh r6, r7 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldrh.w r0, [lr, pc, lsl #1] │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418196,15 +418200,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (39e828 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 39e808 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -418212,24 +418216,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 88c9e8 │ │ │ │ + bl 88c858 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c4a4 │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 39e8e8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -418245,15 +418249,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418294,29 +418298,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28d310 │ │ │ │ b.n 39e8a8 │ │ │ │ ldr r0, [pc, #36] @ (39e904 ) │ │ │ │ add r0, pc │ │ │ │ blx 28d310 │ │ │ │ b.n 39e8a8 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r3, sp, #600 @ 0x258 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r3, pc, #920 @ (adr r3, 39ec90 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #576 @ (adr r3, 39eb40 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39e944 │ │ │ │ sub sp, #12 │ │ │ │ @@ -418324,26 +418328,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (39e94c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #24] @ (39e950 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 39daa4 │ │ │ │ nop │ │ │ │ - lsls r2, r1, #4 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + vhadd.u q8, q1, │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ b.n 39e770 │ │ │ │ lsls r4, r6, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -418361,15 +418364,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 39e9ae │ │ │ │ @@ -418399,23 +418402,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r0, #3 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + vhadd.u32 q0, q5, │ │ │ │ add r2, pc, #800 @ (adr r2, 39ed14 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #368 @ 0x170 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r2, pc, #488 @ (adr r2, 39ebec ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -418481,29 +418483,29 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 39d874 │ │ │ │ b.n 39ea6e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #136 @ (adr r2, 39eb54 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #808 @ (adr r1, 39edfc ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - vmla.i q0, q5, d1[5] │ │ │ │ - add r1, sp, #32 │ │ │ │ + ldc2l 0, cr0, [r2, #404]! @ 0x194 │ │ │ │ + add r7, pc, #448 @ (adr r7, 39ec9c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r7, pc, #584 @ (adr r7, 39ed28 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (39ee24 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -418521,25 +418523,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #788] @ (39ee38 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 28d5b4 │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -418550,15 +418552,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 28e108 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 39ed54 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 877f14 │ │ │ │ + bl 877d84 │ │ │ │ cbnz r0, 39ebac │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 28c4a8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (39ee3c ) │ │ │ │ ldr r3, [pc, #676] @ (39ee28 ) │ │ │ │ @@ -418645,15 +418647,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (39ee48 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 39d850 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39edb2 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -418721,15 +418723,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 39d874 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 39ed9e │ │ │ │ adds r7, #1 │ │ │ │ b.n 39eccc │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ @@ -418739,15 +418741,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (39ee58 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ef54 │ │ │ │ + bl 87edc4 │ │ │ │ b.n 39eb80 │ │ │ │ blx 28c0a8 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (39ee5c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -418755,50 +418757,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87ed28 │ │ │ │ b.n 39eb70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 39eca6 │ │ │ │ ldr r1, [pc, #176] @ (39ee64 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88c9e8 │ │ │ │ + bl 88c858 │ │ │ │ b.n 39eb80 │ │ │ │ ldr r4, [pc, #160] @ (39ee68 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (39ee6c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 39eb80 │ │ │ │ ldr r2, [pc, #144] @ (39ee70 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (39ee74 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 39eb70 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 28d5b4 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -418814,50 +418816,50 @@ │ │ │ │ b.n 39ec24 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #272 @ (adr r1, 39ef38 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r7, pc, #104 @ (adr r7, 39ee98 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.u32 q0, q3, │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + stc2 0, cr0, [lr, #404] @ 0x194 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r7, pc, #88 @ (adr r7, 39ee94 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, pc, #736 @ (adr r0, 39f120 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - stc2l 0, cr0, [r2, #404] @ 0x194 │ │ │ │ - add r7, pc, #288 @ (adr r7, 39ef68 ) │ │ │ │ + stc2 0, cr0, [sl], #-404 @ 0xfffffe6c │ │ │ │ + add r5, pc, #704 @ (adr r5, 39f108 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 39efec ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 39f18c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2 0, cr0, [ip, #404] @ 0x194 │ │ │ │ - add r6, pc, #568 @ (adr r6, 39f08c ) │ │ │ │ + @ instruction: 0xfbf40065 │ │ │ │ + add r4, pc, #984 @ (adr r4, 39f22c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #688 @ (adr r6, 39f108 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 39eea8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r6, pc, #960 @ (adr r6, 39f21c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r7, pc, #48 @ (adr r7, 39ee90 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r6, pc, #816 @ (adr r6, 39f194 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - add r0, sp, #280 @ 0x118 │ │ │ │ + add r6, pc, #696 @ (adr r6, 39f124 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r6, pc, #552 @ (adr r6, 39f098 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mcr 0, 4, r0, cr8, cr0, {2} │ │ │ │ - add r0, sp, #8 │ │ │ │ + ldcl 0, cr0, [r0], #320 @ 0x140 │ │ │ │ + add r6, pc, #424 @ (adr r6, 39f020 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39ee80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ push {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r1, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -418949,15 +418951,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ movw r3, #1567 @ 0x61f │ │ │ │ it ne │ │ │ │ movne r3, #31 │ │ │ │ b.n 39ef40 │ │ │ │ ldr r0, [pc, #4] @ (39ef90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cbz r6, 39eff2 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418966,39 +418968,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39efec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #52] @ (39eff0 ) │ │ │ │ ldr r1, [pc, #52] @ (39eff4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #36] @ (39eff8 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f948 │ │ │ │ - @ instruction: 0xfae40065 │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + b.w 72f7b8 │ │ │ │ + vst4.16 {d16-d19}, [ip :128], r5 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stc 0, cr0, [lr], {82} @ 0x52 │ │ │ │ - add r6, pc, #664 @ (adr r6, 39f28c ) │ │ │ │ + orns r0, r6, r2, lsr #1 │ │ │ │ + add r5, pc, #56 @ (adr r5, 39f02c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #7 │ │ │ │ ble.n 39f01e │ │ │ │ addw r1, r1, #3260 @ 0xcbc │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ @@ -419053,15 +419055,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r6, [pc, #800] @ (39f3a8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 39f0c6 │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 39f148 │ │ │ │ @@ -419115,15 +419117,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39f0b4 │ │ │ │ ldr r0, [pc, #652] @ (39f3b8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ addw r3, r8, #3268 @ 0xcc4 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ b.n 39f106 │ │ │ │ cmp r4, #52 @ 0x34 │ │ │ │ @@ -419315,31 +419317,31 @@ │ │ │ │ b.n 39f106 │ │ │ │ ldr r0, [pc, #48] @ (39f3bc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88496c │ │ │ │ - @ instruction: 0xfa0e0065 │ │ │ │ - add r5, pc, #888 @ (adr r5, 39f71c ) │ │ │ │ + b.w 8847dc │ │ │ │ + ldr??.w r0, [r6, r5, lsl #2] │ │ │ │ + add r4, pc, #280 @ (adr r4, 39f4bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #480 @ (adr r5, 39f59c ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 39f73c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #976 @ (adr r2, 39f790 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 39f530 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -419383,35 +419385,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr.w fp, [pc, #480] @ 39f624 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #476] @ (39f628 ) │ │ │ │ ldr r1, [pc, #476] @ (39f62c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ @@ -419499,26 +419501,26 @@ │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ bl 33965c │ │ │ │ ldr.w r3, [r9, #824] @ 0x338 │ │ │ │ cmp r3, sl │ │ │ │ bhi.n 39f550 │ │ │ │ b.n 39f5c4 │ │ │ │ - bl 72c46c │ │ │ │ + bl 72c2dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39f49e │ │ │ │ ldr r2, [pc, #188] @ (39f644 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ ldr r1, [pc, #188] @ (39f648 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2115 @ 0x843 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 39f5c4 │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39f4bc │ │ │ │ ldr r3, [pc, #168] @ (39f64c ) │ │ │ │ adds r2, #4 │ │ │ │ ldr r4, [pc, #168] @ (39f650 ) │ │ │ │ movs r5, #8 │ │ │ │ @@ -419527,15 +419529,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ movw r2, #2123 @ 0x84b │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ ldr r2, [pc, #144] @ (39f658 ) │ │ │ │ ldr r3, [pc, #76] @ (39f614 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -419547,15 +419549,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ b.n 39f5c4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -419563,43 +419565,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #264 @ (adr r2, 39f724 ) │ │ │ │ + add r0, pc, #680 @ (adr r0, 39f8c4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r4, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf6640065 │ │ │ │ + @ instruction: 0xf4cc0065 │ │ │ │ str r7, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r0, [pc, #576] @ (39f86c ) │ │ │ │ + mov r8, pc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [pc, #648] @ (39f8b8 ) │ │ │ │ + bx r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #264 @ 0x108 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r5, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #552 @ (adr r2, 39f868 ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 39fa08 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 39f73c ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 39f8dc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #344 @ (adr r1, 39f7a0 ) │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #248 @ (adr r1, 39f744 ) │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf4e40065 │ │ │ │ - add r1, pc, #584 @ (adr r1, 39f89c ) │ │ │ │ + @ instruction: 0xf34c0065 │ │ │ │ + ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #104 @ (adr r1, 39f6c0 ) │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -419804,19 +419806,19 @@ │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ cmp r3, r9 │ │ │ │ bgt.n 39f916 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r7, #1 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r6, #2 │ │ │ │ add.w r8, r8, #4 │ │ │ │ adds r4, #4 │ │ │ │ adds r2, #4 │ │ │ │ @@ -419843,19 +419845,19 @@ │ │ │ │ bge.w 39f716 │ │ │ │ mov r9, r3 │ │ │ │ mov r5, r1 │ │ │ │ b.n 39f772 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ b.n 39f8a2 │ │ │ │ movw r3, #1023 @ 0x3ff │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 39f9b0 │ │ │ │ ldr r1, [pc, #332] @ (39fa60 ) │ │ │ │ add r1, pc │ │ │ │ b.n 39f816 │ │ │ │ @@ -419900,15 +419902,15 @@ │ │ │ │ ldr r0, [pc, #256] @ (39fa70 ) │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ b.n 39f826 │ │ │ │ ldrh r2, [r6, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ bls.w 39f88c │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -419961,15 +419963,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39f94e │ │ │ │ ldr r0, [pc, #112] @ (39fa80 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39f94e │ │ │ │ ldr r2, [pc, #104] @ (39fa84 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 39f942 │ │ │ │ ldr r3, [pc, #84] @ (39fa7c ) │ │ │ │ @@ -419983,47 +419985,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39f87c │ │ │ │ ldr r0, [pc, #72] @ (39fa88 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39f87c │ │ │ │ str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add r6, pc, #384 @ (adr r6, 39fbd4 ) │ │ │ │ + add r4, pc, #800 @ (adr r4, 39fd74 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 39fa28 │ │ │ │ + bne.n 39faf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r0, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r1, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r0, #162 @ 0xa2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r5, r0, #16384 @ 0x4000 │ │ │ │ ldr.w lr, [pc, #296] @ 39fbcc │ │ │ │ @@ -420123,15 +420125,15 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 39fb00 │ │ │ │ ldr r0, [pc, #48] @ (39fbdc ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39fb00 │ │ │ │ ldr r3, [pc, #40] @ (39fbe0 ) │ │ │ │ mov.w r2, #406 @ 0x196 │ │ │ │ ldr r1, [pc, #36] @ (39fbe4 ) │ │ │ │ ldr r0, [pc, #40] @ (39fbe8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -420142,20 +420144,20 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 13, cr0, cr0, cr5, {3} │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldc 0, cr0, [r8, #-404]! @ 0xfffffe6c │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -420245,15 +420247,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ and.w fp, r2, fp │ │ │ │ str.w r3, [r4, #-32] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 39fd54 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, fp │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r3, [r7, #824] @ 0x338 │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #4 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 39fc2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420291,28 +420293,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39fcfe │ │ │ │ ldr r0, [pc, #32] @ (39fd90 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 39fcfe │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ b.n 39fc8a │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r3 │ │ │ │ ldr r3, [pc, #96] @ (39fe08 ) │ │ │ │ @@ -420440,16 +420442,16 @@ │ │ │ │ ldr r1, [pc, #16] @ (39ff04 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ blx 28b764 │ │ │ │ - @ instruction: 0xeb9c0065 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + and.w r0, r4, r5, asr #1 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r4, [pc, #1272] @ 3a0410 │ │ │ │ mov lr, r0 │ │ │ │ @@ -420793,15 +420795,15 @@ │ │ │ │ b.n 3a0176 │ │ │ │ ands.w r0, r1, #1 │ │ │ │ bne.w 3a00e0 │ │ │ │ b.n 39ff76 │ │ │ │ ldr r0, [pc, #276] @ (3a041c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a0220 │ │ │ │ add.w lr, lr, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [lr, #136] @ 0x88 │ │ │ │ lsls r0, r0, #2 │ │ │ │ uxtb r0, r0 │ │ │ │ b.n 39ff76 │ │ │ │ movs r0, #59 @ 0x3b │ │ │ │ @@ -420892,15 +420894,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldrh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r4, #3 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #4048 @ 0xfd0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 3a0216 │ │ │ │ cmp.w r2, #4096 @ 0x1000 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3a04b2 │ │ │ │ @@ -420953,23 +420955,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (3a04d8 ) │ │ │ │ movw r2, #1157 @ 0x485 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ blx 28b764 │ │ │ │ - b.n 3a012c │ │ │ │ + b.n 39fdfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a00cc │ │ │ │ + b.n 39fd9c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a00a4 │ │ │ │ + b.n 39fd74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a0080 │ │ │ │ + b.n 39fd50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #312] @ (3a0628 ) │ │ │ │ @@ -421089,26 +421091,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3a052a │ │ │ │ ldr r0, [pc, #28] @ (3a0638 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a052a │ │ │ │ nop │ │ │ │ strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r3 │ │ │ │ @@ -421121,15 +421123,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r7, [pc, #472] @ (3a0838 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #460] @ (3a083c ) │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421211,15 +421213,15 @@ │ │ │ │ bpl.n 3a072a │ │ │ │ ldr r0, [pc, #252] @ (3a0848 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ addw r3, r9, #2740 @ 0xab4 │ │ │ │ bfc r6, #8, #19 │ │ │ │ add.w r3, r8, r3, lsl #2 │ │ │ │ str r6, [r3, #4] │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -421269,15 +421271,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a076a │ │ │ │ ldr r0, [pc, #92] @ (3a0850 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a076a │ │ │ │ ldr r3, [pc, #80] @ (3a0854 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a0680 │ │ │ │ ldr r3, [pc, #52] @ (3a0844 ) │ │ │ │ @@ -421285,40 +421287,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a0680 │ │ │ │ ldr r0, [pc, #60] @ (3a0858 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a0680 │ │ │ │ ldmia r2!, {r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ - b.n 3a009c │ │ │ │ + b.n 3a0d6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfb7e0051 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + vld1.8 @ instruction: 0xf9e60051 │ │ │ │ + ldrh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #112] @ (3a08e0 ) │ │ │ │ @@ -421469,15 +421471,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3a0974 │ │ │ │ ldr.w r0, [pc, #1904] @ 3a1160 │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a0974 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ bgt.w 3a0c7c │ │ │ │ cmp r5, #207 @ 0xcf │ │ │ │ ble.n 3a0a80 │ │ │ │ sub.w r1, r5, #208 @ 0xd0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -421867,15 +421869,15 @@ │ │ │ │ ldr r3, [pc, #700] @ (3a115c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a0b16 │ │ │ │ ldr r0, [pc, #696] @ (3a1164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a0b1a │ │ │ │ add r4, r7 │ │ │ │ movw r3, #10676 @ 0x29b4 │ │ │ │ and.w r2, r8, #7 │ │ │ │ strb r2, [r4, r3] │ │ │ │ b.n 3a0a72 │ │ │ │ cmp r4, #7 │ │ │ │ @@ -422008,36 +422010,36 @@ │ │ │ │ ldr r3, [pc, #300] @ (3a115c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a0b16 │ │ │ │ ldr r0, [pc, #300] @ (3a1168 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a0b16 │ │ │ │ ldr r0, [pc, #296] @ (3a116c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 3a0ada │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 3a0af8 │ │ │ │ ldr r3, [pc, #248] @ (3a115c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a0b16 │ │ │ │ ldr r0, [pc, #256] @ (3a1170 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a0a72 │ │ │ │ add.w lr, lr, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp.w lr, #4 │ │ │ │ bne.w 3a0e28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ b.n 3a0e46 │ │ │ │ @@ -422105,35 +422107,35 @@ │ │ │ │ lsls r1, r1, #31 │ │ │ │ bpl.w 3a0b1a │ │ │ │ b.n 3a0c12 │ │ │ │ strh r2, [r5, #22] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #60] @ 0x3c │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, #24] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 3a124c │ │ │ │ + bvc.n 3a111c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r7, #58] @ 0x3a │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (3a11f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -422589,15 +422591,15 @@ │ │ │ │ bpl.w 3a130c │ │ │ │ ldr r1, [pc, #400] @ (3a1830 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #396] @ (3a1834 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp.w r3, #1020 @ 0x3fc │ │ │ │ bge.w 3a14d8 │ │ │ │ cmp r5, #7 │ │ │ │ ble.w 3a1314 │ │ │ │ b.n 3a146a │ │ │ │ add.w r3, sl, ip, lsl #3 │ │ │ │ @@ -422732,35 +422734,35 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 3a1798 │ │ │ │ + bne.n 3a1868 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 3a1774 │ │ │ │ + bne.n 3a1844 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 3a1754 │ │ │ │ + beq.n 3a1824 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r0, #27] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r6, [pc, #1116] @ 3a1cc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -422961,15 +422963,15 @@ │ │ │ │ bpl.w 3a1924 │ │ │ │ ldr r0, [pc, #640] @ (3a1cec ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp r4, #7 │ │ │ │ bgt.n 3a1b24 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r3, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a1b84 │ │ │ │ lsls r2, r2, #31 │ │ │ │ @@ -423124,15 +423126,15 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ add r1, pc │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 3a1918 │ │ │ │ ldr r0, [pc, #244] @ (3a1d18 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a1904 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 3a1958 │ │ │ │ subs r4, #8 │ │ │ │ addw r3, r4, #3268 @ 0xcc4 │ │ │ │ @@ -423184,59 +423186,59 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ b.n 3a1918 │ │ │ │ nop │ │ │ │ strb r0, [r1, #15] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r7, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, #10] │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + strh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + strh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, #2] │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r7, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r6, #62] @ 0x3e │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r2, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (3a1da4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -423527,15 +423529,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r0, [pc, #1132] @ 3a24d8 │ │ │ │ subs r1, r7, r3 │ │ │ │ sub.w r1, r1, #8160 @ 0x1fe0 │ │ │ │ add r0, pc │ │ │ │ subs r1, #24 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 3a1fd4 │ │ │ │ cmp.w r2, #512 @ 0x200 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a21da │ │ │ │ @@ -423602,15 +423604,15 @@ │ │ │ │ bpl.n 3a20d8 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r0, [pc, #936] @ (3a24e0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 3a20d8 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 3a1f68 │ │ │ │ @@ -423814,15 +423816,15 @@ │ │ │ │ bne.n 3a237e │ │ │ │ b.n 3a1f68 │ │ │ │ ldr r0, [pc, #336] @ (3a24e4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 3a229a │ │ │ │ ldrb.w r1, [r2, #1050] @ 0x41a │ │ │ │ tst.w r1, lr │ │ │ │ bne.w 3a229a │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #7 │ │ │ │ @@ -423922,21 +423924,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r7, #29] │ │ │ │ + strb r2, [r4, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #3840 @ 0xf00 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3a2582 │ │ │ │ add.w r6, r5, #16384 @ 0x4000 │ │ │ │ subs.w r3, r2, #3072 @ 0xc00 │ │ │ │ sxth r0, r3 │ │ │ │ @@ -424235,15 +424237,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a26ce │ │ │ │ ldr r0, [pc, #152] @ (3a28ec ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a26ce │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ ldr.w r2, [r3, #824] @ 0x338 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 3a27dc │ │ │ │ ldr r2, [pc, #100] @ (3a28d4 ) │ │ │ │ mrc 15, 0, r1, cr13, cr0, {3} │ │ │ │ @@ -424292,59 +424294,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [r0, #137] @ 0x89 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a2904 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldrb r6, [r3, #13] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #52] @ 3a2954 │ │ │ │ ldr r2, [pc, #52] @ (3a2958 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (3a295c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a293e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r6, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r7, #8] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (3a29f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -424353,47 +424355,47 @@ │ │ │ │ ldr r1, [pc, #132] @ (3a29fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #112] @ (3a2a00 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (3a2a04 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #96] @ (3a2a08 ) │ │ │ │ ldr r1, [pc, #100] @ (3a2a0c ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (3a2a10 ) │ │ │ │ ldr r3, [pc, #88] @ (3a2a14 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a2a18 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #72] @ (3a2a1c ) │ │ │ │ ldr r2, [pc, #72] @ (3a2a20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -424401,27 +424403,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - sxth r6, r7 │ │ │ │ + sub sp, #152 @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r2, #88] @ 0x58 │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r6, #1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb60e │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -424431,42 +424433,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #52] @ 3a2a70 │ │ │ │ ldr r2, [pc, #52] @ (3a2a74 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (3a2a78 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a2a5a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + nop {10} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3a2ad8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -424475,15 +424477,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3a2ae0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -424492,19 +424494,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ - lsls r5, r4, #1 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + itee mi │ │ │ │ + lslmi r5, r4, #1 │ │ │ │ + ldrpl r0, [r1, #116] @ 0x74 │ │ │ │ + lslpl r2, r2, #1 │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ (3a2c20 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -424513,15 +424515,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3a2c28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldr.w ip, [r3, #824] @ 0x338 │ │ │ │ cmp.w ip, #8 │ │ │ │ bhi.n 3a2ba2 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w ip, [r0, #128] @ 0x80 │ │ │ │ cmp.w ip, #1020 @ 0x3fc │ │ │ │ @@ -424549,27 +424551,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #208] @ (3a2c34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3a2b8e │ │ │ │ ldr r3, [pc, #192] @ (3a2c38 ) │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ ldr r4, [pc, #192] @ (3a2c3c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #192] @ (3a2c40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424581,15 +424583,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424601,15 +424603,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424618,45 +424620,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a2c54 ) │ │ │ │ ldr r4, [pc, #72] @ (3a2c58 ) │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3a2b8e │ │ │ │ - stmia r0!, {r7} │ │ │ │ + bkpt 0x00e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + ldr r6, [r0, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ittt │ │ │ │ - lsl r5, r4, #1 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ - lsl r2, r2, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + bkpt 0x0066 │ │ │ │ + lsls r5, r4, #1 │ │ │ │ + ldr r0, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r4, #0] │ │ │ │ + ldr r0, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #584] @ (3a2eb8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -424664,15 +424666,15 @@ │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #584] @ (3a2ec0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrb.w r2, [r3, #136] @ 0x88 │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a2e3c │ │ │ │ @@ -424865,19 +424867,19 @@ │ │ │ │ add.w r0, r5, #1012 @ 0x3f4 │ │ │ │ blx 28d5b4 │ │ │ │ b.n 3a2d7a │ │ │ │ ldrb.w r8, [r3, #137] @ 0x89 │ │ │ │ mov r7, r6 │ │ │ │ b.n 3a2d7a │ │ │ │ nop │ │ │ │ - itte eq │ │ │ │ - lsleq r5, r4, #1 │ │ │ │ - ldreq r0, [r0, #112] @ 0x70 │ │ │ │ - lslne r2, r2, #1 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + lsls r5, r4, #1 │ │ │ │ + ldr r0, [r5, #84] @ 0x54 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2ec4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -424892,29 +424894,29 @@ │ │ │ │ ldr r2, [pc, #500] @ (3a30dc ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r8, r6, #16384 @ 0x4000 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r6, #12288 @ 0x3000 │ │ │ │ ldr r2, [pc, #476] @ (3a30e0 ) │ │ │ │ ldr.w r7, [r8, #128] @ 0x80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #472] @ (3a30e4 ) │ │ │ │ add r2, pc │ │ │ │ sub.w sl, r7, #32 │ │ │ │ ldr.w r7, [r5, #824] @ 0x338 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r2, sl, r7, lsl #5 │ │ │ │ mov r1, fp │ │ │ │ bl 32b6d0 │ │ │ │ ldr.w r3, [r5, #824] @ 0x338 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a2fc0 │ │ │ │ add.w fp, r6, #752 @ 0x2f0 │ │ │ │ @@ -425057,31 +425059,31 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 52bfc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33965c │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + cbnz r6, 3a3118 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r7, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r6, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #116] @ 0x74 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r0, #112] @ 0x70 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a30f8 : │ │ │ │ ldr r3, [pc, #28] @ (3a3118 ) │ │ │ │ ldr r2, [pc, #32] @ (3a311c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -425097,21 +425099,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrh r0, [r0, r5] │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 3a30d0 │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a3130 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ strb r6, [r6, #16] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -425119,37 +425121,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3a3188 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3a318c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (3a3190 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3a3194 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - revsh r6, r0 │ │ │ │ + cbnz r6, 3a3192 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r4, r6] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xb732 │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r5, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -425201,28 +425203,28 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a31be │ │ │ │ ldr r0, [pc, #28] @ (3a3244 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a31be │ │ │ │ ldr r0, [pc, #20] @ (3a3248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a31be │ │ │ │ nop │ │ │ │ ldrh r0, [r2, r2] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w lr, [pc, #140] @ 3a32ec │ │ │ │ @@ -425253,42 +425255,42 @@ │ │ │ │ ldr.w r3, [r0, #1436] @ 0x59c │ │ │ │ cmp r1, r3 │ │ │ │ bcs.n 3a3282 │ │ │ │ add.w r3, r1, #230 @ 0xe6 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r4, [r0, r3, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #44] @ (3a32f0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a3282 │ │ │ │ ldr r0, [pc, #36] @ (3a32f4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r0, [pc, #24] @ (3a32f8 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ ldr r6, [r2, r7] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w sl, [pc, #264] @ 3a3418 │ │ │ │ sub sp, #20 │ │ │ │ @@ -425300,15 +425302,15 @@ │ │ │ │ mov r2, sl │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w fp, [pc, #248] @ 3a3424 │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r4, [r0, #1436] @ 0x59c │ │ │ │ add fp, pc │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ bhi.n 3a33ba │ │ │ │ ldr.w r5, [r0, #1432] @ 0x598 │ │ │ │ rsb r3, r4, #1020 @ 0x3fc │ │ │ │ mov r7, r0 │ │ │ │ @@ -425325,15 +425327,15 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r5 │ │ │ │ bl 3395ac │ │ │ │ ldr.w r3, [r7, #1436] @ 0x59c │ │ │ │ adds r5, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3a3362 │ │ │ │ ldr r0, [pc, #172] @ (3a3430 ) │ │ │ │ @@ -425362,15 +425364,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3a3440 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425379,46 +425381,46 @@ │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, r5, [sp] │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + @ instruction: 0xb762 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r6, [r0, r4] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #448] @ (3a35f8 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #784] @ (3a3750 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (3a34c8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -425427,25 +425429,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a34d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #92] @ (3a34d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3a34d8 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #52] @ 3a34c0 │ │ │ │ ldr r2, [pc, #76] @ (3a34dc ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (3a34e0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -425462,27 +425464,27 @@ │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ + @ instruction: 0xb61c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r2, r7, #1 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsls r4, r6, #27 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r6, #32] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r0, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r1, #3] │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -425541,15 +425543,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #953] @ 0x3b9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a357c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ strb r6, [r1, #1] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425558,47 +425560,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3a3618 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #112] @ (3a361c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #108] @ (3a3620 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #96] @ (3a3624 ) │ │ │ │ ldr r1, [pc, #100] @ (3a3628 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (3a362c ) │ │ │ │ ldr r3, [pc, #88] @ (3a3630 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a3634 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #72] @ (3a3638 ) │ │ │ │ ldr r2, [pc, #72] @ (3a363c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -425606,27 +425608,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xb6b8 │ │ │ │ + push {r5, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r3, r5] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, pc, #136 @ (adr r6, 3a36a4 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 3a3844 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldrsb r4, [r0, r7] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r7, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 3a367c │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -425636,25 +425638,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #160] @ 3a36f8 │ │ │ │ ldr r2, [pc, #160] @ (3a36fc ) │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #156] @ (3a3700 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldrb.w r2, [r4, #957] @ 0x3bd │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 3a36da │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ addw r1, r4, #1076 @ 0x434 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r4, #1072 @ 0x430 │ │ │ │ @@ -425691,19 +425693,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #680] @ (3a39c0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -425712,15 +425714,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (3a39c8 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r5, [r0, #944] @ 0x3b0 │ │ │ │ subs r3, r5, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3a38aa │ │ │ │ ldr.w r2, [r0, #940] @ 0x3ac │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r2, #1020 @ 0x3fc │ │ │ │ @@ -425780,15 +425782,15 @@ │ │ │ │ str r4, [r3, r5] │ │ │ │ ldr.w r1, [r6, #3328] @ 0xd00 │ │ │ │ add r1, r5 │ │ │ │ bl 663c28 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ - bl 7354d4 │ │ │ │ + bl 735344 │ │ │ │ ldr.w r3, [r6, #3328] @ 0xd00 │ │ │ │ lsls r2, r7, #8 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ add r3, r5 │ │ │ │ orr.w r0, r0, r1, lsl #24 │ │ │ │ orr.w r0, r0, r2, asr #31 │ │ │ │ orr.w r2, r2, #16777216 @ 0x1000000 │ │ │ │ @@ -425846,15 +425848,15 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #292] @ (3a39d8 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425866,27 +425868,27 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #244] @ (3a39e0 ) │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3a38c4 │ │ │ │ movs r1, #32 │ │ │ │ ldr r4, [pc, #224] @ (3a39e4 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #220] @ (3a39e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425899,27 +425901,27 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3a38c4 │ │ │ │ mov.w r1, #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #156] @ (3a39f8 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #152] @ (3a39fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425928,100 +425930,100 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (3a3a04 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3a38c4 │ │ │ │ ldr r4, [pc, #96] @ (3a3a08 ) │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #96] @ (3a3a0c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #409 @ 0x199 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ b.n 3a38c4 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + cbz r2, 3a3a2a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + str r0, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, #104] @ 0x68 │ │ │ │ + str r2, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #100] @ 0x64 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 3a3a34 │ │ │ │ + cbz r6, 3a3a0e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r7, #108] @ 0x6c │ │ │ │ + str r0, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r2, #100] @ 0x64 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #56] @ 3a3a60 │ │ │ │ ldr r2, [pc, #56] @ (3a3a64 ) │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #52] @ (3a3a68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a3a4c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - sxth r6, r3 │ │ │ │ + sub sp, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r6, pc, #872 @ (adr r6, 3a3dd4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3a3aa8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -426029,24 +426031,24 @@ │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #40] @ (3a3ab0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28ba88 │ │ │ │ - cbz r0, 3a3ade │ │ │ │ + add sp, #192 @ 0xc0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r7, #72] @ 0x48 │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #112 @ 0x70 │ │ │ │ + add r6, pc, #528 @ (adr r6, 3a3cc4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3a3b0c │ │ │ │ sub sp, #8 │ │ │ │ @@ -426055,34 +426057,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a3b14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #954] @ 0x3ba │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbz r2, 3a3b30 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r7, #68] @ 0x44 │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #856 @ (adr r7, 3a3e70 ) │ │ │ │ + add r6, pc, #248 @ (adr r6, 3a3c10 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #520] @ (3a3d38 ) │ │ │ │ @@ -426091,15 +426093,15 @@ │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #520] @ (3a3d40 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r4, [r0, #936] @ 0x3a8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3a3bde │ │ │ │ mov.w r8, #0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov sl, r8 │ │ │ │ @@ -426254,19 +426256,19 @@ │ │ │ │ str.w r8, [ip, #4]! │ │ │ │ cmp ip, lr │ │ │ │ bne.n 3a3c92 │ │ │ │ b.n 3a3cb2 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbz r0, 3a3d42 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #432 @ (adr r7, 3a3ef4 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 3a4094 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003a3d44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -426280,27 +426282,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ subs r1, #32 │ │ │ │ add.w r6, r1, r2, lsl #5 │ │ │ │ ldr r2, [pc, #492] @ (3a3f78 ) │ │ │ │ ldr r1, [pc, #496] @ (3a3f7c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 32b6d0 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a3e8e │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -426458,25 +426460,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vshr.u16 q0, q0, #16 │ │ │ │ - vqadd.u64 q8, q3, q0 │ │ │ │ - str r0, [r5, r5] │ │ │ │ + ldc2l 0, cr0, [r8, #320]! @ 0x140 │ │ │ │ + ldc2l 0, cr0, [lr, #320] @ 0x140 │ │ │ │ + ldr r7, [pc, #832] @ (3a42bc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #32] │ │ │ │ + str r0, [r1, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a3f88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -426500,28 +426502,28 @@ │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3a3fe8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f79c │ │ │ │ + bl 87f60c │ │ │ │ movs r0, #1 │ │ │ │ blx 28dba0 │ │ │ │ ldr r4, [pc, #648] @ (3a4260 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, #16] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, #16] │ │ │ │ + ldrsh r4, [r6, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -426540,22 +426542,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (3a4038 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a400c │ │ │ │ nop │ │ │ │ ldr r4, [pc, #232] @ (3a411c ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #152] @ (3a40e8 ) │ │ │ │ @@ -426585,22 +426587,22 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a40f4 ) │ │ │ │ ldr r5, [pc, #112] @ (3a40f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ubfx r2, r2, #6, #16 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ @@ -426612,34 +426614,34 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3a4064 │ │ │ │ negs r0, r0 │ │ │ │ blx 28be00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3a40fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a4064 │ │ │ │ ldr r0, [pc, #32] @ (3a4100 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a4064 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #936] @ (3a4494 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r2, sp, #808 @ 0x328 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r1, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3a4168 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -426648,25 +426650,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (3a4170 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (3a4174 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (3a4178 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #52] @ (3a417c ) │ │ │ │ ldr r3, [pc, #52] @ (3a4180 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ @@ -426674,32 +426676,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #840] @ (3a44b8 ) │ │ │ │ + ldr r4, [pc, #232] @ (3a4258 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #864] @ (3a44d8 ) │ │ │ │ + ldr r4, [pc, #256] @ (3a4278 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r5, [pc, #960] @ (3a453c ) │ │ │ │ + ldr r4, [pc, #352] @ (3a42dc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r0, [pc, #8] @ (3a4190 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ nop │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -426708,15 +426710,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3a41fc ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #80] @ (3a4200 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #48] @ 3a41f0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, #1312 @ 0x520 │ │ │ │ add.w r1, r0, #1296 @ 0x510 │ │ │ │ add.w r0, r0, #1320 @ 0x528 │ │ │ │ vstr d7, [r1] │ │ │ │ movs r1, #0 │ │ │ │ @@ -426725,91 +426727,91 @@ │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str.w r1, [r3, #1276] @ 0x4fc │ │ │ │ str.w r1, [r3, #1280] @ 0x500 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d5b0 │ │ │ │ ... │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #56] @ 3a4254 │ │ │ │ ldr r2, [pc, #56] @ (3a4258 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a425c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a423e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr.w ip, [pc, #56] @ 3a42b0 │ │ │ │ ldr r2, [pc, #56] @ (3a42b4 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a42b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 3a429a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a42bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426822,15 +426824,15 @@ │ │ │ │ ldr r2, [pc, #212] @ (3a43b0 ) │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #200] @ (3a43b4 ) │ │ │ │ add.w sl, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #196] @ (3a43b8 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -426893,25 +426895,25 @@ │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ b.n 3a431a │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r0, sp, #520 @ 0x208 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfa1c0050 │ │ │ │ - @ instruction: 0xfa000050 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + strb.w r0, [r4, #80] @ 0x50 │ │ │ │ + str??.w r0, [r8, r0, lsl #1] │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r1, [pc, #192] @ (3a447c ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #20] │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r2, #3 │ │ │ │ │ │ │ │ 003a43cc : │ │ │ │ @@ -426931,21 +426933,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #432] @ (3a45a0 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a4404 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ str r6, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ sub.w ip, r3, #32 │ │ │ │ cmp ip, r1 │ │ │ │ bhi.n 3a446c │ │ │ │ push {r4, lr} │ │ │ │ @@ -426990,25 +426992,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a44ac ) │ │ │ │ ldr r0, [pc, #32] @ (3a44b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r7, pc, #288 @ (adr r7, 3a45c0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r0, #4] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r7, pc, #208 @ (adr r7, 3a457c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + ldrsh r6, [r2, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r0, #4] │ │ │ │ + ldrsh r0, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #156] @ (3a4564 ) │ │ │ │ @@ -427027,33 +427029,33 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r4, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ movs r3, #21 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3a4548 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87f254 │ │ │ │ + bl 87f0c4 │ │ │ │ ldr r2, [pc, #84] @ (3a4578 ) │ │ │ │ ldr r3, [pc, #68] @ (3a4568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -427078,19 +427080,19 @@ │ │ │ │ b.n 3a4520 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r6, pc, #968 @ (adr r6, 3a4938 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r2, #0] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r4, r7] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx r3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ sxtb r6, r4 │ │ │ │ lsls r7, r3, #3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -427104,58 +427106,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (3a4600 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #84] @ (3a4604 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #84] @ (3a4608 ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #64] @ (3a460c ) │ │ │ │ ldr r1, [pc, #64] @ (3a4610 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #52] @ (3a4614 ) │ │ │ │ ldr r1, [pc, #52] @ (3a4618 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f948 │ │ │ │ - add r7, pc, #768 @ (adr r7, 3a48fc ) │ │ │ │ + b.w 72f7b8 │ │ │ │ + add r6, pc, #160 @ (adr r6, 3a469c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [pc, #328] @ (3a4748 ) │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r0, [r3, r4] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 003a461c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -427696,25 +427698,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a4c3c ) │ │ │ │ ldr r0, [pc, #32] @ (3a4c40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - add r1, pc, #328 @ (adr r1, 3a4d78 ) │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 3a4bd0 │ │ │ │ + bcs.n 3a4ca0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, pc, #240 @ (adr r1, 3a4d2c ) │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldrsb r6, [r0, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a4c44 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428240,15 +428242,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r0, [pc, #1540] @ 3a581c │ │ │ │ str.w r8, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a526c │ │ │ │ subs.w r7, r2, #24576 @ 0x6000 │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp.w r7, #8160 @ 0x1fe0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ @@ -428395,26 +428397,26 @@ │ │ │ │ ldr.w r0, [pc, #1084] @ 3a5824 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a5262 │ │ │ │ ldr.w r1, [pc, #1064] @ 3a5828 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1060] @ 3a582c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a5254 │ │ │ │ cmp.w r4, #640 @ 0x280 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 3a549c │ │ │ │ cmp.w r4, #512 @ 0x200 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a5762 │ │ │ │ @@ -428703,15 +428705,15 @@ │ │ │ │ ldr r1, [pc, #228] @ (3a5834 ) │ │ │ │ mov.w r2, #3840 @ 0xf00 │ │ │ │ ldr r0, [pc, #228] @ (3a5838 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a551a │ │ │ │ sub.w r1, r4, #512 @ 0x200 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.w 3a55ba │ │ │ │ ldr.w r3, [ip, #940] @ 0x3ac │ │ │ │ @@ -428775,29 +428777,29 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r7] │ │ │ │ + strh r6, [r5, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + ldr r7, [pc, #720] @ (3a5b00 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #792] @ (3a5b54 ) │ │ │ │ + ldr r4, [pc, #184] @ (3a58f4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a583c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -429028,15 +429030,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a5914 │ │ │ │ ldr.w r3, [pc, #1244] @ 3a5fe4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5914 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -429048,26 +429050,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a5914 │ │ │ │ ldr.w r1, [pc, #1200] @ 3a5fec │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1200] @ 3a5ff0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a5906 │ │ │ │ sub.w r1, r4, #256 @ 0x100 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.n 3a5abc │ │ │ │ ldr.w r3, [r9, #940] @ 0x3ac │ │ │ │ @@ -429129,15 +429131,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ (3a5ff4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #1012] @ (3a5ff8 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a5abc │ │ │ │ ldr.w r3, [r9, #1060] @ 0x424 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ eors r2, r3 │ │ │ │ lsls r7, r3, #25 │ │ │ │ itt mi │ │ │ │ andmi.w r2, r2, #3 │ │ │ │ @@ -429460,27 +429462,27 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #120] @ (3a605c ) │ │ │ │ + ldr r2, [pc, #536] @ (3a61fc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #536] @ (3a6204 ) │ │ │ │ + ldr r1, [pc, #952] @ (3a63a4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [pc, #184] @ (3a60ac ) │ │ │ │ + ldr r1, [pc, #600] @ (3a624c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r0, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [pc, #208] @ (3a60cc ) │ │ │ │ + ldr r0, [pc, #624] @ (3a626c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a5ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -429545,54 +429547,54 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a6046 │ │ │ │ ldr r0, [pc, #32] @ (3a60d4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w lr, [r6, r3, lsl #2] │ │ │ │ b.n 3a6046 │ │ │ │ nop │ │ │ │ cmp r4, #22 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r6 │ │ │ │ + cmp r4, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #8] @ 3a60e8 │ │ │ │ vstr d7, [r3] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ... │ │ │ │ ldr r0, [pc, #4] @ (3a60f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r0, [pc, #24] @ (3a6114 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, r0, #1312 @ 0x520 │ │ │ │ add.w sl, r0, #1376 @ 0x560 │ │ │ │ mov.w r9, #1 │ │ │ │ b.n 3a614e │ │ │ │ mov r0, r3 │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ sub.w r3, r5, #32 │ │ │ │ rsb r2, r5, #32 │ │ │ │ lsl.w r5, r9, r5 │ │ │ │ lsl.w r3, r9, r3 │ │ │ │ cmp r0, r5 │ │ │ │ lsr.w r2, r9, r2 │ │ │ │ orr.w r3, r3, r2 │ │ │ │ @@ -429652,15 +429654,15 @@ │ │ │ │ bic.w fp, fp, #15 │ │ │ │ mul.w r3, ip, r3 │ │ │ │ strd fp, r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 3a6120 │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r0, ip │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ mul.w r0, r0, fp │ │ │ │ b.n 3a6126 │ │ │ │ ldr.w r5, [r8, #1292] @ 0x50c │ │ │ │ add.w r4, r8, #1408 @ 0x580 │ │ │ │ lsls r1, r5, #27 │ │ │ │ itt mi │ │ │ │ andmi.w r5, r5, #15 │ │ │ │ @@ -429690,17 +429692,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (3a6254 ) │ │ │ │ movw r2, #1486 @ 0x5ce │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r0, sp │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (3a6348 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -429710,25 +429712,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #200] @ (3a6354 ) │ │ │ │ ldr r1, [pc, #200] @ (3a6358 ) │ │ │ │ movs r3, #25 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 3a62a6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r2, [r4, #1324] @ 0x52c │ │ │ │ ldr.w r3, [r4, #1332] @ 0x534 │ │ │ │ @@ -429771,23 +429773,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #30] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adcs r6, r5 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sbcs r4, r2 │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ (3a6414 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -429796,91 +429798,91 @@ │ │ │ │ ldr r1, [pc, #164] @ (3a641c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #144] @ (3a6420 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (3a6424 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #132] @ (3a6428 ) │ │ │ │ ldr r1, [pc, #136] @ (3a642c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #116] @ (3a6430 ) │ │ │ │ ldr r1, [pc, #120] @ (3a6434 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #104] @ (3a6438 ) │ │ │ │ ldr r1, [pc, #104] @ (3a643c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r2, [pc, #92] @ (3a6440 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r7, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r3 │ │ │ │ - bl 730aec │ │ │ │ + bl 73095c │ │ │ │ ldr r3, [pc, #76] @ (3a6444 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r1, #250 @ 0xfa │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, r0 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands r2, r3 │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors r4, r0 │ │ │ │ + subs r6, #172 @ 0xac │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ adds r1, #41 @ 0x29 │ │ │ │ @@ -429957,15 +429959,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a648a │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #612] @ (3a676c ) │ │ │ │ strd r1, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a648a │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a664e │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a65b8 │ │ │ │ @@ -430050,30 +430052,30 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (3a6770 ) │ │ │ │ ldr r0, [pc, #348] @ (3a6774 ) │ │ │ │ add r1, pc │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3a6474 │ │ │ │ ldr r1, [pc, #328] @ (3a6778 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3a6480 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 3a6480 │ │ │ │ ldr r0, [pc, #312] @ (3a677c ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6480 │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a66c0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movt r1, #65535 @ 0xffff │ │ │ │ adds r1, r2, r1 │ │ │ │ @@ -430159,25 +430161,25 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r7 │ │ │ │ + adcs r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r5, #164 @ 0xa4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r0 │ │ │ │ + subs r7, #236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r7, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #300] @ (3a68c4 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -430282,15 +430284,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ b.n 3a67d0 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #158 @ 0x9e │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -430301,15 +430303,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #222 @ 0xde │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + subs r6, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ movs r5, #0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -430332,15 +430334,15 @@ │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ mov r6, ip │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ lsrs r1, r1, #3 │ │ │ │ mov r7, lr │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r1, r0, #3 │ │ │ │ strd r5, r5, [sp, #24] │ │ │ │ adds r2, r1, r2 │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [sp, #28] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -430363,18 +430365,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3a6912 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r2 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 8a7f80 │ │ │ │ + bl 8a7df0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ ubfx r3, r3, #0, #19 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r3, #0 │ │ │ │ add sp, #32 │ │ │ │ @@ -430483,15 +430485,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #56] @ (3a6af8 ) │ │ │ │ vldr d7, [r4, #16] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb r7, [r4, #0] │ │ │ │ ldr.w r0, [r5, #1256] @ 0x4e8 │ │ │ │ b.n 3a69fe │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -430502,15 +430504,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #196 @ 0xc4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ strb r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #34 @ 0x22 │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #376] @ (3a6c88 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -430603,25 +430605,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a6c62 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a6b3a │ │ │ │ ldr r0, [pc, #172] @ (3a6ca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6b38 │ │ │ │ ldr r3, [pc, #148] @ (3a6c94 ) │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a6b38 │ │ │ │ ldr r0, [pc, #156] @ (3a6ca4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6b38 │ │ │ │ ldr r2, [pc, #136] @ (3a6c9c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a6bfc │ │ │ │ ldr r2, [pc, #136] @ (3a6ca8 ) │ │ │ │ @@ -430637,15 +430639,15 @@ │ │ │ │ movmi r2, r3 │ │ │ │ ldrmi r0, [r7, #4] │ │ │ │ bpl.n 3a6c00 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ (3a6cac ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a6bee │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ b.n 3a6bc6 │ │ │ │ ldr r3, [pc, #88] @ (3a6ca8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -430667,15 +430669,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3a6bee │ │ │ │ ldr r0, [pc, #60] @ (3a6cb4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6c42 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -430683,25 +430685,25 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r4, #130 @ 0x82 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #140 @ 0x8c │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -430793,15 +430795,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a6d5e │ │ │ │ ldr r0, [pc, #100] @ (3a6e10 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a6d5e │ │ │ │ ldrd r7, r4, [r5, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w ip, [r5, #12] │ │ │ │ b.n 3a6d54 │ │ │ │ ldr r3, [pc, #76] @ (3a6e14 ) │ │ │ │ @@ -430816,15 +430818,15 @@ │ │ │ │ bpl.n 3a6d5e │ │ │ │ ldr r0, [pc, #60] @ (3a6e18 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a6d5e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r5, #5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ @@ -430835,19 +430837,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, #3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ strb r4, [r1, #11] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + subs r3, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #476] @ (3a700c ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -430919,15 +430921,15 @@ │ │ │ │ bpl.n 3a6e76 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #344] @ (3a7028 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6e76 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a6cb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3a6f9a │ │ │ │ @@ -430958,36 +430960,36 @@ │ │ │ │ bpl.n 3a6e88 │ │ │ │ ldr r1, [pc, #248] @ (3a702c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #248] @ (3a7030 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6e88 │ │ │ │ ldr r3, [pc, #216] @ (3a701c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 3a6e88 │ │ │ │ ldr r1, [pc, #228] @ (3a7034 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #228] @ (3a7038 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6e88 │ │ │ │ ldr r1, [pc, #220] @ (3a703c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #220] @ (3a7040 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6e88 │ │ │ │ ldr r3, [pc, #208] @ (3a7044 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a6e74 │ │ │ │ ldr r3, [pc, #156] @ (3a701c ) │ │ │ │ @@ -430997,30 +430999,30 @@ │ │ │ │ bpl.w 3a6e74 │ │ │ │ ldr r0, [pc, #188] @ (3a7048 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ mov fp, r9 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6e76 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a6e8a │ │ │ │ ldr r2, [pc, #124] @ (3a701c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 3a6e88 │ │ │ │ ldr r1, [pc, #160] @ (3a704c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #160] @ (3a7050 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6e88 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ @@ -431040,15 +431042,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #96] @ (3a7058 ) │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a6e88 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ subs r0, r1, #0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -431057,39 +431059,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r5, #6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + subs r2, #220 @ 0xdc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #164 @ 0xa4 │ │ │ │ + subs r3, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r3, #27] │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #66 @ 0x42 │ │ │ │ + subs r2, #170 @ 0xaa │ │ │ │ lsls r2, r2, #1 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r6, #19] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r2, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #544] @ 3a7290 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -431188,38 +431190,38 @@ │ │ │ │ bpl.n 3a70da │ │ │ │ ldr r1, [pc, #332] @ (3a72a8 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #332] @ (3a72ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a70da │ │ │ │ ldr r3, [pc, #304] @ (3a72a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3a70da │ │ │ │ ldr r3, [pc, #312] @ (3a72b0 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #312] @ (3a72b4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #200 @ 0xc8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a70da │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a70dc │ │ │ │ ldr r4, [pc, #296] @ (3a72b8 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #296] @ (3a72bc ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #200 @ 0xc8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a70da │ │ │ │ ldr r3, [pc, #284] @ (3a72c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a7106 │ │ │ │ ldr r3, [pc, #240] @ (3a72a0 ) │ │ │ │ @@ -431230,15 +431232,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3a72c4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r7, r8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a7108 │ │ │ │ ldr.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ cmp r3, fp │ │ │ │ bhi.n 3a7264 │ │ │ │ ldr r2, [pc, #200] @ (3a72a0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -431247,30 +431249,30 @@ │ │ │ │ bpl.w 3a70da │ │ │ │ ldr r1, [pc, #228] @ (3a72c8 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #228] @ (3a72cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a70da │ │ │ │ ldr r3, [pc, #168] @ (3a72a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a70da │ │ │ │ ldr r5, [pc, #204] @ (3a72d0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #204] @ (3a72d4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r5, #200 @ 0xc8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a70da │ │ │ │ ldr r3, [pc, #188] @ (3a72d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a70c8 │ │ │ │ ldr r3, [pc, #120] @ (3a72a0 ) │ │ │ │ @@ -431280,29 +431282,29 @@ │ │ │ │ bpl.w 3a70c8 │ │ │ │ ldr r0, [pc, #168] @ (3a72dc ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ strd ip, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a70c8 │ │ │ │ ldr r3, [pc, #88] @ (3a72a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a70da │ │ │ │ ldr r1, [pc, #140] @ (3a72e0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (3a72e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a70da │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r6, #1256] @ 0x4e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -431323,45 +431325,45 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r0, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r3, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r0, #19] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + subs r2, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r2, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r4, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #164 @ 0xa4 │ │ │ │ + subs r1, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r7, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + ldrb r4, [r3, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r2, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r0, #250 @ 0xfa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, #15] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r1, #250 @ 0xfa │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #232] @ 3a73e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -431371,15 +431373,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r4, r0 │ │ │ │ add.w ip, r3, #12288 @ 0x3000 │ │ │ │ ldr.w r0, [r3, #936] @ 0x3a8 │ │ │ │ cbz r0, 3a736e │ │ │ │ ldr.w r3, [ip, #3328] @ 0xd00 │ │ │ │ movs r2, #0 │ │ │ │ @@ -431397,15 +431399,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3a73f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1929 @ 0x789 │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -431442,25 +431444,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r4, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + cmp r7, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #96 @ 0x60 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -431530,15 +431532,15 @@ │ │ │ │ lsls r7, r2, #20 │ │ │ │ bpl.n 3a743c │ │ │ │ ldr r0, [pc, #460] @ (3a7680 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ strd ip, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a743c │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a743e │ │ │ │ ldr.w r3, [r6, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add.w r7, r3, #972 @ 0x3cc │ │ │ │ @@ -431603,31 +431605,31 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a743c │ │ │ │ ldr r0, [pc, #256] @ (3a7688 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a743c │ │ │ │ ldr r0, [pc, #248] @ (3a768c ) │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a743c │ │ │ │ ldr r2, [pc, #216] @ (3a7678 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 3a743c │ │ │ │ ldr r0, [pc, #228] @ (3a7690 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a743c │ │ │ │ ldr r3, [pc, #200] @ (3a7684 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a74c4 │ │ │ │ ldr r3, [pc, #208] @ (3a7694 ) │ │ │ │ @@ -431640,15 +431642,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a74c4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #184] @ (3a7698 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3a74c4 │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a7572 │ │ │ │ ldr r3, [pc, #136] @ (3a7684 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -431665,15 +431667,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3a74c4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #120] @ (3a769c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 3a75ec │ │ │ │ ldr r1, [pc, #108] @ (3a76a0 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3a7572 │ │ │ │ @@ -431685,48 +431687,48 @@ │ │ │ │ strd r6, r0, [sp, #20] │ │ │ │ strd ip, lr, [sp, #12] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #76] @ (3a76a4 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a7572 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r5, r0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #31 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - subs r2, #24 │ │ │ │ + subs r0, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #18 │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r6, [pc, #688] @ (3a7954 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #18 │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #440] @ (3a7874 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -431816,15 +431818,15 @@ │ │ │ │ ldr.w r3, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 3a76e4 │ │ │ │ movs r0, #2 │ │ │ │ b.n 3a76e6 │ │ │ │ ldr r0, [pc, #228] @ (3a788c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a76e4 │ │ │ │ ldr r3, [pc, #212] @ (3a7888 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a7826 │ │ │ │ movs r0, #0 │ │ │ │ @@ -431841,15 +431843,15 @@ │ │ │ │ bne.n 3a784c │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a76e4 │ │ │ │ ldr r0, [pc, #180] @ (3a7890 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a76e4 │ │ │ │ ldr.w lr, [pc, #172] @ 3a7894 │ │ │ │ ldr.w r7, [r5, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3a778e │ │ │ │ ldr.w lr, [pc, #132] @ 3a7880 │ │ │ │ @@ -431859,15 +431861,15 @@ │ │ │ │ beq.n 3a778e │ │ │ │ strd r2, ip, [sp] │ │ │ │ and.w r2, r0, #1 │ │ │ │ ldr r0, [pc, #132] @ (3a7898 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a77ba │ │ │ │ b.n 3a778e │ │ │ │ ldr r3, [pc, #116] @ (3a789c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -431877,30 +431879,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a77ba │ │ │ │ ldr r0, [pc, #100] @ (3a78a0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a77ba │ │ │ │ b.n 3a778e │ │ │ │ ldr r2, [pc, #76] @ (3a789c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a77d4 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3a77d4 │ │ │ │ ldr r0, [pc, #72] @ (3a78a4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a778e │ │ │ │ ldr r3, [pc, #24] @ (3a7880 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 3a77d4 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -431912,27 +431914,27 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #21 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + adds r6, #244 @ 0xf4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r1, #7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r2, #13] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #14 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r2 │ │ │ │ @@ -432046,15 +432048,15 @@ │ │ │ │ bpl.n 3a794e │ │ │ │ ldr r1, [pc, #192] @ (3a7a9c ) │ │ │ │ ldr r0, [pc, #196] @ (3a7aa0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #284 @ 0x11c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a794e │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov.w r6, #664 @ 0x298 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ ldr.w r3, [r3, #3328] @ 0xd00 │ │ │ │ @@ -432089,43 +432091,43 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ mla r0, ip, r6, r0 │ │ │ │ bl 3ab57c │ │ │ │ b.n 3a7a0a │ │ │ │ ldr r0, [pc, #64] @ (3a7aa4 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a7990 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (3a7aa8 ) │ │ │ │ mov r3, fp │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b764 │ │ │ │ asrs r0, r7, #13 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r2, #15] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r6, r1, #13 │ │ │ │ lsls r3, r4, #3 │ │ │ │ asrs r2, r5, #11 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #120 @ 0x78 │ │ │ │ + adds r5, #224 @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #172] @ (3a7b6c ) │ │ │ │ @@ -432183,26 +432185,26 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3a7ae4 │ │ │ │ asrs r6, r6, #5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #128] @ 3a7c14 │ │ │ │ @@ -432259,15 +432261,15 @@ │ │ │ │ beq.n 3a7be0 │ │ │ │ b.n 3a7bde │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r4, #2 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #10] │ │ │ │ + strb r0, [r6, #3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r3, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -432485,21 +432487,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a7e6e │ │ │ │ ldr r0, [pc, #108] @ (3a7ed4 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3a853e │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr.w r1, [r7, #1456] @ 0x5b0 │ │ │ │ - bl 8a81dc │ │ │ │ + bl 8a804c │ │ │ │ ldr.w r2, [r7, #1312] @ 0x520 │ │ │ │ ubfx r3, r1, #0, #15 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ eor.w r3, r2, r3, lsl #5 │ │ │ │ ands r3, r1 │ │ │ │ eors r3, r2 │ │ │ │ @@ -432520,17 +432522,17 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #25 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - strb r4, [r0, #0] │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r0, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r3, [pc, #3040] @ 3a8abc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3a7ef4 │ │ │ │ ldr.w r3, [pc, #3032] @ 3a8ac0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -432690,15 +432692,15 @@ │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr.w r1, [pc, #2652] @ 3a8ac4 │ │ │ │ ldr.w r0, [pc, #2652] @ 3a8ac8 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a7e76 │ │ │ │ ldr.w r3, [r7, #1288] @ 0x508 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432711,15 +432713,15 @@ │ │ │ │ ldr.w r3, [pc, #2588] @ 3a8ac0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr.w r0, [pc, #2588] @ 3a8ad0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a7e76 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ @@ -432822,15 +432824,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a7e6e │ │ │ │ ldr.w r0, [pc, #2288] @ 3a8adc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a7e6e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ ldrh.w r5, [sp, #218] @ 0xda │ │ │ │ ldrh.w r6, [sp, #226] @ 0xe2 │ │ │ │ @@ -432989,15 +432991,15 @@ │ │ │ │ ldr.w r3, [pc, #1796] @ 3a8ac0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr.w r0, [pc, #1816] @ 3a8ae4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a7e76 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -433136,15 +433138,15 @@ │ │ │ │ bpl.w 3a7dc2 │ │ │ │ ldr.w r1, [pc, #1424] @ 3a8aec │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [pc, #1420] @ 3a8af0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a7dc2 │ │ │ │ mov r1, r0 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #0] │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ @@ -433162,15 +433164,15 @@ │ │ │ │ ldr.w r3, [r7, #1468] @ 0x5bc │ │ │ │ adds r2, r4, r2 │ │ │ │ ldr.w r0, [pc, #1348] @ 3a8af8 │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7dc2 │ │ │ │ ldr.w r3, [pc, #1268] @ 3a8ac0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a7dc2 │ │ │ │ ldr.w r2, [pc, #1312] @ 3a8afc │ │ │ │ @@ -433201,21 +433203,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr.w r0, [pc, #1248] @ 3a8b10 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a7e76 │ │ │ │ ldr.w r0, [pc, #1236] @ 3a8b14 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ subs r3, r6, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bhi.n 3a8604 │ │ │ │ add r2, pc, #8 @ (adr r2, 3a865c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ bx r2 │ │ │ │ @@ -433327,29 +433329,29 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #888] @ (3a8b1c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ and.w r2, r2, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3a8c20 │ │ │ │ ldr r3, [pc, #760] @ (3a8ac0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a7e6e │ │ │ │ ldr r0, [pc, #840] @ (3a8b20 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e6e │ │ │ │ sub.w r3, r4, #8192 @ 0x2000 │ │ │ │ cmp.w r3, #57344 @ 0xe000 │ │ │ │ bcc.w 3a81ae │ │ │ │ ldr r3, [pc, #720] @ (3a8ac0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433357,26 +433359,26 @@ │ │ │ │ bpl.w 3a7e6e │ │ │ │ ldr r1, [pc, #804] @ (3a8b24 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #804] @ (3a8b28 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e6e │ │ │ │ ldr r3, [pc, #684] @ (3a8ac0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr r0, [pc, #772] @ (3a8b2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ ldr r2, [pc, #764] @ (3a8b30 ) │ │ │ │ ldr r3, [pc, #716] @ (3a8b00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -433388,27 +433390,27 @@ │ │ │ │ ldr r0, [pc, #748] @ (3a8b38 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #604] @ (3a8ac0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr r1, [pc, #712] @ (3a8b3c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #712] @ (3a8b40 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -433454,15 +433456,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr r0, [pc, #564] @ (3a8b44 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7e76 │ │ │ │ ldr r3, [pc, #544] @ (3a8b48 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -433472,29 +433474,29 @@ │ │ │ │ ldr r3, [pc, #392] @ (3a8ac0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr r0, [pc, #520] @ (3a8b4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ ldr r3, [pc, #512] @ (3a8b50 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8268 │ │ │ │ ldr r3, [pc, #352] @ (3a8ac0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a8268 │ │ │ │ ldr r0, [pc, #488] @ (3a8b54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a8268 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #480] @ (3a8b58 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8442 │ │ │ │ @@ -433503,15 +433505,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3a8442 │ │ │ │ ldr r0, [pc, #456] @ (3a8b5c ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a8442 │ │ │ │ ldrd r5, r4, [sp, #216] @ 0xd8 │ │ │ │ cmp r4, #0 │ │ │ │ uxth r1, r5 │ │ │ │ it lt │ │ │ │ lsrlt r5, r5, #16 │ │ │ │ @@ -433546,15 +433548,15 @@ │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 3a84a2 │ │ │ │ ldr r0, [pc, #352] @ (3a8b68 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #28] │ │ │ │ b.n 3a84a6 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #332] @ (3a8b6c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -433566,15 +433568,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3a8456 │ │ │ │ ldr r0, [pc, #308] @ (3a8b70 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a8456 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #292] @ (3a8b74 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433584,15 +433586,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a846a │ │ │ │ ldr r0, [pc, #268] @ (3a8b78 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a846a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8442 │ │ │ │ @@ -433619,129 +433621,129 @@ │ │ │ │ beq.w 3a848a │ │ │ │ b.n 3a89b2 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r1, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xfa65ffff │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #228 @ 0xe4 │ │ │ │ + adds r5, #76 @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r6, #32] │ │ │ │ + ldr r4, [r3, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, #50 @ 0x32 │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, #100 @ 0x64 │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r2, r3, #25 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #80 @ 0x50 │ │ │ │ + movs r7, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + cmp r7, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #194 @ 0xc2 │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r0, r1, #16 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r0, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r0, #92] @ 0x5c │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r2, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r5, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #176 @ 0xb0 │ │ │ │ + cmp r3, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #78 @ 0x4e │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #576] @ (3a8da8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r4, #9] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #94 @ 0x5e │ │ │ │ + movs r6, #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #24 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r2, [pc, #1168] @ 3a9010 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #20 │ │ │ │ bpl.w 3a7e76 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [pc, #1152] @ 3a9014 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 3a9018 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ ldr.w r3, [pc, #1124] @ 3a9010 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr.w r0, [pc, #1120] @ 3a901c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ lsrs r5, r5, #16 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a8500 │ │ │ │ ldr.w r3, [pc, #1100] @ 3a9020 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -433791,15 +433793,15 @@ │ │ │ │ bpl.w 3a7e6e │ │ │ │ ldr r1, [pc, #972] @ (3a9024 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #972] @ (3a9028 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e6e │ │ │ │ ldr r3, [pc, #956] @ (3a902c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a821e │ │ │ │ ldr r3, [pc, #916] @ (3a9010 ) │ │ │ │ @@ -433809,15 +433811,15 @@ │ │ │ │ bpl.w 3a821e │ │ │ │ ldr r0, [pc, #932] @ (3a9030 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.w 3a821e │ │ │ │ ldr r2, [pc, #912] @ (3a9034 ) │ │ │ │ ldr.w r1, [r9, r2] │ │ │ │ ldrh r2, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a82de │ │ │ │ @@ -433827,15 +433829,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3a82de │ │ │ │ ldr r0, [pc, #888] @ (3a9038 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.w 3a82de │ │ │ │ ldr r3, [pc, #872] @ (3a903c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a839c │ │ │ │ @@ -433850,15 +433852,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a839c │ │ │ │ ldr r3, [pc, #824] @ (3a9044 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7e30 │ │ │ │ ldr r3, [pc, #756] @ (3a9010 ) │ │ │ │ @@ -433866,15 +433868,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a7e30 │ │ │ │ ldr r0, [pc, #800] @ (3a9048 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e30 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ @@ -433965,15 +433967,15 @@ │ │ │ │ bpl.w 3a7e76 │ │ │ │ ldr r1, [pc, #540] @ (3a904c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #540] @ (3a9050 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e76 │ │ │ │ ldr.w lr, [pc, #524] @ 3a9054 │ │ │ │ ldr.w r2, [r9, lr] │ │ │ │ ldrh.w lr, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 3a802e │ │ │ │ ldr.w lr, [pc, #436] @ 3a9010 │ │ │ │ @@ -433986,15 +433988,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r1, [r7, #1288] @ 0x508 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ b.w 3a802e │ │ │ │ ldr r0, [pc, #460] @ (3a905c ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -434002,15 +434004,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (3a9010 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 3a80f8 │ │ │ │ ldr r0, [pc, #436] @ (3a9060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ b.w 3a80f8 │ │ │ │ ldr r3, [pc, #424] @ (3a9064 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8196 │ │ │ │ @@ -434023,15 +434025,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a8196 │ │ │ │ ldr r3, [pc, #380] @ (3a906c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8400 │ │ │ │ ldr r3, [pc, #272] @ (3a9010 ) │ │ │ │ @@ -434039,15 +434041,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a8400 │ │ │ │ ldr r0, [pc, #356] @ (3a9070 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.w 3a8400 │ │ │ │ ldr r3, [pc, #340] @ (3a9074 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8722 │ │ │ │ @@ -434061,15 +434063,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ b.w 3a8724 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ b.n 3a8be8 │ │ │ │ ldr r3, [pc, #280] @ (3a907c ) │ │ │ │ @@ -434083,25 +434085,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a8532 │ │ │ │ ldr r0, [pc, #256] @ (3a9080 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.w 3a8532 │ │ │ │ ldr r0, [pc, #236] @ (3a9084 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ b.n 3a8bfa │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ mov.w r5, #664 @ 0x298 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ @@ -434121,90 +434123,90 @@ │ │ │ │ bpl.w 3a7e6e │ │ │ │ ldr r1, [pc, #164] @ (3a9088 ) │ │ │ │ ldr r0, [pc, #164] @ (3a908c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.w 3a7e6e │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #144] @ (3a9090 ) │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1236 @ 0x4d4 │ │ │ │ blx 28b764 │ │ │ │ nop │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + movs r6, #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r3, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #18 │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #30 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r1, #0] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [pc, #384] @ (3a91d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #16 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r3, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [pc, #576] @ (3a92c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #166 @ 0xa6 │ │ │ │ + movs r4, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r6, [r2, r1] │ │ │ │ + ldrb r6, [r7, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r1, #14 │ │ │ │ + movs r7, #118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r4, [pc, #1072] @ 3a94d8 │ │ │ │ @@ -434285,15 +434287,15 @@ │ │ │ │ ldr r0, [pc, #884] @ (3a94e8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a90de │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a92b0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 3a923a │ │ │ │ @@ -434364,26 +434366,26 @@ │ │ │ │ ldr r1, [pc, #660] @ (3a94ec ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #660] @ (3a94f0 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a9152 │ │ │ │ ldr r1, [pc, #644] @ (3a94f4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #644] @ (3a94f8 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a90d0 │ │ │ │ ldr r3, [pc, #628] @ (3a94fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a90de │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -434392,15 +434394,15 @@ │ │ │ │ ldr r0, [pc, #612] @ (3a9500 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a90de │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a93fc │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.w 3a90c0 │ │ │ │ @@ -434436,15 +434438,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3a9504 ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #480] @ (3a9508 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a9152 │ │ │ │ str.w r9, [r1, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r2, [r1, #1316] @ 0x524 │ │ │ │ mov r7, r9 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ str.w r3, [r1, #1304] @ 0x518 │ │ │ │ @@ -434500,15 +434502,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (3a950c ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #292] @ (3a9510 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a9152 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ adds r3, r2, r3 │ │ │ │ sbc.w r2, r6, #0 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ @@ -434528,15 +434530,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (3a9514 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #220] @ (3a9518 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a9152 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ ldr.w r3, [r3, #1060] @ 0x424 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.n 3a936e │ │ │ │ ldr r3, [pc, #132] @ (3a94dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -434546,15 +434548,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (3a951c ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #184] @ (3a9520 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a9152 │ │ │ │ str.w r8, [r0, #1308] @ 0x51c │ │ │ │ b.n 3a9152 │ │ │ │ ldr.w r2, [r0, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ ldr.w r7, [r1, #1316] @ 0x524 │ │ │ │ @@ -434586,43 +434588,43 @@ │ │ │ │ @ instruction: 0xfb8e00e2 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + movs r7, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + asrs r0, r0, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #34 @ 0x22 │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r6, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, r0] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r2, r7] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r2, [r0, #1276] @ 0x4fc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 3a953a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -434690,15 +434692,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #148] @ 0x94 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r7, [pc, #376] @ (3a9780 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r7, pc │ │ │ │ cbnz r3, 3a961c │ │ │ │ ldr r3, [pc, #368] @ (3a9784 ) │ │ │ │ @@ -434737,15 +434739,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ movs r4, #1 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 538390 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9758 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3a96f8 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ @@ -434796,15 +434798,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a9694 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #124] @ (3a978c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 3a9694 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a9732 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a9732 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434847,19 +434849,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf63000e2 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf58400e2 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r2, #1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r4, [pc, #540] @ (3a99d0 ) │ │ │ │ @@ -434915,15 +434917,15 @@ │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ strd r2, r2, [r3] │ │ │ │ strb.w r6, [sp, #120] @ 0x78 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a9868 │ │ │ │ ldr r3, [pc, #384] @ (3a99dc ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434962,15 +434964,15 @@ │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d9, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 538390 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a99a6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a98e8 │ │ │ │ dmb ish │ │ │ │ @@ -435043,15 +435045,15 @@ │ │ │ │ b.n 3a989c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #80] @ (3a99e4 ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 3a98e8 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3a99e8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (3a99ec ) │ │ │ │ ldr r0, [pc, #64] @ (3a99f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -435071,19 +435073,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r6, #7405568 @ 0x710000 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf30400e2 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r6, #30] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrd r2, r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3a9a18 │ │ │ │ mov.w ip, r3, lsr #31 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w ip, [r0, #656] @ 0x290 │ │ │ │ @@ -435184,22 +435186,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a9b30 ) │ │ │ │ ldr r0, [pc, #28] @ (3a9b34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ subs.w r0, r2, #226 @ 0xe2 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strh r6, [r4, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, r2, #5 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ @@ -435229,15 +435231,15 @@ │ │ │ │ adc.w r9, r3, r0, asr #31 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a9bbe │ │ │ │ ldr r3, [pc, #416] @ (3a9d54 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -435273,15 +435275,15 @@ │ │ │ │ ldmia.w r5, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [pc, #296] @ 3a9d40 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 538390 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9d26 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9cc6 │ │ │ │ @@ -435345,15 +435347,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a9c38 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #128] @ (3a9d5c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 3a9c38 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a9c9e │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a9d06 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a9d06 │ │ │ │ @@ -435395,19 +435397,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0d200e2 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ vmla.i16 d0, d26, d2[2] │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + str r6, [r1, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r4, #16] │ │ │ │ + strb r0, [r1, #10] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r3, #10] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003a9d6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -435432,15 +435434,15 @@ │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov r1, r3 │ │ │ │ add.w ip, sl, r0 │ │ │ │ mov.w r3, #664 @ 0x298 │ │ │ │ mov lr, r2 │ │ │ │ mov fp, r1 │ │ │ │ mov r2, lr │ │ │ │ cmp r5, #4 │ │ │ │ @@ -435590,15 +435592,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a9e30 │ │ │ │ sub.w r3, lr, #69120 @ 0x10e00 │ │ │ │ orrs r3, r1 │ │ │ │ beq.w 3aa3dc │ │ │ │ movw r3, #3585 @ 0xe01 │ │ │ │ movt r3, #1 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -435669,25 +435671,25 @@ │ │ │ │ ldr.w r0, [pc, #1164] @ 3aa518 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3a9e26 │ │ │ │ ldr.w r1, [pc, #1144] @ 3aa51c │ │ │ │ mov r3, fp │ │ │ │ ldr.w r0, [pc, #1144] @ 3aa520 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3a9e18 │ │ │ │ mov.w r3, #3968 @ 0xf80 │ │ │ │ movt r3, #1 │ │ │ │ cmp r1, r0 │ │ │ │ it eq │ │ │ │ cmpeq lr, r3 │ │ │ │ @@ -436049,31 +436051,31 @@ │ │ │ │ cdp 0, 11, cr0, cr2, cr2, {7} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r1 │ │ │ │ + adds r2, r6, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #424] @ (3aa6c8 ) │ │ │ │ + ldr r5, [pc, #840] @ (3aa868 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #728] @ (3aa800 ) │ │ │ │ + ldr r3, [pc, #120] @ (3aa5a0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [pc, #128] @ (3aa5ac ) │ │ │ │ + ldr r1, [pc, #544] @ (3aa74c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r5, #22 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003aa534 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3aa548 │ │ │ │ movs r0, #0 │ │ │ │ @@ -436145,15 +436147,15 @@ │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ mov.w r1, #664 @ 0x298 │ │ │ │ add.w ip, r7, r0 │ │ │ │ mov sl, r2 │ │ │ │ cmp r4, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mul.w ip, r1, ip │ │ │ │ add.w r7, r6, ip │ │ │ │ @@ -436347,25 +436349,25 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3aa664 │ │ │ │ ldr.w r1, [pc, #1400] @ 3aaddc │ │ │ │ mov r2, sl │ │ │ │ ldr.w r0, [pc, #1400] @ 3aade0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3aa656 │ │ │ │ ldr.w r3, [pc, #1384] @ 3aade4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3aa664 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -436376,15 +436378,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3aa664 │ │ │ │ mov.w r0, #3968 @ 0xf80 │ │ │ │ movt r0, #1 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 3aa9ec │ │ │ │ @@ -436531,15 +436533,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (3aadec ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #900] @ (3aadf0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3aa818 │ │ │ │ ldrd r3, r1, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bpl.w 3aa818 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ tst.w r9, #1 │ │ │ │ @@ -436607,15 +436609,15 @@ │ │ │ │ ldr r1, [pc, #708] @ (3aadf4 ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #708] @ (3aadf8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3aa818 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r0, r3, #0 │ │ │ │ bcc.w 3aaa4e │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movt r0, #1 │ │ │ │ @@ -436847,34 +436849,34 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0x47aa │ │ │ │ + mov r2, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mcr2 0, 0, r0, cr8, cr1, {2} │ │ │ │ + ldc2l 0, cr0, [r0], #-324 @ 0xfffffebc │ │ │ │ ldr r7, [pc, #512] @ (3aafe8 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ + add r0, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfbca0051 │ │ │ │ - add lr, fp │ │ │ │ + @ instruction: 0xfa320051 │ │ │ │ + muls r6, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfb020051 │ │ │ │ - negs r2, r3 │ │ │ │ + vld4.16 {d16-d19}, [sl :64], r1 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r2, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r0, #20 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003aae08 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3aae12 │ │ │ │ b.w 3a492c │ │ │ │ @@ -437217,15 +437219,15 @@ │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ ldrd r8, r9, [sp, #136] @ 0x88 │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ bl 538390 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3ab4ca │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3ab1e6 │ │ │ │ dmb ish │ │ │ │ @@ -437250,15 +437252,15 @@ │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ sbc.w sl, r3, r2 │ │ │ │ adds.w r9, r9, r4 │ │ │ │ adc.w sl, r7, sl │ │ │ │ vstr d9, [sp, #144] @ 0x90 │ │ │ │ vstr d9, [sp, #152] @ 0x98 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3ab242 │ │ │ │ ldr r3, [pc, #500] @ (3ab42c ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -437295,15 +437297,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia.w r8, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 538390 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3ab4ca │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3ab2c8 │ │ │ │ dmb ish │ │ │ │ @@ -437356,15 +437358,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [sp, #164] @ 0xa4 │ │ │ │ strb.w r5, [sp, #126] @ 0x7e │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ strb.w r5, [sp, #127] @ 0x7f │ │ │ │ vstr d9, [sp, #128] @ 0x80 │ │ │ │ vstr d9, [sp, #136] @ 0x88 │ │ │ │ - bl 883bb8 │ │ │ │ + bl 883a28 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3ab37c │ │ │ │ ldr r3, [pc, #188] @ (3ab42c ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -437485,23 +437487,23 @@ │ │ │ │ b.w 3a492c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (3ab4e8 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 3ab1e6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (3ab4e8 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ba94 │ │ │ │ + bl 87b904 │ │ │ │ b.n 3ab2c8 │ │ │ │ ldrd r0, r1, [sp, #144] @ 0x90 │ │ │ │ b.n 3ab278 │ │ │ │ blx 28bcf0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3ab4ec ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (3ab4f0 ) │ │ │ │ @@ -437514,19 +437516,19 @@ │ │ │ │ nop │ │ │ │ bvc.n 3ab464 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #66 @ 0x42 │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003ab4f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -437871,28 +437873,28 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ab826 │ │ │ │ ldr r0, [pc, #40] @ (3ab8b8 ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3ab826 │ │ │ │ bl 28e8f4 │ │ │ │ bmi.n 3ab924 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003ab8bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -438005,15 +438007,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3ab938 │ │ │ │ ldr r0, [pc, #60] @ (3aba1c ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3ab93a │ │ │ │ ldr r3, [pc, #44] @ (3aba20 ) │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (3aba24 ) │ │ │ │ ldr r0, [pc, #48] @ (3aba28 ) │ │ │ │ @@ -438028,46 +438030,45 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #336] @ (3abb68 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #28 │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + vqadd.u16 q0, q1, │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3aba38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ vqadd.s16 q8, q13, q0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 3aba94 │ │ │ │ ldr r2, [pc, #68] @ (3aba98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3aba9c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (3abaa0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3abaa4 ) │ │ │ │ ldr r2, [pc, #52] @ (3abaa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -438077,24 +438078,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bmi.n 3ab9d4 │ │ │ │ + bcc.n 3abaa4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r1, #98 @ 0x62 │ │ │ │ + subs r2, r1, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s16 q0, q12, q0 │ │ │ │ - lsls r6, r7, #9 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (3abb50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -438104,34 +438105,34 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #128] @ (3abb5c ) │ │ │ │ ldr r1, [pc, #132] @ (3abb60 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #112] @ (3abb64 ) │ │ │ │ ldr r1, [pc, #116] @ (3abb68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #100] @ (3abb6c ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ bl 3395ac │ │ │ │ @@ -438150,27 +438151,27 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 52bfc0 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33965c │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r2, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bcc.n 3abb60 │ │ │ │ + bcs.n 3abc30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r0, #198 @ 0xc6 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 3, r0, cr2, cr0, {6} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -438309,23 +438310,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (3abcec ) │ │ │ │ ldr r0, [pc, #24] @ (3abcf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3abbfe │ │ │ │ beq.n 3abc44 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r2, #108 @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, pc, #600 @ (adr r4, 3abf4c ) │ │ │ │ + add r2, pc, #1016 @ (adr r2, 3ac0ec ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -438354,21 +438355,21 @@ │ │ │ │ beq.n 3abd50 │ │ │ │ ldr.w lr, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3abd16 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add r3, r0 │ │ │ │ sxth r3, r3 │ │ │ │ lsls r3, r3, #2 │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3abd44 │ │ │ │ @@ -438443,15 +438444,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3abe16 │ │ │ │ ldr r1, [pc, #116] @ (3abea0 ) │ │ │ │ ldr r0, [pc, #116] @ (3abea4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3abe16 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -438480,17 +438481,17 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3abcf4 │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #174 @ 0xae │ │ │ │ + adds r1, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, pc, #256 @ (adr r3, 3abfa8 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 3ac148 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r2, #0 │ │ │ │ add.w r3, r1, #31 │ │ │ │ @@ -438524,19 +438525,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3abf24 ) │ │ │ │ ldr r0, [pc, #20] @ (3abf28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r2, 3abf4e │ │ │ │ + @ instruction: 0xb802 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r6, 3abf56 │ │ │ │ + @ instruction: 0xb816 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3abf80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -438544,35 +438545,35 @@ │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #64] @ (3abf88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #28] @ 3abf78 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #944 @ 0x3b0 │ │ │ │ vstr d7, [r0, #-16] │ │ │ │ vstr d7, [r0, #-8] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d5b0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc2 0, cr0, [ip, #324]! @ 0x144 │ │ │ │ - stc2l 0, cr0, [r2, #324]! @ 0x144 │ │ │ │ + stc2 0, cr0, [r4], #-324 @ 0xfffffebc │ │ │ │ + mcrr2 0, 5, r0, sl, cr1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3abf98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ eors.w r0, lr, r0, lsr #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #136] @ (3ac038 ) │ │ │ │ @@ -438580,26 +438581,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #140] @ (3ac040 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #128] @ (3ac044 ) │ │ │ │ ldr r2, [pc, #128] @ (3ac048 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #84] @ 3ac030 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #104] @ (3ac04c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -438627,22 +438628,22 @@ │ │ │ │ b.w 3395ac │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r5, #20] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #324] @ 0x144 │ │ │ │ - stc2 0, cr0, [ip, #324]! @ 0x144 │ │ │ │ + ldc2 0, cr0, [r8], #-324 @ 0xfffffebc │ │ │ │ + ldc2 0, cr0, [r4], {81} @ 0x51 │ │ │ │ orr.w r0, r6, r0, lsr #3 │ │ │ │ lsrs r7, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -438717,15 +438718,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3ac092 │ │ │ │ mov r3, r2 │ │ │ │ movs r7, #0 │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ sbcs.w r2, r4, #0 │ │ │ │ bcs.n 3ac0d2 │ │ │ │ @@ -438940,30 +438941,30 @@ │ │ │ │ ldr r1, [pc, #92] @ (3ac45c ) │ │ │ │ ldr r0, [pc, #92] @ (3ac460 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r1 │ │ │ │ b.n 3ac0e2 │ │ │ │ ldrd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 3ac0e2 │ │ │ │ ldr r1, [pc, #52] @ (3ac464 ) │ │ │ │ ldr r0, [pc, #56] @ (3ac468 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ac088 │ │ │ │ ldr r1, [pc, #44] @ (3ac46c ) │ │ │ │ ldr r0, [pc, #48] @ (3ac470 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ b.n 3ac408 │ │ │ │ @@ -438971,25 +438972,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6], {81} @ 0x51 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + @ instruction: 0xfb2e0051 │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb.w r0, [lr, #81] @ 0x51 │ │ │ │ - cmp r5, #16 │ │ │ │ + strb.w r0, [r6, r1, lsl #1] │ │ │ │ + cmp r3, #120 @ 0x78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvs.n 3ac49c │ │ │ │ + bmi.n 3ac36c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ + cmp r3, #104 @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvs.n 3ac484 │ │ │ │ + bmi.n 3ac554 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ (3ac534 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -439010,43 +439011,43 @@ │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3ac4ee │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ bic.w r5, r5, r2 │ │ │ │ ldr.w r2, [r4, #948] @ 0x3b4 │ │ │ │ bic.w r6, r6, r2 │ │ │ │ orrs r5, r6 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3ac510 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #76] @ (3ac53c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ac4ba │ │ │ │ ldr r3, [pc, #68] @ (3ac540 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3ac4ba │ │ │ │ ldr r0, [pc, #64] @ (3ac544 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3ac4ba │ │ │ │ ldr r3, [pc, #52] @ (3ac548 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ac4e0 │ │ │ │ @@ -439054,30 +439055,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3ac4e0 │ │ │ │ ldr r0, [pc, #36] @ (3ac54c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3ac4e0 │ │ │ │ nop │ │ │ │ stmia r7!, {r4, r5, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [r2 :64], r1 │ │ │ │ + @ instruction: 0xf76a0051 │ │ │ │ adds r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [r8 :64], r1 │ │ │ │ + @ instruction: 0xf7700051 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r7, [pc, #1464] @ 3acb1c │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r1, [pc, #1464] @ 3acb20 │ │ │ │ @@ -439267,15 +439268,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3ac62a │ │ │ │ ldr.w r0, [pc, #1044] @ 3acb2c │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3ac62a │ │ │ │ ldr r1, [pc, #1020] @ (3acb28 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r0, [r1, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3ac58c │ │ │ │ @@ -439308,24 +439309,24 @@ │ │ │ │ ldr r1, [pc, #952] @ (3acb30 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #952] @ (3acb34 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ac6f2 │ │ │ │ ldr r1, [pc, #940] @ (3acb38 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #940] @ (3acb3c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ac6f2 │ │ │ │ ldrd r0, r1, [r5, #968] @ 0x3c8 │ │ │ │ orn r0, r0, r2 │ │ │ │ orn r1, r1, r3 │ │ │ │ ldr.w r2, [r5, #936] @ 0x3a8 │ │ │ │ ldr.w r3, [r5, #940] @ 0x3ac │ │ │ │ ands r2, r0 │ │ │ │ @@ -439342,27 +439343,27 @@ │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 3ac6f2 │ │ │ │ ldr r1, [pc, #876] @ (3acb40 ) │ │ │ │ ldr r0, [pc, #876] @ (3acb44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ac6f2 │ │ │ │ ldr r1, [pc, #832] @ (3acb24 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #21 │ │ │ │ bpl.n 3ac6f2 │ │ │ │ ldr r1, [pc, #856] @ (3acb48 ) │ │ │ │ ldr r0, [pc, #860] @ (3acb4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ac6f2 │ │ │ │ ldrd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ bic.w r0, r0, r2 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ strd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -439474,15 +439475,15 @@ │ │ │ │ bic.w r3, r3, #491520 @ 0x78000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #988] @ 0x3dc │ │ │ │ b.n 3ac6f2 │ │ │ │ ldr r0, [pc, #436] @ (3acb50 ) │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ac740 │ │ │ │ cmp r1, #225 @ 0xe1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ bcs.w 3ac6e6 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ mov r2, r8 │ │ │ │ and.w r3, r6, #4 │ │ │ │ @@ -439576,63 +439577,63 @@ │ │ │ │ ldr r3, [pc, #28] @ (3acb24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3ac6f2 │ │ │ │ ldr r0, [pc, #64] @ (3acb54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ac6f2 │ │ │ │ nop │ │ │ │ stmia r6!, {r4, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73c0051 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + sub.w r0, r4, #13697024 @ 0xd10000 │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf7c00051 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + @ instruction: 0xf6280051 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcs.n 3acab0 │ │ │ │ + bne.n 3acb80 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf6f00051 │ │ │ │ - cmp r1, #80 @ 0x50 │ │ │ │ + adcs.w r0, r8, #13697024 @ 0xd10000 │ │ │ │ + movs r7, #184 @ 0xb8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf6960051 │ │ │ │ - @ instruction: 0xf4ba0051 │ │ │ │ - @ instruction: 0xf3fa0051 │ │ │ │ + @ instruction: 0xf4fe0051 │ │ │ │ + ssat r0, #18, r2, asr #1 │ │ │ │ + @ instruction: 0xf2620051 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3acbb8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (3acbbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3acbc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #60] @ (3acbc4 ) │ │ │ │ ldr r1, [pc, #64] @ (3acbc8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3acbcc ) │ │ │ │ ldr r2, [pc, #52] @ (3acbd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -439641,41 +439642,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + lsrs r2, r5, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bl fffbebc6 <__bss_end__@@Base+0xfecaad32> │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ udf #150 @ 0x96 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - @ instruction: 0xf3d80051 │ │ │ │ + movw r0, #81 @ 0x51 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 3acc58 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (3acc5c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #112] @ (3acc60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #68] @ 3acc48 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #968] @ 0x3c8 │ │ │ │ vldr d7, [pc, #60] @ 3acc50 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -439697,18 +439698,18 @@ │ │ │ │ @ instruction: 0xfffffff8 │ │ │ │ subs r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r3, #186 @ 0xba │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf1840051 │ │ │ │ - sub.w r0, r2, #81 @ 0x51 │ │ │ │ + vshr.s32 q8, , #20 │ │ │ │ + and.w r0, sl, #81 @ 0x51 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #512] @ 3ace78 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -439837,15 +439838,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #160] @ (3ace88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldrd r6, r7, [r4, #936] @ 0x3a8 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 3ace74 │ │ │ │ mov.w ip, #1 │ │ │ │ sub.w lr, r5, #32 │ │ │ │ rsb r0, r5, #32 │ │ │ │ mov.w sl, r3, asr #31 │ │ │ │ @@ -439875,53 +439876,53 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3accb4 │ │ │ │ ldr r0, [pc, #40] @ (3ace90 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3accb4 │ │ │ │ bl 28e954 │ │ │ │ ittt lt │ │ │ │ lsllt r2, r4, #3 │ │ │ │ ldrlt r0, [r2, r2] │ │ │ │ movlt r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + movs r1, #192 @ 0xc0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sub.w r0, lr, #81 @ 0x51 │ │ │ │ + ands.w r0, r6, #81 @ 0x51 │ │ │ │ strh r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r2, #81 @ 0x51 │ │ │ │ + vshr.s32 q0, , #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (3acee4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 733034 │ │ │ │ + bl 732ea4 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ bgt.n 3acf40 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439930,25 +439931,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3acfa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #148] @ (3acfa4 ) │ │ │ │ ldr r1, [pc, #148] @ (3acfa8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #88] @ 3acf80 │ │ │ │ ldr r2, [pc, #128] @ (3acfac ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [pc, #128] @ (3acfb0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #112] @ 0x70 │ │ │ │ @@ -439985,23 +439986,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #176 @ 0xb0 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - itee │ │ │ │ - lsl r7, r1, #1 │ │ │ │ - lsral r2, r7, #18 │ │ │ │ - lslal r2, r2, #1 │ │ │ │ - @ instruction: 0xf0ea0051 │ │ │ │ - add.w r0, r8, #81 @ 0x51 │ │ │ │ - @ instruction: 0xf0fe0051 │ │ │ │ + bkpt 0x005a │ │ │ │ + lsls r7, r1, #1 │ │ │ │ + lsrs r2, r4, #12 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + vqadd.s16 q8, q1, │ │ │ │ + vqadd.s64 q8, q0, │ │ │ │ + vqadd.s32 q8, q3, │ │ │ │ blt.n 3acee4 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -440012,39 +440013,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3ad040 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #100] @ (3ad044 ) │ │ │ │ ldr r1, [pc, #100] @ (3ad048 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #84] @ (3ad04c ) │ │ │ │ ldr r2, [pc, #88] @ (3ad050 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #84] @ (3ad054 ) │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #84] @ (3ad058 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r3, [pc, #72] @ (3ad05c ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ @@ -440052,23 +440053,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r1, #224 @ 0xe0 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ittt cs │ │ │ │ - lslcs r7, r1, #1 │ │ │ │ - lsrcs r2, r5, #15 │ │ │ │ - lslcs r2, r2, #1 │ │ │ │ - ands.w r0, sl, #81 @ 0x51 │ │ │ │ - bics.w r0, r6, #81 @ 0x51 │ │ │ │ - orrs.w r0, r2, #81 @ 0x51 │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ + lsls r7, r1, #1 │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + mcr 0, 4, r0, cr2, cr1, {2} │ │ │ │ + mrc 0, 4, r0, cr14, cr1, {2} │ │ │ │ + mrc 0, 5, r0, cr10, cr1, {2} │ │ │ │ lsrs r5, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 3acfd8 │ │ │ │ @@ -440083,25 +440084,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad108 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #132] @ (3ad10c ) │ │ │ │ ldr r1, [pc, #132] @ (3ad110 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #80] @ 3ad0f0 │ │ │ │ ldr r2, [pc, #112] @ (3ad114 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad118 ) │ │ │ │ movs r1, #19 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -440132,23 +440133,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bkpt 0x007a │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r0, #13 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vqadd.s64 q8, q1, │ │ │ │ - vshr.s8 q0, , #2 │ │ │ │ - vshr.s32 q0, , #4 │ │ │ │ + ldcl 0, cr0, [sl, #324] @ 0x144 │ │ │ │ + ldcl 0, cr0, [r6, #324]! @ 0x144 │ │ │ │ + mcr 0, 1, r0, cr4, cr1, {2} │ │ │ │ str r4, [r5, #12] │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -440157,25 +440158,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (3ad1c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #136] @ (3ad1cc ) │ │ │ │ ldr r1, [pc, #136] @ (3ad1d0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #92] @ 3ad1b8 │ │ │ │ ldr r2, [pc, #116] @ (3ad1d4 ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #116] @ (3ad1d8 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #116] @ (3ad1dc ) │ │ │ │ add r2, pc │ │ │ │ @@ -440206,52 +440207,52 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r5} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrc 0, 5, r0, cr6, cr1, {2} │ │ │ │ - mrc 0, 6, r0, cr2, cr1, {2} │ │ │ │ + ldc 0, cr0, [lr, #-324] @ 0xfffffebc │ │ │ │ + ldc 0, cr0, [sl, #-324]! @ 0xfffffebc │ │ │ │ bls.n 3ad2b0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r2, [r6, #0] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - vqadd.s16 q0, q0, │ │ │ │ + ldcl 0, cr0, [r8, #-324]! @ 0xfffffebc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad280 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad284 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad288 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #132] @ (3ad28c ) │ │ │ │ ldr r1, [pc, #132] @ (3ad290 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #88] @ 3ad278 │ │ │ │ ldr r2, [pc, #112] @ (3ad294 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad298 ) │ │ │ │ ldr r1, [pc, #116] @ (3ad29c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -440281,52 +440282,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r4, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7} │ │ │ │ + cbnz r2, 3ad2e0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r0, #7 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldcl 0, cr0, [r2, #324]! @ 0x144 │ │ │ │ - mcr 0, 0, r0, cr14, cr1, {2} │ │ │ │ + mrrc 0, 5, r0, sl, cr1 │ │ │ │ + ldcl 0, cr0, [r6], #-324 @ 0xfffffebc │ │ │ │ bhi.n 3ad1f0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldrsh r2, [r6, r5] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - mrc 0, 3, r0, cr4, cr1, {2} │ │ │ │ + ldcl 0, cr0, [ip], {81} @ 0x51 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad340 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad344 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad348 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #132] @ (3ad34c ) │ │ │ │ ldr r1, [pc, #132] @ (3ad350 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #88] @ 3ad338 │ │ │ │ ldr r2, [pc, #112] @ (3ad354 ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad358 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #112] @ (3ad35c ) │ │ │ │ add r2, pc │ │ │ │ @@ -440356,52 +440357,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [r2, #-324]! @ 0xfffffebc │ │ │ │ - stcl 0, cr0, [lr, #-324] @ 0xfffffebc │ │ │ │ + @ instruction: 0xeb9a0051 │ │ │ │ + subs.w r0, r6, r1, lsr #1 │ │ │ │ bvc.n 3ad328 │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldrsh r6, [r5, r2] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldcl 0, cr0, [r0, #324] @ 0x144 │ │ │ │ + ldc 0, cr0, [r8], #-324 @ 0xfffffebc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad400 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad404 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad408 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r2, [pc, #132] @ (3ad40c ) │ │ │ │ ldr r1, [pc, #132] @ (3ad410 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ vldr d7, [pc, #88] @ 3ad3f8 │ │ │ │ ldr r2, [pc, #112] @ (3ad414 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad418 ) │ │ │ │ ldr r1, [pc, #116] @ (3ad41c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -440431,60 +440432,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + adds r0, r4, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r2, 3ad466 │ │ │ │ + cbnz r2, 3ad440 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldcl 0, cr0, [r2], #-324 @ 0xfffffebc │ │ │ │ - stc 0, cr0, [lr], {81} @ 0x51 │ │ │ │ + @ instruction: 0xeada0051 │ │ │ │ + @ instruction: 0xeaf60051 │ │ │ │ bvc.n 3ad470 │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldrb r2, [r6, r7] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldc 0, cr0, [r8, #-324]! @ 0xfffffebc │ │ │ │ + sub.w r0, r0, r1, lsr #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3ad470 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #60] @ (3ad474 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3ad478 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ blx 28ba8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r6, r6, #5 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - rsb r0, r0, r1, lsr #1 │ │ │ │ - rsbs r0, lr, r1, lsr #1 │ │ │ │ + bic.w r0, r8, r1, lsr #1 │ │ │ │ + orr.w r0, r6, r1, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3ad50c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -440495,17 +440496,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3ad514 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3ad518 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #104] @ (3ad51c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -440534,29 +440535,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ad528 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ad4ce │ │ │ │ - adds r4, r3, #4 │ │ │ │ + subs r4, r0, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sbc.w r0, r2, r1, lsr #1 │ │ │ │ - sbcs.w r0, ip, r1, lsr #1 │ │ │ │ + strd r0, r0, [sl, #324] @ 0x144 │ │ │ │ + strd r0, r0, [r4, #324]! @ 0x144 │ │ │ │ @ instruction: 0xb788 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8], {81} @ 0x51 │ │ │ │ + orns r0, r0, r1, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3ad5bc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -440567,17 +440568,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3ad5c4 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3ad5c8 ) │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #104] @ (3ad5cc ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -440606,54 +440607,54 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ad5d8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ad57e │ │ │ │ - adds r4, r5, #1 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xeab20051 │ │ │ │ - @ instruction: 0xeacc0051 │ │ │ │ + ldmdb sl, {r0, r4, r6} │ │ │ │ + ldmdb r4!, {r0, r4, r6} │ │ │ │ @ instruction: 0xb6d8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, r1, lsr #1 │ │ │ │ + strd r0, r0, [r0, #324] @ 0x144 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #132] @ (3ad680 ) │ │ │ │ ldr r2, [pc, #132] @ (3ad684 ) │ │ │ │ ldr r1, [pc, #136] @ (3ad688 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #124] @ (3ad68c ) │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [r7, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 3ad66c │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3ad66c │ │ │ │ ldr r3, [pc, #100] @ (3ad690 ) │ │ │ │ @@ -440661,15 +440662,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ad644 │ │ │ │ addw r4, r4, #654 @ 0x28e │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r3, [pc, #76] @ (3ad694 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ad630 │ │ │ │ ldr r3, [pc, #72] @ (3ad698 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -440678,42 +440679,42 @@ │ │ │ │ bpl.n 3ad630 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ (3ad69c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ad630 │ │ │ │ ldr r3, [pc, #48] @ (3ad6a0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #48] @ (3ad6a4 ) │ │ │ │ ldr r0, [pc, #52] @ (3ad6a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - subs r0, r6, r6 │ │ │ │ + subs r0, r3, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrd r0, r0, [ip, #324]! @ 0x144 │ │ │ │ - ands.w r0, sl, r1, lsr #1 │ │ │ │ + strd r0, r0, [r4], #-324 @ 0x144 │ │ │ │ + stmia.w r2, {r0, r4, r6} │ │ │ │ @ instruction: 0xb626 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb380051 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + @ instruction: 0xe9a00051 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xeac60051 │ │ │ │ - @ instruction: 0xeada0051 │ │ │ │ + stmdb lr!, {r0, r4, r6} │ │ │ │ + strd r0, r0, [r2, #-324] @ 0x144 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (3ad728 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #108] @ (3ad72c ) │ │ │ │ @@ -440721,22 +440722,22 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #23 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1088] @ 0x440 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 28d5b4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ @@ -440750,18 +440751,20 @@ │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #2772 @ 0xad4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28d5b0 │ │ │ │ nop │ │ │ │ - subs r6, r5, r3 │ │ │ │ + adds r6, r2, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmdb ip!, {r0, r4, r6} │ │ │ │ - ldrd r0, r0, [r6, #-324] @ 0x144 │ │ │ │ + b.n 3ad678 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + b.n 3ad6b0 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #184] @ (3ad800 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #184] @ (3ad804 ) │ │ │ │ @@ -440772,23 +440775,23 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r9, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r2, r9, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r8, [pc, #168] @ 3ad80c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #23 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r8, pc │ │ │ │ cmp r3, #10 │ │ │ │ bhi.n 3ad7ea │ │ │ │ cbz r3, 3ad7d4 │ │ │ │ ldr r3, [pc, #132] @ (3ad810 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -440803,21 +440806,21 @@ │ │ │ │ add r8, pc │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 735acc │ │ │ │ + bl 73593c │ │ │ │ ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 734ff4 │ │ │ │ + bl 734e64 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3ad7aa │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440830,29 +440833,32 @@ │ │ │ │ add.w r3, r9, #92 @ 0x5c │ │ │ │ ldr r0, [pc, #48] @ (3ad824 ) │ │ │ │ mov.w r2, #808 @ 0x328 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia.w r0!, {r0, r4, r6} │ │ │ │ - @ instruction: 0xe8ce0051 │ │ │ │ - subs r2, r3, r1 │ │ │ │ + b.n 3ad634 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + b.n 3ad674 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + adds r2, r0, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, ip, r1, lsr #1 │ │ │ │ - b.n 3ad930 │ │ │ │ + @ instruction: 0xe8c40051 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3ad9a0 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strd r0, r0, [r6, #-324] @ 0x144 │ │ │ │ - ldrd r0, r0, [r4, #324] @ 0x144 │ │ │ │ + b.n 3ad780 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + @ instruction: 0xe83c0051 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #340] @ 3ad990 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #340] @ (3ad994 ) │ │ │ │ @@ -440865,31 +440871,31 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #36 @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #276] @ (3ad9a4 ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r7, #920 @ 0x398 │ │ │ │ ldrd sl, fp, [r6, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ @@ -440944,18 +440950,18 @@ │ │ │ │ bls.n 3ad958 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f40c │ │ │ │ + bl 72f27c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3ad91c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440981,57 +440987,59 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r4, r5, r5 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3ad904 │ │ │ │ + b.n 3ad5d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3ad938 │ │ │ │ + b.n 3ad608 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + b.n 3ad958 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + b.n 3ad910 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrd r0, r0, [r0, #-324]! @ 0x144 │ │ │ │ - strd r0, r0, [sl, #-324] @ 0x144 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #476] @ 3adbb0 │ │ │ │ ldrd r6, r7, [sp, #40] @ 0x28 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r3, [pc, #468] @ (3adbb4 ) │ │ │ │ add r8, pc │ │ │ │ ldr r2, [pc, #468] @ (3adbb8 ) │ │ │ │ ldr r1, [pc, #472] @ (3adbbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr.w r1, [r9, #144] @ 0x90 │ │ │ │ cmp r1, #0 │ │ │ │ ble.w 3adb84 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ ldr.w r2, [r9, #140] @ 0x8c │ │ │ │ orr.w r4, r4, sl, lsl #30 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -441117,15 +441125,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ada72 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (3adbcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3ada72 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ str.w r3, [r2, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -441144,15 +441152,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ada72 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ (3adbd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3ada72 │ │ │ │ ldr r3, [pc, #116] @ (3adbd8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -441161,15 +441169,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3adaa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ (3adbdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3adaa0 │ │ │ │ ldr r3, [pc, #88] @ (3adbe0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #88] @ (3adbe4 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441184,71 +441192,71 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ sxtb r6, r3 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r6, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ad7ec │ │ │ │ + b.n 3ad4bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad82c │ │ │ │ + b.n 3ad4fc │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3adab4 │ │ │ │ + b.n 3ad784 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ada80 │ │ │ │ + b.n 3ad750 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad988 │ │ │ │ + b.n 3ad658 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ad740 │ │ │ │ + b.n 3ad410 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r6, #17 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ad720 │ │ │ │ + b.n 3ad3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad90c │ │ │ │ + b.n 3ad5dc │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #504] @ 3ade08 │ │ │ │ ldrd r6, r5, [sp, #72] @ 0x48 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #488] @ (3ade0c ) │ │ │ │ ldr r1, [pc, #492] @ (3ade10 ) │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [pc, #492] @ 3ade14 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r9, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ bne.n 3adc60 │ │ │ │ ldr r3, [pc, #468] @ (3ade18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 3add42 │ │ │ │ @@ -441344,15 +441352,15 @@ │ │ │ │ bl 3ad5dc │ │ │ │ b.n 3adcd0 │ │ │ │ ldr r0, [pc, #220] @ (3ade20 ) │ │ │ │ add.w r1, r8, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #204] @ (3ade24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3adcec │ │ │ │ ldr r3, [pc, #180] @ (3ade18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -441360,15 +441368,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3adcec │ │ │ │ ldr r0, [pc, #184] @ (3ade28 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3adcec │ │ │ │ ldr r1, [pc, #172] @ (3ade2c ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3add34 │ │ │ │ ldr r1, [pc, #140] @ (3ade18 ) │ │ │ │ @@ -441378,15 +441386,15 @@ │ │ │ │ bpl.n 3add34 │ │ │ │ ldr r0, [pc, #152] @ (3ade30 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3add34 │ │ │ │ ldr r2, [pc, #136] @ (3ade34 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3add20 │ │ │ │ @@ -441399,15 +441407,15 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #104] @ (3ade38 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3add20 │ │ │ │ ldr r3, [pc, #92] @ (3ade3c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (3ade40 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ @@ -441421,73 +441429,73 @@ │ │ │ │ ldr r0, [pc, #80] @ (3ade4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r6, #15 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ae5b4 │ │ │ │ + b.n 3ae284 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae5f0 │ │ │ │ + b.n 3ae2c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add sp, #24 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad92c │ │ │ │ + b.n 3ae5fc │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad904 │ │ │ │ + b.n 3ae5d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r7, [pc, #992] @ (3ae210 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad9f0 │ │ │ │ + b.n 3ad6c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad91c │ │ │ │ + b.n 3ae5ec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ae4ec │ │ │ │ + b.n 3ae1bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ae4cc │ │ │ │ + b.n 3ae19c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad6b8 │ │ │ │ + b.n 3ae388 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #724] @ 3ae138 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r2 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #712] @ (3ae13c ) │ │ │ │ add r8, pc │ │ │ │ ldr r1, [pc, #712] @ (3ae140 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #696] @ (3ae144 ) │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ cmp r3, r4 │ │ │ │ bls.w 3ae122 │ │ │ │ ldr r3, [pc, #684] @ (3ae148 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r8, [r6, #140] @ 0x8c │ │ │ │ @@ -441530,15 +441538,15 @@ │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3ae07a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 3adfca │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr.w sl, [r9, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3adfb8 │ │ │ │ ldr.w r2, [r8, r4] │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -441590,15 +441598,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr.w r4, [r8, r4] │ │ │ │ mov ip, r0 │ │ │ │ add.w r2, r5, r4, lsl #2 │ │ │ │ ldr.w r3, [r2, #2732] @ 0xaac │ │ │ │ tst r6, r3 │ │ │ │ bne.n 3adff0 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ @@ -441624,30 +441632,30 @@ │ │ │ │ bpl.n 3adfb8 │ │ │ │ ldr r0, [pc, #316] @ (3ae154 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r3, [pc, #300] @ (3ae158 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3adec4 │ │ │ │ ldr r3, [pc, #280] @ (3ae150 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3adec4 │ │ │ │ ldr r0, [pc, #280] @ (3ae15c ) │ │ │ │ mov r3, sl │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ b.n 3adec4 │ │ │ │ ldr r2, [pc, #244] @ (3ae14c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -441657,30 +441665,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3adf66 │ │ │ │ ldr r0, [pc, #240] @ (3ae160 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3adf66 │ │ │ │ ldr r3, [pc, #232] @ (3ae164 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3adf1c │ │ │ │ ldr r3, [pc, #200] @ (3ae150 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3adf1c │ │ │ │ ldr r0, [pc, #212] @ (3ae168 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3adf1c │ │ │ │ ldr.w r8, [r9, #4] │ │ │ │ str.w r6, [r3, r0, lsl #2] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 3ae0f4 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r8 │ │ │ │ @@ -441704,15 +441712,15 @@ │ │ │ │ ldr r0, [pc, #144] @ (3ae170 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3adfa6 │ │ │ │ ldr r3, [pc, #116] @ (3ae16c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ae0ac │ │ │ │ @@ -441725,85 +441733,85 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r3, [r3, r0, lsl #2] │ │ │ │ ldr r0, [pc, #92] @ (3ae174 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ae0ac │ │ │ │ ldr r1, [pc, #84] @ (3ae178 ) │ │ │ │ add.w r3, r8, #280 @ 0x118 │ │ │ │ ldr r0, [pc, #80] @ (3ae17c ) │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ae44c │ │ │ │ + svc 238 @ 0xee │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae488 │ │ │ │ + b.n 3ae158 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae940 │ │ │ │ + b.n 3ae610 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae850 │ │ │ │ + b.n 3ae520 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae8a0 │ │ │ │ + b.n 3ae570 │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae810 │ │ │ │ + b.n 3ae4e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae62c │ │ │ │ + b.n 3ae2fc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae5c4 │ │ │ │ + b.n 3ae294 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae198 │ │ │ │ + udf #118 @ 0x76 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae670 │ │ │ │ + b.n 3ae340 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #484] @ 3ae378 │ │ │ │ mov r4, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [sp, #56] @ 0x38 │ │ │ │ - bl 7336d8 │ │ │ │ + bl 733548 │ │ │ │ ldr r2, [pc, #468] @ (3ae37c ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #464] @ (3ae380 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ ldr r6, [pc, #460] @ (3ae384 ) │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 3ae1e8 │ │ │ │ ldr r3, [pc, #440] @ (3ae388 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 3ae28c │ │ │ │ @@ -441874,15 +441882,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3ad5dc │ │ │ │ ldr r0, [pc, #256] @ (3ae390 ) │ │ │ │ add.w r1, r8, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr r0, [pc, #244] @ (3ae394 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 3ae2b0 │ │ │ │ ldr r0, [pc, #224] @ (3ae388 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -441905,15 +441913,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (3ae39c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ movs r3, #0 │ │ │ │ b.n 3ae27c │ │ │ │ ldr r2, [pc, #184] @ (3ae3a0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3ae27a │ │ │ │ @@ -441926,15 +441934,15 @@ │ │ │ │ mov r1, lr │ │ │ │ ldr r0, [pc, #160] @ (3ae3a4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ae27a │ │ │ │ ldr r3, [pc, #144] @ (3ae3a8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #144] @ (3ae3ac ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441943,15 +441951,15 @@ │ │ │ │ blx 28b764 │ │ │ │ ldr r0, [pc, #132] @ (3ae3b0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, lr │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ add.w r0, r8, #692 @ 0x2b4 │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ add.w r2, r4, r0, lsl #2 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ cbz r7, 3ae356 │ │ │ │ ldr.w r2, [r4, #1088] @ 0x440 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -441967,49 +441975,49 @@ │ │ │ │ ldr r0, [pc, #84] @ (3ae3bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + bgt.n 3ae2f4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + bgt.n 3ae330 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae408 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #992] @ (3ae77c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae4e0 │ │ │ │ + svc 8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ae41c │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #28 │ │ │ │ + bgt.n 3ae2b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ae5d8 │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r6, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ble.n 3ae360 │ │ │ │ + bgt.n 3ae430 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + ble.n 3ae418 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -442023,17 +442031,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ae4b0 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #176] @ (3ae4b4 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae474 │ │ │ │ sub.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -442084,32 +442092,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae4c0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ae410 │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #23 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bgt.n 3ae52c │ │ │ │ + bge.n 3ae3fc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3ae4ec │ │ │ │ + bge.n 3ae3bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r0, sp, #304 @ 0x130 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -442123,17 +442131,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ae5b4 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #176] @ (3ae5b8 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae578 │ │ │ │ sub.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -442184,32 +442192,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae5c4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ae514 │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #19 │ │ │ │ + lsrs r0, r7, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - blt.n 3ae628 │ │ │ │ + bls.n 3ae4f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 3ae5e8 │ │ │ │ + bls.n 3ae4b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r7, pc, #288 @ (adr r7, 3ae6d8 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + ble.n 3ae678 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -442223,17 +442231,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #192] @ 3ae6b4 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #172] @ (3ae6b8 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae678 │ │ │ │ cmp r4, #21 │ │ │ │ @@ -442283,32 +442291,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae6c4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ae618 │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bge.n 3ae720 │ │ │ │ + bhi.n 3ae5f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 3ae6e0 │ │ │ │ + bhi.n 3ae7b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r6, pc, #272 @ (adr r6, 3ae7c8 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3ae6a8 │ │ │ │ + bgt.n 3ae778 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442322,17 +442330,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ae840 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #316] @ (3ae844 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae7fe │ │ │ │ @@ -442433,35 +442441,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ae850 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ae716 │ │ │ │ cmp.w r4, #3776 @ 0xec0 │ │ │ │ bne.n 3ae744 │ │ │ │ b.n 3ae784 │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #11 │ │ │ │ + lsrs r4, r6, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bls.n 3ae8ac │ │ │ │ + bvc.n 3ae77c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3ae86c │ │ │ │ + bvc.n 3ae93c │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r5, pc, #280 @ (adr r5, 3ae95c ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3ae930 │ │ │ │ + bge.n 3ae800 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442475,17 +442483,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ae9cc ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #316] @ (3ae9d0 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae98a │ │ │ │ @@ -442586,35 +442594,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ae9dc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3ae8a2 │ │ │ │ cmp.w r4, #2752 @ 0xac0 │ │ │ │ bne.n 3ae8d0 │ │ │ │ b.n 3ae910 │ │ │ │ nop │ │ │ │ - lsrs r0, r0, #5 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvc.n 3ae920 │ │ │ │ + bvs.n 3ae9f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3ae8e0 │ │ │ │ + bpl.n 3ae9b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r3, pc, #744 @ (adr r3, 3aecb8 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3ae9a4 │ │ │ │ + bls.n 3aea74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442628,17 +442636,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #316] @ (3aeb48 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7336cc │ │ │ │ + bl 73353c │ │ │ │ ldr r3, [pc, #300] @ (3aeb4c ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3aeb06 │ │ │ │ @@ -442735,92 +442743,92 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3aeb58 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3aea2e │ │ │ │ cmp.w r4, #704 @ 0x2c0 │ │ │ │ bne.n 3aea4c │ │ │ │ b.n 3aea8c │ │ │ │ nop │ │ │ │ - lsls r4, r6, #30 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvs.n 3aeb84 │ │ │ │ + bmi.n 3aea54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3aeb44 │ │ │ │ + bmi.n 3aec14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r2, pc, #184 @ (adr r2, 3aec04 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3aec28 │ │ │ │ + bvc.n 3aeaf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3aeb68 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r0, [r0, #1764] @ 0x6e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 32b83c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3aebe4 │ │ │ │ ldr r2, [pc, #60] @ (3aebe8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3aebec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (3aebf0 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3aebf4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, pc, #272 @ (adr r3, 3aecfc ) │ │ │ │ + add r1, pc, #688 @ (adr r1, 3aee9c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - and.w r0, sl, #81 @ 0x51 │ │ │ │ + mrc 0, 3, r0, cr2, cr1, {2} │ │ │ │ asrs r2, r5, #2 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ @@ -442838,45 +442846,45 @@ │ │ │ │ add r1, pc │ │ │ │ add r9, pc │ │ │ │ movs r3, #28 │ │ │ │ add r8, pc │ │ │ │ add.w r4, r7, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w sl, r7, #32 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #420] @ (3aedf4 ) │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72f1bc │ │ │ │ + bl 72f02c │ │ │ │ ldr r1, [pc, #412] @ (3aedf8 ) │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ add r1, pc │ │ │ │ str.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ ldr r1, [pc, #400] @ (3aedfc ) │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #392] @ (3aee00 ) │ │ │ │ - bl 72e06c │ │ │ │ + bl 72dedc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r3, #19 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r3, [pc, #372] @ (3aee04 ) │ │ │ │ add r5, pc │ │ │ │ mov fp, r0 │ │ │ │ mov.w r8, #65536 @ 0x10000 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -442994,50 +443002,50 @@ │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #27 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bls.n 3aee50 │ │ │ │ + bvc.n 3aed20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3aee90 │ │ │ │ + bvc.n 3aed60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r7, r2] │ │ │ │ + ldr r7, [pc, #144] @ (3aee80 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r2, r3] │ │ │ │ + ldr r7, [pc, #224] @ (3aeed4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r7, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r5, [pc, #176] @ (3aeeb8 ) │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ - bhi.n 3aed98 │ │ │ │ + bvc.n 3aee68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3aeda4 │ │ │ │ + bvc.n 3aee74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3aee14 │ │ │ │ + bvc.n 3aeee4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3aee38 │ │ │ │ + bvc.n 3aef08 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3aee1c │ │ │ │ + bvs.n 3aeeec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 3aee54 │ │ │ │ + bvs.n 3aed24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3aee2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ itee vs │ │ │ │ lslvs r0, r2, #3 │ │ │ │ pushvc {r4, lr} │ │ │ │ movvc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ @@ -443071,42 +443079,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (3aeee4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3aeee8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #60] @ (3aeeec ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #56] @ (3aeef0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #48] @ (3aeef4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r7, #18 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #336 @ (adr r0, 3af038 ) │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldc 0, cr0, [sl, #-324] @ 0xfffffebc │ │ │ │ + @ instruction: 0xeb820051 │ │ │ │ vminnm.f16 , , │ │ │ │ lsrs r0, r4, #23 │ │ │ │ lsls r7, r3, #3 │ │ │ │ bkpt 0x00d0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443182,15 +443190,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #8] @ (3aefe8 ) │ │ │ │ add r0, pc │ │ │ │ bl 5230c0 │ │ │ │ nop │ │ │ │ - bvs.n 3af084 │ │ │ │ + bmi.n 3aef54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add.w r3, r0, r1, lsl #1 │ │ │ │ ldrb.w r2, [r3, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r3, #921] @ 0x399 │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3af01c │ │ │ │ cmp r1, #31 │ │ │ │ @@ -443199,46 +443207,46 @@ │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3af03e │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, r2, lsr #4 │ │ │ │ orr.w ip, ip, r3, lsl #28 │ │ │ │ @@ -443320,17 +443328,17 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ bl 5230c0 │ │ │ │ ldr r0, [pc, #12] @ (3af1a4 ) │ │ │ │ add r0, pc │ │ │ │ bl 5230c0 │ │ │ │ nop │ │ │ │ - bmi.n 3af15c │ │ │ │ + bcc.n 3af22c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3af0d0 │ │ │ │ + bcs.n 3af1a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr.w r3, [r0, #1316] @ 0x524 │ │ │ │ ubfx ip, r1, #3, #8 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w ip, #15 │ │ │ │ bhi.n 3af1ec │ │ │ │ @@ -443369,36 +443377,36 @@ │ │ │ │ ldr r1, [pc, #160] @ (3af2b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (3af2bc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #140] @ (3af2c0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #128] @ (3af2c4 ) │ │ │ │ ldr r1, [pc, #128] @ (3af2c8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r7, #1320 @ 0x528 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r1, [pc, #112] @ (3af2cc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r7, #1576 @ 0x628 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ bl 32b6d0 │ │ │ │ @@ -443424,35 +443432,34 @@ │ │ │ │ bl 52bfc0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33965c │ │ │ │ nop │ │ │ │ - lsls r6, r0, #5 │ │ │ │ - lsls r5, r4, #1 │ │ │ │ - ldr r4, [sp, #864] @ 0x360 │ │ │ │ + vmla.i32 q0, q7, d4[1] │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xe9a20051 │ │ │ │ - bmi.n 3af3b8 │ │ │ │ + @ instruction: 0xe80a0051 │ │ │ │ + bcs.n 3af288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3af200 │ │ │ │ + bcc.n 3af2d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #608] @ (3af528 ) │ │ │ │ + ldr r1, [pc, #0] @ (3af2c8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [pc, #688] @ (3af57c ) │ │ │ │ + ldr r1, [pc, #80] @ (3af31c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ cbnz r6, 3af316 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - bmi.n 3af398 │ │ │ │ + bcs.n 3af268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3af2e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cbnz r6, 3af34a │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443460,46 +443467,46 @@ │ │ │ │ ldr r2, [pc, #68] @ (3af340 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3af344 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #56] @ (3af348 ) │ │ │ │ ldr r1, [pc, #60] @ (3af34c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (3af350 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r2, r3, #2 │ │ │ │ - lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + vhadd.u8 q0, q1, q10 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia.w sl!, {r0, r4, r6} │ │ │ │ + b.n 3af18c │ │ │ │ + lsls r1, r2, #1 │ │ │ │ cbnz r0, 3af3a6 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r3, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3af3b8 │ │ │ │ + bcs.n 3af288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3af408 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -443509,35 +443516,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3af414 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #148] @ (3af418 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #128] @ (3af41c ) │ │ │ │ ldr r1, [pc, #128] @ (3af420 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #76] @ 3af400 │ │ │ │ ldr r2, [pc, #108] @ (3af424 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443562,26 +443569,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3395ac │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, r5 │ │ │ │ - lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + cdp2 0, 9, cr0, cr2, cr4, {3} │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strex r0, r0, [r8, #324] @ 0x144 │ │ │ │ - bmi.n 3af450 │ │ │ │ + b.n 3af174 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3af3fc │ │ │ │ + bcs.n 3af320 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [pc, #232] @ (3af508 ) │ │ │ │ + bcs.n 3af4cc │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r1, [pc, #320] @ (3af564 ) │ │ │ │ + blx r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ hlt 0x003c │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443597,15 +443604,15 @@ │ │ │ │ ands r3, r6 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ ands r2, r5 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ bic.w ip, r6, r2 │ │ │ │ bic.w r3, r5, r3 │ │ │ │ orrs.w r2, ip, r3 │ │ │ │ beq.n 3af4c2 │ │ │ │ ldr.w r5, [r4, #948] @ 0x3b4 │ │ │ │ cmp r5, #31 │ │ │ │ @@ -443628,26 +443635,26 @@ │ │ │ │ lsrs r2, r1 │ │ │ │ and.w r2, r2, #15 │ │ │ │ cmp r5, r2 │ │ │ │ bcs.n 3af488 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ orrs.w r5, ip, r3 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w r3, r1, #32 │ │ │ │ movs r4, #1 │ │ │ │ mov r5, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ lsl.w r3, r4, r3 │ │ │ │ @@ -443945,28 +443952,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (3af884 ) │ │ │ │ ldr r0, [pc, #44] @ (3af888 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3af566 │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add.w r7, r3, #32 │ │ │ │ b.n 3af76a │ │ │ │ str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb3e0064 │ │ │ │ - ldmia r7!, {r2, r6} │ │ │ │ + vld1.8 {d0[3]}, [r6], r4 │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #928 @ (adr r1, 3afc2c ) │ │ │ │ + add r0, pc, #320 @ (adr r0, 3af9cc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -444087,41 +444094,41 @@ │ │ │ │ ldr r1, [pc, #64] @ (3afa38 ) │ │ │ │ ldr r0, [pc, #64] @ (3afa3c ) │ │ │ │ add ip, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #68 @ 0x44 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3af91c │ │ │ │ ldr r2, [pc, #48] @ (3afa40 ) │ │ │ │ lsrs r3, r1, #2 │ │ │ │ ldr r0, [pc, #48] @ (3afa44 ) │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ ldr r1, [pc, #44] @ (3afa48 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [lr, #100] @ 0x64 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + strb.w r0, [r6, r4, lsl #2] │ │ │ │ + ldmia r4!, {r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #280 @ (adr r0, 3afb58 ) │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr??.w r0, [lr, r4, lsl #2] │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + @ instruction: 0xf7e60064 │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5!, {r7} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3afaa8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -444129,15 +444136,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #72] @ (3afab0 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #40] @ 3afaa0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ @@ -444147,18 +444154,18 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d5b0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r2, r4, lsl #2] │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + @ instruction: 0xf79a0064 │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ adds r2, #230 @ 0xe6 │ │ │ │ @@ -444189,15 +444196,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3afb1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ push {r1, r2} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -444205,19 +444212,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (3afb7c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3afb80 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #56] @ (3afb84 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3afb88 ) │ │ │ │ ldr r2, [pc, #52] @ (3afb8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -444227,24 +444234,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh.w r0, [r2, #100] @ 0x64 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + @ instruction: 0xf71a0064 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 3afc80 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 3afbfc │ │ │ │ lsls r0, r2, #3 │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (3afc08 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -444253,25 +444260,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (3afc10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #88] @ (3afc14 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3afc18 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #44] @ 3afc00 │ │ │ │ ldr r2, [pc, #68] @ (3afc1c ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #64] @ (3afc20 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ @@ -444286,26 +444293,26 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 33965c │ │ │ │ lsrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r4, r4, lsl #2] │ │ │ │ - asrs r2, r6 │ │ │ │ + subw r0, ip, #2148 @ 0x864 │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adcs r6, r0 │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r4, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ cbz r6, 3afc6e │ │ │ │ lsls r0, r2, #3 │ │ │ │ - ldmia r4, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3afc64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -444313,33 +444320,33 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #44] @ (3afc6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov.w r2, #3584 @ 0xe00 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d5b0 │ │ │ │ - @ instruction: 0xf7ae0064 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + @ instruction: 0xf6160064 │ │ │ │ + ldmia r2!, {r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003afc70 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3afc7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ cbz r2, 3afcd2 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -444347,15 +444354,15 @@ │ │ │ │ ldr r2, [pc, #136] @ (3afd1c ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3afd20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldrb.w r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3afcea │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r0, #1004 @ 0x3ec │ │ │ │ mov r5, r6 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -444379,25 +444386,25 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r3, [r4, #956] @ 0x3bc │ │ │ │ strd r5, r5, [r4, #964] @ 0x3c4 │ │ │ │ strd r5, r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7800064 │ │ │ │ - mov sl, r8 │ │ │ │ + @ instruction: 0xf5e80064 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3afd84 │ │ │ │ sub sp, #8 │ │ │ │ @@ -444405,41 +444412,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3afd8c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #64] @ (3afd90 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r1, [pc, #56] @ (3afd94 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e554 │ │ │ │ + bl 72e3c4 │ │ │ │ ldr r3, [pc, #48] @ (3afd98 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf6da0064 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + adc.w r0, r2, #14942208 @ 0xe40000 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + bgt.n 3afd50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsls r6, r4, #12 │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r1, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -444579,23 +444586,23 @@ │ │ │ │ b.n 3afe3a │ │ │ │ ldr r1, [pc, #24] @ (3aff28 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #24] @ (3aff2c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3afe0e │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r6, #14942208 @ 0xe40000 │ │ │ │ - cmp r2, #108 @ 0x6c │ │ │ │ + @ instruction: 0xf36e0064 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (3aff9c ) │ │ │ │ @@ -444603,15 +444610,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #92] @ (3affa4 ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cbz r3, 3aff70 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444622,31 +444629,31 @@ │ │ │ │ ldr r1, [pc, #48] @ (3affa8 ) │ │ │ │ ldr r4, [pc, #52] @ (3affac ) │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87ee3c │ │ │ │ + bl 87ecac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf4ce0064 │ │ │ │ - add r0, r2 │ │ │ │ + @ instruction: 0xf3360064 │ │ │ │ + negs r0, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r4, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #156] @ (3b0060 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -444656,34 +444663,34 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #148] @ (3b006c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #144] @ (3b0070 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #124] @ (3b0074 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (3b0078 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 3395ac │ │ │ │ add.w r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -444708,26 +444715,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 52bfc0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33965c │ │ │ │ - orr.w r0, lr, #14942208 @ 0xe40000 │ │ │ │ - ldrh r4, [r4, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf2b60064 │ │ │ │ + ldrh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - blt.n 3b0044 │ │ │ │ + bge.n 3b0114 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - muls r2, r6 │ │ │ │ + rors r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #528 @ 0x210 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -444843,15 +444850,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 3b0186 │ │ │ │ str.w r4, [r7, #968] @ 0x3c8 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r7, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r2 │ │ │ │ mov lr, r3 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r3 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ ldrd r3, r2, [r5, #988] @ 0x3dc │ │ │ │ @@ -444880,15 +444887,15 @@ │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, r6 │ │ │ │ blt.n 3b01f4 │ │ │ │ ldr.w r0, [r7, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w lr, [r7, #964] @ 0x3c4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r2, [r7, #944] @ 0x3b0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3b00ca │ │ │ │ ldr.w r0, [r7, #976] @ 0x3d0 │ │ │ │ b.n 3b014c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -445033,26 +445040,26 @@ │ │ │ │ ldr r1, [pc, #848] @ (3b0724 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #848] @ (3b0728 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3b02dc │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3b02d6 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.w 3b05cc │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.w 3b02e4 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r6, [r4, #944] @ 0x3b0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3b02e4 │ │ │ │ movs r0, #0 │ │ │ │ mov ip, r4 │ │ │ │ @@ -445195,28 +445202,28 @@ │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 3b0556 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #968] @ 0x3c8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldr r1, [pc, #372] @ (3b072c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #372] @ (3b0730 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r3 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -445271,15 +445278,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ cmp r8, r3 │ │ │ │ bgt.n 3b0632 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #968] @ 0x3c8 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3b03f2 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r4 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r6 │ │ │ │ str.w r6, [r4, #956] @ 0x3bc │ │ │ │ @@ -445309,15 +445316,15 @@ │ │ │ │ add.w r8, r8, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r0, r3 │ │ │ │ bgt.n 3b06a0 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #964] @ 0x3c4 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrb.w r0, [r4, #944] @ 0x3b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3b02e4 │ │ │ │ ldr.w ip, [r4, #976] @ 0x3d0 │ │ │ │ b.n 3b0518 │ │ │ │ sub.w ip, r1, #96 @ 0x60 │ │ │ │ cmp.w ip, #28 │ │ │ │ @@ -445325,19 +445332,19 @@ │ │ │ │ b.n 3b02d6 │ │ │ │ mov r1, lr │ │ │ │ b.n 3b033c │ │ │ │ ldrh r2, [r0, #14] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r2, #100 @ 0x64 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + cdp 0, 10, cr0, cr10, cr4, {3} │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cdp 0, 5, cr0, cr12, cr4, {3} │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + stcl 0, cr0, [r4], {100} @ 0x64 │ │ │ │ + movs r2, #42 @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003b0734 : │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -445349,15 +445356,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3b0758 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r0, sp, #840 @ 0x348 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -445371,25 +445378,25 @@ │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r2, #1020] @ 0x3fc │ │ │ │ ands r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldrd r3, r1, [r4, #920] @ 0x398 │ │ │ │ ldr.w r0, [r4, #1172] @ 0x494 │ │ │ │ orrs r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ nop │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ lsl.w ip, ip, r1 │ │ │ │ cbz r2, 3b07d4 │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #920] @ 0x398 │ │ │ │ @@ -445407,36 +445414,36 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b0834 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b0838 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (3b083c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b0840 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stc 0, cr0, [r6], {100} @ 0x64 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + @ instruction: 0xeaee0064 │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bcc.n 3b07b8 │ │ │ │ + bcs.n 3b0888 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445450,35 +445457,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3b0904 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #148] @ (3b0908 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #128] @ (3b090c ) │ │ │ │ ldr r1, [pc, #128] @ (3b0910 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #76] @ 3b08f0 │ │ │ │ ldr r2, [pc, #108] @ (3b0914 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -445503,26 +445510,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3395ac │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2], #-400 @ 0xfffffe70 │ │ │ │ - strh r0, [r2, #52] @ 0x34 │ │ │ │ + eor.w r0, sl, r4, asr #1 │ │ │ │ + strh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bcc.n 3b09b4 │ │ │ │ + bne.n 3b0884 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + bkpt 0x0074 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - nop {15} │ │ │ │ + bkpt 0x0058 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #74 @ 0x4a │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r4, #96 @ 0x60 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ add r7, pc, #480 @ (adr r7, 3b0af8 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -445660,23 +445667,23 @@ │ │ │ │ bl 3b075c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr.w lr, [r0, #1096] @ 0x448 │ │ │ │ b.n 3b0a1a │ │ │ │ ldr r0, [pc, #24] @ (3b0ab0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3b09e6 │ │ │ │ nop │ │ │ │ strh r4, [r0, #24] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - @ instruction: 0xead40064 │ │ │ │ + ldmdb ip!, {r2, r5, r6} │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3b0b3c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -445684,15 +445691,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #120] @ (3b0b44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1080 @ 0x438 │ │ │ │ blx 28d5b4 │ │ │ │ add.w r1, r4, #1016 @ 0x3f8 │ │ │ │ @@ -445716,18 +445723,18 @@ │ │ │ │ bne.n 3b0b0c │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3b075c │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9b40064 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + @ instruction: 0xe81c0064 │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + pop {r1, r2, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #416] @ 3b0cf8 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -445858,33 +445865,33 @@ │ │ │ │ ldr r3, [pc, #40] @ (3b0cfc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3b0bb6 │ │ │ │ ldr r0, [pc, #32] @ (3b0d00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3b0bb6 │ │ │ │ ldr r0, [pc, #24] @ (3b0d04 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ strh r0, [r3, #6] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3b0d74 │ │ │ │ + rev r4, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 3b0d7e │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3b0d10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ add r3, pc, #760 @ (adr r3, 3b100c ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -445892,37 +445899,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b0d68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b0d6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (3b0d70 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b0d74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3b0c84 │ │ │ │ + b.n 3b0954 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #504 @ (adr r3, 3b0f70 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446096,40 +446103,40 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (3b0f84 ) │ │ │ │ ldr r0, [pc, #48] @ (3b0f88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3b0db2 │ │ │ │ ldr r3, [pc, #40] @ (3b0f8c ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #36] @ (3b0f90 ) │ │ │ │ ldr r0, [pc, #40] @ (3b0f94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ ldrb r2, [r4, #26] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3b0bf8 │ │ │ │ + b.n 3b08c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 3b0a54 │ │ │ │ + b.n 3b1724 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3b0a30 │ │ │ │ + b.n 3b1700 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [r0, #20] │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r1, [r0, #946] @ 0x3b2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -446143,15 +446150,15 @@ │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r0, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ orrs r1, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldrd r0, r1, [r4, #936] @ 0x3a8 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ ands r2, r1 │ │ │ │ ands r3, r0 │ │ │ │ orrs r3, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -446160,15 +446167,15 @@ │ │ │ │ ldrb.w r3, [r4, #945] @ 0x3b1 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730b4c │ │ │ │ + b.w 7309bc │ │ │ │ ldrb.w r1, [r0, #944] @ 0x3b0 │ │ │ │ sub.w r2, r3, #97 @ 0x61 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ adds r2, #1 │ │ │ │ itt lt │ │ │ │ lsrlt r1, r3 │ │ │ │ andlt.w r1, r1, #1 │ │ │ │ @@ -446179,19 +446186,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 3b0960 │ │ │ │ + b.n 3b1630 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #132] @ (3b10dc ) │ │ │ │ @@ -446229,15 +446236,15 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3b1078 │ │ │ │ ldr r0, [pc, #52] @ (3b10ec ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldrb.w r2, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3b107c │ │ │ │ ldr r3, [pc, #36] @ (3b10f0 ) │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ ldr r1, [pc, #36] @ (3b10f4 ) │ │ │ │ ldr r0, [pc, #40] @ (3b10f8 ) │ │ │ │ @@ -446250,21 +446257,21 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb716 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3b18cc │ │ │ │ + b.n 3b159c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #160] @ (3b11b0 ) │ │ │ │ @@ -446314,15 +446321,15 @@ │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3b1126 │ │ │ │ ldr r0, [pc, #52] @ (3b11c0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd ip, r1, [r4, #928] @ 0x3a0 │ │ │ │ b.n 3b112a │ │ │ │ ldr r3, [pc, #36] @ (3b11c4 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #36] @ (3b11c8 ) │ │ │ │ ldr r0, [pc, #40] @ (3b11cc ) │ │ │ │ @@ -446335,21 +446342,21 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3b17f8 │ │ │ │ + b.n 3b14c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r1, [pc, #324] @ (3b1318 ) │ │ │ │ subs.w ip, r2, #12 │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ sbc.w r1, r3, #0 │ │ │ │ @@ -446446,23 +446453,23 @@ │ │ │ │ b.n 3b0f98 │ │ │ │ ldr r1, [pc, #24] @ (3b1320 ) │ │ │ │ ldr r0, [pc, #28] @ (3b1324 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #9] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3b168c │ │ │ │ + b.n 3b135c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3b1388 │ │ │ │ sub sp, #12 │ │ │ │ @@ -446470,15 +446477,15 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #76] @ (3b1390 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #40] @ 3b1380 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #945] @ 0x3b1 │ │ │ │ strh.w r3, [r0, #946] @ 0x3b2 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446487,19 +446494,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 3b1680 │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + push {lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ (3b1490 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446509,15 +446516,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #216] @ (3b149c ) │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ @@ -446535,91 +446542,91 @@ │ │ │ │ bl 52bfc0 │ │ │ │ ldr r5, [pc, #180] @ (3b14ac ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add r8, pc │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add r5, pc │ │ │ │ bl 33965c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3b14b0 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #132] @ (3b14b4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 32b610 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #108] @ (3b14b8 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #108] @ (3b14bc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 32b610 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 3395ac │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3395ac │ │ │ │ nop │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3b16b0 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + push {r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r1, #20 │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ - push {r2, r3, r4, r6, r7, lr} │ │ │ │ + push {r2, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfbf1ffff │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3b14c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -446627,37 +446634,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b1520 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b1524 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r1, [pc, #48] @ (3b1528 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f8e4 │ │ │ │ + bl 72f754 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b152c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3b1664 │ │ │ │ + svc 10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446760,39 +446767,39 @@ │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 3b157e │ │ │ │ ldr r1, [pc, #64] @ (3b168c ) │ │ │ │ ldr r0, [pc, #68] @ (3b1690 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 88496c │ │ │ │ + bl 8847dc │ │ │ │ b.n 3b157e │ │ │ │ subs.w r1, r2, #96 @ 0x60 │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ cmp r1, #16 │ │ │ │ sbcs.w r4, lr, #0 │ │ │ │ bcs.n 3b15e2 │ │ │ │ lsrs r3, r1, #2 │ │ │ │ orr.w r3, r3, lr, lsl #30 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ b.n 3b156a │ │ │ │ strb r4, [r6, #27] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r2, r3, r5, r7} │ │ │ │ + cbz r4, 3b16c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + cbz r4, 3b16d2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + ble.n 3b15d8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + uxtb r6, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #312] @ (3b17e0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446802,25 +446809,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r6, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ ldr r2, [pc, #296] @ (3b17ec ) │ │ │ │ ldr r1, [pc, #296] @ (3b17f0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ vldr d7, [pc, #252] @ 3b17d8 │ │ │ │ ldr r2, [pc, #276] @ (3b17f4 ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -446834,15 +446841,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 33965c │ │ │ │ ldr r3, [pc, #232] @ (3b1800 ) │ │ │ │ ldr r1, [pc, #232] @ (3b1804 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -446906,127 +446913,127 @@ │ │ │ │ bl 32b700 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ - bl 88ee98 │ │ │ │ + bl 88ed08 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r5, r6} │ │ │ │ + uxtb r2, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + ble.n 3b1868 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + uxth r4, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + strb r0, [r2, #26] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r2, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r4, #72 @ 0x48 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - push {r1} │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3b188a │ │ │ │ + sxtb r4, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3b1890 │ │ │ │ + sxtb r6, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3b1898 │ │ │ │ + sxtb r0, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r4, r4 │ │ │ │ + cbz r4, 3b1826 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3b18a0 │ │ │ │ + sxth r2, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 3b18a4 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ beq.n 3b18b6 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88f2e8 │ │ │ │ + bl 88f158 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldr.w r0, [r5, #1064] @ 0x428 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r1 │ │ │ │ bic.w r0, r0, #4026531840 @ 0xf0000000 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r2, r4, r3 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ - bl 8a8ad8 │ │ │ │ + bl 8a8948 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ adc.w r3, r7, r8 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88f214 │ │ │ │ + b.w 88f084 │ │ │ │ ldr r3, [pc, #20] @ (3b18cc ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ ldr r1, [pc, #20] @ (3b18d0 ) │ │ │ │ ldr r0, [pc, #20] @ (3b18d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 3b1864 │ │ │ │ + blt.n 3b1934 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r0, 3b18fe │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - uxth r0, r2 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3b1948 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -447034,20 +447041,20 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #96] @ (3b1950 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ strh.w r1, [r4, #984] @ 0x3d8 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r1, [r4, #1068] @ 0x42c │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ str.w r1, [r4, #988] @ 0x3dc │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ @@ -447056,19 +447063,19 @@ │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r1, [r4, #1012] @ 0x3f4 │ │ │ │ str.w r1, [r4, #1000] @ 0x3e8 │ │ │ │ str.w r1, [r4, #1016] @ 0x3f8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d5b0 │ │ │ │ - bgt.n 3b187c │ │ │ │ + blt.n 3b194c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r2, 3b198e │ │ │ │ + add sp, #392 @ 0x188 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sxth r2, r3 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1072 @ 0x430 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447124,21 +447131,21 @@ │ │ │ │ addw r4, r0, #1068 @ 0x42c │ │ │ │ addw r5, r0, #1084 @ 0x43c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 730b4c │ │ │ │ + bl 7309bc │ │ │ │ cmp r5, r4 │ │ │ │ bne.n 3b1a10 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -447226,31 +447233,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (3b1b54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 3b1a4c │ │ │ │ + bhi.n 3b1b1c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #416 @ 0x1a0 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 3b1c30 │ │ │ │ + bhi.n 3b1b00 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r5, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 3b1c14 │ │ │ │ + bhi.n 3b1ae4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -447316,15 +447323,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3b1954 │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ lsls r3, r1, #3 │ │ │ │ bmi.n 3b1c0c │ │ │ │ add.w r0, r4, #1032 @ 0x408 │ │ │ │ - bl 88ef2c │ │ │ │ + bl 88ed9c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3b1954 │ │ │ │ and.w r3, r1, #3 │ │ │ │ ubfx r1, r1, #2, #2 │ │ │ │ strb.w r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -447379,15 +447386,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (3b1d0c ) │ │ │ │ ldr r0, [pc, #64] @ (3b1d10 ) │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88496c │ │ │ │ + b.w 8847dc │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ sbc.w r5, r3, #0 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ sbcs.w r5, r5, #0 │ │ │ │ bcs.n 3b1c8c │ │ │ │ bic.w r3, r0, #3 │ │ │ │ add r3, r4 │ │ │ │ @@ -447395,17 +447402,17 @@ │ │ │ │ orrs r2, r1 │ │ │ │ str.w r2, [r3, #920] @ 0x398 │ │ │ │ b.n 3b1be0 │ │ │ │ strb r0, [r1, #2] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3b1c80 │ │ │ │ + bvc.n 3b1d50 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1d46 │ │ │ │ @@ -447426,19 +447433,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1d64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 3b1dd4 │ │ │ │ + bvs.n 3b1ca4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r5, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1d9c │ │ │ │ @@ -447458,19 +447465,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3b1db4 ) │ │ │ │ ldr r0, [pc, #20] @ (3b1db8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ - bvc.n 3b1d7c │ │ │ │ + bvs.n 3b1e4c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #488 @ 0x1e8 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1dee │ │ │ │ @@ -447491,19 +447498,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1e0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 3b1d2c │ │ │ │ + bpl.n 3b1dfc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1e42 │ │ │ │ @@ -447524,25 +447531,25 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1e60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bcc0 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 3b1ed8 │ │ │ │ + bpl.n 3b1da8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3b1e70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733034 │ │ │ │ + b.w 732ea4 │ │ │ │ str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -447550,32 +447557,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (3b1ebc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3b1ec0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 733598 │ │ │ │ + bl 733408 │ │ │ │ ldr r3, [pc, #36] @ (3b1ec4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bvc.n 3b1e70 │ │ │ │ + bvs.n 3b1f40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + cbnz r2, 3b1f28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447588,27 +447595,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (3b1f14 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 733474 │ │ │ │ + bl 7332e4 │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes